--- /srv/rebuilderd/tmp/rebuilderdKecuNr/inputs/axiom_20210105dp1-1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdKecuNr/out/axiom_20210105dp1-1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-04-30 17:11:29.000000 debian-binary │ -rw-r--r-- 0 0 0 29940 2025-04-30 17:11:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 56071544 2025-04-30 17:11:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 56747924 2025-04-30 17:11:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/axiom-20210105dp1/bin/AXIOMsys │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -5988,36 +5988,36 @@ │ │ │ │ Issue )summary for a summary of useful system commands. │ │ │ │ Issue )quit to leave AXIOM and return to shell. │ │ │ │ Visit http://axiom-developer.org for more information │ │ │ │ ----------------------------------------------------------------------------- │ │ │ │ he memory of W. Schelter │ │ │ │ Use (help) to get some basic information on how to use GCL. │ │ │ │ ld/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/browse.daase │ │ │ │ - /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ -f7712000-f772f000 ---p 00002000 00:26 30353576 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ -f772f000-f7730000 r--p 0000f000 00:26 30353576 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ -f7730000-f7731000 rw-p 00010000 00:26 30353576 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ -f7740000-f776a000 r-xp 00000000 00:26 30353592 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ -f776a000-f777f000 ---p 0002a000 00:26 30353592 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ -f777f000-f7780000 r--p 0002f000 00:26 30353592 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ -f7780000-f7781000 rw-p 00030000 00:26 30353592 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ -f7790000-f7837000 r-xp 00000000 00:26 30353627 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ -f7837000-f784a000 ---p 000a7000 00:26 30353627 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ -f784a000-f7850000 r--p 000aa000 00:26 30353627 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ -f7850000-f7852000 rw-p 000b0000 00:26 30353627 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ -f785f000-f786e000 r-xp 00000000 00:26 30342921 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ -f786e000-f786f000 r--p 0000e000 00:26 30342921 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ -f786f000-f7870000 rw-p 0000f000 00:26 30342921 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ -f7870000-f7895000 r-xp 00000000 00:26 30342843 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ -f7895000-f78ae000 ---p 00025000 00:26 30342843 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ -f78ae000-f78b0000 r--p 0002e000 00:26 30342843 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ -f78b0000-f78b1000 rw-p 00030000 00:26 30342843 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ -f78c0000-f7903000 r-xp 00000000 00:26 30353649 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2.2 │ │ │ │ -f7903000-f791f000 ---p 00043000 00:26 30353649 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2.2 │ │ │ │ -f791f000-f7920000 r--p 0004f000 00:26 30353649 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2o.2ueabi/libgssapi_krb5.so.2o.2ueabi/libgssapi_krb5.so.2` │ │ │ │ +f7520000-f7522000 r-xp 00000000 08:01 1864117 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ +f7522000-f753f000 ---p 00002000 08:01 1864117 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ +f753f000-f7540000 r--p 0000f000 08:01 1864117 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ +f7540000-f7541000 rw-p 00010000 08:01 1864117 /usr/lib/arm-linux-gnueabi/libcom_err.so.2.1 │ │ │ │ +f7550000-f757a000 r-xp 00000000 08:01 1864535 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ +f757a000-f758f000 ---p 0002a000 08:01 1864535 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ +f758f000-f7590000 r--p 0002f000 08:01 1864535 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ +f7590000-f7591000 rw-p 00030000 08:01 1864535 /usr/lib/arm-linux-gnueabi/libk5crypto.so.3.1 │ │ │ │ +f75a0000-f7647000 r-xp 00000000 08:01 1864541 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ +f7647000-f765a000 ---p 000a7000 08:01 1864541 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ +f765a000-f7660000 r--p 000aa000 08:01 1864541 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ +f7660000-f7662000 rw-p 000b0000 08:01 1864541 /usr/lib/arm-linux-gnueabi/libkrb5.so.3.3 │ │ │ │ +f766f000-f767e000 r-xp 00000000 08:01 1864044 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ +f767e000-f767f000 r--p 0000e000 08:01 1864044 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ +f767f000-f7680000 rw-p 0000f000 08:01 1864044 /usr/lib/arm-linux-gnueabi/libbsd.so.0.12.2 │ │ │ │ +f7680000-f76a5000 r-xp 00000000 08:01 1861963 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ +f76a5000-f76be000 ---p 00025000 08:01 1861963 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ +f76be000-f76c0000 r--p 0002e000 08:01 1861963 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ +f76c0000-f76c1000 rw-p 00030000 08:01 1861963 /usr/lib/arm-linux-gnueabi/libtinfo.so.6.5 │ │ │ │ +f76d0000-f7713000 r-xp 00000000 08:01 1864439 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2.2 │ │ │ │ +f7713000-f772f000 ---p 00043000 08:01 1864439 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2.2 │ │ │ │ +f772f000-f7730000 r--p 0004f000 08:01 1864439 /usr/lib/arm-linux-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.22-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2-gnueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2ueabi/libgssapi_krb5.so.2o.2ueabi/libgssapi_krb5.so.2o.2ueabi/libgssapi_krb5.so.2` │ │ │ │ WALK-DECLARATIONS │ │ │ │ /build/reproducible-path/gcl27-2.7.1/pcl/gcl_pcl_walk.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ RELIST-INTERNAL │ │ │ │ /build/reproducible-path/gcl27-2.7.1/pcl/gcl_pcl_walk.lisp' │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ENV-LOCK │ │ │ │ @@ -220708,15 +220708,15 @@ │ │ │ │ XPBWPOLY │ │ │ │ XPBWPolynomial │ │ │ │ /usr/bin/objdump --source │ │ │ │ LeftModule │ │ │ │ /usr/bin/gcc │ │ │ │ /usr/bin/gcc │ │ │ │ PolynomialCategory │ │ │ │ -IndexedExponentsASP774 │ │ │ │ +IndexedExponentsASP785 │ │ │ │ variables │ │ │ │ univariate │ │ │ │ MOST-NEGATIVE-FIXNUM │ │ │ │ UnivariatePolynomialCategory │ │ │ │ outputForm │ │ │ │ vectorise │ │ │ │ .axiom.input │ │ │ │ @@ -220753,15 +220753,15 @@ │ │ │ │ primitivePart │ │ │ │ primitiveMonomials │ │ │ │ patternMatch │ │ │ │ VECTCAT-VECTCAT │ │ │ │ PatternMatchResult │ │ │ │ PatternMatchableorderQ │ │ │ │ numberOfMonomials │ │ │ │ -nextItemASP50`o │ │ │ │ +nextItemASP55`o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ G167387 │ │ │ │ stepSuper │ │ │ │ optFinal │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ G167387 │ │ │ │ @@ -220888,15 +220888,15 @@ │ │ │ │ monomialmonicDivide │ │ │ │ minimumDegree │ │ │ │ mapExponents │ │ │ │ mainVariable │ │ │ │ leadingMonomial │ │ │ │ leadingCoefficient │ │ │ │ karatsubaDivide │ │ │ │ -exponentASP35}o │ │ │ │ +exponentASP41}o │ │ │ │ integrate │ │ │ │ gcdPolynomial │ │ │ │ factorSquareFreePolynomial │ │ │ │ factorPolynomialfactor │ │ │ │ extendedEuclidean │ │ │ │ reproducible-pathailed │ │ │ │ expressIdealMember │ │ │ │ @@ -220918,15 +220918,15 @@ │ │ │ │ ,SPECIAL │ │ │ │ parseGreaterEqual │ │ │ │ parseTran │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/bookvol9.lsp │ │ │ │ parseGreaterEqual │ │ │ │ -BASTYPE- │ │ │ │ +BASTYPE-BBTREEp │ │ │ │ SparseUnivariatePolynomial │ │ │ │ bookvol10.3.pamphlet │ │ │ │ SparseMultivariatePolynomial │ │ │ │ IndexedTwoDimensionalArray │ │ │ │ OrderedDirectProduct │ │ │ │ LinearOrdinaryDifferentialOperator1 │ │ │ │ MonoidRing │ │ │ │ @@ -222244,15 +222244,15 @@ │ │ │ │ 2FORMAT-CONTROL │ │ │ │ Extra argument ~s │ │ │ │ 2FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE4 │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/vmlisp.lisp │ │ │ │ deleteProperty! │ │ │ │ -propertyASP24zp │ │ │ │ +propertyASP27zp │ │ │ │ setProperty │ │ │ │ setProperties │ │ │ │ /build/reproducible-path/axiom-20210105dp1/mnt/linux/doc/msgs/ │ │ │ │ BasicOperator │ │ │ │ argumentkernel │ │ │ │ symbolIfCan │ │ │ │ axiom-20210105dp1ailed │ │ │ │ @@ -222268,15 +222268,15 @@ │ │ │ │ position,posn │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/g-util.lisp │ │ │ │ position,posn │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ position │ │ │ │ position,posn │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/g-util.lisp │ │ │ │ -position │ │ │ │ +position0 │ │ │ │ GeneralModulePolynomial │ │ │ │ SOLVESERSOLVETRASORTPAK │ │ │ │ FunctionSpace │ │ │ │ AlgebraicallyClosedFunctionSpaceCOMBOPC │ │ │ │ CombinatorialOpsCategoryLFCATQ │ │ │ │ LiouvillianFunctionCategory │ │ │ │ simplifyPower │ │ │ │ @@ -241230,15 +241230,15 @@ │ │ │ │ TIMESTAMP │ │ │ │ Wednesday │ │ │ │ ThursdayFriday │ │ │ │ SaturdaySunday │ │ │ │ FebruaryMarchQ │ │ │ │ September │ │ │ │ NovemberDecember~a ~a ~d, ~d at ~2,'0d:~2,'0d:~2,'0d │ │ │ │ -Sunday May 4, 2025 at 21:10:37 │ │ │ │ +Monday November 10, 2025 at 00:29:51 │ │ │ │ *YEARWEEK* │ │ │ │ no timestamp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ VAR-NAME │ │ │ │ SYSTEMGETENV │ │ │ │ VAR-NAME │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/cfuns.lispgetEnv │ │ │ │ @@ -246100,68 +246100,68 @@ │ │ │ │ FreeAbelianGroupFFNBPQ │ │ │ │ FiniteFieldNormalBasisExtensionByPolynomial │ │ │ │ DivisionRing │ │ │ │ RealClosure │ │ │ │ InnerAlgebraicNumber │ │ │ │ InnerPrimeField │ │ │ │ ProjectiveSpace │ │ │ │ -UPXSCONSPe │ │ │ │ +UPXSCONS │ │ │ │ UnivariatePuiseuxSeriesConstructor │ │ │ │ WeightedPolynomials │ │ │ │ EltableAggregateZMOD │ │ │ │ IntegerMod │ │ │ │ ArcTrigonometricFunctionCategorySULS │ │ │ │ SparseUnivariateLaurentSeries │ │ │ │ -RULECOLDRULE │ │ │ │ +RSETCAT-RSETCAT │ │ │ │ +RULECOLD │ │ │ │ RadicalFunctionField │ │ │ │ LocalizeGTSETQ │ │ │ │ GeneralTriangularSet │ │ │ │ -RSETCAT- │ │ │ │ TriangularSetCategory │ │ │ │ UnivariatePowerSeriesCategory │ │ │ │ GeneralPolynomialSet │ │ │ │ PolynomialSetCategory │ │ │ │ -RPOLCAT-RPOLCAT │ │ │ │ +RPOLCAT- │ │ │ │ MathMLFormat │ │ │ │ LocalAlgebra │ │ │ │ MachineFloat │ │ │ │ evaluateevaluateInverse │ │ │ │ /usr/bin/gcc -Wl,-z,relro -no-pie -Wl,-z,relro -Wl,-T,gcl.script -o │ │ │ │ OperatorFM1 │ │ │ │ FreeModule1 │ │ │ │ PrimeField │ │ │ │ FramedNonAssociativeAlgebra │ │ │ │ OrderedCompletion │ │ │ │ RMATCAT-RMATCAT │ │ │ │ OrderedAbelianSemiGroup │ │ │ │ PlaneAlgebraicCurvePlot │ │ │ │ BlowUpWithQuadTrans │ │ │ │ +RFFACTORRFP │ │ │ │ DifferentialSparseMultivariatePolynomialFM │ │ │ │ FreeModule │ │ │ │ IndexedDirectProductCategory │ │ │ │ FullyRetractableTo │ │ │ │ -RFFACTOR │ │ │ │ SparseTable │ │ │ │ Collection │ │ │ │ BinaryTree │ │ │ │ -RETRACT-RETRACT │ │ │ │ +RETRACT- │ │ │ │ PolynomialRing │ │ │ │ FreeNilpotentLieMOEBIUS │ │ │ │ MoebiusTransformPID │ │ │ │ PrincipalIdealDomain │ │ │ │ IndexedList │ │ │ │ StreamAggregate │ │ │ │ OnePointCompletion │ │ │ │ FortranType │ │ │ │ +REDORDERREF │ │ │ │ AlgebraGivenByStructuralConstants │ │ │ │ FiniteRankNonAssociativeAlgebra │ │ │ │ DirectProduct │ │ │ │ FiniteAlgebraicExtensionField │ │ │ │ REALSOLVRECLOS~ │ │ │ │ -REDORDER │ │ │ │ ModularRing │ │ │ │ SymmetricPolynomial │ │ │ │ InnerPAdicInteger │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ upNullTuple │ │ │ │ ,TAGBODY │ │ │ │ @@ -246315,90 +246315,92 @@ │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/i-spec2.lisp │ │ │ │ StringTable │ │ │ │ EntireRing │ │ │ │ InnerSparseUnivariatePowerSeriesFINITE │ │ │ │ SimpleAlgebraicExtensionRESRING │ │ │ │ ResidueRing │ │ │ │ FiniteLinearAggregate │ │ │ │ -RCFIELD-RCFIELD │ │ │ │ +RCFIELD- │ │ │ │ LinearOrdinaryDifferentialOperator2 │ │ │ │ SparseMultivariateTaylorSeries │ │ │ │ UnaryRecursiveAggregate │ │ │ │ d01ajfAnnaType │ │ │ │ BinarySearchTreeREGSET │ │ │ │ RegularTriangularSet │ │ │ │ TwoDimensionalViewport │ │ │ │ InfiniteTuple │ │ │ │ PseudoAlgebraicClosureOfFiniteField │ │ │ │ PowerSeriesCategory │ │ │ │ IndexedVector │ │ │ │ +QUATCAT-QUATCAT │ │ │ │ KeyedAccessFile │ │ │ │ FractionalIdeal │ │ │ │ NumericalIntegrationProblem │ │ │ │ d03eefAnnaType │ │ │ │ -QUATCAT- │ │ │ │ ExtensibleLinearAggregate │ │ │ │ HashTable │ │ │ │ RadixExpansion │ │ │ │ IntegrationResult │ │ │ │ InnerFiniteFieldLSQM │ │ │ │ LieSquareMatrix │ │ │ │ XPolynomial │ │ │ │ AlgebraicFunctionField │ │ │ │ -PWFFINTBQALGSET2QALGSET │ │ │ │ +PWFFINTBQALGSET2 │ │ │ │ UnivariatePuiseuxSeries │ │ │ │ LeftAlgebra │ │ │ │ FortranMatrixCategory │ │ │ │ StochasticDifferential │ │ │ │ d01aqfAnnaType │ │ │ │ NumericalODEProblem │ │ │ │ CharacterClass │ │ │ │ PSETCAT-PSETCAT │ │ │ │ -PSEUDLINPSQFR │ │ │ │ +PSEUDLIN │ │ │ │ Dictionary │ │ │ │ DataListNSDPSQ │ │ │ │ NeitherSparseOrDensePowerSeries │ │ │ │ InfClsPtPATLRES │ │ │ │ PRTITIONPSCAT-~ │ │ │ │ PatternMatchListResult │ │ │ │ FieldOfPrimeCharacteristic │ │ │ │ e04gcfAnnaType │ │ │ │ +PROJPLPSPROJSP~ │ │ │ │ InnerFreeAbelianMonoid │ │ │ │ UnivariateTaylorSeries │ │ │ │ DictionaryOperations │ │ │ │ DirectProductMatrixModule │ │ │ │ -PROJPLPS │ │ │ │ +PRJALGPKPR │ │ │ │ IndexedString │ │ │ │ OrderlyDifferentialPolynomial │ │ │ │ RegularChain │ │ │ │ -PRJALGPK │ │ │ │ +PRIMARR2PRIMCAT │ │ │ │ FullyEvalableOver │ │ │ │ IndexedDirectProductObject │ │ │ │ NumericalOptimizationProblem │ │ │ │ -IIARRAY2P │ │ │ │ +IIARRAY20] │ │ │ │ InnerIndexedTwoDimensionalArray │ │ │ │ -PREASSOCPRIMARR2 │ │ │ │ +POLYROOTPOLYVEC │ │ │ │ +PREASSOC │ │ │ │ TwoDimensionalArrayCategory │ │ │ │ -HTMLFORM`Z │ │ │ │ +HTMLFORM │ │ │ │ HTMLFormat │ │ │ │ FortranFunctionCategory │ │ │ │ NewSparseUnivariatePolynomial │ │ │ │ -SUBSPACE │ │ │ │ -POLYCATQPOLYLIFTPOLYROOT │ │ │ │ +SUBSPACE8o │ │ │ │ +POLYCAT-POLYCAT │ │ │ │ +POLYCATQPOLYLIFT │ │ │ │ SubSpaceLODO │ │ │ │ LinearOrdinaryDifferentialOperator │ │ │ │ HomogeneousDirectProductEMR │ │ │ │ EuclideanModularRing │ │ │ │ -POLYCAT- │ │ │ │ +POLTOPOLPOLUTIL │ │ │ │ TwoDimensionalArray │ │ │ │ OrdSetInts │ │ │ │ ArcHyperbolicFunctionCategory │ │ │ │ UnivariateSkewPolynomialCategoryLOGICQ │ │ │ │ PNTHEORYPOINT │ │ │ │ -POLTOPOL │ │ │ │ MachineComplex │ │ │ │ LaurentPolynomial │ │ │ │ RealNumberSystemDIFEXT │ │ │ │ PMPREDFSPMPRED │ │ │ │ DifferentialExtension │ │ │ │ AffinePlaneOverPseudoAlgebraicClosureOfFiniteField │ │ │ │ SetCategoryWithDegree │ │ │ │ @@ -246407,44 +246409,44 @@ │ │ │ │ FiniteFieldCyclicGroupExtension │ │ │ │ SparseUnivariateTaylorSeries │ │ │ │ FortranTemplate │ │ │ │ FileCategory │ │ │ │ IndexedDirectProductOrderedAbelianMonoidSup │ │ │ │ ElementaryFunctionCategory │ │ │ │ U8VectorSEX │ │ │ │ -PLOTTOOLPLPKCRV │ │ │ │ +PLOTTOOL │ │ │ │ SExpression │ │ │ │ FullyPatternMatchable │ │ │ │ LinearAggregate │ │ │ │ FiniteFieldCyclicGroupExtensionByPolynomial │ │ │ │ PLACESPSPLEQN │ │ │ │ BinaryTournamentFFIELDC │ │ │ │ FiniteFieldCategory │ │ │ │ BalancedBinaryTree │ │ │ │ -RULECOLD` │ │ │ │ +RULECOLDPk │ │ │ │ RuleCalled │ │ │ │ +PICOERCEPID │ │ │ │ PINTERPAPINTERP │ │ │ │ FramedAlgebra │ │ │ │ OrdinaryDifferentialRingU32MAT │ │ │ │ U32Matrix │ │ │ │ -PENDTREE │ │ │ │ -PICOERCE │ │ │ │ +PENDTREE`e │ │ │ │ PendantTree │ │ │ │ KeyedDictionary │ │ │ │ RoutinesTable │ │ │ │ PFOTOOLSPFR │ │ │ │ ListMultiDictionary │ │ │ │ GeneralDistributedMultivariatePolynomialIDPAGQ │ │ │ │ IndexedDirectProductAbelianGroupLSAGGQ │ │ │ │ ListAggregate │ │ │ │ SetOfMIntegersInOneToN │ │ │ │ e04dgfAnnaType │ │ │ │ CONTFRAC │ │ │ │ ContinuedFraction │ │ │ │ -PROJPLPS │ │ │ │ +PROJPLPS`j │ │ │ │ ProjectivePlaneOverPseudoAlgebraicClosureOfFiniteField │ │ │ │ ProjectiveSpaceCategory │ │ │ │ AffineSpaceCategory │ │ │ │ OctonionDSTREE │ │ │ │ DesingTree │ │ │ │ PENDTREEPERMAN │ │ │ │ GuessOption │ │ │ │ @@ -246453,40 +246455,40 @@ │ │ │ │ GeneralSparseTable │ │ │ │ OneDimensionalArrayAggregate │ │ │ │ Permutation │ │ │ │ FortranProgram │ │ │ │ Automorphism │ │ │ │ GraphImage │ │ │ │ ExponentialOfUnivariatePuiseuxSeries │ │ │ │ -PATTERN1PATTERN2PATTERN │ │ │ │ +PATTERN1PATTERN2 │ │ │ │ LiePolynomial │ │ │ │ OppositeMonogenicLinearOperator │ │ │ │ U16Vector │ │ │ │ OrderedFinite │ │ │ │ countable? │ │ │ │ generalizedContinuumHypothesisAssumed? │ │ │ │ generalizedContinuumHypothesisAssumed │ │ │ │ -Wl,-z,relro -no-pie -Wl,-z,relro -Wl,-T,gcl.script -o │ │ │ │ CardinalNumber │ │ │ │ -PATMATCHPATRES2 │ │ │ │ +PATMATCH │ │ │ │ FortranVectorCategory │ │ │ │ TableAggregate │ │ │ │ -FPARFRAC │ │ │ │ +FPARFRACPf │ │ │ │ FullPartialFractionExpansion │ │ │ │ -PARTPERMPATAB2 │ │ │ │ +PARSCURVPARSU2 │ │ │ │ +PARTPERM │ │ │ │ e04jafAnnaType │ │ │ │ OneDimensionalArray │ │ │ │ d03fafAnnaType │ │ │ │ PARPCURVPARSC2 │ │ │ │ -PARSCURV │ │ │ │ PAdicIntegerCategory │ │ │ │ FreeAbelianMonoidCategory │ │ │ │ d01anfAnnaType │ │ │ │ -PRTITION d │ │ │ │ -PAN2EXPRPARAMP │ │ │ │ +PRTITION │ │ │ │ +PAN2EXPR │ │ │ │ Partition │ │ │ │ U32Vector │ │ │ │ e04ucfAnnaType │ │ │ │ PADICRATPADICRC │ │ │ │ RecursivePolynomialCategory │ │ │ │ SquareFreeRegularTriangularSet │ │ │ │ UnivariatePuiseuxSeriesCategory │ │ │ │ @@ -246527,89 +246529,89 @@ │ │ │ │ ArrayStack │ │ │ │ PAdicInteger │ │ │ │ FreeMonoid │ │ │ │ d01TransformFunctionTypeASP35Q │ │ │ │ AffinePlane │ │ │ │ IndexedOneDimensionalArray │ │ │ │ Reference │ │ │ │ -INFCLSPTp_ │ │ │ │ +INFCLSPT │ │ │ │ InfinitlyClosePoint │ │ │ │ SquareMatrixCategory │ │ │ │ PolynomialIdealsASP34Q │ │ │ │ OFMONOIDOINTDOM │ │ │ │ MultisetSRAGGQ │ │ │ │ StringAggregate │ │ │ │ StackAggregate │ │ │ │ -ODETOOLSODPOL] │ │ │ │ +ODETOOLSODPOL\ │ │ │ │ SetAggregate │ │ │ │ QueueAggregate │ │ │ │ MultisetAggregate │ │ │ │ DequeueAggregateALAGGQ │ │ │ │ -ODERTRICODESYS │ │ │ │ +ODEPRRICODERAT │ │ │ │ +ODERTRIC │ │ │ │ AssociationListAggregateEAB │ │ │ │ ExtAlgBasis │ │ │ │ UnivariateTaylorSeriesCategory │ │ │ │ SplittingTree │ │ │ │ -ODEPRRIC │ │ │ │ d01akfAnnaType │ │ │ │ OpenMathError │ │ │ │ OrderedIntegralDomain │ │ │ │ SimpleCell │ │ │ │ +ODECONSTODEEFd │ │ │ │ ODEIFTBLODEINT │ │ │ │ IndexedFlexibleArray │ │ │ │ XAlgebraLIECAT │ │ │ │ LieAlgebra │ │ │ │ IndexCard │ │ │ │ -ODECONST │ │ │ │ IndexedDirectProductAbelianMonoid │ │ │ │ DoubleFloatMatrix │ │ │ │ d02cjfAnnaType │ │ │ │ OrdinaryDifferentialEquationsSolverCategory │ │ │ │ e04mbfAnnaType │ │ │ │ AttributeButtonsANON │ │ │ │ AnonymousFunction │ │ │ │ d02ejfAnnaType │ │ │ │ -TEXTFILEP\ │ │ │ │ +TEXTFILE │ │ │ │ TextFileMAGMAQ │ │ │ │ COMPPROP │ │ │ │ SubSpaceComponentProperty │ │ │ │ OFMONOID │ │ │ │ OrderedFreeMonoid │ │ │ │ FileNameASP74Q │ │ │ │ -FAMONOID`[ │ │ │ │ +FAMONOID │ │ │ │ FreeAbelianMonoid │ │ │ │ XPolynomialsCat │ │ │ │ SExpressionOf │ │ │ │ DrawOption │ │ │ │ PermutationGroupMODMONOM │ │ │ │ ModuleMonomial │ │ │ │ +NPOLYGONNREP │ │ │ │ BinaryTreeCategory │ │ │ │ OpenMathErrorKind │ │ │ │ MonogenicAlgebraM3D │ │ │ │ ThreeDimensionalMatrix │ │ │ │ NORMRETRNOTTING │ │ │ │ -NPOLYGON │ │ │ │ LazyStreamAggregate │ │ │ │ ThreeSpace │ │ │ │ SExpressionCategory │ │ │ │ FiniteDivisorCategory │ │ │ │ LocalPowerSeriesCategoryUPXSCCA │ │ │ │ UnivariatePuiseuxSeriesConstructorCategory │ │ │ │ UnivariateLaurentSeriesCategory │ │ │ │ NFINTBASNIPROB │ │ │ │ UnivariateLaurentSeriesConstructorCategory │ │ │ │ SquareFreeRegularTriangularSetCategory │ │ │ │ ThreeSpaceCategory │ │ │ │ RectangularMatrixCategory │ │ │ │ -NCNTFRACNCODIV │ │ │ │ +NASRING-NASRING │ │ │ │ +NCNTFRAC │ │ │ │ RegularTriangularSetCategory │ │ │ │ QuaternionCategory │ │ │ │ PermutationCategory │ │ │ │ PseudoAlgebraicClosureOfRationalNumberCategory │ │ │ │ -NASRING- │ │ │ │ PseudoAlgebraicClosureOfFiniteFieldCategory │ │ │ │ PseudoAlgebraicClosureOfAlgExtOfRationalNumberCategory │ │ │ │ OctonionCategoryLODOCAT │ │ │ │ LinearOrdinaryDifferentialOperatorCategory │ │ │ │ IntervalCategoryFNCATQ │ │ │ │ FileNameCategoryDSTRCAT │ │ │ │ DesingTreeCategory │ │ │ │ @@ -246712,15 +246714,15 @@ │ │ │ │ OrderlyDifferentialVariable │ │ │ │ MonogenicLinearOperator │ │ │ │ NumericalPDEProblem │ │ │ │ ExpressionSpace │ │ │ │ GradedModule │ │ │ │ ProjectivePlane │ │ │ │ d01asfAnnaType │ │ │ │ -MULTFACTMULTSQFRMYUPp │ │ │ │ +MULTFACTMULTSQFRMYEXPR │ │ │ │ DoubleFloatVector │ │ │ │ MultiDictionary │ │ │ │ FreeLieAlgebra │ │ │ │ BinaryRecursiveAggregateROIRCQ │ │ │ │ RightOpenIntervalRootCharacterization │ │ │ │ d01amfAnnaType │ │ │ │ TexFormat │ │ │ │ @@ -246752,15 +246754,15 @@ │ │ │ │ DifferentialVariableCategory │ │ │ │ DifferentialPolynomialCategory │ │ │ │ MKBCFUNCMKCHSET │ │ │ │ PrimitiveFunctionCategory │ │ │ │ OpenMathEncodingFMFUNQ │ │ │ │ FortranMatrixFunctionCategory │ │ │ │ MFINFACTMFLOAT │ │ │ │ -MHROWREDMINT@ │ │ │ │ +MHROWREDMINTH │ │ │ │ RealClosedField │ │ │ │ OrderedMonoid │ │ │ │ BlowUpWithHamburgerNoether │ │ │ │ PlottablePlaneCurveCategory │ │ │ │ d01apfAnnaType │ │ │ │ AlgebraicallyClosedFieldFSAGGQ │ │ │ │ FiniteSetAggregate │ │ │ │ @@ -256521,15 +256523,15 @@ │ │ │ │ PatternMatchResultFunctions2 │ │ │ │ PATTERN2 │ │ │ │ PatternFunctions2 │ │ │ │ PolynomialFunctions2 │ │ │ │ POLYLIFT │ │ │ │ PolynomialCategoryLifting │ │ │ │ PRIMARR2 │ │ │ │ -LEADCDETLEXPP │ │ │ │ +LEADCDETLEXPX │ │ │ │ LEXTRIPK │ │ │ │ PrimitiveArrayFunctions2PTFUNC2 │ │ │ │ PointFunctions2 │ │ │ │ PushVariables │ │ │ │ QuotientFieldCategoryFunctions2 │ │ │ │ QuaternionCategoryFunctions2 │ │ │ │ RectangularMatrixCategoryFunctions2 │ │ │ │ @@ -256541,15 +256543,15 @@ │ │ │ │ SparseUnivariatePolynomialFunctions2 │ │ │ │ UnivariateLaurentSeriesFunctions2 │ │ │ │ UniversalSegmentFunctions2 │ │ │ │ UnivariatePolynomialFunctions2 │ │ │ │ UnivariatePolynomialCategoryFunctions2 │ │ │ │ UnivariatePuiseuxSeriesFunctions2 │ │ │ │ UnivariateTaylorSeriesFunctions2VECTOR2 │ │ │ │ -VectorFunctions2{X │ │ │ │ +VectorFunctions2" │ │ │ │ OMputString │ │ │ │ solveLinear │ │ │ │ OMgetEndBVar │ │ │ │ partialDenominators │ │ │ │ dAndcExpdihedralGroup │ │ │ │ resultantReduit │ │ │ │ createNormalElement │ │ │ │ @@ -258699,41 +258701,40 @@ │ │ │ │ $lisplibSignatureAlist │ │ │ │ Compiler>LispLib.boot │ │ │ │ $nagMessages │ │ │ │ show NAGLink messages │ │ │ │ OneDimensionalArrayAggregate& │ │ │ │ ABELGRP- │ │ │ │ AbelianGroup& │ │ │ │ -ABELMON-8x │ │ │ │ +ABELMON- │ │ │ │ AbelianMonoid& │ │ │ │ AbelianSemiGroup& │ │ │ │ AlgebraicallyClosedField& │ │ │ │ AlgebraicallyClosedFunctionSpace& │ │ │ │ AFALGGRO │ │ │ │ AffineAlgebraicSetComputeWithGroebnerBasis │ │ │ │ AFALGRES │ │ │ │ AffineAlgebraicSetComputeWithResultant │ │ │ │ Aggregate& │ │ │ │ ALGEBRA- │ │ │ │ -ARR2CAT- │ │ │ │ Algebra&ALGFACT │ │ │ │ AlgFactor │ │ │ │ ALGMANIP │ │ │ │ INTHEORYINTHERAL │ │ │ │ AlgebraicManipulations │ │ │ │ ALGMFACT87 │ │ │ │ AlgebraicMultFact │ │ │ │ AlgebraPackage │ │ │ │ +ARR2CAT- │ │ │ │ AbelianMonoidRing& │ │ │ │ ApplicationProgramInterface │ │ │ │ APPLYOREH │ │ │ │ ApplyUnivariateSkewPolynomial │ │ │ │ ApplyRules │ │ │ │ -ARR2CAT- │ │ │ │ -APPLYORE │ │ │ │ +ARR2CAT- │ │ │ │ TwoDimensionalArrayCategory& │ │ │ │ AssociatedEquations │ │ │ │ AdditiveValuationAttribute │ │ │ │ ApproximateAttribute │ │ │ │ ArbitraryExponentAttribute │ │ │ │ ArbitraryPrecisionAttribute │ │ │ │ CanonicalClosedAttributeATCANON │ │ │ │ @@ -258750,26 +258751,27 @@ │ │ │ │ MultiplicativeValuationAttributeATNOTHR │ │ │ │ NotherianAttribute │ │ │ │ NullSquareAttribute │ │ │ │ NoZeroDivisorsAttribute │ │ │ │ INFINITYINFORM1 │ │ │ │ INFPROD0 │ │ │ │ PartiallyOrderedSetAttribute │ │ │ │ +APPLYORE │ │ │ │ ArcTrigonometricFunctionCategory& │ │ │ │ RightUnitaryAttribute │ │ │ │ ShallowlyMutableAttribute │ │ │ │ AttributeRegistry │ │ │ │ INFCLSPSINFCLSPT │ │ │ │ UnitsKnownAttribute │ │ │ │ BalancedFactorisation │ │ │ │ -BASTYPE- │ │ │ │ +BASTYPE-x │ │ │ │ BasicType& │ │ │ │ BezoutMatrix │ │ │ │ BagAggregate& │ │ │ │ -INCRMAPSINDEp │ │ │ │ +INCRMAPSINDEx │ │ │ │ BlasLevelOne │ │ │ │ BLUPPACK │ │ │ │ BlowUpPackage │ │ │ │ BasicOperatorFunctions1 │ │ │ │ BOUNDZROH1 │ │ │ │ BoundIntegerRoots │ │ │ │ BinaryRecursiveAggregate& │ │ │ │ @@ -258825,44 +258827,44 @@ │ │ │ │ DegreeReductionPackage │ │ │ │ DFINTTLSpA │ │ │ │ HELLFDIVHEUGCD │ │ │ │ DefiniteIntegrationToolsDFSFUN │ │ │ │ DoubleFloatSpecialFunctions │ │ │ │ Dictionary& │ │ │ │ DifferentialExtension& │ │ │ │ -DIFRING-H │ │ │ │ -ALGMFACT │ │ │ │ +DIFRING-8 │ │ │ │ DifferentialRing& │ │ │ │ -ALGMANIP │ │ │ │ +ALGMFACT │ │ │ │ DictionaryOperations& │ │ │ │ DiophantineSolutionPackage │ │ │ │ DIRPCAT- │ │ │ │ +ALGMANIP │ │ │ │ DirectProductCategory& │ │ │ │ DisplayPackage │ │ │ │ -DIVRING-8 │ │ │ │ +DIVRING- │ │ │ │ DivisionRing& │ │ │ │ DoublyLinkedAggregate │ │ │ │ -DiscreteLogarithmPackageDPOLCAT-( │ │ │ │ +DiscreteLogarithmPackageDPOLCAT-8 │ │ │ │ DifferentialPolynomialCategory& │ │ │ │ DRAWCFUN0@ │ │ │ │ TopLevelDrawFunctionsForCompiledFunctions │ │ │ │ DRAWCURV │ │ │ │ TopLevelDrawFunctionsForAlgebraicCurves │ │ │ │ GUESSINTGUESS │ │ │ │ DrawComplex │ │ │ │ TopLevelDrawFunctions │ │ │ │ TopLevelDrawFunctionsForPoints │ │ │ │ DrawOptionFunctions0 │ │ │ │ DrawOptionFunctions1 │ │ │ │ DesingTreePackage │ │ │ │ -DVARCAT- │ │ │ │ -ALGEBRA- │ │ │ │ +DVARCAT-( │ │ │ │ DifferentialVariableCategory& │ │ │ │ e04AgentsPackageEFSTRUC │ │ │ │ ElementaryFunctionStructurePackage │ │ │ │ +ALGEBRA- │ │ │ │ ExtensibleLinearAggregate& │ │ │ │ ELEMFUN- │ │ │ │ ElementaryFunctionCategory& │ │ │ │ GROEBSOLGROUP- │ │ │ │ EllipticFunctionsUnivariateTaylorSeries │ │ │ │ EltableAggregate& │ │ │ │ EigenPackage │ │ │ │ @@ -258871,32 +258873,32 @@ │ │ │ │ ExpressionSpace&ESTOOLS1 │ │ │ │ ExpertSystemToolsPackage1 │ │ │ │ EuclideanDomain&EVALAB- │ │ │ │ Evalable& │ │ │ │ EvaluateCycleIndicators │ │ │ │ Export3DEXPRODE │ │ │ │ ExpressionSpaceODESolverEXPRSOL │ │ │ │ -GRAPHVIZGRAY │ │ │ │ +GRAPHVIZGRAY( │ │ │ │ ExpressionSolve │ │ │ │ EXPRTUBEp< │ │ │ │ ExpressionTubePlot │ │ │ │ FactorisationOverPseudoAlgebraicClosureOfAlgExtOfRationalNumber │ │ │ │ FACTFUNC │ │ │ │ FactoredFunctions │ │ │ │ FactorisationOverPseudoAlgebraicClosureOfRationalNumber │ │ │ │ FactoringUtilities │ │ │ │ FiniteAbelianMonoidRing&FAXF- │ │ │ │ FiniteAlgebraicExtensionField& │ │ │ │ FortranCodePackage1 │ │ │ │ FDIVCAT- │ │ │ │ -AFALGRES │ │ │ │ FiniteDivisorCategory& │ │ │ │ FEVALAB- │ │ │ │ -AFALGGRO │ │ │ │ +AFALGRES │ │ │ │ FullyEvalableOver& │ │ │ │ +AFALGGRO │ │ │ │ FunctionFieldCategory& │ │ │ │ FFFACTOR │ │ │ │ FiniteFieldFactorizationFFFACTSEH' │ │ │ │ FiniteFieldFactorizationWithSizeParseBySideEffect │ │ │ │ FractionFreeFastGaussianFractions │ │ │ │ FractionFreeFastGaussianFFF │ │ │ │ FiniteFieldFunctions │ │ │ │ @@ -258908,56 +258910,57 @@ │ │ │ │ FunctionFieldIntegralBasis │ │ │ │ FiniteFieldPolynomialPackage2 │ │ │ │ FiniteFieldPolynomialPackage │ │ │ │ FiniteFieldSolveLinearPolynomialEquationFFSQFR │ │ │ │ FiniteFieldSquareFreeDecomposition │ │ │ │ FGLMICPKP> │ │ │ │ FGLMIfCanPackageFIELD- │ │ │ │ -FINAALG-x │ │ │ │ +FINAALG- │ │ │ │ FiniteRankNonAssociativeAlgebra&FINITE- │ │ │ │ -FINRALG-X │ │ │ │ +FINRALG- │ │ │ │ FiniteRankAlgebra& │ │ │ │ FiniteLinearAggregate& │ │ │ │ FiniteLinearAggregateSort │ │ │ │ FLINEXP- │ │ │ │ -ABELMON- │ │ │ │ FullyLinearlyExplicitRingOver& │ │ │ │ FloatingComplexPackage │ │ │ │ GBINTERNGB │ │ │ │ FloatingRealPackage │ │ │ │ FortranOutputStackPackage │ │ │ │ FindOrderFinite │ │ │ │ FortranPackage │ │ │ │ +ABELMON- │ │ │ │ FieldOfPrimeCharacteristic& │ │ │ │ -ABELGRP- │ │ │ │ FloatingPointSystem& │ │ │ │ -FRAMALG- │ │ │ │ +FRAMALG-P │ │ │ │ +ABELGRP- │ │ │ │ FramedAlgebra& │ │ │ │ -FRETRCT-/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/browse.daase │ │ │ │ +FRETRCT- │ │ │ │ FullyRetractableTo& │ │ │ │ -FRNAALG-/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/operation.daase │ │ │ │ +FRNAALG-/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/browse.daase │ │ │ │ FramedNonAssociativeAlgebra& │ │ │ │ GALPOLYUGALUTIL │ │ │ │ GAUSSFACGBEUCLID │ │ │ │ FactoredFunctionUtilities │ │ │ │ FS2EXPXP8# │ │ │ │ FunctionSpaceToExponentialExpansion │ │ │ │ FunctionSpaceToUnivariatePowerSeries │ │ │ │ -/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/interp.daase │ │ │ │ -operation │ │ │ │ +/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/operation.daase │ │ │ │ FiniteSetAggregate& │ │ │ │ FunctionSpaceComplexIntegration │ │ │ │ GALFACTU │ │ │ │ FloatSpecialFunctions │ │ │ │ FunctionSpaceIntegrationFS- │ │ │ │ +/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/interp.daase │ │ │ │ +operation │ │ │ │ FunctionSpace& │ │ │ │ FunctionalSpecialFunction │ │ │ │ FSPRMELT │ │ │ │ FunctionSpacePrimitiveElement │ │ │ │ -FSUPFACTFTEM0; │ │ │ │ +FSUPFACTFTEM8; │ │ │ │ FunctionSpaceReduce │ │ │ │ FSUPFACT │ │ │ │ FunctionSpaceUnivariatePolynomialFactor │ │ │ │ GaloisGroupFactorizer │ │ │ │ GALFACTU │ │ │ │ GaloisGroupFactorizationUtilities │ │ │ │ GALPOLYU0; │ │ │ │ @@ -258966,27 +258969,27 @@ │ │ │ │ GaloisGroupUtilities │ │ │ │ GBEUCLID 7 │ │ │ │ EuclideanGroebnerBasisPackage │ │ │ │ GroebnerFactorizationPackage │ │ │ │ GBINTERNx │ │ │ │ GroebnerInternalPackage │ │ │ │ GroebnerPackage │ │ │ │ -/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/category.daase │ │ │ │ GcdDomain& │ │ │ │ GenExEuclid │ │ │ │ GENMFACT │ │ │ │ GeneralizedMultivariateFactorizeGENPGCD │ │ │ │ GeneralPolynomialGcdPackage │ │ │ │ GENUFACT` │ │ │ │ GenUFactorize │ │ │ │ GenerateUnivariatePowerSeries │ │ │ │ FS2EXPXPFS2 │ │ │ │ GeneralHenselPackage │ │ │ │ GosperSummationMethod │ │ │ │ GeneralPackageForAlgebraicFunctionField │ │ │ │ +/build/reproducible-path/axiom-20210105dp1/mnt/linux/algebra/category.daase │ │ │ │ GradedAlgebra& │ │ │ │ GRAPHVIZ` │ │ │ │ GraphvizGRAY │ │ │ │ FRNAALG- │ │ │ │ GrayCodeGRDEF │ │ │ │ GraphicsDefaultsGRMOD- │ │ │ │ GradedModule& │ │ │ │ @@ -259010,15 +259013,15 @@ │ │ │ │ ChineseRemainderToolsForIntegralBases │ │ │ │ IntegralBasisTools │ │ │ │ IBPTOOLS │ │ │ │ IntegralBasisPolynomialTools │ │ │ │ FPARFRAC │ │ │ │ InnerCommonDenominator │ │ │ │ IdealDecompositionPackage │ │ │ │ -IEVALAB-(o │ │ │ │ +IEVALAB- │ │ │ │ InnerEvalable& │ │ │ │ InnerMatrixLinearAlgebraFunctions │ │ │ │ InnerMatrixQuotientFieldFunctions │ │ │ │ INCRMAPS │ │ │ │ FORMULA1FORMULA │ │ │ │ IncrementingMapsINEP │ │ │ │ InnerNumericEigenPackageINFINITY │ │ │ │ @@ -259032,20 +259035,20 @@ │ │ │ │ INNMFACTX │ │ │ │ InnerMultFact │ │ │ │ INPRODFF │ │ │ │ InfiniteProductFiniteField │ │ │ │ INPRODPF │ │ │ │ InfiniteProductPrimeField │ │ │ │ InnerPolySign │ │ │ │ -SQMATRIX │ │ │ │ IntegerNumberSystem& │ │ │ │ AlgebraicIntegration │ │ │ │ AlgebraicIntegrate │ │ │ │ IntegerBits │ │ │ │ IntersectionDivisorPackage │ │ │ │ +SQMATRIX │ │ │ │ IntegralDomain& │ │ │ │ ElementaryIntegration │ │ │ │ FLINEXP-FLINEXP │ │ │ │ InterfaceGroebnerPackageINTFACT │ │ │ │ IntegerFactorizationPackage │ │ │ │ InterpolateFormsPackage │ │ │ │ IntegrationFunctionsTable │ │ │ │ @@ -259099,28 +259102,28 @@ │ │ │ │ PowerSeriesLimitPackage │ │ │ │ RationalFunctionLimitPackage │ │ │ │ LinearDependenceLIST2MAP │ │ │ │ ListToMap │ │ │ │ LinearSystemFromPowerSeriesPackage │ │ │ │ LinearAggregate&LODEEF │ │ │ │ ElementaryFunctionLODESolver │ │ │ │ -LODOCAT- │ │ │ │ +LODOCAT- │ │ │ │ LinearOrdinaryDifferentialOperatorCategory& │ │ │ │ LinearOrdinaryDifferentialOperatorFactorizer │ │ │ │ LinearOrdinaryDifferentialOperatorsOps │ │ │ │ LinesOpPack │ │ │ │ LocalParametrizationOfSimplePointPackageLPEFRAC │ │ │ │ FDIVCAT-FDIVCAT │ │ │ │ FEVALAB- │ │ │ │ LinearPolynomialEquationByFractions │ │ │ │ ListAggregate& │ │ │ │ LinearSystemMatrixPackage1 │ │ │ │ LinearSystemMatrixPackage │ │ │ │ LinearSystemPolynomialPackage │ │ │ │ -LZSTAGG-8 │ │ │ │ +LZSTAGG- │ │ │ │ LazyStreamAggregate& │ │ │ │ ModularAlgebraicGcdOperations │ │ │ │ MatrixManipulation │ │ │ │ MAPHACK1 │ │ │ │ MappingPackageInternalHacks1 │ │ │ │ MAPHACK2 │ │ │ │ MappingPackageInternalHacks2 │ │ │ │ @@ -259146,18 +259149,19 @@ │ │ │ │ MKRECORD(/ │ │ │ │ EXPRTUBEEXPUPXS │ │ │ │ MakeRecord │ │ │ │ MKUCFUNC │ │ │ │ MakeUnaryCompiledFunction │ │ │ │ MultivariateLifting │ │ │ │ )lisp (progn (setq compiler::*default-system-p* nil)(si::save-system "foo")) │ │ │ │ -MONADWU-XI │ │ │ │ +MONADWU- │ │ │ │ MonadWithUnit& │ │ │ │ -MONOGEN-)lisp (progn (setq compiler::*default-system-p* nil)(si::save-system "foo")) │ │ │ │ +MONOGEN-XI │ │ │ │ MonogenicAlgebra& │ │ │ │ +)lisp (progn (setq compiler::*default-system-p* nil)(si::save-system "foo")) │ │ │ │ MONOTOOL │ │ │ │ MonomialExtensionTools │ │ │ │ EXPEXPANEXPR2 │ │ │ │ EXPR2UPSEXPRODE │ │ │ │ MPolyCatPolyFactorizer │ │ │ │ MPolyCatRationalFunctionFactorizer │ │ │ │ MoreSystemCommands │ │ │ │ @@ -259410,18 +259414,18 @@ │ │ │ │ SimplifyAlgebraicNumberConvertPackage │ │ │ │ SMATCAT- │ │ │ │ SquareMatrixCategory& │ │ │ │ SmithNormalForm │ │ │ │ SquareFreeNormalizedTriangularSetCategory │ │ │ │ SOLVEFOR │ │ │ │ PolynomialSolveByFormulas │ │ │ │ -SOLVERADx │ │ │ │ +SOLVERAD │ │ │ │ RadicalSolvePackage │ │ │ │ -SOLVESER( │ │ │ │ -TransSolvePackageServiceSOLVETRA │ │ │ │ +SOLVESERx │ │ │ │ +TransSolvePackageServiceSOLVETRA( │ │ │ │ TransSolvePackage │ │ │ │ SortPackage │ │ │ │ SpecialOutputPackage │ │ │ │ StringAggregate&STAGG- │ │ │ │ StreamAggregate&STINPROD │ │ │ │ StreamInfiniteProduct │ │ │ │ StreamTensor │ │ │ │ @@ -259429,21 +259433,21 @@ │ │ │ │ SubResultantPackage │ │ │ │ FunctionSpaceSumSUMRF │ │ │ │ RationalFunctionSum │ │ │ │ SUPFRACF │ │ │ │ SupFractionFactorizer │ │ │ │ SymmetricFunctions │ │ │ │ SystemSolvePackage │ │ │ │ -TABLBUMPH │ │ │ │ +TABLBUMP │ │ │ │ TableauxBumpers │ │ │ │ TangentExpansions │ │ │ │ TableAggregate& │ │ │ │ TabulatedComputationPackage │ │ │ │ TemplateUtilities │ │ │ │ -TOOLSIGN8 │ │ │ │ +TOOLSIGN │ │ │ │ ToolsForSign │ │ │ │ TopLevelThreeSpace │ │ │ │ TRANFUN- │ │ │ │ TranscendentalFunctionCategory& │ │ │ │ TRIGCAT- │ │ │ │ TrigonometricFunctionCategory& │ │ │ │ TRIGMNIP │ │ │ │ @@ -259463,30 +259467,30 @@ │ │ │ │ UnivariatePolynomialCommonDenominator │ │ │ │ UPDECOMP │ │ │ │ UnivariatePolynomialDecompositionPackageUPDIVP │ │ │ │ UnivariatePolynomialDivisionPackage │ │ │ │ UnivariatePolynomialMultiplicationPackage │ │ │ │ UnivariatePolynomialCategory& │ │ │ │ UnivariatePowerSeriesCategory& │ │ │ │ -UPSQFREE │ │ │ │ +UPSQFREE` │ │ │ │ UnivariatePolynomialSquareFree │ │ │ │ UPXSCCA- │ │ │ │ UnivariatePuiseuxSeriesConstructorCategory& │ │ │ │ UnaryRecursiveAggregate&UTSCAT- │ │ │ │ UnivariateTaylorSeriesCategory& │ │ │ │ UnivariateTaylorSeriesODESolver │ │ │ │ UTSODETL │ │ │ │ UTSodetools │ │ │ │ TaylorSolve │ │ │ │ VECTCAT- │ │ │ │ VectorCategory& │ │ │ │ ViewDefaultsPackage │ │ │ │ VectorSpace& │ │ │ │ WeierstrassPreparation │ │ │ │ -WFFINTBSh │ │ │ │ +WFFINTBS │ │ │ │ WildFunctionFieldIntegralBasis │ │ │ │ XExponentialPackage │ │ │ │ ExtensionField& │ │ │ │ ParadoxicalCombinatorsForStreamsZLINDEP │ │ │ │ IntegerLinearDependence │ │ │ │ *ALLCONSTRUCTORS* │ │ │ │ a list of all the constructors in the system │ │ │ │ @@ -269914,15 +269918,15 @@ │ │ │ │ PredImplies │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/category.lisp │ │ │ │ SigEqual$noSubsumption │ │ │ │ $noSubsets │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Category │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/category.lisp │ │ │ │ -Category │ │ │ │ +Category8 │ │ │ │ SetCategory │ │ │ │ OutputForm │ │ │ │ \spad{coerce(r)} returns an representation of \spad{r} as an output form\spad{coerce(u)}, where \spad{u} is the list \spad{[x,y]} for \spad{x} of type \spad{A} and \spad{y} of type \spad{B}, returns the record \spad{[a:x,b:y]} │ │ │ │ \spad{r . a} returns the value stored in record \spad{r} under selector \spad{a}. │ │ │ │ \spad{r . b} returns the value stored in record \spad{r} under selector \spad{b}. │ │ │ │ \spad{r . a := x} destructively replaces the value stored in record \spad{r} under selector \spad{a} by the value of \spad{x}. Error: if \spad{r} has not been previously assigned a value. │ │ │ │ \spad{r . b := y} destructively replaces the value stored in record \spad{r} under selector \spad{b} by the value of \spad{y}. Error: if \spad{r} has not been previously assigned a value. │ │ │ │ @@ -324960,18 +324964,18 @@ │ │ │ │ IFY_SOURCE=2 │ │ │ │ /usr/bin/gcc │ │ │ │ /build/reproducible-path/axiom-20210105dp1/obj/linux/bin/build/reproducible-path/axiom-20210105dp1/obj/tmp │ │ │ │ SCRATCHPAD-COMPILER │ │ │ │ SPECFNSFSCRATCHPAD_COMPILER │ │ │ │ /usr/bin/gcc │ │ │ │ /usr/bin/objdump │ │ │ │ -9255 59303 "AGG" 60157 T AGG (NIL) |category| NIL 60630) (|CombinatorialOpsCategory| 57552 57813 57891 "COMBOPC" 58526 T COMBOPC (NIL) |category| NIL 58843) (|Color| 55742 56160 56548 "COLOR" 57190 T COLOR (NIL) |domain| NIL NIL) (|AnyFunctions1| 54592 54758 55019 "ANY1" 55537 NIL ANY1 (NIL T) |package| NIL NIL) (|Aggregate&| 53651 53898 54270 "AGG-" 54275 NIL AGG- (NIL T) |domain| NIL NIL) (|BlowUpMethodCategory| 51197 51828 51898 "BLMETCT" 52992 T BLMETCT (NIL) |category| NIL 53569) (|AnonymousFunction| 50946 51108 51175 "ANON" 51180 T ANON (NIL) |domain| NIL NIL) (|Type| 50849 50854 50892 "TYPE" 50897 T TYPE (NIL) |category| NIL NIL) (|SpecialFunctionCategory| 49295 49563 49639 "SPFCAT" 50480 T SPFCAT (NIL) |category| NIL NIL) (|RandomIntegerDistributions| 47347 47695 48152 "RIDIST" 48906 T RIDIST (NIL) |package| NIL NIL) (|RandomFloatDistributions| 43825 44441 45195 "RFDIST" 46657 T RFDIST (NIL) |package| NIL NIL) (|PartialTranscendentalFunctions| 36637 38005 38135 "PTRANFN" 42231 NIL PTRANFN (NIL T) |category| NIL NIL) (|OpenMathDevice| 26780 28447 30393 "OMDEV" 34735 T OMDEV (NIL) |domain| NIL NIL) (|PrintPackage| 26442 26485 26593 "PRINT" 26712 T PRINT (NIL) |package| NIL NIL) (|OutputPackage| 25286 25447 25712 "OUT" 26219 T OUT (NIL) |package| NIL NIL) (|PrimitiveFunctionCategory| 24788 24856 24936 "PRIMCAT" 25166 T PRIMCAT (NIL) |category| NIL NIL) (|OpenMathConnection| 23031 23323 23717 "OMCONN" 24446 T OMCONN (NIL) |domain| NIL NIL) (|ODEIntensityFunctionsTable| 14579 16548 18634 "ODEIFTBL" 21013 T ODEIFTBL (NIL) |domain| NIL NIL) (|OpenMath| 13663 13812 13858 "OM" 14343 T OM (NIL) |category| NIL NIL) (|ModularAlgebraicGcdOperations| 10821 11324 11440 "MAGCDOC" 13069 NIL MAGCDOC (NIL T T) |category| NIL NIL) (|MoreSystemCommands| 10449 10496 10620 "MSYSCMD" 10749 T MSYSCMD (NIL) |package| NIL NIL) (|ConvertibleTo| 10191 10219 10289 "KONVERT" 10387 NIL KONVERT (NIL T) |category| NIL NIL) (|CoercibleTo| 9942 9969 10035 "KOERCE" 10130 NIL KOERCE (NIL T) |category| NIL NIL) (|IntegerBits| 9054 9211 9442 "INTBIT" 9749 T INTBIT (NIL) |package| NIL NIL) (|GraphicsDefaults| 6271 6673 7303 "GRDEF" 8472 T GRDEF (NIL) |package| NIL NIL) (|BasicType| 5900 5956 6004 "BASTYPE" 6176 T BASTYPE (NIL) |category| NIL NIL) (|ExpertSystemContinuityPackage1| 5417 5463 5651 "ESCONT1" 5830 NIL ESCONT1 (NIL NIL NIL) |package| NIL NIL) (|BasicType&| 5207 5237 5352 "BASTYPE-" 5357 NIL BASTYPE- (NIL T) |domain| NIL NIL) (|Eltable| 4907 4936 5015 "ELTAB" 5143 NIL ELTAB (NIL T T) |category| NIL NIL) (|CombinatorialFunctionCategory| 4373 4453 4541 "CFCAT" 4782 T CFCAT (NIL) |category| NIL NIL) (|AttributeRegistry| 3715 3720 3784 "ATTREG" 3789 T ATTREG (NIL) |category| NIL NIL) (|UnitsKnownAttribute| 3588 3593 3661 "ATUNIKN" 3666 T ATUNIKN (NIL) |category| NIL NIL) (|ShallowlyMutableAttribute| 3449 3454 3534 "ATSHMUT" 3539 T ATSHMUT (NIL) |category| NIL NIL) (|RightUnitaryAttribute| 3318 3323 3395 "ATRUNIT" 3400 T ATRUNIT (NIL) |category| NIL NIL) (|PartiallyOrderedSetAttribute| 3173 3178 3264 "ATPOSET" 3269 T ATPOSET (NIL) |category| NIL NIL) (|NoZeroDivisorsAttribute| 3038 3043 3119 "ATNZDIV" 3124 T ATNZDIV (NIL) |category| NIL NIL) (|NotherianAttribute| 2913 2918 2984 "ATNOTHR" 2989 T ATNOTHR (NIL) |category| NIL NIL) (|NullSquareAttribute| 2786 2791 2859 "ATNULSQ" 2864 T ATNULSQ (NIL) |category| NIL NIL) (|MultiplicativeValuationAttribute| 2633 2638 2732 "ATMULVA" 2737 T ATMULVA (NIL) |category| NIL NIL) (|LeftUnitaryAttribute| 2504 2509 2579 "ATLUNIT" 2584 T ATLUNIT (NIL) |category| NIL NIL) (|JacobiIdentityAttribute| 2369 2374 2450 "ATJACID" 2455 T ATJACID (NIL) |category| NIL NIL) (|LazyRepresentationAttribute| 2226 2231 2315 "ATLR" 2320 T ATLR (NIL) |category| NIL NIL) (|FiniteAggregateAttribute| 2089 2094 2172 "ATFINAG" 2177 T ATFINAG (NIL) |category| NIL NIL) (|CanonicalUnitNormalAttribute| 1944 1949 2035 "ATCUNOR" 2040 T ATCUNOR (NIL) |category| NIL NIL) (|CanonicalAttribute| 1819 1824 1890 "ATCANON" 1895 T ATCANON (NIL) |category| NIL NIL) (|CanonicalClosedAttribute| 1682 1687 1765 "ATCANCL" 1770 T ATCANCL (NIL) |category| NIL NIL) (|ArbitraryPrecisionAttribute| 1539 1544 1628 "ATARBPR" 1633 T ATARBPR (NIL) |category| NIL NIL) (|ArbitraryExponentAttribute| 1398 1403 1485 "ATARBEX" 1490 T ATARBEX (NIL) |category| NIL NIL) (|ApproximateAttribute| 1269 1274 1344 "ATAPPRO" 1349 T ATAPPRO (NIL) |category| NIL NIL) (|CommutativeStarAttribute| 1132 1137 1215 "ATCS" 1220 T ATCS (NIL) |category| NIL NIL) (|CentralAttribute| 1011 1016 1078 "ATCENRL" 1083 T ATCENRL (NIL) |category| NIL NIL) (|AdditiveValuationAttribute| 870 875 957 "ATADDVA" 962 T ATADDVA (NIL) |category| NIL NIL) (|ArcHyperbolicFunctionCategory| 30 155 243 "AHYP" 684 T AHYP (NIL) |category| NIL NIL)) ) (|None| 102905 103065 103106 "NONE" 103111 T NONE (NIL) |domain| NIL NIL) (|NumericalIntegrationProblem| 96804 98256 99755 "NIPROB" 101476 T NIPROB (NIL) |domain| NIL NIL) (|Monad&| 96264 96394 96618 "MONAD-" 96623 NIL MONAD- (NIL T) |domain| NIL NIL) (|MakeUnaryCompiledFunction| 95175 95302 95589 "MKUCFUNC" 96108 NIL MKUCFUNC (NIL T T T) |package| NIL NIL) (|MakeRecord| 94622 94705 94877 "MKRECORD" 95067 NIL MKRECORD (NIL T T) |package| NIL NIL) (|MakeFunction| 93140 93344 93704 "MKFUNC" 94339 NIL MKFUNC (NIL T) |package| NIL NIL) (|MakeBinaryCompiledFunction| 91897 92046 92371 "MKBCFUNC" 92962 NIL MKBCFUNC (NIL T T T T) |package| NIL NIL) (|MappingPackage3| 88809 89258 89865 "MAPPKG3" 91399 NIL MAPPKG3 (NIL T T T) |package| NIL NIL) (|MappingPackage2| 87156 87388 87747 "MAPPKG2" 88538 NIL MAPPKG2 (NIL T T) |package| NIL NIL) (|MappingPackage1| 84657 85071 85623 "MAPPKG1" 86671 NIL MAPPKG1 (NIL T) |package| NIL NIL) (|Logic| 84221 84332 84372 "LOGIC" 84518 T LOGIC (NIL) |category| NIL 84634) (|MappingPackageInternalHacks3| 83556 83629 83861 "MAPHACK3" 84124 NIL MAPHACK3 (NIL T T T) |package| NIL NIL) (|MappingPackageInternalHacks1| 82490 82658 82949 "MAPHACK1" 83358 NIL MAPHACK1 (NIL T) |package| NIL NIL) (|MappingPackageInternalHacks2| 81818 81881 82089 "MAPHACK2" 82396 NIL MAPHACK2 (NIL T T) |package| NIL NIL) (|Logic&| 81635 81658 81757 "LOGIC-" 81762 NIL LOGIC- (NIL T) |domain| NIL NIL) (|ListFunctions3| 80960 81047 81244 "LIST3" 81524 NIL LIST3 (NIL T T T) |package| NIL NIL) (|LeftModule| 80099 80543 80606 "LMODULE" 80695 NIL LMODULE (NIL T) |category| NIL 80768) (|InfiniteTupleFunctions3| 78105 78397 78843 "ITFUN3" 79757 NIL ITFUN3 (NIL T T T) |package| NIL NIL) (|InfiniteTuple| 76143 76474 76913 "ITUPLE" 77722 NIL ITUPLE (NIL T) |domain| NIL NIL) (|InnerEvalable| 75531 75601 75692 "IEVALAB" 76021 NIL IEVALAB (NIL T T) |category| NIL NIL) (|InfiniteTupleFunctions2| 74892 74978 75178 "ITFUN2" 75421 NIL ITFUN2 (NIL T T) |package| NIL NIL) (|InnerEvalable&| 74460 74533 74766 "IEVALAB-" 74771 NIL IEVALAB- (NIL T T T) |domain| NIL NIL) (|Finite| 73357 73683 73725 "FINITE" 74137 T FINITE (NIL) |category| NIL 74378) (|IndexedDirectProductCategory| 71757 72080 72207 "IDPC" 73031 NIL IDPC (NIL T T) |category| NIL 73275) (|FortranProgramCategory| 71331 71405 71479 "FORTCAT" 71589 T FORTCAT (NIL) |category| NIL 71702) (|ScriptFormulaFormat1| 70907 70957 71108 "FORMULA1" 71257 NIL FORMULA1 (NIL T) |package| NIL NIL) (|Finite&| 70623 70678 70813 "FINITE-" 70818 NIL FINITE- (NIL T) |domain| NIL NIL) (|FileNameCategory| 68547 69048 69110 "FNCAT" 70078 T FNCAT (NIL) |category| |FileName| 70541) (|FileCategory| 66283 66679 66775 "FILECAT" 68119 NIL FILECAT (NIL T T) |category| NIL 68465) (|Exit| 66060 66220 66261 "EXIT" 66266 T EXIT (NIL) |domain| NIL NIL) (|EltableAggregate| 64777 65009 65106 "ELTAGG" 65747 NIL ELTAGG (NIL T T) |category| NIL 66029) (|EquationFunctions2| 64193 64269 64449 "EQ2" 64677 NIL EQ2 (NIL T T) |package| NIL NIL) (|EltableAggregate&| 63795 63863 64086 "ELTAGG-" 64091 NIL ELTAGG- (NIL T T T) |domain| NIL NIL) (|DrawOptionFunctions1| 63255 63335 63509 "DROPT1" 63691 NIL DROPT1 (NIL T) |package| NIL NIL) (|SubSpaceComponentProperty| 61768 62117 62447 "COMPPROP" 62991 T COMPPROP (NIL) |domain| NIL NIL) (|Comparable| 61260 61452 61502 "COMPAR" 61599 T COMPAR (NIL) |category| NIL 61686) (|Commutator| 60648 60854 61002 "COMM" 61148 T COMM (NIL) |domain| NIL NIL) (|Aggregate| 58886 5 │ │ │ │ - 150896) (|homogeneous?| . 150578) (|module| . 149917) (|union| . 149321) (|factorCantorZassenhaus| . 148821) (|bat| . 148650) (|Musser| . 148439) (|compdegd| . 148053) (|trivialIdeal?| . 147782) (|toseSquareFreePart| . 147390) (|palgint0| . 146375) (|complexEigenvalues| . 146143) (|f02aef| . 145969) (|chebyshevT| . 145656) (|save| . 145611) (|localAbs| . 144548) (|abelianGroup| . 144387) (|write!| . 144253) (|reverse!| . 143794) (|polar| . 143610) (|homogenize| . 141805) (|argscript| . 141713) (|compBound| . 141491) (|s18dcf| . 141252) (|deref| . 141170) (|outlineRender| . 141048) (|psolve| . 134380) (|dflist| . 134159) (|bag| . 133489) (|kroneckerDelta| . 133324) (|tube| . 132920) (|quasiMonic?| . 132705) (|prime?| . 131969) (|hcrf| . 131780) (|pointColor| . 131623) (|set| . 131413) (|triangular?| . 131105) (|zag| . 131055) (|lazyPseudoRemainder| . 130950) (|d03faf| . 130611) (|qnew| . 130009) (|e04mbf| . 129776) (|assert| . 129357) (|initializeParamOfPlaces| . 127945) (|univariatePolynomial| . 127069) (|cyclicParents| . 126948) (|leftAlternative?| . 126608) (|OMputEndObject| . 126526) (|filterWhile| . 126272) (|rotate| . 126025) (|exteriorDifferential| . 125878) (|csc| . 124683) (|distFact| . 124041) (GF2FG . 123648) (|nil| . 123574) (|branchIfCan| . 122585) (|read!| . 122454) (|stoseIntegralLastSubResultant| . 122049) (|insertMatch| . 121877) (|fullParamInit| . 121187) (|particularSolution| . 120175) (|s15aef| . 120016) (|rest| . 119240) (|OMputEndAttr| . 119158) (|rotatex| . 119017) (|numerators| . 118886) (|prepareSubResAlgo| . 118482) (|rightZero| . 118366) (|graphImage| . 118322) (|normDeriv2| . 117997) (|prindINFO| . 117600) (|setCurve| . 116397) (|credPol| . 116127) (|mainDefiningPolynomial| . 116007) (|directory| . 115919) (|super| . 115869) (|denomRicDE| . 115491) (|OMread| . 115374) (|push!| . 115020) (|imaginary| . 114922) (|chartCoord| . 114829) (|nextsousResultant2| . 114657) (|removeZeroes| . 113358) (|e01bgf| . 113176) (|e02ajf| . 112959) (|finiteBound| . 112774) (|pushucoef| . 112357) (|multiset| . 112074) (|children| . 111794) (|minIndex| . 111633) (|romberg| . 111333) (|eyeDistance| . 111212) (|explicitlyFinite?| . 111094) (|characteristicSet| . 110428) (|unvectorise| . 109823) (|systemSizeIF| . 109416) (|prolateSpheroidal| . 109207) (|nullSpace| . 107500) (|type| . 107361) (|cdr| . 107112) (|multiEuclideanTree| . 106987) (|mapGen| . 106359) (|indiceSubResultantEuclidean| . 106066) (|bfEntry| . 105825) (|permutationRepresentation| . 105056) (|delta| . 104870) (|cyclicEntries| . 104749) (|assoc| . 104534) (|ranges| . 104087) (|listConjugateBases| . 103582) (|satisfy?| . 102975) (|logGamma| . 102576) (|heap| . 102465) (|fresnelS| . 102077) (|makeSketch| . 101876) (|getSmgl| . 101769) (|gbasis| . 101468) (|sech2cosh| . 101253) (|presuper| . 101203) (|perfectNthRoot| . 100871) (|trunc| . 100528) (|generalizedEigenvector| . 99760) (|moebius| . 99661) (|hash| . 98581) (|c06ekf| . 98403) (|search| . 98256) (|more?| . 97200) (|restorePrecision| . 97114) (|OMlistSymbols| . 96993) (|sPol| . 96639) (|exprHasLogarithmicWeights| . 96333) (|lazyPrem| . 95953) (|infieldint| . 95699) (|asech| . 94504) (|OMgetObject| . 94422) (|besselY| . 93967) (|eigenvector| . 93650) (|f04mcf| . 93409) (|fortranInteger| . 93364) (|wronskianMatrix| . 92903) (|showTheIFTable| . 92843) (|expintegrate| . 92410) (|adjoint| . 91375) (|orbit| . 90231) (|qShiftC| . 89982) (|palgint| . 89533) (|iomode| . 89375) (|rowEchWoZeroLines| . 89260) (|palgintegrate| . 88764) (|initTable!| . 88598) (|rational| . 87278) (|schema| . 87064) (|suppOfZero| . 86939) (|limitPlus| . 86099) (|e02agf| . 85825) (|roman| . 85663) (|powern| . 85455) (|taylor| . 81604) (|extendIfCan| . 81338) (|imagK| . 81135) (|bandedJacobian| . 80735) (|adaptive| . 80358) (|leader| . 80111) (|polyred| . 79895) (|reverse| . 79493) (|kernels| . 79394) (|newTypeLists| . 79308) (|isOp| . 78948) (|iiGamma| . 78774) (|variableName| . 78564) (|iidigamma| . 78390) (|limit| . 76173) (|OMgetAtp| . 76091) (|bernoulli| . 75780) (|primitiveRowEchelon| . 75450) (|numberOfComposites| . 75318) (|rational?| . 73508) (|nthr| . 72976) (|setGcdMode| . 72789) (|legendreP| . 72579) (|doubleFloatFormat| . 72498) (|indexName| . 72288) (|setpoint!| . 71821) (|tanSum| . 71702) (|df2st| . 71333) (|iiacoth| . 71137) (|backOldPos| . 70775) (|getZechTable| . 70154) (|approximate| . 69023) (|removeSuperfluousCases| . 68238) (|deleteRow!| . 68054) (UTS2UP . 67741) (|linSolve| . 67290) (|lifting1| . 66587) (|infRittWu?| . 65342) (|alternating| . 65191) (|real| . 64251) (|op| . 64095) (|wrregime| . 63442) (|fullPartialFraction| . 63219) (|fixedPointExquo| . 63025) (|setMinPoints3D| . 62948) (|li| . 62653) (|primlimitedint| . 62112) (|lepol| . 61845) (|unit| . 61511) (|chebyshevU| . 61198) (|stirling2| . 61079) (|screenResolution| . 60842) (|iicsc| . 60646) (|representationType| . 60520) (|genericLeftTraceForm| . 60205) (|excpDivV| . 59716) (|square?| . 59262) (|sbt| . 59159) (|pushdown| . 58055) (|properties| . 57943) (|count| . 55478) (|hasoln| . 55031) (|insertBottom!| . 54850) (|viewport2D| . 54794) (|clipWithRanges| . 54500) (|reducedContinuedFraction| . 54366) (|patternMatch| . 50241) (|generalInterpolation| . 48274) (|commonDenominator| . 47415) (|f04asf| . 47231) (|increase| . 47007) (|meshFun2Var| . 46593) (|axes| . 46158) (|sizePascalTriangle| . 46029) (|OMputEndAtp| . 45947) (|internalIntegrate| . 45223) (|position!| . 45133) (|printCode| . 45054) (|mapDown!| . 44763) (|f04qaf| . 44446) (|mulbybinomial| . 44124) (|irreducible?| . 43515) (|shiftRight| . 43370) (|basisOfMiddleNucleus| . 43192) (|perfectSqrt| . 43082) (|makeViewport3D| . 42726) (|singularPointsWithRestriction| . 42319) (|directProduct| . 42190) (|f01rcf| . 41999) (|resultantnaif| . 41833) (|rightDiscriminant| . 41417) (|mainCoefficients| . 41202) (|subst| . 40757) (|rCoord| . 40643) (|d03edf| . 40405) (|nonQsign| . 40282) (|UP2ifCan| . 39818) (|anfactor| . 39397) (|nextNormalPrimitivePoly| . 39221) (|idealiserMatrix| . 38911) (|copy| . 37815) (|affineRationalPoints| . 36924) (|upDateBranches| . 35641) (|localize| . 35052) (|mapUnivariateIfCan| . 34691) (|swap!| . 34490) (|option?| . 34339) (|rightDivide| . 33829) (|defineProperty| . 33611) (|rdHack1| . 33378) (|realSolve| . 31277) (|asec| . 30079) (|placesOfDegree| . 27836) (|minPoints3D| . 27762) (|evalIfCan| . 23675) (|floor| . 23475) (|enterPointData| . 23302) (|extDegree| . 23177) (|sumOfSquares| . 23061) (|euclideanGroebner| . 22167) (|toseInvertibleSet| . 21815) (|exponent| . 21031) (|probablyZeroDim?| . 20716) (|solid| . 20617) (|Ei5| . 20492) (|chineseRemainder| . 19573) (|genus| . 17111) (|cross| . 16806) (|realZeros| . 14535) (|distance| . 14411) (|sign| . 11993) (|resetBadValues| . 11906) (|sum| . 9229) (|gradient| . 8874) (|remainder| . 8515) (|c06frf| . 8304) (|modularGcd| . 8042) (|extendedIntegrate| . 7661) (|reportInstantiations| . 7538) (|factorGroebnerBasis| . 6816) (|calcRanges| . 6651) (<= . 6269) (|cSech| . 6109) (|norm| . 2596) (|factorUsingYun| . 2172) (|selectSumOfSquaresRoutines| . 2122) (|complexForm| . 1437) (|cycleSplit!| . 1297) (|euclideanSize| . 1198) (|s17ahf| . 1039) (|createPrimitiveElement| . 984) (|leftUnits| . 357) (|changeBase| . 30)) ynomialZeros| . 174435) (|f02wef| . 174218) (|cosh2sech| . 174003) (|subresultantSequence| . 173760) (|connect| . 173601) (|subResultantGcd| . 173071) (|stoseInvertibleSet| . 172709) (|horizSplit| . 171845) (|generalCoefficient| . 171447) (|eq| . 171167) (|biringToPolyRing| . 170769) (|presub| . 170719) (|startPolynomial| . 170450) (|setmult!| . 169963) (|radicalEigenvector| . 169725) (|translateToOrigin| . 168597) (|primeFactor| . 168475) (|prologue| . 168292) (|makeRecord| . 168115) (|hclf| . 167926) (|commaSeparate| . 167714) (|mapmult| . 167580) (|symFunc| . 167274) (|algebraicSet| . 166870) (|putGraph| . 166707) (|f02bbf| . 166498) (|branchPointAtInfinity?| . 166229) (|packModulus| . 165963) (|tanIfCan| . 165822) (|useSingleFactorBound?| . 165667) (|middle| . 165474) (|iisec| . 165278) (|doubleDisc| . 165043) (|factorFraction| . 164826) (|guess| . 153327) (|operators| . 153224) (|degreeSubResultantEuclidean| . 152931) (|reductum| . │ │ │ │ -cibleTo|) 2894) ((|InnerPrimeField| . |UniqueFactorizationDomain|) T) ((|InnerAlgebraicNumber| . |Evalable|) 2881) ((|AlgebraicNumber| . |InnerEvalable|) 2843) ((|SingletonAsOrderedSet| . |BasicType|) T) ((|HexadecimalExpansion| . |FullyLinearlyExplicitRingOver|) 2820) ((|Matrix| . |Type|) T) ((|RealClosure| . |Field|) T) ((|FiniteFieldNormalBasisExtensionByPolynomial| . |DivisionRing|) T) ((|FiniteFieldNormalBasis| . |CoercibleTo|) 2794) ((|GeneralModulePolynomial| . |AbelianSemiGroup|) T) ((|Asp9| . |CoercibleTo|) 2768) ((|FreeAbelianGroup| . |OrderedSet|) 2739) ((|FortranExpression| . |Monoid|) T) ((|MyUnivariatePolynomial| . |RightModule|) 2473) ((|OrdinaryWeightedPolynomials| . |AbelianGroup|) T) ((|PoincareBirkhoffWittLyndonBasis| . |BasicType|) T) ((|Enumeration| . |SetCategory|) T) ((|Point| . |IndexedAggregate|) 2445) ((|AntiSymm| . |BasicType|) T) ((|d01fcfAnnaType| . |NumericalIntegrationCategory|) T) ((|None| . |CoercibleTo|) 2419) ((|RomanNumeral| . |AbelianGroup|) T) ((|Float| . |OrderedCancellationAbelianMonoid|) T) ((|XDistributedPolynomial| . |AbelianMonoid|) T) ((|Fraction| . |CancellationAbelianMonoid|) T) ((|PseudoAlgebraicClosureOfAlgExtOfRationalNumber| . |Ring|) T) ((|Polynomial| . |CommutativeRing|) 2272) ((|Quaternion| . |PartialDifferentialRing|) 2204) ((|ExponentialExpansion| . |CoercibleTo|) 2178) ((|DeRhamComplex| . |Ring|) T) ((|FourierSeries| . |Module|) 2162) ((|QuadraticForm| . |AbelianGroup|) T) ((|HyperellipticFiniteDivisor| . |AbelianMonoid|) T) ((|SparseUnivariatePolynomialExpressions| . |Monoid|) T) ((|GenericNonAssociativeAlgebra| . |AbelianSemiGroup|) T) ((|Asp78| . |FortranVectorFunctionCategory|) T) ((|d01gbfAnnaType| . |CoercibleTo|) 2136) ((|Interval| . |Monoid|) T) ((|Interval| . |OrderedSet|) T) ((|Expression| . |RightModule|) 1998) ((|GeneralModulePolynomial| . |AbelianGroup|) T) ((|Kernel| . |CoercibleTo|) 1972) ((|GeneralUnivariatePowerSeries| . |IntegralDomain|) 1911) ((|PseudoAlgebraicClosureOfRationalNumber| . |LeftOreRing|) T) ((|LieExponentials| . |CoercibleTo|) 1885) ((|DoubleFloat| . |TranscendentalFunctionCategory|) T) ((|UnivariateFormalPowerSeries| . |DifferentialRing|) 1822) ((|DoubleFloat| . |OrderedAbelianGroup|) T) ((|Result| . |Evalable|) 1628) ((|TaylorSeries| . |CharacteristicZero|) 1591) ((|IndexedDirectProductOrderedAbelianMonoid| . |AbelianMonoid|) T) ((|SequentialDifferentialPolynomial| . |AbelianGroup|) T) ((|DirectProductModule| . |DirectProductCategory|) 1570) ((|MultivariatePolynomial| . |CoercibleTo|) 1544) ((|Factored| . |RealConstant|) 1513) ((|WuWenTsunTriangularSet| . |SetCategory|) T) ((|HyperellipticFiniteDivisor| . |CoercibleTo|) 1487) ((|InnerTaylorSeries| . |SemiGroup|) T) ((|BasicStochasticDifferential| . |SetCategory|) T) ((|DeRhamComplex| . |SetCategory|) T) ((|BalancedPAdicRational| . |Monoid|) T) ((|HomogeneousDistributedMultivariatePolynomial| . |AbelianMonoid|) T) ((|SparseUnivariateSkewPolynomial| . |Algebra|) 1444) ((|PAdicRational| . |AbelianGroup|) T) ((|ModuleOperator| . |CharacteristicNonZero|) 1404) ((|DistributedMultivariatePolynomial| . |OrderedSet|) 1375) ((|HexadecimalExpansion| . |GcdDomain|) T) ((|MachineInteger| . |IntegralDomain|) T) ((|FiniteFieldCyclicGroup| . |RightModule|) 1301) ((|PAdicRationalConstructor| . |AbelianSemiGroup|) T) ((|UnivariateLaurentSeriesConstructor| . |AbelianMonoidRing|) 1273) ((|ModularField| . |Ring|) T) ((|MakeCachableSet| . |OrderedSet|) T) ((|Factored| . |Monoid|) T) ((|DenavitHartenbergMatrix| . |BasicType|) 1243) ((|PAdicRational| . |AbelianSemiGroup|) T) ((|MachineInteger| . |OrderedAbelianMonoid|) T) ((|FiniteFieldExtensionByPolynomial| . |VectorSpace|) 1227) ((|SparseUnivariatePuiseuxSeries| . |CharacteristicZero|) 1190) ((|DecimalExpansion| . |OrderedAbelianMonoid|) T) ((|AssociatedJordanAlgebra| . |SetCategory|) T) ((|CartesianTensor| . |GradedAlgebra|) 1151) ((|Integer| . |Algebra|) 1138) ((|Queue| . |BagAggregate|) 1122) ((|InnerTable| . |BagAggregate|) 1064) ((|BalancedPAdicInteger| . |AbelianGroup|) T) ((|FiniteFieldNormalBasis| . |RetractableTo|) 1033) ((|FiniteField| . |Module|) 959) ((|Asp19| . |Type|) T) ((|Product| . |OrderedCancellationAbelianMonoid|) 870) ((|XPolynomialRing| . |AbelianMonoid|) T) ((|OrderedDirectProduct| . |HomogeneousAggregate|) 854) ((|FiniteFieldNormalBasisExtension| . |Field|) T) ((|FiniteFieldNormalBasis| . |ExtensionField|) 823) ((|IndexedBits| . |IndexedAggregate|) 788) ((|Bits| . |Aggregate|) T) ((|NewSparseMultivariatePolynomial| . |FiniteAbelianMonoidRing|) 746) ((|RectangularMatrix| . |AbelianGroup|) T) ((|FortranExpression| . |AbelianGroup|) T) ((|SingleInteger| . |UniqueFactorizationDomain|) T) ((|UnivariatePuiseuxSeriesWithExponentialSingularity| . |AbelianMonoid|) T) ((|ModuleOperator| . |RightModule|) 703) ((|SingleInteger| . |AbelianMonoid|) T) ((|Fraction| . |FullyLinearlyExplicitRingOver|) 687) ((|ComplexDoubleFloatVector| . |IndexedAggregate|) 636) ((|SquareMatrix| . |AbelianGroup|) T) ((|FreeGroup| . |BasicType|) T) ((|PartialFraction| . |AbelianSemiGroup|) T) ((|SplitHomogeneousDirectProduct| . |DirectProductCategory|) 615) ((|BinaryExpansion| . |OrderedAbelianMonoid|) T) ((|ThreeDimensionalViewport| . |CoercibleTo|) 589) ((|FlexibleArray| . |Eltable|) 561) ((|SparseUnivariatePolynomialExpressions| . |HyperbolicFunctionCategory|) 512) ((|Asp9| . |FortranProgramCategory|) T) ((|RomanNumeral| . |AbelianSemiGroup|) T) ((|UnivariateFormalPowerSeries| . |TrigonometricFunctionCategory|) 461) ((|Asp42| . |FortranProgramCategory|) T) ((|Asp24| . |FortranProgramCategory|) T) ((|UnivariateTaylorSeriesCZero| . |CoercibleTo|) 435) ((|UnivariatePolynomial| . |AbelianMonoidRing|) 396) ((|ModuleOperator| . |Algebra|) 353) ((|UnivariateLaurentSeries| . |StepThrough|) NIL) ((|MyExpression| . |CombinatorialFunctionCategory|) T) ((|SequentialDifferentialPolynomial| . |AbelianSemiGroup|) T) ((|RectangularMatrix| . |BiModule|) 332) ((|Plcs| . |BasicType|) T) ((|XPBWPolynomial| . |Ring|) T) ((|Variable| . |BasicType|) T) ((|ModMonic| . |InnerEvalable|) 242) ((|FiniteFieldExtension| . |AbelianSemiGroup|) T) ((|MonoidRing| . |SetCategory|) T) ((|LinearOrdinaryDifferentialOperator1| . |Rng|) T) ((|OrderedDirectProduct| . |LeftModule|) 56) ((|IndexedTwoDimensionalArray| . |Type|) T) ((|SparseMultivariatePolynomial| . |Rng|) T) ((|XPBWPolynomial| . |LeftModule|) 30)) ((|ModMonic| . |PatternMatchable|) NIL) ((|OrderedCompletion| . |OrderedAbelianMonoid|) 4532) ((|OrderedCompletion| . |OrderedAbelianSemiGroup|) 4502) ((|AssociatedJordanAlgebra| . |FramedNonAssociativeAlgebra|) 4442) ((|PoincareBirkhoffWittLyndonBasis| . |SetCategory|) T) ((|Expression| . |AbelianSemiGroup|) 4210) ((|PrimeField| . |VectorSpace|) 4197) ((|FreeModule1| . |AbelianSemiGroup|) T) ((|MonoidRing| . |Ring|) T) ((|Operator| . |AbelianSemiGroup|) T) ((|PartialFraction| . |LeftModule|) 4138) ((|Result| . |BagAggregate|) 4071) ((|MachineFloat| . |CancellationAbelianMonoid|) T) ((|List| . |Type|) T) ((|LocalAlgebra| . |OrderedAbelianMonoid|) 4041) ((|BalancedPAdicRational| . |AbelianMonoid|) T) ((|UnivariatePolynomial| . |Monoid|) T) ((|MathMLFormat| . |SetCategory|) T) ((|Fraction| . |ConvertibleTo|) 3729) ((|Asp12| . |CoercibleTo|) 3703) ((|GeneralUnivariatePowerSeries| . |UnivariatePowerSeriesCategory|) 3662) ((|GeneralPolynomialSet| . |PolynomialSetCategory|) 3631) ((|GeneralTriangularSet| . |TriangularSetCategory|) 3600) ((|TaylorSeries| . |TranscendentalFunctionCategory|) 3549) ((|UnivariatePuiseuxSeriesConstructor| . |Module|) 3337) ((|ModuleOperator| . |RetractableTo|) 3295) ((|Localize| . |BiModule|) 3274) ((|SparseUnivariateLaurentSeries| . |CommutativeRing|) 3180) ((|ExponentialExpansion| . |QuotientFieldCategory|) 3095) ((|RadicalFunctionField| . |Ring|) T) ((|Pi| . |EuclideanDomain|) T) ((|PAdicRationalConstructor| . |BiModule|) 3004) ((|Expression| . |ArcTrigonometricFunctionCategory|) 2971) ((|IntegerMod| . |ConvertibleTo|) 2948) ((|SplitHomogeneousDirectProduct| . |EltableAggregate|) 2920) ((|HomogeneousDistributedMultivariatePolynomial| . |CancellationAbelianMonoid|) T) ((|WeightedPolynomials| . |Rng|) T) ((|UnivariatePuiseuxSeriesConstructor| . |BasicType|) T) ((|ProjectiveSpace| . |Coer │ │ │ │ -ns2| NIL 82854 82898 83085 83090) (|ParametricPlaneCurve| NIL 82306 82352 82844 82849) (|Palette| NIL 81309 81322 82296 82301) (|OrderedSet&| NIL 80438 80457 81299 81304) (|OrderedCompletionFunctions2| NIL 79765 79802 80428 80433) (|NumericalOptimizationProblem| NIL 77498 77532 79755 79760) (|NumericalOptimizationCategory| NIL 74949 74984 77488 77493) (|OnePointCompletionFunctions2| NIL 74414 74452 74939 74944) (|OpenMathEncoding| NIL 73746 73768 74404 74409) (|NumericalODEProblem| NIL 72385 72410 73736 73741) (|OrdinaryDifferentialEquationsSolverCategory| NIL 71650 71699 72375 72380) (|Monad| NIL 70838 70849 71640 71645) (|NumericalIntegrationCategory| NIL 68167 68201 70828 70833) (|NoneFunctions1| NIL 67831 67853 68157 68162) (|None| NIL 67576 67586 67821 67826) (|NumericalIntegrationProblem| NIL 65251 65284 67566 67571) (|Monad&| NIL 64436 64450 65241 65246) (|MakeUnaryCompiledFunction| NIL 63643 63680 64426 64431) (|MakeRecord| NIL 63227 63248 63633 63638) (|MakeFunction| NIL 62502 62522 63217 63222) (|MakeBinaryCompiledFunction| NIL 61694 61736 62492 62497) (|MappingPackage3| NIL 60556 60583 61684 61689) (|MappingPackage2| NIL 59849 59874 60546 60551) (|MappingPackage1| NIL 58658 58681 59839 59844) (|Logic| NIL 58287 58298 58648 58653) (|MappingPackageInternalHacks3| NIL 58073 58113 58277 58282) (|MappingPackageInternalHacks1| NIL 57683 57719 58063 58068) (|MappingPackageInternalHacks2| NIL 57426 57464 57673 57678) (|Logic&| NIL 57052 57066 57416 57421) (|ListFunctions3| NIL 56355 56381 57042 57047) (|LeftModule| NIL 55858 55876 56345 56350) (|InfiniteTupleFunctions3| NIL 55343 55378 55848 55853) (|InfiniteTuple| NIL 54452 54473 55333 55338) (|InnerEvalable| NIL 53838 53861 54442 54447) (|InfiniteTupleFunctions2| NIL 53561 53594 53828 53833) (|InnerEvalable&| NIL 52944 52970 53551 53556) (|Finite| NIL 51942 51954 52934 52939) (|IndexedDirectProductCategory| NIL 50854 50892 51932 51937) (|FortranProgramCategory| NIL 50537 50565 50834 50849) (|ScriptFormulaFormat1| NIL 49998 50026 50527 50532) (|Finite&| NIL 48993 49008 49988 49993) (|FileNameCategory| NIL 47323 47345 48983 48988) (|FileCategory| NIL 45760 45787 47313 47318) (|Exit| NIL 45429 45439 45750 45755) (|EltableAggregate| NIL 43871 43904 45419 45424) (|EquationFunctions2| NIL 43573 43601 43861 43866) (|EltableAggregate&| NIL 41965 42001 43516 43521) (|DrawOptionFunctions1| NIL 41618 41646 41955 41960) (|SubSpaceComponentProperty| NIL 41095 41126 41608 41613) (|Comparable| NIL 40826 40842 41085 41090) (|Commutator| NIL 40627 40643 40816 40821) (|Aggregate| NIL 38996 39011 40607 40622) (|CombinatorialOpsCategory| NIL 38009 38039 38986 38991) (|Color| NIL 36844 36855 37999 38004) (|AnyFunctions1| NIL 35909 35930 36834 36839) (|Aggregate&| NIL 34239 34257 35853 35858) (|BlowUpMethodCategory| NIL 34198 34224 34229 34234) (|AnonymousFunction| NIL 34095 34118 34188 34193) (|Type| NIL 34016 34026 34075 34090) (|SpecialFunctionCategory| NIL 32807 32836 34006 34011) (|RandomIntegerDistributions| NIL 31812 31844 32797 32802) (|RandomFloatDistributions| NIL 30706 30736 31802 31807) (|PartialTranscendentalFunctions| NIL 26957 26995 30696 30701) (|OpenMathDevice| NIL 21689 21709 26947 26952) (|PrintPackage| NIL 21431 21449 21679 21684) (|OutputPackage| NIL 20546 20565 21421 21426) (|PrimitiveFunctionCategory| NIL 20134 20165 20536 20541) (|OpenMathConnection| NIL 19535 19559 20124 20129) (|ODEIntensityFunctionsTable| NIL 16914 16946 19525 19530) (|OpenMath| NIL 15983 15997 16904 16909) (|ModularAlgebraicGcdOperations| NIL 13812 13854 15973 15978) (|MoreSystemCommands| NIL 13254 13278 13802 13807) (|ConvertibleTo| NIL 12967 12988 13244 13249) (|CoercibleTo| NIL 12695 12714 12957 12962) (|IntegerBits| NIL 12217 12234 12685 12690) (|GraphicsDefaults| NIL 10598 10620 12207 12212) (|BasicType| NIL 10285 10300 10588 10593) (|ExpertSystemContinuityPackage1| NIL 9998 10038 10275 10280) (|BasicType&| NIL 9682 9700 9988 9993) (|Eltable| NIL 9209 9232 9672 9677) (|CombinatorialFunctionCategory| NIL 8362 8397 9199 9204) (|AttributeRegistry| NIL 4715 4738 7915 8357) (|UnitsKnownAttribute| NIL 4493 4518 4695 4710) (|ShallowlyMutableAttribute| NIL 4230 4261 4473 4488) (|RightUnitaryAttribute| NIL 4079 4106 4210 4225) (|PartiallyOrderedSetAttribute| NIL 3851 3885 4059 4074) (|NoZeroDivisorsAttribute| NIL 3652 3681 3831 3846) (|NotherianAttribute| NIL 3510 3534 3632 3647) (|NullSquareAttribute| NIL 3375 3400 3490 3505) (|MultiplicativeValuationAttribute| NIL 3184 3222 3355 3370) (|LeftUnitaryAttribute| NIL 3027 3053 3164 3179) (|JacobiIdentityAttribute| NIL 2860 2889 3007 3022) (|LazyRepresentationAttribute| NIL 2722 2755 2840 2855) (|FiniteAggregateAttribute| NIL 2583 2613 2702 2717) (|CanonicalUnitNormalAttribute| NIL 2257 2291 2563 2578) (|CanonicalAttribute| NIL 2054 2078 2237 2252) (|CanonicalClosedAttribute| NIL 1870 1900 2034 2049) (|ArbitraryPrecisionAttribute| NIL 1700 1733 1850 1865) (|ArbitraryExponentAttribute| NIL 1568 1600 1680 1695) (|ApproximateAttribute| NIL 1457 1483 1548 1563) (|CommutativeStarAttribute| NIL 1183 1213 1437 1452) (|CentralAttribute| NIL 864 886 1163 1178) (|AdditiveValuationAttribute| NIL 677 709 844 859) (|ArcHyperbolicFunctionCategory| NIL 30 65 667 672)) 1 140837 141253 141258) (|ElementaryFunctionCategory| NIL 140319 140351 140811 140816) (|FreeAbelianMonoidCategory| NIL 138486 138521 140309 140314) (|ExpertSystemToolsPackage2| NIL 138058 138095 138476 138481) (|Evalable&| NIL 137613 137632 138048 138053) (|ElementaryFunctionCategory&| NIL 137108 137143 137603 137608) (|DifferentialVariableCategory&| NIL 133828 133867 137098 137103) (|CharacteristicZero| NIL 133720 133744 133801 133823) (|CharacteristicNonZero| NIL 133447 133474 133693 133715) (|CachableSet| NIL 133054 133071 133437 133442) (|BiModule| NIL 132675 132693 133005 133049) (|ArcTrigonometricFunctionCategory| NIL 131175 131213 132665 132670) (|Bezier| NIL 129044 129058 131165 131170) (|BlowUpWithQuadTrans| NIL 128917 128942 129009 129039) (|BlowUpWithHamburgerNoether| NIL 128785 128817 128884 128912) (|ArcTrigonometricFunctionCategory&| NIL 127282 127323 128775 128780) (|Asp29| NIL 126761 126779 127272 127277) (|ApplicationProgramInterface| NIL 125669 125702 126751 126756) (|AffineSpaceCategory| NIL 123539 123566 125659 125664) (|ParadoxicalCombinatorsForStreams| NIL 123017 123057 123529 123534) (|TexFormat1| NIL 122566 122584 123007 123012) (|SuchThat| NIL 122243 122263 122556 122561) (|StreamFunctions3| NIL 121578 121606 122233 122238) (|StreamFunctions2| NIL 120159 120185 121568 121573) (|StreamFunctions1| NIL 119661 119685 120149 120154) (|StreamTensor| NIL 119337 119357 119651 119656) (|StepThrough| NIL 118555 118572 119327 119332) (|SemiGroup| NIL 117861 117876 118545 118550) (|ThreeSpaceCategory| NIL 102236 102262 117851 117856) (|SemiGroup&| NIL 101539 101557 102226 102231) (|SetCategoryWithDegree| NIL 101412 101439 101529 101534) (|SExpressionCategory| NIL 98647 98703 101402 101407) (|SegmentCategory| NIL 97423 97446 98627 98642) (|SegmentBindingFunctions2| NIL 97108 97142 97413 97418) (|RetractableTo| NIL 96440 96461 97098 97103) (|RightModule| NIL 95947 95966 96430 96435) (|RetractableTo&| NIL 95276 95300 95937 95942) (|ResolveLatticeCompletion| NIL 94581 94613 95266 95271) (|RepeatedSquaring| NIL 94299 94323 94571 94576) (|RepeatedDoubling| NIL 93985 94009 94289 94294) (|RealConstant| NIL 93860 93878 93975 93980) (|PlottableSpaceCurveCategory| NIL 92860 92893 93850 93855) (|PlottablePlaneCurveCategory| NIL 92011 92044 92850 92855) (|PlotFunctions1| NIL 91150 91172 92001 92006) (|NumericalPDEProblem| NIL 89312 89337 91140 91145) (|PatternFunctions1| NIL 87599 87626 89302 89307) (|PartialDifferentialEquationsSolverCategory| NIL 86745 86793 87589 87594) (|PatternMatchResultFunctions2| NIL 86431 86471 86735 86740) (|PatternMatchable| NIL 85856 85880 86421 86426) (|Patternable| NIL 85553 85572 85846 85851) (|ParametricSurfaceFunctions2| NIL 85321 85362 85543 85548) (|ParametricSurface| NIL 84764 84807 85311 85316) (|ParametricSpaceCurveFunctions2| NIL 84523 84567 84754 84759) (|ParametricSpaceCurve| NIL 83963 84009 84513 84518) (|OrderedSet| NIL 83095 83111 83953 83958) (|ParametricPlaneCurveFunctio` │ │ │ │ +278288 279236 280311 "ALGMANIP" 285264 NIL ALGMANIP (NIL T T) |package| NIL NIL) (|ExpressionFunctions2| 277658 277738 277938 "EXPR2" 278184 NIL EXPR2 (NIL T T) |package| NIL NIL) (|PolynomialSetUtilitiesPackage| 253548 257006 260811 "PSETPK" 274056 NIL PSETPK (NIL T T T T) |package| NIL NIL) (|Monad| 252581 252881 252921 "MONAD" 253256 T MONAD (NIL) |category| NIL 253466) (|SubSpace| 242134 243712 245473 "SUBSPACE" 250891 NIL SUBSPACE (NIL NIL T) |domain| NIL NIL) (|GraphicsDefaults| 239351 239753 240383 "GRDEF" 241552 T GRDEF (NIL) |package| NIL NIL) (|IncrementingMaps| 238581 238677 238896 "INCRMAPS" 239226 NIL INCRMAPS (NIL T) |package| NIL NIL) (|PolynomialSolveByFormulas| 231933 232639 233685 "SOLVEFOR" 237734 NIL SOLVEFOR (NIL T T) |package| NIL NIL) (|PseudoAlgebraicClosureOfFiniteField| 226621 231359 231620 "PACOFF" 231787 NIL PACOFF (NIL T) |domain| NIL NIL) (|HTMLFormat| 225052 225422 225747 "HTMLFORM" 226332 T HTMLFORM (NIL) |domain| NIL NIL) (|InnerPrimeField| 219668 224776 224947 "IPF" 224952 NIL IPF (NIL NIL) |domain| NIL NIL) (|DirectProductMatrixModule| 209367 219265 219577 "DPMM" 219582 NIL DPMM (NIL NIL T T T) |domain| NIL NIL) (|UnitsKnownAttribute| 209240 209245 209313 "ATUNIKN" 209318 T ATUNIKN (NIL) |category| NIL NIL) (|PartiallyOrderedSetAttribute| 209095 209100 209186 "ATPOSET" 209191 T ATPOSET (NIL) |category| NIL NIL) (|InfinitlyClosePoint| 204991 206515 207150 "INFCLSPT" 208857 NIL INFCLSPT (NIL T NIL T T T T T T T) |domain| NIL NIL) (|PolynomialCategory&| 194520 197340 201245 "POLYCAT-" 201250 NIL POLYCAT- (NIL T T T T) |domain| NIL NIL) (|PatternMatchResult| 190423 191136 191882 "PATRES" 193868 NIL PATRES (NIL T T) |domain| NIL NIL) (|FiniteFieldPolynomialPackage| 180817 182617 184635 "FFPOLY" 188506 NIL FFPOLY (NIL T) |package| NIL NIL) (|BinarySearchTree| 176498 179564 179943 "BSTREE" 180506 NIL BSTREE (NIL T) |domain| NIL NIL) (|GeneralPolynomialSet| 171741 175691 176043 "GPOLSET" 176321 NIL GPOLSET (NIL T T T T) |domain| NIL NIL) (|OpenMathEncoding| 170789 171066 171296 "OMENC" 171559 T OMENC (NIL) |domain| NIL NIL) (|CanonicalClosedAttribute| 170652 170657 170735 "ATCANCL" 170740 T ATCANCL (NIL) |category| NIL NIL) (|InnerTrigonometricManipulations| 167607 167823 168404 "ITRIGMNP" 170393 NIL ITRIGMNP (NIL T T T) |package| NIL NIL) (|ElementaryIntegration| 163159 163745 164669 "INTEF" 166979 NIL INTEF (NIL T T) |package| NIL NIL) (|TransSolvePackage| 159697 160155 160889 "SOLVETRA" 162618 NIL SOLVETRA (NIL T) |package| NIL NIL) (|MonoidRingFunctions2| 159007 159097 159311 "MRF2" 159583 NIL MRF2 (NIL T T T) |package| NIL NIL) (|SparseUnivariatePolynomial| 145242 158261 158526 "SUP" 158824 NIL SUP (NIL T) |domain| NIL NIL) (|Finite&| 144958 145013 145148 "FINITE-" 145153 NIL FINITE- (NIL T) |domain| NIL NIL) (|OrderedFreeMonoid| 138340 139914 141054 "OFMONOID" 143888 NIL OFMONOID (NIL T) |domain| NIL NIL) (|PrimitiveRatRicDE| 132645 133299 134330 "ODEPRRIC" 137619 NIL ODEPRRIC (NIL T T T T) |package| NIL NIL) (|OrderedMonoid| 131821 132408 132464 "ORDMON" 132469 T ORDMON (NIL) |category| NIL 132505) (|FortranCode| 107339 112050 117413 "FC" 126496 T FC (NIL) |domain| NIL NIL) (|RepeatedSquaring| 106832 106880 107073 "REPSQ" 107266 NIL REPSQ (NIL T) |package| NIL NIL) (|ParadoxicalCombinatorsForStreams| 105691 105871 106178 "YSTREAM" 106619 NIL YSTREAM (NIL T) |package| NIL NIL) (|StreamFunctions3| 104986 105079 105286 "STREAM3" 105574 NIL STREAM3 (NIL T T T) |package| NIL NIL) (|SquareMatrixCategory&| 100209 101359 103286 "SMATCAT-" 103291 NIL SMATCAT- (NIL T NIL T T T) |domain| NIL NIL) (|FloatingComplexPackage| 95810 96599 97605 "FLOATCP" 99303 NIL FLOATCP (NIL T) |package| NIL NIL) (|InnerPolySign| 93825 94150 94638 "INPSIGN" 95421 NIL INPSIGN (NIL T T) |package| NIL NIL) (|LieSquareMatrix| 83639 93384 93650 "LSQM" 93655 NIL LSQM (NIL NIL T) |domain| NIL NIL) (|LinearOrdinaryDifferentialOperator2| 79829 83266 83550 "LODO2" 83555 NIL LODO2 (NIL T T) |domain| NIL NIL) (|FramedNonAssociativeAlgebra&| 72324 73847 76037 "FRNAALG-" 77778 NIL FRNAALG- (NIL T T) |domain| NIL NIL) (|OnePointCompletion| 67347 70195 70824 "ONECOMP" 71768 NIL ONECOMP (NIL T) |domain| NIL NIL) (|RadixExpansion| 56193 65199 65762 "RADIX" 66845 NIL RADIX (NIL NIL) |domain| NIL NIL) (|RationalFactorize| 55370 55465 55702 "RATFACT" 56069 NIL RATFACT (NIL T) |package| NIL NIL) (|Infinity| 54415 54589 54830 "INFINITY" 55161 T INFINITY (NIL) |package| NIL NIL) (|IntegerCombinatoricFunctions| 52511 52768 53180 "COMBINAT" 54104 NIL COMBINAT (NIL T) |package| NIL NIL) (|AlgebraicIntegration| 51394 51563 51926 "INTAF" 52318 NIL INTAF (NIL T T) |package| NIL NIL) (|Partition| 49423 50204 50578 "PRTITION" 51054 T PRTITION (NIL) |domain| NIL NIL) (|PermutationGroup| 41436 42788 44281 "PERMGRP" 47999 NIL PERMGRP (NIL T) |domain| NIL NIL) (|UnaryRecursiveAggregate| 32605 36206 36296 "URAGG" 39915 NIL URAGG (NIL T) |category| NIL 41002) (|UnivariatePolynomialCategoryFunctions2| 31903 31953 32233 "UPOLYC2" 32531 NIL UPOLYC2 (NIL T T T T) |package| NIL NIL) (|ModuleOperator| 27099 28691 29555 "MODOP" 31122 NIL MODOP (NIL T T) |domain| NIL NIL) (|IntegralBasisPolynomialTools| 23249 23808 24615 "IBPTOOLS" 26478 NIL IBPTOOLS (NIL T T T T) |package| NIL NIL) (|SemiGroup&| 22887 22961 23130 "SGROUP-" 23135 NIL SGROUP- (NIL T) |domain| NIL NIL) (|PrincipalIdealDomain| 20366 21810 21880 "PID" 22187 T PID (NIL) |category| NIL 22406) (|SemiGroup| 19605 19849 19897 "SGROUP" 20135 T SGROUP (NIL) |category| NIL 20284) (|FortranFunctionCategory| 15574 16416 16492 "FORTFN" 18438 T FORTFN (NIL) |category| NIL 19517) (|LinearAggregate&| 14369 14635 15148 "LNAGG-" 15153 NIL LNAGG- (NIL T T) |domain| NIL NIL) (|PseudoAlgebraicClosureOfRationalNumberCategory| 7953 12644 12766 "PACRATC" 12771 T PACRATC (NIL) |category| NIL 12970) (|IntegralBasisTools| 2440 3243 4345 "IBATOOL" 7077 NIL IBATOOL (NIL T T T) |package| NIL NIL) (|Module&| 1797 1927 2219 "MODULE-" 2224 NIL MODULE- (NIL T T) |domain| NIL NIL) (|InfiniteProductCharacteristicZero| 30 219 630 "INFPROD0" 1569 NIL INFPROD0 (NIL T T) |package| NIL NIL)) ELGRP" 399458 T ABELGRP (NIL) |category| NIL 399592) (|AlgebraicFunctionField| 385574 398008 398326 "ALGFF" 398649 NIL ALGFF (NIL T T T NIL) |domain| NIL NIL) (|FiniteDivisorFunctions2| 384155 384271 384793 "FDIV2" 385434 NIL FDIV2 (NIL T T T T T T T T) |package| NIL NIL) (|RadicalSolvePackage| 375801 377168 378894 "SOLVERAD" 382555 NIL SOLVERAD (NIL T) |package| NIL NIL) (|OrdinaryWeightedPolynomials| 372750 373853 374380 "OWP" 375448 NIL OWP (NIL T NIL NIL NIL) |domain| NIL NIL) (|MultivariateLifting| 367889 368805 369930 "MLIFT" 371800 NIL MLIFT (NIL T T T T) |package| NIL NIL) (|Heap| 358215 360334 361996 "HEAP" 366271 NIL HEAP (NIL T) |domain| NIL NIL) (|OrderedAbelianGroup| 357177 357757 357825 "OAGROUP" 357830 T OAGROUP (NIL) |category| NIL 357894) (|GeneralizedMultivariateFactorize| 356193 356237 356652 "GENMFACT" 357109 NIL GENMFACT (NIL T T T T T) |package| NIL NIL) (|MonogenicAlgebra| 342167 350757 350888 "MONOGEN" 352264 NIL MONOGEN (NIL T T) |category| NIL 353021) (|UnivariatePolynomialCommonDenominator| 340642 340800 341185 "UPCDEN" 341975 NIL UPCDEN (NIL T T T) |package| NIL NIL) (|RealZeroPackage| 333568 335051 336742 "REAL0" 339047 NIL REAL0 (NIL T) |package| NIL NIL) (|CylindricalAlgebraicDecompositionPackage| 328550 329446 330551 "CAD" 332584 NIL CAD (NIL T) |package| NIL NIL) (|BalancedBinaryTree| 323384 326594 327155 "BBTREE" 328062 NIL BBTREE (NIL T) |domain| NIL NIL) (|OpenMathConnection| 321627 321919 322313 "OMCONN" 323042 T OMCONN (NIL) |domain| NIL NIL) (|ExpertSystemContinuityPackage| 314791 316132 317637 "ESCONT" 320196 T ESCONT (NIL) |package| NIL NIL) (|FreeAbelianGroup| 312977 314339 314597 "FAGROUP" 314602 NIL FAGROUP (NIL T) |domain| NIL NIL) (|Plot| 303579 305610 307759 "PLOT" 310852 T PLOT (NIL) |domain| NIL NIL) (|FortranVectorFunctionCategory| 299050 300024 300112 "FVFUN" 302280 T FVFUN (NIL) |category| NIL 303491) (|PolynomialIdeals| 286960 288305 289914 "IDEAL" 297600 NIL IDEAL (NIL T T T T) |domain| NIL NIL) (|AbelianMonoid| 285965 286292 286348 "ABELMON" 286649 T ABELMON (NIL) |category| NIL 286851) (|AlgebraicManipulations| │ │ │ │ +0) (|homogeneous?| . 151952) (|reductum| . 149917) (|union| . 149321) (|factorCantorZassenhaus| . 148821) (|save| . 148776) (|bat| . 148605) (|compdegd| . 148219) (|trivialIdeal?| . 147948) (|toseSquareFreePart| . 147556) (|palgint0| . 146541) (|complexEigenvalues| . 146309) (|f02aef| . 146135) (|localAbs| . 145072) (|chebyshevT| . 144759) (|Musser| . 144548) (|abelianGroup| . 144387) (|write!| . 144253) (|polar| . 144069) (|reverse!| . 143610) (|homogenize| . 141805) (|argscript| . 141713) (|compBound| . 141491) (|s18dcf| . 141252) (|deref| . 141170) (|outlineRender| . 141048) (|psolve| . 134380) (|dflist| . 134159) (|bag| . 133489) (|kroneckerDelta| . 133324) (|quasiMonic?| . 133109) (|tube| . 132705) (|prime?| . 131969) (|hcrf| . 131780) (|pointColor| . 131623) (|set| . 131413) (|triangular?| . 131105) (|zag| . 131055) (|lazyPseudoRemainder| . 130950) (|d03faf| . 130611) (|qnew| . 130009) (|e04mbf| . 129776) (|assert| . 129357) (|initializeParamOfPlaces| . 127945) (|univariatePolynomial| . 127069) (|cyclicParents| . 126948) (|leftAlternative?| . 126608) (|OMputEndObject| . 126526) (GF2FG . 126133) (|distFact| . 125491) (|exteriorDifferential| . 125344) (|nil| . 125270) (|csc| . 124075) (|filterWhile| . 123821) (|rotate| . 123574) (|branchIfCan| . 122585) (|read!| . 122454) (|insertMatch| . 122282) (|stoseIntegralLastSubResultant| . 121877) (|fullParamInit| . 121187) (|particularSolution| . 120175) (|s15aef| . 120016) (|rest| . 119240) (|normDeriv2| . 118915) (|rightZero| . 118799) (|mainDefiningPolynomial| . 118679) (|prepareSubResAlgo| . 118275) (|rotatex| . 118134) (|graphImage| . 118090) (|prindINFO| . 117693) (|setCurve| . 116490) (|OMputEndAttr| . 116408) (|credPol| . 116138) (|numerators| . 116007) (|super| . 115957) (|directory| . 115869) (|denomRicDE| . 115491) (|OMread| . 115374) (|push!| . 115020) (|imaginary| . 114922) (|nextsousResultant2| . 114750) (|chartCoord| . 114657) (|removeZeroes| . 113358) (|e01bgf| . 113176) (|e02ajf| . 112959) (|finiteBound| . 112774) (|pushucoef| . 112357) (|multiset| . 112074) (|children| . 111794) (|minIndex| . 111633) (|romberg| . 111333) (|eyeDistance| . 111212) (|characteristicSet| . 110546) (|explicitlyFinite?| . 110428) (|unvectorise| . 109823) (|systemSizeIF| . 109416) (|prolateSpheroidal| . 109207) (|nullSpace| . 107500) (|type| . 107361) (|multiEuclideanTree| . 107236) (|cdr| . 106987) (|mapGen| . 106359) (|indiceSubResultantEuclidean| . 106066) (|permutationRepresentation| . 105297) (|assoc| . 105082) (|delta| . 104896) (|cyclicEntries| . 104775) (|bfEntry| . 104534) (|ranges| . 104087) (|listConjugateBases| . 103582) (|satisfy?| . 102975) (|logGamma| . 102576) (|heap| . 102465) (|fresnelS| . 102077) (|makeSketch| . 101876) (|getSmgl| . 101769) (|gbasis| . 101468) (|sech2cosh| . 101253) (|presuper| . 101203) (|perfectNthRoot| . 100871) (|trunc| . 100528) (|generalizedEigenvector| . 99760) (|moebius| . 99661) (|hash| . 98581) (|c06ekf| . 98403) (|search| . 98256) (|infieldint| . 98002) (|restorePrecision| . 97916) (|more?| . 96860) (|OMlistSymbols| . 96739) (|sPol| . 96385) (|exprHasLogarithmicWeights| . 96079) (|lazyPrem| . 95699) (|asech| . 94504) (|OMgetObject| . 94422) (|besselY| . 93967) (|eigenvector| . 93650) (|f04mcf| . 93409) (|fortranInteger| . 93364) (|wronskianMatrix| . 92903) (|showTheIFTable| . 92843) (|expintegrate| . 92410) (|adjoint| . 91375) (|orbit| . 90231) (|qShiftC| . 89982) (|palgint| . 89533) (|iomode| . 89375) (|rowEchWoZeroLines| . 89260) (|palgintegrate| . 88764) (|initTable!| . 88598) (|rational| . 87278) (|schema| . 87064) (|suppOfZero| . 86939) (|limitPlus| . 86099) (|e02agf| . 85825) (|roman| . 85663) (|powern| . 85455) (|taylor| . 81604) (|extendIfCan| . 81338) (|imagK| . 81135) (|bandedJacobian| . 80735) (|adaptive| . 80358) (|leader| . 80111) (|polyred| . 79895) (|reverse| . 79493) (|kernels| . 79394) (|newTypeLists| . 79308) (|iiGamma| . 79134) (|variableName| . 78924) (|isOp| . 78564) (|iidigamma| . 78390) (|limit| . 76173) (|OMgetAtp| . 76091) (|bernoulli| . 75780) (|primitiveRowEchelon| . 75450) (|numberOfComposites| . 75318) (|rational?| . 73508) (|nthr| . 72976) (|setGcdMode| . 72789) (|legendreP| . 72579) (|doubleFloatFormat| . 72498) (|backOldPos| . 72136) (|indexName| . 71926) (|setpoint!| . 71459) (|df2st| . 71090) (|iiacoth| . 70894) (|tanSum| . 70775) (|getZechTable| . 70154) (|approximate| . 69023) (|removeSuperfluousCases| . 68238) (|deleteRow!| . 68054) (UTS2UP . 67741) (|lifting1| . 67038) (|linSolve| . 66587) (|infRittWu?| . 65342) (|alternating| . 65191) (|real| . 64251) (|stirling2| . 64132) (|wrregime| . 63479) (|fullPartialFraction| . 63256) (|fixedPointExquo| . 63062) (|setMinPoints3D| . 62985) (|li| . 62690) (|primlimitedint| . 62149) (|lepol| . 61882) (|unit| . 61548) (|chebyshevU| . 61235) (|screenResolution| . 60998) (|op| . 60842) (|iicsc| . 60646) (|representationType| . 60520) (|genericLeftTraceForm| . 60205) (|excpDivV| . 59716) (|square?| . 59262) (|sbt| . 59159) (|pushdown| . 58055) (|properties| . 57943) (|count| . 55478) (|hasoln| . 55031) (|increase| . 54807) (|viewport2D| . 54751) (|patternMatch| . 50626) (|reducedContinuedFraction| . 50492) (|insertBottom!| . 50311) (|clipWithRanges| . 50017) (|commonDenominator| . 49158) (|generalInterpolation| . 47191) (|f04asf| . 47007) (|axes| . 46572) (|meshFun2Var| . 46158) (|sizePascalTriangle| . 46029) (|OMputEndAtp| . 45947) (|internalIntegrate| . 45223) (|position!| . 45133) (|printCode| . 45054) (|mapDown!| . 44763) (|f04qaf| . 44446) (|mulbybinomial| . 44124) (|shiftRight| . 43979) (|irreducible?| . 43370) (|basisOfMiddleNucleus| . 43192) (|perfectSqrt| . 43082) (|makeViewport3D| . 42726) (|singularPointsWithRestriction| . 42319) (|directProduct| . 42190) (|f01rcf| . 41999) (|resultantnaif| . 41833) (|rightDiscriminant| . 41417) (|subst| . 40972) (|mainCoefficients| . 40757) (|rCoord| . 40643) (|d03edf| . 40405) (|nonQsign| . 40282) (|UP2ifCan| . 39818) (|anfactor| . 39397) (|idealiserMatrix| . 39087) (|nextNormalPrimitivePoly| . 38911) (|copy| . 37815) (|affineRationalPoints| . 36924) (|upDateBranches| . 35641) (|mapUnivariateIfCan| . 35280) (|localize| . 34691) (|swap!| . 34490) (|option?| . 34339) (|rightDivide| . 33829) (|defineProperty| . 33611) (|rdHack1| . 33378) (|realSolve| . 31277) (|asec| . 30079) (|placesOfDegree| . 27836) (|minPoints3D| . 27762) (|evalIfCan| . 23675) (|floor| . 23475) (|enterPointData| . 23302) (|sumOfSquares| . 23186) (|extDegree| . 23061) (|probablyZeroDim?| . 22746) (|toseInvertibleSet| . 22394) (|exponent| . 21610) (|euclideanGroebner| . 20716) (|solid| . 20617) (|Ei5| . 20492) (|chineseRemainder| . 19573) (|genus| . 17111) (|cross| . 16806) (|realZeros| . 14535) (|distance| . 14411) (|sign| . 11993) (|resetBadValues| . 11906) (|sum| . 9229) (|gradient| . 8874) (|remainder| . 8515) (|modularGcd| . 8253) (|c06frf| . 8042) (|extendedIntegrate| . 7661) (|reportInstantiations| . 7538) (|factorGroebnerBasis| . 6816) (|cycleSplit!| . 6676) (|cSech| . 6516) (<= . 6134) (|norm| . 2621) (|complexForm| . 1936) (|selectSumOfSquaresRoutines| . 1886) (|factorUsingYun| . 1462) (|euclideanSize| . 1363) (|calcRanges| . 1198) (|s17ahf| . 1039) (|createPrimitiveElement| . 984) (|leftUnits| . 357) (|changeBase| . 30)) ynomialZeros| . 174435) (|f02wef| . 174218) (|cosh2sech| . 174003) (|subresultantSequence| . 173760) (|connect| . 173601) (|subResultantGcd| . 173071) (|stoseInvertibleSet| . 172709) (|horizSplit| . 171845) (|generalCoefficient| . 171447) (|biringToPolyRing| . 171049) (|eq| . 170769) (|presub| . 170719) (|startPolynomial| . 170450) (|setmult!| . 169963) (|radicalEigenvector| . 169725) (|translateToOrigin| . 168597) (|primeFactor| . 168475) (|prologue| . 168292) (|symFunc| . 167986) (|makeRecord| . 167809) (|commaSeparate| . 167597) (|hclf| . 167408) (|algebraicSet| . 167004) (|mapmult| . 166870) (|putGraph| . 166707) (|f02bbf| . 166498) (|branchPointAtInfinity?| . 166229) (|packModulus| . 165963) (|middle| . 165770) (|useSingleFactorBound?| . 165615) (|tanIfCan| . 165474) (|iisec| . 165278) (|doubleDisc| . 165043) (|factorFraction| . 164826) (|guess| . 153327) (|operators| . 153224) (|module| . 152563) (|degreeSubResultantEuclidean| . 15227 │ │ │ │ +cibleTo|) 2894) ((|InnerPrimeField| . |UniqueFactorizationDomain|) T) ((|AlgebraicNumber| . |InnerEvalable|) 2856) ((|InnerAlgebraicNumber| . |Evalable|) 2843) ((|SingletonAsOrderedSet| . |BasicType|) T) ((|HexadecimalExpansion| . |FullyLinearlyExplicitRingOver|) 2820) ((|Matrix| . |Type|) T) ((|RealClosure| . |Field|) T) ((|FiniteFieldNormalBasisExtensionByPolynomial| . |DivisionRing|) T) ((|FiniteFieldNormalBasis| . |CoercibleTo|) 2794) ((|GeneralModulePolynomial| . |AbelianSemiGroup|) T) ((|Asp9| . |CoercibleTo|) 2768) ((|FreeAbelianGroup| . |OrderedSet|) 2739) ((|FortranExpression| . |Monoid|) T) ((|MyUnivariatePolynomial| . |RightModule|) 2473) ((|OrdinaryWeightedPolynomials| . |AbelianGroup|) T) ((|PoincareBirkhoffWittLyndonBasis| . |BasicType|) T) ((|Enumeration| . |SetCategory|) T) ((|Point| . |IndexedAggregate|) 2445) ((|AntiSymm| . |BasicType|) T) ((|d01fcfAnnaType| . |NumericalIntegrationCategory|) T) ((|None| . |CoercibleTo|) 2419) ((|RomanNumeral| . |AbelianGroup|) T) ((|Float| . |OrderedCancellationAbelianMonoid|) T) ((|XDistributedPolynomial| . |AbelianMonoid|) T) ((|Fraction| . |CancellationAbelianMonoid|) T) ((|PseudoAlgebraicClosureOfAlgExtOfRationalNumber| . |Ring|) T) ((|Polynomial| . |CommutativeRing|) 2272) ((|Quaternion| . |PartialDifferentialRing|) 2204) ((|ExponentialExpansion| . |CoercibleTo|) 2178) ((|QuadraticForm| . |AbelianGroup|) T) ((|FourierSeries| . |Module|) 2162) ((|DeRhamComplex| . |Ring|) T) ((|HyperellipticFiniteDivisor| . |AbelianMonoid|) T) ((|SparseUnivariatePolynomialExpressions| . |Monoid|) T) ((|GenericNonAssociativeAlgebra| . |AbelianSemiGroup|) T) ((|Asp78| . |FortranVectorFunctionCategory|) T) ((|d01gbfAnnaType| . |CoercibleTo|) 2136) ((|Interval| . |Monoid|) T) ((|Interval| . |OrderedSet|) T) ((|Expression| . |RightModule|) 1998) ((|GeneralModulePolynomial| . |AbelianGroup|) T) ((|Kernel| . |CoercibleTo|) 1972) ((|GeneralUnivariatePowerSeries| . |IntegralDomain|) 1911) ((|PseudoAlgebraicClosureOfRationalNumber| . |LeftOreRing|) T) ((|LieExponentials| . |CoercibleTo|) 1885) ((|DoubleFloat| . |TranscendentalFunctionCategory|) T) ((|UnivariateFormalPowerSeries| . |DifferentialRing|) 1822) ((|Result| . |Evalable|) 1628) ((|TaylorSeries| . |CharacteristicZero|) 1591) ((|DoubleFloat| . |OrderedAbelianGroup|) T) ((|IndexedDirectProductOrderedAbelianMonoid| . |AbelianMonoid|) T) ((|SequentialDifferentialPolynomial| . |AbelianGroup|) T) ((|DirectProductModule| . |DirectProductCategory|) 1570) ((|MultivariatePolynomial| . |CoercibleTo|) 1544) ((|Factored| . |RealConstant|) 1513) ((|WuWenTsunTriangularSet| . |SetCategory|) T) ((|HyperellipticFiniteDivisor| . |CoercibleTo|) 1487) ((|InnerTaylorSeries| . |SemiGroup|) T) ((|BasicStochasticDifferential| . |SetCategory|) T) ((|BalancedPAdicRational| . |Monoid|) T) ((|HomogeneousDistributedMultivariatePolynomial| . |AbelianMonoid|) T) ((|PAdicRational| . |AbelianGroup|) T) ((|SparseUnivariateSkewPolynomial| . |Algebra|) 1444) ((|DeRhamComplex| . |SetCategory|) T) ((|ModuleOperator| . |CharacteristicNonZero|) 1404) ((|DistributedMultivariatePolynomial| . |OrderedSet|) 1375) ((|HexadecimalExpansion| . |GcdDomain|) T) ((|MachineInteger| . |IntegralDomain|) T) ((|FiniteFieldCyclicGroup| . |RightModule|) 1301) ((|PAdicRationalConstructor| . |AbelianSemiGroup|) T) ((|UnivariateLaurentSeriesConstructor| . |AbelianMonoidRing|) 1273) ((|ModularField| . |Ring|) T) ((|MakeCachableSet| . |OrderedSet|) T) ((|Factored| . |Monoid|) T) ((|DenavitHartenbergMatrix| . |BasicType|) 1243) ((|PAdicRational| . |AbelianSemiGroup|) T) ((|MachineInteger| . |OrderedAbelianMonoid|) T) ((|FiniteFieldExtensionByPolynomial| . |VectorSpace|) 1227) ((|SparseUnivariatePuiseuxSeries| . |CharacteristicZero|) 1190) ((|DecimalExpansion| . |OrderedAbelianMonoid|) T) ((|AssociatedJordanAlgebra| . |SetCategory|) T) ((|CartesianTensor| . |GradedAlgebra|) 1151) ((|InnerTable| . |BagAggregate|) 1093) ((|Queue| . |BagAggregate|) 1077) ((|BalancedPAdicInteger| . |AbelianGroup|) T) ((|Integer| . |Algebra|) 1064) ((|FiniteFieldNormalBasis| . |RetractableTo|) 1033) ((|FiniteField| . |Module|) 959) ((|Asp19| . |Type|) T) ((|Product| . |OrderedCancellationAbelianMonoid|) 870) ((|XPolynomialRing| . |AbelianMonoid|) T) ((|OrderedDirectProduct| . |HomogeneousAggregate|) 854) ((|FiniteFieldNormalBasis| . |ExtensionField|) 823) ((|FiniteFieldNormalBasisExtension| . |Field|) T) ((|Bits| . |Aggregate|) T) ((|IndexedBits| . |IndexedAggregate|) 788) ((|NewSparseMultivariatePolynomial| . |FiniteAbelianMonoidRing|) 746) ((|RectangularMatrix| . |AbelianGroup|) T) ((|FortranExpression| . |AbelianGroup|) T) ((|UnivariatePuiseuxSeriesWithExponentialSingularity| . |AbelianMonoid|) T) ((|SingleInteger| . |UniqueFactorizationDomain|) T) ((|ModuleOperator| . |RightModule|) 703) ((|SingleInteger| . |AbelianMonoid|) T) ((|Fraction| . |FullyLinearlyExplicitRingOver|) 687) ((|ComplexDoubleFloatVector| . |IndexedAggregate|) 636) ((|SquareMatrix| . |AbelianGroup|) T) ((|FreeGroup| . |BasicType|) T) ((|PartialFraction| . |AbelianSemiGroup|) T) ((|SplitHomogeneousDirectProduct| . |DirectProductCategory|) 615) ((|BinaryExpansion| . |OrderedAbelianMonoid|) T) ((|ThreeDimensionalViewport| . |CoercibleTo|) 589) ((|FlexibleArray| . |Eltable|) 561) ((|SparseUnivariatePolynomialExpressions| . |HyperbolicFunctionCategory|) 512) ((|Asp9| . |FortranProgramCategory|) T) ((|RomanNumeral| . |AbelianSemiGroup|) T) ((|UnivariateFormalPowerSeries| . |TrigonometricFunctionCategory|) 461) ((|Asp42| . |FortranProgramCategory|) T) ((|Asp24| . |FortranProgramCategory|) T) ((|UnivariateTaylorSeriesCZero| . |CoercibleTo|) 435) ((|UnivariatePolynomial| . |AbelianMonoidRing|) 396) ((|ModuleOperator| . |Algebra|) 353) ((|SequentialDifferentialPolynomial| . |AbelianSemiGroup|) T) ((|UnivariateLaurentSeries| . |StepThrough|) NIL) ((|MyExpression| . |CombinatorialFunctionCategory|) T) ((|RectangularMatrix| . |BiModule|) 332) ((|Plcs| . |BasicType|) T) ((|XPBWPolynomial| . |Ring|) T) ((|Variable| . |BasicType|) T) ((|ModMonic| . |InnerEvalable|) 242) ((|FiniteFieldExtension| . |AbelianSemiGroup|) T) ((|MonoidRing| . |SetCategory|) T) ((|LinearOrdinaryDifferentialOperator1| . |Rng|) T) ((|OrderedDirectProduct| . |LeftModule|) 56) ((|IndexedTwoDimensionalArray| . |Type|) T) ((|SparseMultivariatePolynomial| . |Rng|) T) ((|XPBWPolynomial| . |LeftModule|) 30)) ((|ModMonic| . |PatternMatchable|) NIL) ((|OrderedCompletion| . |OrderedAbelianMonoid|) 4532) ((|OrderedCompletion| . |OrderedAbelianSemiGroup|) 4502) ((|AssociatedJordanAlgebra| . |FramedNonAssociativeAlgebra|) 4442) ((|PoincareBirkhoffWittLyndonBasis| . |SetCategory|) T) ((|Expression| . |AbelianSemiGroup|) 4210) ((|PrimeField| . |VectorSpace|) 4197) ((|FreeModule1| . |AbelianSemiGroup|) T) ((|MonoidRing| . |Ring|) T) ((|Operator| . |AbelianSemiGroup|) T) ((|PartialFraction| . |LeftModule|) 4138) ((|Result| . |BagAggregate|) 4071) ((|MachineFloat| . |CancellationAbelianMonoid|) T) ((|List| . |Type|) T) ((|LocalAlgebra| . |OrderedAbelianMonoid|) 4041) ((|BalancedPAdicRational| . |AbelianMonoid|) T) ((|UnivariatePolynomial| . |Monoid|) T) ((|MathMLFormat| . |SetCategory|) T) ((|Fraction| . |ConvertibleTo|) 3729) ((|Asp12| . |CoercibleTo|) 3703) ((|GeneralTriangularSet| . |TriangularSetCategory|) 3672) ((|GeneralUnivariatePowerSeries| . |UnivariatePowerSeriesCategory|) 3631) ((|GeneralPolynomialSet| . |PolynomialSetCategory|) 3600) ((|TaylorSeries| . |TranscendentalFunctionCategory|) 3549) ((|UnivariatePuiseuxSeriesConstructor| . |Module|) 3337) ((|ModuleOperator| . |RetractableTo|) 3295) ((|Localize| . |BiModule|) 3274) ((|Pi| . |EuclideanDomain|) T) ((|RadicalFunctionField| . |Ring|) T) ((|SparseUnivariateLaurentSeries| . |CommutativeRing|) 3180) ((|PAdicRationalConstructor| . |BiModule|) 3089) ((|ExponentialExpansion| . |QuotientFieldCategory|) 3004) ((|Expression| . |ArcTrigonometricFunctionCategory|) 2971) ((|IntegerMod| . |ConvertibleTo|) 2948) ((|SplitHomogeneousDirectProduct| . |EltableAggregate|) 2920) ((|HomogeneousDistributedMultivariatePolynomial| . |CancellationAbelianMonoid|) T) ((|WeightedPolynomials| . |Rng|) T) ((|UnivariatePuiseuxSeriesConstructor| . |BasicType|) T) ((|ProjectiveSpace| . |Coer │ │ │ │ +IntegerRoots| NIL 235833 235853 237517 237522) (|AttributeButtons| NIL 231969 231991 235801 235828) (|FiniteFieldNormalBasisExtension| NIL 230370 230419 231554 231719) (|PatternMatchPolynomialCategory| NIL 229408 229454 230288 230293) (|GuessFiniteFunctions| NIL 229271 229299 229398 229403) (|AbelianMonoidRing| NIL 227398 227425 229101 229266) (|CanonicalAttribute| NIL 227195 227219 227378 227393) (|DoubleFloat| NIL 223491 223508 227005 227190) (|PatternMatchFunctionSpace| NIL 223057 223094 223481 223486) (|StringCategory| NIL 222797 222817 222988 223052) (|FactorisationOverPseudoAlgebraicClosureOfRationalNumber| NIL 222626 222689 222787 222792) (|AnyFunctions1| NIL 221691 221712 222616 222621) (|Dictionary| NIL 221290 221308 221646 221686) (|FramedNonAssociativeAlgebra| NIL 216431 216466 221196 221285) (|ListAggregate&| NIL 216108 216132 216421 216426) (|InnerTaylorSeries| NIL 213808 213838 215841 216057) (|ComplexIntegerSolveLinearPolynomialEquation| NIL 213106 213160 213798 213803) (|NonAssociativeRng&| NIL 212466 212492 213096 213101) (|InternalPrintPackage| NIL 212224 212250 212456 212461) (|ODEIntegration| NIL 211635 211659 212214 212219) (|AlgebraicallyClosedFunctionSpace&| NIL 209580 209623 211625 211630) (|ElementaryRischDE| NIL 208626 208653 209570 209575) (|FramedModule| NIL 208020 208056 208547 208552) (|DifferentialVariableCategory&| NIL 204740 204779 208010 208015) (|FreeAbelianMonoid| NIL 204348 204373 204660 204665) (|InfiniteTuple| NIL 203457 203478 204338 204343) (|ModularAlgebraicGcdOperations| NIL 201286 201328 203447 203452) (|FloatingPointSystem&| NIL 198216 198244 201177 201182) (|SegmentBinding| NIL 197283 197305 198163 198168) (|OrderedSet| NIL 196415 196431 197273 197278) (|FunctionSpaceComplexIntegration| NIL 195654 195695 196405 196410) (|ComplexPattern| NIL 195409 195436 195644 195649) (|BinaryExpansion| NIL 192539 192560 193163 193328) (|AbelianGroup| NIL 192072 192090 192529 192534) (|AlgebraicFunctionField| NIL 189839 189887 190060 190315) (|FiniteDivisorFunctions2| NIL 189564 189625 189829 189834) (|RadicalSolvePackage| NIL 183669 183696 189554 189559) (|OrdinaryWeightedPolynomials| NIL 182586 182641 183461 183578) (|MultivariateLifting| NIL 181204 181238 182576 182581) (|Heap| NIL 177299 177311 180987 181039) (|OrderedAbelianGroup| NIL 177146 177171 177289 177294) (|GeneralizedMultivariateFactorize| NIL 176583 176632 177136 177141) (|MonogenicAlgebra| NIL 175216 175243 176362 176578) (|UnivariatePolynomialCommonDenominator| NIL 174383 174433 175206 175211) (|RealZeroPackage| NIL 171280 171307 174373 174378) (|CylindricalAlgebraicDecompositionPackage| NIL 171208 171265 171270 171275) (|BalancedBinaryTree| NIL 166827 166853 170991 171043) (|OpenMathConnection| NIL 166228 166252 166817 166822) (|ExpertSystemContinuityPackage| NIL 163010 163045 166218 166223) (|FreeAbelianGroup| NIL 162562 162586 162858 162902) (|Plot| NIL 157419 157429 162552 162557) (|FortranVectorFunctionCategory| NIL 154335 154370 157399 157414) (|PolynomialIdeals| NIL 149448 149497 154256 154261) (|AbelianMonoid| NIL 148811 148830 149438 149443) (|AlgebraicManipulations| NIL 146227 146259 148567 148572) (|ExpressionFunctions2| NIL 145979 146009 146217 146222) (|PolynomialSetUtilitiesPackage| NIL 133425 133468 145821 145826) (|Monad| NIL 132613 132624 133415 133420) (|SubSpace| NIL 124963 124983 132603 132608) (|GraphicsDefaults| NIL 123344 123366 124953 124958) (|IncrementingMaps| NIL 122747 122771 123334 123339) (|PolynomialSolveByFormulas| NIL 121193 121229 122737 122742) (|PseudoAlgebraicClosureOfFiniteField| NIL 120008 120051 120878 121043) (|HTMLFormat| NIL 118887 118903 119998 120003) (|InnerPrimeField| NIL 118464 118489 118581 118746) (|DirectProductMatrixModule| NIL 110222 110263 110370 110809) (|UnitsKnownAttribute| NIL 110000 110025 110202 110217) (|PartiallyOrderedSetAttribute| NIL 109772 109806 109980 109995) (|InfinitlyClosePoint| NIL 109172 109252 109762 109767) (|PolynomialCategory&| NIL 101683 101723 108083 108088) (|PatternMatchResult| NIL 99328 99356 101673 101678) (|FiniteFieldPolynomialPackage| NIL 90758 90795 99318 99323) (|BinarySearchTree| NIL 89367 89391 90541 90593) (|GeneralPolynomialSet| NIL 88798 88839 89028 89080) (|OpenMathEncoding| NIL 88130 88152 88788 88793) (|CanonicalClosedAttribute| NIL 87946 87976 88110 88125) (|InnerTrigonometricManipulations| NIL 86684 86728 87936 87941) (|ElementaryIntegration| NIL 85027 85058 86674 86679) (|TransSolvePackage| NIL 82599 82624 85017 85022) (|MonoidRingFunctions2| NIL 82143 82175 82589 82594) (|SparseUnivariatePolynomial| NIL 77754 77788 78632 78909) (|Finite&| NIL 76749 76764 77744 77749) (|OrderedFreeMonoid| NIL 70676 70701 76739 76744) (|PrimitiveRatRicDE| NIL 67680 67713 70666 70671) (|OrderedMonoid| NIL 67393 67412 67670 67675) (|FortranCode| NIL 57349 57366 67383 67388) (|RepeatedSquaring| NIL 57067 57091 57339 57344) (|ParadoxicalCombinatorsForStreams| NIL 56545 56585 57057 57062) (|StreamFunctions3| NIL 55880 55908 56535 56540) (|SquareMatrixCategory&| NIL 53890 53940 55734 55739) (|FloatingComplexPackage| NIL 51336 51370 53880 53885) (|InnerPolySign| NIL 50773 50797 51326 51331) (|LieSquareMatrix| NIL 48686 48713 49081 49168) (|LinearOrdinaryDifferentialOperator2| NIL 47818 47863 48271 48334) (|FramedNonAssociativeAlgebra&| NIL 43003 43041 47771 47776) (|OnePointCompletion| NIL 41636 41662 42423 42468) (|RadixExpansion| NIL 37733 37758 39390 39555) (|RationalFactorize| NIL 36903 36929 37723 37728) (|Infinity| NIL 36485 36499 36893 36898) (|IntegerCombinatoricFunctions| NIL 34966 35002 36475 36480) (|AlgebraicIntegration| NIL 34428 34458 34956 34961) (|Partition| NIL 33224 33239 34418 34423) (|PermutationGroup| NIL 25179 25203 33214 33219) (|UnaryRecursiveAggregate| NIL 17839 17870 25159 25174) (|UnivariatePolynomialCategoryFunctions2| NIL 17269 17323 17829 17834) (|ModuleOperator| NIL 15798 15822 16993 17110) (|IntegralBasisPolynomialTools| NIL 14415 14458 15788 15793) (|SemiGroup&| NIL 13718 13736 14405 14410) (|PrincipalIdealDomain| NIL 12647 12673 13601 13713) (|SemiGroup| NIL 11953 11968 12637 12642) (|FortranFunctionCategory| NIL 9022 9051 11933 11948) (|LinearAggregate&| NIL 5451 5477 8965 8970) (|PseudoAlgebraicClosureOfRationalNumberCategory| NIL 4319 4371 5281 5446) (|IntegralBasisTools| NIL 1253 1284 4309 4314) (|Module&| NIL 981 998 1243 1248) (|InfiniteProductCharacteristicZero| NIL 30 80 971 976)) gate| NIL 297264 297292 299468 299483) (|IndexedList| NIL 296018 296042 296546 296598) (|IndexedOneDimensionalArray| NIL 295183 295222 295300 295352) (|InnerModularGcd| NIL 294346 294389 295173 295178) (|InnerSparseUnivariatePowerSeries| NIL 286473 286518 293089 293254) (|PolynomialDecomposition| NIL 285808 285842 286463 286468) (|StreamInfiniteProduct| NIL 284726 284760 285798 285803) (|FullyEvalableOver| NIL 284421 284446 284716 284721) (|Asp10| NIL 283697 283715 284411 284416) (|PatternMatchTools| NIL 282503 282532 283687 283692) (|FunctionSpace| NIL 276255 276276 282119 282498) (|PartialDifferentialEquationsSolverCategory| NIL 275401 275449 276245 276250) (|SequentialDifferentialPolynomial| NIL 271689 271729 271995 272229) (|RealClosedField&| NIL 269091 269115 271679 271684) (|LazyStreamAggregate| NIL 264822 264849 269071 269086) (|ODEIntensityFunctionsTable| NIL 262201 262233 264812 264817) (|KeyedDictionary&| NIL 261346 261384 262191 262196) (|Module| NIL 261038 261052 261297 261341) (|BrillhartTests| NIL 259799 259822 261028 261033) (|PartialFractionPackage| NIL 258837 258867 259789 259794) (|SegmentFunctions2| NIL 258233 258260 258784 258789) (|TranscendentalManipulations| NIL 252609 252646 257879 257884) (|Exit| NIL 252278 252288 252599 252604) (|LaurentPolynomial| NIL 250752 250780 251716 251828) (|ModMonic| NIL 246324 246346 247148 247425) (|Divisor| NIL 246132 246147 246216 246260) (|TableauxBumpers| NIL 243038 243061 246122 246127) (|GrayCode| NIL 241592 241606 243028 243033) (|CoerceVectorMatrixPackage| NIL 240954 240987 241582 241587) (|Kernel| NIL 239453 239467 240680 240685) (|FileCategory| NIL 237890 237917 239443 239448) (|Plcs| NIL 237795 237811 237880 237885) (|IndexedDirectProductAbelianGroup| NIL 237527 237569 237785 237790) (|X │ │ │ │ ((object*)((fixnum*)((fixnum)#0))[1])[#1] │ │ │ │ ((((fixnum*)((fixnum*)((fixnum)#0))[1])[(#1>>5)]>>(#2&31))&1) │ │ │ │ ((object*)((fixnum*)((fixnum)#0))[2])[0]((object*)((fixnum*)((fixnum)#0))[2])[7]((object*)((fixnum*)((fixnum)#0))[2])[7]((object*)((fixnum)#0))[4] │ │ │ │ mpz_odd_p(&(#0->big.big_mpz_t)) │ │ │ │ ((object*)((fixnum*)((fixnum)#0))[2])[0]((object*)((fixnum*)((fixnum)#0))[2])[0]((object*)((fixnum*)((fixnum)#0))[2])[0] │ │ │ │ LFARRAY-SIMPLE-TYPEP-FN │ │ │ │ LFARRAY72160 │ │ │ │ @@ -326836,15 +326840,15 @@ │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/i-output.lisp │ │ │ │ PATpiSub │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEMPNAME │ │ │ │ ,SYMBOLP │ │ │ │ ,SYMBOL-NAME │ │ │ │ ,CHARACTERP │ │ │ │ -o/build/reproducible-path/axiom-20210105dp1/int/interp/bookvol5.lsp,STRINH │ │ │ │ +o/build/reproducible-path/axiom-20210105dp1/int/interp/bookvol5.lsp,STRIN( │ │ │ │ ALLCStream │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ string2Words │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ VMLISPSEQ │ │ │ │ ,TAGBODY │ │ │ │ @@ -327027,14 +327031,15 @@ │ │ │ │ ,RETURN-FROM │ │ │ │ NREVERSE0 │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/bookvol9.lsp │ │ │ │ postCategory` │ │ │ │ SpaceTotalC │ │ │ │ TimeTotal │ │ │ │ BOUNDZROBPADIC_ │ │ │ │ +BPADICRT │ │ │ │ RealConstant │ │ │ │ SIGNATURE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,STREAM │ │ │ │ VMLISPIS-CONSOLE │ │ │ │ ,STREAMP │ │ │ │ ,OUTPUT-STREAM-P │ │ │ │ @@ -328814,15 +328819,15 @@ │ │ │ │ Extra argument ~s │ │ │ │ 2FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE4 │ │ │ │ spadConstant │ │ │ │ SPADCALL │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/bookvol5.lsp │ │ │ │ -spadConstant8 │ │ │ │ +spadConstantH │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ G166111 │ │ │ │ newGoGet │ │ │ │ G166111 │ │ │ │ LETTMP#1 │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ @@ -329717,15 +329722,14 @@ │ │ │ │ getAtree │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/i-intern.lisp.mkUngetTargett │ │ │ │ -INbuild │ │ │ │ reproducible-pathQUOTEC │ │ │ │ axiom-20210105dp1wUnionFobj │ │ │ │ i-resolvoU │ │ │ │ /build/reproducible-path/axiom-20210105dp1/obj/linux/interp/i-resolv.o00variablealgebra │ │ │ │ -BPADICRTBRAGG- │ │ │ │ PLAMVariable │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ VMLISPmember │ │ │ │ /build/reproducible-path/axiom-20210105dp1/int/interp/g-util.lispDY │ │ │ │ ,Rinsert] │ │ │ │ OrderedVariableListND │ │ │ │ cacheInfoSTMP#1 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.data {} │ │ │ │ @@ -9065,25 +9065,25 @@ │ │ │ │ │ │ │ │ Disassembly of section .data: │ │ │ │ │ │ │ │ 00683c10 <.data>: │ │ │ │ ... │ │ │ │ subseq ip, r2, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xffa70a4c │ │ │ │ + @ instruction: 0xffd5453c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7ae04c0 │ │ │ │ - @ instruction: 0xf7ae0b98 │ │ │ │ + @ instruction: 0xf78f04c0 │ │ │ │ + @ instruction: 0xf78f0b98 │ │ │ │ rsbeq pc, r3, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7ae0af8 │ │ │ │ + @ instruction: 0xf78f0af8 │ │ │ │ ... │ │ │ │ svclt 0x00ffe438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - sbcsmi r3, r3, #15616 @ 0x3d00 │ │ │ │ + addmi r4, fp, #30670848 @ 0x1d40000 │ │ │ │ ... │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ @@ -9112,19 +9112,19 @@ │ │ │ │ andne r0, r0, r0 │ │ │ │ andne r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ... │ │ │ │ strheq r0, [r0, r0] │ │ │ │ ... │ │ │ │ - andpl r5, r6, #-1124073472 @ 0xbd000000 │ │ │ │ - andpl r5, r6, #184, 8 @ 0xb8000000 │ │ │ │ - andpl r5, r6, #4, 10 @ 0x1000000 │ │ │ │ - andpl r5, r6, #80, 10 @ 0x14000000 │ │ │ │ - andpl r5, r6, #759169024 @ 0x2d400000 │ │ │ │ + andpl r5, r6, #-1191182336 @ 0xb9000000 │ │ │ │ + andpl r5, r6, #180, 8 @ 0xb4000000 │ │ │ │ + andpl r5, r6, #0, 10 │ │ │ │ + andpl r5, r6, #76, 10 @ 0x13000000 │ │ │ │ + andpl r5, r6, #742391808 @ 0x2c400000 │ │ │ │ andeq r0, r0, ip │ │ │ │ svclt 0x00fff111 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ... │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ cmnvs r3, #12320768 @ 0xbc0000 │ │ │ │ @@ -9304,15 +9304,15 @@ │ │ │ │ cmncc r5, r7, ror #24 │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ ... │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ - @ instruction: 0xf7db7000 │ │ │ │ + @ instruction: 0xf7c8a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ mrseq r0, (UNDEF: 0) │ │ │ │ stmdbne r0, {}^ @ │ │ │ │ @@ -9333,27 +9333,27 @@ │ │ │ │ eorscc r3, r1, r0, lsr r2 │ │ │ │ ldrtvs r3, [r5], #-49 @ 0xffffffcf │ │ │ │ @ instruction: 0x672f3170 │ │ │ │ subsvc r6, pc, r3, ror #24 │ │ │ │ rsbeq r6, ip, pc, ror #30 │ │ │ │ ... │ │ │ │ rsbeq r0, r6, r8, lsl lr │ │ │ │ - ldrbeq r6, [r4], #3072 @ 0xc00 │ │ │ │ + ldrbeq r6, [r4], #3088 @ 0xc10 │ │ │ │ andle r0, r0, r6, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01202e98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsr lr │ │ │ │ - ldrbeq r6, [r4], #2968 @ 0xb98 │ │ │ │ + ldrbeq r6, [r4], #2984 @ 0xba8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01007898 │ │ │ │ @ instruction: 0x010078b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, sl │ │ │ │ ... │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -9364,237 +9364,237 @@ │ │ │ │ svclt 0x00ffeb10 │ │ │ │ ... │ │ │ │ andeq r0, r0, ip │ │ │ │ ... │ │ │ │ biceq r0, r0, r8, asr #24 │ │ │ │ biceq r0, r0, r8, lsr #22 │ │ │ │ biceq r0, r0, r8, ror #24 │ │ │ │ - @ instruction: 0xf79c4944 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7c0c044 │ │ │ │ - @ instruction: 0xf7c0e2f0 │ │ │ │ - @ instruction: 0xf7c132f8 │ │ │ │ - @ instruction: 0xf7c386a0 │ │ │ │ - @ instruction: 0xf7c2ce88 │ │ │ │ - @ instruction: 0xf7c4b16c │ │ │ │ - @ instruction: 0xf7c264e8 │ │ │ │ - @ instruction: 0xf7c47fc4 │ │ │ │ - @ instruction: 0xf7c39f68 │ │ │ │ - @ instruction: 0xf7c15520 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf79c4944 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7c0bebc │ │ │ │ - @ instruction: 0xf7c0e1d4 │ │ │ │ - @ instruction: 0xf7c3173c │ │ │ │ - @ instruction: 0xf7c49de8 │ │ │ │ - @ instruction: 0xf7c30514 │ │ │ │ - @ instruction: 0xf7c4d6ec │ │ │ │ - @ instruction: 0xf7c2ce88 │ │ │ │ - @ instruction: 0xf7c4b16c │ │ │ │ - @ instruction: 0xf7c10000 │ │ │ │ - @ instruction: 0xf7c36388 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79c4944 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ + @ instruction: 0xf77d4944 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7a1c044 │ │ │ │ + @ instruction: 0xf7a1e2f0 │ │ │ │ + @ instruction: 0xf7a232f8 │ │ │ │ + @ instruction: 0xf7a486a0 │ │ │ │ + @ instruction: 0xf7a3ce88 │ │ │ │ + @ instruction: 0xf7a5b16c │ │ │ │ + @ instruction: 0xf7a364e8 │ │ │ │ + @ instruction: 0xf7a57fc4 │ │ │ │ + @ instruction: 0xf7a49f68 │ │ │ │ + @ instruction: 0xf7a25520 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf77d4944 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7a1bebc │ │ │ │ + @ instruction: 0xf7a1e1d4 │ │ │ │ + @ instruction: 0xf7a4173c │ │ │ │ + @ instruction: 0xf7a59de8 │ │ │ │ + @ instruction: 0xf7a40514 │ │ │ │ + @ instruction: 0xf7a5d6ec │ │ │ │ + @ instruction: 0xf7a3ce88 │ │ │ │ + @ instruction: 0xf7a5b16c │ │ │ │ + @ instruction: 0xf7a20000 │ │ │ │ + @ instruction: 0xf7a46388 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77d4944 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ biceq r0, r0, r8, lsl #22 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7989df0 │ │ │ │ - @ instruction: 0xf79ea650 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7c10004 │ │ │ │ - @ instruction: 0xf7c0dd88 │ │ │ │ - @ instruction: 0xf7c0cdc8 │ │ │ │ - @ instruction: 0xf7c2ba30 │ │ │ │ - @ instruction: 0xf7c2ad2c │ │ │ │ - @ instruction: 0xf7c0c044 │ │ │ │ - @ instruction: 0xf7c0bd6c │ │ │ │ - @ instruction: 0xf7c29c3c │ │ │ │ - @ instruction: 0xf7c0bebc │ │ │ │ - @ instruction: 0xf7c29e88 │ │ │ │ - @ instruction: 0xf7c0bcbc │ │ │ │ - @ instruction: 0xf7c0be0c │ │ │ │ - @ instruction: 0xf7c350cc │ │ │ │ - @ instruction: 0xf7c0c108 │ │ │ │ - @ instruction: 0xf7c0dbfc │ │ │ │ - @ instruction: 0xf7c33bd0 │ │ │ │ - @ instruction: 0xf7c3173c │ │ │ │ - @ instruction: 0xf7c30514 │ │ │ │ - @ instruction: 0xf7c0dcec │ │ │ │ - @ instruction: 0xf7c264e8 │ │ │ │ - @ instruction: 0xf7c26a50 │ │ │ │ - @ instruction: 0xf7c1e448 │ │ │ │ - @ instruction: 0xf7c10000 │ │ │ │ - @ instruction: 0xf7c2ce88 │ │ │ │ - @ instruction: 0xf7c3638c │ │ │ │ - @ instruction: 0xf7c0f954 │ │ │ │ - @ instruction: 0xf7c0ed10 │ │ │ │ - @ instruction: 0xf7c4a550 │ │ │ │ - @ instruction: 0xf7c4a164 │ │ │ │ - @ instruction: 0xf7c0e2f0 │ │ │ │ - @ instruction: 0xf7c0e0e4 │ │ │ │ - @ instruction: 0xf7c490bc │ │ │ │ - @ instruction: 0xf7c0e1d4 │ │ │ │ - @ instruction: 0xf7c4961c │ │ │ │ - @ instruction: 0xf7c0e064 │ │ │ │ - @ instruction: 0xf7c0e154 │ │ │ │ - @ instruction: 0xf7c4e884 │ │ │ │ - @ instruction: 0xf7c0e37c │ │ │ │ - @ instruction: 0xf7c0f838 │ │ │ │ - @ instruction: 0xf7c4e420 │ │ │ │ - @ instruction: 0xf7c49de8 │ │ │ │ - @ instruction: 0xf7c4d6ec │ │ │ │ - @ instruction: 0xf7c0f8e4 │ │ │ │ - @ instruction: 0xf7c47fc4 │ │ │ │ - @ instruction: 0xf7c48138 │ │ │ │ - @ instruction: 0xf7c4211c │ │ │ │ - @ instruction: 0xf7c36388 │ │ │ │ - @ instruction: 0xf7c4b16c │ │ │ │ - @ instruction: 0xf7c132f8 │ │ │ │ - @ instruction: 0xf7c11fa0 │ │ │ │ - @ instruction: 0xf7c1257c │ │ │ │ - @ instruction: 0xf7c12960 │ │ │ │ - @ instruction: 0xf7c11cfc │ │ │ │ - @ instruction: 0xf7c123dc │ │ │ │ - @ instruction: 0xf7c180f8 │ │ │ │ - @ instruction: 0xf7c13d6c │ │ │ │ - @ instruction: 0xf7c16a60 │ │ │ │ - @ instruction: 0xf7c17acc │ │ │ │ - @ instruction: 0xf7c13cb8 │ │ │ │ - @ instruction: 0xf7c16368 │ │ │ │ - @ instruction: 0xf7c17134 │ │ │ │ - @ instruction: 0xf7c15520 │ │ │ │ - @ instruction: 0xf7c160f4 │ │ │ │ - @ instruction: 0xf7c144b0 │ │ │ │ - @ instruction: 0xf7c37fa0 │ │ │ │ - @ instruction: 0xf7c393d0 │ │ │ │ - @ instruction: 0xf7c3be88 │ │ │ │ - @ instruction: 0xf7c38e94 │ │ │ │ - @ instruction: 0xf7c3ae74 │ │ │ │ - @ instruction: 0xf7c37ce0 │ │ │ │ - @ instruction: 0xf7c3ba48 │ │ │ │ - @ instruction: 0xf7c38e04 │ │ │ │ - @ instruction: 0xf7c3a984 │ │ │ │ - @ instruction: 0xf7c386a0 │ │ │ │ - @ instruction: 0xf7c37864 │ │ │ │ - @ instruction: 0xf7c3767c │ │ │ │ - @ instruction: 0xf7c37b80 │ │ │ │ - @ instruction: 0xf7c3b364 │ │ │ │ - @ instruction: 0xf7c39f68 │ │ │ │ - @ instruction: 0xf7c3a7a8 │ │ │ │ - @ instruction: 0xf7c0bebc │ │ │ │ - @ instruction: 0xf7c0e1d4 │ │ │ │ - @ instruction: 0xf7c2ce88 │ │ │ │ - @ instruction: 0xf7c4b16c │ │ │ │ - @ instruction: 0xf7c144b0 │ │ │ │ - @ instruction: 0xf7c393d0 │ │ │ │ - @ instruction: 0xf7c36388 │ │ │ │ - @ instruction: 0xf7c10000 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7799df0 │ │ │ │ + @ instruction: 0xf77fa650 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7a20004 │ │ │ │ + @ instruction: 0xf7a1dd88 │ │ │ │ + @ instruction: 0xf7a1cdc8 │ │ │ │ + @ instruction: 0xf7a3ba30 │ │ │ │ + @ instruction: 0xf7a3ad2c │ │ │ │ + @ instruction: 0xf7a1c044 │ │ │ │ + @ instruction: 0xf7a1bd6c │ │ │ │ + @ instruction: 0xf7a39c3c │ │ │ │ + @ instruction: 0xf7a1bebc │ │ │ │ + @ instruction: 0xf7a39e88 │ │ │ │ + @ instruction: 0xf7a1bcbc │ │ │ │ + @ instruction: 0xf7a1be0c │ │ │ │ + @ instruction: 0xf7a450cc │ │ │ │ + @ instruction: 0xf7a1c108 │ │ │ │ + @ instruction: 0xf7a1dbfc │ │ │ │ + @ instruction: 0xf7a43bd0 │ │ │ │ + @ instruction: 0xf7a4173c │ │ │ │ + @ instruction: 0xf7a40514 │ │ │ │ + @ instruction: 0xf7a1dcec │ │ │ │ + @ instruction: 0xf7a364e8 │ │ │ │ + @ instruction: 0xf7a36a50 │ │ │ │ + @ instruction: 0xf7a2e448 │ │ │ │ + @ instruction: 0xf7a20000 │ │ │ │ + @ instruction: 0xf7a3ce88 │ │ │ │ + @ instruction: 0xf7a4638c │ │ │ │ + @ instruction: 0xf7a1f954 │ │ │ │ + @ instruction: 0xf7a1ed10 │ │ │ │ + @ instruction: 0xf7a5a550 │ │ │ │ + @ instruction: 0xf7a5a164 │ │ │ │ + @ instruction: 0xf7a1e2f0 │ │ │ │ + @ instruction: 0xf7a1e0e4 │ │ │ │ + @ instruction: 0xf7a590bc │ │ │ │ + @ instruction: 0xf7a1e1d4 │ │ │ │ + @ instruction: 0xf7a5961c │ │ │ │ + @ instruction: 0xf7a1e064 │ │ │ │ + @ instruction: 0xf7a1e154 │ │ │ │ + @ instruction: 0xf7a5e884 │ │ │ │ + @ instruction: 0xf7a1e37c │ │ │ │ + @ instruction: 0xf7a1f838 │ │ │ │ + @ instruction: 0xf7a5e420 │ │ │ │ + @ instruction: 0xf7a59de8 │ │ │ │ + @ instruction: 0xf7a5d6ec │ │ │ │ + @ instruction: 0xf7a1f8e4 │ │ │ │ + @ instruction: 0xf7a57fc4 │ │ │ │ + @ instruction: 0xf7a58138 │ │ │ │ + @ instruction: 0xf7a5211c │ │ │ │ + @ instruction: 0xf7a46388 │ │ │ │ + @ instruction: 0xf7a5b16c │ │ │ │ + @ instruction: 0xf7a232f8 │ │ │ │ + @ instruction: 0xf7a21fa0 │ │ │ │ + @ instruction: 0xf7a2257c │ │ │ │ + @ instruction: 0xf7a22960 │ │ │ │ + @ instruction: 0xf7a21cfc │ │ │ │ + @ instruction: 0xf7a223dc │ │ │ │ + @ instruction: 0xf7a280f8 │ │ │ │ + @ instruction: 0xf7a23d6c │ │ │ │ + @ instruction: 0xf7a26a60 │ │ │ │ + @ instruction: 0xf7a27acc │ │ │ │ + @ instruction: 0xf7a23cb8 │ │ │ │ + @ instruction: 0xf7a26368 │ │ │ │ + @ instruction: 0xf7a27134 │ │ │ │ + @ instruction: 0xf7a25520 │ │ │ │ + @ instruction: 0xf7a260f4 │ │ │ │ + @ instruction: 0xf7a244b0 │ │ │ │ + @ instruction: 0xf7a47fa0 │ │ │ │ + @ instruction: 0xf7a493d0 │ │ │ │ + @ instruction: 0xf7a4be88 │ │ │ │ + @ instruction: 0xf7a48e94 │ │ │ │ + @ instruction: 0xf7a4ae74 │ │ │ │ + @ instruction: 0xf7a47ce0 │ │ │ │ + @ instruction: 0xf7a4ba48 │ │ │ │ + @ instruction: 0xf7a48e04 │ │ │ │ + @ instruction: 0xf7a4a984 │ │ │ │ + @ instruction: 0xf7a486a0 │ │ │ │ + @ instruction: 0xf7a47864 │ │ │ │ + @ instruction: 0xf7a4767c │ │ │ │ + @ instruction: 0xf7a47b80 │ │ │ │ + @ instruction: 0xf7a4b364 │ │ │ │ + @ instruction: 0xf7a49f68 │ │ │ │ + @ instruction: 0xf7a4a7a8 │ │ │ │ + @ instruction: 0xf7a1bebc │ │ │ │ + @ instruction: 0xf7a1e1d4 │ │ │ │ + @ instruction: 0xf7a3ce88 │ │ │ │ + @ instruction: 0xf7a5b16c │ │ │ │ + @ instruction: 0xf7a244b0 │ │ │ │ + @ instruction: 0xf7a493d0 │ │ │ │ + @ instruction: 0xf7a46388 │ │ │ │ + @ instruction: 0xf7a20000 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ biceq r1, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ biceq r1, r0, r8 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - ... │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79c430c │ │ │ │ - @ instruction: 0xf79c3694 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf79eb010 │ │ │ │ - @ instruction: 0xf7985750 │ │ │ │ - @ instruction: 0xf7985048 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + ... │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77d430c │ │ │ │ + @ instruction: 0xf77d3694 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf77fb010 │ │ │ │ + @ instruction: 0xf7795750 │ │ │ │ + @ instruction: 0xf7795048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsmi r1, #11072 @ 0x2b40 │ │ │ │ bne 6ac3f4 │ │ │ │ vdupcs.32 d16, r2 │ │ │ │ blne 1ab05e4 <__bss_end__@@Base+0xc53818> │ │ │ │ ldmdbeq r4!, {r1, r3, r4, r6, ip, sp, lr, pc} │ │ │ │ stmibcs r2!, {r0, r1, r2, r3, r4, r6, r7, sl, ip}^ │ │ │ │ @@ -11500,16 +11500,16 @@ │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ roreq r0, r8, #3 │ │ │ │ lsleq r1, r0, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r1, r8 @ │ │ │ │ roreq r0, r0, r6 │ │ │ │ ... │ │ │ │ - strblt ip, [r8, #-2499] @ 0xfffff63d │ │ │ │ - beq ff594378 <_edata@@Base+0xe3794378> │ │ │ │ + mrrccs 11, 8, r1, fp, cr10 │ │ │ │ + movls r3, #23040 @ 0x5a00 │ │ │ │ ldrheq r1, [r0, #-24]! @ 0xffffffe8 │ │ │ │ cmneq r0, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq sl, pc, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatteq r5, r0, r3, r1 │ │ │ │ umulleq fp, r9, r8, sp │ │ │ │ @@ -11525,15 +11525,15 @@ │ │ │ │ lsreq sl, r8, #16 │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrbeq pc, [r6], #344 @ 0x158 @ │ │ │ │ + ldrbeq pc, [r6], #360 @ 0x168 @ │ │ │ │ orreq r0, r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ... │ │ │ │ roreq r0, r0, #29 │ │ │ │ roreq r7, r0, #30 │ │ │ │ eorcs r3, r9, r8, lsr #2 │ │ │ │ strvs r3, [r0, #-3629]! @ 0xfffff1d3 │ │ │ │ @@ -12980,43 +12980,43 @@ │ │ │ │ addeq lr, sp, r4, asr #22 │ │ │ │ subeq r4, fp, #136, 16 @ 0x880000 │ │ │ │ addeq lr, sp, r4, asr #22 │ │ │ │ tsteq r0, r8, lsr #10 │ │ │ │ addeq lr, sp, r4, asr fp │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ addeq lr, sp, r4, lsl #24 │ │ │ │ - streq r0, [r2], #1304 @ 0x518 │ │ │ │ + streq r0, [r2], #1320 @ 0x528 │ │ │ │ addeq lr, sp, r8, lsl ip │ │ │ │ smlatbeq r6, r0, sp, r6 │ │ │ │ addeq lr, sp, r8, lsr #24 │ │ │ │ - streq r0, [r2], #1328 @ 0x530 │ │ │ │ + streq r0, [r2], #1344 @ 0x540 │ │ │ │ addeq lr, sp, r8, lsl ip │ │ │ │ - ldrbeq r6, [r4], #2960 @ 0xb90 │ │ │ │ + ldrbeq r6, [r4], #2976 @ 0xba0 │ │ │ │ addeq lr, sp, r4, lsl #24 │ │ │ │ - ldrbeq r2, [r4], #896 @ 0x380 │ │ │ │ + ldrbeq r2, [r4], #912 @ 0x390 │ │ │ │ addeq lr, sp, r4, lsl #24 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ addeq lr, sp, r4, lsr sp │ │ │ │ - ldrbeq lr, [r3], #56 @ 0x38 │ │ │ │ + ldrbeq lr, [r3], #72 @ 0x48 │ │ │ │ addeq lr, sp, r4, lsl #24 │ │ │ │ - strbeq lr, [lr], #1672 @ 0x688 │ │ │ │ + strbeq lr, [lr], #1688 @ 0x698 │ │ │ │ addeq lr, sp, ip, asr #26 │ │ │ │ - strbeq r8, [r4], #2176 @ 0x880 │ │ │ │ + strbeq r8, [r4], #2192 @ 0x890 │ │ │ │ addeq lr, sp, r8, ror sp │ │ │ │ tsteq r5, r0, lsr #16 │ │ │ │ umulleq lr, sp, r0, sp │ │ │ │ - strbeq r4, [r4], #1120 @ 0x460 │ │ │ │ + strbeq r4, [r4], #1136 @ 0x470 │ │ │ │ addeq lr, sp, r8, ror sp │ │ │ │ smlatbeq r0, r8, ip, r2 │ │ │ │ addeq lr, sp, r0, lsl #27 │ │ │ │ - streq r5, [r5], #1872 @ 0x750 │ │ │ │ + streq r5, [r5], #1888 @ 0x760 │ │ │ │ addeq lr, sp, r4, asr #27 │ │ │ │ - streq r5, [r5], #1984 @ 0x7c0 │ │ │ │ + streq r5, [r5], #2000 @ 0x7d0 │ │ │ │ addeq lr, sp, r4, asr #27 │ │ │ │ - streq r3, [r5], #3496 @ 0xda8 │ │ │ │ + streq r3, [r5], #3512 @ 0xdb8 │ │ │ │ addeq lr, sp, r4, asr #27 │ │ │ │ smlatbeq r0, r8, ip, r2 │ │ │ │ ldrdeq lr, [sp], r8 │ │ │ │ smlatbeq r6, r8, sp, sp │ │ │ │ ldrdeq lr, [sp], ip │ │ │ │ subeq r6, r3, #16, 16 @ 0x100000 │ │ │ │ addeq lr, sp, r0, ror #23 │ │ │ │ @@ -18303,22 +18303,22 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203060 │ │ │ │ andle r0, r0, fp │ │ │ │ strdeq lr, [pc, r0]! │ │ │ │ cmneq pc, r8, lsl #6 │ │ │ │ - strbteq r0, [r7], #1400 @ 0x578 │ │ │ │ - strbteq r0, [r7], #1400 @ 0x578 │ │ │ │ + strbteq r0, [r7], #1416 @ 0x588 │ │ │ │ + strbteq r0, [r7], #1416 @ 0x588 │ │ │ │ @ instruction: 0x0089c2b8 │ │ │ │ strdeq r0, [r0, r0] │ │ │ │ rorseq r2, r0, r8 │ │ │ │ umulleq ip, r9, r8, r2 │ │ │ │ - strbteq lr, [r6], #2808 @ 0xaf8 │ │ │ │ - strbteq lr, [r6], #2808 @ 0xaf8 │ │ │ │ + strbteq lr, [r6], #2824 @ 0xb08 │ │ │ │ + strbteq lr, [r6], #2824 @ 0xb08 │ │ │ │ @ instruction: 0x0089c2b8 │ │ │ │ strdeq r0, [r0, r0] │ │ │ │ rorseq r2, r0, r8 │ │ │ │ umulleq ip, r9, r8, r3 │ │ │ │ umulleq ip, r9, r8, r3 │ │ │ │ umulleq ip, r9, r8, r3 │ │ │ │ umulleq ip, r9, r8, r3 │ │ │ │ @@ -20841,14 +20841,28 @@ │ │ │ │ cmnvs r2, r5, ror #4 │ │ │ │ svcvs 0x0072622f │ │ │ │ mcrcs 3, 3, r7, cr5, cr7, {3} │ │ │ │ cmnvc r1, #100, 2 │ │ │ │ rsbeq r0, r5, r5, rrx │ │ │ │ andvc r7, r0, r0, lsl #8 │ │ │ │ andeq r7, r0, r5, ror r4 │ │ │ │ + strvs r3, [sl], -lr, lsr #2 │ │ │ │ + eorscc r3, r2, r7, lsr r5 │ │ │ │ + ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ + eorscc r3, r5, #26738688 @ 0x1980000 │ │ │ │ + eorscc r3, r0, r2, lsr r0 │ │ │ │ + stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ + eorscc r2, r0, r0, ror r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorcc r3, r0, r0, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #2 │ │ │ │ + @ instruction: 0x37313134 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ @@ -20857,56 +20871,56 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ svcvs 0x00636269 │ │ │ │ rsbvc r5, r5, #436 @ 0x1b4 │ │ │ │ svcvs 0x00732e72 │ │ │ │ @ instruction: 0x312e322e │ │ │ │ - ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ - eorscc r3, r0, r1, lsr r2 │ │ │ │ + ldrcc r6, [r7, #-1546]! @ 0xfffff9f6 │ │ │ │ + eorscc r3, r0, r2, lsr r2 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - rsbcc r3, r6, r7, lsr r2 │ │ │ │ + rsbcc r3, r6, r5, lsr r3 │ │ │ │ stccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r2, lsr r0 │ │ │ │ - bcc 16eb444 <__bss_end__@@Base+0x88e678> │ │ │ │ - @ instruction: 0x33203632 │ │ │ │ - teqcc r5, #48, 6 @ 0xc0000000 │ │ │ │ - eorscs r3, r6, r5, lsr r7 │ │ │ │ + bcc 18eb47c <__bss_end__@@Base+0xa8e6b0> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + teqcc r4, r8, lsr r6 │ │ │ │ + eorcs r3, r0, r1, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf3cc │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf224 │ │ │ │ + strvc r2, [pc, #-32]! @ adf404 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf25c │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x66323737 │ │ │ │ + @ instruction: 0x66333537 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r7, #26738688 @ 0x1980000 │ │ │ │ + ldrtcc r3, [r5], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r0, #32, 6 @ 0x80000000 │ │ │ │ - @ instruction: 0x37353335 │ │ │ │ - eorcs r2, r0, r6, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #2 │ │ │ │ + @ instruction: 0x37313134 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20916,56 +20930,56 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ svcvs 0x00636269 │ │ │ │ rsbvc r5, r5, #436 @ 0x1b4 │ │ │ │ svcvs 0x00732e72 │ │ │ │ @ instruction: 0x312e322e │ │ │ │ - ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ - eorscc r3, r0, r3, lsr r0 │ │ │ │ + ldrcc r6, [r7, #-1546]! @ 0xfffff9f6 │ │ │ │ + eorscc r3, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r1, r7, lsr r3 │ │ │ │ + eorscc r3, r1, r5, lsr r4 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, r7, ror sp │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - bcc 16eb530 <__bss_end__@@Base+0x88e764> │ │ │ │ - @ instruction: 0x33203632 │ │ │ │ - teqcc r5, #48, 6 @ 0xc0000000 │ │ │ │ - eorscs r3, r6, r5, lsr r7 │ │ │ │ + bcc 18eb568 <__bss_end__@@Base+0xa8e79c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + teqcc r4, r8, lsr r6 │ │ │ │ + eorcs r3, r0, r1, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf4b8 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf310 │ │ │ │ + strvc r2, [pc, #-32]! @ adf4f0 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf348 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r4, r7, lsr r7 │ │ │ │ + eorscc r3, r5, r7, lsr r5 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtcc r3, [r7], -r6, ror #14 │ │ │ │ + ldrcc r3, [r5, -r6, ror #14]! │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r0, #32, 6 @ 0x80000000 │ │ │ │ - ldmdbcc r5!, {r0, r2, r4, r5, r8, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r2, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #2 │ │ │ │ + ldrcc r3, [r3, #-1332]! @ 0xfffffacc │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20976,25 +20990,25 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ strbcc r6, [fp, #-617]! @ 0xfffffd97 │ │ │ │ rsbsvc r7, r9, r3, ror #4 │ │ │ │ @ instruction: 0x732e6f74 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a31 │ │ │ │ - rsbcc r3, r1, r7, lsr r6 │ │ │ │ + rsbcc r3, r1, r5, lsr r7 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - @ instruction: 0x66373737 │ │ │ │ + @ instruction: 0x66383537 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r2, lsr r1 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r3, #-51]! @ 0xffffffcd │ │ │ │ - eorscc r3, r9, #213909504 @ 0xcc00000 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldrtcc r3, [r6], #-2097 @ 0xfffff7cf │ │ │ │ + eorscs r3, r5, r5, lsr r3 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21005,86 +21019,86 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ teqvs r5, #100352 @ 0x18800 │ │ │ │ ldrbtvc r7, [r0], #-2418 @ 0xfffff68e │ │ │ │ svcvs 0x00732e6f │ │ │ │ @ instruction: 0x312e332e │ │ │ │ - ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ - eorscc r6, r0, r7, lsr r6 │ │ │ │ + ldrcc r6, [r7, #-1546]! @ 0xfffff9f6 │ │ │ │ + eorscc r6, r0, r8, lsr r6 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r7, lsr r8 │ │ │ │ + eorscc r3, r0, r5, lsr r9 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, #48 @ 0x30 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 16eb694 <__bss_end__@@Base+0x88e8c8> │ │ │ │ - @ instruction: 0x33203632 │ │ │ │ - teqcc r5, #48, 6 @ 0xc0000000 │ │ │ │ - eorscs r3, r2, r5, lsr r9 │ │ │ │ + bcc 18eb6cc <__bss_end__@@Base+0xa8e900> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r4, #-1592]! @ 0xfffff9c8 │ │ │ │ + eorcs r3, r0, r3, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf61c │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf474 │ │ │ │ + strvc r2, [pc, #-32]! @ adf654 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf4ac │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ rsbvc r3, r3, #448790528 @ 0x1ac00000 │ │ │ │ svcvs 0x00747079 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 172af34 <__bss_end__@@Base+0x8ce168> │ │ │ │ - ldmdacc r7!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ + beq 172af6c <__bss_end__@@Base+0x8ce1a0> │ │ │ │ + ldmdbcc r5!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - ldrcc r6, [r7, -sp, lsr #12]! │ │ │ │ - eorscc r3, r0, r8, lsr r1 │ │ │ │ + ldrcc r6, [r7, #-1581]! @ 0xfffff9d3 │ │ │ │ + eorscc r3, r0, r9, lsr r1 │ │ │ │ @ instruction: 0x77722030 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ eorscc r3, r3, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r3, r6, lsr r0 │ │ │ │ - ldrcc r3, [r3, #-1331]! @ 0xfffffacd │ │ │ │ - eorcs r3, r0, r9, lsr r2 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + ldmdacc r1!, {r0, r4, r5, sp} │ │ │ │ + teqcc r5, #905969664 @ 0x36000000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbvc r2, r1, #392 @ 0x188 │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ - blvs 2379c80 <__bss_end__@@Base+0x151ceb4> │ │ │ │ + blvs 2379cb8 <__bss_end__@@Base+0x151ceec> │ │ │ │ ldmdbvc r2!, {r0, r2, r4, r5, r8, r9, sp, lr}^ │ │ │ │ mcrcs 4, 3, r7, cr15, cr0, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r9, r7, lsr r7 │ │ │ │ + rsbcc r3, r1, r7, lsr r5 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r8, #26738688 @ 0x1980000 │ │ │ │ + ldrtcc r3, [r6], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r7, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r0, #32, 6 @ 0x80000000 │ │ │ │ - eorscc r3, r6, #-738197504 @ 0xd4000000 │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #2 │ │ │ │ + teqcc r4, r4, lsr r5 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21094,25 +21108,25 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ rsbvc r6, fp, #-1879048186 @ 0x90000006 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a33 │ │ │ │ - eorscc r3, r7, r8, lsr r3 │ │ │ │ + eorscc r3, r7, r6, lsr r4 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - teqvs r4, r7, lsr r8 │ │ │ │ + teqvs r5, r7, lsr r6 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r1, ror #14 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r3, #-51]! @ 0xffffffcd │ │ │ │ - @ instruction: 0x37323633 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldrtcc r3, [r6], #-2097 @ 0xfffff7cf │ │ │ │ + eorscs r3, r1, r5, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21122,84 +21136,84 @@ │ │ │ │ strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbsvs r6, r2, #100352 @ 0x18800 │ │ │ │ svcvs 0x00732e35 │ │ │ │ @ instruction: 0x332e332e │ │ │ │ - ldmdacc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r4, lsr r1 │ │ │ │ + ldrtcc r6, [r7], -sl, lsl #12 │ │ │ │ + eorscc r6, r0, r5, lsr r1 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r8, lsr r5 │ │ │ │ + eorscc r3, r0, r6, lsr r6 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqvs r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ - bcc 16eb868 <__bss_end__@@Base+0x88ea9c> │ │ │ │ - @ instruction: 0x33203632 │ │ │ │ - teqcc r5, #48, 6 @ 0xc0000000 │ │ │ │ - eorscs r3, r7, r6, lsr r2 │ │ │ │ + bcc 18eb8a0 <__bss_end__@@Base+0xa8ead4> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r4, #-1592]! @ 0xfffff9c8 │ │ │ │ + eorcs r3, r0, r4, lsr r1 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf7f0 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf648 │ │ │ │ + strvc r2, [pc, #-32]! @ adf828 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf680 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 17ab104 <__bss_end__@@Base+0x94e338> │ │ │ │ - ldrcc r3, [r8, #-1894]! @ 0xfffff89a │ │ │ │ + beq 17ab13c <__bss_end__@@Base+0x94e370> │ │ │ │ + ldrtcc r3, [r6], -r6, ror #14 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r3, r0, r5, lsr r2 │ │ │ │ + ldrtcc r6, [r7], -sp, lsr #12 │ │ │ │ + eorscc r3, r0, r6, lsr r2 │ │ │ │ @ instruction: 0x77722030 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ rsbcc r3, r2, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r3, r6, lsr r0 │ │ │ │ - @ instruction: 0x36333533 │ │ │ │ - eorcs r3, r0, r2, lsr r7 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + ldmdacc r1!, {r0, r4, r5, sp} │ │ │ │ + ldrtcc r3, [r5], #-1078 @ 0xfffffbca │ │ │ │ + eorcs r2, r0, r1, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbvc r2, r1, #392 @ 0x188 │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ - blvs 2379e50 <__bss_end__@@Base+0x151d084> │ │ │ │ + blvs 2379e88 <__bss_end__@@Base+0x151d0bc> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #6 │ │ │ │ - @ instruction: 0x66353837 │ │ │ │ + @ instruction: 0x66363637 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtcc r3, [r8], -r6, ror #14 │ │ │ │ + ldrcc r3, [r6, -r6, ror #14]! │ │ │ │ eorscc r3, r0, r5, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r0, #32, 6 @ 0x80000000 │ │ │ │ - eorscc r3, r9, #52, 4 @ 0x40000003 │ │ │ │ - eorcs r2, r0, r1, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldrtcc r3, [r8], -r0, lsr #2 │ │ │ │ + ldrtcc r3, [r4], #-52 @ 0xffffffcc │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21208,27 +21222,27 @@ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ cmnvc r2, #-1879048186 @ 0x90000006 │ │ │ │ svcvs 0x00732e64 │ │ │ │ @ instruction: 0x312e302e │ │ │ │ - beq 176b1e8 <__bss_end__@@Base+0x90e41c> │ │ │ │ - ldrtcc r3, [r8], -r6, ror #14 │ │ │ │ + beq 176b220 <__bss_end__@@Base+0x90e454> │ │ │ │ + ldrcc r3, [r6, -r6, ror #14]! │ │ │ │ eorscc r3, r0, r5, rrx │ │ │ │ - ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r6, lsr r6 │ │ │ │ + ldrtcc r6, [r7], -sp, lsr #12 │ │ │ │ + eorscc r6, r0, r7, lsr r6 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldrvs r3, [r0, #-48]! @ 0xffffffd0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r3, r6, lsr r0 │ │ │ │ - ldmdbcc r2!, {r0, r1, r4, r5, sl, ip, sp} │ │ │ │ - eorcs r3, r0, r2, lsr r1 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + ldmdacc r1!, {r0, r4, r5, sp} │ │ │ │ + ldrtcc r3, [r0], #-1078 @ 0xfffffbca │ │ │ │ + eorcs r2, r0, r4, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21238,55 +21252,55 @@ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ rsbvs r6, r2, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0x732e6473 │ │ │ │ cdpcs 14, 3, cr2, cr0, cr15, {3} │ │ │ │ eorcc r3, lr, #268435459 @ 0x10000003 │ │ │ │ - ldmdacc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r6, lsr r6 │ │ │ │ + ldrtcc r6, [r7], -sl, lsl #12 │ │ │ │ + eorscc r6, r0, r7, lsr r6 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r8, lsr r7 │ │ │ │ + eorscc r3, r0, r6, lsr r8 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, r7, ror sp │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 16eba38 <__bss_end__@@Base+0x88ec6c> │ │ │ │ - @ instruction: 0x33203632 │ │ │ │ - eorscc r3, r4, #48, 6 @ 0xc0000000 │ │ │ │ - eorscs r3, r1, r9, lsr r2 │ │ │ │ + bcc 18eba70 <__bss_end__@@Base+0xa8eca4> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + eorscc r3, r4, r8, lsr r6 │ │ │ │ + eorcs r3, r0, r4, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf9c0 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf818 │ │ │ │ + strvc r2, [pc, #-32]! @ adf9f8 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf850 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cdpcs 3, 6, cr7, cr4, cr2, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ cdpcs 1, 3, cr3, cr2, cr14, {1} │ │ │ │ @ instruction: 0x37660a32 │ │ │ │ - eorscc r3, r0, r8, lsr r7 │ │ │ │ + eorscc r3, r0, r6, lsr r8 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - ldrcc r3, [r9, #-2103]! @ 0xfffff7c9 │ │ │ │ + strbcc r3, [r1, #-1591]! @ 0xfffff9c9 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ rsbsvc r2, r8, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrtcc r3, [r3], #-51 @ 0xffffffcd │ │ │ │ - teqcc r4, #3276800 @ 0x320000 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r6, r1, lsr r8 │ │ │ │ + eorscs r3, r3, r9, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21297,25 +21311,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r3, r5, r8, lsr r9 │ │ │ │ + eorscc r6, r5, r6, lsr r1 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - strbvs r3, [r1, #-2103]! @ 0xfffff7c9 │ │ │ │ + strbvs r3, [r2, #-1591]! @ 0xfffff9c9 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r2, lsr r5 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrtcc r3, [r3], #-51 @ 0xffffffcd │ │ │ │ - teqcc r4, #3276800 @ 0x320000 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r6, r1, lsr r8 │ │ │ │ + eorscs r3, r3, r9, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21326,25 +21340,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - rsbcc r6, r5, r8, lsr r1 │ │ │ │ + rsbcc r6, r5, r6, lsr r2 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - rsbcc r3, r2, r7, lsr r8 │ │ │ │ + rsbcc r3, r3, r7, lsr r6 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r2, lsr r5 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrtcc r3, [r3], #-51 @ 0xffffffcd │ │ │ │ - teqcc r4, #3276800 @ 0x320000 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r6, r1, lsr r8 │ │ │ │ + eorscs r3, r3, r9, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21355,25 +21369,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r6, r0, r8, lsr r2 │ │ │ │ + eorscc r6, r0, r6, lsr r3 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - cmncc r2, r7, lsr r8 │ │ │ │ + cmncc r3, r7, lsr r6 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrtcc r3, [r3], #-51 @ 0xffffffcd │ │ │ │ - teqcc r4, #3276800 @ 0x320000 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r6, r1, lsr r8 │ │ │ │ + eorscs r3, r3, r9, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21384,25 +21398,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r6, r0, r8, lsr r3 │ │ │ │ + eorscc r6, r0, r6, lsr r4 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - teqcc r0, #901120 @ 0xdc000 │ │ │ │ + teqcc r1, #14417920 @ 0xdc0000 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ rsbsvc r2, r8, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r3, #-51]! @ 0xffffffcd │ │ │ │ - ldmdbcc r4!, {r0, r1, r4, r5, r9, sl, ip, sp} │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldrtcc r3, [r6], #-2097 @ 0xfffff7cf │ │ │ │ + eorscs r3, r9, r4, lsr r3 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21413,27 +21427,27 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cmnvc r3, #25690112 @ 0x1880000 │ │ │ │ svcpl 0x00697061 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 176b51c <__bss_end__@@Base+0x90e750> │ │ │ │ - eorscc r3, r9, r6, ror #14 │ │ │ │ + beq 176b554 <__bss_end__@@Base+0x90e788> │ │ │ │ + teqcc r7, r6, ror #14 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ - ldmdbcc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r1, lsr r6 │ │ │ │ + ldrcc r6, [r7, -sp, lsr #12]! │ │ │ │ + eorscc r6, r0, r2, lsr r6 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ teqcc r4, #48 @ 0x30 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r3, r6, lsr r0 │ │ │ │ - @ instruction: 0x36333533 │ │ │ │ - eorcs r3, r0, r4, lsr r9 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + ldmdacc r1!, {r0, r4, r5, sp} │ │ │ │ + teqcc r4, #905969664 @ 0x36000000 │ │ │ │ + eorcs r2, r0, r9, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21445,25 +21459,25 @@ │ │ │ │ svccs 0x00696261 │ │ │ │ strbvs r6, [r2, -ip, ror #18]! │ │ │ │ rsbvc r7, r1, r3, ror r3 │ │ │ │ rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr2, cr15, {3} │ │ │ │ @ instruction: 0x37660a32 │ │ │ │ - rsbcc r3, r6, r9, lsr r1 │ │ │ │ + rsbcc r3, r6, r7, lsr r2 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - eorscc r3, r2, r7, lsr r9 │ │ │ │ + eorscc r3, r3, r7, lsr r7 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r4, lsr r6 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r3, #-51]! @ 0xffffffcd │ │ │ │ - ldmdbcc r4!, {r0, r1, r4, r5, r9, sl, ip, sp} │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldrtcc r3, [r6], #-2097 @ 0xfffff7cf │ │ │ │ + eorscs r3, r9, r4, lsr r3 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21691,28 +21705,14 @@ │ │ │ │ ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ strbvs r6, [r2, -ip, ror #18]! │ │ │ │ rsbvc r7, r1, r3, ror r3 │ │ │ │ rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ - ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ - ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ - svccs 0x00696261 │ │ │ │ - strbvs r6, [r2, -ip, ror #18]! │ │ │ │ - rsbvc r7, r1, r3, ror r3 │ │ │ │ - rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ - @ instruction: 0x732e3562 │ │ │ │ - ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ - ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ - svccs 0x00696261 │ │ │ │ - strbvs r6, [r2, -ip, ror #18]! │ │ │ │ - rsbvc r7, r1, r3, ror r3 │ │ │ │ - rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ - @ instruction: 0x732e3562 │ │ │ │ eorscc r2, r2, #1776 @ 0x6f0 │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ blvs 22ba6b8 <__bss_end__@@Base+0x145d8ec> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @@ -21857,15 +21857,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ lsleq r7, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01aa8f78 │ │ │ │ lsreq r8, r8, #5 │ │ │ │ - @ instruction: 0xffa70a4c │ │ │ │ + @ instruction: 0xffd5453c │ │ │ │ asreq r1, r8, #10 │ │ │ │ asreq r6, r0, #11 │ │ │ │ roreq r1, r8, #6 │ │ │ │ asreq r7, r8, #28 │ │ │ │ roreq r8, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r4, r0, lsl #22 │ │ │ │ @@ -21955,15 +21955,15 @@ │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0120e6a8 │ │ │ │ lsreq r0, r8 @ │ │ │ │ ... │ │ │ │ - @ instruction: 0xffa70a44 │ │ │ │ + @ instruction: 0xffd54534 │ │ │ │ asreq r5, r8, #12 │ │ │ │ orreq r0, r0, r8 │ │ │ │ ... │ │ │ │ svccc 0x00e80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ asreq r6, r8, #30 │ │ │ │ @ instruction: 0x0120e758 │ │ │ │ @@ -22051,16 +22051,16 @@ │ │ │ │ lsleq r7, r8, #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r2, r0, #18 │ │ │ │ strdeq r1, [r0, r0]! │ │ │ │ lsreq r0, r8, r7 │ │ │ │ roreq r7, r8, #19 │ │ │ │ asreq r6, r0, #31 │ │ │ │ - strblt ip, [r8, #-3283] @ 0xfffff32d │ │ │ │ - beq 5405f8 │ │ │ │ + mrrccs 14, 9, r1, fp, cr10 │ │ │ │ + mvnsls sl, #629145600 @ 0x25800000 │ │ │ │ ldrdeq r2, [lr], r0 @ │ │ │ │ adceq r2, lr, r0, ror r6 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ rsbeq r1, r8, r4, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @ instruction: 0x01005eb8 │ │ │ │ svclt 0x00fffdd8 │ │ │ │ @@ -22068,16 +22068,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0129d478 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-2715] @ 0xfffff565 │ │ │ │ - tstne r9, #-1073741809 @ 0xc000000f │ │ │ │ + mrrccs 8, 13, r1, fp, cr2 │ │ │ │ + bhi d9f5f4 │ │ │ │ adceq r2, lr, r0, ror r6 │ │ │ │ adceq r2, lr, r0, lsl r8 │ │ │ │ rsceq sl, r4, r4, lsr #14 │ │ │ │ stmibne r0, {r2, r3, r4, r5, fp, pc}^ │ │ │ │ andeq r0, r0, r1 │ │ │ │ smlabbeq r7, r8, r8, sp │ │ │ │ svclt 0x00fffbb8 │ │ │ │ @@ -22085,16 +22085,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0129d478 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-2715] @ 0xfffff565 │ │ │ │ - tstne r9, #2288 @ 0x8f0 │ │ │ │ + mrrccs 8, 13, r1, fp, cr2 │ │ │ │ + bhi d9dcd4 │ │ │ │ adceq r2, lr, r0, lsl r8 │ │ │ │ @ instruction: 0x00ae29b0 │ │ │ │ rsceq sl, r4, r4, lsr #14 │ │ │ │ stmibne r0, {r2, r3, r4, r5, fp, pc}^ │ │ │ │ andeq r0, r0, r1 │ │ │ │ smlabbeq r7, r8, r8, sp │ │ │ │ svclt 0x00fffbb8 │ │ │ │ @@ -22102,16 +22102,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b1ae20 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-2715] @ 0xfffff565 │ │ │ │ - tstne r9, #-1073741764 @ 0xc000003c │ │ │ │ + mrrccs 8, 13, r1, fp, cr2 │ │ │ │ + bhi d9fa44 │ │ │ │ @ instruction: 0x00ae29b0 │ │ │ │ adceq r2, lr, r0, asr fp │ │ │ │ rsceq sl, r4, r4, lsr #14 │ │ │ │ stmibne r0, {r2, r3, r4, r5, fp, pc}^ │ │ │ │ andeq r0, r0, r1 │ │ │ │ smlabbeq r7, r8, r8, sp │ │ │ │ svclt 0x00fffbb8 │ │ │ │ @@ -22119,16 +22119,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b1ace0 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-2379] @ 0xfffff6b5 │ │ │ │ - tstne r9, #94208 @ 0x17000 │ │ │ │ + mrrccs 11, 0, r1, fp, cr2 │ │ │ │ + bhi d7ce74 │ │ │ │ adceq r2, lr, r0, asr fp │ │ │ │ strdeq r2, [lr], r0 @ │ │ │ │ rsceq sl, r4, r4, lsr #14 │ │ │ │ stmibne r0, {r2, r5, r6, r8, fp, pc}^ │ │ │ │ andeq r0, r0, r1 │ │ │ │ smlabbeq r7, r0, pc, r8 @ │ │ │ │ svclt 0x00fff908 │ │ │ │ @@ -22136,16 +22136,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b1ace0 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-1331] @ 0xfffffacd │ │ │ │ - tstne r9, #97280 @ 0x17c00 │ │ │ │ + mrrccs 7, 7, r1, fp, cr10 │ │ │ │ + bhi d952f4 │ │ │ │ strdeq r2, [lr], r0 @ │ │ │ │ umlaleq r2, lr, r0, lr │ │ │ │ stmibne r0, {r2, r3, r4, r6, r7, r8, fp, pc}^ │ │ │ │ rsceq sl, r4, r4, asr r8 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibne r0, {r2, r9, fp, pc}^ │ │ │ │ @@ -22153,16 +22153,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b1ae20 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-1331] @ 0xfffffacd │ │ │ │ - tstne r9, #798720 @ 0xc3000 │ │ │ │ + mrrccs 7, 7, r1, fp, cr10 │ │ │ │ + bhi d95264 │ │ │ │ umlaleq r2, lr, r0, lr │ │ │ │ adceq r3, lr, r0, lsr r0 │ │ │ │ stmibne r0, {r2, r3, r4, r6, r7, r8, fp, pc}^ │ │ │ │ rsceq sl, r4, r4, asr r8 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibne r0, {r2, r9, fp, pc}^ │ │ │ │ @@ -22170,16 +22170,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b1ae70 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strblt ip, [r8, #-491] @ 0xfffffe15 │ │ │ │ - beq ffada7e8 <_edata@@Base+0xe3cda7e8> │ │ │ │ + mrrccs 3, 10, r1, fp, cr2 │ │ │ │ + @ instruction: 0x93ac0fca │ │ │ │ adceq r3, lr, r0, lsr r0 │ │ │ │ ldrdeq r3, [lr], r0 @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabbeq r5, r0, r9, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -22187,67 +22187,67 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008deabc │ │ │ │ rsceq sl, r4, r4, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmls fp, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip}^ │ │ │ │ - strcs r9, [ip, -fp, lsl #4]! │ │ │ │ + strbtpl r3, [r3], -r4, asr #16 │ │ │ │ + ldmib r4, {r3, r4, r5, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ ldrdeq r3, [lr], r0 @ │ │ │ │ adceq r3, lr, r0, ror r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ - strbeq r8, [r4], #2048 @ 0x800 │ │ │ │ + strbeq r8, [r4], #2064 @ 0x810 │ │ │ │ @ instruction: 0x008949b8 │ │ │ │ roreq ip, r8, r6 │ │ │ │ rsbeq r0, r6, r8, lsr #22 │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, ror sp │ │ │ │ rsceq sl, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strbeq r8, [r4], #2048 @ 0x800 │ │ │ │ + strbeq r8, [r4], #2064 @ 0x810 │ │ │ │ addeq sp, r9, r4, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmls fp, {r0, r1, r2, r8, r9, fp, ip}^ │ │ │ │ - @ instruction: 0x272f1e9b │ │ │ │ + @ instruction: 0x56633eb4 │ │ │ │ + ldmib r7, {r3, r5, r8, r9, fp, ip, sp} │ │ │ │ adceq r3, lr, r0, ror r3 │ │ │ │ - streq r5, [r5], #1936 @ 0x790 │ │ │ │ + streq r5, [r5], #1952 @ 0x7a0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ adceq r3, lr, r0, lsl r5 │ │ │ │ addeq r3, r9, r4, lsr #27 │ │ │ │ @ instruction: 0x008949b8 │ │ │ │ asreq ip, r0, r6 │ │ │ │ rsbeq r0, r6, r8, lsr #22 │ │ │ │ ... │ │ │ │ @ instruction: 0x008dedb4 │ │ │ │ rsceq sl, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r5, [r5], #1936 @ 0x790 │ │ │ │ + streq r5, [r5], #1952 @ 0x7a0 │ │ │ │ addeq sp, r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmls fp, {r0, r1, r2, r4, r7, r9, fp, ip}^ │ │ │ │ - strcs r9, [ip, -fp, lsl #4]! │ │ │ │ + strbtpl r3, [r3], -r4, lsr #30 │ │ │ │ + ldmib r4, {r3, r4, r5, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ adceq r3, lr, r0, lsl r5 │ │ │ │ @ instruction: 0x00ae36b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ - streq r5, [r5], #1976 @ 0x7b8 │ │ │ │ + streq r5, [r5], #1992 @ 0x7c8 │ │ │ │ @ instruction: 0x008949b8 │ │ │ │ roreq ip, r8, r6 │ │ │ │ rsbeq r0, r6, r8, lsr #22 │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, asr #27 │ │ │ │ rsceq sl, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r5, [r5], #1976 @ 0x7b8 │ │ │ │ + streq r5, [r5], #1992 @ 0x7c8 │ │ │ │ addeq sp, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7088 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9799add4 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00ae36b0 │ │ │ │ adceq r3, lr, r0, asr r8 │ │ │ │ strbne ip, [r2, r8, lsr #16]! │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ strbne ip, [r2, r0, lsr #19]! │ │ │ │ @@ -22255,16 +22255,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne r3, [r6, #2936] @ 0xb78 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c77c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799aa94 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r3, lr, r0, asr r8 │ │ │ │ strdeq r3, [lr], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne r3, [r6, #3192] @ 0xc78 │ │ │ │ @@ -22272,16 +22272,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7700 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799aa5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r3, [lr], r0 @ │ │ │ │ umlaleq r3, lr, r0, fp │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ @ instruction: 0x17e2c450 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22289,16 +22289,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c75b8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r9, r4, ror #17] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r3, lr, r0, fp │ │ │ │ adceq r3, lr, r0, lsr sp │ │ │ │ @ instruction: 0x17e2c2d8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22306,16 +22306,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sl, r4, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7bf0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r9, ip, lsr #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r3, lr, r0, lsr sp │ │ │ │ ldrdeq r3, [lr], r0 @ │ │ │ │ @ instruction: 0x17e2c2d0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r5!, {r3, r4, r5, sl, ip, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22323,16 +22323,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7a68 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9799a734 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ ldrdeq r3, [lr], r0 @ │ │ │ │ adceq r4, lr, r0, ror r0 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ strbne sp, [r2, r8, lsl #1]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22340,16 +22340,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c78d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r9, ip, lsl #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, lr, r0, ror r0 │ │ │ │ adceq r4, lr, r0, lsl r2 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne sl, [ip, #472] @ 0x1d8 │ │ │ │ @@ -22357,16 +22357,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7f80 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9799a2dc │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq r4, lr, r0, lsl r2 │ │ │ │ @ instruction: 0x00ae43b0 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ strbne sp, [r2, r8, lsl #1]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22374,16 +22374,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7e48 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x9799a314 │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x00ae43b0 │ │ │ │ adceq r4, lr, r0, asr r5 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdane r2!, {r4, r6, r7, pc}^ │ │ │ │ ldmdane r2!, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -22391,16 +22391,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdane r2!, {r5, r9, sl, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c7c70 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r9, ip, lsr #2] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, lr, r0, asr r5 │ │ │ │ strdeq r4, [lr], r0 @ │ │ │ │ ldmdane r2!, {r3, r5, r6, r7, r8, sl, pc}^ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22408,16 +22408,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sl, [r4], #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4308 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97999e54 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r4, [lr], r0 @ │ │ │ │ umlaleq r4, lr, r0, r8 │ │ │ │ ldmdane r2!, {r5, r6, r7, r8, sl, pc}^ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22425,16 +22425,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c41b0 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r9, [r9, ip, ror #25] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ umlaleq r4, lr, r0, r8 │ │ │ │ adceq r4, lr, r0, lsr sl │ │ │ │ ldmdane r2!, {r4, r6, ip, pc}^ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdane r2!, {r8, sl, ip, pc}^ │ │ │ │ @@ -22442,16 +22442,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sl, [r4], #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c41b0 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r9, [r9, ip, ror #25] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r4, lr, r0, lsr sl │ │ │ │ ldrdeq r4, [lr], r0 @ │ │ │ │ ldmdane r2!, {r4, r6, ip, pc}^ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdane r2!, {r8, sl, ip, pc}^ │ │ │ │ @@ -22459,16 +22459,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sl, [r4], #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne sl, [ip, #696] @ 0x2b8 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c40f0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r9, ip, lsr #27] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r4, [lr], r0 @ │ │ │ │ adceq r4, lr, r0, ror sp │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne sl, [ip, #1096] @ 0x448 │ │ │ │ @@ -22476,16 +22476,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4028 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97999d74 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, lr, r0, ror sp │ │ │ │ adceq r4, lr, r0, lsl pc │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdane r2!, {r3, r5, r7, r8, sl, pc}^ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22493,16 +22493,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4660 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97999b3c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, lr, r0, lsl pc │ │ │ │ strheq r5, [lr], r0 @ │ │ │ │ stcleq 5, cr10, [r2, #-0] │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22510,16 +22510,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c44d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r9, ip, lsl #19] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strheq r5, [lr], r0 @ │ │ │ │ adceq r5, lr, r0, asr r2 │ │ │ │ stcleq 4, cr10, [r2, #-992]! @ 0xfffffc20 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22527,16 +22527,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4b08 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97999654 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, lr, r0, asr r2 │ │ │ │ strdeq r5, [lr], r0 @ │ │ │ │ stcleq 4, cr10, [r2, #-960]! @ 0xfffffc40 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r5!, {r3, r4, r6, r9, fp, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22544,16 +22544,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sl, [r4], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4980 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x979994dc │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ strdeq r5, [lr], r0 @ │ │ │ │ umlaleq r5, lr, r0, r5 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmne r1, {r3, r9, fp, ip} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22561,16 +22561,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4848 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97999514 │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ umlaleq r5, lr, r0, r5 │ │ │ │ adceq r5, lr, r0, lsr r7 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmne r1, {r5, r6, r8, sl, fp, ip} │ │ │ │ stmne r1, {r7, r8, r9, sl, fp, ip} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -22578,16 +22578,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmne r1, {r3, r7, r9, sp} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4e70 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r9, ip, lsr #6] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, lr, r0, lsr r7 │ │ │ │ ldrdeq r5, [lr], r0 @ │ │ │ │ stmne r1, {r6, r9, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22595,16 +22595,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c4d08 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97999054 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r5, [lr], r0 @ │ │ │ │ adceq r5, lr, r0, ror sl │ │ │ │ stmne r1, {r3, r4, r5, r9, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22612,16 +22612,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sl, [r4], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c53b0 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r8, [r9, ip, ror #29] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r5, lr, r0, ror sl │ │ │ │ adceq r5, lr, r0, lsl ip │ │ │ │ stmne r1, {r3, r5, r8, r9, sl, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r1, {r3, r7, ip, sp} │ │ │ │ @@ -22629,16 +22629,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c53b0 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r8, [r9, ip, ror #29] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r5, lr, r0, lsl ip │ │ │ │ @ instruction: 0x00ae5db0 │ │ │ │ stmne r1, {r3, r5, r8, r9, sl, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r1, {r3, r7, ip, sp} │ │ │ │ @@ -22646,16 +22646,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne r8, [sp, #1640] @ 0x668 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c52f0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r9, ip, lsr #31] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae5db0 │ │ │ │ adceq r5, lr, r0, asr pc │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne r8, [sp, #1992] @ 0x7c8 │ │ │ │ @@ -22663,16 +22663,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sl, [r4], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5228 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97998f74 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, lr, r0, asr pc │ │ │ │ strdeq r6, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmne r1, {r9, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22680,16 +22680,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sl, [r4], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5060 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97998d3c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r6, [lr], r0 @ │ │ │ │ umlaleq r6, lr, r0, r2 │ │ │ │ ldcleq 8, cr5, [r5, #-0] │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22697,16 +22697,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5698 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r9, r4, asr #23] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r6, lr, r0, r2 │ │ │ │ adceq r6, lr, r0, lsr r4 │ │ │ │ ldcleq 7, cr5, [r5, #-992]! @ 0xfffffc20 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22714,16 +22714,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sl, r4, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5520 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799887c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r6, lr, r0, lsr r4 │ │ │ │ ldrdeq r6, [lr], r0 @ │ │ │ │ stmne r1, {r6, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldcleq 4, cr5, [r5, #-832]! @ 0xfffffcc0 │ │ │ │ @@ -22731,16 +22731,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sl, r4, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5bd0 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r8, [r9, ip, lsl #13] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ ldrdeq r6, [lr], r0 @ │ │ │ │ adceq r6, lr, r0, ror r7 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmne r1, {r3, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22748,16 +22748,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sl, [r4], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5a98 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r8, [r9, r4, asr #15] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq r6, lr, r0, ror r7 │ │ │ │ adceq r6, lr, r0, lsl r9 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmne r1, {r3, r8, fp, ip, sp, lr, pc} │ │ │ │ stmne r1, {r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -22765,16 +22765,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmne r1, {r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5840 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799851c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r6, lr, r0, lsl r9 │ │ │ │ @ instruction: 0x00ae6ab0 │ │ │ │ stmne r1, {r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22782,16 +22782,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5f58 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r9, r4, lsl #4] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae6ab0 │ │ │ │ adceq r6, lr, r0, asr ip │ │ │ │ stmne r1, {r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22799,16 +22799,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5d80 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x979980dc │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r6, lr, r0, asr ip │ │ │ │ strdeq r6, [lr], r0 @ │ │ │ │ stmne r2, {r3, r6, r7, r8, r9} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r2, {r5, r7, r8, r9, sl, fp} │ │ │ │ @@ -22816,16 +22816,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5d80 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x979980dc │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq r6, [lr], r0 @ │ │ │ │ umlaleq r6, lr, r0, pc @ │ │ │ │ stmne r2, {r3, r6, r7, r8, r9} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r2, {r5, r7, r8, r9, sl, fp} │ │ │ │ @@ -22833,16 +22833,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne r9, [sp, #2584] @ 0xa18 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5cc0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799819c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r6, lr, r0, pc @ │ │ │ │ adceq r7, lr, r0, lsr r1 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne r9, [sp, #2968] @ 0xb98 │ │ │ │ @@ -22850,16 +22850,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c5c78 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r9, r4, lsr #2] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, lr, r0, lsr r1 │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmne r1, {r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22867,16 +22867,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sl, r4, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2240 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799ff1c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ adceq r7, lr, r0, ror r4 │ │ │ │ strbteq r4, [r3], #-3984 @ 0xfffff070 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22884,16 +22884,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c20f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r9, r4, lsr #27] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, lr, r0, ror r4 │ │ │ │ adceq r7, lr, r0, lsl r6 │ │ │ │ strbteq r4, [r3], #-3976 @ 0xfffff078 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22901,16 +22901,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2718 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r9, r4, asr #20] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, lr, r0, lsl r6 │ │ │ │ @ instruction: 0x00ae77b0 │ │ │ │ strbteq r4, [r3], #-3968 @ 0xfffff080 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22918,16 +22918,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c25a0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799f8fc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae77b0 │ │ │ │ adceq r7, lr, r0, asr r9 │ │ │ │ stmne r2, {r3, r5, r6, ip, sp, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-3176 @ 0xfffff398 │ │ │ │ @@ -22935,16 +22935,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2450 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls pc, [r9, ip, lsl #18] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq r7, lr, r0, asr r9 │ │ │ │ strdeq r7, [lr], r0 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmne r2, {r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22952,16 +22952,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2b18 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls pc, [r9, r4, asr #12] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ strdeq r7, [lr], r0 @ │ │ │ │ umlaleq r7, lr, r0, ip │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmne r2, {r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ stmne r2, {r5, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -22969,16 +22969,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq fp, [r4], #12 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmne r2, {r3, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c28c0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799f59c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r7, lr, r0, ip │ │ │ │ adceq r7, lr, r0, lsr lr │ │ │ │ stmne r2, {r3, r4, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -22986,16 +22986,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2fd8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r9, r4, lsl #5] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, lr, r0, lsr lr │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ stmne r2, {r4, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23003,16 +23003,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2e00 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9799f35c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq r7, [lr], r0 @ │ │ │ │ adceq r8, lr, r0, ror r1 │ │ │ │ stmne r2, {r3, r4, fp, ip, sp, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r3, {r3, r6, r9} │ │ │ │ @@ -23020,16 +23020,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2e00 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9799f35c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r8, lr, r0, ror r1 │ │ │ │ adceq r8, lr, r0, lsl r3 │ │ │ │ stmne r2, {r3, r4, fp, ip, sp, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r3, {r3, r6, r9} │ │ │ │ @@ -23037,16 +23037,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne sl, [sp, #3624] @ 0xe28 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2d40 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799f01c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, lr, r0, lsl r3 │ │ │ │ @ instruction: 0x00ae84b0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne sl, [sp, #3768] @ 0xeb8 │ │ │ │ @@ -23054,16 +23054,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c2cf8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r9, r4, lsr #3] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae84b0 │ │ │ │ adceq r8, lr, r0, asr r6 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmne r2, {r3, r4, r8, sl, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23071,16 +23071,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3330 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, ip, ror #28] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, lr, r0, asr r6 │ │ │ │ strdeq r8, [lr], r0 @ │ │ │ │ strbteq r4, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r5!, {r3, r6, r9, sl} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23088,16 +23088,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c31a8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9799ecf4 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ strdeq r8, [lr], r0 @ │ │ │ │ umlaleq r8, lr, r0, r9 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmne r2, {r3, r4, fp, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23105,16 +23105,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #20 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3070 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls lr, [r9, ip, lsr #26] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ umlaleq r8, lr, r0, r9 │ │ │ │ adceq r8, lr, r0, lsr fp │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmne r3, {r3, r4, r7, r8, r9} │ │ │ │ stmne r3, {r9, sl} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -23122,16 +23122,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmne r3, {r3, r5, r6, r8, r9, sl} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3618 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, r4, asr #22] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, lr, r0, lsr fp │ │ │ │ ldrdeq r8, [lr], r0 @ │ │ │ │ stmne r3, {r3, r4, r5, r8, r9, sl} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23139,16 +23139,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3530 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, ip, ror #16] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r8, [lr], r0 @ │ │ │ │ adceq r8, lr, r0, ror lr │ │ │ │ stmne r3, {r4, r5, r8, r9, sl} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23156,16 +23156,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3b58 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls lr, [r9, r4, lsl #12] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r8, lr, r0, ror lr │ │ │ │ adceq r9, lr, r0, lsl r0 │ │ │ │ stmne r3, {r3, r4, r9, fp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r3, {r3, r4, r6, r8, sl, ip} │ │ │ │ @@ -23173,16 +23173,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3b58 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls lr, [r9, r4, lsl #12] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r9, lr, r0, lsl r0 │ │ │ │ @ instruction: 0x00ae91b0 │ │ │ │ stmne r3, {r3, r4, r9, fp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmne r3, {r3, r4, r6, r8, sl, ip} │ │ │ │ @@ -23190,16 +23190,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne sl, [sp, #3960] @ 0xf78 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3a98 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, r4, asr #15] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae91b0 │ │ │ │ adceq r9, lr, r0, asr r3 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrbne fp, [sp, #8] │ │ │ │ @@ -23207,16 +23207,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c39d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, ip, lsl #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, lr, r0, asr r3 │ │ │ │ strdeq r9, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmne r3, {r3, r4, r5, r6, r7, r9, sl} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23224,16 +23224,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3808 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799e554 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r9, [lr], r0 @ │ │ │ │ umlaleq r9, lr, r0, r6 │ │ │ │ strbteq r4, [r3], #-3040 @ 0xfffff420 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23241,16 +23241,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3e90 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r9, ip, asr #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r9, lr, r0, r6 │ │ │ │ adceq r9, lr, r0, lsr r8 │ │ │ │ stmne r3, {r3, r4, r5, r8, r9, sl, ip} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-2936 @ 0xfffff488 │ │ │ │ @@ -23258,16 +23258,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3dc8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799e094 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, lr, r0, lsr r8 │ │ │ │ ldrdeq r9, [lr], r0 @ │ │ │ │ strbteq r4, [r3], #-3024 @ 0xfffff430 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldmdbne r8, {r4, r6, r8, fp, ip, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23275,16 +23275,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c3cf8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls lr, [r9, r4, lsr #3] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ ldrdeq r9, [lr], r0 @ │ │ │ │ adceq r9, lr, r0, ror fp │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmne r3, {r3, r4, r9, fp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23292,16 +23292,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0340 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x9799de1c │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq r9, lr, r0, ror fp │ │ │ │ adceq r9, lr, r0, lsl sp │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdbne r8, {r3, r4, r7, r9, fp, ip, lr} │ │ │ │ ldmdbne r8, {r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -23309,16 +23309,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbne r8, {r5, r7, ip, sp, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0168 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799dc34 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, lr, r0, lsl sp │ │ │ │ @ instruction: 0x00ae9eb0 │ │ │ │ ldmdbne r8, {r4, r5, r6, ip, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23326,16 +23326,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0000 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799dd5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00ae9eb0 │ │ │ │ adceq sl, lr, r0, asr r0 │ │ │ │ ldmdbne r8, {r3, r5, r6, ip, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23343,16 +23343,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c06a8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9799dbf4 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq sl, lr, r0, asr r0 │ │ │ │ strdeq sl, [lr], r0 @ │ │ │ │ ldmdbne r8, {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r8, {r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @@ -23360,16 +23360,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c06a8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9799dbf4 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq sl, [lr], r0 @ │ │ │ │ umlaleq sl, lr, r0, r3 │ │ │ │ ldmdbne r8, {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r8, {r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @@ -23377,16 +23377,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r7, r9, fp, sp, lr}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c05e8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799d8b4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq sl, lr, r0, r3 │ │ │ │ adceq sl, lr, r0, lsr r5 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @@ -23394,16 +23394,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0520 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799d87c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sl, lr, r0, lsr r5 │ │ │ │ ldrdeq sl, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r8, {r4, r5, ip, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23411,16 +23411,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0b58 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r9, r4, lsl #12] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq sl, [lr], r0 @ │ │ │ │ adceq sl, lr, r0, ror r8 │ │ │ │ strbteq r4, [r3], #-3040 @ 0xfffff420 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23428,16 +23428,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c09e0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799d4bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sl, lr, r0, ror r8 │ │ │ │ adceq sl, lr, r0, lsl sl │ │ │ │ ldmdbne r8, {r3, r4, r5, r6, r8, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-2936 @ 0xfffff488 │ │ │ │ @@ -23445,16 +23445,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0918 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r9, r4, asr #8] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sl, lr, r0, lsl sl │ │ │ │ @ instruction: 0x00aeabb0 │ │ │ │ strbteq r4, [r3], #-3024 @ 0xfffff430 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r4!, {r7, r8, sl, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23462,16 +23462,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0fc8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9799d294 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ @ instruction: 0x00aeabb0 │ │ │ │ adceq sl, lr, r0, asr sp │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ ldmdbne r8, {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23479,16 +23479,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0e90 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls sp, [r9, ip, asr #7] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq sl, lr, r0, asr sp │ │ │ │ strdeq sl, [lr], r0 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne r4!, {r3, r6, r7, r9, sl, sp, pc} │ │ │ │ stmdbne r4!, {r4, r5, r6, r7, r9, sl, fp, lr, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -23496,16 +23496,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne r4!, {r3, r4, r5, r7, ip, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c0cb8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r9, r4, ror #3] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq sl, [lr], r0 @ │ │ │ │ umlaleq fp, lr, r0, r0 │ │ │ │ stmdbne r4!, {r3, r7, ip, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23513,16 +23513,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1350 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, lsl #28] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq fp, lr, r0, r0 │ │ │ │ adceq fp, lr, r0, lsr r2 │ │ │ │ stmdbne r4!, {r7, ip, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23530,16 +23530,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c11f8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls ip, [r9, r4, lsr #25] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq fp, lr, r0, lsr r2 │ │ │ │ ldrdeq fp, [lr], r0 @ │ │ │ │ stmdbne r4!, {r3, r5, r6, r8, r9, ip, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r4, r6, sp, lr, pc} │ │ │ │ @@ -23547,16 +23547,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c11f8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls ip, [r9, r4, lsr #25] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq fp, [lr], r0 @ │ │ │ │ adceq fp, lr, r0, ror r5 │ │ │ │ stmdbne r4!, {r3, r5, r6, r8, r9, ip, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r4, r6, sp, lr, pc} │ │ │ │ @@ -23564,16 +23564,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r3, {r3, r5, r6, r7, r9}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1138 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, r4, ror #24] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, lr, r0, ror r5 │ │ │ │ adceq fp, lr, r0, lsl r7 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r3, {r3, r7, r8, r9}^ │ │ │ │ @@ -23581,16 +23581,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1070 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, lsr #26] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, lr, r0, lsl r7 │ │ │ │ @ instruction: 0x00aeb8b0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne r4!, {r3, r6, ip, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23598,16 +23598,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c16a8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799cbf4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00aeb8b0 │ │ │ │ adceq fp, lr, r0, asr sl │ │ │ │ strbteq r4, [r3], #-3040 @ 0xfffff420 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23615,16 +23615,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq fp, [r4], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1530 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, ror #16] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, lr, r0, asr sl │ │ │ │ strdeq fp, [lr], r0 @ │ │ │ │ stmdbne r4!, {r5, r7, sp, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-2936 @ 0xfffff488 │ │ │ │ @@ -23632,16 +23632,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq fp, [r4], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1b98 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, r4, asr #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq fp, [lr], r0 @ │ │ │ │ umlaleq fp, lr, r0, sp │ │ │ │ subeq r0, r0, #104, 16 @ 0x680000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23649,16 +23649,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1a58 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, r4, lsl #14] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq fp, lr, r0, sp │ │ │ │ adceq fp, lr, r0, lsr pc │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r3, {r3, r4, r5, r6, r9}^ │ │ │ │ @@ -23666,16 +23666,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c19b0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, ror #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, lr, r0, lsr pc │ │ │ │ ldrdeq ip, [lr], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r3, {r3, r7, r9}^ │ │ │ │ @@ -23683,16 +23683,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1810 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, asr #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq ip, [lr], r0 @ │ │ │ │ adceq ip, lr, r0, ror r2 │ │ │ │ ldmdbne r9, {r3, r4, r5, r9, ip, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23700,16 +23700,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1f28 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799c274 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, lr, r0, ror r2 │ │ │ │ adceq ip, lr, r0, lsl r4 │ │ │ │ ldmdbne r9, {r4, r5, r9, ip, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23717,16 +23717,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq fp, [r4], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1d50 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls ip, [r9, ip] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq ip, lr, r0, lsl r4 │ │ │ │ @ instruction: 0x00aec5b0 │ │ │ │ ldmdbne r9, {r3, r4, r7, r8, sl, ip, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r9, {r4, r6, r7, r9, lr} │ │ │ │ @@ -23734,16 +23734,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1d50 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls ip, [r9, ip] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00aec5b0 │ │ │ │ adceq ip, lr, r0, asr r7 │ │ │ │ ldmdbne r9, {r3, r4, r7, r8, sl, ip, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r9, {r4, r6, r7, r9, lr} │ │ │ │ @@ -23751,16 +23751,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r5, r7, r9, ip, sp, lr}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c1c90 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r9, ip, asr #3] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, lr, r0, asr r7 │ │ │ │ strdeq ip, [lr], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r8, r9, ip, sp, lr}^ │ │ │ │ @@ -23768,16 +23768,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce3c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97993e94 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq ip, [lr], r0 @ │ │ │ │ umlaleq ip, lr, r0, sl │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r9, {r3, r4, r5, r6, r7, r8, ip, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23785,16 +23785,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce200 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97993f5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq ip, lr, r0, sl │ │ │ │ adceq ip, lr, r0, lsr ip │ │ │ │ stcleq 4, cr10, [r2, #-832]! @ 0xfffffcc0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23802,16 +23802,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce088 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97993dd4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, lr, r0, lsr ip │ │ │ │ ldrdeq ip, [lr], r0 @ │ │ │ │ ldmdbne pc, {r5, r6, r9} @ │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ stcleq 0, cr10, [r2, #-672]! @ 0xfffffd60 │ │ │ │ @@ -23819,16 +23819,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce7b8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r3, [r9, r4, ror #21] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ ldrdeq ip, [lr], r0 @ │ │ │ │ adceq ip, lr, r0, ror pc │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ ldmdbne lr, {r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23836,16 +23836,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce600 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97993b5c │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq ip, lr, r0, ror pc │ │ │ │ adceq sp, lr, r0, lsl r1 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdbne pc, {r4, r6, r7, r9} @ │ │ │ │ stmdbne r1!, {r3, r4, r5, r9, fp, lr} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -23853,16 +23853,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne r1!, {r5, r7, r8, r9, sl, fp, lr} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce428 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97993974 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, lr, r0, lsl r1 │ │ │ │ @ instruction: 0x00aed2b0 │ │ │ │ stmdbne r1!, {r3, r4, r6, r8, r9, sl, fp, lr} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23870,16 +23870,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ceac0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799379c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00aed2b0 │ │ │ │ adceq sp, lr, r0, asr r4 │ │ │ │ stmdbne r1!, {r4, r6, r8, r9, sl, fp, lr} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23887,16 +23887,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce968 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97993434 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq sp, lr, r0, asr r4 │ │ │ │ strdeq sp, [lr], r0 @ │ │ │ │ stmdbne r1!, {r3, r5, fp, ip, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r1!, {r3, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ @@ -23904,16 +23904,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce968 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97993434 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq sp, [lr], r0 @ │ │ │ │ umlaleq sp, lr, r0, r7 │ │ │ │ stmdbne r1!, {r3, r5, fp, ip, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r1!, {r3, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ @@ -23921,16 +23921,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r5, fp, ip, lr, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ce8a8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979935f4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq sp, lr, r0, r7 │ │ │ │ adceq sp, lr, r0, lsr r9 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r7, r8, fp, ip, lr, pc}^ │ │ │ │ @@ -23938,16 +23938,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cefe0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979932bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, lr, r0, lsr r9 │ │ │ │ ldrdeq sp, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne r1!, {r3, r4, r8, r9, sl, fp, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23955,16 +23955,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cee18 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r9, r4, asr #6] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq sp, [lr], r0 @ │ │ │ │ adceq sp, lr, r0, ror ip │ │ │ │ @ instruction: 0x07a6c718 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r4!, {r3, r7, sl, ip, sp, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23972,16 +23972,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cec18 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r9, r4, asr #2] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, lr, r0, ror ip │ │ │ │ adceq sp, lr, r0, lsl lr │ │ │ │ streq ip, [r6, r8, lsl #14]! │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -23989,16 +23989,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf2a0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97992ffc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, lr, r0, lsl lr │ │ │ │ @ instruction: 0x00aedfb0 │ │ │ │ stmdbne r1!, {r3, r4, r5, r6, r8, r9, sl, ip, sp, lr} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ @ instruction: 0x07a6c550 │ │ │ │ @@ -24006,16 +24006,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf0d8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r9, r4, lsl #27] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00aedfb0 │ │ │ │ adceq lr, lr, r0, asr r1 │ │ │ │ @ instruction: 0x07a6c6f8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24023,16 +24023,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf788 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x97992ad4 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq lr, lr, r0, asr r1 │ │ │ │ strdeq lr, [lr], r0 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne r2!, {r5, r6, r9, fp, ip, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -24040,16 +24040,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf650 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r2, [r9, ip, lsl #22] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ strdeq lr, [lr], r0 @ │ │ │ │ umlaleq lr, lr, r0, r4 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne r2!, {r3, r6, r9, sp, lr, pc} │ │ │ │ stmdbne r4!, {r8, r9} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -24057,16 +24057,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne r4!, {r6, fp} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf478 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r9, r4, lsr #18] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq lr, lr, r0, r4 @ │ │ │ │ adceq lr, lr, r0, lsr r6 │ │ │ │ stmdbne r4!, {r4, fp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24074,16 +24074,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cfb10 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r9, ip, asr #12] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, lr, r0, lsr r6 │ │ │ │ ldrdeq lr, [lr], r0 @ │ │ │ │ stmdbne r4!, {r3, fp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24091,16 +24091,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf9b8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r2, [r9, r4, ror #9] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq lr, [lr], r0 @ │ │ │ │ adceq lr, lr, r0, ror r9 │ │ │ │ stmdbne r4!, {r6, r7, r9, sl, fp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r4, r6, r7, sp} │ │ │ │ @@ -24108,16 +24108,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf9b8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r2, [r9, r4, ror #9] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq lr, lr, r0, ror r9 │ │ │ │ adceq lr, lr, r0, lsl fp │ │ │ │ stmdbne r4!, {r6, r7, r9, sl, fp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r4, r6, r7, sp} │ │ │ │ @@ -24125,16 +24125,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf8f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r9, r4, lsr #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, lr, r0, lsl fp │ │ │ │ @ instruction: 0x00aeecb0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -24142,16 +24142,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cf830 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r9, ip, ror #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00aeecb0 │ │ │ │ adceq lr, lr, r0, asr lr │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne r4!, {r4, r6, r7, r8, r9, sl} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24159,16 +24159,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cfe68 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97992334 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, lr, r0, asr lr │ │ │ │ strdeq lr, [lr], r0 @ │ │ │ │ @ instruction: 0x07a88478 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r4!, {r6, r8, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24176,16 +24176,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cfd18 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r2, [r9, r4, asr #32] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ strdeq lr, [lr], r0 @ │ │ │ │ umlaleq pc, lr, r0, r1 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne r4!, {r6, r7, r9, sl, fp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -24193,16 +24193,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc3e0 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97991ebc │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ umlaleq pc, lr, r0, r1 @ │ │ │ │ adceq pc, lr, r0, lsr r3 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne r4!, {r3, r5, r7, r8, sp} │ │ │ │ stmdbne r4!, {r3, r5, r7, sl, sp} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -24210,16 +24210,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne r4!, {r4, r9, fp, sp} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc188 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97991cd4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, lr, r0, lsr r3 @ │ │ │ │ ldrdeq pc, [lr], r0 @ │ │ │ │ stmdbne r4!, {r3, r6, r7, r8, fp, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24227,16 +24227,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc0a0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97991dfc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq pc, [lr], r0 @ │ │ │ │ adceq pc, lr, r0, ror r6 @ │ │ │ │ stmdbne r4!, {r6, r7, r8, fp, sp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24244,16 +24244,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc6c8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97991b94 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq pc, lr, r0, ror r6 @ │ │ │ │ adceq pc, lr, r0, lsl r8 @ │ │ │ │ stmdbne r4!, {r4, r7, r8, ip, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r9, sl, lr} │ │ │ │ @@ -24261,16 +24261,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc6c8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97991b94 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq pc, lr, r0, lsl r8 @ │ │ │ │ @ instruction: 0x00aef9b0 │ │ │ │ stmdbne r4!, {r4, r7, r8, ip, sp} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne r4!, {r9, sl, lr} │ │ │ │ @@ -24278,16 +24278,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc608 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97991b54 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00aef9b0 │ │ │ │ adceq pc, lr, r0, asr fp @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -24295,16 +24295,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc540 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799181c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, lr, r0, asr fp @ │ │ │ │ strdeq pc, [lr], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne r4!, {r3, r7, r8, fp, sp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24312,16 +24312,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ccbf8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r1, [r9, r4, lsr #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq pc, [lr], r0 @ │ │ │ │ umlaleq pc, lr, r0, lr @ │ │ │ │ @ instruction: 0x07a89c78 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ stmdbne r4!, {r3, r5, r9, sl, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24329,16 +24329,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cce98 │ │ │ │ - @ instruction: 0xf0edcbe4 │ │ │ │ + ldrls r1, [r9, r4, asr #7] │ │ │ │ + stmdacs r8!, {r3, r4, r5, r7, r9, sl, ip}^ │ │ │ │ umlaleq pc, lr, r0, lr @ │ │ │ │ adceq r0, pc, r0, lsr r0 @ │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ subeq fp, sp, #32, 16 @ 0x200000 │ │ │ │ @@ -24346,16 +24346,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc990 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r1, [r9, ip, asr #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r0, pc, r0, lsr r0 @ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -24363,16 +24363,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #180 @ 0xb4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ccac8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97991794 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ adceq r0, pc, r0, ror r3 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne r1!, {r4, r5, fp, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24380,16 +24380,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cc900 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799145c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r0, pc, r0, ror r3 @ │ │ │ │ adceq r0, pc, r0, lsl r5 @ │ │ │ │ subeq lr, r3, #192, 22 @ 0x30000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24397,16 +24397,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ccf88 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979912d4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r0, pc, r0, lsl r5 @ │ │ │ │ @ instruction: 0x00af06b0 │ │ │ │ stmdbne r2!, {r3, r4, r5, r6, r9} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq lr, r3, #168, 20 @ 0xa8000 │ │ │ │ @@ -24414,16 +24414,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd2a8 │ │ │ │ - @ instruction: 0xf0edcbe4 │ │ │ │ + @ instruction: 0x97990ff4 │ │ │ │ + stmdacs r8!, {r3, r4, r5, r7, r9, sl, ip}^ │ │ │ │ @ instruction: 0x00af06b0 │ │ │ │ adceq r0, pc, r0, asr r8 @ │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ @ instruction: 0x01623898 │ │ │ │ @@ -24431,16 +24431,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ccda0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979910fc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r0, pc, r0, asr r8 @ │ │ │ │ strdeq r0, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, sp, lr, pc}^ │ │ │ │ @@ -24448,16 +24448,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cccb0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r1, [r9, ip, ror #3] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r0, [pc], r0 @ │ │ │ │ umlaleq r0, pc, r0, fp @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ @@ -24465,16 +24465,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd060 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97990d3c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r0, pc, r0, fp @ │ │ │ │ adceq r0, pc, r0, lsr sp @ │ │ │ │ ldmdbne lr, {r3, r4, r6, r8, sl, fp, sp, lr} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24482,16 +24482,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd688 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97990bd4 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r0, pc, r0, lsr sp @ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ ldmdbne lr, {r4, r5, r7, sl, ip, sp, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne lr, {r3, r5, r6, r7, r8, sl, pc} │ │ │ │ @@ -24499,16 +24499,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd688 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97990bd4 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ adceq r1, pc, r0, ror r0 @ │ │ │ │ ldmdbne lr, {r4, r5, r7, sl, ip, sp, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne lr, {r3, r5, r6, r7, r8, sl, pc} │ │ │ │ @@ -24516,16 +24516,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, r4, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r5, r7, ip, sp, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd5c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97990894 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r1, pc, r0, ror r0 @ │ │ │ │ adceq r1, pc, r0, lsl r2 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r7, r8, ip, sp, pc}^ │ │ │ │ @@ -24533,16 +24533,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq fp, r4, ip, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd500 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799085c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r1, pc, r0, lsl r2 @ │ │ │ │ @ instruction: 0x00af13b0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne lr, {r5, r8, sl, fp, sp, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24550,16 +24550,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdbb8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r9, r4, ror #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00af13b0 │ │ │ │ adceq r1, pc, r0, asr r5 @ │ │ │ │ subeq r4, r3, #128, 24 @ 0x8000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24567,16 +24567,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd9c0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799049c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r1, pc, r0, asr r5 @ │ │ │ │ strdeq r1, [pc], r0 @ │ │ │ │ ldmdbne lr, {r3, r4, r5, r9, sl, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r4, r3, #104, 22 @ 0x1a000 │ │ │ │ @@ -24584,16 +24584,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdce0 │ │ │ │ - @ instruction: 0xf0edcbe4 │ │ │ │ + @ instruction: 0x979901bc │ │ │ │ + stmdacs r8!, {r3, r4, r5, r7, r9, sl, ip}^ │ │ │ │ strdeq r1, [pc], r0 @ │ │ │ │ umlaleq r1, pc, r0, r8 @ │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ teqeq ip, r0, lsl #22 │ │ │ │ @ instruction: 0x012075a8 │ │ │ │ @@ -24601,16 +24601,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq fp, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdfd8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r9, r4, lsl #5] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r1, pc, r0, r8 @ │ │ │ │ adceq r1, pc, r0, lsr sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r9, ip, sp, pc}^ │ │ │ │ @@ -24618,16 +24618,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdee8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979903b4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r1, pc, r0, lsr sl @ │ │ │ │ ldrdeq r1, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @@ -24635,16 +24635,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cddc0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799009c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r1, [pc], r0 @ │ │ │ │ adceq r1, pc, r0, ror sp @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r5, r7, sl, sp, pc}^ │ │ │ │ @@ -24652,16 +24652,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cd968 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97990434 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r1, pc, r0, ror sp @ │ │ │ │ adceq r1, pc, r0, lsl pc @ │ │ │ │ ldmdbne r6, {sl, fp, ip, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24669,16 +24669,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdf90 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r0, [r9, ip, asr #5] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r1, pc, r0, lsl pc @ │ │ │ │ strheq r2, [pc], r0 @ │ │ │ │ ldmdbne r7, {r9} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r7, {r3, r5, r6, r9, sl, ip} │ │ │ │ @@ -24686,16 +24686,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdf90 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r0, [r9, ip, asr #5] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strheq r2, [pc], r0 @ │ │ │ │ adceq r2, pc, r0, asr r2 @ │ │ │ │ ldmdbne r7, {r9} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r7, {r3, r5, r6, r9, sl, ip} │ │ │ │ @@ -24703,16 +24703,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r8, r9, fp, ip, lr}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cded0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r9, ip, lsl #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r2, pc, r0, asr r2 @ │ │ │ │ strdeq r2, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, r9, fp, ip, lr}^ │ │ │ │ @@ -24720,16 +24720,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cde08 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97990354 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r2, [pc], r0 @ │ │ │ │ umlaleq r2, pc, r0, r5 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r6, {r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24737,16 +24737,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdc40 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799011c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r2, pc, r0, r5 @ │ │ │ │ adceq r2, pc, r0, lsr r7 @ │ │ │ │ @ instruction: 0x0da559d0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24754,16 +24754,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cdc30 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r9, ip, ror #2] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r2, pc, r0, lsr r7 @ │ │ │ │ ldrdeq r2, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ lsreq ip, r0, #18 │ │ │ │ addeq pc, sp, r0, lsl r3 @ │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ @ instruction: 0x0da55950 │ │ │ │ @@ -24771,16 +24771,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca2e0 │ │ │ │ - @ instruction: 0xf0f83f08 │ │ │ │ + @ instruction: 0x97997fbc │ │ │ │ + ldmdacs sp!, {r2, r4, r6, r9, sp, lr, pc}^ │ │ │ │ ldrdeq r2, [pc], r0 @ │ │ │ │ adceq r2, pc, r0, ror sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldmdbne r7, {r3, r6, r7, sp} │ │ │ │ @@ -24788,16 +24788,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca200 │ │ │ │ - @ instruction: 0xf0f96130 │ │ │ │ + @ instruction: 0x97997f5c │ │ │ │ + ldmdacs ip!, {r2, r3, r5, r6, sl, fp, ip, sp, pc}^ │ │ │ │ adceq r2, pc, r0, ror sl @ │ │ │ │ adceq r2, pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ ldmdbne r7, {r9} │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldmdbne r7, {r3, r6, r7, sp} │ │ │ │ @@ -24805,16 +24805,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca1d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r7, [r9, ip, lsl #25] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r2, pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x00af2db0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldmdbne r7, {r9} │ │ │ │ andeq r0, r0, r0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldmdbne r7, {r3, r6, r7, sp} │ │ │ │ @@ -24822,16 +24822,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca178 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r7, [r9, r4, lsr #24] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00af2db0 │ │ │ │ adceq r2, pc, r0, asr pc @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdbne r7, {r3, r4, r5, r6, r9, sl, fp, sp} │ │ │ │ bleq 1fb7094 <__bss_end__@@Base+0x115a2c8> │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -24839,16 +24839,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca480 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979979dc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r2, pc, r0, asr pc @ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r8, sl, fp, ip, lr}^ │ │ │ │ @@ -24856,16 +24856,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca500 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799785c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ umlaleq r3, pc, r0, r2 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r7, r8, sl, ip, lr}^ │ │ │ │ @@ -24873,16 +24873,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca4b8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r7, [r9, r4, ror #19] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r3, pc, r0, r2 @ │ │ │ │ adceq r3, pc, r0, lsr r4 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r6, {r8, r9, sl, fp, ip, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24890,16 +24890,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq fp, [r4], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001caaf0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r7, [r9, ip, lsr #15] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r3, pc, r0, lsr r4 @ │ │ │ │ ldrdeq r3, [pc], r0 @ │ │ │ │ subeq r3, r2, #40, 6 @ 0xa0000000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -24907,16 +24907,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca9b0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r7, [r9, ip, ror #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r3, [pc], r0 @ │ │ │ │ adceq r3, pc, r0, ror r7 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r6, r7, r8, sl, ip, lr}^ │ │ │ │ @@ -24924,16 +24924,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ca888 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979975d4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r3, pc, r0, ror r7 @ │ │ │ │ adceq r3, pc, r0, lsl r9 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r5, r6, r7, r8, sl, ip, lr}^ │ │ │ │ @@ -24941,16 +24941,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq fp, r4, ip, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb0c0 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97996d9c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r3, pc, r0, lsl r9 @ │ │ │ │ @ instruction: 0x00af3ab0 │ │ │ │ stmdbne fp, {r4, r5, r8, ip, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne fp, {r4, r7, fp, ip, sp, lr} │ │ │ │ @@ -24958,16 +24958,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb0c0 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97996d9c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00af3ab0 │ │ │ │ adceq r3, pc, r0, asr ip @ │ │ │ │ stmdbne fp, {r4, r5, r8, ip, lr} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne fp, {r4, r7, fp, ip, sp, lr} │ │ │ │ @@ -24975,16 +24975,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r1, {r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb000 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97996d5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r3, pc, r0, asr ip @ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r1, {r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -24992,16 +24992,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb7b8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r6, [r9, r4, ror #21] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r3, [pc], r0 @ │ │ │ │ umlaleq r3, pc, r0, pc @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne fp, {r3, r8, r9, sl, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25009,16 +25009,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb580 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979968dc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r3, pc, r0, pc @ │ │ │ │ adceq r4, pc, r0, lsr r1 @ │ │ │ │ strbteq r4, [r3], #-3984 @ 0xfffff070 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25026,16 +25026,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb438 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r6, [r9, r4, ror #18] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, pc, r0, lsr r1 @ │ │ │ │ ldrdeq r4, [pc], r0 @ │ │ │ │ strbteq r4, [r3], #-3976 @ 0xfffff078 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25043,16 +25043,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cba58 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r6, [r9, r4, lsl #14] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r4, [pc], r0 @ │ │ │ │ adceq r4, pc, r0, ror r4 @ │ │ │ │ strbteq r4, [r3], #-3968 @ 0xfffff080 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25060,16 +25060,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cb8e0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979965bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, pc, r0, ror r4 @ │ │ │ │ adceq r4, pc, r0, lsl r6 @ │ │ │ │ stmdbne sp, {r3, r5, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-3176 @ 0xfffff398 │ │ │ │ @@ -25077,16 +25077,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cbf90 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r6, [r9, ip, asr #5] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq r4, pc, r0, lsl r6 @ │ │ │ │ @ instruction: 0x00af47b0 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne sp, {r4, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25094,16 +25094,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cbe58 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r6, [r9, r4, lsl #6] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x00af47b0 │ │ │ │ adceq r4, pc, r0, asr r9 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne sp, {r3, r4, r5, lr, pc} │ │ │ │ stmdbne sp, {r5, r7, r9, lr, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -25111,16 +25111,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne sp, {r3, sl, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001cbc00 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799615c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r4, pc, r0, asr r9 @ │ │ │ │ strdeq r4, [pc], r0 @ │ │ │ │ stmdbne sp, {r3, r4, r6, r7, r8, r9, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25128,16 +25128,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8318 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, r4, asr #28] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r4, [pc], r0 @ │ │ │ │ umlaleq r4, pc, r0, ip @ │ │ │ │ stmdbne sp, {r4, r6, r7, r8, r9, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25145,16 +25145,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8140 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97995c1c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ umlaleq r4, pc, r0, ip @ │ │ │ │ adceq r4, pc, r0, lsr lr @ │ │ │ │ stmdbne sp, {r3, r4, r7, r9, sl, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne sp, {r5, r6, fp, sp, lr, pc} │ │ │ │ @@ -25162,16 +25162,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8140 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97995c1c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r4, pc, r0, lsr lr @ │ │ │ │ ldrdeq r4, [pc], r0 @ │ │ │ │ stmdbne sp, {r3, r4, r7, r9, sl, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne sp, {r5, r6, fp, sp, lr, pc} │ │ │ │ @@ -25179,16 +25179,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r7, r8, sl, fp}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8080 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97995ddc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r4, [pc], r0 @ │ │ │ │ adceq r5, pc, r0, ror r1 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r9, sl, fp}^ │ │ │ │ @@ -25196,16 +25196,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8038 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, r4, ror #26] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, pc, r0, ror r1 @ │ │ │ │ adceq r5, pc, r0, lsl r3 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne sp, {r3, r4, r7, r8, r9, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25213,16 +25213,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8670 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, ip, lsr #22] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, pc, r0, lsl r3 @ │ │ │ │ @ instruction: 0x00af54b0 │ │ │ │ strbteq r4, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldmdbne r4, {r3, r4, r7, r9, sl, ip} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25230,16 +25230,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c84e8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x979959b4 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ @ instruction: 0x00af54b0 │ │ │ │ adceq r5, pc, r0, asr r6 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne sp, {r3, r4, r7, r9, sl, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25247,16 +25247,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8bb0 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r5, [r9, ip, ror #13] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq r5, pc, r0, asr r6 @ │ │ │ │ strdeq r5, [pc], r0 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne sp, {r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ stmdbne sp, {r3, r4, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -25264,16 +25264,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne sp, {r7, r8, sl, fp, sp, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8958 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, r4, lsl #8] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r5, [pc], r0 @ │ │ │ │ umlaleq r5, pc, r0, r9 @ │ │ │ │ stmdbne sp, {r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25281,16 +25281,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8870 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, ip, lsr #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r5, pc, r0, r9 @ │ │ │ │ adceq r5, pc, r0, lsr fp @ │ │ │ │ stmdbne sp, {r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25298,16 +25298,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8e98 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r5, [r9, r4, asr #7] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r5, pc, r0, lsr fp @ │ │ │ │ ldrdeq r5, [pc], r0 @ │ │ │ │ stmdbne sp, {r4, r5, ip, sp, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne lr, {r8, r9, ip} │ │ │ │ @@ -25315,16 +25315,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8e98 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r5, [r9, r4, asr #7] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq r5, [pc], r0 @ │ │ │ │ adceq r5, pc, r0, ror lr @ │ │ │ │ stmdbne sp, {r4, r5, ip, sp, lr, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne lr, {r8, r9, ip} │ │ │ │ @@ -25332,16 +25332,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r7, r9, sl, fp}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8dd8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, r4, lsl #1] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r5, pc, r0, ror lr @ │ │ │ │ adceq r6, pc, r0, lsl r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r6, r8, r9, sl, fp}^ │ │ │ │ @@ -25349,16 +25349,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c8d10 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r5, [r9, ip, asr #32] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r6, pc, r0, lsl r0 @ │ │ │ │ @ instruction: 0x00af61b0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne sp, {r4, r8, sl, fp, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25366,16 +25366,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9348 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97994e14 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00af61b0 │ │ │ │ adceq r6, pc, r0, asr r3 @ │ │ │ │ strbteq r4, [r3], #-3040 @ 0xfffff420 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25383,16 +25383,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c91d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r4, [r9, ip, lsl #25] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r6, pc, r0, asr r3 @ │ │ │ │ strdeq r6, [pc], r0 @ │ │ │ │ stmdbne lr, {r5, r6, r7, sl, ip} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-2936 @ 0xfffff488 │ │ │ │ @@ -25400,16 +25400,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9108 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97994c54 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r6, [pc], r0 @ │ │ │ │ umlaleq r6, pc, r0, r6 @ │ │ │ │ strbteq r4, [r3], #-3024 @ 0xfffff430 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldmdbne r3, {fp, lr} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25417,16 +25417,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9038 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r4, [r9, r4, ror #26] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ umlaleq r6, pc, r0, r6 @ │ │ │ │ adceq r6, pc, r0, lsr r8 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne sp, {r4, r5, ip, sp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25434,16 +25434,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9680 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97994bdc │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq r6, pc, r0, lsr r8 @ │ │ │ │ ldrdeq r6, [pc], r0 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdbne r3, {r3, r6, r8, fp, lr} │ │ │ │ ldmdbne r3, {r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -25451,16 +25451,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbne r3, {r3, r4, r9, sl, fp, sp, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c94a8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979949f4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r6, [pc], r0 @ │ │ │ │ adceq r6, pc, r0, ror fp @ │ │ │ │ ldmdbne r3, {r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25468,16 +25468,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9b40 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799461c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r6, pc, r0, ror fp @ │ │ │ │ adceq r6, pc, r0, lsl sp @ │ │ │ │ ldmdbne r3, {r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25485,16 +25485,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c99e8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x979944b4 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r6, pc, r0, lsl sp @ │ │ │ │ @ instruction: 0x00af6eb0 │ │ │ │ ldmdbne r3, {r3, r5, r7, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r3, {r3, r4, sl, ip, lr, pc} │ │ │ │ @@ -25502,16 +25502,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c99e8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x979944b4 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00af6eb0 │ │ │ │ adceq r7, pc, r0, asr r0 @ │ │ │ │ ldmdbne r3, {r3, r5, r7, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r3, {r3, r4, sl, ip, lr, pc} │ │ │ │ @@ -25519,16 +25519,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r5, r6, r8, sl, ip, sp}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9928 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97994474 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, pc, r0, asr r0 @ │ │ │ │ strdeq r7, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r9, sl, ip, sp}^ │ │ │ │ @@ -25536,16 +25536,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9860 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799453c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r7, [pc], r0 @ │ │ │ │ umlaleq r7, pc, r0, r3 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r3, {r3, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25553,16 +25553,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9e98 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r4, [r9, r4, asr #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r7, pc, r0, r3 @ │ │ │ │ adceq r7, pc, r0, lsr r5 @ │ │ │ │ strbteq r4, [r3], #-3040 @ 0xfffff420 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25570,16 +25570,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001c9d20 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9799407c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, pc, r0, lsr r5 @ │ │ │ │ ldrdeq r7, [pc], r0 @ │ │ │ │ ldmdbne r3, {r3, r5, r6, sl, ip, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r4, [r3], #-2936 @ 0xfffff488 │ │ │ │ @@ -25587,16 +25587,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6388 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798bed4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r7, [pc], r0 @ │ │ │ │ adceq r7, pc, r0, ror r8 @ │ │ │ │ subeq r0, r0, #104, 16 @ 0x680000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25604,16 +25604,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6248 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798bf14 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, pc, r0, ror r8 @ │ │ │ │ adceq r7, pc, r0, lsl sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r8, sl, ip, sp}^ │ │ │ │ @@ -25621,16 +25621,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, ip, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d61a0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798bcfc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, pc, r0, lsl sl @ │ │ │ │ @ instruction: 0x00af7bb0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r8, sl, ip, sp}^ │ │ │ │ @@ -25638,16 +25638,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d62f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls fp, [r8, r4, lsr #31] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00af7bb0 │ │ │ │ adceq r7, pc, r0, asr sp @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ strbteq r6, [r0], #-4016 @ 0xfffff050 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25655,16 +25655,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6668 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798bb34 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r7, pc, r0, asr sp @ │ │ │ │ strdeq r7, [pc], r0 @ │ │ │ │ stmdbne lr, {r5, r7, fp, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25672,16 +25672,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6490 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls fp, [r8, ip, asr #19] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq r7, [pc], r0 @ │ │ │ │ umlaleq r8, pc, r0, r0 @ │ │ │ │ stmdbne lr, {r4, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne lr, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ @@ -25689,16 +25689,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6490 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls fp, [r8, ip, asr #19] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ umlaleq r8, pc, r0, r0 @ │ │ │ │ adceq r8, pc, r0, lsr r2 @ │ │ │ │ stmdbne lr, {r4, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne lr, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ @@ -25706,16 +25706,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r5, r7, sl, ip}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6bd0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls fp, [r8, ip, lsl #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, pc, r0, lsr r2 @ │ │ │ │ ldrdeq r8, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r6, r8, sl, ip}^ │ │ │ │ @@ -25723,16 +25723,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6b08 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798b654 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r8, [pc], r0 @ │ │ │ │ adceq r8, pc, r0, ror r5 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne lr, {r3, r5, r6, fp, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25740,16 +25740,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6940 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798b41c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, pc, r0, ror r5 @ │ │ │ │ adceq r8, pc, r0, lsl r7 @ │ │ │ │ strbteq r6, [r0], #-3104 @ 0xfffff3e0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25757,16 +25757,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6870 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls fp, [r8, ip, lsr #10] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq r8, pc, r0, lsl r7 @ │ │ │ │ @ instruction: 0x00af88b0 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne lr, {r4, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25774,16 +25774,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6f38 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls fp, [r8, r4, ror #4] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x00af88b0 │ │ │ │ adceq r8, pc, r0, asr sl @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne lr, {r3, r6, r8, ip, lr, pc} │ │ │ │ stmdbne pc, {r5, r7, sl, fp, ip} @ │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -25791,16 +25791,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne pc, {r3, r9, sl, fp, ip} @ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d6ce0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798b1bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r8, pc, r0, asr sl @ │ │ │ │ strdeq r8, [pc], r0 @ │ │ │ │ stmdbne pc, {r3, r4, r6, r7, r8, sl, fp, ip} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25808,16 +25808,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d73f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r8, r4, lsr #29] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r8, [pc], r0 @ │ │ │ │ umlaleq r8, pc, r0, sp @ │ │ │ │ stmdbne pc, {r4, r6, r7, r8, sl, fp, ip} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25825,16 +25825,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, ip, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7220 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9798af7c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ umlaleq r8, pc, r0, sp @ │ │ │ │ adceq r8, pc, r0, lsr pc @ │ │ │ │ stmdbne pc, {r5, r8, sp} @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne pc, {r3, r5, r6, r7, r8, sl, lr} @ │ │ │ │ @@ -25842,16 +25842,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7220 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9798af7c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq r8, pc, r0, lsr pc @ │ │ │ │ ldrdeq r9, [pc], r0 @ │ │ │ │ stmdbne pc, {r5, r8, sp} @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne pc, {r3, r5, r6, r7, r8, sl, lr} @ │ │ │ │ @@ -25859,16 +25859,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r5, r6, r7, r9, sl, ip}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7160 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798ac3c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r9, [pc], r0 @ │ │ │ │ adceq r9, pc, r0, ror r2 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r7, r8, r9, sl, ip}^ │ │ │ │ @@ -25876,16 +25876,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7098 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r8, r4, asr #27] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, pc, r0, ror r2 @ │ │ │ │ adceq r9, pc, r0, lsl r4 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne pc, {r3, r4, r7, r8, sl, fp, ip} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25893,16 +25893,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d76d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r8, ip, lsl #23] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, pc, r0, lsl r4 @ │ │ │ │ @ instruction: 0x00af95b0 │ │ │ │ strbteq r6, [r0], #-3016 @ 0xfffff438 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25910,16 +25910,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7580 │ │ │ │ - @ instruction: 0xf0f83f08 │ │ │ │ + @ instruction: 0x9798a8dc │ │ │ │ + ldmdacs sp!, {r2, r4, r6, r9, sp, lr, pc}^ │ │ │ │ @ instruction: 0x00af95b0 │ │ │ │ adceq r9, pc, r0, asr r7 @ │ │ │ │ strdeq pc, [sp], r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25927,16 +25927,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7520 │ │ │ │ - @ instruction: 0xf0f96130 │ │ │ │ + @ instruction: 0x9798a87c │ │ │ │ + ldmdacs ip!, {r2, r3, r5, r6, sl, fp, ip, sp, pc}^ │ │ │ │ adceq r9, pc, r0, asr r7 @ │ │ │ │ strdeq r9, [pc], r0 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne pc, {r5, r8, sp} @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25944,16 +25944,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d74f0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r8, ip, lsr #19] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq r9, [pc], r0 @ │ │ │ │ umlaleq r9, pc, r0, sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -25961,16 +25961,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7460 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798a93c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq r9, pc, r0, sl @ │ │ │ │ adceq r9, pc, r0, lsr ip @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ lsleq r0, r8, lr │ │ │ │ addeq pc, sp, r0, lsr r6 @ │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r6, [r0], #-2992 @ 0xfffff450 │ │ │ │ @@ -25978,16 +25978,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7ae8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798a7b4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, pc, r0, lsr ip @ │ │ │ │ ldrdeq r9, [pc], r0 @ │ │ │ │ ldmdbne r2, {r3, r4, sl, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldmdbne r2, {r3, r4, r5, r7, r8, r9, lr, pc} │ │ │ │ @@ -25995,16 +25995,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7880 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798a5dc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq r9, [pc], r0 @ │ │ │ │ adceq r9, pc, r0, ror pc @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne pc, {r5, r7, r8, fp, lr} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26012,16 +26012,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7838 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sl, [r8, r4, ror #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq r9, pc, r0, ror pc @ │ │ │ │ adceq sl, pc, r0, lsl r1 @ │ │ │ │ strbteq r6, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26029,16 +26029,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7f78 │ │ │ │ - @ instruction: 0xf0f92424 │ │ │ │ + ldrls sl, [r8, r4, lsr #4] │ │ │ │ + ldmdacs ip!, {r3, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ adceq sl, pc, r0, lsl r1 @ │ │ │ │ @ instruction: 0x00afa2b0 │ │ │ │ stmdbne pc, {r5, r8, sp} @ │ │ │ │ strdeq r1, [r0, r8]! │ │ │ │ addeq pc, sp, r0, asr #12 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r6, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ @@ -26046,16 +26046,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7e28 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9798a374 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ @ instruction: 0x00afa2b0 │ │ │ │ adceq sl, pc, r0, asr r4 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne pc, {r5, r8, sp} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne pc, {r3, r6, r7, r8, sl, fp, ip, lr} @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26063,16 +26063,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d7cf0 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls sl, [r8, ip, lsr #3] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq sl, pc, r0, asr r4 @ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne pc, {r3, r5, r6, r9, sl, fp, ip, lr} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -26080,16 +26080,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne pc, {r9, sp, lr} @ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4298 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, r4, asr #31] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq sl, [pc], r0 @ │ │ │ │ umlaleq sl, pc, r0, r7 @ │ │ │ │ stmdbne pc, {r4, r6, r7, r8, sp, lr} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26097,16 +26097,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d41b0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, ip, ror #25] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq sl, pc, r0, r7 @ │ │ │ │ adceq sl, pc, r0, lsr r9 @ │ │ │ │ stmdbne pc, {r3, r6, r7, r8, sp, lr} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26114,16 +26114,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d47d8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r9, [r8, r4, lsl #21] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq sl, pc, r0, lsr r9 @ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ stmdbne pc, {r6, r7, r8, sl, sp, lr} @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne pc, {r6, r7, r9, fp, pc} @ │ │ │ │ @@ -26131,16 +26131,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d47d8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r9, [r8, r4, lsl #21] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ ldrdeq sl, [pc], r0 @ │ │ │ │ adceq sl, pc, r0, ror ip @ │ │ │ │ stmdbne pc, {r6, r7, r8, sl, sp, lr} @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ stmdbne pc, {r6, r7, r9, fp, pc} @ │ │ │ │ @@ -26148,16 +26148,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r6, r7, r8, fp, ip}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4718 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, r4, asr #20] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sl, pc, r0, ror ip @ │ │ │ │ adceq sl, pc, r0, lsl lr @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r6, r9, fp, ip}^ │ │ │ │ @@ -26165,16 +26165,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4650 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, ip, lsl #22] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sl, pc, r0, lsl lr @ │ │ │ │ @ instruction: 0x00afafb0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne pc, {r4, r7, r8, sp, lr} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26182,16 +26182,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4488 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979899d4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00afafb0 │ │ │ │ adceq fp, pc, r0, asr r1 @ │ │ │ │ subseq r1, lr, #104, 2 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26199,16 +26199,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4478 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, r4, lsr #18] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, pc, r0, asr r1 @ │ │ │ │ strdeq fp, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ asreq r9, r0, #20 │ │ │ │ addeq pc, sp, r8, lsr #13 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r1, lr, #16 │ │ │ │ @@ -26216,16 +26216,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4ab0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, ip, ror #15] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq fp, [pc], r0 @ │ │ │ │ umlaleq fp, pc, r0, r4 @ │ │ │ │ stmdbne pc, {r3, r7, r8, r9, fp, pc} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26233,16 +26233,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4a70 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, ip, lsr #14] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq fp, pc, r0, r4 @ │ │ │ │ adceq fp, pc, r0, lsr r6 @ │ │ │ │ stmdbne pc, {r3, r7, r8, r9, fp, pc} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26250,16 +26250,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d48f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r9, [r8, r4, lsr #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, pc, r0, lsr r6 @ │ │ │ │ ldrdeq fp, [pc], r0 @ │ │ │ │ ldmdbne r2, {r3, r4, r5, r8, r9, fp, sp, lr} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ ldmdbne r2, {r3, r4, r7, r8, fp, sp, lr} │ │ │ │ @@ -26267,16 +26267,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4fa8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979892f4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq fp, [pc], r0 @ │ │ │ │ adceq fp, pc, r0, ror r9 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r7, r8, r9, sl, fp, sp}^ │ │ │ │ @@ -26284,16 +26284,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4d88 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979890d4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, pc, r0, ror r9 @ │ │ │ │ adceq fp, pc, r0, lsl fp @ │ │ │ │ ldmdbne r2, {r3, r5, r7, r9, fp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26301,16 +26301,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d4ca0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979891fc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq fp, pc, r0, lsl fp @ │ │ │ │ @ instruction: 0x00afbcb0 │ │ │ │ ldmdbne r2, {r5, r7, r9, fp} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26318,16 +26318,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d52c8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97988f94 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00afbcb0 │ │ │ │ adceq fp, pc, r0, asr lr @ │ │ │ │ ldmdbne r2, {r3, r6, r7, r8, sl, ip} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r2, {r5, r6, r7, sl, fp, ip, sp} │ │ │ │ @@ -26335,16 +26335,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #172 @ 0xac @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d52c8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97988f94 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adceq fp, pc, r0, asr lr @ │ │ │ │ strdeq fp, [pc], r0 @ │ │ │ │ ldmdbne r2, {r3, r6, r7, r8, sl, ip} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r2, {r5, r6, r7, sl, fp, ip, sp} │ │ │ │ @@ -26352,16 +26352,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #172 @ 0xac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r5, r7, sl, fp, sp}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5208 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97988f54 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq fp, [pc], r0 @ │ │ │ │ umlaleq ip, pc, r0, r1 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ @@ -26369,16 +26369,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5140 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97988c1c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq ip, pc, r0, r1 @ │ │ │ │ adceq ip, pc, r0, lsr r3 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r2, {r3, r5, r6, r9, fp} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26386,16 +26386,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d57f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r8, r4, lsr #21] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, pc, r0, lsr r3 @ │ │ │ │ ldrdeq ip, [pc], r0 @ │ │ │ │ subeq r2, lr, #168, 12 @ 0xa800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26403,16 +26403,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5600 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97988b5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq ip, [pc], r0 @ │ │ │ │ adceq ip, pc, r0, ror r6 @ │ │ │ │ ldmdbne r2, {r4, r5, r8, sl, fp, ip, sp} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #192, 10 @ 0x30000000 │ │ │ │ @@ -26420,16 +26420,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5488 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979889d4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, pc, r0, ror r6 @ │ │ │ │ adceq ip, pc, r0, lsl r8 @ │ │ │ │ ldmdbne r2, {r7, r8, sl, fp, ip, sp} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #208, 10 @ 0x34000000 │ │ │ │ @@ -26437,16 +26437,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5bb0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r8, ip, ror #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq ip, pc, r0, lsl r8 @ │ │ │ │ @ instruction: 0x00afc9b0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r6, r9, sl, fp, sp}^ │ │ │ │ @@ -26454,16 +26454,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d59d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r8, [r8, ip, lsl #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00afc9b0 │ │ │ │ adceq ip, pc, r0, asr fp @ │ │ │ │ ldmdbne r1, {r7, sl, fp, lr, pc} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ @@ -26471,16 +26471,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5880 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x979885dc │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adceq ip, pc, r0, asr fp @ │ │ │ │ strdeq ip, [pc], r0 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ ldmdbne r1, {r3, r4, r6, r7, r8, fp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26488,16 +26488,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5f48 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97988214 │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ strdeq ip, [pc], r0 @ │ │ │ │ umlaleq ip, pc, r0, lr @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldmdbne r1, {r3, r8, sl, fp, lr, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -26505,16 +26505,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbne r1, {r4, r6, r9, sl, ip, lr, pc} │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5d60 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798803c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq ip, pc, r0, lr @ │ │ │ │ adceq sp, pc, r0, lsr r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, sl, fp, sp}^ │ │ │ │ @@ -26522,16 +26522,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5e28 │ │ │ │ - @ instruction: 0xf0f95814 │ │ │ │ + @ instruction: 0x97988374 │ │ │ │ + ldmdacs ip!, {r3, r6, r8, sl, pc}^ │ │ │ │ adceq sp, pc, r0, lsr r0 @ │ │ │ │ ldrdeq sp, [pc], r0 @ │ │ │ │ stmdbne pc, {r4, r9, sl, ip, pc} @ │ │ │ │ lsreq r1, r0, #30 │ │ │ │ addeq pc, sp, r0, ror #14 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r1, lr, #248 @ 0xf8 │ │ │ │ @@ -26539,16 +26539,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d5cd8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r8, [r8, r4, lsl #3] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ ldrdeq sp, [pc], r0 @ │ │ │ │ adceq sp, pc, r0, ror r3 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ stmdbne pc, {r4, r9, sl, ip, pc} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne pc, {r3, r4, r8, sl, fp, ip, sp, pc} @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26556,16 +26556,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d23b8 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls pc, [r8, r4, ror #29] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adceq sp, pc, r0, ror r3 @ │ │ │ │ adceq sp, pc, r0, lsl r5 @ │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ stmdbne pc, {r5, r7, r8, sl, fp, ip, sp, pc} @ │ │ │ │ stmdbne pc, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} @ │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -26573,16 +26573,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne pc, {r3, r4, r7, r8, fp, lr, pc} @ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2160 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798fc3c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, pc, r0, lsl r5 @ │ │ │ │ @ instruction: 0x00afd6b0 │ │ │ │ stmdbne pc, {r4, r6, r8, fp, lr, pc} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26590,16 +26590,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2078 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, r4, lsr #26] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00afd6b0 │ │ │ │ adceq sp, pc, r0, asr r8 @ │ │ │ │ stmdbne pc, {r3, r6, r8, fp, lr, pc} @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26607,16 +26607,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d26a0 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9798fbfc │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq sp, pc, r0, asr r8 @ │ │ │ │ strdeq sp, [pc], r0 @ │ │ │ │ ldmdbne r1, {r4, r5, r7, ip} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r1, {r5, r8, fp, ip, sp} │ │ │ │ @@ -26624,16 +26624,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d26a0 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9798fbfc │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq sp, [pc], r0 @ │ │ │ │ umlaleq sp, pc, r0, fp @ │ │ │ │ ldmdbne r1, {r4, r5, r7, ip} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r1, {r5, r8, fp, ip, sp} │ │ │ │ @@ -26641,16 +26641,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r9, sl, fp, ip}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d25e0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798f8bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq sp, pc, r0, fp @ │ │ │ │ adceq sp, pc, r0, lsr sp @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r5, r6, r7, r9, sl, sp}^ │ │ │ │ @@ -26658,16 +26658,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq ip, [r4], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2518 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, r4, asr #16] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq sp, pc, r0, lsr sp @ │ │ │ │ ldrdeq sp, [pc], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ stmdbne pc, {r4, r8, fp, lr, pc} @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26675,16 +26675,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2b50 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, ip, lsl #12] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq sp, [pc], r0 @ │ │ │ │ adceq lr, pc, r0, ror r0 @ │ │ │ │ subeq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26692,16 +26692,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d29d8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, r4, lsl #9] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, pc, r0, ror r0 @ │ │ │ │ adceq lr, pc, r0, lsl r2 @ │ │ │ │ ldmdbne r1, {r4, r5, r6, r8, fp, ip, sp} │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq fp, r2, #184, 10 @ 0x2e000000 │ │ │ │ @@ -26709,16 +26709,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2880 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798f5dc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, pc, r0, lsl r2 @ │ │ │ │ @ instruction: 0x00afe3b0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r6, r8, r9, sl, sp}^ │ │ │ │ @@ -26726,16 +26726,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2eb0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, ip, ror #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00afe3b0 │ │ │ │ adceq lr, pc, r0, asr r5 @ │ │ │ │ ldmdbne r0, {r6, r7, r8, ip, sp, pc} │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26743,16 +26743,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2cd8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls pc, [r8, r4, lsl #3] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adceq lr, pc, r0, asr r5 @ │ │ │ │ strdeq lr, [pc], r0 @ │ │ │ │ ldmdbne r0, {r4, sl, fp, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r0, {r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -26760,16 +26760,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2cd8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls pc, [r8, r4, lsl #3] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ strdeq lr, [pc], r0 @ │ │ │ │ umlaleq lr, pc, r0, r8 @ │ │ │ │ ldmdbne r0, {r4, sl, fp, ip, sp, pc} │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldmdbne r0, {r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -26777,16 +26777,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq ip, [r4], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r2, {r3, r4, r6, r7, r8, r9, sp}^ │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d2c18 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls pc, [r8, r4, asr #2] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlaleq lr, pc, r0, r8 @ │ │ │ │ adceq lr, pc, r0, lsr sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r6, r7, sl, sp}^ │ │ │ │ @@ -26794,16 +26794,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3350 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r8, ip, lsl #28] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, pc, r0, lsr sl @ │ │ │ │ ldrdeq lr, [pc], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ ldmdbne r0, {r3, r7, r8, ip, sp, pc} │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26811,16 +26811,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3188 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798ecd4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq lr, [pc], r0 @ │ │ │ │ adceq lr, pc, r0, ror sp @ │ │ │ │ subeq r0, r0, #104, 16 @ 0x680000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26828,16 +26828,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3048 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798ed14 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, pc, r0, ror sp @ │ │ │ │ adceq lr, pc, r0, lsl pc @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r8, sl, sp}^ │ │ │ │ @@ -26845,16 +26845,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d37a0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798eafc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq lr, pc, r0, lsl pc @ │ │ │ │ strheq pc, [pc], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r2, {r3, r4, r8, sl, sp}^ │ │ │ │ @@ -26862,16 +26862,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d30c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798ed94 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strheq pc, [pc], r0 @ │ │ │ │ adceq pc, pc, r0, asr r2 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ stmiane r1, {r3, r5, r6, r7, r9, fp, ip, sp, lr}^ │ │ │ │ @@ -26879,16 +26879,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3778 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r8, r4, lsr #20] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, pc, r0, asr r2 @ │ │ │ │ strdeq pc, [pc], r0 @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ cmpne sp, r0, lsr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26896,16 +26896,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d35b0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r8, ip, ror #17] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ strdeq pc, [pc], r0 @ │ │ │ │ umlaleq pc, pc, r0, r5 @ │ │ │ │ strbteq r6, [r0], #-3016 @ 0xfffff438 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26913,16 +26913,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3460 │ │ │ │ - @ instruction: 0xf0f83f08 │ │ │ │ + @ instruction: 0x9798e93c │ │ │ │ + ldmdacs sp!, {r2, r4, r6, r9, sp, lr, pc}^ │ │ │ │ umlaleq pc, pc, r0, r5 @ │ │ │ │ adceq pc, pc, r0, lsr r7 @ │ │ │ │ addeq pc, sp, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26930,16 +26930,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3b80 │ │ │ │ - @ instruction: 0xf0f96130 │ │ │ │ + @ instruction: 0x9798e6dc │ │ │ │ + ldmdacs ip!, {r2, r3, r5, r6, sl, fp, ip, sp, pc}^ │ │ │ │ adceq pc, pc, r0, lsr r7 @ │ │ │ │ ldrdeq pc, [pc], r0 @ │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ strhne fp, [sp, #-120] @ 0xffffff88 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26947,16 +26947,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3b50 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r8, ip, lsl #12] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ ldrdeq pc, [pc], r0 @ │ │ │ │ adceq pc, pc, r0, ror sl @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -26964,16 +26964,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3ac0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798e79c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, pc, r0, ror sl @ │ │ │ │ adceq pc, pc, r0, lsl ip @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ lsleq r0, r8, lr │ │ │ │ addeq pc, sp, r0, ror r8 @ │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r6, [r0], #-2992 @ 0xfffff450 │ │ │ │ @@ -26981,16 +26981,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3948 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798e414 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x00affdb0 │ │ │ │ cmpne r1, r0, lsl #13 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ cmpne r1, r0, lsr #12 │ │ │ │ @@ -26998,16 +26998,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3f60 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798e23c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00affdb0 │ │ │ │ adceq pc, pc, r0, asr pc @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ smlalbtne lr, sp, r0, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27015,16 +27015,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3e98 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls lr, [r8, r4, asr #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adceq pc, pc, r0, asr pc @ │ │ │ │ ldrsheq r0, [r0], r0 @ │ │ │ │ strbteq r6, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27032,16 +27032,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3dd8 │ │ │ │ - @ instruction: 0xf0f92424 │ │ │ │ + ldrls lr, [r8, r4, lsl #1] │ │ │ │ + ldmdacs ip!, {r3, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldrsheq r0, [r0], r0 @ │ │ │ │ umlalseq r0, r0, r0, r2 @ │ │ │ │ strhne fp, [sp, #-120] @ 0xffffff88 │ │ │ │ strdeq r1, [r0, r8]! │ │ │ │ addeq pc, sp, r0, lsl #17 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ strbteq r6, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ @@ -27049,16 +27049,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq ip, r4, ip, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d3c88 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9798e1d4 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ umlalseq r0, r0, r0, r2 @ │ │ │ │ adcseq r0, r0, r0, lsr r4 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ strhne fp, [sp, #-120] @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmppne sp, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -27066,16 +27066,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq ip, r4, r4, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0350 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls sp, [r8, ip, lsl #28] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adcseq r0, r0, r0, lsr r4 │ │ │ │ @ instruction: 0x00b005d0 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdne pc, [sp, #-240] @ 0xffffff10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -27083,16 +27083,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq ip, [r4], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpne lr, r8, ror #6 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0178 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, r4, lsr #24] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b005d0 │ │ │ │ adcseq r0, r0, r0, ror r7 │ │ │ │ cmpne lr, r8, lsr r3 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27100,16 +27100,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0010 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, ip, asr #26] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r0, r0, r0, ror r7 │ │ │ │ adcseq r0, r0, r0, lsl r9 │ │ │ │ cmpne lr, r0, lsr r3 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27117,16 +27117,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d06b8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls sp, [r8, r4, ror #23] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adcseq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0x00b00ab0 │ │ │ │ cmpne lr, r8, lsr #14 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ strhne r3, [lr, #-48] @ 0xffffffd0 │ │ │ │ @@ -27134,16 +27134,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sp, r4, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d06b8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls sp, [r8, r4, ror #23] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00b00ab0 │ │ │ │ adcseq r0, r0, r0, asr ip │ │ │ │ cmpne lr, r8, lsr #14 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ strhne r3, [lr, #-48] @ 0xffffffd0 │ │ │ │ @@ -27151,16 +27151,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sp, r4, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x006f84d8 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d05f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, r4, lsr #17] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r0, r0, r0, asr ip │ │ │ │ @ instruction: 0x00b00df0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f8558 │ │ │ │ @@ -27168,16 +27168,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ smlaleq sp, r4, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0530 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, ip, ror #16] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b00df0 │ │ │ │ umlalseq r0, r0, r0, pc @ │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ strdne r0, [lr, #-40] @ 0xffffffd8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27185,16 +27185,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0b68 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798d634 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlalseq r0, r0, r0, pc @ │ │ │ │ adcseq r1, r0, r0, lsr r1 │ │ │ │ subseq r1, lr, #104, 2 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27202,16 +27202,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0ad8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, r4, lsl #15] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r1, r0, r0, lsr r1 │ │ │ │ @ instruction: 0x00b012d0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ asreq r9, r0, #20 │ │ │ │ addeq pc, sp, r8, ror #17 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r1, lr, #16 │ │ │ │ @@ -27219,16 +27219,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0910 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, ip, asr #8] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b012d0 │ │ │ │ adcseq r1, r0, r0, ror r4 │ │ │ │ cmpne lr, r8, ror r4 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27236,16 +27236,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d08d0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, ip, lsl #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r1, r0, r0, ror r4 │ │ │ │ adcseq r1, r0, r0, lsl r6 │ │ │ │ cmpne lr, r8, ror r4 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27253,16 +27253,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0f58 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls sp, [r8, r4, lsl #4] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r1, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x00b017b0 │ │ │ │ cmpne r1, r0, lsr #20 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ cmpne r1, r0, lsl #17 │ │ │ │ @@ -27270,16 +27270,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0e08 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798d354 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b017b0 │ │ │ │ adcseq r1, r0, r0, asr r9 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9ab8 │ │ │ │ @@ -27287,16 +27287,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d0c68 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798d134 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r1, r0, r0, asr r9 │ │ │ │ @ instruction: 0x00b01af0 │ │ │ │ cmppne r0, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27304,16 +27304,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1300 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798ce5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b01af0 │ │ │ │ umlalseq r1, r0, r0, ip │ │ │ │ cmppne r0, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27321,16 +27321,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sp, [r4], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d11a8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9798ccf4 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ umlalseq r1, r0, r0, ip │ │ │ │ adcseq r1, r0, r0, lsr lr │ │ │ │ cmpne r1, r8, ror #22 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ cmpne r1, r8, lsl #20 │ │ │ │ @@ -27338,16 +27338,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d11a8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9798ccf4 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ adcseq r1, r0, r0, lsr lr │ │ │ │ @ instruction: 0x00b01fd0 │ │ │ │ cmpne r1, r8, ror #22 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ cmpne r1, r8, lsl #20 │ │ │ │ @@ -27355,16 +27355,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x006f97b8 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d10e8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798cdb4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b01fd0 │ │ │ │ adcseq r2, r0, r0, ror r1 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f98f8 │ │ │ │ @@ -27372,16 +27372,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1020 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798cd7c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r2, r0, r0, ror r1 │ │ │ │ adcseq r2, r0, r0, lsl r3 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ cmppne r0, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27389,16 +27389,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1658 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r8, r4, lsl #22] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r2, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x00b024b0 │ │ │ │ subeq r2, lr, #168, 12 @ 0xa800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27406,16 +27406,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d14e0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798c9bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b024b0 │ │ │ │ adcseq r2, r0, r0, asr r6 │ │ │ │ cmpne r1, r8, asr sl │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #192, 10 @ 0x30000000 │ │ │ │ @@ -27423,16 +27423,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1b68 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798c634 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r2, r0, r0, asr r6 │ │ │ │ @ instruction: 0x00b027f0 │ │ │ │ cmpne r1, r8, lsr #21 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #208, 10 @ 0x34000000 │ │ │ │ @@ -27440,16 +27440,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1a10 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r8, ip, asr #14] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b027f0 │ │ │ │ umlalseq r2, r0, r0, r9 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9968 │ │ │ │ @@ -27457,16 +27457,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d18b0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls ip, [r8, ip, ror #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlalseq r2, r0, r0, r9 │ │ │ │ adcseq r2, r0, r0, lsr fp │ │ │ │ cmpne r0, r0, ror #23 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ @@ -27474,16 +27474,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1f60 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x9798c23c │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adcseq r2, r0, r0, lsr fp │ │ │ │ @ instruction: 0x00b02cd0 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ cmpne r0, r8, lsr r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -27491,16 +27491,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq sp, [r4], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1e28 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x9798c374 │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x00b02cd0 │ │ │ │ adcseq r2, r0, r0, ror lr │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpne r0, r8, ror #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -27508,16 +27508,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpne r0, r0, lsr r7 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de3c0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97983e9c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r2, r0, r0, ror lr │ │ │ │ adcseq r3, r0, r0, lsl r0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9718 │ │ │ │ @@ -27525,16 +27525,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001d1c88 │ │ │ │ - @ instruction: 0xf0f95814 │ │ │ │ + @ instruction: 0x9798c1d4 │ │ │ │ + ldmdacs ip!, {r3, r6, r8, sl, pc}^ │ │ │ │ adcseq r3, r0, r0, lsl r0 │ │ │ │ @ instruction: 0x00b031b0 │ │ │ │ cmpne lr, r0, lsl #30 │ │ │ │ lsreq r1, r0, #30 │ │ │ │ addeq pc, sp, r0, lsr #19 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r1, lr, #248 @ 0xf8 │ │ │ │ @@ -27542,16 +27542,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de3b8 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + ldrls r3, [r8, r4, ror #29] │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ @ instruction: 0x00b031b0 │ │ │ │ adcseq r3, r0, r0, asr r3 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ cmpne lr, r0, lsl #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x114e6d90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -27559,16 +27559,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de218 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r3, [r8, r4, asr #30] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adcseq r3, r0, r0, asr r3 │ │ │ │ @ instruction: 0x00b034f0 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpne lr, r8, lsl lr │ │ │ │ cmpne lr, r0, asr #32 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -27576,16 +27576,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x114e7b90 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de7c0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97983a9c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b034f0 │ │ │ │ umlalseq r3, r0, r0, r6 │ │ │ │ cmpne lr, r8, asr #22 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27593,16 +27593,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de6d8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r8, r4, lsl #23] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlalseq r3, r0, r0, r6 │ │ │ │ adcseq r3, r0, r0, lsr r8 │ │ │ │ cmpne lr, r0, asr #22 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27610,16 +27610,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de500 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x9798385c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adcseq r3, r0, r0, lsr r8 │ │ │ │ @ instruction: 0x00b039d0 │ │ │ │ cmpne pc, r0, lsl #18 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldrshne r1, [r0, #-136] @ 0xffffff78 │ │ │ │ @@ -27627,16 +27627,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de500 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x9798385c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00b039d0 │ │ │ │ adcseq r3, r0, r0, ror fp │ │ │ │ cmpne pc, r0, lsl #18 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ ldrshne r1, [r0, #-136] @ 0xffffff78 │ │ │ │ @@ -27644,16 +27644,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x006f8968 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de440 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798391c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r3, r0, r0, ror fp │ │ │ │ adcseq r3, r0, r0, lsl sp │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9208 │ │ │ │ @@ -27661,16 +27661,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001debf8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r8, r4, lsr #13] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r3, r0, r0, lsl sp │ │ │ │ @ instruction: 0x00b03eb0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ cmpne lr, r8, lsl #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27678,16 +27678,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dea30 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r8, ip, ror #14] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b03eb0 │ │ │ │ adcseq r4, r0, r0, asr r0 │ │ │ │ subeq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27695,16 +27695,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001de8b8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r8, r4, ror #11] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r4, r0, r0, asr r0 │ │ │ │ @ instruction: 0x00b041f0 │ │ │ │ cmpne r0, r8, asr #18 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq fp, r2, #184, 10 @ 0x2e000000 │ │ │ │ @@ -27712,16 +27712,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001def60 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798323c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b041f0 │ │ │ │ umlalseq r4, r0, r0, r3 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9258 │ │ │ │ @@ -27729,16 +27729,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001ded10 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r3, [r8, ip, asr #32] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlalseq r4, r0, r0, r3 │ │ │ │ adcseq r4, r0, r0, lsr r5 │ │ │ │ cmpne pc, r8, asr #30 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27746,16 +27746,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sp, [r4], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df3b8 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + ldrls r2, [r8, r4, ror #29] │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ adcseq r4, r0, r0, lsr r5 │ │ │ │ @ instruction: 0x00b046d0 │ │ │ │ cmpne pc, r8, lsl fp @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ smlaltbne fp, pc, r8, sp @ │ │ │ │ @@ -27763,16 +27763,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df3b8 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + ldrls r2, [r8, r4, ror #29] │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00b046d0 │ │ │ │ adcseq r4, r0, r0, ror r8 │ │ │ │ cmpne pc, r8, lsl fp @ │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ smlaltbne fp, pc, r8, sp @ │ │ │ │ @@ -27780,16 +27780,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x006f8ee8 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df2f8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r8, r4, lsr #31] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r4, r0, r0, ror r8 │ │ │ │ adcseq r4, r0, r0, lsl sl │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f8fd8 │ │ │ │ @@ -27797,16 +27797,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df230 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r8, ip, ror #30] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r4, r0, r0, lsl sl │ │ │ │ @ instruction: 0x00b04bb0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ cmpne pc, r0, lsl pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27814,16 +27814,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df068 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97982d34 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b04bb0 │ │ │ │ adcseq r4, r0, r0, asr sp │ │ │ │ subeq r0, r0, #104, 16 @ 0x680000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27831,16 +27831,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df728 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97982a74 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r4, r0, r0, asr sp │ │ │ │ @ instruction: 0x00b04ef0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9018 │ │ │ │ @@ -27848,16 +27848,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df600 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97982b5c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b04ef0 │ │ │ │ umlalseq r5, r0, r0, r0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006f9028 │ │ │ │ @@ -27865,16 +27865,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df7a8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97982af4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ umlalseq r5, r0, r0, r0 │ │ │ │ adcseq r5, r0, r0, lsr r2 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x006ee5f8 │ │ │ │ @@ -27882,16 +27882,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ ldrdeq sp, [r4], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df628 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97982b74 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r5, r0, r0, lsr r2 │ │ │ │ @ instruction: 0x00b053d0 │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ subne r5, r0, r8, ror pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27899,16 +27899,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df460 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798293c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b053d0 │ │ │ │ adcseq r5, r0, r0, ror r5 │ │ │ │ subeq r2, lr, #168, 12 @ 0xa800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -27916,16 +27916,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dfae8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979827b4 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r5, r0, r0, ror r5 │ │ │ │ adcseq r5, r0, r0, lsl r7 │ │ │ │ subne sp, r0, r8, ror #4 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #192, 10 @ 0x30000000 │ │ │ │ @@ -27933,16 +27933,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df970 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r8, ip, lsr #8] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r5, r0, r0, lsl r7 │ │ │ │ @ instruction: 0x00b058b0 │ │ │ │ strhne sp, [r0], #-40 @ 0xffffffd8 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq r2, lr, #208, 10 @ 0x34000000 │ │ │ │ @@ -27950,16 +27950,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001df818 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r8, r4, asr #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b058b0 │ │ │ │ adcseq r5, r0, r0, asr sl │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651c98 │ │ │ │ @@ -27967,16 +27967,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dfeb8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r2, [r8, r4, ror #7] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r5, r0, r0, asr sl │ │ │ │ @ instruction: 0x00b05bf0 │ │ │ │ subne r0, r0, r8, asr pc │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ @@ -27984,16 +27984,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dfd68 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x97982034 │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ @ instruction: 0x00b05bf0 │ │ │ │ umlalseq r5, r0, r0, sp │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ strhne r0, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -28001,16 +28001,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dfc30 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + ldrls r2, [r8, ip, ror #2] │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ umlalseq r5, r0, r0, sp │ │ │ │ adcseq r5, r0, r0, lsr pc │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ subne r0, r0, r0, ror #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -28018,16 +28018,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdne r2, [r0], #-64 @ 0xffffffc0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc1c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97981c94 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r5, r0, r0, lsr pc │ │ │ │ ldrsbeq r6, [r0], r0 @ │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651a48 │ │ │ │ @@ -28035,16 +28035,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc290 │ │ │ │ - @ instruction: 0xf0f95814 │ │ │ │ + ldrls r1, [r8, ip, asr #31] │ │ │ │ + ldmdacs ip!, {r3, r6, r8, sl, pc}^ │ │ │ │ ldrsbeq r6, [r0], r0 @ │ │ │ │ adcseq r6, r0, r0, ror r2 │ │ │ │ eorsne r3, ip, r0, asr #15 │ │ │ │ lsreq r1, r0, #30 │ │ │ │ addeq pc, sp, r8, lsl #21 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subseq r1, lr, #248 @ 0xf8 │ │ │ │ @@ -28052,16 +28052,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc140 │ │ │ │ - @ instruction: 0xf0fb1ac0 │ │ │ │ + @ instruction: 0x97981c1c │ │ │ │ + ldmdacs lr!, {r2, r3, r4, r7, r8, r9, sl, lr, pc}^ │ │ │ │ adcseq r6, r0, r0, ror r2 │ │ │ │ adcseq r6, r0, r0, lsl r4 │ │ │ │ @ instruction: 0x01a3fd20 │ │ │ │ eorsne r3, ip, r0, asr #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ eorsne r9, ip, r8, lsr #6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -28069,16 +28069,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc020 │ │ │ │ - @ instruction: 0xf0fbb7d8 │ │ │ │ + @ instruction: 0x97981d7c │ │ │ │ + ldmdacs lr!, {r2, r7, r9, fp, sp, lr}^ │ │ │ │ adcseq r6, r0, r0, lsl r4 │ │ │ │ @ instruction: 0x00b065b0 │ │ │ │ @ instruction: 0x01a42f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x103c93b0 │ │ │ │ @ instruction: 0x103c95d8 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ @@ -28086,16 +28086,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsne sl, ip, r0, ror fp │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc5c8 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97981894 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b065b0 │ │ │ │ adcseq r6, r0, r0, asr r7 │ │ │ │ eorsne sl, ip, r8, lsr #22 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28103,16 +28103,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc4e0 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979819bc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r6, r0, r0, asr r7 │ │ │ │ @ instruction: 0x00b068f0 │ │ │ │ eorsne sl, ip, r0, lsr #22 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28120,16 +28120,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dcb08 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97981654 │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00b068f0 │ │ │ │ umlalseq r6, r0, r0, sl │ │ │ │ eorsne sp, lr, r8, asr #4 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ eorsne r2, pc, r8, lsl pc @ │ │ │ │ @@ -28137,16 +28137,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dcb08 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97981654 │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ umlalseq r6, r0, r0, sl │ │ │ │ adcseq r6, r0, r0, lsr ip │ │ │ │ eorsne sp, lr, r8, asr #4 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ eorsne r2, pc, r8, lsl pc @ │ │ │ │ @@ -28154,16 +28154,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00650c98 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dca48 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97981714 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r6, r0, r0, lsr ip │ │ │ │ @ instruction: 0x00b06dd0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651538 │ │ │ │ @@ -28171,16 +28171,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc980 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x979814dc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b06dd0 │ │ │ │ adcseq r6, r0, r0, ror pc │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ eorsne sl, ip, r8, ror #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28188,16 +28188,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dc838 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r1, [r8, r4, ror #10] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r6, r0, r0, ror pc │ │ │ │ adcseq r7, r0, r0, lsl r1 │ │ │ │ subeq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28205,16 +28205,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sp, [r4], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dce40 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x9798131c │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r7, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x00b072b0 │ │ │ │ eorsne r2, pc, r8, ror #30 │ │ │ │ rsbeq r6, r6, r8, lsr #7 │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ adceq r1, lr, r4, lsl r6 │ │ │ │ subeq fp, r2, #184, 10 @ 0x2e000000 │ │ │ │ @@ -28222,16 +28222,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strheq sp, [r4], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dcd68 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97981034 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b072b0 │ │ │ │ adcseq r7, r0, r0, asr r4 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651588 │ │ │ │ @@ -28239,16 +28239,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd318 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r8, r4, asr #28] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r7, r0, r0, asr r4 │ │ │ │ @ instruction: 0x00b075f0 │ │ │ │ eorsne r3, lr, r8, ror r8 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28256,16 +28256,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ strdeq sp, [r4], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd140 │ │ │ │ - @ instruction: 0xf0c28a70 │ │ │ │ + @ instruction: 0x97980c1c │ │ │ │ + stmdacs r7, {r2, r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ @ instruction: 0x00b075f0 │ │ │ │ umlalseq r7, r0, r0, r7 │ │ │ │ mlasne lr, r0, lr, r4 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ @ instruction: 0x103eadf8 │ │ │ │ @@ -28273,16 +28273,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd140 │ │ │ │ - @ instruction: 0xf0c28aec │ │ │ │ + @ instruction: 0x97980c1c │ │ │ │ + stmdacs r7, {r4, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ umlalseq r7, r0, r0, r7 │ │ │ │ adcseq r7, r0, r0, lsr r9 │ │ │ │ mlasne lr, r0, lr, r4 │ │ │ │ rsbeq r8, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b828 │ │ │ │ @ instruction: 0x103eadf8 │ │ │ │ @@ -28290,16 +28290,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00651218 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd080 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97980ddc │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r7, r0, r0, lsr r9 │ │ │ │ @ instruction: 0x00b07ad0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651308 │ │ │ │ @@ -28307,16 +28307,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd038 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r8, r4, ror #26] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b07ad0 │ │ │ │ adcseq r7, r0, r0, ror ip │ │ │ │ rsbeq r3, r6, r4, asr lr │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ ldrdeq r8, [r9], r8 @ │ │ │ │ eorsne r3, lr, r0, asr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28324,16 +28324,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd670 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r8, ip, lsr #22] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r7, r0, r0, ror ip │ │ │ │ adcseq r7, r0, r0, lsl lr │ │ │ │ subeq r0, r0, #104, 16 @ 0x680000 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ @ instruction: 0x00ae13b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -28341,16 +28341,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, r4, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd530 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + ldrls r0, [r8, ip, ror #16] │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ adcseq r7, r0, r0, lsl lr │ │ │ │ @ instruction: 0x00b07fb0 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651348 │ │ │ │ @@ -28358,16 +28358,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sp, r4, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r2, -r8]! │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svcmi 0x001dd408 │ │ │ │ - @ instruction: 0xf0fbf838 │ │ │ │ + @ instruction: 0x97980954 │ │ │ │ + ldmdacs lr!, {r2, r5, r6, r8, sl, sp}^ │ │ │ │ @ instruction: 0x00b07fb0 │ │ │ │ adcseq r8, r0, r0, asr r1 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40f18 │ │ │ │ rsbeq r4, r6, r4, lsr fp │ │ │ │ svceq 0x00651358 │ │ │ │ @@ -31885,25 +31885,25 @@ │ │ │ │ strdeq fp, [r0, r8]! │ │ │ │ asreq r0, r0, #23 │ │ │ │ lsleq r7, r8, #6 │ │ │ │ roreq r0, r0, #4 │ │ │ │ lsreq r1, r0, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ asreq sl, r0, r8 │ │ │ │ - andeq fp, pc, r0, lsl #21 │ │ │ │ + andeq fp, pc, ip, ror sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r6, r8, #8 │ │ │ │ asreq r6, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ lsreq r0, r0, sl │ │ │ │ lsleq r2, r8, #21 │ │ │ │ lsleq r0, r8, r4 │ │ │ │ lsreq r7, r0, #13 │ │ │ │ - strbeq r4, [r4], #1400 @ 0x578 │ │ │ │ + strbeq r4, [r4], #1416 @ 0x588 │ │ │ │ lsleq r5, r0 @ │ │ │ │ lsreq r0, r0 @ │ │ │ │ roreq r0, r8, r3 │ │ │ │ asreq r7, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r1, r0, r6 │ │ │ │ lsleq r5, r8, #10 │ │ │ │ @@ -31933,15 +31933,15 @@ │ │ │ │ asreq sp, r8, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq sp, r0, #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01b1a8f8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01afe928 │ │ │ │ - ldrbeq r7, [r4], #16 │ │ │ │ + ldrbeq r7, [r4], #32 │ │ │ │ @ instruction: 0x01aaa0a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq fp, [sl, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aac858 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aab200 │ │ │ │ @@ -35237,15 +35237,15 @@ │ │ │ │ roreq r1, r8, #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r9, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ cmneq r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrbteq fp, [lr], #-32 @ 0xffffffe0 │ │ │ │ + ldrbteq fp, [lr], #-48 @ 0xffffffd0 │ │ │ │ orreq r0, r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ... │ │ │ │ strdeq r7, [r0, r8]! │ │ │ │ lsleq r7, r0, #22 │ │ │ │ lsreq r1, r0, #10 │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @@ -35281,17 +35281,17 @@ │ │ │ │ cmneq r0, r8, asr r2 │ │ │ │ cmneq r0, r8, ror #4 │ │ │ │ @ instruction: 0x01604398 │ │ │ │ cmneq r0, r8, lsl #7 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ ... │ │ │ │ rsbeq r3, r8, r8, lsl ip │ │ │ │ - @ instruction: 0xf7ae04c0 │ │ │ │ - @ instruction: 0xf7ae0b98 │ │ │ │ - @ instruction: 0xf7ae0af8 │ │ │ │ + @ instruction: 0xf78f04c0 │ │ │ │ + @ instruction: 0xf78f0b98 │ │ │ │ + @ instruction: 0xf78f0af8 │ │ │ │ rsbeq r3, r8, r0, lsr ip │ │ │ │ roreq r2, r8, #9 │ │ │ │ andeq r0, r0, pc │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ ... │ │ │ │ smlaltteq r5, r1, r8, fp │ │ │ │ andeq r1, r0, sp, lsl #6 │ │ │ │ @@ -38177,26 +38177,26 @@ │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ andeq fp, sp, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r3, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0xf7ae04c0 │ │ │ │ + @ instruction: 0xf78f04c0 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ cmneq r0, r8, asr #27 │ │ │ │ ... │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7ae0b98 │ │ │ │ + @ instruction: 0xf78f0b98 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ ldrdeq r2, [r0, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r1 │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7ae0af8 │ │ │ │ + @ instruction: 0xf78f0af8 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r1, r0, r1, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ @@ -41000,15 +41000,15 @@ │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ eorseq r9, r3, r8, asr #10 │ │ │ │ biceq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0x01221048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r2, r3, #65536 @ 0x10000 │ │ │ │ - sbceq r3, r6, #248, 24 @ 0xf800 │ │ │ │ + sbceq r3, r6, #0, 26 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ eorseq lr, r4, r0, asr #4 │ │ │ │ biceq r0, r0, r8, lsr #6 │ │ │ │ @@ -52922,15 +52922,15 @@ │ │ │ │ sbceq lr, r2, #5184 @ 0x1440 │ │ │ │ mvnseq r1, r8, lsl r2 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrbne fp, [fp, #1260]! @ 0x4ec │ │ │ │ subeq r2, r3, #65536 @ 0x10000 │ │ │ │ - sbceq r3, r6, #16, 26 @ 0x400 │ │ │ │ + sbceq r3, r6, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andpl r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adceq r0, lr, r4, asr r3 │ │ │ │ orreq r1, ip, #65536 @ 0x10000 │ │ │ │ strdeq r8, [r9], -r0 @ │ │ │ │ biceq r0, r0, r8, ror #6 │ │ │ │ @@ -53696,15 +53696,15 @@ │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldrsbeq r2, [r3], #-236 @ 0xffffff14 │ │ │ │ biceq r0, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x012dc120 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r2, r3, #65536 @ 0x10000 │ │ │ │ - sbceq r3, r6, #40, 26 @ 0xa00 │ │ │ │ + sbceq r3, r6, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ subseq r1, r3, r8, lsl #20 │ │ │ │ biceq r0, r0, r8, lsl #7 │ │ │ │ @@ -78405,15 +78405,15 @@ │ │ │ │ biceq r0, r0, r8, asr #30 │ │ │ │ @ instruction: 0x012d46e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ - sbceq r3, r6, #64, 26 @ 0x1000 │ │ │ │ + sbceq r3, r6, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adceq r0, lr, r4, asr r3 │ │ │ │ andeq pc, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r4, lsl #21 │ │ │ │ biceq r1, r0, r8 │ │ │ │ @ instruction: 0x012b4fa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -90485,21 +90485,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r5, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r3, r0, sp, r5 │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, r8, lsl r3 │ │ │ │ + bicspl r3, r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0103f4b8 │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, ip, asr #6 │ │ │ │ + bicspl r3, r7, r4, asr r3 │ │ │ │ svceq 0x00c2f801 │ │ │ │ subeq ip, r6, r8, lsr #9 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ strdeq r1, [r4, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r5, #196, 26 @ 0x3100 │ │ │ │ cmppeq r5, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ @@ -100175,15 +100175,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrhpl r3, [r7, #56] @ 0x38 │ │ │ │ + bicspl r3, r7, r0, asr #7 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq sp, r2, r0, lsl #18 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r6, #148, 4 @ 0x40000009 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -111671,21 +111671,21 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq pc, r6, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r4, r8, r8, sl │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, ip, ror #7 │ │ │ │ + ldrshpl r3, [r7, #52] @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r4, r8, ror #30 │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, ip, lsl r4 │ │ │ │ + bicspl r3, r7, r4, lsr #8 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x004e4e9c │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ teqeq r3, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq pc, r6, #108, 18 @ 0x1b0000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -117347,15 +117347,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r1, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r5, -r0] │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, r0, lsl #9 │ │ │ │ + bicspl r3, r7, r8, lsl #9 │ │ │ │ svceq 0x00c0f809 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r5, #228, 14 @ 0x3900000 │ │ │ │ svceq 0x00c0f809 │ │ │ │ @@ -117839,15 +117839,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r6, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01200828 │ │ │ │ - ldrhpl r3, [r7, #72] @ 0x48 │ │ │ │ + bicspl r3, r7, r0, asr #9 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, r8, asr #17 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ teqeq r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq lr, r9, #180, 18 @ 0x2d0000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -117857,15 +117857,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq pc, r9, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, ip, ror #9 │ │ │ │ + ldrshpl r3, [r7, #68] @ 0x44 │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r4, #116, 14 @ 0x1d00000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -118096,15 +118096,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq lr, r9, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r5, r8, lr, r0 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - bicspl r3, r7, ip, lsr r5 │ │ │ │ + bicspl r3, r7, r4, asr #10 │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r5, #196, 4 @ 0x4000000c │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -118869,41 +118869,41 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, r4, #156, 22 @ 0x27000 │ │ │ │ svceq 0x00c13801 │ │ │ │ subeq ip, r6, r4, asr #14 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0x01239b68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #12, 12 @ 0xc00000 │ │ │ │ + addseq pc, r7, #20, 12 @ 0x1400000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r4, lsl r1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, #84, 20 @ 0x54000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, r8, asr #17 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ teqeq r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq lr, r9, #124, 26 @ 0x1f00 │ │ │ │ subeq r0, r3, #1600 @ 0x640 │ │ │ │ - sbceq r8, r2, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq r8, r2, #184, 14 @ 0x2e00000 │ │ │ │ strhne r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strne ip, [r9], -r0, lsl #26 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r4, lsl r1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r6, #76 @ 0x4c │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ - sbceq r7, r2, #72 @ 0x48 │ │ │ │ + sbceq r7, r2, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ subeq r4, fp, #128, 16 @ 0x800000 │ │ │ │ rsbeq ip, r8, fp, lsl #24 │ │ │ │ andeq r1, r0, r1, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ @@ -119078,15 +119078,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [r8], #-1052 @ 0xfffffbe4 │ │ │ │ svceq 0x00c13801 │ │ │ │ subeq ip, r6, r4, asr #14 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0x01239b68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #228, 12 @ 0xe400000 │ │ │ │ + addseq pc, r7, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r5, r8, ip, r1 │ │ │ │ andmi r0, r0, r0, lsr r1 │ │ │ │ mulcc r0, r9, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x1609cdd0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -119227,15 +119227,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r5, r0, #248, 30 @ 0x3e0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ strheq r0, [sp], #-112 @ 0xffffff90 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ ldrdeq r7, [r6, -r8]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #108, 16 @ 0x6c0000 │ │ │ │ + addseq pc, r7, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r5, -r8] │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq sp, r2, fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -119274,21 +119274,21 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [r8], #-1172 @ 0xfffffb6c │ │ │ │ svceq 0x00c03801 │ │ │ │ ldrdeq r4, [r3], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #180, 16 @ 0xb40000 │ │ │ │ + addseq pc, r7, #188, 16 @ 0xbc0000 │ │ │ │ svceq 0x00c13801 │ │ │ │ subeq sl, ip, r0, ror #23 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012271a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #196, 16 @ 0xc40000 │ │ │ │ + addseq pc, r7, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01051f98 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r6, r0, #136 @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -119298,15 +119298,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r6, r0, #144 @ 0x90 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ subeq r0, sp, r8, ror r2 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01269a70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #244, 14 @ 0x3d00000 │ │ │ │ + addseq pc, r7, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r0, lsl r0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x1609d374 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ @@ -119357,21 +119357,21 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strne sp, [r9], -r4, lsl #9 │ │ │ │ svceq 0x00c03801 │ │ │ │ ldrdeq r4, [r3], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #60, 16 @ 0x3c0000 │ │ │ │ + addseq pc, r7, #68, 16 @ 0x440000 │ │ │ │ svceq 0x00c23801 │ │ │ │ strdeq r9, [sp], #-48 @ 0xffffffd0 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ smlawteq r2, r0, r4, r4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #76, 16 @ 0x4c0000 │ │ │ │ + addseq pc, r7, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ biceq r0, r0, r8, asr #3 │ │ │ │ ldrdeq fp, [ip, -r0]! │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ eorpl r6, r0, #32, 2 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -119417,15 +119417,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r3, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r4, lsl r1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, ip, #108, 6 @ 0xb0000001 │ │ │ │ + addseq r7, ip, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c0d801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sp, [r8], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -119447,27 +119447,27 @@ │ │ │ │ subeq r1, r2, #16, 6 @ 0x40000000 │ │ │ │ strne sp, [r9], -r4, ror #14 │ │ │ │ svceq 0x00c03801 │ │ │ │ ldrdeq r4, [r3], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, ip, #4, 8 @ 0x4000000 │ │ │ │ + addseq r7, ip, #12, 8 @ 0xc000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, r8, lsl #25 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ teqeq r2, r0, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq lr, r9, #12, 14 @ 0x300000 │ │ │ │ addeq r3, r2, r1, lsl #16 │ │ │ │ subeq r2, sp, ip, lsr #8 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01223098 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, ip, #20, 8 @ 0x14000000 │ │ │ │ + addseq r7, ip, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r6, r0, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -119519,21 +119519,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq lr, r9, #36, 14 @ 0x900000 │ │ │ │ subeq r3, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #252, 8 @ 0xfc000000 │ │ │ │ + addseq pc, r7, #4, 10 @ 0x1000000 │ │ │ │ subeq r3, r1, r1, lsl #16 │ │ │ │ subeq r7, r5, r4, ror r9 │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq pc, r7, #12, 10 @ 0x3000000 │ │ │ │ + addseq pc, r7, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r6, r0, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -119567,21 +119567,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r1, #88, 30 @ 0x160 │ │ │ │ subeq r3, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #44, 10 @ 0xb000000 │ │ │ │ + addseq pc, r7, #52, 10 @ 0xd000000 │ │ │ │ subeq r3, r1, r1, lsl #16 │ │ │ │ subeq r7, r5, r4, ror r9 │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq pc, r7, #60, 10 @ 0xf000000 │ │ │ │ + addseq pc, r7, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ biceq r0, r0, r8, asr #3 │ │ │ │ ldrdeq fp, [ip, -r0]! │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ eorpl r6, r0, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -138279,15 +138279,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r8, r4 │ │ │ │ biceq r1, r0, r8, lsl #10 │ │ │ │ strbteq sp, [ip], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r2, r3, #65536 @ 0x10000 │ │ │ │ - adcseq ip, r9, #40, 22 @ 0xa000 │ │ │ │ + adcseq ip, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01064898 │ │ │ │ biceq r0, r0, r8, lsr #6 │ │ │ │ @@ -138790,22 +138790,22 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andmi r0, r0, pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strne r8, [r2], -r8, lsl #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r5, r0, [r6] │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strne r8, [r2], -r8, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r0, r5 │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ ... │ │ │ │ - andseq r8, pc, fp, lsl #16 │ │ │ │ + eoreq r8, r5, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x160288d0 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -138844,21 +138844,21 @@ │ │ │ │ teqeq r5, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r6, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - strbteq ip, [pc], #-1264 @ 1065168 <__bss_end__@@Base+0x20839c> │ │ │ │ + strbteq ip, [pc], #-1280 @ 1065168 <__bss_end__@@Base+0x20839c> │ │ │ │ @ instruction: 0x160289b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r1, r5 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - strbteq ip, [pc], #-1280 @ 1065180 <__bss_end__@@Base+0x2083b4> │ │ │ │ + strbteq ip, [pc], #-1296 @ 1065180 <__bss_end__@@Base+0x2083b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01065198 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andcc r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ eoreq r0, r3, fp │ │ │ │ @@ -138881,229 +138881,229 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x16028a3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r5, #200, 18 @ 0x320000 │ │ │ │ + subpl lr, r5, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r5, #176, 20 @ 0xb0000 │ │ │ │ + subpl lr, r5, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r5, #164, 22 @ 0x29000 │ │ │ │ + subpl lr, r5, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r5, #156, 24 @ 0x9c00 │ │ │ │ + subpl lr, r5, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, pc, r5 @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r5, #188, 26 @ 0x2f00 │ │ │ │ + subpl lr, r5, #196, 26 @ 0x3100 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq lr, [pc], #-1240 @ 106526c <__bss_end__@@Base+0x2084a0> │ │ │ │ + strbteq lr, [pc], #-1256 @ 106526c <__bss_end__@@Base+0x2084a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq lr, [pc], #-1720 @ 1065284 <__bss_end__@@Base+0x2084b8> │ │ │ │ + strbteq lr, [pc], #-1736 @ 1065284 <__bss_end__@@Base+0x2084b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq lr, [pc], #-2656 @ 106529c <__bss_end__@@Base+0x2084d0> │ │ │ │ + strbteq lr, [pc], #-2672 @ 106529c <__bss_end__@@Base+0x2084d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq lr, [pc], #-3160 @ 10652b4 <__bss_end__@@Base+0x2084e8> │ │ │ │ + strbteq lr, [pc], #-3176 @ 10652b4 <__bss_end__@@Base+0x2084e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r7, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq pc, [pc], #-336 @ 10652cc <__bss_end__@@Base+0x208500> @ │ │ │ │ + strbteq pc, [pc], #-352 @ 10652cc <__bss_end__@@Base+0x208500> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq pc, [pc], #-1160 @ 10652e4 <__bss_end__@@Base+0x208518> @ │ │ │ │ + strbteq pc, [pc], #-1176 @ 10652e4 <__bss_end__@@Base+0x208518> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq pc, [pc], #-1712 @ 10652fc <__bss_end__@@Base+0x208530> @ │ │ │ │ + strbteq pc, [pc], #-1728 @ 10652fc <__bss_end__@@Base+0x208530> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r6, r8, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq pc, [pc], #-2856 @ 1065314 <__bss_end__@@Base+0x208548> @ │ │ │ │ + strbteq pc, [pc], #-2872 @ 1065314 <__bss_end__@@Base+0x208548> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - strbteq pc, [pc], #-3504 @ 106532c <__bss_end__@@Base+0x208560> @ │ │ │ │ + strbteq pc, [pc], #-3520 @ 106532c <__bss_end__@@Base+0x208560> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r6, r7, r8, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-112 @ 0xffffff90 │ │ │ │ + ldrbteq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-768 @ 0xfffffd00 │ │ │ │ + ldrbteq r0, [r0], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r8, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-1504 @ 0xfffffa20 │ │ │ │ + ldrbteq r0, [r0], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r4, lsl r1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r6, #252, 28 @ 0xfc0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-2088 @ 0xfffff7d8 │ │ │ │ + ldrbteq r0, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-2536 @ 0xfffff618 │ │ │ │ + ldrbteq r0, [r0], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-3136 @ 0xfffff3c0 │ │ │ │ + ldrbteq r0, [r0], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r8, r9, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r0], #-4056 @ 0xfffff028 │ │ │ │ + ldrbteq r0, [r0], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r9, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r0], #-600 @ 0xfffffda8 │ │ │ │ + ldrbteq r1, [r0], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r0], #-1248 @ 0xfffffb20 │ │ │ │ + ldrbteq r1, [r0], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r4, #172, 24 @ 0xac00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r0], #-2008 @ 0xfffff828 │ │ │ │ + ldrbteq r1, [r0], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbteq r1, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r0], #-3512 @ 0xfffff248 │ │ │ │ + ldrbteq r1, [r0], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-208 @ 0xffffff30 │ │ │ │ + ldrbteq r2, [r0], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-944 @ 0xfffffc50 │ │ │ │ + ldrbteq r2, [r0], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r7, r9, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrbteq r2, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-2048 @ 0xfffff800 │ │ │ │ + ldrbteq r2, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-2720 @ 0xfffff560 │ │ │ │ + ldrbteq r2, [r0], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ + ldrbteq r2, [r0], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r4, #44 @ 0x2c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r0], #-4000 @ 0xfffff060 │ │ │ │ + ldrbteq r2, [r0], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r8, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-544 @ 0xfffffde0 │ │ │ │ + ldrbteq r3, [r0], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139113,111 +139113,111 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01287038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r8, lr, #108, 12 @ 0x6c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-1128 @ 0xfffffb98 │ │ │ │ + ldrbteq r3, [r0], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-1712 @ 0xfffff950 │ │ │ │ + ldrbteq r3, [r0], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r5, #4, 30 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-2296 @ 0xfffff708 │ │ │ │ + ldrbteq r3, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r7, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ + ldrbteq r3, [r0], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r4, #252, 20 @ 0xfc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r7, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-3464 @ 0xfffff278 │ │ │ │ + ldrbteq r3, [r0], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r0], #-4048 @ 0xfffff030 │ │ │ │ + ldrbteq r3, [r0], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r4, #92, 26 @ 0x1700 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r8, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-536 @ 0xfffffde8 │ │ │ │ + ldrbteq r4, [r0], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-1120 @ 0xfffffba0 │ │ │ │ + ldrbteq r4, [r0], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-1704 @ 0xfffff958 │ │ │ │ + ldrbteq r4, [r0], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r8, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-2288 @ 0xfffff710 │ │ │ │ + ldrbteq r4, [r0], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-2872 @ 0xfffff4c8 │ │ │ │ + ldrbteq r4, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r7, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-3456 @ 0xfffff280 │ │ │ │ + ldrbteq r4, [r0], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r0], #-4040 @ 0xfffff038 │ │ │ │ + ldrbteq r4, [r0], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-528 @ 0xfffffdf0 │ │ │ │ + ldrbteq r5, [r0], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r4, lsl r1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139233,21 +139233,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ smlawteq r8, r8, r2, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, ip, lsr #25 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-1112 @ 0xfffffba8 │ │ │ │ + ldrbteq r5, [r0], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-1696 @ 0xfffff960 │ │ │ │ + ldrbteq r5, [r0], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139257,183 +139257,183 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01287038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #236, 30 @ 0x3b0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-2280 @ 0xfffff718 │ │ │ │ + ldrbteq r5, [r0], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r9, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ + ldrbteq r5, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #52, 22 @ 0xd000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r8, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-3448 @ 0xfffff288 │ │ │ │ + ldrbteq r5, [r0], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r0], #-4032 @ 0xfffff040 │ │ │ │ + ldrbteq r5, [r0], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, r4, asr r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbteq r6, [r0], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + ldrbteq r6, [r0], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, r4, lsl r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-1688 @ 0xfffff968 │ │ │ │ + ldrbteq r6, [r0], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-2272 @ 0xfffff720 │ │ │ │ + ldrbteq r6, [r0], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #36, 26 @ 0x900 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbteq r6, [r0], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-3440 @ 0xfffff290 │ │ │ │ + ldrbteq r6, [r0], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #204, 4 @ 0xc000000c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r0], #-4024 @ 0xfffff048 │ │ │ │ + ldrbteq r6, [r0], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-512 @ 0xfffffe00 │ │ │ │ + ldrbteq r7, [r0], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmppeq r4, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r8, r9, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ + ldrbteq r7, [r0], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r7, r8, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-1680 @ 0xfffff970 │ │ │ │ + ldrbteq r7, [r0], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #100, 26 @ 0x1900 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-2264 @ 0xfffff728 │ │ │ │ + ldrbteq r7, [r0], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbteq r7, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsbeq r3, [ip, #-4] │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r0], #-3488 @ 0xfffff260 │ │ │ │ + ldrbteq r7, [r0], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r0], #-176 @ 0xffffff50 │ │ │ │ + ldrbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x015c3094 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r0], #-896 @ 0xfffffc80 │ │ │ │ + ldrbteq r8, [r0], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ + ldrbteq r8, [r0], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139443,75 +139443,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r2, r7, #236, 22 @ 0x3b000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r0], #-2624 @ 0xfffff5c0 │ │ │ │ + ldrbteq r8, [r0], #-2640 @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r8, r9, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r0], #-3360 @ 0xfffff2e0 │ │ │ │ + ldrbteq r8, [r0], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #164, 26 @ 0x2900 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r9, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-128 @ 0xffffff80 │ │ │ │ + ldrbteq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ + ldrbteq r9, [r0], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsheq r2, [ip, #-204] @ 0xffffff34 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-1784 @ 0xfffff908 │ │ │ │ + ldrbteq r9, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r7, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-2528 @ 0xfffff620 │ │ │ │ + ldrbteq r9, [r0], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, ip, lsr sp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-3168 @ 0xfffff3a0 │ │ │ │ + ldrbteq r9, [r0], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r0], #-3888 @ 0xfffff0d0 │ │ │ │ + ldrbteq r9, [r0], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139521,75 +139521,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r4, #164, 26 @ 0x2900 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r8, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-432 @ 0xfffffe50 │ │ │ │ + ldrbteq sl, [r0], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ + ldrbteq sl, [r0], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, r4, #236, 2 @ 0x3b │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r9, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-1736 @ 0xfffff938 │ │ │ │ + ldrbteq sl, [r0], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ + ldrbteq sl, [r0], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, ip, lsr #15 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-3040 @ 0xfffff420 │ │ │ │ + ldrbteq sl, [r0], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r8, r9, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r0], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrbteq sl, [r0], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r4, #76, 20 @ 0x4c000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r9, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r0], #-232 @ 0xffffff18 │ │ │ │ + ldrbteq fp, [r0], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r0], #-1008 @ 0xfffffc10 │ │ │ │ + ldrbteq fp, [r0], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139599,21 +139599,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r5, #28, 14 @ 0x700000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r8, r9, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r0], #-1904 @ 0xfffff890 │ │ │ │ + ldrbteq fp, [r0], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r9, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r0], #-2672 @ 0xfffff590 │ │ │ │ + ldrbteq fp, [r0], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139623,21 +139623,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #188, 2 @ 0x2f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r0], #-3784 @ 0xfffff138 │ │ │ │ + ldrbteq fp, [r0], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r0], #-488 @ 0xfffffe18 │ │ │ │ + ldrbteq ip, [r0], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139647,129 +139647,129 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r4, #140, 20 @ 0x8c000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r7, r8, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r0], #-1240 @ 0xfffffb28 │ │ │ │ + ldrbteq ip, [r0], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r6, r8, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r0], #-2008 @ 0xfffff828 │ │ │ │ + ldrbteq ip, [r0], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r5, #196, 18 @ 0x310000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ + ldrbteq ip, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r0], #-3344 @ 0xfffff2f0 │ │ │ │ + ldrbteq ip, [r0], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r1, #76, 24 @ 0x4c00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-40 @ 0xffffffd8 │ │ │ │ + ldrbteq sp, [r0], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-680 @ 0xfffffd58 │ │ │ │ + ldrbteq sp, [r0], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r7, r7, #76, 4 @ 0xc0000004 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbteq sp, [r0], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r8, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-1904 @ 0xfffff890 │ │ │ │ + ldrbteq sp, [r0], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r4, #84, 28 @ 0x540 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-2752 @ 0xfffff540 │ │ │ │ + ldrbteq sp, [r0], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-3200 @ 0xfffff380 │ │ │ │ + ldrbteq sp, [r0], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, r9, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r0], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrbteq sp, [r0], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r8, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r0], #-384 @ 0xfffffe80 │ │ │ │ + ldrbteq lr, [r0], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + ldrbteq lr, [r0], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r7, r7, #252, 10 @ 0x3f000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r8, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ + ldrbteq lr, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r6, -r0] │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r0], #-2040 @ 0xfffff808 │ │ │ │ + ldrbteq lr, [r0], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139779,75 +139779,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sl, fp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r0], #-3920 @ 0xfffff0b0 │ │ │ │ + ldrbteq lr, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r0 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-1112 @ 0xfffffba8 @ │ │ │ │ + ldrbteq pc, [r0], #-1128 @ 0xfffffb98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r2, r5, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-1704 @ 0xfffff958 @ │ │ │ │ + ldrbteq pc, [r0], #-1720 @ 0xfffff948 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r8, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-2160 @ 0xfffff790 @ │ │ │ │ + ldrbteq pc, [r0], #-2176 @ 0xfffff780 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, r4, #164, 30 @ 0x290 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-2600 @ 0xfffff5d8 @ │ │ │ │ + ldrbteq pc, [r0], #-2616 @ 0xfffff5c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-2984 @ 0xfffff458 @ │ │ │ │ + ldrbteq pc, [r0], #-3000 @ 0xfffff448 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #60, 2 │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r7, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-3408 @ 0xfffff2b0 @ │ │ │ │ + ldrbteq pc, [r0], #-3424 @ 0xfffff2a0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r0], #-3752 @ 0xfffff158 @ │ │ │ │ + ldrbteq pc, [r0], #-3768 @ 0xfffff148 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139857,21 +139857,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r4, #172, 22 @ 0x2b000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r6, r9, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r1], #-88 @ 0xffffffa8 │ │ │ │ + ldrbteq r0, [r1], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r8, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r1], #-664 @ 0xfffffd68 │ │ │ │ + ldrbteq r0, [r1], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139881,57 +139881,57 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, ip, lsl #18 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r1], #-1224 @ 0xfffffb38 │ │ │ │ + ldrbteq r0, [r1], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r1], #-2272 @ 0xfffff720 │ │ │ │ + ldrbteq r0, [r1], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r5, #68, 20 @ 0x44000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r1], #-1152 @ 0xfffffb80 │ │ │ │ + ldrbteq r1, [r1], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r6, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r1], #-1696 @ 0xfffff960 │ │ │ │ + ldrbteq r1, [r1], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #44, 22 @ 0xb000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r1], #-2168 @ 0xfffff788 │ │ │ │ + ldrbteq r1, [r1], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r1], #-2704 @ 0xfffff570 │ │ │ │ + ldrbteq r1, [r1], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139941,15 +139941,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi fp, r3, #240, 26 @ 0x3c00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r8, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r1], #-888 @ 0xfffffc88 │ │ │ │ + ldrbteq r2, [r1], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139965,15 +139965,15 @@ │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi ip, r3, #84, 4 @ 0x40000005 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ + ldrbteq r2, [r1], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139983,105 +139983,105 @@ │ │ │ │ bllt ffdbb770 <_edata@@Base+0xe3fbb770> │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi lr, r3, #96, 6 @ 0x80000001 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r6, r8, r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r1], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbteq r2, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r1], #-3720 @ 0xfffff178 │ │ │ │ + ldrbteq r2, [r1], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, fp, r6 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r1], #-64 @ 0xffffffc0 │ │ │ │ + ldrbteq r3, [r1], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r6, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r1], #-624 @ 0xfffffd90 │ │ │ │ + ldrbteq r3, [r1], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andseq lr, pc, #76, 6 @ 0x30000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r1], #-1192 @ 0xfffffb58 │ │ │ │ + ldrbteq r3, [r1], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, r8, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ + ldrbteq r3, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #92, 12 @ 0x5c00000 │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r6, r8, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r1], #-3760 @ 0xfffff150 │ │ │ │ + ldrbteq r3, [r1], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r1], #-2784 @ 0xfffff520 │ │ │ │ + ldrbteq r4, [r1], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r4, #172, 12 @ 0xac00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r1], #-3232 @ 0xfffff360 │ │ │ │ + ldrbteq r4, [r1], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ + ldrbteq r4, [r1], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r4, #236, 26 @ 0x3b00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r6, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r1], #-3072 @ 0xfffff400 │ │ │ │ + ldrbteq r5, [r1], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r1], #-2048 @ 0xfffff800 │ │ │ │ + ldrbteq r6, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140091,21 +140091,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #252, 12 @ 0xfc00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r1], #-2520 @ 0xfffff628 │ │ │ │ + ldrbteq r6, [r1], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ + ldrbteq r6, [r1], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140115,75 +140115,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r1, #228, 30 @ 0x390 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r7, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r1], #-3952 @ 0xfffff090 │ │ │ │ + ldrbteq r6, [r1], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r1], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbteq r7, [r1], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r4, #108 @ 0x6c │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r8, r9, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r1], #-2184 @ 0xfffff778 │ │ │ │ + ldrbteq r7, [r1], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r6, r7, r8, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r1], #-3200 @ 0xfffff380 │ │ │ │ + ldrbteq r7, [r1], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r6, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r1], #-80 @ 0xffffffb0 │ │ │ │ + ldrbteq r9, [r1], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r5, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r1], #-3728 @ 0xfffff170 │ │ │ │ + ldrbteq r9, [r1], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-280 @ 0xfffffee8 │ │ │ │ + ldrbteq sl, [r1], #-296 @ 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r5, #68, 30 @ 0x110 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-728 @ 0xfffffd28 │ │ │ │ + ldrbteq sl, [r1], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbteq sl, [r1], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140193,75 +140193,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #156, 12 @ 0x9c00000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ + ldrbteq sl, [r1], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-2792 @ 0xfffff518 │ │ │ │ + ldrbteq sl, [r1], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #228, 26 @ 0x3900 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrbteq sl, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r7, r8, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-576 @ 0xfffffdc0 │ │ │ │ + ldrbteq fp, [r1], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, r4, ror lr │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r6, r7, r9, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ + ldrbteq fp, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r7, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-2264 @ 0xfffff728 │ │ │ │ + ldrbteq fp, [r1], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrheq r2, [ip, #-228] @ 0xffffff1c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-2920 @ 0xfffff498 │ │ │ │ + ldrbteq fp, [r1], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-3632 @ 0xfffff1d0 │ │ │ │ + ldrbteq fp, [r1], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140271,129 +140271,129 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #60, 12 @ 0x3c00000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r1], #-4080 @ 0xfffff010 │ │ │ │ + ldrbteq ip, [r1], #-0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-504 @ 0xfffffe08 │ │ │ │ + ldrbteq ip, [r1], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r5, #68, 2 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-896 @ 0xfffffc80 │ │ │ │ + ldrbteq ip, [r1], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r9, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-1424 @ 0xfffffa70 │ │ │ │ + ldrbteq ip, [r1], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r5, #108, 30 @ 0x1b0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ + ldrbteq ip, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ + ldrbteq ip, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andseq sp, pc, #36, 10 @ 0x9000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-3184 @ 0xfffff390 │ │ │ │ + ldrbteq ip, [r1], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r1], #-3816 @ 0xfffff118 │ │ │ │ + ldrbteq ip, [r1], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r4, #188, 30 @ 0x2f0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r1], #-328 @ 0xfffffeb8 │ │ │ │ + ldrbteq sp, [r1], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r7, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ + ldrbteq sp, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andseq sp, pc, #124, 12 @ 0x7c00000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbteq sp, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r1], #-3552 @ 0xfffff220 @ │ │ │ │ + ldrbteq pc, [r1], #-3568 @ 0xfffff210 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r7, r7, #172, 2 @ 0x2b │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r2], #-544 @ 0xfffffde0 │ │ │ │ + ldrbteq r0, [r2], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r3, r6, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r2], #-1160 @ 0xfffffb78 │ │ │ │ + ldrbteq r0, [r2], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140403,21 +140403,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01283638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r1, #84, 26 @ 0x1500 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r2], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbteq r0, [r2], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r2], #-3184 @ 0xfffff390 │ │ │ │ + ldrbteq r0, [r2], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140427,75 +140427,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01283f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq pc, r1, #116, 4 @ 0x40000007 │ │ │ │ svceq 0x00c11801 │ │ │ │ ldmibne r8, {r3, r7, r8, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-232 @ 0xffffff18 │ │ │ │ + ldrbteq r1, [r2], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-632 @ 0xfffffd88 │ │ │ │ + ldrbteq r1, [r2], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r4, #252, 30 @ 0x3f0 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r8, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-1008 @ 0xfffffc10 │ │ │ │ + ldrbteq r1, [r2], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-1464 @ 0xfffffa48 │ │ │ │ + ldrbteq r1, [r2], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andseq sp, pc, #60, 12 @ 0x3c00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r7, r8, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-1792 @ 0xfffff900 │ │ │ │ + ldrbteq r1, [r2], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r7, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-2464 @ 0xfffff660 │ │ │ │ + ldrbteq r1, [r2], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r4, #252, 30 @ 0x3f0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbteq r1, [r2], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ + ldrbteq r1, [r2], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140505,21 +140505,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01283638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r1, #244, 24 @ 0xf400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-3448 @ 0xfffff288 │ │ │ │ + ldrbteq r1, [r2], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r2], #-3808 @ 0xfffff120 │ │ │ │ + ldrbteq r1, [r2], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140529,99 +140529,99 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01283f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r1, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-104 @ 0xffffff98 │ │ │ │ + ldrbteq r2, [r2], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-792 @ 0xfffffce8 │ │ │ │ + ldrbteq r2, [r2], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, r4, #220, 18 @ 0x370000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrbteq r2, [r2], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r9, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-1600 @ 0xfffff9c0 │ │ │ │ + ldrbteq r2, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r4, #12, 6 @ 0x30000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-2008 @ 0xfffff828 │ │ │ │ + ldrbteq r2, [r2], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r6, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ + ldrbteq r2, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r2, r3, #140, 28 @ 0x8c0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r6, r7, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-2656 @ 0xfffff5a0 │ │ │ │ + ldrbteq r2, [r2], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-3032 @ 0xfffff428 │ │ │ │ + ldrbteq r2, [r2], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r8, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ + ldrbteq r2, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r2], #-720 @ 0xfffffd30 │ │ │ │ + ldrbteq r3, [r2], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r2], #-1432 @ 0xfffffa68 │ │ │ │ + ldrbteq r3, [r2], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r2], #-2128 @ 0xfffff7b0 │ │ │ │ + ldrbteq r3, [r2], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140631,23 +140631,23 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r3, r8, #12, 16 @ 0xc0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r6, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r2], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbteq r3, [r2], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01066f98 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r9, r8, #152, 18 @ 0x260000 │ │ │ │ + subpl r9, r8, #160, 18 @ 0x280000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r0, r9, #60, 22 @ 0xf000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -140655,75 +140655,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01283f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r0, r9, #28, 16 @ 0x1c0000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r6, r7, r9, sl, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-904 @ 0xfffffc78 │ │ │ │ + ldrbteq r4, [r2], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r6, r7, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-1360 @ 0xfffffab0 │ │ │ │ + ldrbteq r4, [r2], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r5, #164, 2 @ 0x29 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-1952 @ 0xfffff860 │ │ │ │ + ldrbteq r4, [r2], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r4, r5, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-2400 @ 0xfffff6a0 │ │ │ │ + ldrbteq r4, [r2], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq pc, r4, #156, 12 @ 0x9c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r7, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-3248 @ 0xfffff350 │ │ │ │ + ldrbteq r4, [r2], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r7, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r2], #-4048 @ 0xfffff030 │ │ │ │ + ldrbteq r4, [r2], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andseq sp, pc, #108, 18 @ 0x1b0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r2], #-3160 @ 0xfffff3a8 │ │ │ │ + ldrbteq r5, [r2], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r7, r9, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r2], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq r5, [r2], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140733,21 +140733,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #244, 10 @ 0x3d000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r8, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r2], #-3864 @ 0xfffff0e8 │ │ │ │ + ldrbteq r5, [r2], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r2], #-128 @ 0xffffff80 │ │ │ │ + ldrbteq r6, [r2], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140757,21 +140757,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r2, #36, 12 @ 0x2400000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r2], #-472 @ 0xfffffe28 │ │ │ │ + ldrbteq r6, [r2], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r6, r7, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r2], #-832 @ 0xfffffcc0 │ │ │ │ + ldrbteq r6, [r2], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140787,15 +140787,15 @@ │ │ │ │ andne r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ addsmi r1, r7, #180, 14 @ 0x2d00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r2, r6, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r2], #-2960 @ 0xfffff470 │ │ │ │ + ldrbteq r6, [r2], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140805,75 +140805,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq sp, pc, #108, 30 @ 0x1b0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r2], #-2168 @ 0xfffff788 │ │ │ │ + ldrbteq r7, [r2], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r2], #-2728 @ 0xfffff558 │ │ │ │ + ldrbteq r7, [r2], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r5, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r2], #-3176 @ 0xfffff398 │ │ │ │ + ldrbteq r7, [r2], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrbteq r7, [r2], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #156, 12 @ 0x9c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r2], #-4072 @ 0xfffff018 │ │ │ │ + ldrbteq r7, [r2], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r6, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r2], #-664 @ 0xfffffd68 │ │ │ │ + ldrbteq r8, [r2], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, r8, #28, 14 @ 0x700000 │ │ │ │ + subpl sp, r8, #36, 14 @ 0x900000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r2], #-2912 @ 0xfffff4a0 │ │ │ │ + ldrbteq r8, [r2], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140883,21 +140883,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #52, 10 @ 0xd000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r2], #-3416 @ 0xfffff2a8 │ │ │ │ + ldrbteq r8, [r2], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r7, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r2], #-1520 @ 0xfffffa10 │ │ │ │ + ldrbteq r9, [r2], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140907,75 +140907,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r7, fp, #116 @ 0x74 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r2], #-144 @ 0xffffff70 │ │ │ │ + ldrbteq sl, [r2], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r2], #-936 @ 0xfffffc58 │ │ │ │ + ldrbteq sl, [r2], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #188, 28 @ 0xbc0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r5, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r2], #-1752 @ 0xfffff928 │ │ │ │ + ldrbteq sl, [r2], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r7, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r2], #-2936 @ 0xfffff488 │ │ │ │ + ldrbteq sl, [r2], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r4, #92, 26 @ 0x1700 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r2], #-704 @ 0xfffffd40 │ │ │ │ + ldrbteq fp, [r2], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r8, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r2], #-2064 @ 0xfffff7f0 │ │ │ │ + ldrbteq fp, [r2], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r4, #204, 18 @ 0x330000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r2], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbteq fp, [r2], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r7, r8, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r2], #-3864 @ 0xfffff0e8 │ │ │ │ + ldrbteq fp, [r2], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -140985,21 +140985,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #212, 8 @ 0xd4000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r2, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r2], #-912 @ 0xfffffc70 │ │ │ │ + ldrbteq ip, [r2], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r2], #-1608 @ 0xfffff9b8 │ │ │ │ + ldrbteq ip, [r2], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141009,75 +141009,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x015c4294 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r2], #-2552 @ 0xfffff608 │ │ │ │ + ldrbteq ip, [r2], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r7, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r2], #-3336 @ 0xfffff2f8 │ │ │ │ + ldrbteq ip, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, r4, #124, 8 @ 0x7c000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r6, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r2], #-1384 @ 0xfffffa98 │ │ │ │ + ldrbteq lr, [r2], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r2], #-3976 @ 0xfffff078 │ │ │ │ + ldrbteq lr, [r2], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r2, r4, #44, 6 @ 0xb0000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r6, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r2], #-824 @ 0xfffffcc8 @ │ │ │ │ + ldrbteq pc, [r2], #-840 @ 0xfffffcb8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r3], #-1000 @ 0xfffffc18 │ │ │ │ + ldrbteq r0, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r2, r4, #236, 12 @ 0xec00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-464 @ 0xfffffe30 │ │ │ │ + ldrbteq r1, [r3], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r6, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-976 @ 0xfffffc30 │ │ │ │ + ldrbteq r1, [r3], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141087,21 +141087,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #116, 8 @ 0x74000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r4, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrbteq r1, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-2304 @ 0xfffff700 │ │ │ │ + ldrbteq r1, [r3], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141111,75 +141111,75 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, ip, asr #29 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-3056 @ 0xfffff410 │ │ │ │ + ldrbteq r1, [r3], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r3], #-3680 @ 0xfffff1a0 │ │ │ │ + ldrbteq r1, [r3], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r5, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010676b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, r9, #12, 24 @ 0xc00 │ │ │ │ + subpl r3, r9, #20, 24 @ 0x1400 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r6, r7, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldrbteq r2, [r3], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #252, 28 @ 0xfc0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r3], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbteq r2, [r3], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r8, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r3], #-3584 @ 0xfffff200 │ │ │ │ + ldrbteq r2, [r3], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, r4, #84 @ 0x54 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r3], #-184 @ 0xffffff48 │ │ │ │ + ldrbteq r3, [r3], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r7, r9, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r3], #-944 @ 0xfffffc50 │ │ │ │ + ldrbteq r3, [r3], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141189,21 +141189,21 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01285f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #20, 8 @ 0x14000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r6, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r3], #-1904 @ 0xfffff890 │ │ │ │ + ldrbteq r3, [r3], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r3], #-1792 @ 0xfffff900 │ │ │ │ + ldrbteq r4, [r3], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141213,77 +141213,77 @@ │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x012867b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r0, r0, #132 @ 0x84 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r3], #-2632 @ 0xfffff5b8 │ │ │ │ + ldrbteq r4, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r3], #-3496 @ 0xfffff258 │ │ │ │ + ldrbteq r4, [r3], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r5, #116, 24 @ 0x7400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r5, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r3], #-4072 @ 0xfffff018 │ │ │ │ + ldrbteq r4, [r3], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r6, r7 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r3], #-592 @ 0xfffffdb0 │ │ │ │ + ldrbteq r5, [r3], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, r9, #68, 28 @ 0x440 │ │ │ │ + subpl r5, r9, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, r9, #32, 30 @ 0x80 │ │ │ │ + subpl r5, r9, #40, 30 @ 0xa0 │ │ │ │ svceq 0x00c0f801 │ │ │ │ subeq r4, r3, r0, asr #10 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sp, r4, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, r9, #192, 30 @ 0x300 │ │ │ │ + subpl r5, r9, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067790 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #108 @ 0x6c │ │ │ │ + subpl r6, r9, #116 @ 0x74 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r2, r3, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r2, #164, 6 @ 0x90000002 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -141293,3153 +141293,3153 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r2, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r7, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #40, 2 │ │ │ │ + subpl r6, r9, #48, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, r7, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #236, 2 @ 0x3b │ │ │ │ + subpl r6, r9, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #200, 4 @ 0x8000000c │ │ │ │ + subpl r6, r9, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #168, 6 @ 0xa0000002 │ │ │ │ + subpl r6, r9, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #124, 8 @ 0x7c000000 │ │ │ │ + subpl r6, r9, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #32, 10 @ 0x8000000 │ │ │ │ + subpl r6, r9, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #176, 10 @ 0x2c000000 │ │ │ │ + subpl r6, r9, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #244, 12 @ 0xf400000 │ │ │ │ + subpl r6, r9, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #172, 14 @ 0x2b00000 │ │ │ │ + subpl r6, r9, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r8, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #64, 16 @ 0x400000 │ │ │ │ + subpl r6, r9, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067898 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #208, 16 @ 0xd00000 │ │ │ │ + subpl r6, r9, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010678b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #104, 18 @ 0x1a0000 │ │ │ │ + subpl r6, r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r8, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #240, 18 @ 0x3c0000 │ │ │ │ + subpl r6, r9, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r8, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #132, 20 @ 0x84000 │ │ │ │ + subpl r6, r9, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, r9, #36, 22 @ 0x9000 │ │ │ │ + subpl r6, r9, #44, 22 @ 0xb000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r3], #-2432 @ 0xfffff680 │ │ │ │ + ldrbteq fp, [r3], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r3], #-2992 @ 0xfffff450 │ │ │ │ + ldrbteq fp, [r3], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ + ldrbteq fp, [r3], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r3], #-96 @ 0xffffffa0 │ │ │ │ + ldrbteq ip, [r3], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r3], #-784 @ 0xfffffcf0 │ │ │ │ + ldrbteq ip, [r3], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r9, r7 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r3], #-1336 @ 0xfffffac8 │ │ │ │ + ldrbteq ip, [r3], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r9, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #88, 18 @ 0x160000 │ │ │ │ + subpl r7, r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010679b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #240, 18 @ 0x3c0000 │ │ │ │ + subpl r7, r9, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #136, 20 @ 0x88000 │ │ │ │ + subpl r7, r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r9, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #28, 22 @ 0x7000 │ │ │ │ + subpl r7, r9, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #156, 22 @ 0x27000 │ │ │ │ + subpl r7, r9, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #44, 24 @ 0x2c00 │ │ │ │ + subpl r7, r9, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #92, 26 @ 0x1700 │ │ │ │ + subpl r7, r9, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r7, r9, #112, 28 @ 0x700 │ │ │ │ + subpl r7, r9, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #48 @ 0x30 │ │ │ │ + subpl r8, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #76, 2 │ │ │ │ + subpl r8, r9, #84, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067a90 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #204, 2 @ 0x33 │ │ │ │ + subpl r8, r9, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, sl, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #104, 4 @ 0x80000006 │ │ │ │ + subpl r8, r9, #112, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, sl, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #12, 6 @ 0x30000000 │ │ │ │ + subpl r8, r9, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #176, 6 @ 0xc0000002 │ │ │ │ + subpl r8, r9, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r8, r9, #92, 8 @ 0x5c000000 │ │ │ │ + subpl r8, r9, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #20, 10 @ 0x5000000 │ │ │ │ + subpl sl, r9, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #184, 10 @ 0x2e000000 │ │ │ │ + subpl sl, r9, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #68, 12 @ 0x4400000 │ │ │ │ + subpl sl, r9, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #204, 12 @ 0xcc00000 │ │ │ │ + subpl sl, r9, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #68, 14 @ 0x1100000 │ │ │ │ + subpl sl, r9, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, fp, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #196, 14 @ 0x3100000 │ │ │ │ + subpl sl, r9, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067b98 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #76, 16 @ 0x4c0000 │ │ │ │ + subpl sl, r9, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067bb0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #204, 16 @ 0xcc0000 │ │ │ │ + subpl sl, r9, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, fp, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #184, 18 @ 0x2e0000 │ │ │ │ + subpl sl, r9, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, fp, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #72, 20 @ 0x48000 │ │ │ │ + subpl sl, r9, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #0, 22 │ │ │ │ + subpl sl, r9, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #16, 24 @ 0x1000 │ │ │ │ + subpl sl, r9, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #148, 24 @ 0x9400 │ │ │ │ + subpl sl, r9, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #60, 26 @ 0xf00 │ │ │ │ + subpl sl, r9, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #212, 26 @ 0x3500 │ │ │ │ + subpl sl, r9, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #108, 28 @ 0x6c0 │ │ │ │ + subpl sl, r9, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, ip, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #236, 28 @ 0xec0 │ │ │ │ + subpl sl, r9, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, ip, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #108, 30 @ 0x1b0 │ │ │ │ + subpl sl, r9, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067cb8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, r9, #244, 30 @ 0x3d0 │ │ │ │ + subpl sl, r9, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #136 @ 0x88 │ │ │ │ + subpl fp, r9, #144 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, ip, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #40, 2 │ │ │ │ + subpl fp, r9, #48, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #168, 2 @ 0x2a │ │ │ │ + subpl fp, r9, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #60, 4 @ 0xc0000003 │ │ │ │ + subpl fp, r9, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #188, 4 @ 0xc000000b │ │ │ │ + subpl fp, r9, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #68, 6 @ 0x10000001 │ │ │ │ + subpl fp, r9, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #228, 6 @ 0x90000003 │ │ │ │ + subpl fp, r9, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #96, 8 @ 0x60000000 │ │ │ │ + subpl fp, r9, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067d90 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #232, 8 @ 0xe8000000 │ │ │ │ + subpl fp, r9, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, sp, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #124, 10 @ 0x1f000000 │ │ │ │ + subpl fp, r9, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, sp, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #16, 12 @ 0x1000000 │ │ │ │ + subpl fp, r9, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #176, 12 @ 0xb000000 │ │ │ │ + subpl fp, r9, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #40, 14 @ 0xa00000 │ │ │ │ + subpl fp, r9, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #88, 16 @ 0x580000 │ │ │ │ + subpl fp, r9, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #28 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #244, 16 @ 0xf40000 │ │ │ │ + subpl fp, r9, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #136, 18 @ 0x220000 │ │ │ │ + subpl fp, r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #0, 20 │ │ │ │ + subpl fp, r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #140, 20 @ 0x8c000 │ │ │ │ + subpl fp, r9, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, lr, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #112, 22 @ 0x1c000 │ │ │ │ + subpl fp, r9, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067e98 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #0, 24 │ │ │ │ + subpl fp, r9, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067eb0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #120, 24 @ 0x7800 │ │ │ │ + subpl fp, r9, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, lr, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #16, 26 @ 0x400 │ │ │ │ + subpl fp, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, lr, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl fp, r9, #192, 26 @ 0x3000 │ │ │ │ + subpl fp, r9, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, r9, #64, 28 @ 0x400 │ │ │ │ + subpl sp, r9, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl pc │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, r9, #216, 28 @ 0xd80 │ │ │ │ + subpl sp, r9, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, r9, #80, 30 @ 0x140 │ │ │ │ + subpl sp, r9, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #30 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, r9, #240, 30 @ 0x3c0 │ │ │ │ + subpl sp, r9, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr pc │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #136 @ 0x88 │ │ │ │ + subpl lr, r9, #144 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror pc │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #56, 2 │ │ │ │ + subpl lr, r9, #64, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, pc, r7 @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #212, 2 @ 0x35 │ │ │ │ + subpl lr, r9, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, pc, r7 @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #128, 4 │ │ │ │ + subpl lr, r9, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01067fb8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #24, 6 @ 0x60000000 │ │ │ │ + subpl lr, r9, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #168, 6 @ 0xa0000002 │ │ │ │ + subpl lr, r9, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, pc, r7 @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #56, 8 @ 0x38000000 │ │ │ │ + subpl lr, r9, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r8, (UNDEF: 6) │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #192, 8 @ 0xc0000000 │ │ │ │ + subpl lr, r9, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #84, 10 @ 0x15000000 │ │ │ │ + subpl lr, r9, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #244, 10 @ 0x3d000000 │ │ │ │ + subpl lr, r9, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #156, 12 @ 0x9c00000 │ │ │ │ + subpl lr, r9, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, rrx │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #28, 14 @ 0x700000 │ │ │ │ + subpl lr, r9, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #196, 14 @ 0x3100000 │ │ │ │ + subpl lr, r9, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r8, r0, [r6] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #76, 16 @ 0x4c0000 │ │ │ │ + subpl lr, r9, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r0, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #204, 16 @ 0xcc0000 │ │ │ │ + subpl lr, r9, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, r0, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #116, 18 @ 0x1d0000 │ │ │ │ + subpl lr, r9, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #0, 20 │ │ │ │ + subpl lr, r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #128, 20 @ 0x80000 │ │ │ │ + subpl lr, r9, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #0, 22 │ │ │ │ + subpl lr, r9, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #136, 22 @ 0x22000 │ │ │ │ + subpl lr, r9, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #32, 24 @ 0x2000 │ │ │ │ + subpl lr, r9, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #180, 24 @ 0xb400 │ │ │ │ + subpl lr, r9, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #72, 26 @ 0x1200 │ │ │ │ + subpl lr, r9, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r1, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #236, 26 @ 0x3b00 │ │ │ │ + subpl lr, r9, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068198 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #136, 28 @ 0x880 │ │ │ │ + subpl lr, r9, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010681b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #52, 30 @ 0xd0 │ │ │ │ + subpl lr, r9, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r1, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, r9, #224, 30 @ 0x380 │ │ │ │ + subpl lr, r9, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r1, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #140 @ 0x8c │ │ │ │ + subpl pc, r9, #148 @ 0x94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #20, 2 │ │ │ │ + subpl pc, r9, #28, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #176, 2 @ 0x2c │ │ │ │ + subpl pc, r9, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #68, 4 @ 0x40000004 │ │ │ │ + subpl pc, r9, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #240, 4 │ │ │ │ + subpl pc, r9, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #120, 6 @ 0xe0000001 │ │ │ │ + subpl pc, r9, #128, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #12, 8 @ 0xc000000 │ │ │ │ + subpl pc, r9, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r2, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #148, 8 @ 0x94000000 │ │ │ │ + subpl pc, r9, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r2, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #164, 10 @ 0x29000000 │ │ │ │ + subpl pc, r9, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010682b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #52, 12 @ 0x3400000 │ │ │ │ + subpl pc, r9, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #224, 12 @ 0xe000000 │ │ │ │ + subpl pc, r9, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r2, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #128, 14 @ 0x2000000 │ │ │ │ + subpl pc, r9, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r8, LR_und │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #16, 16 @ 0x100000 │ │ │ │ + subpl pc, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #144, 16 @ 0x900000 │ │ │ │ + subpl pc, r9, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #8, 18 @ 0x20000 │ │ │ │ + subpl pc, r9, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #196, 18 @ 0x310000 │ │ │ │ + subpl pc, r9, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #124, 20 @ 0x7c000 │ │ │ │ + subpl pc, r9, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #40, 22 @ 0xa000 │ │ │ │ + subpl pc, r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068390 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #224, 22 @ 0x38000 │ │ │ │ + subpl pc, r9, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r3, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #140, 24 @ 0x8c00 │ │ │ │ + subpl pc, r9, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, r3, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #20, 26 @ 0x500 │ │ │ │ + subpl pc, r9, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #168, 26 @ 0x2a00 │ │ │ │ + subpl pc, r9, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #80, 28 @ 0x500 │ │ │ │ + subpl pc, r9, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #228, 28 @ 0xe40 │ │ │ │ + subpl pc, r9, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #92, 30 @ 0x170 │ │ │ │ + subpl pc, r9, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl pc, r9, #216, 30 @ 0x360 │ │ │ │ + subpl pc, r9, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #88 @ 0x58 │ │ │ │ + subpl r0, sl, #96 @ 0x60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #248 @ 0xf8 │ │ │ │ + subpl r0, sl, #0, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r4, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #140, 2 @ 0x23 │ │ │ │ + subpl r0, sl, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068498 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #12, 4 @ 0xc0000000 │ │ │ │ + subpl r0, sl, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010684b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #156, 4 @ 0xc0000009 │ │ │ │ + subpl r0, sl, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r4, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #44, 6 @ 0xb0000000 │ │ │ │ + subpl r0, sl, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r4, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #172, 6 @ 0xb0000002 │ │ │ │ + subpl r0, sl, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #52, 8 @ 0x34000000 │ │ │ │ + subpl r0, sl, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #196, 8 @ 0xc4000000 │ │ │ │ + subpl r0, sl, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #208, 10 @ 0x34000000 │ │ │ │ + subpl r0, sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #124, 12 @ 0x7c00000 │ │ │ │ + subpl r0, sl, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #28, 14 @ 0x700000 │ │ │ │ + subpl r0, sl, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #156, 14 @ 0x2700000 │ │ │ │ + subpl r0, sl, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r5, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #20, 16 @ 0x140000 │ │ │ │ + subpl r0, sl, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r5, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #180, 16 @ 0xb40000 │ │ │ │ + subpl r0, sl, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010685b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #60, 18 @ 0xf0000 │ │ │ │ + subpl r0, sl, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #84, 20 @ 0x54000 │ │ │ │ + subpl r0, sl, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r5, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #176, 22 @ 0x2c000 │ │ │ │ + subpl r0, sl, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #64, 24 @ 0x4000 │ │ │ │ + subpl r0, sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #228, 24 @ 0xe400 │ │ │ │ + subpl r0, sl, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #140, 26 @ 0x2300 │ │ │ │ + subpl r0, sl, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #32, 28 @ 0x200 │ │ │ │ + subpl r0, sl, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #196, 28 @ 0xc40 │ │ │ │ + subpl r0, sl, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r0, sl, #104, 30 @ 0x1a0 │ │ │ │ + subpl r0, sl, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068690 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #8 │ │ │ │ + subpl r1, sl, #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r6, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #160 @ 0xa0 │ │ │ │ + subpl r1, sl, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, r6, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #32, 2 │ │ │ │ + subpl r1, sl, #40, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #204, 2 @ 0x33 │ │ │ │ + subpl r1, sl, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #108, 4 @ 0xc0000006 │ │ │ │ + subpl r1, sl, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #236, 4 @ 0xc000000e │ │ │ │ + subpl r1, sl, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #116, 6 @ 0xd0000001 │ │ │ │ + subpl r1, sl, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #24, 8 @ 0x18000000 │ │ │ │ + subpl r1, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #160, 8 @ 0xa0000000 │ │ │ │ + subpl r1, sl, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #48, 10 @ 0xc000000 │ │ │ │ + subpl r1, sl, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r7, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #192, 10 @ 0x30000000 │ │ │ │ + subpl r1, sl, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068798 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #80, 12 @ 0x5000000 │ │ │ │ + subpl r1, sl, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010687b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #228, 12 @ 0xe400000 │ │ │ │ + subpl r1, sl, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r7, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #136, 14 @ 0x2200000 │ │ │ │ + subpl r1, sl, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r7, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #28, 16 @ 0x1c0000 │ │ │ │ + subpl r1, sl, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #156, 16 @ 0x9c0000 │ │ │ │ + subpl r1, sl, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #36, 18 @ 0x90000 │ │ │ │ + subpl r1, sl, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #180, 18 @ 0x2d0000 │ │ │ │ + subpl r1, sl, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #84, 20 @ 0x54000 │ │ │ │ + subpl r1, sl, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #148, 22 @ 0x25000 │ │ │ │ + subpl r1, sl, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #40, 24 @ 0x2800 │ │ │ │ + subpl r1, sl, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r8, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #196, 24 @ 0xc400 │ │ │ │ + subpl r1, sl, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r8, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #100, 26 @ 0x1900 │ │ │ │ + subpl r1, sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010688b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #48, 28 @ 0x300 │ │ │ │ + subpl r1, sl, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #184, 28 @ 0xb80 │ │ │ │ + subpl r1, sl, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r8, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #56, 30 @ 0xe0 │ │ │ │ + subpl r1, sl, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r1, sl, #200, 30 @ 0x320 │ │ │ │ + subpl r1, sl, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #204 @ 0xcc │ │ │ │ + subpl r2, sl, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #76, 2 │ │ │ │ + subpl r2, sl, #84, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #212, 2 @ 0x35 │ │ │ │ + subpl r2, sl, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #84, 4 @ 0x40000005 │ │ │ │ + subpl r2, sl, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #244, 4 @ 0x4000000f │ │ │ │ + subpl r2, sl, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068990 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #136, 6 @ 0x20000002 │ │ │ │ + subpl r2, sl, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, r9, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #16, 8 @ 0x10000000 │ │ │ │ + subpl r2, sl, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, r9, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #136, 8 @ 0x88000000 │ │ │ │ + subpl r2, sl, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #16, 10 @ 0x4000000 │ │ │ │ + subpl r2, sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #164, 10 @ 0x29000000 │ │ │ │ + subpl r2, sl, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sl, #84, 12 @ 0x5400000 │ │ │ │ + subpl r2, sl, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #208, 12 @ 0xd000000 │ │ │ │ + subpl r4, sl, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #100, 14 @ 0x1900000 │ │ │ │ + subpl r4, sl, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #236, 14 @ 0x3b00000 │ │ │ │ + subpl r4, sl, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #108, 16 @ 0x6c0000 │ │ │ │ + subpl r4, sl, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, sl, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #240, 16 @ 0xf00000 │ │ │ │ + subpl r4, sl, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068a98 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #112, 18 @ 0x1c0000 │ │ │ │ + subpl r4, sl, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068ab0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #12, 20 @ 0xc000 │ │ │ │ + subpl r4, sl, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, sl, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #172, 20 @ 0xac000 │ │ │ │ + subpl r4, sl, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, sl, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #48, 22 @ 0xc000 │ │ │ │ + subpl r4, sl, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #212, 22 @ 0x35000 │ │ │ │ + subpl r4, sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #100, 24 @ 0x6400 │ │ │ │ + subpl r4, sl, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #0, 26 │ │ │ │ + subpl r4, sl, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #136, 26 @ 0x2200 │ │ │ │ + subpl r4, sl, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #28, 28 @ 0x1c0 │ │ │ │ + subpl r4, sl, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #168, 28 @ 0xa80 │ │ │ │ + subpl r4, sl, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, fp, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sl, #32, 30 @ 0x80 │ │ │ │ + subpl r4, sl, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, fp, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #184 @ 0xb8 │ │ │ │ + subpl r5, sl, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068bb8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #112, 2 │ │ │ │ + subpl r5, sl, #120, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #32, 4 │ │ │ │ + subpl r5, sl, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, fp, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #228, 4 @ 0x4000000e │ │ │ │ + subpl r5, sl, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #140, 6 @ 0x30000002 │ │ │ │ + subpl r5, sl, #148, 6 @ 0x50000002 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r7], #-3688 @ 0xfffff198 │ │ │ │ + ldrbteq ip, [r7], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr ip │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r7], #-128 @ 0xffffff80 │ │ │ │ + ldrbteq sp, [r7], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #196, 16 @ 0xc40000 │ │ │ │ + subpl r5, sl, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #76, 18 @ 0x130000 │ │ │ │ + subpl r5, sl, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #244, 18 @ 0x3d0000 │ │ │ │ + subpl r5, sl, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01068c90 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #108, 20 @ 0x6c000 │ │ │ │ + subpl r5, sl, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, ip, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #236, 20 @ 0xec000 │ │ │ │ + subpl r5, sl, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r0, ip, r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #108, 22 @ 0x1b000 │ │ │ │ + subpl r5, sl, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #228, 22 @ 0x39000 │ │ │ │ + subpl r5, sl, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #92, 24 @ 0x5c00 │ │ │ │ + subpl r5, sl, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #212, 24 @ 0xd400 │ │ │ │ + subpl r5, sl, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #88, 26 @ 0x1600 │ │ │ │ + subpl r5, sl, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #24, 28 @ 0x180 │ │ │ │ + subpl r5, sl, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr sp │ │ │ │ biceq r0, r0, r8, lsr #6 │ │ │ │ smlawteq r1, r8, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #40, 28 @ 0x280 │ │ │ │ + subpl r5, sl, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #204, 28 @ 0xcc0 │ │ │ │ + subpl r5, sl, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r5, sl, #76, 30 @ 0x130 │ │ │ │ + subpl r5, sl, #84, 30 @ 0x150 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ + ldrbteq r1, [r8], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r8], #-2432 @ 0xfffff680 │ │ │ │ + ldrbteq r1, [r8], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r8], #-3024 @ 0xfffff430 │ │ │ │ + ldrbteq r1, [r8], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ + ldrbteq r1, [r8], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r8], #-40 @ 0xffffffd8 │ │ │ │ + ldrbteq r2, [r8], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r8], #-504 @ 0xfffffe08 │ │ │ │ + ldrbteq r2, [r8], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r6, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r8], #-1448 @ 0xfffffa58 │ │ │ │ + ldrbteq r2, [r8], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r8], #-3440 @ 0xfffff290 │ │ │ │ + ldrbteq r2, [r8], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r7, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r8], #-3968 @ 0xfffff080 │ │ │ │ + ldrbteq r2, [r8], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r8], #-640 @ 0xfffffd80 │ │ │ │ + ldrbteq r3, [r8], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, r8, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r8], #-1400 @ 0xfffffa88 │ │ │ │ + ldrbteq r3, [r8], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r8], #-1768 @ 0xfffff918 │ │ │ │ + ldrbteq r3, [r8], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r8], #-2176 @ 0xfffff780 │ │ │ │ + ldrbteq r3, [r8], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbteq r3, [r8], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r8, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r8], #-152 @ 0xffffff68 │ │ │ │ + ldrbteq r4, [r8], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, r7, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r8], #-896 @ 0xfffffc80 │ │ │ │ + ldrbteq r4, [r8], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r8], #-1464 @ 0xfffffa48 │ │ │ │ + ldrbteq r4, [r8], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r8], #-2752 @ 0xfffff540 │ │ │ │ + ldrbteq r4, [r8], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r6, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r8], #-3816 @ 0xfffff118 │ │ │ │ + ldrbteq r4, [r8], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-240 @ 0xffffff10 │ │ │ │ + ldrbteq r5, [r8], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-720 @ 0xfffffd30 │ │ │ │ + ldrbteq r5, [r8], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-1208 @ 0xfffffb48 │ │ │ │ + ldrbteq r5, [r8], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r6, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-1768 @ 0xfffff918 │ │ │ │ + ldrbteq r5, [r8], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-3024 @ 0xfffff430 │ │ │ │ + ldrbteq r5, [r8], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r8], #-3800 @ 0xfffff128 │ │ │ │ + ldrbteq r5, [r8], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r7, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r8], #-288 @ 0xfffffee0 │ │ │ │ + ldrbteq r6, [r8], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r8, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r8], #-768 @ 0xfffffd00 │ │ │ │ + ldrbteq r6, [r8], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r7, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r8], #-2928 @ 0xfffff490 │ │ │ │ + ldrbteq r6, [r8], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r3, r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl ip, sl, #136, 10 @ 0x22000000 │ │ │ │ + subpl ip, sl, #144, 10 @ 0x24000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ + ldrbteq r7, [r8], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r8], #-3800 @ 0xfffff128 │ │ │ │ + ldrbteq r7, [r8], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r8, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrbteq r8, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r9, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ + ldrbteq r8, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r8], #-3240 @ 0xfffff358 │ │ │ │ + ldrbteq r8, [r8], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ + ldrbteq r8, [r8], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r6, r7, r8, r9, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-256 @ 0xffffff00 │ │ │ │ + ldrbteq r9, [r8], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r6, r7, r8, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-848 @ 0xfffffcb0 │ │ │ │ + ldrbteq r9, [r8], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-1488 @ 0xfffffa30 │ │ │ │ + ldrbteq r9, [r8], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, r9, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-2000 @ 0xfffff830 │ │ │ │ + ldrbteq r9, [r8], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-2896 @ 0xfffff4b0 │ │ │ │ + ldrbteq r9, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r8], #-3584 @ 0xfffff200 │ │ │ │ + ldrbteq r9, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-424 @ 0xfffffe58 │ │ │ │ + ldrbteq sl, [r8], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r7, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-936 @ 0xfffffc58 │ │ │ │ + ldrbteq sl, [r8], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-1712 @ 0xfffff950 │ │ │ │ + ldrbteq sl, [r8], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-2152 @ 0xfffff798 │ │ │ │ + ldrbteq sl, [r8], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-2632 @ 0xfffff5b8 │ │ │ │ + ldrbteq sl, [r8], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r6, r8, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-3184 @ 0xfffff390 │ │ │ │ + ldrbteq sl, [r8], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r6, r8, r9, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r8], #-4000 @ 0xfffff060 │ │ │ │ + ldrbteq sl, [r8], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r7, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-504 @ 0xfffffe08 │ │ │ │ + ldrbteq fp, [r8], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-912 @ 0xfffffc70 │ │ │ │ + ldrbteq fp, [r8], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-1312 @ 0xfffffae0 │ │ │ │ + ldrbteq fp, [r8], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-1656 @ 0xfffff988 │ │ │ │ + ldrbteq fp, [r8], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ + ldrbteq fp, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-2400 @ 0xfffff6a0 │ │ │ │ + ldrbteq fp, [r8], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r8], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq fp, [r8], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r9, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-312 @ 0xfffffec8 │ │ │ │ + ldrbteq ip, [r8], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r7, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-1120 @ 0xfffffba0 │ │ │ │ + ldrbteq ip, [r8], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-1544 @ 0xfffff9f8 │ │ │ │ + ldrbteq ip, [r8], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r8, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ + ldrbteq ip, [r8], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-2776 @ 0xfffff528 │ │ │ │ + ldrbteq ip, [r8], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r6, r7, r8, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r8], #-3400 @ 0xfffff2b8 │ │ │ │ + ldrbteq ip, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r5, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ + ldrbteq sp, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r7, r8, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r8], #-1664 @ 0xfffff980 │ │ │ │ + ldrbteq lr, [r8], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r8], #-1232 @ 0xfffffb30 @ │ │ │ │ + ldrbteq pc, [r8], #-1248 @ 0xfffffb20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010693b0 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r8], #-2304 @ 0xfffff700 @ │ │ │ │ + ldrbteq pc, [r8], #-2320 @ 0xfffff6f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r5, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r8], #-3312 @ 0xfffff310 @ │ │ │ │ + ldrbteq pc, [r8], #-3328 @ 0xfffff300 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01069698 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r9], #-2488 @ 0xfffff648 │ │ │ │ + ldrbteq r0, [r9], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ + ldrbteq r0, [r9], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [r9], #-3208 @ 0xfffff378 │ │ │ │ + ldrbteq r0, [r9], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-16 │ │ │ │ + ldrbteq r1, [r9], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r5, r6, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-1016 @ 0xfffffc08 │ │ │ │ + ldrbteq r1, [r9], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-1768 @ 0xfffff918 │ │ │ │ + ldrbteq r1, [r9], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r6, r7, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-2176 @ 0xfffff780 │ │ │ │ + ldrbteq r1, [r9], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-2704 @ 0xfffff570 │ │ │ │ + ldrbteq r1, [r9], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r7, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-3328 @ 0xfffff300 │ │ │ │ + ldrbteq r1, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [r9], #-3944 @ 0xfffff098 │ │ │ │ + ldrbteq r1, [r9], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r6, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-456 @ 0xfffffe38 │ │ │ │ + ldrbteq r2, [r9], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-920 @ 0xfffffc68 │ │ │ │ + ldrbteq r2, [r9], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ + ldrbteq r2, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r6, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + ldrbteq r2, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ + ldrbteq r2, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-3384 @ 0xfffff2c8 │ │ │ │ + ldrbteq r2, [r9], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r6, r7, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [r9], #-4048 @ 0xfffff030 │ │ │ │ + ldrbteq r2, [r9], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-456 @ 0xfffffe38 │ │ │ │ + ldrbteq r3, [r9], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-1048 @ 0xfffffbe8 │ │ │ │ + ldrbteq r3, [r9], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-1416 @ 0xfffffa78 │ │ │ │ + ldrbteq r3, [r9], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r8, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-1936 @ 0xfffff870 │ │ │ │ + ldrbteq r3, [r9], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r6, r9, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-2728 @ 0xfffff558 │ │ │ │ + ldrbteq r3, [r9], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r8, r9, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-3200 @ 0xfffff380 │ │ │ │ + ldrbteq r3, [r9], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r7, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq r3, [r9], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r8, r9, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [r9], #-3912 @ 0xfffff0b8 │ │ │ │ + ldrbteq r3, [r9], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-400 @ 0xfffffe70 │ │ │ │ + ldrbteq r4, [r9], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-880 @ 0xfffffc90 │ │ │ │ + ldrbteq r4, [r9], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r7, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbteq r4, [r9], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-1688 @ 0xfffff968 │ │ │ │ + ldrbteq r4, [r9], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ + ldrbteq r4, [r9], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r6, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-2968 @ 0xfffff468 │ │ │ │ + ldrbteq r4, [r9], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #20 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-3480 @ 0xfffff268 │ │ │ │ + ldrbteq r4, [r9], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r8, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ + ldrbteq r4, [r9], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-120 @ 0xffffff88 │ │ │ │ + ldrbteq r5, [r9], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, r8, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-640 @ 0xfffffd80 │ │ │ │ + ldrbteq r5, [r9], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, r7, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-1160 @ 0xfffffb78 │ │ │ │ + ldrbteq r5, [r9], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r6, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-1632 @ 0xfffff9a0 │ │ │ │ + ldrbteq r5, [r9], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r8} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-2024 @ 0xfffff818 │ │ │ │ + ldrbteq r5, [r9], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r9, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-2552 @ 0xfffff608 │ │ │ │ + ldrbteq r5, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r7, r8} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-3192 @ 0xfffff388 │ │ │ │ + ldrbteq r5, [r9], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-3632 @ 0xfffff1d0 │ │ │ │ + ldrbteq r5, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r6, r7, r9, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [r9], #-4024 @ 0xfffff048 │ │ │ │ + ldrbteq r5, [r9], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r9], #-320 @ 0xfffffec0 │ │ │ │ + ldrbteq r6, [r9], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r6, r7, r8, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r9], #-672 @ 0xfffffd60 │ │ │ │ + ldrbteq r6, [r9], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r7, r9, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r9], #-984 @ 0xfffffc28 │ │ │ │ + ldrbteq r6, [r9], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r9], #-1408 @ 0xfffffa80 │ │ │ │ + ldrbteq r6, [r9], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r5, r6, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [r9], #-1912 @ 0xfffff888 │ │ │ │ + ldrbteq r6, [r9], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r7, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-864 @ 0xfffffca0 │ │ │ │ + ldrbteq r7, [r9], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r7, r8, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-1384 @ 0xfffffa98 │ │ │ │ + ldrbteq r7, [r9], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r6, r7, r8, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-1928 @ 0xfffff878 │ │ │ │ + ldrbteq r7, [r9], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r6, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ + ldrbteq r7, [r9], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-2752 @ 0xfffff540 │ │ │ │ + ldrbteq r7, [r9], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r8, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-3136 @ 0xfffff3c0 │ │ │ │ + ldrbteq r7, [r9], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r6, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-3528 @ 0xfffff238 │ │ │ │ + ldrbteq r7, [r9], #-3544 @ 0xfffff228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r8, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [r9], #-3952 @ 0xfffff090 │ │ │ │ + ldrbteq r7, [r9], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r9], #-352 @ 0xfffffea0 │ │ │ │ + ldrbteq r8, [r9], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, r8, r9, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r9], #-936 @ 0xfffffc58 │ │ │ │ + ldrbteq r8, [r9], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r6, r9, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r9], #-1392 @ 0xfffffa90 │ │ │ │ + ldrbteq r8, [r9], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [r9], #-2640 @ 0xfffff5b0 │ │ │ │ + ldrbteq r8, [r9], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, r8, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + ldrbteq r9, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r6, r7, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r9], #-3200 @ 0xfffff380 │ │ │ │ + ldrbteq r9, [r9], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [r9], #-3632 @ 0xfffff1d0 │ │ │ │ + ldrbteq r9, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r9], #-584 @ 0xfffffdb8 │ │ │ │ + ldrbteq sl, [r9], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r7, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r9], #-1216 @ 0xfffffb40 │ │ │ │ + ldrbteq sl, [r9], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r8, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ + ldrbteq sl, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r9], #-2744 @ 0xfffff548 │ │ │ │ + ldrbteq sl, [r9], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [r9], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq sl, [r9], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r9], #-32 @ 0xffffffe0 │ │ │ │ + ldrbteq fp, [r9], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r9], #-592 @ 0xfffffdb0 │ │ │ │ + ldrbteq fp, [r9], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r9], #-960 @ 0xfffffc40 │ │ │ │ + ldrbteq fp, [r9], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r9], #-1504 @ 0xfffffa20 │ │ │ │ + ldrbteq fp, [r9], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, sl, r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, fp, #28, 20 @ 0x1c000 │ │ │ │ + subpl sp, fp, #36, 20 @ 0x24000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ + ldrbteq fp, [r9], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, fp, #124, 24 @ 0x7c00 │ │ │ │ + subpl sp, fp, #132, 24 @ 0x8400 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r9, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r9], #-1016 @ 0xfffffc08 │ │ │ │ + ldrbteq ip, [r9], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r7, r8, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r9], #-1528 @ 0xfffffa08 │ │ │ │ + ldrbteq ip, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r6, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r9], #-2040 @ 0xfffff808 │ │ │ │ + ldrbteq ip, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r9], #-2664 @ 0xfffff598 │ │ │ │ + ldrbteq ip, [r9], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [r9], #-3272 @ 0xfffff338 │ │ │ │ + ldrbteq ip, [r9], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, fp, #84, 14 @ 0x1500000 │ │ │ │ + subpl lr, fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, fp, #76, 16 @ 0x4c0000 │ │ │ │ + subpl lr, fp, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, pc, r9 @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl lr, fp, #84, 18 @ 0x150000 │ │ │ │ + subpl lr, fp, #92, 18 @ 0x170000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r6, {r2, r4, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r9], #-3352 @ 0xfffff2e8 │ │ │ │ + ldrbteq sp, [r9], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [r9], #-3864 @ 0xfffff0e8 │ │ │ │ + ldrbteq sp, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r9], #-312 @ 0xfffffec8 │ │ │ │ + ldrbteq lr, [r9], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r9], #-920 @ 0xfffffc68 │ │ │ │ + ldrbteq lr, [r9], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r9], #-1784 @ 0xfffff908 │ │ │ │ + ldrbteq lr, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ + ldrbteq lr, [r9], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r6, r7, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [r9], #-3504 @ 0xfffff250 │ │ │ │ + ldrbteq lr, [r9], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r6, {r2, r3, r5, r7, r9, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-312 @ 0xfffffec8 @ │ │ │ │ + ldrbteq pc, [r9], #-328 @ 0xfffffeb8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r7, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-808 @ 0xfffffcd8 @ │ │ │ │ + ldrbteq pc, [r9], #-824 @ 0xfffffcc8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r3, r4, r6, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-1176 @ 0xfffffb68 @ │ │ │ │ + ldrbteq pc, [r9], #-1192 @ 0xfffffb58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r7, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-1880 @ 0xfffff8a8 @ │ │ │ │ + ldrbteq pc, [r9], #-1896 @ 0xfffff898 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r7, r9, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-2608 @ 0xfffff5d0 @ │ │ │ │ + ldrbteq pc, [r9], #-2624 @ 0xfffff5c0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, r9, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [r9], #-3768 @ 0xfffff148 @ │ │ │ │ + ldrbteq pc, [r9], #-3784 @ 0xfffff138 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [sl], #-488 @ 0xfffffe18 │ │ │ │ + ldrbteq r0, [sl], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ + ldrbteq r0, [sl], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r8, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [sl], #-392 @ 0xfffffe78 │ │ │ │ + ldrbteq r1, [sl], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r7, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [sl], #-2512 @ 0xfffff630 │ │ │ │ + ldrbteq r3, [sl], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r7, fp, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-280 @ 0xfffffee8 │ │ │ │ + ldrbteq r6, [sl], #-296 @ 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-792 @ 0xfffffce8 │ │ │ │ + ldrbteq r6, [sl], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r7, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-1312 @ 0xfffffae0 │ │ │ │ + ldrbteq r6, [sl], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r9, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-1800 @ 0xfffff8f8 │ │ │ │ + ldrbteq r6, [sl], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r7, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-2472 @ 0xfffff658 │ │ │ │ + ldrbteq r6, [sl], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-3080 @ 0xfffff3f8 │ │ │ │ + ldrbteq r6, [sl], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [sl], #-4000 @ 0xfffff060 │ │ │ │ + ldrbteq r6, [sl], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r5, r6, r7, r8, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [sl], #-536 @ 0xfffffde8 │ │ │ │ + ldrbteq r7, [sl], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r6, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [sl], #-3776 @ 0xfffff140 │ │ │ │ + ldrbteq r7, [sl], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldrbteq r8, [sl], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ + ldrbteq r8, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r6, r7, r8, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [sl], #-2000 @ 0xfffff830 │ │ │ │ + ldrbteq r8, [sl], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r7, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [sl], #-3368 @ 0xfffff2d8 │ │ │ │ + ldrbteq r8, [sl], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r6, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [sl], #-4088 @ 0xfffff008 │ │ │ │ + ldrbteq r9, [sl], #-8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [sl], #-752 @ 0xfffffd10 │ │ │ │ + ldrbteq r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [sl], #-1368 @ 0xfffffaa8 │ │ │ │ + ldrbteq r9, [sl], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r8, r9, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [sl], #-592 @ 0xfffffdb0 │ │ │ │ + ldrbteq sl, [sl], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r7, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [sl], #-1488 @ 0xfffffa30 │ │ │ │ + ldrbteq sl, [sl], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, r8, r9, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [sl], #-2288 @ 0xfffff710 │ │ │ │ + ldrbteq sl, [sl], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r9, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [sl], #-3024 @ 0xfffff430 │ │ │ │ + ldrbteq sl, [sl], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, r9, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [sl], #-984 @ 0xfffffc28 │ │ │ │ + ldrbteq fp, [sl], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [sl], #-2768 @ 0xfffff530 │ │ │ │ + ldrbteq fp, [sl], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [sl], #-3312 @ 0xfffff310 │ │ │ │ + ldrbteq fp, [sl], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r8, r9, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldrbteq ip, [sl], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r9, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [sl], #-680 @ 0xfffffd58 │ │ │ │ + ldrbteq ip, [sl], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, r8, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [sl], #-1408 @ 0xfffffa80 │ │ │ │ + ldrbteq ip, [sl], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, r7, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [sl], #-2048 @ 0xfffff800 │ │ │ │ + ldrbteq ip, [sl], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01069f98 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbteq ip, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01069fb0 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [sl], #-2064 @ 0xfffff7f0 │ │ │ │ + ldrbteq sp, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r0, sl │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [sl], #-2512 @ 0xfffff630 │ │ │ │ + ldrbteq sp, [sl], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r6, r8, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [sl], #-2960 @ 0xfffff470 │ │ │ │ + ldrbteq sp, [sl], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, r8, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ + ldrbteq sp, [sl], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [sl], #-1464 @ 0xfffffa48 │ │ │ │ + ldrbteq lr, [sl], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r6, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [sl], #-2392 @ 0xfffff6a8 │ │ │ │ + ldrbteq lr, [sl], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r5, r8, r9, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [sl], #-3120 @ 0xfffff3d0 │ │ │ │ + ldrbteq lr, [sl], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r8, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + ldrbteq pc, [sl], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [sl], #-1168 @ 0xfffffb70 @ │ │ │ │ + ldrbteq pc, [sl], #-1184 @ 0xfffffb60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [sl], #-1888 @ 0xfffff8a0 @ │ │ │ │ + ldrbteq pc, [sl], #-1904 @ 0xfffff890 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r7, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [sl], #-2536 @ 0xfffff618 @ │ │ │ │ + ldrbteq pc, [sl], #-2552 @ 0xfffff608 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r8, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [sl], #-3992 @ 0xfffff068 @ │ │ │ │ + ldrbteq pc, [sl], #-4008 @ 0xfffff058 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, r9, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [fp], #-928 @ 0xfffffc60 │ │ │ │ + ldrbteq r0, [fp], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ + ldrbteq r0, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sl, ip, #236, 22 @ 0x3b000 │ │ │ │ + subpl sl, ip, #244, 22 @ 0x3d000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r6, r7, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [fp], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq r0, [fp], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r5, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [fp], #-488 @ 0xfffffe18 │ │ │ │ + ldrbteq r1, [fp], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r7, r8, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [fp], #-3760 @ 0xfffff150 │ │ │ │ + ldrbteq r1, [fp], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r7, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-312 @ 0xfffffec8 │ │ │ │ + ldrbteq r2, [fp], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-896 @ 0xfffffc80 │ │ │ │ + ldrbteq r2, [fp], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-1488 @ 0xfffffa30 │ │ │ │ + ldrbteq r2, [fp], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, r8, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-2072 @ 0xfffff7e8 │ │ │ │ + ldrbteq r2, [fp], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-2528 @ 0xfffff620 │ │ │ │ + ldrbteq r2, [fp], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c51801 │ │ │ │ ldmibne r6, {r2, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-3112 @ 0xfffff3d8 │ │ │ │ + ldrbteq r2, [fp], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r6, -r0] │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [fp], #-3696 @ 0xfffff190 │ │ │ │ + ldrbteq r2, [fp], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, ip, #132, 12 @ 0x8400000 │ │ │ │ + subpl sp, ip, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl sp, ip, #16, 16 @ 0x100000 │ │ │ │ + subpl sp, ip, #24, 16 @ 0x180000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r7, r8, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [fp], #-1376 @ 0xfffffaa0 │ │ │ │ + ldrbteq r4, [fp], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ + ldrbteq r4, [fp], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [fp], #-3360 @ 0xfffff2e0 │ │ │ │ + ldrbteq r4, [fp], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r7, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-160 @ 0xffffff60 │ │ │ │ + ldrbteq r5, [fp], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-912 @ 0xfffffc70 │ │ │ │ + ldrbteq r5, [fp], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, r8, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbteq r5, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ + ldrbteq r5, [fp], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r7, r8, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-2672 @ 0xfffff590 │ │ │ │ + ldrbteq r5, [fp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [fp], #-3688 @ 0xfffff198 │ │ │ │ + ldrbteq r5, [fp], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-360 @ 0xfffffe98 │ │ │ │ + ldrbteq r6, [fp], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, r8, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-888 @ 0xfffffc88 │ │ │ │ + ldrbteq r6, [fp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-1344 @ 0xfffffac0 │ │ │ │ + ldrbteq r6, [fp], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r7, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-1912 @ 0xfffff888 │ │ │ │ + ldrbteq r6, [fp], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r6, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ + ldrbteq r6, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-3160 @ 0xfffff3a8 │ │ │ │ + ldrbteq r6, [fp], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r7, r8, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [fp], #-3736 @ 0xfffff168 │ │ │ │ + ldrbteq r6, [fp], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r5, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [fp], #-800 @ 0xfffffce0 │ │ │ │ + ldrbteq r7, [fp], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r6, r8, r9, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [fp], #-1896 @ 0xfffff898 │ │ │ │ + ldrbteq r7, [fp], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r5, r7, r8, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ + ldrbteq r7, [fp], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [fp], #-3656 @ 0xfffff1b8 │ │ │ │ + ldrbteq r7, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r8, r9, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-48 @ 0xffffffd0 │ │ │ │ + ldrbteq r8, [fp], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r7, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-752 @ 0xfffffd10 │ │ │ │ + ldrbteq r8, [fp], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-1352 @ 0xfffffab8 │ │ │ │ + ldrbteq r8, [fp], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-1864 @ 0xfffff8b8 │ │ │ │ + ldrbteq r8, [fp], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r7, r8, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ + ldrbteq r8, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-3016 @ 0xfffff438 │ │ │ │ + ldrbteq r8, [fp], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r6, r7, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-3424 @ 0xfffff2a0 │ │ │ │ + ldrbteq r8, [fp], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [fp], #-3840 @ 0xfffff100 │ │ │ │ + ldrbteq r8, [fp], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r7, r8, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [fp], #-256 @ 0xffffff00 │ │ │ │ + ldrbteq r9, [fp], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [fp], #-704 @ 0xfffffd40 │ │ │ │ + ldrbteq r9, [fp], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [fp], #-1920 @ 0xfffff880 │ │ │ │ + ldrbteq r9, [fp], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r8, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ + ldrbteq r9, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r7, r8, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [fp], #-2760 @ 0xfffff538 │ │ │ │ + ldrbteq r9, [fp], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #244, 14 @ 0x3d00000 │ │ │ │ + subpl r2, sp, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #240, 20 @ 0xf0000 │ │ │ │ + subpl r2, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r5, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #220, 22 @ 0x37000 │ │ │ │ + subpl r2, sp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106a598 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #196, 24 @ 0xc400 │ │ │ │ + subpl r2, sp, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106a5b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #188, 26 @ 0x2f00 │ │ │ │ + subpl r2, sp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r5, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #200, 28 @ 0xc80 │ │ │ │ + subpl r2, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r5, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r2, sp, #220, 30 @ 0x370 │ │ │ │ + subpl r2, sp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r6, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #204 @ 0xcc │ │ │ │ + subpl r3, sp, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #196, 2 @ 0x31 │ │ │ │ + subpl r3, sp, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #176, 4 │ │ │ │ + subpl r3, sp, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #164, 6 @ 0x90000002 │ │ │ │ + subpl r3, sp, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #144, 8 @ 0x90000000 │ │ │ │ + subpl r3, sp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #228, 10 @ 0x39000000 │ │ │ │ + subpl r3, sp, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r6, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #220, 12 @ 0xdc00000 │ │ │ │ + subpl r3, sp, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r6, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #184, 14 @ 0x2e00000 │ │ │ │ + subpl r3, sp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106a6b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #152, 16 @ 0x980000 │ │ │ │ + subpl r3, sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r6, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #116, 18 @ 0x1d0000 │ │ │ │ + subpl r3, sp, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r6, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #72, 20 @ 0x48000 │ │ │ │ + subpl r3, sp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #40, 22 @ 0xa000 │ │ │ │ + subpl r3, sp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #12, 24 @ 0xc00 │ │ │ │ + subpl r3, sp, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #220, 24 @ 0xdc00 │ │ │ │ + subpl r3, sp, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #172, 26 @ 0x2b00 │ │ │ │ + subpl r3, sp, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #140, 28 @ 0x8c0 │ │ │ │ + subpl r3, sp, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r3, sp, #224, 30 @ 0x380 │ │ │ │ + subpl r3, sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r8, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r4, sp, #124, 6 @ 0xf0000001 │ │ │ │ + subpl r4, sp, #132, 6 @ 0x10000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [ip], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbteq r2, [ip], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ + ldrbteq r2, [ip], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r7, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-272 @ 0xfffffef0 │ │ │ │ + ldrbteq r3, [ip], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-1392 @ 0xfffffa90 │ │ │ │ + ldrbteq r3, [ip], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r7, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-2096 @ 0xfffff7d0 │ │ │ │ + ldrbteq r3, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r8, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-2968 @ 0xfffff468 │ │ │ │ + ldrbteq r3, [ip], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ + ldrbteq r3, [ip], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [ip], #-3760 @ 0xfffff150 │ │ │ │ + ldrbteq r3, [ip], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r8, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [ip], #-408 @ 0xfffffe68 │ │ │ │ + ldrbteq r4, [ip], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [ip], #-1032 @ 0xfffffbf8 │ │ │ │ + ldrbteq r4, [ip], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106a898 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, sp, #208, 2 @ 0x34 │ │ │ │ + subpl r6, sp, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r8, sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subpl r6, sp, #208, 4 │ │ │ │ + subpl r6, sp, #216, 4 @ 0x8000000d │ │ │ │ andeq r1, r0, r9, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r2, r0, r5, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r8, sl │ │ │ │ @@ -144450,555 +144450,555 @@ │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r3, r0, r5, lsl #8 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [lr], #-1312 @ 0xfffffae0 │ │ │ │ + ldrbteq fp, [lr], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ + ldrbteq fp, [lr], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r7, r8, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + ldrbteq fp, [lr], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [lr], #-3176 @ 0xfffff398 │ │ │ │ + ldrbteq fp, [lr], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [lr], #-3968 @ 0xfffff080 │ │ │ │ + ldrbteq fp, [lr], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {sl} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-360 @ 0xfffffe98 │ │ │ │ + ldrbteq ip, [lr], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r8, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-816 @ 0xfffffcd0 │ │ │ │ + ldrbteq ip, [lr], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5, {r5, r6, r9} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-1280 @ 0xfffffb00 │ │ │ │ + ldrbteq ip, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ ldmibne r5, {r2, r3, r4, r6, r7} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-1744 @ 0xfffff930 │ │ │ │ + ldrbteq ip, [lr], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-2272 @ 0xfffff720 │ │ │ │ + ldrbteq ip, [lr], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ + ldrbteq ip, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq ip, [lr], #-3568 @ 0xfffff210 │ │ │ │ + ldrbteq ip, [lr], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-88 @ 0xffffffa8 │ │ │ │ + ldrbteq sp, [lr], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-576 @ 0xfffffdc0 │ │ │ │ + ldrbteq sp, [lr], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-1048 @ 0xfffffbe8 │ │ │ │ + ldrbteq sp, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r6, r7, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-1760 @ 0xfffff920 │ │ │ │ + ldrbteq sp, [lr], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-2544 @ 0xfffff610 │ │ │ │ + ldrbteq sp, [lr], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ + ldrbteq sp, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r6, r7, r8, sl, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sp, [lr], #-3944 @ 0xfffff098 │ │ │ │ + ldrbteq sp, [lr], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [lr], #-200 @ 0xffffff38 │ │ │ │ + ldrbteq lr, [lr], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [lr], #-968 @ 0xfffffc38 │ │ │ │ + ldrbteq lr, [lr], #-984 @ 0xfffffc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r7, r9, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [lr], #-2168 @ 0xfffff788 │ │ │ │ + ldrbteq lr, [lr], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [lr], #-2936 @ 0xfffff488 │ │ │ │ + ldrbteq lr, [lr], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r5, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq lr, [lr], #-3824 @ 0xfffff110 │ │ │ │ + ldrbteq lr, [lr], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-528 @ 0xfffffdf0 @ │ │ │ │ + ldrbteq pc, [lr], #-544 @ 0xfffffde0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-960 @ 0xfffffc40 @ │ │ │ │ + ldrbteq pc, [lr], #-976 @ 0xfffffc30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-1336 @ 0xfffffac8 @ │ │ │ │ + ldrbteq pc, [lr], #-1352 @ 0xfffffab8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-1944 @ 0xfffff868 @ │ │ │ │ + ldrbteq pc, [lr], #-1960 @ 0xfffff858 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-2648 @ 0xfffff5a8 @ │ │ │ │ + ldrbteq pc, [lr], #-2664 @ 0xfffff598 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r7, r9, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq pc, [lr], #-3552 @ 0xfffff220 @ │ │ │ │ + ldrbteq pc, [lr], #-3568 @ 0xfffff210 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-88 @ 106abdc <__bss_end__@@Base+0x20de10> │ │ │ │ + ldrbteq r0, [pc], #-104 @ 106abdc <__bss_end__@@Base+0x20de10> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-960 @ 106abf4 <__bss_end__@@Base+0x20de28> │ │ │ │ + ldrbteq r0, [pc], #-976 @ 106abf4 <__bss_end__@@Base+0x20de28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-1776 @ 106ac0c <__bss_end__@@Base+0x20de40> │ │ │ │ + ldrbteq r0, [pc], #-1792 @ 106ac0c <__bss_end__@@Base+0x20de40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-2152 @ 106ac24 <__bss_end__@@Base+0x20de58> │ │ │ │ + ldrbteq r0, [pc], #-2168 @ 106ac24 <__bss_end__@@Base+0x20de58> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-2528 @ 106ac3c <__bss_end__@@Base+0x20de70> │ │ │ │ + ldrbteq r0, [pc], #-2544 @ 106ac3c <__bss_end__@@Base+0x20de70> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r7, r8, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r0, [pc], #-4032 @ 106ac54 <__bss_end__@@Base+0x20de88> │ │ │ │ + ldrbteq r0, [pc], #-4048 @ 106ac54 <__bss_end__@@Base+0x20de88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [pc], #-1112 @ 106ac6c <__bss_end__@@Base+0x20dea0> │ │ │ │ + ldrbteq r1, [pc], #-1128 @ 106ac6c <__bss_end__@@Base+0x20dea0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [pc], #-1808 @ 106ac84 <__bss_end__@@Base+0x20deb8> │ │ │ │ + ldrbteq r1, [pc], #-1824 @ 106ac84 <__bss_end__@@Base+0x20deb8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r7, r8, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [pc], #-2488 @ 106ac9c <__bss_end__@@Base+0x20ded0> │ │ │ │ + ldrbteq r1, [pc], #-2504 @ 106ac9c <__bss_end__@@Base+0x20ded0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r7, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [pc], #-3136 @ 106acb4 <__bss_end__@@Base+0x20dee8> │ │ │ │ + ldrbteq r1, [pc], #-3152 @ 106acb4 <__bss_end__@@Base+0x20dee8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r7, r8, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r1, [pc], #-3752 @ 106accc <__bss_end__@@Base+0x20df00> │ │ │ │ + ldrbteq r1, [pc], #-3768 @ 106accc <__bss_end__@@Base+0x20df00> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-24 @ 106ace4 <__bss_end__@@Base+0x20df18> │ │ │ │ + ldrbteq r2, [pc], #-40 @ 106ace4 <__bss_end__@@Base+0x20df18> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-864 @ 106acfc <__bss_end__@@Base+0x20df30> │ │ │ │ + ldrbteq r2, [pc], #-880 @ 106acfc <__bss_end__@@Base+0x20df30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, r9, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-1584 @ 106ad14 <__bss_end__@@Base+0x20df48> │ │ │ │ + ldrbteq r2, [pc], #-1600 @ 106ad14 <__bss_end__@@Base+0x20df48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-2192 @ 106ad2c <__bss_end__@@Base+0x20df60> │ │ │ │ + ldrbteq r2, [pc], #-2208 @ 106ad2c <__bss_end__@@Base+0x20df60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-2800 @ 106ad44 <__bss_end__@@Base+0x20df78> │ │ │ │ + ldrbteq r2, [pc], #-2816 @ 106ad44 <__bss_end__@@Base+0x20df78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r8, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r2, [pc], #-3344 @ 106ad5c <__bss_end__@@Base+0x20df90> │ │ │ │ + ldrbteq r2, [pc], #-3360 @ 106ad5c <__bss_end__@@Base+0x20df90> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [pc], #-24 @ 106ad74 <__bss_end__@@Base+0x20dfa8> │ │ │ │ + ldrbteq r3, [pc], #-40 @ 106ad74 <__bss_end__@@Base+0x20dfa8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r7, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [pc], #-592 @ 106ad8c <__bss_end__@@Base+0x20dfc0> │ │ │ │ + ldrbteq r3, [pc], #-608 @ 106ad8c <__bss_end__@@Base+0x20dfc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r7, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [pc], #-992 @ 106ada4 <__bss_end__@@Base+0x20dfd8> │ │ │ │ + ldrbteq r3, [pc], #-1008 @ 106ada4 <__bss_end__@@Base+0x20dfd8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [pc], #-1464 @ 106adbc <__bss_end__@@Base+0x20dff0> │ │ │ │ + ldrbteq r3, [pc], #-1480 @ 106adbc <__bss_end__@@Base+0x20dff0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r5, r6, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r3, [pc], #-2040 @ 106add4 <__bss_end__@@Base+0x20e008> │ │ │ │ + ldrbteq r3, [pc], #-2056 @ 106add4 <__bss_end__@@Base+0x20e008> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [pc], #-2896 @ 106adec <__bss_end__@@Base+0x20e020> │ │ │ │ + ldrbteq r4, [pc], #-2912 @ 106adec <__bss_end__@@Base+0x20e020> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r6, r7, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [pc], #-3536 @ 106ae04 <__bss_end__@@Base+0x20e038> │ │ │ │ + ldrbteq r4, [pc], #-3552 @ 106ae04 <__bss_end__@@Base+0x20e038> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r7, r8, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r4, [pc], #-3880 @ 106ae1c <__bss_end__@@Base+0x20e050> │ │ │ │ + ldrbteq r4, [pc], #-3896 @ 106ae1c <__bss_end__@@Base+0x20e050> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r9, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [pc], #-560 @ 106ae34 <__bss_end__@@Base+0x20e068> │ │ │ │ + ldrbteq r5, [pc], #-576 @ 106ae34 <__bss_end__@@Base+0x20e068> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r7, {r4, r5, r6, r9, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r5, [pc], #-1144 @ 106ae4c <__bss_end__@@Base+0x20e080> │ │ │ │ + ldrbteq r5, [pc], #-1160 @ 106ae4c <__bss_end__@@Base+0x20e080> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [pc], #-328 @ 106ae64 <__bss_end__@@Base+0x20e098> │ │ │ │ + ldrbteq r6, [pc], #-344 @ 106ae64 <__bss_end__@@Base+0x20e098> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [pc], #-3464 @ 106ae7c <__bss_end__@@Base+0x20e0b0> │ │ │ │ + ldrbteq r6, [pc], #-3480 @ 106ae7c <__bss_end__@@Base+0x20e0b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r6, [pc], #-3992 @ 106ae94 <__bss_end__@@Base+0x20e0c8> │ │ │ │ + ldrbteq r6, [pc], #-4008 @ 106ae94 <__bss_end__@@Base+0x20e0c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [pc], #-2952 @ 106aeac <__bss_end__@@Base+0x20e0e0> │ │ │ │ + ldrbteq r7, [pc], #-2968 @ 106aeac <__bss_end__@@Base+0x20e0e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r6, r8, r9, sl, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r7, [pc], #-3504 @ 106aec4 <__bss_end__@@Base+0x20e0f8> │ │ │ │ + ldrbteq r7, [pc], #-3520 @ 106aec4 <__bss_end__@@Base+0x20e0f8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-40 @ 106aedc <__bss_end__@@Base+0x20e110> │ │ │ │ + ldrbteq r8, [pc], #-56 @ 106aedc <__bss_end__@@Base+0x20e110> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-584 @ 106aef4 <__bss_end__@@Base+0x20e128> │ │ │ │ + ldrbteq r8, [pc], #-600 @ 106aef4 <__bss_end__@@Base+0x20e128> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-1152 @ 106af0c <__bss_end__@@Base+0x20e140> │ │ │ │ + ldrbteq r8, [pc], #-1168 @ 106af0c <__bss_end__@@Base+0x20e140> │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-1840 @ 106af24 <__bss_end__@@Base+0x20e158> │ │ │ │ + ldrbteq r8, [pc], #-1856 @ 106af24 <__bss_end__@@Base+0x20e158> │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-2456 @ 106af3c <__bss_end__@@Base+0x20e170> │ │ │ │ + ldrbteq r8, [pc], #-2472 @ 106af3c <__bss_end__@@Base+0x20e170> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r8, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-3016 @ 106af54 <__bss_end__@@Base+0x20e188> │ │ │ │ + ldrbteq r8, [pc], #-3032 @ 106af54 <__bss_end__@@Base+0x20e188> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r8, [pc], #-3656 @ 106af6c <__bss_end__@@Base+0x20e1a0> │ │ │ │ + ldrbteq r8, [pc], #-3672 @ 106af6c <__bss_end__@@Base+0x20e1a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r8, r9, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-200 @ 106af84 <__bss_end__@@Base+0x20e1b8> │ │ │ │ + ldrbteq r9, [pc], #-216 @ 106af84 <__bss_end__@@Base+0x20e1b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r9, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-896 @ 106af9c <__bss_end__@@Base+0x20e1d0> │ │ │ │ + ldrbteq r9, [pc], #-912 @ 106af9c <__bss_end__@@Base+0x20e1d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r8, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-1560 @ 106afb4 <__bss_end__@@Base+0x20e1e8> │ │ │ │ + ldrbteq r9, [pc], #-1576 @ 106afb4 <__bss_end__@@Base+0x20e1e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-2280 @ 106afcc <__bss_end__@@Base+0x20e200> │ │ │ │ + ldrbteq r9, [pc], #-2296 @ 106afcc <__bss_end__@@Base+0x20e200> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r6, r8, r9, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-2920 @ 106afe4 <__bss_end__@@Base+0x20e218> │ │ │ │ + ldrbteq r9, [pc], #-2936 @ 106afe4 <__bss_end__@@Base+0x20e218> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-3424 @ 106affc <__bss_end__@@Base+0x20e230> │ │ │ │ + ldrbteq r9, [pc], #-3440 @ 106affc <__bss_end__@@Base+0x20e230> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq r9, [pc], #-3984 @ 106b014 <__bss_end__@@Base+0x20e248> │ │ │ │ + ldrbteq r9, [pc], #-4000 @ 106b014 <__bss_end__@@Base+0x20e248> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, r9, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-472 @ 106b02c <__bss_end__@@Base+0x20e260> │ │ │ │ + ldrbteq sl, [pc], #-488 @ 106b02c <__bss_end__@@Base+0x20e260> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r7, r8, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-1112 @ 106b044 <__bss_end__@@Base+0x20e278> │ │ │ │ + ldrbteq sl, [pc], #-1128 @ 106b044 <__bss_end__@@Base+0x20e278> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-1696 @ 106b05c <__bss_end__@@Base+0x20e290> │ │ │ │ + ldrbteq sl, [pc], #-1712 @ 106b05c <__bss_end__@@Base+0x20e290> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, lr} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-2336 @ 106b074 <__bss_end__@@Base+0x20e2a8> │ │ │ │ + ldrbteq sl, [pc], #-2352 @ 106b074 <__bss_end__@@Base+0x20e2a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-2976 @ 106b08c <__bss_end__@@Base+0x20e2c0> │ │ │ │ + ldrbteq sl, [pc], #-2992 @ 106b08c <__bss_end__@@Base+0x20e2c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq sl, [pc], #-3616 @ 106b0a4 <__bss_end__@@Base+0x20e2d8> │ │ │ │ + ldrbteq sl, [pc], #-3632 @ 106b0a4 <__bss_end__@@Base+0x20e2d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, r7, r8, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [pc], #-160 @ 106b0d4 <__bss_end__@@Base+0x20e308> │ │ │ │ + ldrbteq fp, [pc], #-176 @ 106b0d4 <__bss_end__@@Base+0x20e308> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [pc], #-800 @ 106b0ec <__bss_end__@@Base+0x20e320> │ │ │ │ + ldrbteq fp, [pc], #-816 @ 106b0ec <__bss_end__@@Base+0x20e320> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [pc], #-1384 @ 106b104 <__bss_end__@@Base+0x20e338> │ │ │ │ + ldrbteq fp, [pc], #-1400 @ 106b104 <__bss_end__@@Base+0x20e338> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, r9, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [pc], #-1968 @ 106b11c <__bss_end__@@Base+0x20e350> │ │ │ │ + ldrbteq fp, [pc], #-1984 @ 106b11c <__bss_end__@@Base+0x20e350> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r9, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - ldrbteq fp, [pc], #-2552 @ 106b134 <__bss_end__@@Base+0x20e368> │ │ │ │ + ldrbteq fp, [pc], #-2568 @ 106b134 <__bss_end__@@Base+0x20e368> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ andgt r0, r0, r5, asr #32 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ - ldrbteq ip, [pc], #-456 @ 106b168 <__bss_end__@@Base+0x20e39c> │ │ │ │ + ldrbteq ip, [pc], #-472 @ 106b168 <__bss_end__@@Base+0x20e39c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r1, fp │ │ │ │ andgt r0, r0, r5, asr #32 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ - ldrbteq ip, [pc], #-472 @ 106b180 <__bss_end__@@Base+0x20e3b4> │ │ │ │ + ldrbteq ip, [pc], #-488 @ 106b180 <__bss_end__@@Base+0x20e3b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106b198 │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -145019,226 +145019,226 @@ │ │ │ │ andhi r0, r0, pc, lsl #1 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r5, r7, r8, r9, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq ip, [pc], #-1616 @ 106b1f4 <__bss_end__@@Base+0x20e428> │ │ │ │ + ldrbteq ip, [pc], #-1632 @ 106b1f4 <__bss_end__@@Base+0x20e428> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq ip, [pc], #-2416 @ 106b20c <__bss_end__@@Base+0x20e440> │ │ │ │ + ldrbteq ip, [pc], #-2432 @ 106b20c <__bss_end__@@Base+0x20e440> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r7, r8, sl, sp} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq sp, [pc], #-48 @ 106b224 <__bss_end__@@Base+0x20e458> │ │ │ │ + ldrbteq sp, [pc], #-64 @ 106b224 <__bss_end__@@Base+0x20e458> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r7, r8, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq sp, [pc], #-2656 @ 106b23c <__bss_end__@@Base+0x20e470> │ │ │ │ + ldrbteq sp, [pc], #-2672 @ 106b23c <__bss_end__@@Base+0x20e470> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r7, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq sp, [pc], #-3376 @ 106b254 <__bss_end__@@Base+0x20e488> │ │ │ │ + ldrbteq sp, [pc], #-3392 @ 106b254 <__bss_end__@@Base+0x20e488> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq sp, [pc], #-4048 @ 106b26c <__bss_end__@@Base+0x20e4a0> │ │ │ │ + ldrbteq sp, [pc], #-4064 @ 106b26c <__bss_end__@@Base+0x20e4a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r7, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq lr, [pc], #-560 @ 106b284 <__bss_end__@@Base+0x20e4b8> │ │ │ │ + ldrbteq lr, [pc], #-576 @ 106b284 <__bss_end__@@Base+0x20e4b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r8, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq lr, [pc], #-1312 @ 106b29c <__bss_end__@@Base+0x20e4d0> │ │ │ │ + ldrbteq lr, [pc], #-1328 @ 106b29c <__bss_end__@@Base+0x20e4d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r5, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq lr, [pc], #-2400 @ 106b2b4 <__bss_end__@@Base+0x20e4e8> │ │ │ │ + ldrbteq lr, [pc], #-2416 @ 106b2b4 <__bss_end__@@Base+0x20e4e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r6, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq pc, [pc], #-1488 @ 106b2cc <__bss_end__@@Base+0x20e500> @ │ │ │ │ + ldrbteq pc, [pc], #-1504 @ 106b2cc <__bss_end__@@Base+0x20e500> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r6, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq pc, [pc], #-2176 @ 106b2e4 <__bss_end__@@Base+0x20e518> @ │ │ │ │ + ldrbteq pc, [pc], #-2192 @ 106b2e4 <__bss_end__@@Base+0x20e518> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq pc, [pc], #-2896 @ 106b2fc <__bss_end__@@Base+0x20e530> @ │ │ │ │ + ldrbteq pc, [pc], #-2912 @ 106b2fc <__bss_end__@@Base+0x20e530> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - ldrbteq pc, [pc], #-3904 @ 106b314 <__bss_end__@@Base+0x20e548> @ │ │ │ │ + ldrbteq pc, [pc], #-3920 @ 106b314 <__bss_end__@@Base+0x20e548> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r6, r7, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r0, [r0], #2376 @ 0x948 │ │ │ │ + streq r0, [r0], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r6, r7, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r0, [r0], #2784 @ 0xae0 │ │ │ │ + streq r0, [r0], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r9, fp, ip} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r0, [r0], #3568 @ 0xdf0 │ │ │ │ + streq r0, [r0], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r1, [r0], #408 @ 0x198 │ │ │ │ + streq r1, [r0], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r6, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r1, [r0], #3488 @ 0xda0 │ │ │ │ + streq r1, [r0], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6, fp, ip} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r1, [r0], #3968 @ 0xf80 │ │ │ │ + streq r1, [r0], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r6, r7, r8, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #256 @ 0x100 │ │ │ │ + streq r2, [r0], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r6, r9, ip} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #848 @ 0x350 │ │ │ │ + streq r2, [r0], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r3, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #1360 @ 0x550 │ │ │ │ + streq r2, [r0], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r6, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #1984 @ 0x7c0 │ │ │ │ + streq r2, [r0], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #2432 @ 0x980 │ │ │ │ + streq r2, [r0], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r8, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #3056 @ 0xbf0 │ │ │ │ + streq r2, [r0], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r2, [r0], #3504 @ 0xdb0 │ │ │ │ + streq r2, [r0], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r7, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r3, [r0], #32 │ │ │ │ + streq r3, [r0], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r3, [r0], #1376 @ 0x560 │ │ │ │ + streq r3, [r0], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r3, [r0], #2272 @ 0x8e0 │ │ │ │ + streq r3, [r0], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r6, r7, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r3, [r0], #3640 @ 0xe38 │ │ │ │ + streq r3, [r0], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r4, [r0], #784 @ 0x310 │ │ │ │ + streq r4, [r0], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r5, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r4, [r0], #1368 @ 0x558 │ │ │ │ + streq r4, [r0], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, r6, r8, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsr #16 │ │ │ │ - streq r4, [r0], #2128 @ 0x850 │ │ │ │ + streq r4, [r0], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r5 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq r5, [r0], #208 @ 0xd0 │ │ │ │ + streq r5, [r0], #224 @ 0xe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq r5, [r0], #224 @ 0xe0 │ │ │ │ + streq r5, [r0], #240 @ 0xf0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcmi sl, pc, #180, 12 @ 0xb400000 │ │ │ │ @@ -145259,340 +145259,340 @@ │ │ │ │ muleq r0, sl, r0 │ │ │ │ muleq r0, sl, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r5, [r0], #856 @ 0x358 │ │ │ │ + streq r5, [r0], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r5, [r0], #1576 @ 0x628 │ │ │ │ + streq r5, [r0], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne fp, {r3, r4, r5, r7, r8, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r5, [r0], #2712 @ 0xa98 │ │ │ │ + streq r5, [r0], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r6, [r0], #784 @ 0x310 │ │ │ │ + streq r6, [r0], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r6, r7, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r6, [r0], #2040 @ 0x7f8 │ │ │ │ + streq r6, [r0], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r8, sl, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r6, [r0], #2872 @ 0xb38 │ │ │ │ + streq r6, [r0], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r6, [r0], #3656 @ 0xe48 │ │ │ │ + streq r6, [r0], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r7, [r0], #464 @ 0x1d0 │ │ │ │ + streq r7, [r0], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r7, [r0], #1240 @ 0x4d8 │ │ │ │ + streq r7, [r0], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r7, r8, ip, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r7, [r0], #3128 @ 0xc38 │ │ │ │ + streq r7, [r0], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne fp, {r2, r3, r4, r6, r8, fp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r7, [r0], #4024 @ 0xfb8 │ │ │ │ + streq r7, [r0], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r8, [r0], #688 @ 0x2b0 │ │ │ │ + streq r8, [r0], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r8, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r8, [r0], #2200 @ 0x898 │ │ │ │ + streq r8, [r0], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r7, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r8, [r0], #3424 @ 0xd60 │ │ │ │ + streq r8, [r0], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r7, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #64 @ 0x40 │ │ │ │ + streq r9, [r0], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r6, r8, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #792 @ 0x318 │ │ │ │ + streq r9, [r0], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #1312 @ 0x520 │ │ │ │ + streq r9, [r0], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #2200 @ 0x898 │ │ │ │ + streq r9, [r0], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #3088 @ 0xc10 │ │ │ │ + streq r9, [r0], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r6, r7, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq r9, [r0], #3952 @ 0xf70 │ │ │ │ + streq r9, [r0], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r7, sl, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #480 @ 0x1e0 │ │ │ │ + streq sl, [r0], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #1080 @ 0x438 │ │ │ │ + streq sl, [r0], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r8, ip, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #1584 @ 0x630 │ │ │ │ + streq sl, [r0], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #1976 @ 0x7b8 │ │ │ │ + streq sl, [r0], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r6, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #2400 @ 0x960 │ │ │ │ + streq sl, [r0], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, sl, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #2816 @ 0xb00 │ │ │ │ + streq sl, [r0], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #3368 @ 0xd28 │ │ │ │ + streq sl, [r0], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r6, r7, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sl, [r0], #4040 @ 0xfc8 │ │ │ │ + streq sl, [r0], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #352 @ 0x160 │ │ │ │ + streq fp, [r0], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r6, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #1104 @ 0x450 │ │ │ │ + streq fp, [r0], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r7, r9, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #2008 @ 0x7d8 │ │ │ │ + streq fp, [r0], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #2720 @ 0xaa0 │ │ │ │ + streq fp, [r0], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #3200 @ 0xc80 │ │ │ │ + streq fp, [r0], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r7, r9, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq fp, [r0], #3712 @ 0xe80 │ │ │ │ + streq fp, [r0], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #80 @ 0x50 │ │ │ │ + streq ip, [r0], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r6, r7, r8, r9, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #592 @ 0x250 │ │ │ │ + streq ip, [r0], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r8, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #1120 @ 0x460 │ │ │ │ + streq ip, [r0], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r7, r8, r9, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #1576 @ 0x628 │ │ │ │ + streq ip, [r0], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r9, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #2296 @ 0x8f8 │ │ │ │ + streq ip, [r0], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r6, r8, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #2960 @ 0xb90 │ │ │ │ + streq ip, [r0], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r6, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq ip, [r0], #3608 @ 0xe18 │ │ │ │ + streq ip, [r0], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, r8, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sp, [r0], #688 @ 0x2b0 │ │ │ │ + streq sp, [r0], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne fp, {r3, r4, r7, sl, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sp, [r0], #1664 @ 0x680 │ │ │ │ + streq sp, [r0], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sp, [r0], #2584 @ 0xa18 │ │ │ │ + streq sp, [r0], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sp, [r0], #3152 @ 0xc50 │ │ │ │ + streq sp, [r0], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq sp, [r0], #3560 @ 0xde8 │ │ │ │ + streq sp, [r0], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r8, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #264 @ 0x108 │ │ │ │ + streq lr, [r0], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r6, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #1024 @ 0x400 │ │ │ │ + streq lr, [r0], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r6, r7, r8, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #1904 @ 0x770 │ │ │ │ + streq lr, [r0], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r9, pc} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #2600 @ 0xa28 │ │ │ │ + streq lr, [r0], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #2984 @ 0xba8 │ │ │ │ + streq lr, [r0], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r9, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - streq lr, [r0], #3440 @ 0xd70 │ │ │ │ + streq lr, [r0], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106ba98 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106bab0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - streq pc, [r0], #1424 @ 0x590 │ │ │ │ + streq pc, [r0], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, sl, fp │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - streq pc, [r0], #1440 @ 0x5a0 │ │ │ │ + streq pc, [r0], #1456 @ 0x5b0 │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, sl, fp │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi sl, r1, #92, 12 @ 0x5c00000 │ │ │ │ @@ -145613,64 +145613,64 @@ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi fp, r1, #52, 22 @ 0xd000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq pc, [r0], #2040 @ 0x7f8 │ │ │ │ + streq pc, [r0], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq pc, [r0], #2440 @ 0x988 │ │ │ │ + streq pc, [r0], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq pc, [r0], #3040 @ 0xbe0 │ │ │ │ + streq pc, [r0], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r7, r9, sl, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq pc, [r0], #3544 @ 0xdd8 │ │ │ │ + streq pc, [r0], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, fp, fp │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq pc, [r0], #3920 @ 0xf50 │ │ │ │ + streq pc, [r0], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106bbb8 │ │ │ │ biceq r1, r0, r8, ror #18 │ │ │ │ - streq r0, [r1], #224 @ 0xe0 │ │ │ │ + streq r0, [r1], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r6, -r0] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r6, r2, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, fp, fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - streq r0, [r1], #2168 @ 0x878 │ │ │ │ + streq r0, [r1], #2184 @ 0x888 │ │ │ │ adcsmi r6, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - streq r0, [r1], #2184 @ 0x888 │ │ │ │ + streq r0, [r1], #2200 @ 0x898 │ │ │ │ adcsmi r8, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi fp, r2, #184, 14 @ 0x2e00000 │ │ │ │ @@ -145691,310 +145691,310 @@ │ │ │ │ andeq r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, sp, ror #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r8, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r0, [r1], #2728 @ 0xaa8 │ │ │ │ + streq r0, [r1], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r1, [r1], #3640 @ 0xe38 │ │ │ │ + streq r1, [r1], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, r7, sp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r2, [r1], #3144 @ 0xc48 │ │ │ │ + streq r2, [r1], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r8, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #448 @ 0x1c0 │ │ │ │ + streq r3, [r1], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #1104 @ 0x450 │ │ │ │ + streq r3, [r1], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #1416 @ 0x588 │ │ │ │ + streq r3, [r1], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r7, r8, sl, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #1856 @ 0x740 │ │ │ │ + streq r3, [r1], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #2328 @ 0x918 │ │ │ │ + streq r3, [r1], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #2976 @ 0xba0 │ │ │ │ + streq r3, [r1], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r7, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r3, [r1], #3648 @ 0xe40 │ │ │ │ + streq r3, [r1], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r7, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #112 @ 0x70 │ │ │ │ + streq r4, [r1], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #904 @ 0x388 │ │ │ │ + streq r4, [r1], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #1464 @ 0x5b8 │ │ │ │ + streq r4, [r1], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r7, r8, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #2208 @ 0x8a0 │ │ │ │ + streq r4, [r1], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #2872 @ 0xb38 │ │ │ │ + streq r4, [r1], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r7, r9, sl} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r4, [r1], #3912 @ 0xf48 │ │ │ │ + streq r4, [r1], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r5, [r1], #784 @ 0x310 │ │ │ │ + streq r5, [r1], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, sl, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r5, [r1], #1728 @ 0x6c0 │ │ │ │ + streq r5, [r1], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, sl, fp, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r5, [r1], #2544 @ 0x9f0 │ │ │ │ + streq r5, [r1], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r7, r9, sl, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r5, [r1], #3272 @ 0xcc8 │ │ │ │ + streq r5, [r1], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r8, fp, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #120 @ 0x78 │ │ │ │ + streq r6, [r1], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, r7, r8, r9, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #896 @ 0x380 │ │ │ │ + streq r6, [r1], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r7, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #1400 @ 0x578 │ │ │ │ + streq r6, [r1], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r7, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #1944 @ 0x798 │ │ │ │ + streq r6, [r1], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r6, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #2392 @ 0x958 │ │ │ │ + streq r6, [r1], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r6, r7, r8, sl} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #2968 @ 0xb98 │ │ │ │ + streq r6, [r1], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r6, r8, r9, sl, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #3408 @ 0xd50 │ │ │ │ + streq r6, [r1], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r7, r8, sl, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r6, [r1], #3800 @ 0xed8 │ │ │ │ + streq r6, [r1], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r7, r8, r9, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #104 @ 0x68 │ │ │ │ + streq r7, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r6, r7, r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #1192 @ 0x4a8 │ │ │ │ + streq r7, [r1], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, fp, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #1800 @ 0x708 │ │ │ │ + streq r7, [r1], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r7, sl} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #2400 @ 0x960 │ │ │ │ + streq r7, [r1], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #2952 @ 0xb88 │ │ │ │ + streq r7, [r1], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r7, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r7, [r1], #3960 @ 0xf78 │ │ │ │ + streq r7, [r1], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r7, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r8, [r1], #712 @ 0x2c8 │ │ │ │ + streq r8, [r1], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r8, [r1], #2344 @ 0x928 │ │ │ │ + streq r8, [r1], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, r7, r8, r9, fp, lr} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #624 @ 0x270 │ │ │ │ + streq r9, [r1], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, sl} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #1408 @ 0x580 │ │ │ │ + streq r9, [r1], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, sl, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #1912 @ 0x778 │ │ │ │ + streq r9, [r1], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r8, r9} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #2280 @ 0x8e8 │ │ │ │ + streq r9, [r1], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r9, ip} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #2592 @ 0xa20 │ │ │ │ + streq r9, [r1], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #2912 @ 0xb60 │ │ │ │ + streq r9, [r1], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r7, r9, sl, fp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq r9, [r1], #3888 @ 0xf30 │ │ │ │ + streq r9, [r1], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq sl, [r1], #592 @ 0x250 │ │ │ │ + streq sl, [r1], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r6, r7, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq sl, [r1], #1248 @ 0x4e0 │ │ │ │ + streq sl, [r1], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r9} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq sl, [r1], #1760 @ 0x6e0 │ │ │ │ + streq sl, [r1], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, lsl #20 │ │ │ │ - streq sl, [r1], #2680 @ 0xa78 │ │ │ │ + streq sl, [r1], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, r0, ip │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq ip, [r6, -r8] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andlt r0, r0, r5, asr #32 │ │ │ │ - streq fp, [r1], #784 @ 0x310 │ │ │ │ + streq fp, [r1], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r1 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andlt r0, r0, r5, asr #32 │ │ │ │ - streq fp, [r1], #800 @ 0x320 │ │ │ │ + streq fp, [r1], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r3, r5, #136, 12 @ 0x8800000 │ │ │ │ @@ -146015,136 +146015,136 @@ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r7, r5, #192, 24 @ 0xc000 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, r4, r7, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq fp, [r1], #1648 @ 0x670 │ │ │ │ + streq fp, [r1], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq fp, [r1], #2360 @ 0x938 │ │ │ │ + streq fp, [r1], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, r3, r5, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq fp, [r1], #3336 @ 0xd08 │ │ │ │ + streq fp, [r1], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq fp, [r1], #4080 @ 0xff0 │ │ │ │ + streq ip, [r1], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq ip, [r1], #928 @ 0x3a0 │ │ │ │ + streq ip, [r1], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq ip, [r1], #1912 @ 0x778 │ │ │ │ + streq ip, [r1], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, r3, r4, r8, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq ip, [r1], #2952 @ 0xb88 │ │ │ │ + streq ip, [r1], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq ip, [r1], #3544 @ 0xdd8 │ │ │ │ + streq ip, [r1], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r6, r7, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq sp, [r1], #384 @ 0x180 │ │ │ │ + streq sp, [r1], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r7, r9, sl, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq sp, [r1], #3840 @ 0xf00 │ │ │ │ + streq sp, [r1], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, r3, r5, r6, r9, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq lr, [r1], #1528 @ 0x5f8 │ │ │ │ + streq lr, [r1], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne ip, {r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq lr, [r1], #2424 @ 0x978 │ │ │ │ + streq lr, [r1], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq lr, [r1], #3424 @ 0xd60 │ │ │ │ + streq lr, [r1], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r6, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq pc, [r1], #176 @ 0xb0 │ │ │ │ + streq pc, [r1], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r8, sl, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq pc, [r1], #1200 @ 0x4b0 │ │ │ │ + streq pc, [r1], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq pc, [r1], #2880 @ 0xb40 │ │ │ │ + streq pc, [r1], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq r0, [r2], #152 @ 0x98 │ │ │ │ + streq r0, [r2], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsr #21 │ │ │ │ - streq r0, [r2], #992 @ 0x3e0 │ │ │ │ + streq r0, [r2], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r0, [r2], #3384 @ 0xd38 │ │ │ │ + streq r0, [r2], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r0, [r2], #3400 @ 0xd48 │ │ │ │ + streq r0, [r2], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r3, ip │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -146165,46 +146165,46 @@ │ │ │ │ andhi r0, r0, sl │ │ │ │ andmi r0, r0, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r6, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #22 │ │ │ │ - streq r0, [r2], #4048 @ 0xfd0 │ │ │ │ + streq r0, [r2], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #22 │ │ │ │ - streq r1, [r2], #712 @ 0x2c8 │ │ │ │ + streq r1, [r2], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r9, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #22 │ │ │ │ - streq r1, [r2], #1336 @ 0x538 │ │ │ │ + streq r1, [r2], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ andgt r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - streq r1, [r2], #3360 @ 0xd20 │ │ │ │ + streq r1, [r2], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r1, [r2], #3376 @ 0xd30 │ │ │ │ + streq r1, [r2], #3392 @ 0xd40 │ │ │ │ adcsmi sl, r6, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi ip, r6, #128, 10 @ 0x20000000 │ │ │ │ @@ -146225,562 +146225,562 @@ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r2, r7, #216, 10 @ 0x36000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r2], #40 @ 0x28 │ │ │ │ + streq r2, [r2], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r6, r7, r8, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r2], #2440 @ 0x988 │ │ │ │ + streq r2, [r2], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r2], #3712 @ 0xe80 │ │ │ │ + streq r2, [r2], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r7, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r2], #1104 @ 0x450 │ │ │ │ + streq r3, [r2], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, r7, r8, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r2], #2000 @ 0x7d0 │ │ │ │ + streq r3, [r2], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r2], #2616 @ 0xa38 │ │ │ │ + streq r3, [r2], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r2], #3056 @ 0xbf0 │ │ │ │ + streq r3, [r2], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r2], #3488 @ 0xda0 │ │ │ │ + streq r3, [r2], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r2], #48 @ 0x30 │ │ │ │ + streq r4, [r2], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r2], #584 @ 0x248 │ │ │ │ + streq r4, [r2], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r6, r8, r9, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r2], #1208 @ 0x4b8 │ │ │ │ + streq r4, [r2], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r2], #3016 @ 0xbc8 │ │ │ │ + streq r4, [r2], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r2], #3880 @ 0xf28 │ │ │ │ + streq r4, [r2], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r2], #296 @ 0x128 │ │ │ │ + streq r5, [r2], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r2], #1288 @ 0x508 │ │ │ │ + streq r5, [r2], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r2], #2296 @ 0x8f8 │ │ │ │ + streq r5, [r2], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r6, [r2], #872 @ 0x368 │ │ │ │ + streq r6, [r2], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r6, [r2], #2176 @ 0x880 │ │ │ │ + streq r6, [r2], #2192 @ 0x890 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r6, [r2], #2712 @ 0xa98 │ │ │ │ + streq r6, [r2], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r6, [r2], #3488 @ 0xda0 │ │ │ │ + streq r6, [r2], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r7, [r2], #168 @ 0xa8 │ │ │ │ + streq r7, [r2], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r7, [r2], #792 @ 0x318 │ │ │ │ + streq r7, [r2], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r8, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r7, [r2], #2256 @ 0x8d0 │ │ │ │ + streq r7, [r2], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r6, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r7, [r2], #3264 @ 0xcc0 │ │ │ │ + streq r7, [r2], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r8, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #128 @ 0x80 │ │ │ │ + streq r8, [r2], #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #816 @ 0x330 │ │ │ │ + streq r8, [r2], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, r6, sl, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #1448 @ 0x5a8 │ │ │ │ + streq r8, [r2], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r6, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #1936 @ 0x790 │ │ │ │ + streq r8, [r2], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r8, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #2368 @ 0x940 │ │ │ │ + streq r8, [r2], #2384 @ 0x950 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r6, r7, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #3048 @ 0xbe8 │ │ │ │ + streq r8, [r2], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r8, [r2], #3712 @ 0xe80 │ │ │ │ + streq r8, [r2], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r7, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #248 @ 0xf8 │ │ │ │ + streq r9, [r2], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r6, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #760 @ 0x2f8 │ │ │ │ + streq r9, [r2], #776 @ 0x308 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r7, r8, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #1136 @ 0x470 │ │ │ │ + streq r9, [r2], #1152 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, r8, r9, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #1712 @ 0x6b0 │ │ │ │ + streq r9, [r2], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #2128 @ 0x850 │ │ │ │ + streq r9, [r2], #2144 @ 0x860 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r6, r8, sl, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #2920 @ 0xb68 │ │ │ │ + streq r9, [r2], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r6, r8, r9, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #3440 @ 0xd70 │ │ │ │ + streq r9, [r2], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, r8, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r9, [r2], #3816 @ 0xee8 │ │ │ │ + streq r9, [r2], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r6, r7, r8, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sl, [r2], #264 @ 0x108 │ │ │ │ + streq sl, [r2], #280 @ 0x118 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r7, r8, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sl, [r2], #752 @ 0x2f0 │ │ │ │ + streq sl, [r2], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r7, r9, ip, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq fp, [r2], #2600 @ 0xa28 │ │ │ │ + streq fp, [r2], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq ip, [r2], #432 @ 0x1b0 │ │ │ │ + streq ip, [r2], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r8, sl, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq ip, [r2], #1408 @ 0x580 │ │ │ │ + streq ip, [r2], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r8, fp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq ip, [r2], #2400 @ 0x960 │ │ │ │ + streq ip, [r2], #2416 @ 0x970 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r8, sl, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq ip, [r2], #3536 @ 0xdd0 │ │ │ │ + streq ip, [r2], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sp, [r2], #176 @ 0xb0 │ │ │ │ + streq sp, [r2], #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r6, r8, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sp, [r2], #1008 @ 0x3f0 │ │ │ │ + streq sp, [r2], #1024 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sp, [r2], #1936 @ 0x790 │ │ │ │ + streq sp, [r2], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r6, r7, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq sp, [r2], #3472 @ 0xd90 │ │ │ │ + streq sp, [r2], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq lr, [r2], #368 @ 0x170 │ │ │ │ + streq lr, [r2], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r7, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq lr, [r2], #904 @ 0x388 │ │ │ │ + streq lr, [r2], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq lr, [r2], #1896 @ 0x768 │ │ │ │ + streq lr, [r2], #1912 @ 0x778 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r6, r8, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq lr, [r2], #2688 @ 0xa80 │ │ │ │ + streq lr, [r2], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq lr, [r2], #3648 @ 0xe40 │ │ │ │ + streq lr, [r2], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r9, sl, ip} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq pc, [r2], #624 @ 0x270 │ │ │ │ + streq pc, [r2], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq pc, [r2], #1344 @ 0x540 │ │ │ │ + streq pc, [r2], #1360 @ 0x550 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r9, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq pc, [r2], #2096 @ 0x830 │ │ │ │ + streq pc, [r2], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq pc, [r2], #2752 @ 0xac0 │ │ │ │ + streq pc, [r2], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r7, r8, r9, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #200 @ 0xc8 │ │ │ │ + streq r0, [r3], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #760 @ 0x2f8 │ │ │ │ + streq r0, [r3], #776 @ 0x308 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r6, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #1776 @ 0x6f0 │ │ │ │ + streq r0, [r3], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #2392 @ 0x958 │ │ │ │ + streq r0, [r3], #2408 @ 0x968 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r7, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #2920 @ 0xb68 │ │ │ │ + streq r0, [r3], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r6, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #3360 @ 0xd20 │ │ │ │ + streq r0, [r3], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r9, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r0, [r3], #3760 @ 0xeb0 │ │ │ │ + streq r0, [r3], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r1, [r3], #344 @ 0x158 │ │ │ │ + streq r1, [r3], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r1, [r3], #1928 @ 0x788 │ │ │ │ + streq r1, [r3], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r7, r8, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r1, [r3], #2992 @ 0xbb0 │ │ │ │ + streq r1, [r3], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r1, [r3], #3472 @ 0xd90 │ │ │ │ + streq r1, [r3], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r3], #400 @ 0x190 │ │ │ │ + streq r2, [r3], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r8, r9, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r3], #1752 @ 0x6d8 │ │ │ │ + streq r2, [r3], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r3], #2544 @ 0x9f0 │ │ │ │ + streq r2, [r3], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r3], #3272 @ 0xcc8 │ │ │ │ + streq r2, [r3], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r2, [r3], #3952 @ 0xf70 │ │ │ │ + streq r2, [r3], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, r6, r7, r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r3], #416 @ 0x1a0 │ │ │ │ + streq r3, [r3], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r3], #1064 @ 0x428 │ │ │ │ + streq r3, [r3], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r6, r9, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r3], #1872 @ 0x750 │ │ │ │ + streq r3, [r3], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r3, [r3], #3848 @ 0xf08 │ │ │ │ + streq r3, [r3], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r3], #728 @ 0x2d8 │ │ │ │ + streq r4, [r3], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r7, r8, sl, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r3], #1512 @ 0x5e8 │ │ │ │ + streq r4, [r3], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r4, r5, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r3], #2248 @ 0x8c8 │ │ │ │ + streq r4, [r3], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r8, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r3], #2800 @ 0xaf0 │ │ │ │ + streq r4, [r3], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r6, r9, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r4, [r3], #3632 @ 0xe30 │ │ │ │ + streq r4, [r3], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r3], #256 @ 0x100 │ │ │ │ + streq r5, [r3], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, ip} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r3], #1264 @ 0x4f0 │ │ │ │ + streq r5, [r3], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r7, r8, r9, sl} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r3], #2336 @ 0x920 │ │ │ │ + streq r5, [r3], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r7, r8, r9, ip, sp} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r5, [r3], #3576 @ 0xdf8 │ │ │ │ + streq r5, [r3], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r7, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #23 │ │ │ │ - streq r6, [r3], #248 @ 0xf8 │ │ │ │ + streq r6, [r3], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #26 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r6, [r3], #2224 @ 0x8b0 │ │ │ │ + streq r6, [r3], #2240 @ 0x8c0 │ │ │ │ adcsmi r6, sl, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r6, [r3], #2240 @ 0x8c0 │ │ │ │ + streq r6, [r3], #2256 @ 0x8d0 │ │ │ │ adcsmi r8, sl, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi lr, sl, #180, 22 @ 0x2d000 │ │ │ │ @@ -146801,160 +146801,160 @@ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r7, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r6, [r3], #3088 @ 0xc10 │ │ │ │ + streq r6, [r3], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r8, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r6, [r3], #3560 @ 0xde8 │ │ │ │ + streq r6, [r3], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r9, sl, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #328 @ 0x148 │ │ │ │ + streq r7, [r3], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r7, r8, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #968 @ 0x3c8 │ │ │ │ + streq r7, [r3], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r6, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #1456 @ 0x5b0 │ │ │ │ + streq r7, [r3], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #1896 @ 0x768 │ │ │ │ + streq r7, [r3], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r8, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #2488 @ 0x9b8 │ │ │ │ + streq r7, [r3], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r7, fp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r7, [r3], #2992 @ 0xbb0 │ │ │ │ + streq r7, [r3], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r8, [r3], #848 @ 0x350 │ │ │ │ + streq r8, [r3], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r8, sl, fp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r8, [r3], #4016 @ 0xfb0 │ │ │ │ + streq r8, [r3], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r9, sl, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #648 @ 0x288 │ │ │ │ + streq r9, [r3], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r9, fp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #1248 @ 0x4e0 │ │ │ │ + streq r9, [r3], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #1744 @ 0x6d0 │ │ │ │ + streq r9, [r3], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r7, r8, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #2480 @ 0x9b0 │ │ │ │ + streq r9, [r3], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #3016 @ 0xbc8 │ │ │ │ + streq r9, [r3], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #3416 @ 0xd58 │ │ │ │ + streq r9, [r3], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r6, r8, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq r9, [r3], #3840 @ 0xf00 │ │ │ │ + streq r9, [r3], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r6, r9, sl, fp, ip, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq sl, [r3], #192 @ 0xc0 │ │ │ │ + streq sl, [r3], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r7, r8, sl, fp, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq sl, [r3], #616 @ 0x268 │ │ │ │ + streq sl, [r3], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r5, r6, r7, r9, sp, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq sl, [r3], #1152 @ 0x480 │ │ │ │ + streq sl, [r3], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r7, r8, r9, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq sl, [r3], #2032 @ 0x7f0 │ │ │ │ + streq sl, [r3], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r6, r7, r9, sl, fp, sp} │ │ │ │ biceq r1, r0, r8, lsl #25 │ │ │ │ - streq sl, [r3], #2720 @ 0xaa0 │ │ │ │ + streq sl, [r3], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r0, pc, ip @ │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andlt r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq ip, [r6, -r8] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andlt r0, r0, r6, asr #32 │ │ │ │ - streq fp, [r3], #640 @ 0x280 │ │ │ │ + streq fp, [r3], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq fp, [r3], #656 @ 0x290 │ │ │ │ + streq fp, [r3], #672 @ 0x2a0 │ │ │ │ adcsmi r8, ip, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r9, ip, #228, 16 @ 0xe40000 │ │ │ │ @@ -146975,214 +146975,214 @@ │ │ │ │ andhi r0, r0, lr, asr r0 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq fp, [r3], #1608 @ 0x648 │ │ │ │ + streq fp, [r3], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r8, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq fp, [r3], #2424 @ 0x978 │ │ │ │ + streq fp, [r3], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r7, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq fp, [r3], #2992 @ 0xbb0 │ │ │ │ + streq fp, [r3], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r6, r8, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq fp, [r3], #3592 @ 0xe08 │ │ │ │ + streq fp, [r3], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #8 │ │ │ │ + streq ip, [r3], #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r7, r8, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #400 @ 0x190 │ │ │ │ + streq ip, [r3], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #784 @ 0x310 │ │ │ │ + streq ip, [r3], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #1392 @ 0x570 │ │ │ │ + streq ip, [r3], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r7, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #1904 @ 0x770 │ │ │ │ + streq ip, [r3], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #2472 @ 0x9a8 │ │ │ │ + streq ip, [r3], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #2984 @ 0xba8 │ │ │ │ + streq ip, [r3], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #3440 @ 0xd70 │ │ │ │ + streq ip, [r3], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r6, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq ip, [r3], #3920 @ 0xf50 │ │ │ │ + streq ip, [r3], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r7, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq sp, [r3], #512 @ 0x200 │ │ │ │ + streq sp, [r3], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq sp, [r3], #1168 @ 0x490 │ │ │ │ + streq sp, [r3], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq sp, [r3], #2160 @ 0x870 │ │ │ │ + streq sp, [r3], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r8, r9, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq sp, [r3], #2832 @ 0xb10 │ │ │ │ + streq sp, [r3], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r7, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq sp, [r3], #3760 @ 0xeb0 │ │ │ │ + streq sp, [r3], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r8, sl, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq lr, [r3], #1088 @ 0x440 │ │ │ │ + streq lr, [r3], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r5, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq lr, [r3], #2192 @ 0x890 │ │ │ │ + streq lr, [r3], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r7, r8, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq lr, [r3], #3080 @ 0xc08 │ │ │ │ + streq lr, [r3], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r7, sl, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq lr, [r3], #3680 @ 0xe60 │ │ │ │ + streq lr, [r3], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r6, r7, sl, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq lr, [r3], #4064 @ 0xfe0 │ │ │ │ + streq lr, [r3], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq pc, [r3], #936 @ 0x3a8 │ │ │ │ + streq pc, [r3], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r9, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq pc, [r3], #2176 @ 0x880 │ │ │ │ + streq pc, [r3], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r7, sl, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq pc, [r3], #3344 @ 0xd10 │ │ │ │ + streq pc, [r3], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r6, r9, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq pc, [r3], #4088 @ 0xff8 │ │ │ │ + streq r0, [r4], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r6, r7, sl, fp, ip, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq r0, [r4], #424 @ 0x1a8 │ │ │ │ + streq r0, [r4], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r8, r9, fp, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq r0, [r4], #936 @ 0x3a8 │ │ │ │ + streq r0, [r4], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r6, r9, sp, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq r0, [r4], #1784 @ 0x6f8 │ │ │ │ + streq r0, [r4], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r6, r7, sl, pc} │ │ │ │ biceq r1, r0, r8, lsr #26 │ │ │ │ - streq r0, [r4], #2520 @ 0x9d8 │ │ │ │ + streq r0, [r4], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror r3 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r6, lr, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, r3, sp │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - streq r1, [r4], #424 @ 0x1a8 │ │ │ │ + streq r1, [r4], #440 @ 0x1b8 │ │ │ │ adcsmi r6, lr, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, r3, sp │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - streq r1, [r4], #440 @ 0x1b8 │ │ │ │ + streq r1, [r4], #456 @ 0x1c8 │ │ │ │ adcsmi r6, lr, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106d3b8 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -147203,118 +147203,118 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ adcsmi r9, lr, #48, 8 @ 0x30000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r6, r7, r8, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r1, [r4], #1632 @ 0x660 │ │ │ │ + streq r1, [r4], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r1, [r4], #2416 @ 0x970 │ │ │ │ + streq r1, [r4], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r7, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r1, [r4], #3024 @ 0xbd0 │ │ │ │ + streq r1, [r4], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r7, r8, r9, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r2, [r4], #240 @ 0xf0 │ │ │ │ + streq r2, [r4], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r2, [r4], #3032 @ 0xbd8 │ │ │ │ + streq r2, [r4], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r2, [r4], #4072 @ 0xfe8 │ │ │ │ + streq r2, [r4], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #424 @ 0x1a8 │ │ │ │ + streq r3, [r4], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #1080 @ 0x438 │ │ │ │ + streq r3, [r4], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #1608 @ 0x648 │ │ │ │ + streq r3, [r4], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r7, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #2416 @ 0x970 │ │ │ │ + streq r3, [r4], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne lr, {r4, r8, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #2904 @ 0xb58 │ │ │ │ + streq r3, [r4], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #3288 @ 0xcd8 │ │ │ │ + streq r3, [r4], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r3, [r4], #3672 @ 0xe58 │ │ │ │ + streq r3, [r4], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, ip, lr, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r4, [r4], #80 @ 0x50 │ │ │ │ + streq r4, [r4], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne lr, {r3, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r1, r0, r8, asr #27 │ │ │ │ - streq r4, [r4], #1088 @ 0x440 │ │ │ │ + streq r4, [r4], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r5, sp │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106d598 │ │ │ │ andgt r0, r0, r5, asr #32 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ - streq r4, [r4], #3256 @ 0xcb8 │ │ │ │ + streq r4, [r4], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106d5b0 │ │ │ │ andgt r0, r0, r5, asr #32 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ - streq r4, [r4], #3272 @ 0xcc8 │ │ │ │ + streq r4, [r4], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r6, r8, r5, sp │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147335,45 +147335,45 @@ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r6, r8, r9, sl, fp} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r5, [r4], #672 @ 0x2a0 │ │ │ │ + streq r5, [r4], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcsmi r9, pc, #132, 8 @ 0x84000000 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r7, sp} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r5, [r4], #2568 @ 0xa08 │ │ │ │ + streq r5, [r4], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r7, r9, sl} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r5, [r4], #3960 @ 0xf78 │ │ │ │ + streq r5, [r4], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r6, sp │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcsmi r9, pc, #136, 22 @ 0x22000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, r7, r8, sl, fp} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #552 @ 0x228 │ │ │ │ + streq r6, [r4], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106d6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147383,166 +147383,166 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, r7, r8, sl} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #1128 @ 0x468 │ │ │ │ + streq r6, [r4], #1144 @ 0x478 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r6, r7, r9} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #1992 @ 0x7c8 │ │ │ │ + streq r6, [r4], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #2432 @ 0x980 │ │ │ │ + streq r6, [r4], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #2728 @ 0xaa8 │ │ │ │ + streq r6, [r4], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #3040 @ 0xbe0 │ │ │ │ + streq r6, [r4], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, r8, sl} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r6, [r4], #3752 @ 0xea8 │ │ │ │ + streq r6, [r4], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r7, sl} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r7, [r4], #456 @ 0x1c8 │ │ │ │ + streq r7, [r4], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r7, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r7, [r4], #3624 @ 0xe28 │ │ │ │ + streq r7, [r4], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r9, sl, ip} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #24 │ │ │ │ + streq r8, [r4], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #696 @ 0x2b8 │ │ │ │ + streq r8, [r4], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #1312 @ 0x520 │ │ │ │ + streq r8, [r4], #1328 @ 0x530 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #1848 @ 0x738 │ │ │ │ + streq r8, [r4], #1864 @ 0x748 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcmi r5, r0, #108, 6 @ 0xb0000001 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r8, sl, fp, ip} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #2736 @ 0xab0 │ │ │ │ + streq r8, [r4], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r7, r9, sl, fp} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #3416 @ 0xd58 │ │ │ │ + streq r8, [r4], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r8, [r4], #4064 @ 0xfe0 │ │ │ │ + streq r8, [r4], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #984 @ 0x3d8 │ │ │ │ + streq r9, [r4], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #1744 @ 0x6d0 │ │ │ │ + streq r9, [r4], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r8, fp, ip} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #2480 @ 0x9b0 │ │ │ │ + streq r9, [r4], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r6, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #3080 @ 0xc08 │ │ │ │ + streq r9, [r4], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #3480 @ 0xd98 │ │ │ │ + streq r9, [r4], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r7, r9, sl} @ │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq r9, [r4], #3776 @ 0xec0 │ │ │ │ + streq r9, [r4], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - streq sl, [r4], #128 @ 0x80 │ │ │ │ + streq sl, [r4], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r9 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ andgt r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - streq fp, [r4], #912 @ 0x390 │ │ │ │ + streq fp, [r4], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ andgt r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - streq fp, [r4], #928 @ 0x3a0 │ │ │ │ + streq fp, [r4], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r9 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi ip, r0, #104, 30 @ 0x1a0 │ │ │ │ @@ -147563,388 +147563,388 @@ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi r5, r1, #68, 26 @ 0x1100 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r8, r9, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #1296 @ 0x510 │ │ │ │ + streq fp, [r4], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r8, r9, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #1624 @ 0x658 │ │ │ │ + streq fp, [r4], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r7, r8, r9, sl, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #1928 @ 0x788 │ │ │ │ + streq fp, [r4], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r8, sl, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #2272 @ 0x8e0 │ │ │ │ + streq fp, [r4], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r8, sl, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #2912 @ 0xb60 │ │ │ │ + streq fp, [r4], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r7, r8, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #3504 @ 0xdb0 │ │ │ │ + streq fp, [r4], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r8, r9, fp, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq fp, [r4], #3904 @ 0xf40 │ │ │ │ + streq fp, [r4], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, r8, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #208 @ 0xd0 │ │ │ │ + streq ip, [r4], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r9, fp, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #656 @ 0x290 │ │ │ │ + streq ip, [r4], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r8, fp, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #1016 @ 0x3f8 │ │ │ │ + streq ip, [r4], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, fp, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #1416 @ 0x588 │ │ │ │ + streq ip, [r4], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r7, r8, r9, sl, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #1776 @ 0x6f0 │ │ │ │ + streq ip, [r4], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r8, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #2208 @ 0x8a0 │ │ │ │ + streq ip, [r4], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r8, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #3128 @ 0xc38 │ │ │ │ + streq ip, [r4], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r8, r9, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq ip, [r4], #3928 @ 0xf58 │ │ │ │ + streq ip, [r4], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc, {r4, r7, r8, r9, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #376 @ 0x178 │ │ │ │ + streq sp, [r4], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r8, r9, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #840 @ 0x348 │ │ │ │ + streq sp, [r4], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r8, r9, sl, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #1336 @ 0x538 │ │ │ │ + streq sp, [r4], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r7, r8, r9, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #1696 @ 0x6a0 │ │ │ │ + streq sp, [r4], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r6, r8, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #2048 @ 0x800 │ │ │ │ + streq sp, [r4], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r7, r8, r9, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #2568 @ 0xa08 │ │ │ │ + streq sp, [r4], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r6, r7, r9, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #3160 @ 0xc58 │ │ │ │ + streq sp, [r4], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r6, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq sp, [r4], #3912 @ 0xf48 │ │ │ │ + streq sp, [r4], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r7, r9, sl, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq lr, [r4], #448 @ 0x1c0 │ │ │ │ + streq lr, [r4], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r7, r8, sl, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq lr, [r4], #880 @ 0x370 │ │ │ │ + streq lr, [r4], #896 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, r8, sl, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq lr, [r4], #1344 @ 0x540 │ │ │ │ + streq lr, [r4], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r7, r9, sl, fp, ip, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq lr, [r4], #2576 @ 0xa10 │ │ │ │ + streq lr, [r4], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc, {r3, r6, r7, r8, r9, sl, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq lr, [r4], #3768 @ 0xeb8 │ │ │ │ + streq lr, [r4], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #440 @ 0x1b8 │ │ │ │ + streq pc, [r4], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r7, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #856 @ 0x358 │ │ │ │ + streq pc, [r4], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r7, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #1320 @ 0x528 │ │ │ │ + streq pc, [r4], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r8, sl, ip, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #1752 @ 0x6d8 │ │ │ │ + streq pc, [r4], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r7, r9, fp, ip, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #2320 @ 0x910 │ │ │ │ + streq pc, [r4], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r6, r7, r8, r9, ip, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #3208 @ 0xc88 │ │ │ │ + streq pc, [r4], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r8, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq pc, [r4], #3784 @ 0xec8 │ │ │ │ + streq pc, [r4], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, r7, r8, fp, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r0, [r5], #560 @ 0x230 │ │ │ │ + streq r0, [r5], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r7, sl, fp, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r0, [r5], #1144 @ 0x478 │ │ │ │ + streq r0, [r5], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, ip, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r0, [r5], #2504 @ 0x9c8 │ │ │ │ + streq r0, [r5], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r6, r7, r9, sl, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r0, [r5], #3064 @ 0xbf8 │ │ │ │ + streq r0, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r7, r9, sl, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r0, [r5], #3456 @ 0xd80 │ │ │ │ + streq r0, [r5], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r8, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #40 @ 0x28 │ │ │ │ + streq r1, [r5], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r7, r8, sl, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #872 @ 0x368 │ │ │ │ + streq r1, [r5], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #1768 @ 0x6e8 │ │ │ │ + streq r1, [r5], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r6, r7, r8, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #2288 @ 0x8f0 │ │ │ │ + streq r1, [r5], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r9, fp, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #2912 @ 0xb60 │ │ │ │ + streq r1, [r5], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r1, [r5], #3648 @ 0xe40 │ │ │ │ + streq r1, [r5], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r7, sl, fp, sp, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #400 @ 0x190 │ │ │ │ + streq r2, [r5], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, ip, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #816 @ 0x330 │ │ │ │ + streq r2, [r5], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r7, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #1224 @ 0x4c8 │ │ │ │ + streq r2, [r5], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r7, r8, sl, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #1624 @ 0x658 │ │ │ │ + streq r2, [r5], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r7, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #1984 @ 0x7c0 │ │ │ │ + streq r2, [r5], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r8, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #2472 @ 0x9a8 │ │ │ │ + streq r2, [r5], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r8, r9, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #3008 @ 0xbc0 │ │ │ │ + streq r2, [r5], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, fp, ip, lr} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #3552 @ 0xde0 │ │ │ │ + streq r2, [r5], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, r8, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r2, [r5], #4088 @ 0xff8 │ │ │ │ + streq r3, [r5], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r7, r8, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r3, [r5], #456 @ 0x1c8 │ │ │ │ + streq r3, [r5], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r7, r8, r9, sl, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r3, [r5], #952 @ 0x3b8 │ │ │ │ + streq r3, [r5], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, r7, r9, sl, pc} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r3, [r5], #1480 @ 0x5c8 │ │ │ │ + streq r3, [r5], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r8, r9, sl, fp, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r3, [r5], #2096 @ 0x830 │ │ │ │ + streq r3, [r5], #2112 @ 0x840 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r6, r7, ip, sp} @ │ │ │ │ biceq r1, r0, r8, lsl #30 │ │ │ │ - streq r6, [r5], #1864 @ 0x748 │ │ │ │ + streq r6, [r5], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr pc │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andcc r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror pc │ │ │ │ andgt r0, r0, r2, asr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - streq r6, [r5], #3928 @ 0xf58 │ │ │ │ + streq r6, [r5], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r8, pc, sp @ │ │ │ │ andgt r0, r0, r2, asr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - streq r6, [r5], #3944 @ 0xf68 │ │ │ │ + streq r6, [r5], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r0, pc, sp @ │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andcc r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147965,94 +147965,94 @@ │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andcc r0, r0, r7, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r8, r9, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #488 @ 0x1e8 │ │ │ │ + streq r7, [r5], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r8, r9, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #1424 @ 0x590 │ │ │ │ + streq r7, [r5], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc, {r4, r5, r6, r7, sl, fp, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #2152 @ 0x868 │ │ │ │ + streq r7, [r5], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r8, r9, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #2592 @ 0xa20 │ │ │ │ + streq r7, [r5], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r7, r8, r9, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #3016 @ 0xbc8 │ │ │ │ + streq r7, [r5], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r9, sl, fp, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r7, [r5], #3928 @ 0xf58 │ │ │ │ + streq r7, [r5], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r7, r8, r9, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r8, [r5], #312 @ 0x138 │ │ │ │ + streq r8, [r5], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, sl, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r8, [r5], #776 @ 0x308 │ │ │ │ + streq r8, [r5], #792 @ 0x318 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, sl, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r8, [r5], #1216 @ 0x4c0 │ │ │ │ + streq r8, [r5], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, r8, r9, fp, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r8, [r5], #2040 @ 0x7f8 │ │ │ │ + streq r8, [r5], #2056 @ 0x808 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, ip, sp, pc} @ │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ - streq r8, [r5], #2784 @ 0xae0 │ │ │ │ + streq r8, [r5], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi r3, r6, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #2 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq r9, [r5], #752 @ 0x2f0 │ │ │ │ + streq r9, [r5], #768 @ 0x300 │ │ │ │ sbcmi r3, r6, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq r9, [r5], #768 @ 0x300 │ │ │ │ + streq r9, [r5], #784 @ 0x310 │ │ │ │ sbcmi r3, r6, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -148073,94 +148073,94 @@ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi r5, r6, #212, 24 @ 0xd400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r9, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq r9, [r5], #4064 @ 0xfe0 │ │ │ │ + streq r9, [r5], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r7, r9, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #472 @ 0x1d8 │ │ │ │ + streq sl, [r5], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r7, r9, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #1360 @ 0x550 │ │ │ │ + streq sl, [r5], #1376 @ 0x560 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r7, r8, r9, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #2016 @ 0x7e0 │ │ │ │ + streq sl, [r5], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r7, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #2600 @ 0xa28 │ │ │ │ + streq sl, [r5], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r7, r8, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #3080 @ 0xc08 │ │ │ │ + streq sl, [r5], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r7, r9, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #3520 @ 0xdc0 │ │ │ │ + streq sl, [r5], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r8, r9, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq sl, [r5], #3960 @ 0xf78 │ │ │ │ + streq sl, [r5], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r6, lr, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq fp, [r5], #336 @ 0x150 │ │ │ │ + streq fp, [r5], #352 @ 0x160 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r8, lr, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq fp, [r5], #888 @ 0x378 │ │ │ │ + streq fp, [r5], #904 @ 0x388 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r9, lr, pc} @ │ │ │ │ biceq r2, r0, r8, asr #32 │ │ │ │ - streq fp, [r5], #1424 @ 0x590 │ │ │ │ + streq fp, [r5], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106e2b8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi ip, r6, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq lr, [r6, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andcc r0, r0, r5, asr #32 │ │ │ │ - streq fp, [r5], #3400 @ 0xd48 │ │ │ │ + streq fp, [r5], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r6, r8, r2, lr │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andcc r0, r0, r5, asr #32 │ │ │ │ - streq fp, [r5], #3416 @ 0xd58 │ │ │ │ + streq fp, [r5], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq lr, LR_und │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -148181,268 +148181,268 @@ │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andcc r0, r0, fp, ror #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r7, r9, sl, lr, pc} @ │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq fp, [r5], #3944 @ 0xf68 │ │ │ │ + streq fp, [r5], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r7, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq ip, [r5], #728 @ 0x2d8 │ │ │ │ + streq ip, [r5], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r8, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq ip, [r5], #1152 @ 0x480 │ │ │ │ + streq ip, [r5], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r7, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq ip, [r5], #2128 @ 0x850 │ │ │ │ + streq ip, [r5], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r7, r9, sl, lr, pc} @ │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq ip, [r5], #3120 @ 0xc30 │ │ │ │ + streq ip, [r5], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r6, r7, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq sp, [r5], #72 @ 0x48 │ │ │ │ + streq sp, [r5], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq sp, [r5], #2064 @ 0x810 │ │ │ │ + streq sp, [r5], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r6, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq sp, [r5], #3280 @ 0xcd0 │ │ │ │ + streq sp, [r5], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r6, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq lr, [r5], #464 @ 0x1d0 │ │ │ │ + streq lr, [r5], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq lr, [r5], #1696 @ 0x6a0 │ │ │ │ + streq lr, [r5], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, fp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq lr, [r5], #2608 @ 0xa30 │ │ │ │ + streq lr, [r5], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r6, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq pc, [r5], #1504 @ 0x5e0 │ │ │ │ + streq pc, [r5], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, fp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq pc, [r5], #3136 @ 0xc40 │ │ │ │ + streq pc, [r5], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq pc, [r5], #3736 @ 0xe98 │ │ │ │ + streq pc, [r5], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r7, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r0, [r6], #344 @ 0x158 │ │ │ │ + streq r0, [r6], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r6, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r0, [r6], #1320 @ 0x528 │ │ │ │ + streq r0, [r6], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r0, [r6], #1912 @ 0x778 │ │ │ │ + streq r0, [r6], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r0, [r6], #3536 @ 0xdd0 │ │ │ │ + streq r0, [r6], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r1, [r6], #504 @ 0x1f8 │ │ │ │ + streq r1, [r6], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r1, [r6], #1568 @ 0x620 │ │ │ │ + streq r1, [r6], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r5, r6, r7, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r1, [r6], #3040 @ 0xbe0 │ │ │ │ + streq r1, [r6], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r7, fp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r2, [r6], #136 @ 0x88 │ │ │ │ + streq r2, [r6], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r2, [r6], #872 @ 0x368 │ │ │ │ + streq r2, [r6], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r2, [r6], #1536 @ 0x600 │ │ │ │ + streq r2, [r6], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r7, r8, r9, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r2, [r6], #2984 @ 0xba8 │ │ │ │ + streq r2, [r6], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r3, [r6], #312 @ 0x138 │ │ │ │ + streq r3, [r6], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r7, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r3, [r6], #1168 @ 0x490 │ │ │ │ + streq r3, [r6], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r3, [r6], #1688 @ 0x698 │ │ │ │ + streq r3, [r6], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r3, [r6], #2480 @ 0x9b0 │ │ │ │ + streq r3, [r6], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r4, [r6], #1624 @ 0x658 │ │ │ │ + streq r4, [r6], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r5, [r6], #216 @ 0xd8 │ │ │ │ + streq r5, [r6], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r5, [r6], #984 @ 0x3d8 │ │ │ │ + streq r5, [r6], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r5, [r6], #1800 @ 0x708 │ │ │ │ + streq r5, [r6], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r8, fp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r5, [r6], #2616 @ 0xa38 │ │ │ │ + streq r5, [r6], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r5, [r6], #3936 @ 0xf60 │ │ │ │ + streq r5, [r6], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, fp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r6, [r6], #1000 @ 0x3e8 │ │ │ │ + streq r6, [r6], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r6, r9, ip} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r6, [r6], #1696 @ 0x6a0 │ │ │ │ + streq r6, [r6], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r6, r8, sl} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r6, [r6], #2472 @ 0x9a8 │ │ │ │ + streq r6, [r6], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r6, [r6], #3312 @ 0xcf0 │ │ │ │ + streq r6, [r6], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - streq r7, [r6], #16 │ │ │ │ + streq r7, [r6], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #14 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andlt r0, r0, r4, asr #32 │ │ │ │ - streq r7, [r6], #2128 @ 0x850 │ │ │ │ + streq r7, [r6], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr r7 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andlt r0, r0, r4, asr #32 │ │ │ │ - streq r7, [r6], #2144 @ 0x860 │ │ │ │ + streq r7, [r6], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, ror #14 │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -148463,46 +148463,46 @@ │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andlt r0, r0, sp, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsl #3 │ │ │ │ - streq r8, [r6], #920 @ 0x398 │ │ │ │ + streq r8, [r6], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r7, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsl #3 │ │ │ │ - streq r8, [r6], #2064 @ 0x810 │ │ │ │ + streq r8, [r6], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r6, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsl #3 │ │ │ │ - streq r8, [r6], #3048 @ 0xbe8 │ │ │ │ + streq r8, [r6], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andcc r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r9, [r6], #1040 @ 0x410 │ │ │ │ + streq r9, [r6], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r9, [r6], #1056 @ 0x420 │ │ │ │ + streq r9, [r6], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -148523,184 +148523,184 @@ │ │ │ │ muleq r0, r9, r0 │ │ │ │ mulcc r0, r9, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r6} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq r9, [r6], #1896 @ 0x768 │ │ │ │ + streq r9, [r6], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq r9, [r6], #2712 @ 0xa98 │ │ │ │ + streq r9, [r6], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq r9, [r6], #3384 @ 0xd38 │ │ │ │ + streq r9, [r6], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sl, [r6], #344 @ 0x158 │ │ │ │ + streq sl, [r6], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r7, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sl, [r6], #1000 @ 0x3e8 │ │ │ │ + streq sl, [r6], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sl, [r6], #1448 @ 0x5a8 │ │ │ │ + streq sl, [r6], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r6, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sl, [r6], #1984 @ 0x7c0 │ │ │ │ + streq sl, [r6], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r6, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sl, [r6], #2528 @ 0x9e0 │ │ │ │ + streq sl, [r6], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r6, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq fp, [r6], #1440 @ 0x5a0 │ │ │ │ + streq fp, [r6], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq fp, [r6], #3096 @ 0xc18 │ │ │ │ + streq fp, [r6], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq fp, [r6], #3776 @ 0xec0 │ │ │ │ + streq fp, [r6], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r6, r8} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq ip, [r6], #744 @ 0x2e8 │ │ │ │ + streq ip, [r6], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq ip, [r6], #1968 @ 0x7b0 │ │ │ │ + streq ip, [r6], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq ip, [r6], #2976 @ 0xba0 │ │ │ │ + streq ip, [r6], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq ip, [r6], #3880 @ 0xf28 │ │ │ │ + streq ip, [r6], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r7, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sp, [r6], #1192 @ 0x4a8 │ │ │ │ + streq sp, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sp, [r6], #2840 @ 0xb18 │ │ │ │ + streq sp, [r6], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq sp, [r6], #3696 @ 0xe70 │ │ │ │ + streq sp, [r6], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r7, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq lr, [r6], #184 @ 0xb8 │ │ │ │ + streq lr, [r6], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq lr, [r6], #824 @ 0x338 │ │ │ │ + streq lr, [r6], #840 @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r7, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq lr, [r6], #1416 @ 0x588 │ │ │ │ + streq lr, [r6], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r6, r7, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq lr, [r6], #1872 @ 0x750 │ │ │ │ + streq lr, [r6], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq lr, [r6], #2424 @ 0x978 │ │ │ │ + streq lr, [r6], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq pc, [r6], #32 │ │ │ │ + streq pc, [r6], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq pc, [r6], #640 @ 0x280 │ │ │ │ + streq pc, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #4 │ │ │ │ - streq pc, [r6], #1024 @ 0x400 │ │ │ │ + streq pc, [r6], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, lsr #22 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andlt r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq pc, [r6], #2960 @ 0xb90 │ │ │ │ + streq pc, [r6], #2976 @ 0xba0 │ │ │ │ sbcmi r0, r9, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - streq pc, [r6], #2976 @ 0xba0 │ │ │ │ + streq pc, [r6], #2992 @ 0xbb0 │ │ │ │ sbcmi r1, r9, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r6, r0, ror fp │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi r1, r9, #136, 28 @ 0x880 │ │ │ │ @@ -148721,898 +148721,898 @@ │ │ │ │ andhi r0, r0, r8, asr #1 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r7, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r6], #3704 @ 0xe78 │ │ │ │ + streq pc, [r6], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r7, r8, r9, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r7], #576 @ 0x240 │ │ │ │ + streq r0, [r7], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r7], #1912 @ 0x778 │ │ │ │ + streq r0, [r7], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r6, r7, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r7], #3736 @ 0xe98 │ │ │ │ + streq r0, [r7], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r7], #952 @ 0x3b8 │ │ │ │ + streq r1, [r7], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r6, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r7], #2320 @ 0x910 │ │ │ │ + streq r1, [r7], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r6, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r7], #3720 @ 0xe88 │ │ │ │ + streq r1, [r7], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r7], #528 @ 0x210 │ │ │ │ + streq r2, [r7], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r7, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r7], #1520 @ 0x5f0 │ │ │ │ + streq r2, [r7], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r7], #2344 @ 0x928 │ │ │ │ + streq r2, [r7], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r7], #3104 @ 0xc20 │ │ │ │ + streq r2, [r7], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r7], #3680 @ 0xe60 │ │ │ │ + streq r2, [r7], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r7], #664 @ 0x298 │ │ │ │ + streq r3, [r7], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r7], #1680 @ 0x690 │ │ │ │ + streq r3, [r7], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r7, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r7], #3536 @ 0xdd0 │ │ │ │ + streq r3, [r7], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r7], #760 @ 0x2f8 │ │ │ │ + streq r4, [r7], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r7], #1280 @ 0x500 │ │ │ │ + streq r4, [r7], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r6, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r7], #1864 @ 0x748 │ │ │ │ + streq r4, [r7], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r6, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r7], #2696 @ 0xa88 │ │ │ │ + streq r4, [r7], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r7], #3784 @ 0xec8 │ │ │ │ + streq r4, [r7], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r6, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r7], #912 @ 0x390 │ │ │ │ + streq r5, [r7], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r9, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r7], #3576 @ 0xdf8 │ │ │ │ + streq r5, [r7], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r6, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r7], #3056 @ 0xbf0 │ │ │ │ + streq r6, [r7], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r5, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r7], #248 @ 0xf8 │ │ │ │ + streq r7, [r7], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r6, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r7], #1216 @ 0x4c0 │ │ │ │ + streq r7, [r7], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r7], #1984 @ 0x7c0 │ │ │ │ + streq r7, [r7], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r6, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r7], #2864 @ 0xb30 │ │ │ │ + streq r7, [r7], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r7, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r7], #3688 @ 0xe68 │ │ │ │ + streq r7, [r7], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r5, r6, r7, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #256 @ 0x100 │ │ │ │ + streq r8, [r7], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #976 @ 0x3d0 │ │ │ │ + streq r8, [r7], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #1912 @ 0x778 │ │ │ │ + streq r8, [r7], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r7, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #2560 @ 0xa00 │ │ │ │ + streq r8, [r7], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r6, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #2944 @ 0xb80 │ │ │ │ + streq r8, [r7], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #3328 @ 0xd00 │ │ │ │ + streq r8, [r7], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r7], #3712 @ 0xe80 │ │ │ │ + streq r8, [r7], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r7, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r7], #328 @ 0x148 │ │ │ │ + streq r9, [r7], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r7], #1224 @ 0x4c8 │ │ │ │ + streq r9, [r7], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r5, r6, r8, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r7], #2096 @ 0x830 │ │ │ │ + streq r9, [r7], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r7], #2880 @ 0xb40 │ │ │ │ + streq r9, [r7], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r7], #3632 @ 0xe30 │ │ │ │ + streq r9, [r7], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r7], #376 @ 0x178 │ │ │ │ + streq sl, [r7], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r6, r9, sl} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r7], #1248 @ 0x4e0 │ │ │ │ + streq sl, [r7], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r6, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r7], #2104 @ 0x838 │ │ │ │ + streq sl, [r7], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r5, r8, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r7], #2664 @ 0xa68 │ │ │ │ + streq sl, [r7], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r7], #3432 @ 0xd68 │ │ │ │ + streq sl, [r7], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r6, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #168 @ 0xa8 │ │ │ │ + streq fp, [r7], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r6, r7, sl} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #904 @ 0x388 │ │ │ │ + streq fp, [r7], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #1584 @ 0x630 │ │ │ │ + streq fp, [r7], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, r9} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #2176 @ 0x880 │ │ │ │ + streq fp, [r7], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r6, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #2696 @ 0xa88 │ │ │ │ + streq fp, [r7], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r7], #3504 @ 0xdb0 │ │ │ │ + streq fp, [r7], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r7} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r7], #288 @ 0x120 │ │ │ │ + streq ip, [r7], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r7], #912 @ 0x390 │ │ │ │ + streq ip, [r7], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r7], #1568 @ 0x620 │ │ │ │ + streq ip, [r7], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r7], #2464 @ 0x9a0 │ │ │ │ + streq ip, [r7], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r6, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r7], #3376 @ 0xd30 │ │ │ │ + streq ip, [r7], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r7], #104 @ 0x68 │ │ │ │ + streq sp, [r7], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r7], #1160 @ 0x488 │ │ │ │ + streq sp, [r7], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r7], #2344 @ 0x928 │ │ │ │ + streq sp, [r7], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r2!, {r6, r7, ip, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r7], #3576 @ 0xdf8 │ │ │ │ + streq sp, [r7], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r6, r7, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r7], #480 @ 0x1e0 │ │ │ │ + streq lr, [r7], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ stmibne r2!, {r2, r3, r4, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r7], #1456 @ 0x5b0 │ │ │ │ + streq lr, [r7], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r7], #2304 @ 0x900 │ │ │ │ + streq lr, [r7], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r5, r7, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r7], #3216 @ 0xc90 │ │ │ │ + streq lr, [r7], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r6, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r7], #224 @ 0xe0 │ │ │ │ + streq pc, [r7], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r7], #1296 @ 0x510 │ │ │ │ + streq pc, [r7], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r7], #2184 @ 0x888 │ │ │ │ + streq pc, [r7], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r7], #2816 @ 0xb00 │ │ │ │ + streq pc, [r7], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r5, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq pc, [r7], #3552 @ 0xde0 │ │ │ │ + streq pc, [r7], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #224 @ 0xe0 │ │ │ │ + streq r0, [r8], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r5, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #696 @ 0x2b8 │ │ │ │ + streq r0, [r8], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #1216 @ 0x4c0 │ │ │ │ + streq r0, [r8], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #1760 @ 0x6e0 │ │ │ │ + streq r0, [r8], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r7, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #2680 @ 0xa78 │ │ │ │ + streq r0, [r8], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r0, [r8], #3568 @ 0xdf0 │ │ │ │ + streq r0, [r8], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, sl, #65536 @ 0x10000 │ │ │ │ stmibne r1!, {r4, r5, r6, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r8], #264 @ 0x108 │ │ │ │ + streq r1, [r8], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r5, r7, r9, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r8], #1296 @ 0x510 │ │ │ │ + streq r1, [r8], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ stmibne r2!, {r2, r5, r7, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r8], #2120 @ 0x848 │ │ │ │ + streq r1, [r8], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r8], #2984 @ 0xba8 │ │ │ │ + streq r1, [r8], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r1, [r8], #3624 @ 0xe28 │ │ │ │ + streq r1, [r8], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r8], #632 @ 0x278 │ │ │ │ + streq r2, [r8], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcmi sp, ip, #52, 14 @ 0xd00000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r8], #1768 @ 0x6e8 │ │ │ │ + streq r2, [r8], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r5, r7, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r8], #2592 @ 0xa20 │ │ │ │ + streq r2, [r8], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r6, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r2, [r8], #3528 @ 0xdc8 │ │ │ │ + streq r2, [r8], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #384 @ 0x180 │ │ │ │ + streq r3, [r8], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #1328 @ 0x530 │ │ │ │ + streq r3, [r8], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r6, r7, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #2008 @ 0x7d8 │ │ │ │ + streq r3, [r8], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r7, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #2416 @ 0x970 │ │ │ │ + streq r3, [r8], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #2888 @ 0xb48 │ │ │ │ + streq r3, [r8], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r6, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #3424 @ 0xd60 │ │ │ │ + streq r3, [r8], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r3, [r8], #3960 @ 0xf78 │ │ │ │ + streq r3, [r8], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #640 @ 0x280 │ │ │ │ + streq r4, [r8], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #1240 @ 0x4d8 │ │ │ │ + streq r4, [r8], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #1648 @ 0x670 │ │ │ │ + streq r4, [r8], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r5, r6, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #2312 @ 0x908 │ │ │ │ + streq r4, [r8], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #3112 @ 0xc28 │ │ │ │ + streq r4, [r8], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r6, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #3592 @ 0xe08 │ │ │ │ + streq r4, [r8], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r6, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r4, [r8], #4040 @ 0xfc8 │ │ │ │ + streq r4, [r8], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r6, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r8], #688 @ 0x2b0 │ │ │ │ + streq r5, [r8], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r8], #1640 @ 0x668 │ │ │ │ + streq r5, [r8], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r6, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r8], #2568 @ 0xa08 │ │ │ │ + streq r5, [r8], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r5, [r8], #3464 @ 0xd88 │ │ │ │ + streq r5, [r8], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r8], #48 @ 0x30 │ │ │ │ + streq r6, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r8], #640 @ 0x280 │ │ │ │ + streq r6, [r8], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r8], #1512 @ 0x5e8 │ │ │ │ + streq r6, [r8], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r8], #2656 @ 0xa60 │ │ │ │ + streq r6, [r8], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r5, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r6, [r8], #3656 @ 0xe48 │ │ │ │ + streq r6, [r8], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r6, r7, r8, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #320 @ 0x140 │ │ │ │ + streq r7, [r8], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r6, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #1288 @ 0x508 │ │ │ │ + streq r7, [r8], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r6, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #2200 @ 0x898 │ │ │ │ + streq r7, [r8], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #2928 @ 0xb70 │ │ │ │ + streq r7, [r8], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #3568 @ 0xdf0 │ │ │ │ + streq r7, [r8], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r7, [r8], #4072 @ 0xfe8 │ │ │ │ + streq r7, [r8], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r8], #872 @ 0x368 │ │ │ │ + streq r8, [r8], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r8], #2144 @ 0x860 │ │ │ │ + streq r8, [r8], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r8, [r8], #3288 @ 0xcd8 │ │ │ │ + streq r8, [r8], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r8], #304 @ 0x130 │ │ │ │ + streq r9, [r8], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r6, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r8], #1320 @ 0x528 │ │ │ │ + streq r9, [r8], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r8], #2072 @ 0x818 │ │ │ │ + streq r9, [r8], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r8], #2768 @ 0xad0 │ │ │ │ + streq r9, [r8], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq r9, [r8], #3504 @ 0xdb0 │ │ │ │ + streq r9, [r8], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r8], #288 @ 0x120 │ │ │ │ + streq sl, [r8], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r6, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r8], #1104 @ 0x450 │ │ │ │ + streq sl, [r8], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r7, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r8], #1992 @ 0x7c8 │ │ │ │ + streq sl, [r8], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sl, [r8], #3016 @ 0xbc8 │ │ │ │ + streq sl, [r8], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #104 @ 0x68 │ │ │ │ + streq fp, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r6, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #1248 @ 0x4e0 │ │ │ │ + streq fp, [r8], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #2104 @ 0x838 │ │ │ │ + streq fp, [r8], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #2656 @ 0xa60 │ │ │ │ + streq fp, [r8], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #3128 @ 0xc38 │ │ │ │ + streq fp, [r8], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq fp, [r8], #3600 @ 0xe10 │ │ │ │ + streq fp, [r8], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r8], #432 @ 0x1b0 │ │ │ │ + streq ip, [r8], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r7, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r8], #1376 @ 0x560 │ │ │ │ + streq ip, [r8], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r8], #2504 @ 0x9c8 │ │ │ │ + streq ip, [r8], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq ip, [r8], #3728 @ 0xe90 │ │ │ │ + streq ip, [r8], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r6, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #720 @ 0x2d0 │ │ │ │ + streq sp, [r8], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #1600 @ 0x640 │ │ │ │ + streq sp, [r8], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #2128 @ 0x850 │ │ │ │ + streq sp, [r8], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r6, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #2824 @ 0xb08 │ │ │ │ + streq sp, [r8], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r5, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #3624 @ 0xe28 │ │ │ │ + streq sp, [r8], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r6, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq sp, [r8], #4064 @ 0xfe0 │ │ │ │ + streq sp, [r8], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r8], #408 @ 0x198 │ │ │ │ + streq lr, [r8], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r8], #848 @ 0x350 │ │ │ │ + streq lr, [r8], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, asr #5 │ │ │ │ - streq lr, [r8], #1832 @ 0x728 │ │ │ │ + streq lr, [r8], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r6, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r6, r0, r9, pc @ │ │ │ │ andgt r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - streq r0, [r9], #2552 @ 0x9f8 │ │ │ │ + streq r0, [r9], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106f998 │ │ │ │ andgt r0, r0, r4, asr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ - streq r0, [r9], #2568 @ 0xa08 │ │ │ │ + streq r0, [r9], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106f9b0 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andcc r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149633,112 +149633,112 @@ │ │ │ │ andhi r0, r0, r4, ror r0 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r1, [r9], #440 @ 0x1b8 │ │ │ │ + streq r1, [r9], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r5, fp, sp} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r1, [r9], #1296 @ 0x510 │ │ │ │ + streq r1, [r9], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r9, fp} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r2, [r9], #616 @ 0x268 │ │ │ │ + streq r2, [r9], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r6, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r2, [r9], #2144 @ 0x860 │ │ │ │ + streq r2, [r9], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r5, r6, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r2, [r9], #2696 @ 0xa88 │ │ │ │ + streq r2, [r9], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r2, [r9], #3632 @ 0xe30 │ │ │ │ + streq r2, [r9], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r3, [r9], #784 @ 0x310 │ │ │ │ + streq r3, [r9], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r3, [r9], #1720 @ 0x6b8 │ │ │ │ + streq r3, [r9], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r6, r7, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r3, [r9], #2360 @ 0x938 │ │ │ │ + streq r3, [r9], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r6, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r3, [r9], #3392 @ 0xd40 │ │ │ │ + streq r3, [r9], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r4, [r9], #176 @ 0xb0 │ │ │ │ + streq r4, [r9], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r5, fp} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r4, [r9], #1664 @ 0x680 │ │ │ │ + streq r4, [r9], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r4, [r9], #2976 @ 0xba0 │ │ │ │ + streq r4, [r9], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r6, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, ror #6 │ │ │ │ - streq r4, [r9], #4088 @ 0xff8 │ │ │ │ + streq r5, [r9], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r6, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andlt r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r6, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r5, [r9], #2040 @ 0x7f8 │ │ │ │ + streq r5, [r9], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0106fb90 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r5, [r9], #2056 @ 0x808 │ │ │ │ + streq r5, [r9], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r6, r8, fp, pc @ │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andlt r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149759,418 +149759,418 @@ │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcmi r8, pc, #200, 14 @ 0x3200000 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [r9], #3936 @ 0xf60 │ │ │ │ + streq r5, [r9], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r6, [r9], #968 @ 0x3c8 │ │ │ │ + streq r6, [r9], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r7, [r9], #1336 @ 0x538 │ │ │ │ + streq r7, [r9], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r8, [r9], #952 @ 0x3b8 │ │ │ │ + streq r8, [r9], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r5, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r8, [r9], #2312 @ 0x908 │ │ │ │ + streq r8, [r9], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r9, [r9], #2096 @ 0x830 │ │ │ │ + streq r9, [r9], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r9, [r9], #3032 @ 0xbd8 │ │ │ │ + streq r9, [r9], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r9, [r9], #3824 @ 0xef0 │ │ │ │ + streq r9, [r9], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sl, [r9], #328 @ 0x148 │ │ │ │ + streq sl, [r9], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sl, [r9], #904 @ 0x388 │ │ │ │ + streq sl, [r9], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sl, [r9], #2008 @ 0x7d8 │ │ │ │ + streq sl, [r9], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sl, [r9], #2992 @ 0xbb0 │ │ │ │ + streq sl, [r9], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, sl, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #16 │ │ │ │ + streq fp, [r9], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #848 @ 0x350 │ │ │ │ + streq fp, [r9], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #1824 @ 0x720 │ │ │ │ + streq fp, [r9], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #2344 @ 0x928 │ │ │ │ + streq fp, [r9], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r7, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #3128 @ 0xc38 │ │ │ │ + streq fp, [r9], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, r7, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq fp, [r9], #4072 @ 0xfe8 │ │ │ │ + streq fp, [r9], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r7, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq ip, [r9], #936 @ 0x3a8 │ │ │ │ + streq ip, [r9], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq ip, [r9], #1656 @ 0x678 │ │ │ │ + streq ip, [r9], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r6, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq ip, [r9], #2208 @ 0x8a0 │ │ │ │ + streq ip, [r9], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r9, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq ip, [r9], #2960 @ 0xb90 │ │ │ │ + streq ip, [r9], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq ip, [r9], #3944 @ 0xf68 │ │ │ │ + streq ip, [r9], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r6, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sp, [r9], #1120 @ 0x460 │ │ │ │ + streq sp, [r9], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r6, r7, r8, r9} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq sp, [r9], #2320 @ 0x910 │ │ │ │ + streq sp, [r9], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq lr, [r9], #224 @ 0xe0 │ │ │ │ + streq lr, [r9], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq lr, [r9], #1448 @ 0x5a8 │ │ │ │ + streq lr, [r9], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq lr, [r9], #3848 @ 0xf08 │ │ │ │ + streq lr, [r9], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, r6, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq pc, [r9], #1008 @ 0x3f0 │ │ │ │ + streq pc, [r9], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq pc, [r9], #1472 @ 0x5c0 │ │ │ │ + streq pc, [r9], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq pc, [r9], #3040 @ 0xbe0 │ │ │ │ + streq pc, [r9], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r0, [sl], #1264 @ 0x4f0 │ │ │ │ + streq r0, [sl], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r5, r6, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r0, [sl], #2952 @ 0xb88 │ │ │ │ + streq r0, [sl], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, r7, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r0, [sl], #4032 @ 0xfc0 │ │ │ │ + streq r0, [sl], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r1, [sl], #984 @ 0x3d8 │ │ │ │ + streq r1, [sl], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r1, [sl], #2360 @ 0x938 │ │ │ │ + streq r1, [sl], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r6, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r1, [sl], #3048 @ 0xbe8 │ │ │ │ + streq r1, [sl], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r5, r7, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r1, [sl], #3512 @ 0xdb8 │ │ │ │ + streq r1, [sl], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r6, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r2, [sl], #120 @ 0x78 │ │ │ │ + streq r2, [sl], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r2, [sl], #728 @ 0x2d8 │ │ │ │ + streq r2, [sl], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r7, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r2, [sl], #1288 @ 0x508 │ │ │ │ + streq r2, [sl], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r2, [sl], #2120 @ 0x848 │ │ │ │ + streq r2, [sl], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r3, [sl], #72 @ 0x48 │ │ │ │ + streq r3, [sl], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r6, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r3, [sl], #1520 @ 0x5f0 │ │ │ │ + streq r3, [sl], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r3, [sl], #2864 @ 0xb30 │ │ │ │ + streq r3, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r3, [sl], #3888 @ 0xf30 │ │ │ │ + streq r3, [sl], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r4, [sl], #752 @ 0x2f0 │ │ │ │ + streq r4, [sl], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r4, [sl], #1520 @ 0x5f0 │ │ │ │ + streq r4, [sl], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r6, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r4, [sl], #2056 @ 0x808 │ │ │ │ + streq r4, [sl], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r8, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r4, [sl], #3024 @ 0xbd0 │ │ │ │ + streq r4, [sl], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r5, r6, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r4, [sl], #3968 @ 0xf80 │ │ │ │ + streq r4, [sl], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #512 @ 0x200 │ │ │ │ + streq r5, [sl], #528 @ 0x210 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r5, r7, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #1136 @ 0x470 │ │ │ │ + streq r5, [sl], #1152 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r6, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #1632 @ 0x660 │ │ │ │ + streq r5, [sl], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #2392 @ 0x958 │ │ │ │ + streq r5, [sl], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #3040 @ 0xbe0 │ │ │ │ + streq r5, [sl], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r5, [sl], #3680 @ 0xe60 │ │ │ │ + streq r5, [sl], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r6, [sl], #376 @ 0x178 │ │ │ │ + streq r6, [sl], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r6, [sl], #2696 @ 0xa88 │ │ │ │ + streq r6, [sl], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r6, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r7, [sl], #1976 @ 0x7b8 │ │ │ │ + streq r7, [sl], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r7, [sl], #2720 @ 0xaa0 │ │ │ │ + streq r7, [sl], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r7, [sl], #3800 @ 0xed8 │ │ │ │ + streq r7, [sl], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r8, [sl], #1264 @ 0x4f0 │ │ │ │ + streq r8, [sl], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r6, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r8, [sl], #2152 @ 0x868 │ │ │ │ + streq r8, [sl], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, r7, r9, lr} │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ - streq r8, [sl], #3448 @ 0xd78 │ │ │ │ + streq r8, [sl], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ andls r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r9, [sl], #1440 @ 0x5a0 │ │ │ │ + streq r9, [sl], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ andgt r0, r0, r6, asr #32 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - streq r9, [sl], #1456 @ 0x5b0 │ │ │ │ + streq r9, [sl], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andcc r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -150193,1035 +150193,1035 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, r2, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r5, r0, #44, 16 @ 0x2c0000 │ │ │ │ + rsbpl r5, r0, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r2, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r5, r0, #16, 20 @ 0x10000 │ │ │ │ + rsbpl r5, r0, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r5, r0, #160, 28 @ 0xa00 │ │ │ │ + rsbpl r5, r0, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r5, r0, #124, 30 @ 0x1f0 │ │ │ │ + rsbpl r5, r0, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #92 @ 0x5c │ │ │ │ + rsbpl r6, r0, #100 @ 0x64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #52, 2 │ │ │ │ + rsbpl r6, r0, #60, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #60, 6 @ 0xf0000000 │ │ │ │ + rsbpl r6, r0, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r3 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #48, 8 @ 0x30000000 │ │ │ │ + rsbpl r6, r0, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r3, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #32, 10 @ 0x8000000 │ │ │ │ + rsbpl r6, r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r3, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #40, 14 @ 0xa00000 │ │ │ │ + rsbpl r6, r0, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010703b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r0, #252, 22 @ 0x3f000 │ │ │ │ + rsbpl r6, r0, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r0, #164, 2 @ 0x29 │ │ │ │ + rsbpl r7, r0, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r3, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r0, #220, 4 @ 0xc000000d │ │ │ │ + rsbpl r7, r0, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r0, #44, 12 @ 0x2c00000 │ │ │ │ + rsbpl r7, r0, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r0, #200, 16 @ 0xc80000 │ │ │ │ + rsbpl r7, r0, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #100, 2 │ │ │ │ + rsbpl r3, r1, #108, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #72, 4 @ 0x80000004 │ │ │ │ + rsbpl r3, r1, #80, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #4, 14 @ 0x100000 │ │ │ │ + rsbpl r3, r1, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #228, 14 @ 0x3900000 │ │ │ │ + rsbpl r3, r1, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070490 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #192, 16 @ 0xc00000 │ │ │ │ + rsbpl r3, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r8, r4, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #104, 18 @ 0x1a0000 │ │ │ │ + rsbpl r3, r1, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, r4, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r3, r1, #200, 26 @ 0x3200 │ │ │ │ + rsbpl r3, r1, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r4, r1, #40, 2 │ │ │ │ + rsbpl r4, r1, #48, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #196, 6 @ 0x10000003 │ │ │ │ + rsbpl r6, r1, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #36, 10 @ 0x9000000 │ │ │ │ + rsbpl r6, r1, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #244, 10 @ 0x3d000000 │ │ │ │ + rsbpl r6, r1, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #136, 14 @ 0x2200000 │ │ │ │ + rsbpl r6, r1, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #76, 16 @ 0x4c0000 │ │ │ │ + rsbpl r6, r1, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #32, 18 @ 0x80000 │ │ │ │ + rsbpl r6, r1, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, r5, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #244, 18 @ 0x3d0000 │ │ │ │ + rsbpl r6, r1, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070598 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #208, 20 @ 0xd0000 │ │ │ │ + rsbpl r6, r1, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010705b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #180, 22 @ 0x2d000 │ │ │ │ + rsbpl r6, r1, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, r5, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #152, 24 @ 0x9800 │ │ │ │ + rsbpl r6, r1, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r5, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #124, 26 @ 0x1f00 │ │ │ │ + rsbpl r6, r1, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r1, #88, 28 @ 0x580 │ │ │ │ + rsbpl r6, r1, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r1, #184 @ 0xb8 │ │ │ │ + rsbpl r7, r1, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #92, 8 @ 0x5c000000 │ │ │ │ + rsbpl r8, r1, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #140, 18 @ 0x230000 │ │ │ │ + rsbpl r8, r1, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #136, 20 @ 0x88000 │ │ │ │ + rsbpl r8, r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #132, 22 @ 0x21000 │ │ │ │ + rsbpl r8, r1, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r6, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #140, 24 @ 0x8c00 │ │ │ │ + rsbpl r8, r1, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r6, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #176, 28 @ 0xb00 │ │ │ │ + rsbpl r8, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010706b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r8, r1, #132, 30 @ 0x210 │ │ │ │ + rsbpl r8, r1, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #104 @ 0x68 │ │ │ │ + rsbpl r9, r1, #112 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r6, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #92, 2 │ │ │ │ + rsbpl r9, r1, #100, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #72, 4 @ 0x80000004 │ │ │ │ + rsbpl r9, r1, #80, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #236, 6 @ 0xb0000003 │ │ │ │ + rsbpl r9, r1, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #72, 10 @ 0x12000000 │ │ │ │ + rsbpl r9, r1, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #92, 12 @ 0x5c00000 │ │ │ │ + rsbpl r9, r1, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #88, 14 @ 0x1600000 │ │ │ │ + rsbpl r9, r1, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #64, 16 @ 0x400000 │ │ │ │ + rsbpl r9, r1, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070790 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #28, 18 @ 0x70000 │ │ │ │ + rsbpl r9, r1, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r8, r7, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #4, 20 @ 0x4000 │ │ │ │ + rsbpl r9, r1, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, r7, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #8, 22 @ 0x2000 │ │ │ │ + rsbpl r9, r1, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #20, 24 @ 0x1400 │ │ │ │ + rsbpl r9, r1, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #48, 26 @ 0xc00 │ │ │ │ + rsbpl r9, r1, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #80, 28 @ 0x500 │ │ │ │ + rsbpl r9, r1, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r9, r1, #88, 30 @ 0x160 │ │ │ │ + rsbpl r9, r1, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #88 @ 0x58 │ │ │ │ + rsbpl sl, r1, #96 @ 0x60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #116, 2 │ │ │ │ + rsbpl sl, r1, #124, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #124, 4 @ 0xc0000007 │ │ │ │ + rsbpl sl, r1, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, r8, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #124, 6 @ 0xf0000001 │ │ │ │ + rsbpl sl, r1, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070898 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #132, 8 @ 0x84000000 │ │ │ │ + rsbpl sl, r1, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010708b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #136, 10 @ 0x22000000 │ │ │ │ + rsbpl sl, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, r8, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #128, 12 @ 0x8000000 │ │ │ │ + rsbpl sl, r1, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r8, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #124, 14 @ 0x1f00000 │ │ │ │ + rsbpl sl, r1, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #112, 16 @ 0x700000 │ │ │ │ + rsbpl sl, r1, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #100, 18 @ 0x190000 │ │ │ │ + rsbpl sl, r1, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #80, 20 @ 0x50000 │ │ │ │ + rsbpl sl, r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #68, 22 @ 0x11000 │ │ │ │ + rsbpl sl, r1, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #64, 24 @ 0x4000 │ │ │ │ + rsbpl sl, r1, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #60, 26 @ 0xf00 │ │ │ │ + rsbpl sl, r1, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r9, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #52, 28 @ 0x340 │ │ │ │ + rsbpl sl, r1, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r9, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r1, #40, 30 @ 0xa0 │ │ │ │ + rsbpl sl, r1, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010709b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #16 │ │ │ │ + rsbpl fp, r1, #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #4, 2 │ │ │ │ + rsbpl fp, r1, #12, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r9, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #4, 4 @ 0x40000000 │ │ │ │ + rsbpl fp, r1, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #8, 6 @ 0x20000000 │ │ │ │ + rsbpl fp, r1, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #16, 8 @ 0x10000000 │ │ │ │ + rsbpl fp, r1, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #244, 8 @ 0xf4000000 │ │ │ │ + rsbpl fp, r1, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #228, 10 @ 0x39000000 │ │ │ │ + rsbpl fp, r1, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #216, 12 @ 0xd800000 │ │ │ │ + rsbpl fp, r1, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #208, 14 @ 0x3400000 │ │ │ │ + rsbpl fp, r1, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070a90 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #188, 16 @ 0xbc0000 │ │ │ │ + rsbpl fp, r1, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r8, sl, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #212, 18 @ 0x350000 │ │ │ │ + rsbpl fp, r1, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, sl, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #216, 20 @ 0xd8000 │ │ │ │ + rsbpl fp, r1, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #192, 22 @ 0x30000 │ │ │ │ + rsbpl fp, r1, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #164, 24 @ 0xa400 │ │ │ │ + rsbpl fp, r1, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #144, 26 @ 0x2400 │ │ │ │ + rsbpl fp, r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #108, 28 @ 0x6c0 │ │ │ │ + rsbpl fp, r1, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl fp, r1, #92, 30 @ 0x170 │ │ │ │ + rsbpl fp, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #76 @ 0x4c │ │ │ │ + rsbpl ip, r1, #84 @ 0x54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror #22 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #56, 2 │ │ │ │ + rsbpl ip, r1, #64, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, fp, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #36, 4 @ 0x40000002 │ │ │ │ + rsbpl ip, r1, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070b98 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #56, 6 @ 0xe0000000 │ │ │ │ + rsbpl ip, r1, #64, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070bb0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #180, 8 @ 0xb4000000 │ │ │ │ + rsbpl ip, r1, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, fp, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #196, 10 @ 0x31000000 │ │ │ │ + rsbpl ip, r1, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, fp, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #192, 12 @ 0xc000000 │ │ │ │ + rsbpl ip, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #184, 14 @ 0x2e00000 │ │ │ │ + rsbpl ip, r1, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #180, 16 @ 0xb40000 │ │ │ │ + rsbpl ip, r1, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #232, 18 @ 0x3a0000 │ │ │ │ + rsbpl ip, r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #200, 20 @ 0xc8000 │ │ │ │ + rsbpl ip, r1, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #212, 22 @ 0x35000 │ │ │ │ + rsbpl ip, r1, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #208, 24 @ 0xd000 │ │ │ │ + rsbpl ip, r1, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, ip, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #216, 26 @ 0x3600 │ │ │ │ + rsbpl ip, r1, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, ip, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #208, 28 @ 0xd00 │ │ │ │ + rsbpl ip, r1, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070cb8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl ip, r1, #224, 30 @ 0x380 │ │ │ │ + rsbpl ip, r1, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #220 @ 0xdc │ │ │ │ + rsbpl sp, r1, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, ip, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #220, 2 @ 0x37 │ │ │ │ + rsbpl sp, r1, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #200, 4 @ 0x8000000c │ │ │ │ + rsbpl sp, r1, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #192, 6 │ │ │ │ + rsbpl sp, r1, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #176, 8 @ 0xb0000000 │ │ │ │ + rsbpl sp, r1, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #188, 10 @ 0x2f000000 │ │ │ │ + rsbpl sp, r1, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #26 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #160, 12 @ 0xa000000 │ │ │ │ + rsbpl sp, r1, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #156, 14 @ 0x2700000 │ │ │ │ + rsbpl sp, r1, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01070d90 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #140, 16 @ 0x8c0000 │ │ │ │ + rsbpl sp, r1, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r8, sp, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #124, 18 @ 0x1f0000 │ │ │ │ + rsbpl sp, r1, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, sp, r0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sp, r1, #96, 20 @ 0x60000 │ │ │ │ + rsbpl sp, r1, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r0, r2, #224, 4 │ │ │ │ + rsbpl r0, r2, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r0, r2, #184, 6 @ 0xe0000002 │ │ │ │ + rsbpl r0, r2, #192, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r0, r2, #140, 8 @ 0x8c000000 │ │ │ │ + rsbpl r0, r2, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r0, r2, #112, 10 @ 0x1c000000 │ │ │ │ + rsbpl r0, r2, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r0, r2, #88, 12 @ 0x5800000 │ │ │ │ + rsbpl r0, r2, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ andne r0, r0, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcsmi r2, r4, #236, 30 @ 0x3b0 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r6, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq lr, [sp], #2384 @ 0x950 │ │ │ │ + streq lr, [sp], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq lr, [sp], #3328 @ 0xd00 │ │ │ │ + streq lr, [sp], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r5, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #112 @ 0x70 │ │ │ │ + streq pc, [sp], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #744 @ 0x2e8 │ │ │ │ + streq pc, [sp], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r6, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #1376 @ 0x560 │ │ │ │ + streq pc, [sp], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #1984 @ 0x7c0 │ │ │ │ + streq pc, [sp], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #2592 @ 0xa20 │ │ │ │ + streq pc, [sp], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq pc, [sp], #3464 @ 0xd88 │ │ │ │ + streq pc, [sp], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r1, r2, #20, 30 @ 0x50 │ │ │ │ + rsbpl r1, r2, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, r1, r1 │ │ │ │ andne r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r4, r7, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r2, [lr], #1768 @ 0x6e8 │ │ │ │ + streq r2, [lr], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r2, [lr], #2424 @ 0x978 │ │ │ │ + streq r2, [lr], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r6, r7, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r2, [lr], #3224 @ 0xc98 │ │ │ │ + streq r2, [lr], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r7, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r2, [lr], #3792 @ 0xed0 │ │ │ │ + streq r2, [lr], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r5, r6, r8, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #264 @ 0x108 │ │ │ │ + streq r3, [lr], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r6, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #832 @ 0x340 │ │ │ │ + streq r3, [lr], #848 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #1400 @ 0x578 │ │ │ │ + streq r3, [lr], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #1968 @ 0x7b0 │ │ │ │ + streq r3, [lr], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #2536 @ 0x9e8 │ │ │ │ + streq r3, [lr], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #3104 @ 0xc20 │ │ │ │ + streq r3, [lr], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r6, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r3, [lr], #3672 @ 0xe58 │ │ │ │ + streq r3, [lr], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #144 @ 0x90 │ │ │ │ + streq r4, [lr], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #712 @ 0x2c8 │ │ │ │ + streq r4, [lr], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #1280 @ 0x500 │ │ │ │ + streq r4, [lr], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r5, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #1848 @ 0x738 │ │ │ │ + streq r4, [lr], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #2416 @ 0x970 │ │ │ │ + streq r4, [lr], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #2984 @ 0xba8 │ │ │ │ + streq r4, [lr], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r4, [lr], #3552 @ 0xde0 │ │ │ │ + streq r4, [lr], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #24 │ │ │ │ + streq r5, [lr], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #592 @ 0x250 │ │ │ │ + streq r5, [lr], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r5, r7, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #1160 @ 0x488 │ │ │ │ + streq r5, [lr], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r7, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #1728 @ 0x6c0 │ │ │ │ + streq r5, [lr], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r6, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #2296 @ 0x8f8 │ │ │ │ + streq r5, [lr], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - streq r5, [lr], #3840 @ 0xf00 │ │ │ │ + streq r5, [lr], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01071198 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #192, 4 │ │ │ │ + rsbpl r6, r2, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010711b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #180, 6 @ 0xd0000002 │ │ │ │ + rsbpl r6, r2, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, r1, r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #160, 8 @ 0xa0000000 │ │ │ │ + rsbpl r6, r2, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r1, r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #132, 10 @ 0x21000000 │ │ │ │ + rsbpl r6, r2, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #128, 12 @ 0x8000000 │ │ │ │ + rsbpl r6, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #128, 14 @ 0x2000000 │ │ │ │ + rsbpl r6, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #132, 16 @ 0x840000 │ │ │ │ + rsbpl r6, r2, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #132, 18 @ 0x210000 │ │ │ │ + rsbpl r6, r2, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbpl r6, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #132, 22 @ 0x21000 │ │ │ │ + rsbpl r6, r2, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r2, r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #136, 24 @ 0x8800 │ │ │ │ + rsbpl r6, r2, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r2, r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #148, 26 @ 0x2500 │ │ │ │ + rsbpl r6, r2, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010712b8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r6, r2, #144, 28 @ 0x900 │ │ │ │ + rsbpl r6, r2, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r7, -r0] │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ svccc 0x00c55555 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcsmi r1, r7, #84, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -151342,111 +151342,111 @@ │ │ │ │ strmi r7, [r1], #-3692 @ 0xfffff194 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r4, r1 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #72, 2 │ │ │ │ + rsbpl r7, r2, #80, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #196, 4 @ 0x4000000c │ │ │ │ + rsbpl r7, r2, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #176, 6 @ 0xc0000002 │ │ │ │ + rsbpl r7, r2, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #168, 8 @ 0xa8000000 │ │ │ │ + rsbpl r7, r2, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #10 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #148, 10 @ 0x25000000 │ │ │ │ + rsbpl r7, r2, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ andne r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcsmi ip, r8, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #108, 14 @ 0x1b00000 │ │ │ │ + rsbpl r7, r2, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r5, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #116, 14 @ 0x1d00000 │ │ │ │ + rsbpl r7, r2, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r5, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #128, 14 @ 0x2000000 │ │ │ │ + rsbpl r7, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010715b8 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #136, 14 @ 0x2200000 │ │ │ │ + rsbpl r7, r2, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r7, -r0] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #164, 14 @ 0x2900000 │ │ │ │ + rsbpl r7, r2, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r5, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #172, 14 @ 0x2b00000 │ │ │ │ + rsbpl r7, r2, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbpl r7, r2, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #192, 14 @ 0x3000000 │ │ │ │ + rsbpl r7, r2, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #204, 14 @ 0x3300000 │ │ │ │ + rsbpl r7, r2, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #212, 14 @ 0x3500000 │ │ │ │ + rsbpl r7, r2, #220, 14 @ 0x3700000 │ │ │ │ svceq 0x00c13801 │ │ │ │ subeq ip, r6, r4, asr #14 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0x01239b68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, ip, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r6, ip, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ mulgt r0, r0, r0 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -151455,75 +151455,75 @@ │ │ │ │ ... │ │ │ │ subeq r0, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r8, r6, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #152, 18 @ 0x260000 │ │ │ │ + rsbpl r7, r2, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, r6, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #160, 18 @ 0x280000 │ │ │ │ + rsbpl r7, r2, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r7, -r8] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #172, 18 @ 0x2b0000 │ │ │ │ + rsbpl r7, r2, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r7, -r0] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #180, 18 @ 0x2d0000 │ │ │ │ + rsbpl r7, r2, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #192, 18 @ 0x300000 │ │ │ │ + rsbpl r7, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #200, 18 @ 0x320000 │ │ │ │ + rsbpl r7, r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #212, 18 @ 0x350000 │ │ │ │ + rsbpl r7, r2, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #220, 18 @ 0x370000 │ │ │ │ + rsbpl r7, r2, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbpl r7, r2, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01071798 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #240, 18 @ 0x3c0000 │ │ │ │ + rsbpl r7, r2, #248, 18 @ 0x3e0000 │ │ │ │ svceq 0x00c13801 │ │ │ │ subeq ip, r6, r4, asr #14 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0x01239b68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #84, 10 @ 0x15000000 │ │ │ │ + addseq pc, r7, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010717b0 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ sbcsmi r0, sl, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -151532,87 +151532,87 @@ │ │ │ │ ... │ │ │ │ rsbeq r0, r6, fp, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r7, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #96, 22 @ 0x18000 │ │ │ │ + rsbpl r7, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r7, -r8] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #104, 22 @ 0x1a000 │ │ │ │ + rsbpl r7, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #116, 22 @ 0x1d000 │ │ │ │ + rsbpl r7, r2, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #124, 22 @ 0x1f000 │ │ │ │ + rsbpl r7, r2, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #136, 22 @ 0x22000 │ │ │ │ + rsbpl r7, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #144, 22 @ 0x24000 │ │ │ │ + rsbpl r7, r2, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror r8 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #156, 22 @ 0x27000 │ │ │ │ + rsbpl r7, r2, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r8, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #164, 22 @ 0x29000 │ │ │ │ + rsbpl r7, r2, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r8, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #176, 22 @ 0x2c000 │ │ │ │ + rsbpl r7, r2, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010718b8 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #184, 22 @ 0x2e000 │ │ │ │ + rsbpl r7, r2, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r7, -r0] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #212, 22 @ 0x35000 │ │ │ │ + rsbpl r7, r2, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #220, 22 @ 0x37000 │ │ │ │ + rsbpl r7, r2, #228, 22 @ 0x39000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ strheq r0, [sp], #-112 @ 0xffffff90 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ ldrdeq r7, [r6, -r8]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #148, 16 @ 0x940000 │ │ │ │ + addseq pc, r7, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ andgt r0, r0, r0, asr #32 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -151621,27 +151621,27 @@ │ │ │ │ ... │ │ │ │ eoreq r0, r5, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #80, 24 @ 0x5000 │ │ │ │ + rsbpl r7, r2, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #88, 24 @ 0x5800 │ │ │ │ + rsbpl r7, r2, #96, 24 @ 0x6000 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ subeq r0, sp, r8, ror r2 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01269a70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r7, #28, 16 @ 0x1c0000 │ │ │ │ + addseq pc, r7, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01071990 │ │ │ │ andgt r0, r0, r0, asr #32 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -151650,1057 +151650,1057 @@ │ │ │ │ ... │ │ │ │ eoreq r0, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, r9, r1 │ │ │ │ biceq r0, r0, r8, ror #6 │ │ │ │ @ instruction: 0x012d30a0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsbpl r7, r2, #204, 24 @ 0xcc00 │ │ │ │ + rsbpl r7, r2, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r7, -r8] │ │ │ │ biceq r0, r0, r8, ror #6 │ │ │ │ ldrdeq r3, [sp, -r8]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbpl r7, r2, #216, 24 @ 0xd800 │ │ │ │ + rsbpl r7, r2, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r7, -r0] │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #0, 26 │ │ │ │ + rsbpl r7, r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #8, 26 @ 0x200 │ │ │ │ + rsbpl r7, r2, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #36, 26 @ 0x900 │ │ │ │ + rsbpl r7, r2, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, sl, r1 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl r7, r2, #44, 26 @ 0xb00 │ │ │ │ + rsbpl r7, r2, #52, 26 @ 0xd00 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r3, r4, r6, r7, r8, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #256 @ 0x100 │ │ │ │ + ldreq r0, [r0], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #872 @ 0x368 │ │ │ │ + ldreq r0, [r0], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #1592 @ 0x638 │ │ │ │ + ldreq r0, [r0], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r5, r6, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #2120 @ 0x848 │ │ │ │ + ldreq r0, [r0], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #2648 @ 0xa58 │ │ │ │ + ldreq r0, [r0], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r7, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #3176 @ 0xc68 │ │ │ │ + ldreq r0, [r0], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r0], #3864 @ 0xf18 │ │ │ │ + ldreq r0, [r0], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, fp, r1 │ │ │ │ andls r0, r0, r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r3, r5, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #1400 @ 0x578 │ │ │ │ + ldreq r1, [r0], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #1976 @ 0x7b8 │ │ │ │ + ldreq r1, [r0], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #2616 @ 0xa38 │ │ │ │ + ldreq r1, [r0], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #3104 @ 0xc20 │ │ │ │ + ldreq r1, [r0], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #3592 @ 0xe08 │ │ │ │ + ldreq r1, [r0], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r0], #4080 @ 0xff0 │ │ │ │ + ldreq r2, [r0], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r0], #632 @ 0x278 │ │ │ │ + ldreq r2, [r0], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, sl, r2 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbpl sl, r2, #164, 8 @ 0xa4000000 │ │ │ │ + rsbpl sl, r2, #172, 8 @ 0xac000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r0], #2784 @ 0xae0 │ │ │ │ + ldreq r3, [r0], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r0], #3616 @ 0xe20 │ │ │ │ + ldreq r3, [r0], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r4, r5, r6, r7, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r0], #424 @ 0x1a8 │ │ │ │ + ldreq r4, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r3, r4, r5, r6, r7, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r0], #1104 @ 0x450 │ │ │ │ + ldreq r4, [r0], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r5, r6, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r0], #2520 @ 0x9d8 │ │ │ │ + ldreq r4, [r0], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r5, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r0], #3424 @ 0xd60 │ │ │ │ + ldreq r4, [r0], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r0], #88 @ 0x58 │ │ │ │ + ldreq r5, [r0], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r7, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r0], #1360 @ 0x550 │ │ │ │ + ldreq r5, [r0], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r6, r7, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r0], #2344 @ 0x928 │ │ │ │ + ldreq r5, [r0], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r4, r5, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r0], #3056 @ 0xbf0 │ │ │ │ + ldreq r5, [r0], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r0], #3736 @ 0xe98 │ │ │ │ + ldreq r5, [r0], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #536 @ 0x218 │ │ │ │ + ldreq r6, [r0], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #1288 @ 0x508 │ │ │ │ + ldreq r6, [r0], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #2040 @ 0x7f8 │ │ │ │ + ldreq r6, [r0], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #2680 @ 0xa78 │ │ │ │ + ldreq r6, [r0], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #3400 @ 0xd48 │ │ │ │ + ldreq r6, [r0], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r0], #4040 @ 0xfc8 │ │ │ │ + ldreq r6, [r0], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #584 @ 0x248 │ │ │ │ + ldreq r7, [r0], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #1224 @ 0x4c8 │ │ │ │ + ldreq r7, [r0], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #1888 @ 0x760 │ │ │ │ + ldreq r7, [r0], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #2528 @ 0x9e0 │ │ │ │ + ldreq r7, [r0], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #3168 @ 0xc60 │ │ │ │ + ldreq r7, [r0], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r0], #3808 @ 0xee0 │ │ │ │ + ldreq r7, [r0], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #432 @ 0x1b0 │ │ │ │ + ldreq r8, [r0], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r7, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #1152 @ 0x480 │ │ │ │ + ldreq r8, [r0], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #1792 @ 0x700 │ │ │ │ + ldreq r8, [r0], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r5, r6, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #2568 @ 0xa08 │ │ │ │ + ldreq r8, [r0], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #3288 @ 0xcd8 │ │ │ │ + ldreq r8, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r0], #3952 @ 0xf70 │ │ │ │ + ldreq r8, [r0], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #520 @ 0x208 │ │ │ │ + ldreq r9, [r0], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r7, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #1240 @ 0x4d8 │ │ │ │ + ldreq r9, [r0], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #2016 @ 0x7e0 │ │ │ │ + ldreq r9, [r0], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r6, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #2600 @ 0xa28 │ │ │ │ + ldreq r9, [r0], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r7, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #3320 @ 0xcf8 │ │ │ │ + ldreq r9, [r0], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r0], #4040 @ 0xfc8 │ │ │ │ + ldreq r9, [r0], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #584 @ 0x248 │ │ │ │ + ldreq sl, [r0], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r7, r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #1248 @ 0x4e0 │ │ │ │ + ldreq sl, [r0], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #1888 @ 0x760 │ │ │ │ + ldreq sl, [r0], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r6, r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #2528 @ 0x9e0 │ │ │ │ + ldreq sl, [r0], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #3168 @ 0xc60 │ │ │ │ + ldreq sl, [r0], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r0], #3888 @ 0xf30 │ │ │ │ + ldreq sl, [r0], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r6, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #432 @ 0x1b0 │ │ │ │ + ldreq fp, [r0], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r5, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #1072 @ 0x430 │ │ │ │ + ldreq fp, [r0], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #1656 @ 0x678 │ │ │ │ + ldreq fp, [r0], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #2296 @ 0x8f8 │ │ │ │ + ldreq fp, [r0], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #2968 @ 0xb98 │ │ │ │ + ldreq fp, [r0], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r0], #3944 @ 0xf68 │ │ │ │ + ldreq fp, [r0], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r0], #680 @ 0x2a8 │ │ │ │ + ldreq ip, [r0], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r0], #1576 @ 0x628 │ │ │ │ + ldreq ip, [r0], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r0], #2304 @ 0x900 │ │ │ │ + ldreq ip, [r0], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r0], #3168 @ 0xc60 │ │ │ │ + ldreq ip, [r0], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r0], #3920 @ 0xf50 │ │ │ │ + ldreq ip, [r0], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #520 @ 0x208 │ │ │ │ + ldreq sp, [r0], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r7, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #1160 @ 0x488 │ │ │ │ + ldreq sp, [r0], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r7, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #1800 @ 0x708 │ │ │ │ + ldreq sp, [r0], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #2440 @ 0x988 │ │ │ │ + ldreq sp, [r0], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r7, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #3080 @ 0xc08 │ │ │ │ + ldreq sp, [r0], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r0], #3720 @ 0xe88 │ │ │ │ + ldreq sp, [r0], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #264 @ 0x108 │ │ │ │ + ldreq lr, [r0], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r6, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #904 @ 0x388 │ │ │ │ + ldreq lr, [r0], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r7, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #1544 @ 0x608 │ │ │ │ + ldreq lr, [r0], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #2184 @ 0x888 │ │ │ │ + ldreq lr, [r0], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r5, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #2880 @ 0xb40 │ │ │ │ + ldreq lr, [r0], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #3464 @ 0xd88 │ │ │ │ + ldreq lr, [r0], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r5, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r0], #4048 @ 0xfd0 │ │ │ │ + ldreq lr, [r0], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r0], #536 @ 0x218 │ │ │ │ + ldreq pc, [r0], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r0], #1352 @ 0x548 │ │ │ │ + ldreq pc, [r0], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r0], #1992 @ 0x7c8 │ │ │ │ + ldreq pc, [r0], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r0], #2992 @ 0xbb0 │ │ │ │ + ldreq pc, [r0], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r5, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r0], #3576 @ 0xdf8 │ │ │ │ + ldreq pc, [r0], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r1], #120 @ 0x78 │ │ │ │ + ldreq r0, [r1], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r5, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r1], #1072 @ 0x430 │ │ │ │ + ldreq r0, [r1], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r6, r7} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r1], #2048 @ 0x800 │ │ │ │ + ldreq r0, [r1], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r1], #2720 @ 0xaa0 │ │ │ │ + ldreq r0, [r1], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r1], #3472 @ 0xd90 │ │ │ │ + ldreq r0, [r1], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #272 @ 0x110 │ │ │ │ + ldreq r1, [r1], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #944 @ 0x3b0 │ │ │ │ + ldreq r1, [r1], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #1760 @ 0x6e0 │ │ │ │ + ldreq r1, [r1], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #2400 @ 0x960 │ │ │ │ + ldreq r1, [r1], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #3040 @ 0xbe0 │ │ │ │ + ldreq r1, [r1], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r1], #3680 @ 0xe60 │ │ │ │ + ldreq r1, [r1], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #248 @ 0xf8 │ │ │ │ + ldreq r2, [r1], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #1024 @ 0x400 │ │ │ │ + ldreq r2, [r1], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #1688 @ 0x698 │ │ │ │ + ldreq r2, [r1], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #2352 @ 0x930 │ │ │ │ + ldreq r2, [r1], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #3016 @ 0xbc8 │ │ │ │ + ldreq r2, [r1], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r1], #3656 @ 0xe48 │ │ │ │ + ldreq r2, [r1], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #200 @ 0xc8 │ │ │ │ + ldreq r3, [r1], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r7, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #864 @ 0x360 │ │ │ │ + ldreq r3, [r1], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #1504 @ 0x5e0 │ │ │ │ + ldreq r3, [r1], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #2168 @ 0x878 │ │ │ │ + ldreq r3, [r1], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #2752 @ 0xac0 │ │ │ │ + ldreq r3, [r1], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r4, r6, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r1], #3472 @ 0xd90 │ │ │ │ + ldreq r3, [r1], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #40 @ 0x28 │ │ │ │ + ldreq r4, [r1], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #872 @ 0x368 │ │ │ │ + ldreq r4, [r1], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r4, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #1568 @ 0x620 │ │ │ │ + ldreq r4, [r1], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r4, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #2264 @ 0x8d8 │ │ │ │ + ldreq r4, [r1], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r5, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #2960 @ 0xb90 │ │ │ │ + ldreq r4, [r1], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r5, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r1], #3656 @ 0xe48 │ │ │ │ + ldreq r4, [r1], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r4, r5, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r1], #256 @ 0x100 │ │ │ │ + ldreq r5, [r1], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r4, r5, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r1], #952 @ 0x3b8 │ │ │ │ + ldreq r5, [r1], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r6, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r1], #1808 @ 0x710 │ │ │ │ + ldreq r5, [r1], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r6, r7, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r1], #2664 @ 0xa68 │ │ │ │ + ldreq r5, [r1], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r1], #3520 @ 0xdc0 │ │ │ │ + ldreq r5, [r1], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r6, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #232 @ 0xe8 │ │ │ │ + ldreq r6, [r1], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #976 @ 0x3d0 │ │ │ │ + ldreq r6, [r1], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #1616 @ 0x650 │ │ │ │ + ldreq r6, [r1], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #2384 @ 0x950 │ │ │ │ + ldreq r6, [r1], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #3152 @ 0xc50 │ │ │ │ + ldreq r6, [r1], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r1], #3920 @ 0xf50 │ │ │ │ + ldreq r6, [r1], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r7, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r1], #648 @ 0x288 │ │ │ │ + ldreq r7, [r1], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r1], #1448 @ 0x5a8 │ │ │ │ + ldreq r7, [r1], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r6, r7, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r1], #2104 @ 0x838 │ │ │ │ + ldreq r7, [r1], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r7, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r1], #2760 @ 0xac8 │ │ │ │ + ldreq r7, [r1], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r1], #3544 @ 0xdd8 │ │ │ │ + ldreq r7, [r1], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r1], #360 @ 0x168 │ │ │ │ + ldreq r8, [r1], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r1], #1144 @ 0x478 │ │ │ │ + ldreq r8, [r1], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r1], #2056 @ 0x808 │ │ │ │ + ldreq r8, [r1], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r1], #2840 @ 0xb18 │ │ │ │ + ldreq r8, [r1], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r1], #3752 @ 0xea8 │ │ │ │ + ldreq r8, [r1], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #376 @ 0x178 │ │ │ │ + ldreq r9, [r1], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #1168 @ 0x490 │ │ │ │ + ldreq r9, [r1], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r7, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #1888 @ 0x760 │ │ │ │ + ldreq r9, [r1], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #2584 @ 0xa18 │ │ │ │ + ldreq r9, [r1], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #3168 @ 0xc60 │ │ │ │ + ldreq r9, [r1], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r1], #3752 @ 0xea8 │ │ │ │ + ldreq r9, [r1], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r1], #376 @ 0x178 │ │ │ │ + ldreq sl, [r1], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r8, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r1], #1096 @ 0x448 │ │ │ │ + ldreq sl, [r1], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r1], #1680 @ 0x690 │ │ │ │ + ldreq sl, [r1], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r1], #2320 @ 0x910 │ │ │ │ + ldreq sl, [r1], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r1], #3480 @ 0xd98 │ │ │ │ + ldreq sl, [r1], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r6, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r1], #400 @ 0x190 │ │ │ │ + ldreq fp, [r1], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r1], #1336 @ 0x538 │ │ │ │ + ldreq fp, [r1], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r1], #2496 @ 0x9c0 │ │ │ │ + ldreq fp, [r1], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r1], #3320 @ 0xcf8 │ │ │ │ + ldreq fp, [r1], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #104 @ 0x68 │ │ │ │ + ldreq ip, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #984 @ 0x3d8 │ │ │ │ + ldreq ip, [r1], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #1672 @ 0x688 │ │ │ │ + ldreq ip, [r1], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #2360 @ 0x938 │ │ │ │ + ldreq ip, [r1], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #3048 @ 0xbe8 │ │ │ │ + ldreq ip, [r1], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r1], #3880 @ 0xf28 │ │ │ │ + ldreq ip, [r1], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r1], #2096 @ 0x830 │ │ │ │ + ldreq pc, [r1], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r1], #3032 @ 0xbd8 │ │ │ │ + ldreq pc, [r1], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r1], #3968 @ 0xf80 │ │ │ │ + ldreq pc, [r1], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r2], #808 @ 0x328 │ │ │ │ + ldreq r0, [r2], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r2], #1656 @ 0x678 │ │ │ │ + ldreq r0, [r2], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r2], #2504 @ 0x9c8 │ │ │ │ + ldreq r0, [r2], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r2], #3352 @ 0xd18 │ │ │ │ + ldreq r0, [r2], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r7, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r2], #24 │ │ │ │ + ldreq r1, [r2], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r2], #1224 @ 0x4c8 │ │ │ │ + ldreq r1, [r2], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r4, r5} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r2], #1952 @ 0x7a0 │ │ │ │ + ldreq r1, [r2], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r2], #2696 @ 0xa88 │ │ │ │ + ldreq r1, [r2], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r6, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r2], #3336 @ 0xd08 │ │ │ │ + ldreq r1, [r2], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ @@ -152735,21 +152735,21 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi pc, r2, #4, 20 @ 0x4000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r5, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r2], #456 @ 0x1c8 │ │ │ │ + ldreq r2, [r2], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r2], #1776 @ 0x6f0 │ │ │ │ + ldreq r2, [r2], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svclt 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152759,57 +152759,57 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r2], #3096 @ 0xc18 │ │ │ │ + ldreq r2, [r2], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, sp, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r2], #744 @ 0x2e8 │ │ │ │ + ldreq r3, [r2], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r7, -r0] │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi r4, r3, #112, 10 @ 0x1c000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r6, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r2], #2000 @ 0x7d0 │ │ │ │ + ldreq r3, [r2], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r5, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r2], #3496 @ 0xda8 │ │ │ │ + ldreq r3, [r2], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r6, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r2], #1032 @ 0x408 │ │ │ │ + ldreq r4, [r2], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r6, r7, r8, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r2], #584 @ 0x248 │ │ │ │ + ldreq r5, [r2], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152849,15 +152849,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r8, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r2], #1368 @ 0x558 │ │ │ │ + ldreq r5, [r2], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01072cb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152927,15 +152927,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r2], #2352 @ 0x930 │ │ │ │ + ldreq r5, [r2], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152945,93 +152945,93 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi r7, r3, #180, 26 @ 0x2d00 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r6, r7, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r2], #3504 @ 0xdb0 │ │ │ │ + ldreq r5, [r2], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r2], #200 @ 0xc8 │ │ │ │ + ldreq r6, [r2], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r2], #656 @ 0x290 │ │ │ │ + ldreq r6, [r2], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r2], #1400 @ 0x578 │ │ │ │ + ldreq r6, [r2], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r2], #1168 @ 0x490 │ │ │ │ + ldreq r7, [r2], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, r6, r8, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #72 @ 0x48 │ │ │ │ + ldreq r8, [r2], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r4, r5, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #448 @ 0x1c0 │ │ │ │ + ldreq r8, [r2], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #1224 @ 0x4c8 │ │ │ │ + ldreq r8, [r2], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #1920 @ 0x780 │ │ │ │ + ldreq r8, [r2], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #2376 @ 0x948 │ │ │ │ + ldreq r8, [r2], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ strheq r0, [sp], #-112 @ 0xffffff90 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ ldrdeq r7, [r6, -r8]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq fp, [ip], #-2124 @ 0xfffff7b4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #2872 @ 0xb38 │ │ │ │ + ldreq r8, [r2], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #3312 @ 0xcf0 │ │ │ │ + ldreq r8, [r2], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r2], #3768 @ 0xeb8 │ │ │ │ + ldreq r8, [r2], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, pc, r2 @ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153047,15 +153047,15 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #304 @ 0x130 │ │ │ │ + ldreq r9, [r2], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, pc, r2 @ │ │ │ │ stmdagt r4!, {r2, r4, r5, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ svccc 0x00ed67f1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153107,15 +153107,15 @@ │ │ │ │ bne 20dc0ec <__bss_end__@@Base+0x127f320> │ │ │ │ svccc 0x007a41a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi r7, r3, #224, 30 @ 0x380 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #1152 @ 0x480 │ │ │ │ + ldreq r9, [r2], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r3, (UNDEF: 23) │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -153149,15 +153149,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi r8, r3, #124 @ 0x7c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r5, r6, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #1688 @ 0x698 │ │ │ │ + ldreq r9, [r2], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r1, r3 │ │ │ │ andseq r0, pc, r0, asr #21 │ │ │ │ eormi r4, ip, r6, asr #17 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -153203,15 +153203,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r8, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #2368 @ 0x940 │ │ │ │ + ldreq r9, [r2], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -153239,45 +153239,45 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r4, r5, r7, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #3384 @ 0xd38 │ │ │ │ + ldreq r9, [r2], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r2], #3968 @ 0xf80 │ │ │ │ + ldreq r9, [r2], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r2], #1336 @ 0x538 │ │ │ │ + ldreq sl, [r2], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r2], #608 @ 0x260 │ │ │ │ + ldreq fp, [r2], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ ldmibne r8!, {r4, r5, r6, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r2], #1232 @ 0x4d0 │ │ │ │ + ldreq fp, [r2], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r5, r7, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r2], #400 @ 0x190 │ │ │ │ + ldreq ip, [r2], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153287,615 +153287,615 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ addgt r4, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscmi r8, r4, #136, 18 @ 0x220000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r5, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r2], #1720 @ 0x6b8 │ │ │ │ + ldreq ip, [r2], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r6, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r2], #2408 @ 0x968 │ │ │ │ + ldreq ip, [r2], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r2], #3088 @ 0xc10 │ │ │ │ + ldreq ip, [r2], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #32 │ │ │ │ + ldreq sp, [r2], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #400 @ 0x190 │ │ │ │ + ldreq sp, [r2], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r6, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #760 @ 0x2f8 │ │ │ │ + ldreq sp, [r2], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #1168 @ 0x490 │ │ │ │ + ldreq sp, [r2], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r7, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #1568 @ 0x620 │ │ │ │ + ldreq sp, [r2], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r7, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #1944 @ 0x798 │ │ │ │ + ldreq sp, [r2], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r5, r6, r7, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r2], #3280 @ 0xcd0 │ │ │ │ + ldreq sp, [r2], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp!, {r2, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r2], #152 @ 0x98 │ │ │ │ + ldreq lr, [r2], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r6, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r2], #3232 @ 0xca0 │ │ │ │ + ldreq lr, [r2], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r8!, {r3, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r2], #3560 @ 0xde8 │ │ │ │ + ldreq lr, [r2], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r5, r8, r9, fp, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #1056 @ 0x420 │ │ │ │ + ldreq pc, [r2], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r6, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #2160 @ 0x870 │ │ │ │ + ldreq pc, [r2], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #2608 @ 0xa30 │ │ │ │ + ldreq pc, [r2], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r6, r7, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #3040 @ 0xbe0 │ │ │ │ + ldreq pc, [r2], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #3352 @ 0xd18 │ │ │ │ + ldreq pc, [r2], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #3680 @ 0xe60 │ │ │ │ + ldreq pc, [r2], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r7, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r3], #32 │ │ │ │ + ldreq r0, [r3], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r3], #680 @ 0x2a8 │ │ │ │ + ldreq r0, [r3], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r4, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r3], #3864 @ 0xf18 │ │ │ │ + ldreq r0, [r3], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r5, r6, r7, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r3], #3000 @ 0xbb8 │ │ │ │ + ldreq r1, [r3], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r6, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r3], #3480 @ 0xd98 │ │ │ │ + ldreq r1, [r3], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r3], #3920 @ 0xf50 │ │ │ │ + ldreq r1, [r3], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #128 @ 0x80 │ │ │ │ + ldreq r2, [r3], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, r6, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #448 @ 0x1c0 │ │ │ │ + ldreq r2, [r3], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r5, r6, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #944 @ 0x3b0 │ │ │ │ + ldreq r2, [r3], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r7, r8, r9, sl, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #2056 @ 0x808 │ │ │ │ + ldreq r2, [r3], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #2776 @ 0xad8 │ │ │ │ + ldreq r2, [r3], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r8, sl, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r3], #3544 @ 0xdd8 │ │ │ │ + ldreq r2, [r3], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #48 @ 0x30 │ │ │ │ + ldreq r3, [r3], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r7, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #400 @ 0x190 │ │ │ │ + ldreq r3, [r3], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #760 @ 0x2f8 │ │ │ │ + ldreq r3, [r3], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r6, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #1840 @ 0x730 │ │ │ │ + ldreq r3, [r3], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #2880 @ 0xb40 │ │ │ │ + ldreq r3, [r3], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r4, r5, r7, sl, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #3440 @ 0xd70 │ │ │ │ + ldreq r3, [r3], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #3824 @ 0xef0 │ │ │ │ + ldreq r3, [r3], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #40 @ 0x28 │ │ │ │ + ldreq r4, [r3], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r6, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #344 @ 0x158 │ │ │ │ + ldreq r4, [r3], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r6, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #704 @ 0x2c0 │ │ │ │ + ldreq r4, [r3], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #1056 @ 0x420 │ │ │ │ + ldreq r4, [r3], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #1640 @ 0x668 │ │ │ │ + ldreq r4, [r3], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r4, r5, r6, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r3], #2336 @ 0x920 │ │ │ │ + ldreq r4, [r3], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, r6, r7, r8, fp, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r3], #1512 @ 0x5e8 │ │ │ │ + ldreq r5, [r3], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r3], #1936 @ 0x790 │ │ │ │ + ldreq r5, [r3], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, r7, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r3], #2272 @ 0x8e0 │ │ │ │ + ldreq r5, [r3], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r3], #2760 @ 0xac8 │ │ │ │ + ldreq r5, [r3], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r0!, {r2, r3, r4, r6, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r3], #3496 @ 0xda8 │ │ │ │ + ldreq r5, [r3], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r3, r6, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r3], #1320 @ 0x528 │ │ │ │ + ldreq r6, [r3], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r6, r7, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r3], #1888 @ 0x760 │ │ │ │ + ldreq r6, [r3], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r6, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r3], #792 @ 0x318 │ │ │ │ + ldreq r7, [r3], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r6, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r3], #1232 @ 0x4d0 │ │ │ │ + ldreq r7, [r3], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r6, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r3], #1800 @ 0x708 │ │ │ │ + ldreq r7, [r3], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r5, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r3], #2728 @ 0xaa8 │ │ │ │ + ldreq r7, [r3], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r6, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r3], #3400 @ 0xd48 │ │ │ │ + ldreq r7, [r3], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r3], #1296 @ 0x510 │ │ │ │ + ldreq sl, [r3], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r3], #1824 @ 0x720 │ │ │ │ + ldreq sl, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r3], #2424 @ 0x978 │ │ │ │ + ldreq sl, [r3], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r3], #504 @ 0x1f8 │ │ │ │ + ldreq sp, [r3], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r3], #2656 @ 0xa60 │ │ │ │ + ldreq pc, [r3], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r5, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r3], #3216 @ 0xc90 │ │ │ │ + ldreq pc, [r3], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r4, r6, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #336 @ 0x150 │ │ │ │ + ldreq r0, [r4], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r7, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #688 @ 0x2b0 │ │ │ │ + ldreq r0, [r4], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r6, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #1344 @ 0x540 │ │ │ │ + ldreq r0, [r4], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #2128 @ 0x850 │ │ │ │ + ldreq r0, [r4], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #2864 @ 0xb30 │ │ │ │ + ldreq r0, [r4], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r4], #3936 @ 0xf60 │ │ │ │ + ldreq r0, [r4], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r5, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r4], #1264 @ 0x4f0 │ │ │ │ + ldreq r1, [r4], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r4], #496 @ 0x1f0 │ │ │ │ + ldreq r2, [r4], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r4], #968 @ 0x3c8 │ │ │ │ + ldreq r2, [r4], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r4], #1480 @ 0x5c8 │ │ │ │ + ldreq r2, [r4], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r4], #1888 @ 0x760 │ │ │ │ + ldreq r2, [r4], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r4], #3136 @ 0xc40 │ │ │ │ + ldreq r2, [r4], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r4], #2240 @ 0x8c0 │ │ │ │ + ldreq r3, [r4], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r4], #2544 @ 0x9f0 │ │ │ │ + ldreq r3, [r4], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r4], #3048 @ 0xbe8 │ │ │ │ + ldreq r3, [r4], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r6, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r4], #3624 @ 0xe28 │ │ │ │ + ldreq r3, [r4], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r4], #4024 @ 0xfb8 │ │ │ │ + ldreq r3, [r4], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r5, r6, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r4], #288 @ 0x120 │ │ │ │ + ldreq r4, [r4], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r4], #712 @ 0x2c8 │ │ │ │ + ldreq r4, [r4], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r7, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r4], #1192 @ 0x4a8 │ │ │ │ + ldreq r4, [r4], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r4], #1640 @ 0x668 │ │ │ │ + ldreq r4, [r4], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r5, r6, r7, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r4], #2208 @ 0x8a0 │ │ │ │ + ldreq r4, [r4], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r6, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #1352 @ 0x548 │ │ │ │ + ldreq r5, [r4], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #1736 @ 0x6c8 │ │ │ │ + ldreq r5, [r4], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #2104 @ 0x838 │ │ │ │ + ldreq r5, [r4], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r6, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #2624 @ 0xa40 │ │ │ │ + ldreq r5, [r4], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r6, r7, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #3272 @ 0xcc8 │ │ │ │ + ldreq r5, [r4], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r7, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #3680 @ 0xe60 │ │ │ │ + ldreq r5, [r4], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r4], #4048 @ 0xfd0 │ │ │ │ + ldreq r5, [r4], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #456 @ 0x1c8 │ │ │ │ + ldreq r6, [r4], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c31801 │ │ │ │ stmibne r8!, {r3, r4, r5, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #864 @ 0x360 │ │ │ │ + ldreq r6, [r4], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #1224 @ 0x4c8 │ │ │ │ + ldreq r6, [r4], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #1608 @ 0x648 │ │ │ │ + ldreq r6, [r4], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #1992 @ 0x7c8 │ │ │ │ + ldreq r6, [r4], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #2432 @ 0x980 │ │ │ │ + ldreq r6, [r4], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #2808 @ 0xaf8 │ │ │ │ + ldreq r6, [r4], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #3192 @ 0xc78 │ │ │ │ + ldreq r6, [r4], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #3576 @ 0xdf8 │ │ │ │ + ldreq r6, [r4], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r5, r6, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r4], #3976 @ 0xf88 │ │ │ │ + ldreq r6, [r4], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, ip, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ... │ │ │ │ @@ -153913,15 +153913,15 @@ │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r3, r6, r7, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r4], #2480 @ 0x9b0 │ │ │ │ + ldreq r7, [r4], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #26 │ │ │ │ teqcc r3, #52, 6 @ 0xd0000000 │ │ │ │ svccc 0x00e33333 │ │ │ │ ... │ │ │ │ @@ -153929,1777 +153929,1777 @@ │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, r4, r0 │ │ │ │ ... │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne pc!, {r3, r4, r5, r6, r7, r8, r9, fp, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r4], #3928 @ 0xf58 │ │ │ │ + ldreq r7, [r4], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r7, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r4], #520 @ 0x208 │ │ │ │ + ldreq r8, [r4], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r4], #1216 @ 0x4c0 │ │ │ │ + ldreq r8, [r4], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r6, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r4], #1960 @ 0x7a8 │ │ │ │ + ldreq r8, [r4], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r4], #1144 @ 0x478 │ │ │ │ + ldreq r9, [r4], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #344 @ 0x158 │ │ │ │ + ldreq sl, [r4], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #792 @ 0x318 │ │ │ │ + ldreq sl, [r4], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #1200 @ 0x4b0 │ │ │ │ + ldreq sl, [r4], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r4, r5, r6, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #1568 @ 0x620 │ │ │ │ + ldreq sl, [r4], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #1960 @ 0x7a8 │ │ │ │ + ldreq sl, [r4], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r4], #3400 @ 0xd48 │ │ │ │ + ldreq sl, [r4], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r6, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r4], #240 @ 0xf0 │ │ │ │ + ldreq fp, [r4], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r4, r5, r6, sl, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r4], #1248 @ 0x4e0 │ │ │ │ + ldreq fp, [r4], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r4], #2312 @ 0x908 │ │ │ │ + ldreq fp, [r4], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r4], #1232 @ 0x4d0 │ │ │ │ + ldreq ip, [r4], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #1032 @ 0x408 │ │ │ │ + ldreq sp, [r4], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #1512 @ 0x5e8 │ │ │ │ + ldreq sp, [r4], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r5, r6, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #1944 @ 0x798 │ │ │ │ + ldreq sp, [r4], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r5, r7, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #2568 @ 0xa08 │ │ │ │ + ldreq sp, [r4], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #3072 @ 0xc00 │ │ │ │ + ldreq sp, [r4], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r4], #3472 @ 0xd90 │ │ │ │ + ldreq sp, [r4], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r6, r8, sl, fp, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r4], #304 @ 0x130 │ │ │ │ + ldreq lr, [r4], #320 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r4], #1008 @ 0x3f0 │ │ │ │ + ldreq lr, [r4], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r5, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r4], #2520 @ 0x9d8 │ │ │ │ + ldreq lr, [r4], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r4], #2048 @ 0x800 │ │ │ │ + ldreq pc, [r4], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r4], #2784 @ 0xae0 │ │ │ │ + ldreq pc, [r4], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r4], #3688 @ 0xe68 │ │ │ │ + ldreq pc, [r4], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r5, r6, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r5], #664 @ 0x298 │ │ │ │ + ldreq r0, [r5], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r6, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r5], #1456 @ 0x5b0 │ │ │ │ + ldreq r0, [r5], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r5, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r5], #672 @ 0x2a0 │ │ │ │ + ldreq r1, [r5], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r5], #1976 @ 0x7b8 │ │ │ │ + ldreq r1, [r5], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq r4, r0, [r7] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r8!, {r3, r4, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r5], #2264 @ 0x8d8 │ │ │ │ + ldreq r2, [r5], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r5], #3304 @ 0xce8 │ │ │ │ + ldreq r2, [r5], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r5], #3752 @ 0xea8 │ │ │ │ + ldreq r2, [r5], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r6, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r5], #288 @ 0x120 │ │ │ │ + ldreq r3, [r5], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r5], #1368 @ 0x558 │ │ │ │ + ldreq r3, [r5], #1384 @ 0x568 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #736 @ 0x2e0 │ │ │ │ + ldreq r4, [r5], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #1488 @ 0x5d0 │ │ │ │ + ldreq r4, [r5], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r6, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #2384 @ 0x950 │ │ │ │ + ldreq r4, [r5], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #2952 @ 0xb88 │ │ │ │ + ldreq r4, [r5], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r6, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #3280 @ 0xcd0 │ │ │ │ + ldreq r4, [r5], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r5], #3880 @ 0xf28 │ │ │ │ + ldreq r4, [r5], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r7, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r5], #3120 @ 0xc30 │ │ │ │ + ldreq r5, [r5], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r5], #3592 @ 0xe08 │ │ │ │ + ldreq r5, [r5], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r5, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r5], #3960 @ 0xf78 │ │ │ │ + ldreq r5, [r5], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r5, r6, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #280 @ 0x118 │ │ │ │ + ldreq r6, [r5], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #672 @ 0x2a0 │ │ │ │ + ldreq r6, [r5], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #1200 @ 0x4b0 │ │ │ │ + ldreq r6, [r5], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #1808 @ 0x710 │ │ │ │ + ldreq r6, [r5], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #2496 @ 0x9c0 │ │ │ │ + ldreq r6, [r5], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #2792 @ 0xae8 │ │ │ │ + ldreq r6, [r5], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4!, {r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #3088 @ 0xc10 │ │ │ │ + ldreq r6, [r5], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #3384 @ 0xd38 │ │ │ │ + ldreq r6, [r5], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #3744 @ 0xea0 │ │ │ │ + ldreq r6, [r5], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r5], #4048 @ 0xfd0 │ │ │ │ + ldreq r6, [r5], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #256 @ 0x100 │ │ │ │ + ldreq r7, [r5], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #952 @ 0x3b8 │ │ │ │ + ldreq r7, [r5], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #1256 @ 0x4e8 │ │ │ │ + ldreq r7, [r5], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #1560 @ 0x618 │ │ │ │ + ldreq r7, [r5], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #1952 @ 0x7a0 │ │ │ │ + ldreq r7, [r5], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #2296 @ 0x8f8 │ │ │ │ + ldreq r7, [r5], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #2600 @ 0xa28 │ │ │ │ + ldreq r7, [r5], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #2904 @ 0xb58 │ │ │ │ + ldreq r7, [r5], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #3384 @ 0xd38 │ │ │ │ + ldreq r7, [r5], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #3768 @ 0xeb8 │ │ │ │ + ldreq r7, [r5], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r5], #4072 @ 0xfe8 │ │ │ │ + ldreq r7, [r5], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #280 @ 0x118 │ │ │ │ + ldreq r8, [r5], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #584 @ 0x248 │ │ │ │ + ldreq r8, [r5], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #888 @ 0x378 │ │ │ │ + ldreq r8, [r5], #904 @ 0x388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #1192 @ 0x4a8 │ │ │ │ + ldreq r8, [r5], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #1496 @ 0x5d8 │ │ │ │ + ldreq r8, [r5], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #1800 @ 0x708 │ │ │ │ + ldreq r8, [r5], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #2104 @ 0x838 │ │ │ │ + ldreq r8, [r5], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #2408 @ 0x968 │ │ │ │ + ldreq r8, [r5], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #2712 @ 0xa98 │ │ │ │ + ldreq r8, [r5], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #3016 @ 0xbc8 │ │ │ │ + ldreq r8, [r5], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #3320 @ 0xcf8 │ │ │ │ + ldreq r8, [r5], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #3624 @ 0xe28 │ │ │ │ + ldreq r8, [r5], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r5], #3928 @ 0xf58 │ │ │ │ + ldreq r8, [r5], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #136 @ 0x88 │ │ │ │ + ldreq r9, [r5], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #440 @ 0x1b8 │ │ │ │ + ldreq r9, [r5], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #744 @ 0x2e8 │ │ │ │ + ldreq r9, [r5], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #1048 @ 0x418 │ │ │ │ + ldreq r9, [r5], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #1352 @ 0x548 │ │ │ │ + ldreq r9, [r5], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #1656 @ 0x678 │ │ │ │ + ldreq r9, [r5], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #1960 @ 0x7a8 │ │ │ │ + ldreq r9, [r5], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #2264 @ 0x8d8 │ │ │ │ + ldreq r9, [r5], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r5], #3496 @ 0xda8 │ │ │ │ + ldreq r9, [r5], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r5], #3040 @ 0xbe0 │ │ │ │ + ldreq sl, [r5], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r5], #3344 @ 0xd10 │ │ │ │ + ldreq sl, [r5], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r5], #3648 @ 0xe40 │ │ │ │ + ldreq sl, [r5], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r5], #3952 @ 0xf70 │ │ │ │ + ldreq sl, [r5], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #160 @ 0xa0 │ │ │ │ + ldreq fp, [r5], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #464 @ 0x1d0 │ │ │ │ + ldreq fp, [r5], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #768 @ 0x300 │ │ │ │ + ldreq fp, [r5], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #1072 @ 0x430 │ │ │ │ + ldreq fp, [r5], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #1376 @ 0x560 │ │ │ │ + ldreq fp, [r5], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #1680 @ 0x690 │ │ │ │ + ldreq fp, [r5], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #1984 @ 0x7c0 │ │ │ │ + ldreq fp, [r5], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #2288 @ 0x8f0 │ │ │ │ + ldreq fp, [r5], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #2592 @ 0xa20 │ │ │ │ + ldreq fp, [r5], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #2896 @ 0xb50 │ │ │ │ + ldreq fp, [r5], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #3200 @ 0xc80 │ │ │ │ + ldreq fp, [r5], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #3504 @ 0xdb0 │ │ │ │ + ldreq fp, [r5], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r5], #3808 @ 0xee0 │ │ │ │ + ldreq fp, [r5], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #16 │ │ │ │ + ldreq ip, [r5], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #320 @ 0x140 │ │ │ │ + ldreq ip, [r5], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #624 @ 0x270 │ │ │ │ + ldreq ip, [r5], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #928 @ 0x3a0 │ │ │ │ + ldreq ip, [r5], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #1232 @ 0x4d0 │ │ │ │ + ldreq ip, [r5], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #1536 @ 0x600 │ │ │ │ + ldreq ip, [r5], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #1840 @ 0x730 │ │ │ │ + ldreq ip, [r5], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #2144 @ 0x860 │ │ │ │ + ldreq ip, [r5], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #2456 @ 0x998 │ │ │ │ + ldreq ip, [r5], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #2760 @ 0xac8 │ │ │ │ + ldreq ip, [r5], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #3064 @ 0xbf8 │ │ │ │ + ldreq ip, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #3368 @ 0xd28 │ │ │ │ + ldreq ip, [r5], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #3672 @ 0xe58 │ │ │ │ + ldreq ip, [r5], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r5], #3976 @ 0xf88 │ │ │ │ + ldreq ip, [r5], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #240 @ 0xf0 │ │ │ │ + ldreq sp, [r5], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r5, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #920 @ 0x398 │ │ │ │ + ldreq sp, [r5], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r7, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #1224 @ 0x4c8 │ │ │ │ + ldreq sp, [r5], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #1528 @ 0x5f8 │ │ │ │ + ldreq sp, [r5], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #1832 @ 0x728 │ │ │ │ + ldreq sp, [r5], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r6, r7, r8, r9, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #2192 @ 0x890 │ │ │ │ + ldreq sp, [r5], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #2552 @ 0x9f8 │ │ │ │ + ldreq sp, [r5], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #2848 @ 0xb20 │ │ │ │ + ldreq sp, [r5], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #3208 @ 0xc88 │ │ │ │ + ldreq sp, [r5], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r5], #3576 @ 0xdf8 │ │ │ │ + ldreq sp, [r5], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr!, {r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #240 @ 0xf0 │ │ │ │ + ldreq lr, [r5], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #1168 @ 0x490 │ │ │ │ + ldreq lr, [r5], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r6, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #1664 @ 0x680 │ │ │ │ + ldreq lr, [r5], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #2112 @ 0x840 │ │ │ │ + ldreq lr, [r5], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #2520 @ 0x9d8 │ │ │ │ + ldreq lr, [r5], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #3064 @ 0xbf8 │ │ │ │ + ldreq lr, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r5], #3616 @ 0xe20 │ │ │ │ + ldreq lr, [r5], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r5, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #64 @ 0x40 │ │ │ │ + ldreq pc, [r5], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #1000 @ 0x3e8 │ │ │ │ + ldreq pc, [r5], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #1520 @ 0x5f0 │ │ │ │ + ldreq pc, [r5], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #1928 @ 0x788 │ │ │ │ + ldreq pc, [r5], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r8, r9, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #2232 @ 0x8b8 │ │ │ │ + ldreq pc, [r5], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r6, r8, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #2960 @ 0xb90 │ │ │ │ + ldreq pc, [r5], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r5], #3872 @ 0xf20 │ │ │ │ + ldreq pc, [r5], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r5, r6, r7, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r6], #328 @ 0x148 │ │ │ │ + ldreq r0, [r6], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r5, r6, r7, r8, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r6], #3352 @ 0xd18 │ │ │ │ + ldreq r0, [r6], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r6], #3832 @ 0xef8 │ │ │ │ + ldreq r0, [r6], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r6, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #184 @ 0xb8 │ │ │ │ + ldreq r1, [r6], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #584 @ 0x248 │ │ │ │ + ldreq r1, [r6], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #960 @ 0x3c0 │ │ │ │ + ldreq r1, [r6], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #1520 @ 0x5f0 │ │ │ │ + ldreq r1, [r6], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #2144 @ 0x860 │ │ │ │ + ldreq r1, [r6], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #3152 @ 0xc50 │ │ │ │ + ldreq r1, [r6], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r6], #3624 @ 0xe28 │ │ │ │ + ldreq r1, [r6], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #88 @ 0x58 │ │ │ │ + ldreq r2, [r6], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #384 @ 0x180 │ │ │ │ + ldreq r2, [r6], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #1120 @ 0x460 │ │ │ │ + ldreq r2, [r6], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r6, r7, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #2104 @ 0x838 │ │ │ │ + ldreq r2, [r6], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r7, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #2504 @ 0x9c8 │ │ │ │ + ldreq r2, [r6], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #2992 @ 0xbb0 │ │ │ │ + ldreq r2, [r6], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r6], #3640 @ 0xe38 │ │ │ │ + ldreq r2, [r6], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r5, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r6], #2768 @ 0xad0 │ │ │ │ + ldreq r3, [r6], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r5, r6, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r6], #2072 @ 0x818 │ │ │ │ + ldreq r4, [r6], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #1120 @ 0x460 │ │ │ │ + ldreq r5, [r6], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r5, r6, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #1480 @ 0x5c8 │ │ │ │ + ldreq r5, [r6], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #1840 @ 0x730 │ │ │ │ + ldreq r5, [r6], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #2144 @ 0x860 │ │ │ │ + ldreq r5, [r6], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #2504 @ 0x9c8 │ │ │ │ + ldreq r5, [r6], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #2960 @ 0xb90 │ │ │ │ + ldreq r5, [r6], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #3568 @ 0xdf0 │ │ │ │ + ldreq r5, [r6], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r6], #3920 @ 0xf50 │ │ │ │ + ldreq r5, [r6], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r6], #160 @ 0xa0 │ │ │ │ + ldreq r6, [r6], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r3, r4, r5, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r6], #600 @ 0x258 │ │ │ │ + ldreq r6, [r6], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r6, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r6], #1112 @ 0x458 │ │ │ │ + ldreq r6, [r6], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r6], #1928 @ 0x788 │ │ │ │ + ldreq r6, [r6], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r6], #2416 @ 0x970 │ │ │ │ + ldreq r6, [r6], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r6], #192 @ 0xc0 │ │ │ │ + ldreq r7, [r6], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, sl, fp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r6], #1640 @ 0x668 │ │ │ │ + ldreq r7, [r6], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r9, fp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r6], #2504 @ 0x9c8 │ │ │ │ + ldreq r7, [r6], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r6], #3136 @ 0xc40 │ │ │ │ + ldreq r7, [r6], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r6], #3744 @ 0xea0 │ │ │ │ + ldreq r7, [r6], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r6], #856 @ 0x358 │ │ │ │ + ldreq r8, [r6], #872 @ 0x368 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r6], #2024 @ 0x7e8 │ │ │ │ + ldreq r8, [r6], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r6], #1504 @ 0x5e0 │ │ │ │ + ldreq r9, [r6], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r6], #2344 @ 0x928 │ │ │ │ + ldreq r9, [r6], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r6], #3232 @ 0xca0 │ │ │ │ + ldreq r9, [r6], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #8 │ │ │ │ + ldreq sl, [r6], #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #496 @ 0x1f0 │ │ │ │ + ldreq sl, [r6], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #848 @ 0x350 │ │ │ │ + ldreq sl, [r6], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #1352 @ 0x548 │ │ │ │ + ldreq sl, [r6], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #1920 @ 0x780 │ │ │ │ + ldreq sl, [r6], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #2488 @ 0x9b8 │ │ │ │ + ldreq sl, [r6], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r6], #2984 @ 0xba8 │ │ │ │ + ldreq sl, [r6], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r6], #240 @ 0xf0 │ │ │ │ + ldreq fp, [r6], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r7, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r6], #1424 @ 0x590 │ │ │ │ + ldreq fp, [r6], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r6], #2376 @ 0x948 │ │ │ │ + ldreq fp, [r6], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r6], #3128 @ 0xc38 │ │ │ │ + ldreq fp, [r6], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r5, r6, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r6], #848 @ 0x350 │ │ │ │ + ldreq ip, [r6], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r6, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r6], #1864 @ 0x748 │ │ │ │ + ldreq ip, [r6], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r6], #3496 @ 0xda8 │ │ │ │ + ldreq ip, [r6], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r5, r6, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r6], #1088 @ 0x440 │ │ │ │ + ldreq sp, [r6], #1104 @ 0x450 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r6], #1752 @ 0x6d8 │ │ │ │ + ldreq sp, [r6], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r7, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r6], #3192 @ 0xc78 │ │ │ │ + ldreq sp, [r6], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r6], #480 @ 0x1e0 │ │ │ │ + ldreq lr, [r6], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r6], #1904 @ 0x770 │ │ │ │ + ldreq lr, [r6], #1920 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r6], #3264 @ 0xcc0 │ │ │ │ + ldreq lr, [r6], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r6], #880 @ 0x370 │ │ │ │ + ldreq pc, [r6], #896 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r6, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r6], #1480 @ 0x5c8 │ │ │ │ + ldreq pc, [r6], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r6], #2112 @ 0x840 │ │ │ │ + ldreq pc, [r6], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r6], #3400 @ 0xd48 │ │ │ │ + ldreq pc, [r6], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r6, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r7], #584 @ 0x248 │ │ │ │ + ldreq r0, [r7], #600 @ 0x258 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r7], #2072 @ 0x818 │ │ │ │ + ldreq r0, [r7], #2088 @ 0x828 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r5, r6, r7, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r7], #3296 @ 0xce0 │ │ │ │ + ldreq r0, [r7], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r7], #920 @ 0x398 │ │ │ │ + ldreq r1, [r7], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r5, r6, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r7], #2496 @ 0x9c0 │ │ │ │ + ldreq r1, [r7], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r7], #32 │ │ │ │ + ldreq r2, [r7], #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r4, r5, r6, r7, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r7], #920 @ 0x398 │ │ │ │ + ldreq r2, [r7], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r7], #2488 @ 0x9b8 │ │ │ │ + ldreq r2, [r7], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r7], #3768 @ 0xeb8 │ │ │ │ + ldreq r2, [r7], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r7], #1640 @ 0x668 │ │ │ │ + ldreq r3, [r7], #1656 @ 0x678 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r5, r7, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r7], #2968 @ 0xb98 │ │ │ │ + ldreq r3, [r7], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r7], #3800 @ 0xed8 │ │ │ │ + ldreq r3, [r7], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r7], #216 @ 0xd8 │ │ │ │ + ldreq r4, [r7], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r5, r6, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r7], #752 @ 0x2f0 │ │ │ │ + ldreq r4, [r7], #768 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r6, r7, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r7], #1872 @ 0x750 │ │ │ │ + ldreq r4, [r7], #1888 @ 0x760 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r7], #2592 @ 0xa20 │ │ │ │ + ldreq r4, [r7], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r7], #3536 @ 0xdd0 │ │ │ │ + ldreq r4, [r7], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r7], #720 @ 0x2d0 │ │ │ │ + ldreq r5, [r7], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r6, r7, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r7], #2104 @ 0x838 │ │ │ │ + ldreq r5, [r7], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r7], #3168 @ 0xc60 │ │ │ │ + ldreq r5, [r7], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r7], #3848 @ 0xf08 │ │ │ │ + ldreq r5, [r7], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r7], #3208 @ 0xc88 │ │ │ │ + ldreq r6, [r7], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r7], #480 @ 0x1e0 │ │ │ │ + ldreq r7, [r7], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r7], #2520 @ 0x9d8 │ │ │ │ + ldreq r7, [r7], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r7], #656 @ 0x290 │ │ │ │ + ldreq r8, [r7], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r7, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r7], #2168 @ 0x878 │ │ │ │ + ldreq r8, [r7], #2184 @ 0x888 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r7], #3624 @ 0xe28 │ │ │ │ + ldreq r8, [r7], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r6, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r7], #312 @ 0x138 │ │ │ │ + ldreq r9, [r7], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r7], #1944 @ 0x798 │ │ │ │ + ldreq r9, [r7], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r7], #2464 @ 0x9a0 │ │ │ │ + ldreq r9, [r7], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r7], #3464 @ 0xd88 │ │ │ │ + ldreq r9, [r7], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r7], #4008 @ 0xfa8 │ │ │ │ + ldreq r9, [r7], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r7], #920 @ 0x398 │ │ │ │ + ldreq sl, [r7], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r7], #2112 @ 0x840 │ │ │ │ + ldreq sl, [r7], #2128 @ 0x850 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r7], #3024 @ 0xbd0 │ │ │ │ + ldreq sl, [r7], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r7], #3736 @ 0xe98 │ │ │ │ + ldreq sl, [r7], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r7], #352 @ 0x160 │ │ │ │ + ldreq fp, [r7], #368 @ 0x170 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r7], #1048 @ 0x418 │ │ │ │ + ldreq fp, [r7], #1064 @ 0x428 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r7], #1872 @ 0x750 │ │ │ │ + ldreq fp, [r7], #1888 @ 0x760 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r7], #2520 @ 0x9d8 │ │ │ │ + ldreq fp, [r7], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r7], #3952 @ 0xf70 │ │ │ │ + ldreq fp, [r7], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r7], #664 @ 0x298 │ │ │ │ + ldreq ip, [r7], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r7], #1056 @ 0x420 │ │ │ │ + ldreq ip, [r7], #1072 @ 0x430 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r5, r6, r7, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r7], #2248 @ 0x8c8 │ │ │ │ + ldreq ip, [r7], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r7], #3488 @ 0xda0 │ │ │ │ + ldreq ip, [r7], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r7], #80 @ 0x50 │ │ │ │ + ldreq sp, [r7], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r7], #760 @ 0x2f8 │ │ │ │ + ldreq sp, [r7], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r7], #1600 @ 0x640 │ │ │ │ + ldreq sp, [r7], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r7], #712 @ 0x2c8 │ │ │ │ + ldreq lr, [r7], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r7, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r7], #1280 @ 0x500 │ │ │ │ + ldreq lr, [r7], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r7], #2352 @ 0x930 │ │ │ │ + ldreq lr, [r7], #2368 @ 0x940 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r7], #3368 @ 0xd28 │ │ │ │ + ldreq lr, [r7], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r7], #1040 @ 0x410 │ │ │ │ + ldreq pc, [r7], #1056 @ 0x420 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r7], #1504 @ 0x5e0 │ │ │ │ + ldreq pc, [r7], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r7], #2496 @ 0x9c0 │ │ │ │ + ldreq pc, [r7], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r7], #3896 @ 0xf38 │ │ │ │ + ldreq pc, [r7], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r8], #1256 @ 0x4e8 │ │ │ │ + ldreq r0, [r8], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r7, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r8], #2360 @ 0x938 │ │ │ │ + ldreq r0, [r8], #2376 @ 0x948 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r8], #2968 @ 0xb98 │ │ │ │ + ldreq r0, [r8], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r8], #2872 @ 0xb38 │ │ │ │ + ldreq r1, [r8], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r8], #3808 @ 0xee0 │ │ │ │ + ldreq r1, [r8], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r8], #232 @ 0xe8 │ │ │ │ + ldreq r2, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r8], #1496 @ 0x5d8 │ │ │ │ + ldreq r2, [r8], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r8], #2240 @ 0x8c0 │ │ │ │ + ldreq r2, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r8], #3120 @ 0xc30 │ │ │ │ + ldreq r2, [r8], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r8], #4040 @ 0xfc8 │ │ │ │ + ldreq r2, [r8], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r8], #1408 @ 0x580 │ │ │ │ + ldreq r3, [r8], #1424 @ 0x590 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r8], #2768 @ 0xad0 │ │ │ │ + ldreq r3, [r8], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r8], #3376 @ 0xd30 │ │ │ │ + ldreq r3, [r8], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r8], #3848 @ 0xf08 │ │ │ │ + ldreq r3, [r8], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r8], #168 @ 0xa8 │ │ │ │ + ldreq r4, [r8], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r8], #616 @ 0x268 │ │ │ │ + ldreq r4, [r8], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r5, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r8], #1208 @ 0x4b8 │ │ │ │ + ldreq r4, [r8], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r8], #248 @ 0xf8 │ │ │ │ + ldreq r5, [r8], #264 @ 0x108 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r8], #1504 @ 0x5e0 │ │ │ │ + ldreq r5, [r8], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r8], #2352 @ 0x930 │ │ │ │ + ldreq r5, [r8], #2368 @ 0x940 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r8], #3280 @ 0xcd0 │ │ │ │ + ldreq r5, [r8], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r8], #832 @ 0x340 │ │ │ │ + ldreq r6, [r8], #848 @ 0x350 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r7, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r8], #1296 @ 0x510 │ │ │ │ + ldreq r6, [r8], #1312 @ 0x520 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r5, r7, fp, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r8], #2864 @ 0xb30 │ │ │ │ + ldreq r6, [r8], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r8], #3768 @ 0xeb8 │ │ │ │ + ldreq r6, [r8], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r8], #104 @ 0x68 │ │ │ │ + ldreq r7, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r8], #528 @ 0x210 │ │ │ │ + ldreq r7, [r8], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r8, fp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r8], #920 @ 0x398 │ │ │ │ + ldreq r7, [r8], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155709,27 +155709,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsmi lr, r7, #200, 12 @ 0xc800000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp!, {r2, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r8], #2160 @ 0x870 │ │ │ │ + ldreq r7, [r8], #2176 @ 0x880 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r9, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r8], #3440 @ 0xd70 │ │ │ │ + ldreq r7, [r8], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010759b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -155745,15 +155745,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rscsmi r2, r8, #68, 10 @ 0x11000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r5, r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r8], #384 @ 0x180 │ │ │ │ + ldreq r8, [r8], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155775,15 +155775,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r5, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r8], #2144 @ 0x860 │ │ │ │ + ldreq r8, [r8], #2160 @ 0x870 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, sl, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -155805,15 +155805,15 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00e921fb │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r5, r6, r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r8], #3872 @ 0xf20 │ │ │ │ + ldreq r8, [r8], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -156015,15 +156015,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsmi r8, r1, #62914560 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsmi pc, r9, #240, 20 @ 0xf0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r5, r7, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r8], #1344 @ 0x540 │ │ │ │ + ldreq r9, [r8], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156045,135 +156045,135 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r4, r5, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r8], #2144 @ 0x860 │ │ │ │ + ldreq r9, [r8], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r8], #2976 @ 0xba0 │ │ │ │ + ldreq r9, [r8], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r8], #3544 @ 0xdd8 │ │ │ │ + ldreq r9, [r8], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r8], #16 │ │ │ │ + ldreq sl, [r8], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r8], #1320 @ 0x528 │ │ │ │ + ldreq sl, [r8], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r8], #2080 @ 0x820 │ │ │ │ + ldreq sl, [r8], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r0, pc @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r8], #2512 @ 0x9d0 │ │ │ │ + ldreq sl, [r8], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r4, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r8], #3424 @ 0xd60 │ │ │ │ + ldreq sl, [r8], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r8], #1784 @ 0x6f8 │ │ │ │ + ldreq fp, [r8], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r6, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r8], #2480 @ 0x9b0 │ │ │ │ + ldreq ip, [r8], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r8], #3216 @ 0xc90 │ │ │ │ + ldreq ip, [r8], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r8], #3624 @ 0xe28 │ │ │ │ + ldreq ip, [r8], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r7, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r8], #616 @ 0x268 │ │ │ │ + ldreq sp, [r8], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r5, r6, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r8], #1656 @ 0x678 │ │ │ │ + ldreq sp, [r8], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r8], #2360 @ 0x938 │ │ │ │ + ldreq sp, [r8], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r8], #3184 @ 0xc70 │ │ │ │ + ldreq sp, [r8], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r8], #4008 @ 0xfa8 │ │ │ │ + ldreq sp, [r8], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r6, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r8], #1184 @ 0x4a0 │ │ │ │ + ldreq lr, [r8], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r6, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r8], #1920 @ 0x780 │ │ │ │ + ldreq lr, [r8], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r4, r5, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r8], #2576 @ 0xa10 │ │ │ │ + ldreq lr, [r8], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r7, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r8], #3200 @ 0xc80 │ │ │ │ + ldreq lr, [r8], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156207,572 +156207,572 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsmi r9, fp, #180, 26 @ 0x2d00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r5, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r8], #3984 @ 0xf90 │ │ │ │ + ldreq lr, [r8], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r6, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r8], #1248 @ 0x4e0 │ │ │ │ + ldreq pc, [r8], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r6, r7, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r8], #2064 @ 0x810 │ │ │ │ + ldreq pc, [r8], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r8], #2952 @ 0xb88 │ │ │ │ + ldreq pc, [r8], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r8], #3384 @ 0xd38 │ │ │ │ + ldreq pc, [r8], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r8], #3896 @ 0xf38 │ │ │ │ + ldreq pc, [r8], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r7, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r9], #312 @ 0x138 │ │ │ │ + ldreq r0, [r9], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r9], #936 @ 0x3a8 │ │ │ │ + ldreq r0, [r9], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r9], #1512 @ 0x5e8 │ │ │ │ + ldreq r0, [r9], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r9], #2288 @ 0x8f0 │ │ │ │ + ldreq r0, [r9], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [r9], #2880 @ 0xb40 │ │ │ │ + ldreq r0, [r9], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r4, r5, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [r9], #1096 @ 0x448 │ │ │ │ + ldreq r1, [r9], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r9], #608 @ 0x260 │ │ │ │ + ldreq r2, [r9], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r9], #2024 @ 0x7e8 │ │ │ │ + ldreq r2, [r9], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [r9], #3856 @ 0xf10 │ │ │ │ + ldreq r2, [r9], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r9], #3288 @ 0xcd8 │ │ │ │ + ldreq r3, [r9], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r9], #1592 @ 0x638 │ │ │ │ + ldreq r4, [r9], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r5, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r9], #3128 @ 0xc38 │ │ │ │ + ldreq r4, [r9], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r9], #3560 @ 0xde8 │ │ │ │ + ldreq r4, [r9], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [r9], #4024 @ 0xfb8 │ │ │ │ + ldreq r4, [r9], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r9], #1320 @ 0x528 │ │ │ │ + ldreq r5, [r9], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r9], #2144 @ 0x860 │ │ │ │ + ldreq r5, [r9], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r9], #2976 @ 0xba0 │ │ │ │ + ldreq r5, [r9], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ ... │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne lr!, {r3, r6, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [r9], #4040 @ 0xfc8 │ │ │ │ + ldreq r5, [r9], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r3, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsmi pc, ip, #224, 10 @ 0x38000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr!, {r2, r3, r5, r6, r7, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r9], #1216 @ 0x4c0 │ │ │ │ + ldreq r6, [r9], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r9], #2176 @ 0x880 │ │ │ │ + ldreq r6, [r9], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, r5, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [r9], #3152 @ 0xc50 │ │ │ │ + ldreq r6, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r9], #840 @ 0x348 │ │ │ │ + ldreq r7, [r9], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r4, r5, r6, r9, sl} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r9], #1992 @ 0x7c8 │ │ │ │ + ldreq r7, [r9], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r5, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r9], #2512 @ 0x9d0 │ │ │ │ + ldreq r7, [r9], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [r9], #3568 @ 0xdf0 │ │ │ │ + ldreq r7, [r9], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r5, r6, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r9], #1040 @ 0x410 │ │ │ │ + ldreq r8, [r9], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r2!, {r4, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r9], #2008 @ 0x7d8 │ │ │ │ + ldreq r8, [r9], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, r6, sl} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [r9], #2712 @ 0xa98 │ │ │ │ + ldreq r8, [r9], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne lr!, {r2, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r9], #64 @ 0x40 │ │ │ │ + ldreq r9, [r9], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r5, r6, r7, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r9], #784 @ 0x310 │ │ │ │ + ldreq r9, [r9], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r9], #1464 @ 0x5b8 │ │ │ │ + ldreq r9, [r9], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [r9], #2520 @ 0x9d8 │ │ │ │ + ldreq r9, [r9], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r6, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [r9], #2232 @ 0x8b8 │ │ │ │ + ldreq sl, [r9], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r9], #176 @ 0xb0 │ │ │ │ + ldreq fp, [r9], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r9], #1432 @ 0x598 │ │ │ │ + ldreq fp, [r9], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [r9], #3064 @ 0xbf8 │ │ │ │ + ldreq fp, [r9], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r9], #56 @ 0x38 │ │ │ │ + ldreq ip, [r9], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r5, r7, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r9], #1144 @ 0x478 │ │ │ │ + ldreq ip, [r9], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r9], #2976 @ 0xba0 │ │ │ │ + ldreq ip, [r9], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r7, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [r9], #3776 @ 0xec0 │ │ │ │ + ldreq ip, [r9], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r9], #320 @ 0x140 │ │ │ │ + ldreq sp, [r9], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r9], #864 @ 0x360 │ │ │ │ + ldreq sp, [r9], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r9], #1824 @ 0x720 │ │ │ │ + ldreq sp, [r9], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r9], #2608 @ 0xa30 │ │ │ │ + ldreq sp, [r9], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r7, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [r9], #3896 @ 0xf38 │ │ │ │ + ldreq sp, [r9], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r9], #872 @ 0x368 │ │ │ │ + ldreq lr, [r9], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r9], #1528 @ 0x5f8 │ │ │ │ + ldreq lr, [r9], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r9], #2168 @ 0x878 │ │ │ │ + ldreq lr, [r9], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r6, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [r9], #3144 @ 0xc48 │ │ │ │ + ldreq lr, [r9], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r9], #328 @ 0x148 │ │ │ │ + ldreq pc, [r9], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r9], #896 @ 0x380 │ │ │ │ + ldreq pc, [r9], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r9], #1536 @ 0x600 │ │ │ │ + ldreq pc, [r9], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r5, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r9], #2744 @ 0xab8 │ │ │ │ + ldreq pc, [r9], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r9], #3720 @ 0xe88 │ │ │ │ + ldreq pc, [r9], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #576 @ 0x240 │ │ │ │ + ldreq r0, [sl], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #1176 @ 0x498 │ │ │ │ + ldreq r0, [sl], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #1880 @ 0x758 │ │ │ │ + ldreq r0, [sl], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #2504 @ 0x9c8 │ │ │ │ + ldreq r0, [sl], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #3016 @ 0xbc8 │ │ │ │ + ldreq r0, [sl], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #3536 @ 0xdd0 │ │ │ │ + ldreq r0, [sl], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r7, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sl], #4080 @ 0xff0 │ │ │ │ + ldreq r1, [sl], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #416 @ 0x1a0 │ │ │ │ + ldreq r1, [sl], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #960 @ 0x3c0 │ │ │ │ + ldreq r1, [sl], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #1384 @ 0x568 │ │ │ │ + ldreq r1, [sl], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #1896 @ 0x768 │ │ │ │ + ldreq r1, [sl], #1912 @ 0x778 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #2416 @ 0x970 │ │ │ │ + ldreq r1, [sl], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #3224 @ 0xc98 │ │ │ │ + ldreq r1, [sl], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sl], #3960 @ 0xf78 │ │ │ │ + ldreq r1, [sl], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip!, {r2, r3, r4, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [sl], #1088 @ 0x440 │ │ │ │ + ldreq r2, [sl], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r6, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [sl], #2192 @ 0x890 │ │ │ │ + ldreq r2, [sl], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [sl], #2768 @ 0xad0 │ │ │ │ + ldreq r2, [sl], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [sl], #3688 @ 0xe68 │ │ │ │ + ldreq r2, [sl], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne sp!, {r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [sl], #1920 @ 0x780 │ │ │ │ + ldreq r3, [sl], #1936 @ 0x790 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne sp!, {r4, r5, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [sl], #3656 @ 0xe48 │ │ │ │ + ldreq r3, [sl], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sl], #368 @ 0x170 │ │ │ │ + ldreq r4, [sl], #384 @ 0x180 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r6, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sl], #1136 @ 0x470 │ │ │ │ + ldreq r4, [sl], #1152 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sl], #1968 @ 0x7b0 │ │ │ │ + ldreq r4, [sl], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne lr!, {r2, r4, r5, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sl], #3496 @ 0xda8 │ │ │ │ + ldreq r4, [sl], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r7, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sl], #272 @ 0x110 │ │ │ │ + ldreq r5, [sl], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r6, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sl], #2528 @ 0x9e0 │ │ │ │ + ldreq r5, [sl], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sl], #3968 @ 0xf80 │ │ │ │ + ldreq r5, [sl], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sl], #536 @ 0x218 │ │ │ │ + ldreq r6, [sl], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sl], #984 @ 0x3d8 │ │ │ │ + ldreq r6, [sl], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sl], #1688 @ 0x698 │ │ │ │ + ldreq r6, [sl], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r7, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sl], #2768 @ 0xad0 │ │ │ │ + ldreq r6, [sl], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sl], #3504 @ 0xdb0 │ │ │ │ + ldreq r6, [sl], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ ... │ │ │ │ @@ -156781,867 +156781,867 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstmi r0, #112, 24 @ 0x7000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp!, {r4, r5, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sl], #912 @ 0x390 │ │ │ │ + ldreq r7, [sl], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sl], #2160 @ 0x870 │ │ │ │ + ldreq r7, [sl], #2176 @ 0x880 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstmi r0, #216, 2 @ 0x36 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r5, r6, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sl], #2736 @ 0xab0 │ │ │ │ + ldreq r7, [sl], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp!, {r4, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sl], #3744 @ 0xea0 │ │ │ │ + ldreq r7, [sl], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sl], #2936 @ 0xb78 │ │ │ │ + ldreq r8, [sl], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sl], #3704 @ 0xe78 │ │ │ │ + ldreq r8, [sl], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [sl], #672 @ 0x2a0 │ │ │ │ + ldreq r9, [sl], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [sl], #1616 @ 0x650 │ │ │ │ + ldreq r9, [sl], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [sl], #2760 @ 0xac8 │ │ │ │ + ldreq r9, [sl], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r5, r6, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [sl], #864 @ 0x360 │ │ │ │ + ldreq sl, [sl], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [sl], #1832 @ 0x728 │ │ │ │ + ldreq sl, [sl], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [sl], #2368 @ 0x940 │ │ │ │ + ldreq sl, [sl], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r6, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [sl], #2880 @ 0xb40 │ │ │ │ + ldreq sl, [sl], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [sl], #3432 @ 0xd68 │ │ │ │ + ldreq sl, [sl], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #120 @ 0x78 │ │ │ │ + ldreq fp, [sl], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r6, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #688 @ 0x2b0 │ │ │ │ + ldreq fp, [sl], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r6, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #1640 @ 0x668 │ │ │ │ + ldreq fp, [sl], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #2480 @ 0x9b0 │ │ │ │ + ldreq fp, [sl], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r6, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #3224 @ 0xc98 │ │ │ │ + ldreq fp, [sl], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sl], #3880 @ 0xf28 │ │ │ │ + ldreq fp, [sl], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [sl], #176 @ 0xb0 │ │ │ │ + ldreq ip, [sl], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r7, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [sl], #720 @ 0x2d0 │ │ │ │ + ldreq ip, [sl], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [sl], #2088 @ 0x828 │ │ │ │ + ldreq ip, [sl], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [sl], #3328 @ 0xd00 │ │ │ │ + ldreq ip, [sl], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r6, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [sl], #648 @ 0x288 │ │ │ │ + ldreq sp, [sl], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne sp!, {r2, r3, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [sl], #2688 @ 0xa80 │ │ │ │ + ldreq sp, [sl], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sl], #1856 @ 0x740 │ │ │ │ + ldreq lr, [sl], #1872 @ 0x750 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r6, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sl], #3552 @ 0xde0 │ │ │ │ + ldreq lr, [sl], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sl], #1024 @ 0x400 │ │ │ │ + ldreq pc, [sl], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sl], #1920 @ 0x780 │ │ │ │ + ldreq pc, [sl], #1936 @ 0x790 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sl], #2592 @ 0xa20 │ │ │ │ + ldreq pc, [sl], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sl], #3416 @ 0xd58 │ │ │ │ + ldreq pc, [sl], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sl], #3992 @ 0xf98 │ │ │ │ + ldreq pc, [sl], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [fp], #712 @ 0x2c8 │ │ │ │ + ldreq r0, [fp], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [fp], #2000 @ 0x7d0 │ │ │ │ + ldreq r0, [fp], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [fp], #2736 @ 0xab0 │ │ │ │ + ldreq r0, [fp], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [fp], #3240 @ 0xca8 │ │ │ │ + ldreq r0, [fp], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [fp], #3936 @ 0xf60 │ │ │ │ + ldreq r0, [fp], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r6, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [fp], #936 @ 0x3a8 │ │ │ │ + ldreq r1, [fp], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r7, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [fp], #2128 @ 0x850 │ │ │ │ + ldreq r1, [fp], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne lr!, {r2, r3, r5, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [fp], #3168 @ 0xc60 │ │ │ │ + ldreq r1, [fp], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr!, {r2, r3, r4, r5, r6, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [fp], #896 @ 0x380 │ │ │ │ + ldreq r2, [fp], #912 @ 0x390 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r5, r6, r7, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [fp], #1776 @ 0x6f0 │ │ │ │ + ldreq r2, [fp], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [fp], #2264 @ 0x8d8 │ │ │ │ + ldreq r2, [fp], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [fp], #2736 @ 0xab0 │ │ │ │ + ldreq r2, [fp], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r7, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [fp], #3616 @ 0xe20 │ │ │ │ + ldreq r2, [fp], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [fp], #240 @ 0xf0 │ │ │ │ + ldreq r3, [fp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r7, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [fp], #848 @ 0x350 │ │ │ │ + ldreq r3, [fp], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r6, r7, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [fp], #1728 @ 0x6c0 │ │ │ │ + ldreq r3, [fp], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [fp], #2672 @ 0xa70 │ │ │ │ + ldreq r3, [fp], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [fp], #3840 @ 0xf00 │ │ │ │ + ldreq r3, [fp], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r6, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [fp], #736 @ 0x2e0 │ │ │ │ + ldreq r4, [fp], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r7, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [fp], #1448 @ 0x5a8 │ │ │ │ + ldreq r4, [fp], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r5, r6, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [fp], #3088 @ 0xc10 │ │ │ │ + ldreq r4, [fp], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r6, r7, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [fp], #672 @ 0x2a0 │ │ │ │ + ldreq r5, [fp], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [fp], #2352 @ 0x930 │ │ │ │ + ldreq r5, [fp], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r4, r5, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [fp], #3976 @ 0xf88 │ │ │ │ + ldreq r5, [fp], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [fp], #1504 @ 0x5e0 │ │ │ │ + ldreq r6, [fp], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [fp], #3128 @ 0xc38 │ │ │ │ + ldreq r6, [fp], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [fp], #656 @ 0x290 │ │ │ │ + ldreq r7, [fp], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [fp], #1160 @ 0x488 │ │ │ │ + ldreq r7, [fp], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [fp], #2320 @ 0x910 │ │ │ │ + ldreq r7, [fp], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r5, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [fp], #3072 @ 0xc00 │ │ │ │ + ldreq r7, [fp], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r6, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [fp], #3528 @ 0xdc8 │ │ │ │ + ldreq r7, [fp], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr!, {r2, r3, r5, r6, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [fp], #1728 @ 0x6c0 │ │ │ │ + ldreq r8, [fp], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [fp], #3264 @ 0xcc0 │ │ │ │ + ldreq r8, [fp], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [fp], #3824 @ 0xef0 │ │ │ │ + ldreq r8, [fp], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [fp], #336 @ 0x150 │ │ │ │ + ldreq r9, [fp], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [fp], #1248 @ 0x4e0 │ │ │ │ + ldreq r9, [fp], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [fp], #1704 @ 0x6a8 │ │ │ │ + ldreq r9, [fp], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [fp], #2512 @ 0x9d0 │ │ │ │ + ldreq r9, [fp], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r7, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [fp], #3440 @ 0xd70 │ │ │ │ + ldreq r9, [fp], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r4, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [fp], #176 @ 0xb0 │ │ │ │ + ldreq sl, [fp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r7, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [fp], #1008 @ 0x3f0 │ │ │ │ + ldreq sl, [fp], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, r6, r7, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [fp], #1984 @ 0x7c0 │ │ │ │ + ldreq sl, [fp], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r6, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [fp], #3168 @ 0xc60 │ │ │ │ + ldreq sl, [fp], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [fp], #4080 @ 0xff0 │ │ │ │ + ldreq fp, [fp], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r6, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [fp], #904 @ 0x388 │ │ │ │ + ldreq fp, [fp], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [fp], #1720 @ 0x6b8 │ │ │ │ + ldreq fp, [fp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r5, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [fp], #2832 @ 0xb10 │ │ │ │ + ldreq fp, [fp], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [fp], #3704 @ 0xe78 │ │ │ │ + ldreq fp, [fp], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [fp], #2976 @ 0xba0 │ │ │ │ + ldreq ip, [fp], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r7, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [fp], #1120 @ 0x460 │ │ │ │ + ldreq sp, [fp], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r5, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [fp], #3688 @ 0xe68 │ │ │ │ + ldreq sp, [fp], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r5, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [fp], #2584 @ 0xa18 │ │ │ │ + ldreq lr, [fp], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r5, r6, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [fp], #376 @ 0x178 │ │ │ │ + ldreq pc, [fp], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [fp], #1536 @ 0x600 │ │ │ │ + ldreq pc, [fp], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r5, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [fp], #3056 @ 0xbf0 │ │ │ │ + ldreq pc, [fp], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r5, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [ip], #312 @ 0x138 │ │ │ │ + ldreq r0, [ip], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r6, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [ip], #1048 @ 0x418 │ │ │ │ + ldreq r0, [ip], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [ip], #2192 @ 0x890 │ │ │ │ + ldreq r0, [ip], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r5, r6, r7, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [ip], #3176 @ 0xc68 │ │ │ │ + ldreq r0, [ip], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r5, r7, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [ip], #3752 @ 0xea8 │ │ │ │ + ldreq r0, [ip], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [ip], #304 @ 0x130 │ │ │ │ + ldreq r1, [ip], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [ip], #1736 @ 0x6c8 │ │ │ │ + ldreq r1, [ip], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [ip], #2632 @ 0xa48 │ │ │ │ + ldreq r1, [ip], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [ip], #3376 @ 0xd30 │ │ │ │ + ldreq r1, [ip], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [ip], #3976 @ 0xf88 │ │ │ │ + ldreq r1, [ip], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r4, r7, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [ip], #592 @ 0x250 │ │ │ │ + ldreq r2, [ip], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [ip], #3864 @ 0xf18 │ │ │ │ + ldreq r2, [ip], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [ip], #512 @ 0x200 │ │ │ │ + ldreq r3, [ip], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [ip], #3760 @ 0xeb0 │ │ │ │ + ldreq r3, [ip], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [ip], #592 @ 0x250 │ │ │ │ + ldreq r4, [ip], #608 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r5, r6, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [ip], #2088 @ 0x828 │ │ │ │ + ldreq r4, [ip], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [ip], #2856 @ 0xb28 │ │ │ │ + ldreq r4, [ip], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [ip], #3304 @ 0xce8 │ │ │ │ + ldreq r4, [ip], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [ip], #3960 @ 0xf78 │ │ │ │ + ldreq r4, [ip], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r7, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #800 @ 0x320 │ │ │ │ + ldreq r5, [ip], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, r8, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #1408 @ 0x580 │ │ │ │ + ldreq r5, [ip], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r5, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #2016 @ 0x7e0 │ │ │ │ + ldreq r5, [ip], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #2640 @ 0xa50 │ │ │ │ + ldreq r5, [ip], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r5, r6, r7, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #3104 @ 0xc20 │ │ │ │ + ldreq r5, [ip], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, r5, r6, r7, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [ip], #3696 @ 0xe70 │ │ │ │ + ldreq r5, [ip], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [ip], #144 @ 0x90 │ │ │ │ + ldreq r6, [ip], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [ip], #936 @ 0x3a8 │ │ │ │ + ldreq r6, [ip], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [ip], #1608 @ 0x648 │ │ │ │ + ldreq r6, [ip], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [ip], #2920 @ 0xb68 │ │ │ │ + ldreq r6, [ip], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r6, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [ip], #864 @ 0x360 │ │ │ │ + ldreq r7, [ip], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [ip], #2304 @ 0x900 │ │ │ │ + ldreq r7, [ip], #2320 @ 0x910 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [ip], #3024 @ 0xbd0 │ │ │ │ + ldreq r7, [ip], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [ip], #3784 @ 0xec8 │ │ │ │ + ldreq r7, [ip], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [ip], #416 @ 0x1a0 │ │ │ │ + ldreq r8, [ip], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r4, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [ip], #1472 @ 0x5c0 │ │ │ │ + ldreq r8, [ip], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r4!, {r5, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [ip], #2176 @ 0x880 │ │ │ │ + ldreq r8, [ip], #2192 @ 0x890 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r5, r7, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [ip], #3384 @ 0xd38 │ │ │ │ + ldreq r8, [ip], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [ip], #64 @ 0x40 │ │ │ │ + ldreq r9, [ip], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r4, r5, r6, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [ip], #3104 @ 0xc20 │ │ │ │ + ldreq r9, [ip], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [ip], #2504 @ 0x9c8 │ │ │ │ + ldreq sl, [ip], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r7, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [ip], #3240 @ 0xca8 │ │ │ │ + ldreq sl, [ip], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r8, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [ip], #3776 @ 0xec0 │ │ │ │ + ldreq sl, [ip], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r8, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [ip], #376 @ 0x178 │ │ │ │ + ldreq fp, [ip], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [ip], #1016 @ 0x3f8 │ │ │ │ + ldreq fp, [ip], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r3, r4, r5, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [ip], #2072 @ 0x818 │ │ │ │ + ldreq fp, [ip], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r4, r5, r9, sl, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [ip], #1768 @ 0x6e8 │ │ │ │ + ldreq ip, [ip], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r4, r7, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [ip], #2984 @ 0xba8 │ │ │ │ + ldreq ip, [ip], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #64 @ 0x40 │ │ │ │ + ldreq sp, [ip], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #664 @ 0x298 │ │ │ │ + ldreq sp, [ip], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #1200 @ 0x4b0 │ │ │ │ + ldreq sp, [ip], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #1640 @ 0x668 │ │ │ │ + ldreq sp, [ip], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #3256 @ 0xcb8 │ │ │ │ + ldreq sp, [ip], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [ip], #4080 @ 0xff0 │ │ │ │ + ldreq lr, [ip], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [ip], #768 @ 0x300 │ │ │ │ + ldreq lr, [ip], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077798 │ │ │ │ ldmcs ip!, {r0, r2, r4, r7, r9, sl, fp, ip, pc} │ │ │ │ svccc 0x00e8e607 │ │ │ │ ... │ │ │ │ @@ -157716,2001 +157716,2001 @@ │ │ │ │ adcsvs r6, r6, r8, asr #8 │ │ │ │ adcmi r9, sp, r5, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstmi r7, #92, 30 @ 0x170 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r7, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [ip], #1728 @ 0x6c0 │ │ │ │ + ldreq lr, [ip], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r5, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [ip], #2264 @ 0x8d8 │ │ │ │ + ldreq lr, [ip], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [ip], #3224 @ 0xc98 │ │ │ │ + ldreq lr, [ip], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r7, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #144 @ 0x90 │ │ │ │ + ldreq pc, [ip], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #856 @ 0x358 │ │ │ │ + ldreq pc, [ip], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #1712 @ 0x6b0 │ │ │ │ + ldreq pc, [ip], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #2784 @ 0xae0 │ │ │ │ + ldreq pc, [ip], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r5, r6, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #3504 @ 0xdb0 │ │ │ │ + ldreq pc, [ip], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r6, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [ip], #3936 @ 0xf60 │ │ │ │ + ldreq pc, [ip], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r6, r7, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sp], #560 @ 0x230 │ │ │ │ + ldreq r0, [sp], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sp], #1376 @ 0x560 │ │ │ │ + ldreq r0, [sp], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [sp], #2136 @ 0x858 │ │ │ │ + ldreq r0, [sp], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr!, {r4, r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [sp], #2968 @ 0xb98 │ │ │ │ + ldreq r1, [sp], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [sp], #2176 @ 0x880 │ │ │ │ + ldreq r3, [sp], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [sp], #3488 @ 0xda0 │ │ │ │ + ldreq r3, [sp], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sp], #360 @ 0x168 │ │ │ │ + ldreq r4, [sp], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [sp], #3880 @ 0xf28 │ │ │ │ + ldreq r4, [sp], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #560 @ 0x230 │ │ │ │ + ldreq r5, [sp], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #1168 @ 0x490 │ │ │ │ + ldreq r5, [sp], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #1856 @ 0x740 │ │ │ │ + ldreq r5, [sp], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #2288 @ 0x8f0 │ │ │ │ + ldreq r5, [sp], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #3080 @ 0xc08 │ │ │ │ + ldreq r5, [sp], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [sp], #3720 @ 0xe88 │ │ │ │ + ldreq r5, [sp], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #168 @ 0xa8 │ │ │ │ + ldreq r6, [sp], #184 @ 0xb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #760 @ 0x2f8 │ │ │ │ + ldreq r6, [sp], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #1368 @ 0x558 │ │ │ │ + ldreq r6, [sp], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r4, r5, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #1912 @ 0x778 │ │ │ │ + ldreq r6, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc!, {r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #2736 @ 0xab0 │ │ │ │ + ldreq r6, [sp], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [sp], #3192 @ 0xc78 │ │ │ │ + ldreq r6, [sp], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sp], #1120 @ 0x460 │ │ │ │ + ldreq r7, [sp], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sp], #3304 @ 0xce8 │ │ │ │ + ldreq r7, [sp], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [sp], #3880 @ 0xf28 │ │ │ │ + ldreq r7, [sp], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sp], #432 @ 0x1b0 │ │ │ │ + ldreq r8, [sp], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sp], #1280 @ 0x500 │ │ │ │ + ldreq r8, [sp], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sp], #2128 @ 0x850 │ │ │ │ + ldreq r8, [sp], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r4, r5, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [sp], #3320 @ 0xcf8 │ │ │ │ + ldreq r8, [sp], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [sp], #1576 @ 0x628 │ │ │ │ + ldreq r9, [sp], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r5, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [sp], #2680 @ 0xa78 │ │ │ │ + ldreq r9, [sp], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sp], #400 @ 0x190 │ │ │ │ + ldreq fp, [sp], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sp], #1608 @ 0x648 │ │ │ │ + ldreq fp, [sp], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r6, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sp], #2688 @ 0xa80 │ │ │ │ + ldreq fp, [sp], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sp], #3440 @ 0xd70 │ │ │ │ + ldreq fp, [sp], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [sp], #4008 @ 0xfa8 │ │ │ │ + ldreq fp, [sp], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r6, r7, r8, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [sp], #1824 @ 0x720 │ │ │ │ + ldreq ip, [sp], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [sp], #1760 @ 0x6e0 │ │ │ │ + ldreq sp, [sp], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r5, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [sp], #2328 @ 0x918 │ │ │ │ + ldreq sp, [sp], #2344 @ 0x928 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [sp], #3208 @ 0xc88 │ │ │ │ + ldreq sp, [sp], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sp], #128 @ 0x80 │ │ │ │ + ldreq lr, [sp], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sp], #936 @ 0x3a8 │ │ │ │ + ldreq lr, [sp], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sp], #2232 @ 0x8b8 │ │ │ │ + ldreq lr, [sp], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r7, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [sp], #3768 @ 0xeb8 │ │ │ │ + ldreq lr, [sp], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r7, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sp], #1264 @ 0x4f0 │ │ │ │ + ldreq pc, [sp], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sp], #1912 @ 0x778 │ │ │ │ + ldreq pc, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [sp], #3080 @ 0xc08 │ │ │ │ + ldreq pc, [sp], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r6, r7, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [lr], #336 @ 0x150 │ │ │ │ + ldreq r0, [lr], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [lr], #1376 @ 0x560 │ │ │ │ + ldreq r0, [lr], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [lr], #1592 @ 0x638 │ │ │ │ + ldreq r1, [lr], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [lr], #1992 @ 0x7c8 │ │ │ │ + ldreq r1, [lr], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [lr], #2424 @ 0x978 │ │ │ │ + ldreq r1, [lr], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r7} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [lr], #3520 @ 0xdc0 │ │ │ │ + ldreq r1, [lr], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #576 @ 0x240 │ │ │ │ + ldreq r2, [lr], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #1416 @ 0x588 │ │ │ │ + ldreq r2, [lr], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #2080 @ 0x820 │ │ │ │ + ldreq r2, [lr], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #2696 @ 0xa88 │ │ │ │ + ldreq r2, [lr], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #3272 @ 0xcc8 │ │ │ │ + ldreq r2, [lr], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [lr], #3688 @ 0xe68 │ │ │ │ + ldreq r2, [lr], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r6, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [lr], #72 @ 0x48 │ │ │ │ + ldreq r3, [lr], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [lr], #704 @ 0x2c0 │ │ │ │ + ldreq r3, [lr], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [lr], #3424 @ 0xd60 │ │ │ │ + ldreq r3, [lr], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #744 @ 0x2e8 │ │ │ │ + ldreq r4, [lr], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r7, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #1080 @ 0x438 │ │ │ │ + ldreq r4, [lr], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #1544 @ 0x608 │ │ │ │ + ldreq r4, [lr], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #2152 @ 0x868 │ │ │ │ + ldreq r4, [lr], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #3056 @ 0xbf0 │ │ │ │ + ldreq r4, [lr], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [lr], #3720 @ 0xe88 │ │ │ │ + ldreq r4, [lr], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [lr], #1264 @ 0x4f0 │ │ │ │ + ldreq r5, [lr], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r7, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [lr], #3424 @ 0xd60 │ │ │ │ + ldreq r5, [lr], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [lr], #704 @ 0x2c0 │ │ │ │ + ldreq r6, [lr], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r5, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [lr], #2664 @ 0xa68 │ │ │ │ + ldreq r6, [lr], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r3, r4, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [lr], #3888 @ 0xf30 │ │ │ │ + ldreq r6, [lr], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r5, r6, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [lr], #328 @ 0x148 │ │ │ │ + ldreq r7, [lr], #344 @ 0x158 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [lr], #1088 @ 0x440 │ │ │ │ + ldreq r7, [lr], #1104 @ 0x450 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [lr], #1640 @ 0x668 │ │ │ │ + ldreq r7, [lr], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [lr], #2288 @ 0x8f0 │ │ │ │ + ldreq r7, [lr], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [lr], #1568 @ 0x620 │ │ │ │ + ldreq r8, [lr], #1584 @ 0x630 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r4, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [lr], #744 @ 0x2e8 │ │ │ │ + ldreq r9, [lr], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [lr], #2176 @ 0x880 │ │ │ │ + ldreq r9, [lr], #2192 @ 0x890 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [lr], #2696 @ 0xa88 │ │ │ │ + ldreq r9, [lr], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [lr], #832 @ 0x340 │ │ │ │ + ldreq sl, [lr], #848 @ 0x350 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [lr], #1672 @ 0x688 │ │ │ │ + ldreq sl, [lr], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r4, r6, r7, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [lr], #2416 @ 0x970 │ │ │ │ + ldreq sl, [lr], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [lr], #1152 @ 0x480 │ │ │ │ + ldreq fp, [lr], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [lr], #3088 @ 0xc10 │ │ │ │ + ldreq fp, [lr], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r4, r8, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [lr], #272 @ 0x110 │ │ │ │ + ldreq ip, [lr], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [lr], #968 @ 0x3c8 │ │ │ │ + ldreq ip, [lr], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r3, r6, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [lr], #2280 @ 0x8e8 │ │ │ │ + ldreq ip, [lr], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [lr], #3400 @ 0xd48 │ │ │ │ + ldreq ip, [lr], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [lr], #336 @ 0x150 │ │ │ │ + ldreq sp, [lr], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [lr], #1160 @ 0x488 │ │ │ │ + ldreq sp, [lr], #1176 @ 0x498 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r6, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [lr], #1920 @ 0x780 │ │ │ │ + ldreq sp, [lr], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [lr], #2456 @ 0x998 │ │ │ │ + ldreq sp, [lr], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [lr], #2968 @ 0xb98 │ │ │ │ + ldreq sp, [lr], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [lr], #1072 @ 0x430 │ │ │ │ + ldreq lr, [lr], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [lr], #2200 @ 0x898 │ │ │ │ + ldreq lr, [lr], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [lr], #2848 @ 0xb20 │ │ │ │ + ldreq lr, [lr], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [lr], #3480 @ 0xd98 │ │ │ │ + ldreq lr, [lr], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #104 @ 0x68 │ │ │ │ + ldreq pc, [lr], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #696 @ 0x2b8 │ │ │ │ + ldreq pc, [lr], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #1280 @ 0x500 │ │ │ │ + ldreq pc, [lr], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #1816 @ 0x718 │ │ │ │ + ldreq pc, [lr], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r5, r6, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #2424 @ 0x978 │ │ │ │ + ldreq pc, [lr], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r2, r3, r4, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [lr], #3136 @ 0xc40 │ │ │ │ + ldreq pc, [lr], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r7, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [pc], #2136 @ 1078364 <__bss_end__@@Base+0x21b598> │ │ │ │ + ldreq r0, [pc], #2152 @ 1078364 <__bss_end__@@Base+0x21b598> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [pc], #2520 @ 107837c <__bss_end__@@Base+0x21b5b0> │ │ │ │ + ldreq r0, [pc], #2536 @ 107837c <__bss_end__@@Base+0x21b5b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r7, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [pc], #2904 @ 1078394 <__bss_end__@@Base+0x21b5c8> │ │ │ │ + ldreq r0, [pc], #2920 @ 1078394 <__bss_end__@@Base+0x21b5c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [pc], #3288 @ 10783ac <__bss_end__@@Base+0x21b5e0> │ │ │ │ + ldreq r0, [pc], #3304 @ 10783ac <__bss_end__@@Base+0x21b5e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r0, [pc], #3880 @ 10783c4 <__bss_end__@@Base+0x21b5f8> │ │ │ │ + ldreq r0, [pc], #3896 @ 10783c4 <__bss_end__@@Base+0x21b5f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #376 @ 10783dc <__bss_end__@@Base+0x21b610> │ │ │ │ + ldreq r1, [pc], #392 @ 10783dc <__bss_end__@@Base+0x21b610> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #1072 @ 10783f4 <__bss_end__@@Base+0x21b628> │ │ │ │ + ldreq r1, [pc], #1088 @ 10783f4 <__bss_end__@@Base+0x21b628> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #1736 @ 107840c <__bss_end__@@Base+0x21b640> │ │ │ │ + ldreq r1, [pc], #1752 @ 107840c <__bss_end__@@Base+0x21b640> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #2368 @ 1078424 <__bss_end__@@Base+0x21b658> │ │ │ │ + ldreq r1, [pc], #2384 @ 1078424 <__bss_end__@@Base+0x21b658> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #2952 @ 107843c <__bss_end__@@Base+0x21b670> │ │ │ │ + ldreq r1, [pc], #2968 @ 107843c <__bss_end__@@Base+0x21b670> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #3496 @ 1078454 <__bss_end__@@Base+0x21b688> │ │ │ │ + ldreq r1, [pc], #3512 @ 1078454 <__bss_end__@@Base+0x21b688> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r1, [pc], #4040 @ 107846c <__bss_end__@@Base+0x21b6a0> │ │ │ │ + ldreq r1, [pc], #4056 @ 107846c <__bss_end__@@Base+0x21b6a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #424 @ 1078484 <__bss_end__@@Base+0x21b6b8> │ │ │ │ + ldreq r2, [pc], #440 @ 1078484 <__bss_end__@@Base+0x21b6b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #808 @ 107849c <__bss_end__@@Base+0x21b6d0> │ │ │ │ + ldreq r2, [pc], #824 @ 107849c <__bss_end__@@Base+0x21b6d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #1192 @ 10784b4 <__bss_end__@@Base+0x21b6e8> │ │ │ │ + ldreq r2, [pc], #1208 @ 10784b4 <__bss_end__@@Base+0x21b6e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #1608 @ 10784cc <__bss_end__@@Base+0x21b700> │ │ │ │ + ldreq r2, [pc], #1624 @ 10784cc <__bss_end__@@Base+0x21b700> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #2048 @ 10784e4 <__bss_end__@@Base+0x21b718> │ │ │ │ + ldreq r2, [pc], #2064 @ 10784e4 <__bss_end__@@Base+0x21b718> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r2, [pc], #2952 @ 10784fc <__bss_end__@@Base+0x21b730> │ │ │ │ + ldreq r2, [pc], #2968 @ 10784fc <__bss_end__@@Base+0x21b730> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r7, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [pc], #64 @ 1078514 <__bss_end__@@Base+0x21b748> │ │ │ │ + ldreq r3, [pc], #80 @ 1078514 <__bss_end__@@Base+0x21b748> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r7, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [pc], #1656 @ 107852c <__bss_end__@@Base+0x21b760> │ │ │ │ + ldreq r3, [pc], #1672 @ 107852c <__bss_end__@@Base+0x21b760> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [pc], #2496 @ 1078544 <__bss_end__@@Base+0x21b778> │ │ │ │ + ldreq r3, [pc], #2512 @ 1078544 <__bss_end__@@Base+0x21b778> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r5, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [pc], #3624 @ 107855c <__bss_end__@@Base+0x21b790> │ │ │ │ + ldreq r3, [pc], #3640 @ 107855c <__bss_end__@@Base+0x21b790> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #496 @ 1078574 <__bss_end__@@Base+0x21b7a8> │ │ │ │ + ldreq r4, [pc], #512 @ 1078574 <__bss_end__@@Base+0x21b7a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #1096 @ 107858c <__bss_end__@@Base+0x21b7c0> │ │ │ │ + ldreq r4, [pc], #1112 @ 107858c <__bss_end__@@Base+0x21b7c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r6, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #1496 @ 10785a4 <__bss_end__@@Base+0x21b7d8> │ │ │ │ + ldreq r4, [pc], #1512 @ 10785a4 <__bss_end__@@Base+0x21b7d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #1896 @ 10785bc <__bss_end__@@Base+0x21b7f0> │ │ │ │ + ldreq r4, [pc], #1912 @ 10785bc <__bss_end__@@Base+0x21b7f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #2296 @ 10785d4 <__bss_end__@@Base+0x21b808> │ │ │ │ + ldreq r4, [pc], #2312 @ 10785d4 <__bss_end__@@Base+0x21b808> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #2760 @ 10785ec <__bss_end__@@Base+0x21b820> │ │ │ │ + ldreq r4, [pc], #2776 @ 10785ec <__bss_end__@@Base+0x21b820> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r7, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #3416 @ 1078604 <__bss_end__@@Base+0x21b838> │ │ │ │ + ldreq r4, [pc], #3432 @ 1078604 <__bss_end__@@Base+0x21b838> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r4, [pc], #4080 @ 107861c <__bss_end__@@Base+0x21b850> │ │ │ │ + ldreq r5, [pc], #0 @ 107861c <__bss_end__@@Base+0x21b850> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #480 @ 1078634 <__bss_end__@@Base+0x21b868> │ │ │ │ + ldreq r5, [pc], #496 @ 1078634 <__bss_end__@@Base+0x21b868> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #880 @ 107864c <__bss_end__@@Base+0x21b880> │ │ │ │ + ldreq r5, [pc], #896 @ 107864c <__bss_end__@@Base+0x21b880> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #1344 @ 1078664 <__bss_end__@@Base+0x21b898> │ │ │ │ + ldreq r5, [pc], #1360 @ 1078664 <__bss_end__@@Base+0x21b898> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #1848 @ 107867c <__bss_end__@@Base+0x21b8b0> │ │ │ │ + ldreq r5, [pc], #1864 @ 107867c <__bss_end__@@Base+0x21b8b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #2360 @ 1078694 <__bss_end__@@Base+0x21b8c8> │ │ │ │ + ldreq r5, [pc], #2376 @ 1078694 <__bss_end__@@Base+0x21b8c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r5, [pc], #3584 @ 10786ac <__bss_end__@@Base+0x21b8e0> │ │ │ │ + ldreq r5, [pc], #3600 @ 10786ac <__bss_end__@@Base+0x21b8e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r3, r5, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #256 @ 10786c4 <__bss_end__@@Base+0x21b8f8> │ │ │ │ + ldreq r6, [pc], #272 @ 10786c4 <__bss_end__@@Base+0x21b8f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #632 @ 10786dc <__bss_end__@@Base+0x21b910> │ │ │ │ + ldreq r6, [pc], #648 @ 10786dc <__bss_end__@@Base+0x21b910> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r4, r5, r6, r7, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #1544 @ 10786f4 <__bss_end__@@Base+0x21b928> │ │ │ │ + ldreq r6, [pc], #1560 @ 10786f4 <__bss_end__@@Base+0x21b928> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #2144 @ 107870c <__bss_end__@@Base+0x21b940> │ │ │ │ + ldreq r6, [pc], #2160 @ 107870c <__bss_end__@@Base+0x21b940> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #2768 @ 1078724 <__bss_end__@@Base+0x21b958> │ │ │ │ + ldreq r6, [pc], #2784 @ 1078724 <__bss_end__@@Base+0x21b958> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r6, [pc], #3552 @ 107873c <__bss_end__@@Base+0x21b970> │ │ │ │ + ldreq r6, [pc], #3568 @ 107873c <__bss_end__@@Base+0x21b970> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [pc], #240 @ 1078754 <__bss_end__@@Base+0x21b988> │ │ │ │ + ldreq r7, [pc], #256 @ 1078754 <__bss_end__@@Base+0x21b988> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [pc], #680 @ 107876c <__bss_end__@@Base+0x21b9a0> │ │ │ │ + ldreq r7, [pc], #696 @ 107876c <__bss_end__@@Base+0x21b9a0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [pc], #1480 @ 1078784 <__bss_end__@@Base+0x21b9b8> │ │ │ │ + ldreq r7, [pc], #1496 @ 1078784 <__bss_end__@@Base+0x21b9b8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [pc], #2184 @ 107879c <__bss_end__@@Base+0x21b9d0> │ │ │ │ + ldreq r7, [pc], #2200 @ 107879c <__bss_end__@@Base+0x21b9d0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r7, r8, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r7, [pc], #3576 @ 10787b4 <__bss_end__@@Base+0x21b9e8> │ │ │ │ + ldreq r7, [pc], #3592 @ 10787b4 <__bss_end__@@Base+0x21b9e8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #544 @ 10787cc <__bss_end__@@Base+0x21ba00> │ │ │ │ + ldreq r8, [pc], #560 @ 10787cc <__bss_end__@@Base+0x21ba00> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #1728 @ 10787e4 <__bss_end__@@Base+0x21ba18> │ │ │ │ + ldreq r8, [pc], #1744 @ 10787e4 <__bss_end__@@Base+0x21ba18> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #2384 @ 10787fc <__bss_end__@@Base+0x21ba30> │ │ │ │ + ldreq r8, [pc], #2400 @ 10787fc <__bss_end__@@Base+0x21ba30> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #2824 @ 1078814 <__bss_end__@@Base+0x21ba48> │ │ │ │ + ldreq r8, [pc], #2840 @ 1078814 <__bss_end__@@Base+0x21ba48> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r5, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #3296 @ 107882c <__bss_end__@@Base+0x21ba60> │ │ │ │ + ldreq r8, [pc], #3312 @ 107882c <__bss_end__@@Base+0x21ba60> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r8, [pc], #3832 @ 1078844 <__bss_end__@@Base+0x21ba78> │ │ │ │ + ldreq r8, [pc], #3848 @ 1078844 <__bss_end__@@Base+0x21ba78> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [pc], #344 @ 107885c <__bss_end__@@Base+0x21ba90> │ │ │ │ + ldreq r9, [pc], #360 @ 107885c <__bss_end__@@Base+0x21ba90> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [pc], #1368 @ 1078874 <__bss_end__@@Base+0x21baa8> │ │ │ │ + ldreq r9, [pc], #1384 @ 1078874 <__bss_end__@@Base+0x21baa8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r4, r6, r7, r8, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [pc], #1928 @ 107888c <__bss_end__@@Base+0x21bac0> │ │ │ │ + ldreq r9, [pc], #1944 @ 107888c <__bss_end__@@Base+0x21bac0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq r9, [pc], #3368 @ 10788a4 <__bss_end__@@Base+0x21bad8> │ │ │ │ + ldreq r9, [pc], #3384 @ 10788a4 <__bss_end__@@Base+0x21bad8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [pc], #224 @ 10788bc <__bss_end__@@Base+0x21baf0> │ │ │ │ + ldreq sl, [pc], #240 @ 10788bc <__bss_end__@@Base+0x21baf0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r5, r6, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [pc], #1912 @ 10788d4 <__bss_end__@@Base+0x21bb08> │ │ │ │ + ldreq sl, [pc], #1928 @ 10788d4 <__bss_end__@@Base+0x21bb08> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [pc], #2808 @ 10788ec <__bss_end__@@Base+0x21bb20> │ │ │ │ + ldreq sl, [pc], #2824 @ 10788ec <__bss_end__@@Base+0x21bb20> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sl, [pc], #3368 @ 1078904 <__bss_end__@@Base+0x21bb38> │ │ │ │ + ldreq sl, [pc], #3384 @ 1078904 <__bss_end__@@Base+0x21bb38> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r6, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [pc], #8 @ 107891c <__bss_end__@@Base+0x21bb50> │ │ │ │ + ldreq fp, [pc], #24 @ 107891c <__bss_end__@@Base+0x21bb50> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r6, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [pc], #1328 @ 1078934 <__bss_end__@@Base+0x21bb68> │ │ │ │ + ldreq fp, [pc], #1344 @ 1078934 <__bss_end__@@Base+0x21bb68> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r6, r7, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq fp, [pc], #2360 @ 107894c <__bss_end__@@Base+0x21bb80> │ │ │ │ + ldreq fp, [pc], #2376 @ 107894c <__bss_end__@@Base+0x21bb80> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r6, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [pc], #288 @ 1078964 <__bss_end__@@Base+0x21bb98> │ │ │ │ + ldreq ip, [pc], #304 @ 1078964 <__bss_end__@@Base+0x21bb98> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [pc], #1656 @ 107897c <__bss_end__@@Base+0x21bbb0> │ │ │ │ + ldreq ip, [pc], #1672 @ 107897c <__bss_end__@@Base+0x21bbb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r8, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [pc], #2344 @ 1078994 <__bss_end__@@Base+0x21bbc8> │ │ │ │ + ldreq ip, [pc], #2360 @ 1078994 <__bss_end__@@Base+0x21bbc8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r6, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq ip, [pc], #3688 @ 10789ac <__bss_end__@@Base+0x21bbe0> │ │ │ │ + ldreq ip, [pc], #3704 @ 10789ac <__bss_end__@@Base+0x21bbe0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [pc], #424 @ 10789c4 <__bss_end__@@Base+0x21bbf8> │ │ │ │ + ldreq sp, [pc], #440 @ 10789c4 <__bss_end__@@Base+0x21bbf8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r5, r6, r7, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [pc], #1360 @ 10789dc <__bss_end__@@Base+0x21bc10> │ │ │ │ + ldreq sp, [pc], #1376 @ 10789dc <__bss_end__@@Base+0x21bc10> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [pc], #2064 @ 10789f4 <__bss_end__@@Base+0x21bc28> │ │ │ │ + ldreq sp, [pc], #2080 @ 10789f4 <__bss_end__@@Base+0x21bc28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq sp, [pc], #3712 @ 1078a0c <__bss_end__@@Base+0x21bc40> │ │ │ │ + ldreq sp, [pc], #3728 @ 1078a0c <__bss_end__@@Base+0x21bc40> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [pc], #1976 @ 1078a24 <__bss_end__@@Base+0x21bc58> │ │ │ │ + ldreq lr, [pc], #1992 @ 1078a24 <__bss_end__@@Base+0x21bc58> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq lr, [pc], #3856 @ 1078a3c <__bss_end__@@Base+0x21bc70> │ │ │ │ + ldreq lr, [pc], #3872 @ 1078a3c <__bss_end__@@Base+0x21bc70> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [pc], #544 @ 1078a54 <__bss_end__@@Base+0x21bc88> │ │ │ │ + ldreq pc, [pc], #560 @ 1078a54 <__bss_end__@@Base+0x21bc88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [pc], #992 @ 1078a6c <__bss_end__@@Base+0x21bca0> │ │ │ │ + ldreq pc, [pc], #1008 @ 1078a6c <__bss_end__@@Base+0x21bca0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, sl, ip, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [pc], #1680 @ 1078a84 <__bss_end__@@Base+0x21bcb8> │ │ │ │ + ldreq pc, [pc], #1696 @ 1078a84 <__bss_end__@@Base+0x21bcb8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r6, r7, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [pc], #3376 @ 1078a9c <__bss_end__@@Base+0x21bcd0> │ │ │ │ + ldreq pc, [pc], #3392 @ 1078a9c <__bss_end__@@Base+0x21bcd0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r0], #392 @ 0x188 │ │ │ │ + strteq r0, [r0], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r3, r4, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r0], #984 @ 0x3d8 │ │ │ │ + strteq r0, [r0], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r0], #1776 @ 0x6f0 │ │ │ │ + strteq r0, [r0], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r6, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #1200 @ 0x4b0 │ │ │ │ + strteq r1, [r0], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r7, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #1840 @ 0x730 │ │ │ │ + strteq r1, [r0], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #2408 @ 0x968 │ │ │ │ + strteq r1, [r0], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #2856 @ 0xb28 │ │ │ │ + strteq r1, [r0], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #3400 @ 0xd48 │ │ │ │ + strteq r1, [r0], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r0], #3832 @ 0xef8 │ │ │ │ + strteq r1, [r0], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r4!, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #176 @ 0xb0 │ │ │ │ + strteq r2, [r0], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #640 @ 0x280 │ │ │ │ + strteq r2, [r0], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #1184 @ 0x4a0 │ │ │ │ + strteq r2, [r0], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #1712 @ 0x6b0 │ │ │ │ + strteq r2, [r0], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #2264 @ 0x8d8 │ │ │ │ + strteq r2, [r0], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r5, r7, ip, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #2904 @ 0xb58 │ │ │ │ + strteq r2, [r0], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r7, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #3512 @ 0xdb8 │ │ │ │ + strteq r2, [r0], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r0], #4056 @ 0xfd8 │ │ │ │ + strteq r2, [r0], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc!, {r6, r8, r9, sl, fp, ip} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r0], #520 @ 0x208 │ │ │ │ + strteq r4, [r0], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r0], #3056 @ 0xbf0 │ │ │ │ + strteq r4, [r0], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r0], #3576 @ 0xdf8 │ │ │ │ + strteq r4, [r0], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #120 @ 0x78 │ │ │ │ + strteq r5, [r0], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r6, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #720 @ 0x2d0 │ │ │ │ + strteq r5, [r0], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #1152 @ 0x480 │ │ │ │ + strteq r5, [r0], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #1608 @ 0x648 │ │ │ │ + strteq r5, [r0], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #2128 @ 0x850 │ │ │ │ + strteq r5, [r0], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #2616 @ 0xa38 │ │ │ │ + strteq r5, [r0], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r8, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #3184 @ 0xc70 │ │ │ │ + strteq r5, [r0], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r0], #3720 @ 0xe88 │ │ │ │ + strteq r5, [r0], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r5, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #72 @ 0x48 │ │ │ │ + strteq r6, [r0], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #648 @ 0x288 │ │ │ │ + strteq r6, [r0], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r7, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #1232 @ 0x4d0 │ │ │ │ + strteq r6, [r0], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #1776 @ 0x6f0 │ │ │ │ + strteq r6, [r0], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r2!, {r2, r3, r4, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #2208 @ 0x8a0 │ │ │ │ + strteq r6, [r0], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, r8, r9, sl, fp, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #3232 @ 0xca0 │ │ │ │ + strteq r6, [r0], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r6, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r0], #3968 @ 0xf80 │ │ │ │ + strteq r6, [r0], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r0], #384 @ 0x180 │ │ │ │ + strteq r7, [r0], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r0], #3488 @ 0xda0 │ │ │ │ + strteq r7, [r0], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r0], #2864 @ 0xb30 │ │ │ │ + strteq r8, [r0], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r0], #3984 @ 0xf90 │ │ │ │ + strteq r8, [r0], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r0], #3384 @ 0xd38 │ │ │ │ + strteq r9, [r0], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r6, r7, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #16 │ │ │ │ + strteq sl, [r0], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #680 @ 0x2a8 │ │ │ │ + strteq sl, [r0], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #1208 @ 0x4b8 │ │ │ │ + strteq sl, [r0], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r6, r7, r8, r9, fp, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #2040 @ 0x7f8 │ │ │ │ + strteq sl, [r0], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #2800 @ 0xaf0 │ │ │ │ + strteq sl, [r0], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r0], #3408 @ 0xd50 │ │ │ │ + strteq sl, [r0], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r6, r7, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r0], #264 @ 0x108 │ │ │ │ + strteq fp, [r0], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne ip!, {r2, r5, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r0], #1320 @ 0x528 │ │ │ │ + strteq fp, [r0], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r7, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r0], #2128 @ 0x850 │ │ │ │ + strteq fp, [r0], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r5, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r0], #3144 @ 0xc48 │ │ │ │ + strteq fp, [r0], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r6, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r0], #4040 @ 0xfc8 │ │ │ │ + strteq fp, [r0], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r0], #720 @ 0x2d0 │ │ │ │ + strteq ip, [r0], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r7, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r0], #1552 @ 0x610 │ │ │ │ + strteq ip, [r0], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r0], #2520 @ 0x9d8 │ │ │ │ + strteq ip, [r0], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r6, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r0], #3288 @ 0xcd8 │ │ │ │ + strteq ip, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r0], #88 @ 0x58 │ │ │ │ + strteq sp, [r0], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r0], #688 @ 0x2b0 │ │ │ │ + strteq sp, [r0], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r6, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r0], #1448 @ 0x5a8 │ │ │ │ + strteq sp, [r0], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r0], #2328 @ 0x918 │ │ │ │ + strteq sp, [r0], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r5, r6, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r0], #352 @ 0x160 │ │ │ │ + strteq lr, [r0], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne fp!, {r2, r3, r4, r5, r6, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r0], #2120 @ 0x848 │ │ │ │ + strteq lr, [r0], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r6, r7, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r0], #3064 @ 0xbf8 │ │ │ │ + strteq lr, [r0], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r0], #3584 @ 0xe00 │ │ │ │ + strteq lr, [r0], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r3, r8, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #424 @ 0x1a8 │ │ │ │ + strteq pc, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #1440 @ 0x5a0 │ │ │ │ + strteq pc, [r0], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #2032 @ 0x7f0 │ │ │ │ + strteq pc, [r0], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r7, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #2656 @ 0xa60 │ │ │ │ + strteq pc, [r0], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r6, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #3136 @ 0xc40 │ │ │ │ + strteq pc, [r0], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #3616 @ 0xe20 │ │ │ │ + strteq pc, [r0], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r0], #4080 @ 0xff0 │ │ │ │ + strteq r0, [r1], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #624 @ 0x270 │ │ │ │ + strteq r0, [r1], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #984 @ 0x3d8 │ │ │ │ + strteq r0, [r1], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #1288 @ 0x508 │ │ │ │ + strteq r0, [r1], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #1624 @ 0x658 │ │ │ │ + strteq r0, [r1], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r7, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #2200 @ 0x898 │ │ │ │ + strteq r0, [r1], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #2504 @ 0x9c8 │ │ │ │ + strteq r0, [r1], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #3024 @ 0xbd0 │ │ │ │ + strteq r0, [r1], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r4, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r1], #3856 @ 0xf10 │ │ │ │ + strteq r0, [r1], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r5, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #288 @ 0x120 │ │ │ │ + strteq r1, [r1], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #728 @ 0x2d8 │ │ │ │ + strteq r1, [r1], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #1064 @ 0x428 │ │ │ │ + strteq r1, [r1], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r4, r5, r6, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #1520 @ 0x5f0 │ │ │ │ + strteq r1, [r1], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #2568 @ 0xa08 │ │ │ │ + strteq r1, [r1], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r5, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r1], #3560 @ 0xde8 │ │ │ │ + strteq r1, [r1], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r1], #392 @ 0x188 │ │ │ │ + strteq r2, [r1], #408 @ 0x198 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r6, r7, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r1], #1416 @ 0x588 │ │ │ │ + strteq r2, [r1], #1432 @ 0x598 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r1], #2984 @ 0xba8 │ │ │ │ + strteq r2, [r1], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r6, r7, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r1], #224 @ 0xe0 │ │ │ │ + strteq r3, [r1], #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r1], #1192 @ 0x4a8 │ │ │ │ + strteq r3, [r1], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r1], #1784 @ 0x6f8 │ │ │ │ + strteq r3, [r1], #1800 @ 0x708 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r8, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r1], #2296 @ 0x8f8 │ │ │ │ + strteq r3, [r1], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r1], #3416 @ 0xd58 │ │ │ │ + strteq r3, [r1], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r1], #696 @ 0x2b8 │ │ │ │ + strteq r5, [r1], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r1], #2592 @ 0xa20 │ │ │ │ + strteq r5, [r1], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne fp!, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r1], #576 @ 0x240 │ │ │ │ + strteq r6, [r1], #592 @ 0x250 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r5, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r1], #3232 @ 0xca0 │ │ │ │ + strteq r6, [r1], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r1], #2832 @ 0xb10 │ │ │ │ + strteq r7, [r1], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r6, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r1], #896 @ 0x380 │ │ │ │ + strteq r8, [r1], #912 @ 0x390 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r1], #3696 @ 0xe70 │ │ │ │ + strteq r8, [r1], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r1], #664 @ 0x298 │ │ │ │ + strteq r9, [r1], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r1], #1568 @ 0x620 │ │ │ │ + strteq r9, [r1], #1584 @ 0x630 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r7, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r1], #2592 @ 0xa20 │ │ │ │ + strteq r9, [r1], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r6, r7, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r1], #3560 @ 0xde8 │ │ │ │ + strteq r9, [r1], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r5, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r1], #872 @ 0x368 │ │ │ │ + strteq sl, [r1], #888 @ 0x378 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r6, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r1], #2256 @ 0x8d0 │ │ │ │ + strteq sl, [r1], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r1], #3064 @ 0xbf8 │ │ │ │ + strteq sl, [r1], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r1], #3544 @ 0xdd8 │ │ │ │ + strteq sl, [r1], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r1], #152 @ 0x98 │ │ │ │ + strteq fp, [r1], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r1], #1744 @ 0x6d0 │ │ │ │ + strteq fp, [r1], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r5, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r1], #3320 @ 0xcf8 │ │ │ │ + strteq fp, [r1], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r5!, {r2, r4, r6, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r1], #1240 @ 0x4d8 │ │ │ │ + strteq ip, [r1], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r1], #2560 @ 0xa00 │ │ │ │ + strteq ip, [r1], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r4, r6, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r1], #3112 @ 0xc28 │ │ │ │ + strteq ip, [r1], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r1], #3584 @ 0xe00 │ │ │ │ + strteq ip, [r1], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r1], #3968 @ 0xf80 │ │ │ │ + strteq ip, [r1], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r1], #312 @ 0x138 │ │ │ │ + strteq sp, [r1], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r1], #736 @ 0x2e0 │ │ │ │ + strteq sp, [r1], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r1], #1744 @ 0x6d0 │ │ │ │ + strteq sp, [r1], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r8, r9, sp, lr, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r1], #3240 @ 0xca8 │ │ │ │ + strteq sp, [r1], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r1], #432 @ 0x1b0 │ │ │ │ + strteq lr, [r1], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r1], #1328 @ 0x530 │ │ │ │ + strteq lr, [r1], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r1], #2064 @ 0x810 │ │ │ │ + strteq lr, [r1], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r1], #3288 @ 0xcd8 │ │ │ │ + strteq lr, [r1], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r1], #4056 @ 0xfd8 │ │ │ │ + strteq lr, [r1], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r1], #776 @ 0x308 │ │ │ │ + strteq pc, [r1], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r1], #1984 @ 0x7c0 │ │ │ │ + strteq pc, [r1], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r1], #2704 @ 0xa90 │ │ │ │ + strteq pc, [r1], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r1], #3600 @ 0xe10 │ │ │ │ + strteq pc, [r1], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8!, {r3, r4, r5, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #296 @ 0x128 │ │ │ │ + strteq r0, [r2], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #1296 @ 0x510 │ │ │ │ + strteq r0, [r2], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #1824 @ 0x720 │ │ │ │ + strteq r0, [r2], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #2232 @ 0x8b8 │ │ │ │ + strteq r0, [r2], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r6, r7, r8, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #2752 @ 0xac0 │ │ │ │ + strteq r0, [r2], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r2], #3264 @ 0xcc0 │ │ │ │ + strteq r0, [r2], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r2], #640 @ 0x280 │ │ │ │ + strteq r1, [r2], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r7, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r2], #2176 @ 0x880 │ │ │ │ + strteq r1, [r2], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r3, r4, r5, r6, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r2], #1400 @ 0x578 │ │ │ │ + strteq r3, [r2], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne ip!, {r2, r5, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r2], #1928 @ 0x788 │ │ │ │ + strteq r6, [r2], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r7, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r2], #560 @ 0x230 │ │ │ │ + strteq r7, [r2], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r6, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r2], #1272 @ 0x4f8 │ │ │ │ + strteq r7, [r2], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne pc!, {r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r2], #1616 @ 0x650 │ │ │ │ + strteq r7, [r2], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc!, {r3, r4, r5, r8, fp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r2], #2296 @ 0x8f8 │ │ │ │ + strteq r7, [r2], #2312 @ 0x908 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -159720,3285 +159720,3285 @@ │ │ │ │ stmdagt r4!, {r2, r4, r5, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ svccc 0x00ed67f1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr!, {r2, r3, r4, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r2], #3552 @ 0xde0 │ │ │ │ + strteq r7, [r2], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r5, r6, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r2], #184 @ 0xb8 │ │ │ │ + strteq r8, [r2], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r2], #1024 @ 0x400 │ │ │ │ + strteq r8, [r2], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r2], #2472 @ 0x9a8 │ │ │ │ + strteq r8, [r2], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r2], #3832 @ 0xef8 │ │ │ │ + strteq r8, [r2], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r2], #360 @ 0x168 │ │ │ │ + strteq r9, [r2], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r2], #744 @ 0x2e8 │ │ │ │ + strteq r9, [r2], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r5, r6, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r2], #2056 @ 0x808 │ │ │ │ + strteq r9, [r2], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r7, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r2], #3968 @ 0xf80 │ │ │ │ + strteq r9, [r2], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #880 @ 0x370 │ │ │ │ + strteq sl, [r2], #896 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #1400 @ 0x578 │ │ │ │ + strteq sl, [r2], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #1832 @ 0x728 │ │ │ │ + strteq sl, [r2], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #2264 @ 0x8d8 │ │ │ │ + strteq sl, [r2], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #2648 @ 0xa58 │ │ │ │ + strteq sl, [r2], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #3160 @ 0xc58 │ │ │ │ + strteq sl, [r2], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r2], #3736 @ 0xe98 │ │ │ │ + strteq sl, [r2], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r2], #80 @ 0x50 │ │ │ │ + strteq fp, [r2], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r5, r6, r7, sl, fp, ip, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r2], #688 @ 0x2b0 │ │ │ │ + strteq fp, [r2], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r6, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r2], #1640 @ 0x668 │ │ │ │ + strteq fp, [r2], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r2], #2712 @ 0xa98 │ │ │ │ + strteq fp, [r2], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r7, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r2], #3816 @ 0xee8 │ │ │ │ + strteq fp, [r2], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r3, r4, r5, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r2], #3272 @ 0xcc8 │ │ │ │ + strteq sp, [r2], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8!, {r2, r5, r6, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r3], #2256 @ 0x8d0 │ │ │ │ + strteq r0, [r3], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r7, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r3], #2752 @ 0xac0 │ │ │ │ + strteq r0, [r3], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r5, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r3], #4000 @ 0xfa0 │ │ │ │ + strteq r0, [r3], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8!, {r3, r7, r8, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r3], #3544 @ 0xdd8 │ │ │ │ + strteq r1, [r3], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #184 @ 0xb8 │ │ │ │ + strteq r2, [r3], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r5, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #1160 @ 0x488 │ │ │ │ + strteq r2, [r3], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #2008 @ 0x7d8 │ │ │ │ + strteq r2, [r3], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8!, {r5, r6, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #2576 @ 0xa10 │ │ │ │ + strteq r2, [r3], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #3136 @ 0xc40 │ │ │ │ + strteq r2, [r3], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r2!, {r5, r6, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r3], #3824 @ 0xef0 │ │ │ │ + strteq r2, [r3], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #360 @ 0x168 │ │ │ │ + strteq r3, [r3], #376 @ 0x178 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #1048 @ 0x418 │ │ │ │ + strteq r3, [r3], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #1576 @ 0x628 │ │ │ │ + strteq r3, [r3], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r6, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #2288 @ 0x8f0 │ │ │ │ + strteq r3, [r3], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #2832 @ 0xb10 │ │ │ │ + strteq r3, [r3], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r7, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #3464 @ 0xd88 │ │ │ │ + strteq r3, [r3], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r3], #3880 @ 0xf28 │ │ │ │ + strteq r3, [r3], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r5, r9, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r3], #632 @ 0x278 │ │ │ │ + strteq r4, [r3], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r3], #1472 @ 0x5c0 │ │ │ │ + strteq r4, [r3], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r6, r7, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r3], #1968 @ 0x7b0 │ │ │ │ + strteq r4, [r3], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r6, r7, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r3], #2552 @ 0x9f8 │ │ │ │ + strteq r4, [r3], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r3], #3656 @ 0xe48 │ │ │ │ + strteq r4, [r3], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #352 @ 0x160 │ │ │ │ + strteq r5, [r3], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r7, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #728 @ 0x2d8 │ │ │ │ + strteq r5, [r3], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r7, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #1192 @ 0x4a8 │ │ │ │ + strteq r5, [r3], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #1664 @ 0x680 │ │ │ │ + strteq r5, [r3], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r7, r8, sl, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #2952 @ 0xb88 │ │ │ │ + strteq r5, [r3], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r3], #3672 @ 0xe58 │ │ │ │ + strteq r5, [r3], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #504 @ 0x1f8 │ │ │ │ + strteq r6, [r3], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #1296 @ 0x510 │ │ │ │ + strteq r6, [r3], #1312 @ 0x520 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #1744 @ 0x6d0 │ │ │ │ + strteq r6, [r3], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #2248 @ 0x8c8 │ │ │ │ + strteq r6, [r3], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r8, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #2792 @ 0xae8 │ │ │ │ + strteq r6, [r3], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r4, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r3], #3808 @ 0xee0 │ │ │ │ + strteq r6, [r3], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r3], #600 @ 0x258 │ │ │ │ + strteq r7, [r3], #616 @ 0x268 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r3], #1240 @ 0x4d8 │ │ │ │ + strteq r7, [r3], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r3], #2184 @ 0x888 │ │ │ │ + strteq r7, [r3], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r4, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r3], #3336 @ 0xd08 │ │ │ │ + strteq r7, [r3], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r3], #200 @ 0xc8 │ │ │ │ + strteq r8, [r3], #216 @ 0xd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r3], #976 @ 0x3d0 │ │ │ │ + strteq r8, [r3], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r5, r6, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r3], #2224 @ 0x8b0 │ │ │ │ + strteq r8, [r3], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstmi r9, #232, 24 @ 0xe800 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r6, r8, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r3], #3560 @ 0xde8 │ │ │ │ + strteq r8, [r3], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r3], #1792 @ 0x700 │ │ │ │ + strteq r9, [r3], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c51801 │ │ │ │ stmibne r8!, {r2, r6, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r3], #3536 @ 0xdd0 │ │ │ │ + strteq r9, [r3], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r7, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r3], #4080 @ 0xff0 │ │ │ │ + strteq sl, [r3], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r3], #480 @ 0x1e0 │ │ │ │ + strteq sl, [r3], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r5, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r3], #1336 @ 0x538 │ │ │ │ + strteq sl, [r3], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r3], #2224 @ 0x8b0 │ │ │ │ + strteq sl, [r3], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, r7, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r3], #3368 @ 0xd28 │ │ │ │ + strteq sl, [r3], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r3], #3976 @ 0xf88 │ │ │ │ + strteq sl, [r3], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #408 @ 0x198 │ │ │ │ + strteq fp, [r3], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #1248 @ 0x4e0 │ │ │ │ + strteq fp, [r3], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #1856 @ 0x740 │ │ │ │ + strteq fp, [r3], #1872 @ 0x750 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #2272 @ 0x8e0 │ │ │ │ + strteq fp, [r3], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r8, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #2912 @ 0xb60 │ │ │ │ + strteq fp, [r3], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c31801 │ │ │ │ ldmibne r4!, {r5, r6, r7, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r3], #3624 @ 0xe28 │ │ │ │ + strteq fp, [r3], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #256 @ 0x100 │ │ │ │ + strteq ip, [r3], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r6, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #816 @ 0x330 │ │ │ │ + strteq ip, [r3], #832 @ 0x340 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #1408 @ 0x580 │ │ │ │ + strteq ip, [r3], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #2104 @ 0x838 │ │ │ │ + strteq ip, [r3], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r5, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #2760 @ 0xac8 │ │ │ │ + strteq ip, [r3], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r3], #3488 @ 0xda0 │ │ │ │ + strteq ip, [r3], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #120 @ 0x78 │ │ │ │ + strteq sp, [r3], #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #616 @ 0x268 │ │ │ │ + strteq sp, [r3], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r5, r7, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #1168 @ 0x490 │ │ │ │ + strteq sp, [r3], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #1760 @ 0x6e0 │ │ │ │ + strteq sp, [r3], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c31801 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #2416 @ 0x970 │ │ │ │ + strteq sp, [r3], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #3056 @ 0xbf0 │ │ │ │ + strteq sp, [r3], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r3], #3624 @ 0xe28 │ │ │ │ + strteq sp, [r3], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r4, r5, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r3], #1216 @ 0x4c0 │ │ │ │ + strteq lr, [r3], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r7, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r3], #976 @ 0x3d0 │ │ │ │ + strteq pc, [r3], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r2!, {r3, r5, r6, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r3], #1432 @ 0x598 │ │ │ │ + strteq pc, [r3], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r5, r6, r7, r9, fp, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r3], #2080 @ 0x820 │ │ │ │ + strteq pc, [r3], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r3], #2664 @ 0xa68 │ │ │ │ + strteq pc, [r3], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r3], #3256 @ 0xcb8 │ │ │ │ + strteq pc, [r3], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r4], #656 @ 0x290 │ │ │ │ + strteq r0, [r4], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r4], #1680 @ 0x690 │ │ │ │ + strteq r0, [r4], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r4], #2328 @ 0x918 │ │ │ │ + strteq r0, [r4], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r4], #2904 @ 0xb58 │ │ │ │ + strteq r0, [r4], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r4], #3392 @ 0xd40 │ │ │ │ + strteq r0, [r4], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #16 │ │ │ │ + strteq r1, [r4], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #800 @ 0x320 │ │ │ │ + strteq r1, [r4], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #1568 @ 0x620 │ │ │ │ + strteq r1, [r4], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #2296 @ 0x8f8 │ │ │ │ + strteq r1, [r4], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #2896 @ 0xb50 │ │ │ │ + strteq r1, [r4], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r4], #3672 @ 0xe58 │ │ │ │ + strteq r1, [r4], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r6, r7, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #400 @ 0x190 │ │ │ │ + strteq r2, [r4], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r6, r7, r8, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #1256 @ 0x4e8 │ │ │ │ + strteq r2, [r4], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #1984 @ 0x7c0 │ │ │ │ + strteq r2, [r4], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #2552 @ 0x9f8 │ │ │ │ + strteq r2, [r4], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #3016 @ 0xbc8 │ │ │ │ + strteq r2, [r4], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r7, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r4], #3656 @ 0xe48 │ │ │ │ + strteq r2, [r4], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #256 @ 0x100 │ │ │ │ + strteq r3, [r4], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r5, r6, r7, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #1056 @ 0x420 │ │ │ │ + strteq r3, [r4], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #1792 @ 0x700 │ │ │ │ + strteq r3, [r4], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r8, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #2512 @ 0x9d0 │ │ │ │ + strteq r3, [r4], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #3160 @ 0xc58 │ │ │ │ + strteq r3, [r4], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r4], #3760 @ 0xeb0 │ │ │ │ + strteq r3, [r4], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #152 @ 0x98 │ │ │ │ + strteq r4, [r4], #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #728 @ 0x2d8 │ │ │ │ + strteq r4, [r4], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #1368 @ 0x558 │ │ │ │ + strteq r4, [r4], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #1944 @ 0x798 │ │ │ │ + strteq r4, [r4], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #2456 @ 0x998 │ │ │ │ + strteq r4, [r4], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #2944 @ 0xb80 │ │ │ │ + strteq r4, [r4], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #3368 @ 0xd28 │ │ │ │ + strteq r4, [r4], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r4], #3824 @ 0xef0 │ │ │ │ + strteq r4, [r4], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r6, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r4], #496 @ 0x1f0 │ │ │ │ + strteq r5, [r4], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r4], #1072 @ 0x430 │ │ │ │ + strteq r5, [r4], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r4], #1952 @ 0x7a0 │ │ │ │ + strteq r5, [r4], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r7, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r4], #3112 @ 0xc28 │ │ │ │ + strteq r5, [r4], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r4], #64 @ 0x40 │ │ │ │ + strteq r6, [r4], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r4], #1152 @ 0x480 │ │ │ │ + strteq r6, [r4], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r4], #2072 @ 0x818 │ │ │ │ + strteq r6, [r4], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r4], #2872 @ 0xb38 │ │ │ │ + strteq r6, [r4], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r4], #3504 @ 0xdb0 │ │ │ │ + strteq r6, [r4], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #136 @ 0x88 │ │ │ │ + strteq r7, [r4], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #936 @ 0x3a8 │ │ │ │ + strteq r7, [r4], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #2040 @ 0x7f8 │ │ │ │ + strteq r7, [r4], #2056 @ 0x808 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #2816 @ 0xb00 │ │ │ │ + strteq r7, [r4], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #3184 @ 0xc70 │ │ │ │ + strteq r7, [r4], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r4], #3656 @ 0xe48 │ │ │ │ + strteq r7, [r4], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #56 @ 0x38 │ │ │ │ + strteq r8, [r4], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #584 @ 0x248 │ │ │ │ + strteq r8, [r4], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #1080 @ 0x438 │ │ │ │ + strteq r8, [r4], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #1584 @ 0x630 │ │ │ │ + strteq r8, [r4], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r6, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #2176 @ 0x880 │ │ │ │ + strteq r8, [r4], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r7, r8, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #3064 @ 0xbf8 │ │ │ │ + strteq r8, [r4], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r4, r7, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r4], #3864 @ 0xf18 │ │ │ │ + strteq r8, [r4], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #304 @ 0x130 │ │ │ │ + strteq r9, [r4], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r5, r7, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #1176 @ 0x498 │ │ │ │ + strteq r9, [r4], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #1816 @ 0x718 │ │ │ │ + strteq r9, [r4], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #2352 @ 0x930 │ │ │ │ + strteq r9, [r4], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #3096 @ 0xc18 │ │ │ │ + strteq r9, [r4], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r4], #3824 @ 0xef0 │ │ │ │ + strteq r9, [r4], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r4], #448 @ 0x1c0 │ │ │ │ + strteq sl, [r4], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r4], #1168 @ 0x490 │ │ │ │ + strteq sl, [r4], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r4], #1872 @ 0x750 │ │ │ │ + strteq sl, [r4], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r4], #2816 @ 0xb00 │ │ │ │ + strteq sl, [r4], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r4], #3744 @ 0xea0 │ │ │ │ + strteq sl, [r4], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #568 @ 0x238 │ │ │ │ + strteq fp, [r4], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #1352 @ 0x548 │ │ │ │ + strteq fp, [r4], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #2120 @ 0x848 │ │ │ │ + strteq fp, [r4], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r7, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #2656 @ 0xa60 │ │ │ │ + strteq fp, [r4], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #3376 @ 0xd30 │ │ │ │ + strteq fp, [r4], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r4], #3848 @ 0xf08 │ │ │ │ + strteq fp, [r4], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #280 @ 0x118 │ │ │ │ + strteq ip, [r4], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r5, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #984 @ 0x3d8 │ │ │ │ + strteq ip, [r4], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #1712 @ 0x6b0 │ │ │ │ + strteq ip, [r4], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #2192 @ 0x890 │ │ │ │ + strteq ip, [r4], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #3024 @ 0xbd0 │ │ │ │ + strteq ip, [r4], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r4], #4024 @ 0xfb8 │ │ │ │ + strteq ip, [r4], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r4], #648 @ 0x288 │ │ │ │ + strteq sp, [r4], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r4], #1384 @ 0x568 │ │ │ │ + strteq sp, [r4], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r4], #2096 @ 0x830 │ │ │ │ + strteq sp, [r4], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r4], #2824 @ 0xb08 │ │ │ │ + strteq sp, [r4], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r4], #3824 @ 0xef0 │ │ │ │ + strteq sp, [r4], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r4], #672 @ 0x2a0 │ │ │ │ + strteq lr, [r4], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r4], #1320 @ 0x528 │ │ │ │ + strteq lr, [r4], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r4], #2024 @ 0x7e8 │ │ │ │ + strteq lr, [r4], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r6, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r4], #2848 @ 0xb20 │ │ │ │ + strteq lr, [r4], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r5, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r4], #3864 @ 0xf18 │ │ │ │ + strteq lr, [r4], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #408 @ 0x198 │ │ │ │ + strteq pc, [r4], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r4, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #960 @ 0x3c0 │ │ │ │ + strteq pc, [r4], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #1736 @ 0x6c8 │ │ │ │ + strteq pc, [r4], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #2536 @ 0x9e8 │ │ │ │ + strteq pc, [r4], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #3280 @ 0xcd0 │ │ │ │ + strteq pc, [r4], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r4], #3824 @ 0xef0 │ │ │ │ + strteq pc, [r4], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #328 @ 0x148 │ │ │ │ + strteq r0, [r5], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #1160 @ 0x488 │ │ │ │ + strteq r0, [r5], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #1944 @ 0x798 │ │ │ │ + strteq r0, [r5], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #2480 @ 0x9b0 │ │ │ │ + strteq r0, [r5], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #3192 @ 0xc78 │ │ │ │ + strteq r0, [r5], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r5], #3880 @ 0xf28 │ │ │ │ + strteq r0, [r5], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #168 @ 0xa8 │ │ │ │ + strteq r1, [r5], #184 @ 0xb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #656 @ 0x290 │ │ │ │ + strteq r1, [r5], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #1256 @ 0x4e8 │ │ │ │ + strteq r1, [r5], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r4, r5, r6, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #1896 @ 0x768 │ │ │ │ + strteq r1, [r5], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #2528 @ 0x9e0 │ │ │ │ + strteq r1, [r5], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #2976 @ 0xba0 │ │ │ │ + strteq r1, [r5], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #3336 @ 0xd08 │ │ │ │ + strteq r1, [r5], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r7, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r5], #3992 @ 0xf98 │ │ │ │ + strteq r1, [r5], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r7, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r5], #360 @ 0x168 │ │ │ │ + strteq r2, [r5], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r5], #896 @ 0x380 │ │ │ │ + strteq r2, [r5], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r5, r6, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r5], #1984 @ 0x7c0 │ │ │ │ + strteq r2, [r5], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r5], #2768 @ 0xad0 │ │ │ │ + strteq r2, [r5], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r3, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r5], #3520 @ 0xdc0 │ │ │ │ + strteq r2, [r5], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #192 @ 0xc0 │ │ │ │ + strteq r3, [r5], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #952 @ 0x3b8 │ │ │ │ + strteq r3, [r5], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r7, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #1696 @ 0x6a0 │ │ │ │ + strteq r3, [r5], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r3, r4, r5, r6} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #2368 @ 0x940 │ │ │ │ + strteq r3, [r5], #2384 @ 0x950 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #2952 @ 0xb88 │ │ │ │ + strteq r3, [r5], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #3352 @ 0xd18 │ │ │ │ + strteq r3, [r5], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r5], #3848 @ 0xf08 │ │ │ │ + strteq r3, [r5], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #360 @ 0x168 │ │ │ │ + strteq r4, [r5], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #1008 @ 0x3f0 │ │ │ │ + strteq r4, [r5], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #1472 @ 0x5c0 │ │ │ │ + strteq r4, [r5], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #2392 @ 0x958 │ │ │ │ + strteq r4, [r5], #2408 @ 0x968 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r7, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #3160 @ 0xc58 │ │ │ │ + strteq r4, [r5], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, r7, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r5], #3936 @ 0xf60 │ │ │ │ + strteq r4, [r5], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #552 @ 0x228 │ │ │ │ + strteq r5, [r5], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #992 @ 0x3e0 │ │ │ │ + strteq r5, [r5], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #1624 @ 0x658 │ │ │ │ + strteq r5, [r5], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #2128 @ 0x850 │ │ │ │ + strteq r5, [r5], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #2624 @ 0xa40 │ │ │ │ + strteq r5, [r5], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #3304 @ 0xce8 │ │ │ │ + strteq r5, [r5], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r5], #3960 @ 0xf78 │ │ │ │ + strteq r5, [r5], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #416 @ 0x1a0 │ │ │ │ + strteq r6, [r5], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #1080 @ 0x438 │ │ │ │ + strteq r6, [r5], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #1688 @ 0x698 │ │ │ │ + strteq r6, [r5], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r7, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #2400 @ 0x960 │ │ │ │ + strteq r6, [r5], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #3056 @ 0xbf0 │ │ │ │ + strteq r6, [r5], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r5], #3536 @ 0xdd0 │ │ │ │ + strteq r6, [r5], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r5], #328 @ 0x148 │ │ │ │ + strteq r7, [r5], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r5, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r5], #1272 @ 0x4f8 │ │ │ │ + strteq r7, [r5], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r5], #2128 @ 0x850 │ │ │ │ + strteq r7, [r5], #2144 @ 0x860 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r6, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r5], #3168 @ 0xc60 │ │ │ │ + strteq r7, [r5], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #64 @ 0x40 │ │ │ │ + strteq r8, [r5], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #704 @ 0x2c0 │ │ │ │ + strteq r8, [r5], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #1384 @ 0x568 │ │ │ │ + strteq r8, [r5], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #1968 @ 0x7b0 │ │ │ │ + strteq r8, [r5], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #2448 @ 0x990 │ │ │ │ + strteq r8, [r5], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #3064 @ 0xbf8 │ │ │ │ + strteq r8, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r5], #3808 @ 0xee0 │ │ │ │ + strteq r8, [r5], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #352 @ 0x160 │ │ │ │ + strteq r9, [r5], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #1152 @ 0x480 │ │ │ │ + strteq r9, [r5], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r7, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #1728 @ 0x6c0 │ │ │ │ + strteq r9, [r5], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #2400 @ 0x960 │ │ │ │ + strteq r9, [r5], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #3160 @ 0xc58 │ │ │ │ + strteq r9, [r5], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r5], #3832 @ 0xef8 │ │ │ │ + strteq r9, [r5], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r8, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #1072 @ 0x430 │ │ │ │ + strteq sl, [r5], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #1848 @ 0x738 │ │ │ │ + strteq sl, [r5], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #2280 @ 0x8e8 │ │ │ │ + strteq sl, [r5], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #2792 @ 0xae8 │ │ │ │ + strteq sl, [r5], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #3224 @ 0xc98 │ │ │ │ + strteq sl, [r5], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r5], #3864 @ 0xf18 │ │ │ │ + strteq sl, [r5], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r6, r7, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r5], #696 @ 0x2b8 │ │ │ │ + strteq fp, [r5], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r5], #1752 @ 0x6d8 │ │ │ │ + strteq fp, [r5], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #992 @ 0x3e0 │ │ │ │ + strteq ip, [r5], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #1432 @ 0x598 │ │ │ │ + strteq ip, [r5], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #2096 @ 0x830 │ │ │ │ + strteq ip, [r5], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r6, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #2736 @ 0xab0 │ │ │ │ + strteq ip, [r5], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r6, r7, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #3432 @ 0xd68 │ │ │ │ + strteq ip, [r5], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r5], #4056 @ 0xfd8 │ │ │ │ + strteq ip, [r5], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #448 @ 0x1c0 │ │ │ │ + strteq sp, [r5], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #1080 @ 0x438 │ │ │ │ + strteq sp, [r5], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #1792 @ 0x700 │ │ │ │ + strteq sp, [r5], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r7, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #2664 @ 0xa68 │ │ │ │ + strteq sp, [r5], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #3208 @ 0xc88 │ │ │ │ + strteq sp, [r5], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r5], #3880 @ 0xf28 │ │ │ │ + strteq sp, [r5], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r6, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #568 @ 0x238 │ │ │ │ + strteq lr, [r5], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #1080 @ 0x438 │ │ │ │ + strteq lr, [r5], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #1688 @ 0x698 │ │ │ │ + strteq lr, [r5], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #2200 @ 0x898 │ │ │ │ + strteq lr, [r5], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r5, r6, r7, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #2784 @ 0xae0 │ │ │ │ + strteq lr, [r5], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #3384 @ 0xd38 │ │ │ │ + strteq lr, [r5], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r5], #3920 @ 0xf50 │ │ │ │ + strteq lr, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #424 @ 0x1a8 │ │ │ │ + strteq pc, [r5], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #1304 @ 0x518 │ │ │ │ + strteq pc, [r5], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #2216 @ 0x8a8 │ │ │ │ + strteq pc, [r5], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #2784 @ 0xae0 │ │ │ │ + strteq pc, [r5], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r6, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #3296 @ 0xce0 │ │ │ │ + strteq pc, [r5], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r5, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r5], #3832 @ 0xef8 │ │ │ │ + strteq pc, [r5], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #248 @ 0xf8 │ │ │ │ + strteq r0, [r6], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #904 @ 0x388 │ │ │ │ + strteq r0, [r6], #920 @ 0x398 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #1336 @ 0x538 │ │ │ │ + strteq r0, [r6], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #1648 @ 0x670 │ │ │ │ + strteq r0, [r6], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #1952 @ 0x7a0 │ │ │ │ + strteq r0, [r6], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #2256 @ 0x8d0 │ │ │ │ + strteq r0, [r6], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #2576 @ 0xa10 │ │ │ │ + strteq r0, [r6], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #2880 @ 0xb40 │ │ │ │ + strteq r0, [r6], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #3184 @ 0xc70 │ │ │ │ + strteq r0, [r6], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #3488 @ 0xda0 │ │ │ │ + strteq r0, [r6], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r6], #3792 @ 0xed0 │ │ │ │ + strteq r0, [r6], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #0 │ │ │ │ + strteq r1, [r6], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #304 @ 0x130 │ │ │ │ + strteq r1, [r6], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #608 @ 0x260 │ │ │ │ + strteq r1, [r6], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #912 @ 0x390 │ │ │ │ + strteq r1, [r6], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #1216 @ 0x4c0 │ │ │ │ + strteq r1, [r6], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #1520 @ 0x5f0 │ │ │ │ + strteq r1, [r6], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #1824 @ 0x720 │ │ │ │ + strteq r1, [r6], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #2128 @ 0x850 │ │ │ │ + strteq r1, [r6], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #2432 @ 0x980 │ │ │ │ + strteq r1, [r6], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r6, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #2736 @ 0xab0 │ │ │ │ + strteq r1, [r6], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #3040 @ 0xbe0 │ │ │ │ + strteq r1, [r6], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #3344 @ 0xd10 │ │ │ │ + strteq r1, [r6], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #3648 @ 0xe40 │ │ │ │ + strteq r1, [r6], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r6], #3952 @ 0xf70 │ │ │ │ + strteq r1, [r6], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #160 @ 0xa0 │ │ │ │ + strteq r2, [r6], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #464 @ 0x1d0 │ │ │ │ + strteq r2, [r6], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #768 @ 0x300 │ │ │ │ + strteq r2, [r6], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #1072 @ 0x430 │ │ │ │ + strteq r2, [r6], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #1368 @ 0x558 │ │ │ │ + strteq r2, [r6], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #1664 @ 0x680 │ │ │ │ + strteq r2, [r6], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #1968 @ 0x7b0 │ │ │ │ + strteq r2, [r6], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #2288 @ 0x8f0 │ │ │ │ + strteq r2, [r6], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #2600 @ 0xa28 │ │ │ │ + strteq r2, [r6], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #2904 @ 0xb58 │ │ │ │ + strteq r2, [r6], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #3208 @ 0xc88 │ │ │ │ + strteq r2, [r6], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #3512 @ 0xdb8 │ │ │ │ + strteq r2, [r6], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r6], #3816 @ 0xee8 │ │ │ │ + strteq r2, [r6], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r5, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #24 │ │ │ │ + strteq r3, [r6], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #336 @ 0x150 │ │ │ │ + strteq r3, [r6], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #640 @ 0x280 │ │ │ │ + strteq r3, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #944 @ 0x3b0 │ │ │ │ + strteq r3, [r6], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #1248 @ 0x4e0 │ │ │ │ + strteq r3, [r6], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #1552 @ 0x610 │ │ │ │ + strteq r3, [r6], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #1856 @ 0x740 │ │ │ │ + strteq r3, [r6], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #2160 @ 0x870 │ │ │ │ + strteq r3, [r6], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #2464 @ 0x9a0 │ │ │ │ + strteq r3, [r6], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #2768 @ 0xad0 │ │ │ │ + strteq r3, [r6], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #3080 @ 0xc08 │ │ │ │ + strteq r3, [r6], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #3392 @ 0xd40 │ │ │ │ + strteq r3, [r6], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #3696 @ 0xe70 │ │ │ │ + strteq r3, [r6], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r6], #4008 @ 0xfa8 │ │ │ │ + strteq r3, [r6], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #232 @ 0xe8 │ │ │ │ + strteq r4, [r6], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #544 @ 0x220 │ │ │ │ + strteq r4, [r6], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r5, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #848 @ 0x350 │ │ │ │ + strteq r4, [r6], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #1160 @ 0x488 │ │ │ │ + strteq r4, [r6], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r5, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #1464 @ 0x5b8 │ │ │ │ + strteq r4, [r6], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #1768 @ 0x6e8 │ │ │ │ + strteq r4, [r6], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #2072 @ 0x818 │ │ │ │ + strteq r4, [r6], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r7, r8, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #2568 @ 0xa08 │ │ │ │ + strteq r4, [r6], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #3040 @ 0xbe0 │ │ │ │ + strteq r4, [r6], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r6], #3864 @ 0xf18 │ │ │ │ + strteq r4, [r6], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #560 @ 0x230 │ │ │ │ + strteq r5, [r6], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #960 @ 0x3c0 │ │ │ │ + strteq r5, [r6], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #1336 @ 0x538 │ │ │ │ + strteq r5, [r6], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r7, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #1912 @ 0x778 │ │ │ │ + strteq r5, [r6], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r7, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #2584 @ 0xa18 │ │ │ │ + strteq r5, [r6], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #3240 @ 0xca8 │ │ │ │ + strteq r5, [r6], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r6], #3728 @ 0xe90 │ │ │ │ + strteq r5, [r6], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r6, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r6], #48 @ 0x30 │ │ │ │ + strteq r6, [r6], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r6], #688 @ 0x2b0 │ │ │ │ + strteq r6, [r6], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r6], #1408 @ 0x580 │ │ │ │ + strteq r6, [r6], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r6], #2336 @ 0x920 │ │ │ │ + strteq r6, [r6], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r6], #1680 @ 0x690 │ │ │ │ + strteq r7, [r6], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r6], #2864 @ 0xb30 │ │ │ │ + strteq r7, [r6], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r5, r8, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r6], #3784 @ 0xec8 │ │ │ │ + strteq r7, [r6], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #416 @ 0x1a0 │ │ │ │ + strteq r8, [r6], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #792 @ 0x318 │ │ │ │ + strteq r8, [r6], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r6, r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #1232 @ 0x4d0 │ │ │ │ + strteq r8, [r6], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #1744 @ 0x6d0 │ │ │ │ + strteq r8, [r6], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #2128 @ 0x850 │ │ │ │ + strteq r8, [r6], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r6, r7, r9, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #2616 @ 0xa38 │ │ │ │ + strteq r8, [r6], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r6, r7, fp, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r6], #3640 @ 0xe38 │ │ │ │ + strteq r8, [r6], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #64 @ 0x40 │ │ │ │ + strteq r9, [r6], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #368 @ 0x170 │ │ │ │ + strteq r9, [r6], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ stmibne r8!, {r2, r5, r7, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #896 @ 0x380 │ │ │ │ + strteq r9, [r6], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #1384 @ 0x568 │ │ │ │ + strteq r9, [r6], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #1776 @ 0x6f0 │ │ │ │ + strteq r9, [r6], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #2216 @ 0x8a8 │ │ │ │ + strteq r9, [r6], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r6], #2608 @ 0xa30 │ │ │ │ + strteq r9, [r6], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r5, r6, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #304 @ 0x130 │ │ │ │ + strteq sl, [r6], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #1096 @ 0x448 │ │ │ │ + strteq sl, [r6], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #1488 @ 0x5d0 │ │ │ │ + strteq sl, [r6], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r7, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #1928 @ 0x788 │ │ │ │ + strteq sl, [r6], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #2432 @ 0x980 │ │ │ │ + strteq sl, [r6], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #3032 @ 0xbd8 │ │ │ │ + strteq sl, [r6], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r6], #3576 @ 0xdf8 │ │ │ │ + strteq sl, [r6], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #80 @ 0x50 │ │ │ │ + strteq fp, [r6], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r7, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #616 @ 0x268 │ │ │ │ + strteq fp, [r6], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #1000 @ 0x3e8 │ │ │ │ + strteq fp, [r6], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #1384 @ 0x568 │ │ │ │ + strteq fp, [r6], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r8, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #1912 @ 0x778 │ │ │ │ + strteq fp, [r6], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r6, r7, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #2736 @ 0xab0 │ │ │ │ + strteq fp, [r6], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r6], #3344 @ 0xd10 │ │ │ │ + strteq fp, [r6], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #712 @ 0x2c8 │ │ │ │ + strteq ip, [r6], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, r7, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #1824 @ 0x720 │ │ │ │ + strteq ip, [r6], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #2216 @ 0x8a8 │ │ │ │ + strteq ip, [r6], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r7, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #2656 @ 0xa60 │ │ │ │ + strteq ip, [r6], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #3048 @ 0xbe8 │ │ │ │ + strteq ip, [r6], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r6], #3528 @ 0xdc8 │ │ │ │ + strteq ip, [r6], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, r7, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #312 @ 0x138 │ │ │ │ + strteq sp, [r6], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #1192 @ 0x4a8 │ │ │ │ + strteq sp, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r7, r9, sl, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #2064 @ 0x810 │ │ │ │ + strteq sp, [r6], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #2792 @ 0xae8 │ │ │ │ + strteq sp, [r6], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #3504 @ 0xdb0 │ │ │ │ + strteq sp, [r6], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r6], #3896 @ 0xf38 │ │ │ │ + strteq sp, [r6], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #536 @ 0x218 │ │ │ │ + strteq lr, [r6], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r7, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #1128 @ 0x468 │ │ │ │ + strteq lr, [r6], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #1512 @ 0x5e8 │ │ │ │ + strteq lr, [r6], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #1952 @ 0x7a0 │ │ │ │ + strteq lr, [r6], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r7, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #2408 @ 0x968 │ │ │ │ + strteq lr, [r6], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #2920 @ 0xb68 │ │ │ │ + strteq lr, [r6], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #3312 @ 0xcf0 │ │ │ │ + strteq lr, [r6], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r6], #3752 @ 0xea8 │ │ │ │ + strteq lr, [r6], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r8!, {r2, r4, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #40 @ 0x28 │ │ │ │ + strteq pc, [r6], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #440 @ 0x1b8 │ │ │ │ + strteq pc, [r6], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #904 @ 0x388 │ │ │ │ + strteq pc, [r6], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r4, r6, r8, sl, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #1456 @ 0x5b0 │ │ │ │ + strteq pc, [r6], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #2048 @ 0x800 │ │ │ │ + strteq pc, [r6], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #2432 @ 0x980 │ │ │ │ + strteq pc, [r6], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #2872 @ 0xb38 │ │ │ │ + strteq pc, [r6], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #3264 @ 0xcc0 │ │ │ │ + strteq pc, [r6], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r6], #3832 @ 0xef8 │ │ │ │ + strteq pc, [r6], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #352 @ 0x160 │ │ │ │ + strteq r0, [r7], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #744 @ 0x2e8 │ │ │ │ + strteq r0, [r7], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #1128 @ 0x468 │ │ │ │ + strteq r0, [r7], #1144 @ 0x478 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #1560 @ 0x618 │ │ │ │ + strteq r0, [r7], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #1952 @ 0x7a0 │ │ │ │ + strteq r0, [r7], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #2344 @ 0x928 │ │ │ │ + strteq r0, [r7], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #2728 @ 0xaa8 │ │ │ │ + strteq r0, [r7], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #3128 @ 0xc38 │ │ │ │ + strteq r0, [r7], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #3560 @ 0xde8 │ │ │ │ + strteq r0, [r7], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r7], #3960 @ 0xf78 │ │ │ │ + strteq r0, [r7], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #280 @ 0x118 │ │ │ │ + strteq r1, [r7], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #768 @ 0x300 │ │ │ │ + strteq r1, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #1208 @ 0x4b8 │ │ │ │ + strteq r1, [r7], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #1864 @ 0x748 │ │ │ │ + strteq r1, [r7], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #2480 @ 0x9b0 │ │ │ │ + strteq r1, [r7], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #2864 @ 0xb30 │ │ │ │ + strteq r1, [r7], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r7], #3600 @ 0xe10 │ │ │ │ + strteq r1, [r7], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #120 @ 0x78 │ │ │ │ + strteq r2, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #1248 @ 0x4e0 │ │ │ │ + strteq r2, [r7], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #2024 @ 0x7e8 │ │ │ │ + strteq r2, [r7], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r4, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #2408 @ 0x968 │ │ │ │ + strteq r2, [r7], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ stmibne r8!, {r7, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #2888 @ 0xb48 │ │ │ │ + strteq r2, [r7], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r8, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r7], #4048 @ 0xfd0 │ │ │ │ + strteq r2, [r7], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #864 @ 0x360 │ │ │ │ + strteq r4, [r7], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #1240 @ 0x4d8 │ │ │ │ + strteq r4, [r7], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r7, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #1616 @ 0x650 │ │ │ │ + strteq r4, [r7], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #1992 @ 0x7c8 │ │ │ │ + strteq r4, [r7], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #2424 @ 0x978 │ │ │ │ + strteq r4, [r7], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #2808 @ 0xaf8 │ │ │ │ + strteq r4, [r7], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r7], #3184 @ 0xc70 │ │ │ │ + strteq r4, [r7], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #192 @ 0xc0 │ │ │ │ + strteq r5, [r7], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #1088 @ 0x440 │ │ │ │ + strteq r5, [r7], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #1472 @ 0x5c0 │ │ │ │ + strteq r5, [r7], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #1912 @ 0x778 │ │ │ │ + strteq r5, [r7], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #2472 @ 0x9a8 │ │ │ │ + strteq r5, [r7], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #2928 @ 0xb70 │ │ │ │ + strteq r5, [r7], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r6, sl, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #3376 @ 0xd30 │ │ │ │ + strteq r5, [r7], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r7], #3896 @ 0xf38 │ │ │ │ + strteq r5, [r7], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r7], #192 @ 0xc0 │ │ │ │ + strteq r6, [r7], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r7], #736 @ 0x2e0 │ │ │ │ + strteq r6, [r7], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r7], #3384 @ 0xd38 │ │ │ │ + strteq r6, [r7], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r7], #3776 @ 0xec0 │ │ │ │ + strteq r6, [r7], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #120 @ 0x78 │ │ │ │ + strteq r7, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #552 @ 0x228 │ │ │ │ + strteq r7, [r7], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #968 @ 0x3c8 │ │ │ │ + strteq r7, [r7], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #1400 @ 0x578 │ │ │ │ + strteq r7, [r7], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #1840 @ 0x730 │ │ │ │ + strteq r7, [r7], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #2216 @ 0x8a8 │ │ │ │ + strteq r7, [r7], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #2656 @ 0xa60 │ │ │ │ + strteq r7, [r7], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #3040 @ 0xbe0 │ │ │ │ + strteq r7, [r7], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, r7, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r7], #3656 @ 0xe48 │ │ │ │ + strteq r7, [r7], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #72 @ 0x48 │ │ │ │ + strteq r8, [r7], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #464 @ 0x1d0 │ │ │ │ + strteq r8, [r7], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #816 @ 0x330 │ │ │ │ + strteq r8, [r7], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #1216 @ 0x4c0 │ │ │ │ + strteq r8, [r7], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #1608 @ 0x648 │ │ │ │ + strteq r8, [r7], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r7, r8, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #2056 @ 0x808 │ │ │ │ + strteq r8, [r7], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #2640 @ 0xa50 │ │ │ │ + strteq r8, [r7], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #3136 @ 0xc40 │ │ │ │ + strteq r8, [r7], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #3584 @ 0xe00 │ │ │ │ + strteq r8, [r7], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r7], #3976 @ 0xf88 │ │ │ │ + strteq r8, [r7], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #320 @ 0x140 │ │ │ │ + strteq r9, [r7], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r7, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #768 @ 0x300 │ │ │ │ + strteq r9, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r6, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #1160 @ 0x488 │ │ │ │ + strteq r9, [r7], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #1576 @ 0x628 │ │ │ │ + strteq r9, [r7], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #1992 @ 0x7c8 │ │ │ │ + strteq r9, [r7], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r6, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #2384 @ 0x950 │ │ │ │ + strteq r9, [r7], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r8, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #2816 @ 0xb00 │ │ │ │ + strteq r9, [r7], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r7], #3208 @ 0xc88 │ │ │ │ + strteq r9, [r7], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r6, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #160 @ 0xa0 │ │ │ │ + strteq sl, [r7], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #792 @ 0x318 │ │ │ │ + strteq sl, [r7], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #1176 @ 0x498 │ │ │ │ + strteq sl, [r7], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r7, r8, r9, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #1736 @ 0x6c8 │ │ │ │ + strteq sl, [r7], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r7, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #2480 @ 0x9b0 │ │ │ │ + strteq sl, [r7], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #3048 @ 0xbe8 │ │ │ │ + strteq sl, [r7], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r7], #3480 @ 0xd98 │ │ │ │ + strteq sl, [r7], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r6, r8, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r7], #232 @ 0xe8 │ │ │ │ + strteq fp, [r7], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r7], #2112 @ 0x840 │ │ │ │ + strteq ip, [r7], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r7, r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r7], #600 @ 0x258 │ │ │ │ + strteq sp, [r7], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r7], #3040 @ 0xbe0 │ │ │ │ + strteq sp, [r7], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r7], #3464 @ 0xd88 │ │ │ │ + strteq sp, [r7], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r7], #3960 @ 0xf78 │ │ │ │ + strteq sp, [r7], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r7], #248 @ 0xf8 │ │ │ │ + strteq lr, [r7], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r6, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r7], #728 @ 0x2d8 │ │ │ │ + strteq lr, [r7], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r8!, {r2, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r7], #1520 @ 0x5f0 │ │ │ │ + strteq lr, [r7], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r8!, {r2, r4, r5, r6, r7, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r7], #4064 @ 0xfe0 │ │ │ │ + strteq lr, [r7], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #368 @ 0x170 │ │ │ │ + strteq pc, [r7], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #752 @ 0x2f0 │ │ │ │ + strteq pc, [r7], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r7, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #1184 @ 0x4a0 │ │ │ │ + strteq pc, [r7], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #1576 @ 0x628 │ │ │ │ + strteq pc, [r7], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #2248 @ 0x8c8 │ │ │ │ + strteq pc, [r7], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r7, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #3160 @ 0xc58 │ │ │ │ + strteq pc, [r7], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r7], #3832 @ 0xef8 │ │ │ │ + strteq pc, [r7], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #232 @ 0xe8 │ │ │ │ + strteq r0, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #648 @ 0x288 │ │ │ │ + strteq r0, [r8], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #1448 @ 0x5a8 │ │ │ │ + strteq r0, [r8], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #2088 @ 0x828 │ │ │ │ + strteq r0, [r8], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #2480 @ 0x9b0 │ │ │ │ + strteq r0, [r8], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #2920 @ 0xb68 │ │ │ │ + strteq r0, [r8], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #3304 @ 0xce8 │ │ │ │ + strteq r0, [r8], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r8], #3784 @ 0xec8 │ │ │ │ + strteq r0, [r8], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #272 @ 0x110 │ │ │ │ + strteq r1, [r8], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #760 @ 0x2f8 │ │ │ │ + strteq r1, [r8], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #1208 @ 0x4b8 │ │ │ │ + strteq r1, [r8], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #1600 @ 0x640 │ │ │ │ + strteq r1, [r8], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #2040 @ 0x7f8 │ │ │ │ + strteq r1, [r8], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #2424 @ 0x978 │ │ │ │ + strteq r1, [r8], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r8, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #2864 @ 0xb30 │ │ │ │ + strteq r1, [r8], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r6, r7, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #3320 @ 0xcf8 │ │ │ │ + strteq r1, [r8], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r8], #3712 @ 0xe80 │ │ │ │ + strteq r1, [r8], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #88 @ 0x58 │ │ │ │ + strteq r2, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #592 @ 0x250 │ │ │ │ + strteq r2, [r8], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r6, r9, sp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #1072 @ 0x430 │ │ │ │ + strteq r2, [r8], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #1616 @ 0x650 │ │ │ │ + strteq r2, [r8], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #2120 @ 0x848 │ │ │ │ + strteq r2, [r8], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #2624 @ 0xa40 │ │ │ │ + strteq r2, [r8], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #3128 @ 0xc38 │ │ │ │ + strteq r2, [r8], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r8], #3632 @ 0xe30 │ │ │ │ + strteq r2, [r8], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r8], #40 @ 0x28 │ │ │ │ + strteq r3, [r8], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r8], #488 @ 0x1e8 │ │ │ │ + strteq r3, [r8], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r8], #992 @ 0x3e0 │ │ │ │ + strteq r3, [r8], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r8], #1496 @ 0x5d8 │ │ │ │ + strteq r3, [r8], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r5, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r8], #1912 @ 0x778 │ │ │ │ + strteq r3, [r8], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r5, r6, r7, ip, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r8], #1208 @ 0x4b8 │ │ │ │ + strteq r5, [r8], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #408 @ 0x198 │ │ │ │ + strteq r7, [r8], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #1048 @ 0x418 │ │ │ │ + strteq r7, [r8], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r7, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #1696 @ 0x6a0 │ │ │ │ + strteq r7, [r8], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #2472 @ 0x9a8 │ │ │ │ + strteq r7, [r8], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #22 │ │ │ │ ldc2 13, cr0, [r8, #136] @ 0x88 │ │ │ │ svccc 0x00b110d1 │ │ │ │ ... │ │ │ │ @@ -163043,249 +163043,249 @@ │ │ │ │ vld3.8 {d16[0],d17[0],d18[0]}, [r8], sl │ │ │ │ svccc 0x00f7ce00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r1, #236, 26 @ 0x3b00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #3360 @ 0xd20 │ │ │ │ + strteq r7, [r8], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r8], #3920 @ 0xf50 │ │ │ │ + strteq r7, [r8], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #280 @ 0x118 │ │ │ │ + strteq r8, [r8], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #688 @ 0x2b0 │ │ │ │ + strteq r8, [r8], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r9, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #1208 @ 0x4b8 │ │ │ │ + strteq r8, [r8], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #1736 @ 0x6c8 │ │ │ │ + strteq r8, [r8], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r8, sl, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #2352 @ 0x930 │ │ │ │ + strteq r8, [r8], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #2840 @ 0xb18 │ │ │ │ + strteq r8, [r8], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #3280 @ 0xcd0 │ │ │ │ + strteq r8, [r8], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, r6, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r8], #3800 @ 0xed8 │ │ │ │ + strteq r8, [r8], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #328 @ 0x148 │ │ │ │ + strteq r9, [r8], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #928 @ 0x3a0 │ │ │ │ + strteq r9, [r8], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #1520 @ 0x5f0 │ │ │ │ + strteq r9, [r8], #1536 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #2080 @ 0x820 │ │ │ │ + strteq r9, [r8], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #2616 @ 0xa38 │ │ │ │ + strteq r9, [r8], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #3072 @ 0xc00 │ │ │ │ + strteq r9, [r8], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r8, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r8], #3480 @ 0xd98 │ │ │ │ + strteq r9, [r8], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r6, r7, r9, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r8], #136 @ 0x88 │ │ │ │ + strteq sl, [r8], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r8], #1360 @ 0x550 │ │ │ │ + strteq sl, [r8], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r8], #2056 @ 0x808 │ │ │ │ + strteq sl, [r8], #2072 @ 0x818 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r5, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r8], #2648 @ 0xa58 │ │ │ │ + strteq sl, [r8], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r6, r7, r8, r9, sl, fp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r8], #3136 @ 0xc40 │ │ │ │ + strteq sl, [r8], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r6, r8, r9, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r8], #624 @ 0x270 │ │ │ │ + strteq fp, [r8], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r8], #1576 @ 0x628 │ │ │ │ + strteq fp, [r8], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r6, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r8], #2240 @ 0x8c0 │ │ │ │ + strteq fp, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r5, r6, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r8], #3280 @ 0xcd0 │ │ │ │ + strteq fp, [r8], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r5, r6, r7, r8, r9, fp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r8], #808 @ 0x328 │ │ │ │ + strteq ip, [r8], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r5, r7, r8, fp, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r8], #1608 @ 0x648 │ │ │ │ + strteq ip, [r8], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r6, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r8], #2720 @ 0xaa0 │ │ │ │ + strteq ip, [r8], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r8], #1280 @ 0x500 │ │ │ │ + strteq sp, [r8], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r6, r8, r9, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r8], #2240 @ 0x8c0 │ │ │ │ + strteq sp, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r8], #3392 @ 0xd40 │ │ │ │ + strteq sp, [r8], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r4, r6, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r8], #448 @ 0x1c0 │ │ │ │ + strteq lr, [r8], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r6, r7, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r8], #1248 @ 0x4e0 │ │ │ │ + strteq lr, [r8], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r8], #1776 @ 0x6f0 │ │ │ │ + strteq lr, [r8], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r5, r6, r7, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r8], #2512 @ 0x9d0 │ │ │ │ + strteq lr, [r8], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r4, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r8], #2312 @ 0x908 │ │ │ │ + strteq pc, [r8], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r4, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r8], #3192 @ 0xc78 │ │ │ │ + strteq pc, [r8], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r8], #3640 @ 0xe38 │ │ │ │ + strteq pc, [r8], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r9], #104 @ 0x68 │ │ │ │ + strteq r0, [r9], #120 @ 0x78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, pc, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ... │ │ │ │ @@ -163293,507 +163293,507 @@ │ │ │ │ mrseq sp, (UNDEF: 7) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r6, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r9], #920 @ 0x398 │ │ │ │ + strteq r0, [r9], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5!, {r5, r6, r7, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r9], #1632 @ 0x660 │ │ │ │ + strteq r0, [r9], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r9], #2288 @ 0x8f0 │ │ │ │ + strteq r0, [r9], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r4, r5, r6, r8, r9, sl, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [r9], #3224 @ 0xc98 │ │ │ │ + strteq r0, [r9], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r4, r8, sl, pc} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #264 @ 0x108 │ │ │ │ + strteq r1, [r9], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r4, r5, r7, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #912 @ 0x390 │ │ │ │ + strteq r1, [r9], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r5, r6, r8, r9, fp, ip, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #2096 @ 0x830 │ │ │ │ + strteq r1, [r9], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #2856 @ 0xb28 │ │ │ │ + strteq r1, [r9], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #3416 @ 0xd58 │ │ │ │ + strteq r1, [r9], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5!, {r6, r8, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [r9], #4048 @ 0xfd0 │ │ │ │ + strteq r1, [r9], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r5, r6, r8, fp, ip, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #744 @ 0x2e8 │ │ │ │ + strteq r2, [r9], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #1408 @ 0x580 │ │ │ │ + strteq r2, [r9], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r5, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #1944 @ 0x798 │ │ │ │ + strteq r2, [r9], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #2320 @ 0x910 │ │ │ │ + strteq r2, [r9], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #2888 @ 0xb48 │ │ │ │ + strteq r2, [r9], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r6, r7, r9, sl, ip, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [r9], #3656 @ 0xe48 │ │ │ │ + strteq r2, [r9], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #192 @ 0xc0 │ │ │ │ + strteq r3, [r9], #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #920 @ 0x398 │ │ │ │ + strteq r3, [r9], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #1664 @ 0x680 │ │ │ │ + strteq r3, [r9], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #2112 @ 0x840 │ │ │ │ + strteq r3, [r9], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #2592 @ 0xa20 │ │ │ │ + strteq r3, [r9], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #3056 @ 0xbf0 │ │ │ │ + strteq r3, [r9], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r3, r6, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [r9], #3896 @ 0xf38 │ │ │ │ + strteq r3, [r9], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r3, r7, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r9], #728 @ 0x2d8 │ │ │ │ + strteq r4, [r9], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r9], #1360 @ 0x550 │ │ │ │ + strteq r4, [r9], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r9], #2144 @ 0x860 │ │ │ │ + strteq r4, [r9], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r9], #3112 @ 0xc28 │ │ │ │ + strteq r4, [r9], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r7, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [r9], #3800 @ 0xed8 │ │ │ │ + strteq r4, [r9], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r6, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r9], #280 @ 0x118 │ │ │ │ + strteq r5, [r9], #296 @ 0x128 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r4, r5, r6, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r9], #2120 @ 0x848 │ │ │ │ + strteq r5, [r9], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r7, sl, ip, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [r9], #3152 @ 0xc50 │ │ │ │ + strteq r5, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #664 @ 0x298 │ │ │ │ + strteq r6, [r9], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r6, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #1472 @ 0x5c0 │ │ │ │ + strteq r6, [r9], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #2016 @ 0x7e0 │ │ │ │ + strteq r6, [r9], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #2664 @ 0xa68 │ │ │ │ + strteq r6, [r9], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #3184 @ 0xc70 │ │ │ │ + strteq r6, [r9], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [r9], #3832 @ 0xef8 │ │ │ │ + strteq r6, [r9], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r9], #200 @ 0xc8 │ │ │ │ + strteq r7, [r9], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r9], #864 @ 0x360 │ │ │ │ + strteq r7, [r9], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r6, r8, r9, sl, fp, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r9], #1616 @ 0x650 │ │ │ │ + strteq r7, [r9], #1632 @ 0x660 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r7, r8, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r9], #3040 @ 0xbe0 │ │ │ │ + strteq r7, [r9], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [r9], #3632 @ 0xe30 │ │ │ │ + strteq r7, [r9], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r5, r6, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r9], #16 │ │ │ │ + strteq r8, [r9], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r9], #520 @ 0x208 │ │ │ │ + strteq r8, [r9], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r6, r8, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r9], #1872 @ 0x750 │ │ │ │ + strteq r8, [r9], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r7, r9, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r9], #3032 @ 0xbd8 │ │ │ │ + strteq r8, [r9], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [r9], #3648 @ 0xe40 │ │ │ │ + strteq r8, [r9], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r7, sp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r9], #1048 @ 0x418 │ │ │ │ + strteq r9, [r9], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7!, {r4, r5, r6, r7, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r9], #2592 @ 0xa20 │ │ │ │ + strteq r9, [r9], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r5, sl, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r9], #3224 @ 0xc98 │ │ │ │ + strteq r9, [r9], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r9], #3656 @ 0xe48 │ │ │ │ + strteq r9, [r9], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [r9], #4016 @ 0xfb0 │ │ │ │ + strteq r9, [r9], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r5, r6, r7, sl, ip, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [r9], #1344 @ 0x540 │ │ │ │ + strteq sl, [r9], #1360 @ 0x550 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r5, r7, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r9], #504 @ 0x1f8 │ │ │ │ + strteq fp, [r9], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r9], #2192 @ 0x890 │ │ │ │ + strteq fp, [r9], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip!, {r5, r6, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [r9], #3168 @ 0xc60 │ │ │ │ + strteq fp, [r9], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r4, r7, r9, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r9], #2160 @ 0x870 │ │ │ │ + strteq ip, [r9], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [r9], #3704 @ 0xe78 │ │ │ │ + strteq ip, [r9], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r8, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #280 @ 0x118 │ │ │ │ + strteq sp, [r9], #296 @ 0x128 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r5, r6, r9, ip, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #1128 @ 0x468 │ │ │ │ + strteq sp, [r9], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #2016 @ 0x7e0 │ │ │ │ + strteq sp, [r9], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9!, {r4, r7, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #3000 @ 0xbb8 │ │ │ │ + strteq sp, [r9], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #3592 @ 0xe08 │ │ │ │ + strteq sp, [r9], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [r9], #4056 @ 0xfd8 │ │ │ │ + strteq sp, [r9], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r9], #1208 @ 0x4b8 │ │ │ │ + strteq lr, [r9], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r6, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r9], #1816 @ 0x718 │ │ │ │ + strteq lr, [r9], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r9], #2232 @ 0x8b8 │ │ │ │ + strteq lr, [r9], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r9], #2744 @ 0xab8 │ │ │ │ + strteq lr, [r9], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [r9], #4024 @ 0xfb8 │ │ │ │ + strteq lr, [r9], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r9], #2712 @ 0xa98 │ │ │ │ + strteq pc, [r9], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [r9], #3776 @ 0xec0 │ │ │ │ + strteq pc, [r9], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sl], #1280 @ 0x500 │ │ │ │ + strteq r0, [sl], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r7} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sl], #2632 @ 0xa48 │ │ │ │ + strteq r0, [sl], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, r5, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sl], #4064 @ 0xfe0 │ │ │ │ + strteq r0, [sl], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [sl], #1008 @ 0x3f0 │ │ │ │ + strteq r1, [sl], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp!, {r2, r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [sl], #2856 @ 0xb28 │ │ │ │ + strteq r1, [sl], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r6, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [sl], #3856 @ 0xf10 │ │ │ │ + strteq r1, [sl], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sl], #400 @ 0x190 │ │ │ │ + strteq r2, [sl], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sl], #920 @ 0x398 │ │ │ │ + strteq r2, [sl], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sl], #1296 @ 0x510 │ │ │ │ + strteq r2, [sl], #1312 @ 0x520 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107d7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r3, r4, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sl], #2224 @ 0x8b0 │ │ │ │ + strteq r2, [sl], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r7, sp │ │ │ │ bls 1e15890 <__bss_end__@@Base+0xfb8ac4> │ │ │ │ svccc 0x00cae226 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -163815,1607 +163815,1607 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, ip, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r3, r4, r5, r6, r8, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sl], #3792 @ 0xed0 │ │ │ │ + strteq r2, [sl], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #576 @ 0x240 │ │ │ │ + strteq r3, [sl], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r6, r7, sl, fp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #1392 @ 0x570 │ │ │ │ + strteq r3, [sl], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r6, r7, fp, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #2144 @ 0x860 │ │ │ │ + strteq r3, [sl], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #2808 @ 0xaf8 │ │ │ │ + strteq r3, [sl], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #3288 @ 0xcd8 │ │ │ │ + strteq r3, [sl], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r7, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sl], #3848 @ 0xf08 │ │ │ │ + strteq r3, [sl], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sl], #128 @ 0x80 │ │ │ │ + strteq r4, [sl], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sl], #640 @ 0x280 │ │ │ │ + strteq r4, [sl], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r5, sl, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sl], #2120 @ 0x848 │ │ │ │ + strteq r4, [sl], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r8, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sl], #3312 @ 0xcf0 │ │ │ │ + strteq r4, [sl], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sl], #3984 @ 0xf90 │ │ │ │ + strteq r4, [sl], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sl], #704 @ 0x2c0 │ │ │ │ + strteq r5, [sl], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r7, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sl], #1600 @ 0x640 │ │ │ │ + strteq r5, [sl], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sl], #2312 @ 0x908 │ │ │ │ + strteq r5, [sl], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r5, r6, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sl], #2864 @ 0xb30 │ │ │ │ + strteq r5, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r6, r8, sl, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sl], #48 @ 0x30 │ │ │ │ + strteq r6, [sl], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sl], #1000 @ 0x3e8 │ │ │ │ + strteq r6, [sl], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #264 @ 0x108 │ │ │ │ + strteq r7, [sl], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #952 @ 0x3b8 │ │ │ │ + strteq r7, [sl], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #1576 @ 0x628 │ │ │ │ + strteq r7, [sl], #1592 @ 0x638 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r4, r6, r7, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #2232 @ 0x8b8 │ │ │ │ + strteq r7, [sl], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #2992 @ 0xbb0 │ │ │ │ + strteq r7, [sl], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r6, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sl], #3664 @ 0xe50 │ │ │ │ + strteq r7, [sl], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sl], #232 @ 0xe8 │ │ │ │ + strteq r8, [sl], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sl], #872 @ 0x368 │ │ │ │ + strteq r8, [sl], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r6, r7, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sl], #1720 @ 0x6b8 │ │ │ │ + strteq r8, [sl], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sl], #2592 @ 0xa20 │ │ │ │ + strteq r8, [sl], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sl], #3208 @ 0xc88 │ │ │ │ + strteq r8, [sl], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp!, {r6, r8, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #88 @ 0x58 │ │ │ │ + strteq r9, [sl], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r7, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #840 @ 0x348 │ │ │ │ + strteq r9, [sl], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r5, r6, r7, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #1336 @ 0x538 │ │ │ │ + strteq r9, [sl], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r4, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #2128 @ 0x850 │ │ │ │ + strteq r9, [sl], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #2736 @ 0xab0 │ │ │ │ + strteq r9, [sl], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip!, {r4, r6, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sl], #3720 @ 0xe88 │ │ │ │ + strteq r9, [sl], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sl], #496 @ 0x1f0 │ │ │ │ + strteq sl, [sl], #512 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r3, r4, r6, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sl], #1056 @ 0x420 │ │ │ │ + strteq sl, [sl], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r7, r8, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sl], #1776 @ 0x6f0 │ │ │ │ + strteq sl, [sl], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r5, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sl], #2704 @ 0xa90 │ │ │ │ + strteq sl, [sl], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sl], #3352 @ 0xd18 │ │ │ │ + strteq sl, [sl], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9!, {r3, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sl], #560 @ 0x230 │ │ │ │ + strteq fp, [sl], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r3, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sl], #1496 @ 0x5d8 │ │ │ │ + strteq fp, [sl], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r6, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sl], #2056 @ 0x808 │ │ │ │ + strteq fp, [sl], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sl], #2560 @ 0xa00 │ │ │ │ + strteq fp, [sl], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp!, {r7, r8, r9, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #24 │ │ │ │ + strteq ip, [sl], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r3, r4, r5, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #1104 @ 0x450 │ │ │ │ + strteq ip, [sl], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r8, r9, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #1824 @ 0x720 │ │ │ │ + strteq ip, [sl], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #2592 @ 0xa20 │ │ │ │ + strteq ip, [sl], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #3232 @ 0xca0 │ │ │ │ + strteq ip, [sl], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sl], #3752 @ 0xea8 │ │ │ │ + strteq ip, [sl], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sl], #264 @ 0x108 │ │ │ │ + strteq sp, [sl], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sl], #656 @ 0x290 │ │ │ │ + strteq sp, [sl], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1!, {r3, r6, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sl], #1128 @ 0x468 │ │ │ │ + strteq sp, [sl], #1144 @ 0x478 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, r8, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sl], #1776 @ 0x6f0 │ │ │ │ + strteq sp, [sl], #1792 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sl], #2392 @ 0x958 │ │ │ │ + strteq sp, [sl], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr!, {r6, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [sl], #928 @ 0x3a0 │ │ │ │ + strteq lr, [sl], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r4, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [sl], #2424 @ 0x978 │ │ │ │ + strteq lr, [sl], #2440 @ 0x988 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip!, {r3, r4, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [sl], #328 @ 0x148 │ │ │ │ + strteq pc, [sl], #344 @ 0x158 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r9, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [fp], #56 @ 0x38 │ │ │ │ + strteq r0, [fp], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r5, r6, r9, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [fp], #1560 @ 0x618 │ │ │ │ + strteq r0, [fp], #1576 @ 0x628 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r4, r7, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [fp], #2952 @ 0xb88 │ │ │ │ + strteq r0, [fp], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r4, r5, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [fp], #240 @ 0xf0 │ │ │ │ + strteq r1, [fp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r3, r5, r7, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [fp], #2000 @ 0x7d0 │ │ │ │ + strteq r1, [fp], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r4, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [fp], #3624 @ 0xe28 │ │ │ │ + strteq r1, [fp], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r3, r6, r7, r8, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [fp], #1112 @ 0x458 │ │ │ │ + strteq r2, [fp], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r4, r5, r7, r9, sl, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [fp], #2936 @ 0xb78 │ │ │ │ + strteq r2, [fp], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r8, r9, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [fp], #120 @ 0x78 │ │ │ │ + strteq r3, [fp], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r5, r8, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [fp], #928 @ 0x3a0 │ │ │ │ + strteq r3, [fp], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r6, r7, lr} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [fp], #1840 @ 0x730 │ │ │ │ + strteq r3, [fp], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r4, r7, r8, r9, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [fp], #2976 @ 0xba0 │ │ │ │ + strteq r3, [fp], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [fp], #312 @ 0x138 │ │ │ │ + strteq r4, [fp], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r3, r4, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [fp], #1792 @ 0x700 │ │ │ │ + strteq r4, [fp], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [fp], #2488 @ 0x9b8 │ │ │ │ + strteq r4, [fp], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [fp], #2968 @ 0xb98 │ │ │ │ + strteq r4, [fp], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [fp], #3576 @ 0xdf8 │ │ │ │ + strteq r4, [fp], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [fp], #56 @ 0x38 │ │ │ │ + strteq r5, [fp], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [fp], #656 @ 0x290 │ │ │ │ + strteq r5, [fp], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [fp], #1272 @ 0x4f8 │ │ │ │ + strteq r5, [fp], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [fp], #1848 @ 0x738 │ │ │ │ + strteq r5, [fp], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [fp], #2432 @ 0x980 │ │ │ │ + strteq r5, [fp], #2448 @ 0x990 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r5, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [fp], #704 @ 0x2c0 │ │ │ │ + strteq r6, [fp], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [fp], #2840 @ 0xb18 │ │ │ │ + strteq r6, [fp], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [fp], #1520 @ 0x5f0 │ │ │ │ + strteq r7, [fp], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r6, r7, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [fp], #528 @ 0x210 │ │ │ │ + strteq r8, [fp], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r7, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [fp], #2016 @ 0x7e0 │ │ │ │ + strteq r8, [fp], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r5, r6, r8, sl, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [fp], #512 @ 0x200 │ │ │ │ + strteq r9, [fp], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [fp], #3376 @ 0xd30 │ │ │ │ + strteq r9, [fp], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r4, r5, r7, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [fp], #2200 @ 0x898 │ │ │ │ + strteq sl, [fp], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r4, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [fp], #968 @ 0x3c8 │ │ │ │ + strteq fp, [fp], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r4, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [fp], #2232 @ 0x8b8 │ │ │ │ + strteq fp, [fp], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [fp], #2808 @ 0xaf8 │ │ │ │ + strteq fp, [fp], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [fp], #3240 @ 0xca8 │ │ │ │ + strteq fp, [fp], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [fp], #3712 @ 0xe80 │ │ │ │ + strteq fp, [fp], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [fp], #1288 @ 0x508 │ │ │ │ + strteq ip, [fp], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r3, r4, r6, r7, sl, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [fp], #2600 @ 0xa28 │ │ │ │ + strteq ip, [fp], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r4, r6, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [fp], #3728 @ 0xe90 │ │ │ │ + strteq ip, [fp], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #600 @ 0x258 │ │ │ │ + strteq sp, [fp], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r6, r7, r8, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #1912 @ 0x778 │ │ │ │ + strteq sp, [fp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #2520 @ 0x9d8 │ │ │ │ + strteq sp, [fp], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r4, r5, r7, r8, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #3040 @ 0xbe0 │ │ │ │ + strteq sp, [fp], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #3568 @ 0xdf0 │ │ │ │ + strteq sp, [fp], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [fp], #4016 @ 0xfb0 │ │ │ │ + strteq sp, [fp], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #368 @ 0x170 │ │ │ │ + strteq lr, [fp], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r4, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #800 @ 0x320 │ │ │ │ + strteq lr, [fp], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r4, r5, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #1552 @ 0x610 │ │ │ │ + strteq lr, [fp], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5!, {r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #2040 @ 0x7f8 │ │ │ │ + strteq lr, [fp], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #2472 @ 0x9a8 │ │ │ │ + strteq lr, [fp], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, r5, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #3320 @ 0xcf8 │ │ │ │ + strteq lr, [fp], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r2!, {r2, r4, r5, r8, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [fp], #3944 @ 0xf68 │ │ │ │ + strteq lr, [fp], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r9, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #280 @ 0x118 │ │ │ │ + strteq pc, [fp], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r6} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #776 @ 0x308 │ │ │ │ + strteq pc, [fp], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r6, r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #1304 @ 0x518 │ │ │ │ + strteq pc, [fp], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r7} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #1848 @ 0x738 │ │ │ │ + strteq pc, [fp], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #2352 @ 0x930 │ │ │ │ + strteq pc, [fp], #2368 @ 0x940 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r4, r5, r7, r8, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #2904 @ 0xb58 │ │ │ │ + strteq pc, [fp], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r6, sl, fp, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [fp], #3864 @ 0xf18 │ │ │ │ + strteq pc, [fp], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne ip!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [ip], #944 @ 0x3b0 │ │ │ │ + strteq r0, [ip], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9!, {r2, r3, r4, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [ip], #3336 @ 0xd08 │ │ │ │ + strteq r0, [ip], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r5, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [ip], #960 @ 0x3c0 │ │ │ │ + strteq r1, [ip], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r8} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [ip], #1536 @ 0x600 │ │ │ │ + strteq r1, [ip], #1552 @ 0x610 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [ip], #2120 @ 0x848 │ │ │ │ + strteq r1, [ip], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr!, {r5, r6, r8, r9, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [ip], #3616 @ 0xe20 │ │ │ │ + strteq r1, [ip], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r6, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [ip], #3480 @ 0xd98 │ │ │ │ + strteq r2, [ip], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r8, r9} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [ip], #176 @ 0xb0 │ │ │ │ + strteq r3, [ip], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [ip], #608 @ 0x260 │ │ │ │ + strteq r3, [ip], #624 @ 0x270 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7!, {r3, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [ip], #1208 @ 0x4b8 │ │ │ │ + strteq r3, [ip], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r6, r9, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [ip], #2288 @ 0x8f0 │ │ │ │ + strteq r3, [ip], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r5, r6, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [ip], #1592 @ 0x638 │ │ │ │ + strteq r4, [ip], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [ip], #656 @ 0x290 │ │ │ │ + strteq r5, [ip], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r4, r5, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [ip], #1384 @ 0x568 │ │ │ │ + strteq r5, [ip], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5!, {r5, r7, sl, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [ip], #512 @ 0x200 │ │ │ │ + strteq r6, [ip], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r7, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [ip], #960 @ 0x3c0 │ │ │ │ + strteq r6, [ip], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r5, r6, r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [ip], #1448 @ 0x5a8 │ │ │ │ + strteq r6, [ip], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r4, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [ip], #2336 @ 0x920 │ │ │ │ + strteq r6, [ip], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [ip], #1296 @ 0x510 │ │ │ │ + strteq r7, [ip], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, r7, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [ip], #1752 @ 0x6d8 │ │ │ │ + strteq r7, [ip], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r3, r6, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [ip], #2768 @ 0xad0 │ │ │ │ + strteq r7, [ip], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r7, r8, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [ip], #3360 @ 0xd20 │ │ │ │ + strteq r7, [ip], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r6!, {r3, r4, r5, r6, r7, r8, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [ip], #3840 @ 0xf00 │ │ │ │ + strteq r7, [ip], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #464 @ 0x1d0 │ │ │ │ + strteq r8, [ip], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r7, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #1064 @ 0x428 │ │ │ │ + strteq r8, [ip], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #1616 @ 0x650 │ │ │ │ + strteq r8, [ip], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r5, r9, sl, fp, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #2056 @ 0x808 │ │ │ │ + strteq r8, [ip], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #2560 @ 0xa00 │ │ │ │ + strteq r8, [ip], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, r9, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #3240 @ 0xca8 │ │ │ │ + strteq r8, [ip], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [ip], #3952 @ 0xf70 │ │ │ │ + strteq r8, [ip], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r7, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #440 @ 0x1b8 │ │ │ │ + strteq r9, [ip], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r3, r4, r7, r9, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #1336 @ 0x538 │ │ │ │ + strteq r9, [ip], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8!, {r2, r5, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #1968 @ 0x7b0 │ │ │ │ + strteq r9, [ip], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r6, r7, sl, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #2544 @ 0x9f0 │ │ │ │ + strteq r9, [ip], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r3, r4, r6, r9, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #3312 @ 0xcf0 │ │ │ │ + strteq r9, [ip], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r5, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [ip], #3952 @ 0xf70 │ │ │ │ + strteq r9, [ip], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r8, r9, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [ip], #368 @ 0x170 │ │ │ │ + strteq sl, [ip], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [ip], #1008 @ 0x3f0 │ │ │ │ + strteq sl, [ip], #1024 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r1!, {r2, r4, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [ip], #2304 @ 0x900 │ │ │ │ + strteq sl, [ip], #2320 @ 0x910 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r6, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [ip], #3288 @ 0xcd8 │ │ │ │ + strteq sl, [ip], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r4, r6, r8, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [ip], #3760 @ 0xeb0 │ │ │ │ + strteq sl, [ip], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r4, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [ip], #952 @ 0x3b8 │ │ │ │ + strteq fp, [ip], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [ip], #1544 @ 0x608 │ │ │ │ + strteq fp, [ip], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [ip], #2048 @ 0x800 │ │ │ │ + strteq fp, [ip], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [ip], #2576 @ 0xa10 │ │ │ │ + strteq fp, [ip], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0!, {r4, r6, r7, r8, r9, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #1744 @ 0x6d0 │ │ │ │ + strteq ip, [ip], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r5, r6, r7, r8, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #2312 @ 0x908 │ │ │ │ + strteq ip, [ip], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4!, {r4, r5, r7, r8, r9, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #2768 @ 0xad0 │ │ │ │ + strteq ip, [ip], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r4, r6, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #3224 @ 0xc98 │ │ │ │ + strteq ip, [ip], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #3648 @ 0xe40 │ │ │ │ + strteq ip, [ip], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ stmibne r8!, {r2, r5, r6, r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [ip], #4056 @ 0xfd8 │ │ │ │ + strteq ip, [ip], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {r2, r5, r7, r9, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [ip], #864 @ 0x360 │ │ │ │ + strteq sp, [ip], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, r6, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [ip], #1456 @ 0x5b0 │ │ │ │ + strteq sp, [ip], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr!, {r3, r4, r6, r8, r9, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [ip], #2224 @ 0x8b0 │ │ │ │ + strteq sp, [ip], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r6, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [ip], #1304 @ 0x518 │ │ │ │ + strteq lr, [ip], #1320 @ 0x528 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [ip], #1680 @ 0x690 │ │ │ │ + strteq lr, [ip], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [ip], #2120 @ 0x848 │ │ │ │ + strteq lr, [ip], #2136 @ 0x858 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp!, {r2, r6, r8, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [ip], #1040 @ 0x410 │ │ │ │ + strteq pc, [ip], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [ip], #3472 @ 0xd90 │ │ │ │ + strteq pc, [ip], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r6, r7, r8, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sp], #336 @ 0x150 │ │ │ │ + strteq r0, [sp], #352 @ 0x160 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r6, sl, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sp], #1016 @ 0x3f8 │ │ │ │ + strteq r0, [sp], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r4, r6, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sp], #2008 @ 0x7d8 │ │ │ │ + strteq r0, [sp], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne pc!, {r2, r3, r4, r6, r7, r8, r9, fp, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [sp], #2696 @ 0xa88 │ │ │ │ + strteq r0, [sp], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r5, r6, r7, r8, r9, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [sp], #1720 @ 0x6b8 │ │ │ │ + strteq r1, [sp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r6, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [sp], #3000 @ 0xbb8 │ │ │ │ + strteq r1, [sp], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8!, {r2, r4, r5, r8, sl, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [sp], #3208 @ 0xc88 │ │ │ │ + strteq r2, [sp], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sp], #1408 @ 0x580 │ │ │ │ + strteq r3, [sp], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sp], #1936 @ 0x790 │ │ │ │ + strteq r3, [sp], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r3, r5, r7, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sp], #2480 @ 0x9b0 │ │ │ │ + strteq r3, [sp], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r6, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sp], #2832 @ 0xb10 │ │ │ │ + strteq r3, [sp], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r8, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [sp], #3288 @ 0xcd8 │ │ │ │ + strteq r3, [sp], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1!, {r4, r6, r9, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sp], #144 @ 0x90 │ │ │ │ + strteq r4, [sp], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp!, {r2, r4, r5, r6, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sp], #896 @ 0x380 │ │ │ │ + strteq r4, [sp], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r7, r8, r9, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sp], #1896 @ 0x768 │ │ │ │ + strteq r4, [sp], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r5, r8, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [sp], #3024 @ 0xbd0 │ │ │ │ + strteq r4, [sp], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r7, r9, sl, fp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sp], #160 @ 0xa0 │ │ │ │ + strteq r5, [sp], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r5, r6, r7, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sp], #912 @ 0x390 │ │ │ │ + strteq r5, [sp], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r4, r5, r6, sl, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sp], #1656 @ 0x678 │ │ │ │ + strteq r5, [sp], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r3, r4, r5, r7, r8, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sp], #2544 @ 0x9f0 │ │ │ │ + strteq r5, [sp], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r3, r4, r6, r8, r9, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [sp], #3616 @ 0xe20 │ │ │ │ + strteq r5, [sp], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, fp, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #160 @ 0xa0 │ │ │ │ + strteq r6, [sp], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r7, r8, sl, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #816 @ 0x330 │ │ │ │ + strteq r6, [sp], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5!, {r2, r4, r6, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #1504 @ 0x5e0 │ │ │ │ + strteq r6, [sp], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7!, {r2, r4, r6, r7, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #2024 @ 0x7e8 │ │ │ │ + strteq r6, [sp], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0!, {r2, r4, r5, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #2552 @ 0x9f8 │ │ │ │ + strteq r6, [sp], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r2, r8, r9, fp, sp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [sp], #3528 @ 0xdc8 │ │ │ │ + strteq r6, [sp], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r4, r7, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sp], #392 @ 0x188 │ │ │ │ + strteq r7, [sp], #408 @ 0x198 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r6, r7, r8, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sp], #1096 @ 0x448 │ │ │ │ + strteq r7, [sp], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r8, r9, fp, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sp], #2000 @ 0x7d0 │ │ │ │ + strteq r7, [sp], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc!, {r4, r9, fp, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r7, [sp], #2792 @ 0xae8 │ │ │ │ + strteq r7, [sp], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc!, {r2, r3, r4, r5, r6, r7, r8, ip, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [sp], #1048 @ 0x418 │ │ │ │ + strteq r8, [sp], #1064 @ 0x428 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r9, sp} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sp], #1200 @ 0x4b0 │ │ │ │ + strteq r9, [sp], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr!, {r5, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sp], #2008 @ 0x7d8 │ │ │ │ + strteq r9, [sp], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sp], #2600 @ 0xa28 │ │ │ │ + strteq r9, [sp], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r4, ip, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sp], #3120 @ 0xc30 │ │ │ │ + strteq r9, [sp], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r6, r8, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r9, [sp], #3680 @ 0xe60 │ │ │ │ + strteq r9, [sp], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, r7, r9, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #24 │ │ │ │ + strteq sl, [sp], #40 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #688 @ 0x2b0 │ │ │ │ + strteq sl, [sp], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r7, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #1264 @ 0x4f0 │ │ │ │ + strteq sl, [sp], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r7, r8, r9, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #1928 @ 0x788 │ │ │ │ + strteq sl, [sp], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6!, {r4, r6, r7, r8, r9, fp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #2584 @ 0xa18 │ │ │ │ + strteq sl, [sp], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4!, {fp, ip, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #3088 @ 0xc10 │ │ │ │ + strteq sl, [sp], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r9, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [sp], #3744 @ 0xea0 │ │ │ │ + strteq sl, [sp], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3!, {r5, r6, r7, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sp], #408 @ 0x198 │ │ │ │ + strteq fp, [sp], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sp], #960 @ 0x3c0 │ │ │ │ + strteq fp, [sp], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r6, r7, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sp], #1584 @ 0x630 │ │ │ │ + strteq fp, [sp], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sp], #2312 @ 0x908 │ │ │ │ + strteq fp, [sp], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r6, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq fp, [sp], #2768 @ 0xad0 │ │ │ │ + strteq fp, [sp], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r6, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sp], #2336 @ 0x920 │ │ │ │ + strteq ip, [sp], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r3, r7, r9, sl, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq ip, [sp], #3512 @ 0xdb8 │ │ │ │ + strteq ip, [sp], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc!, {r3, r4, r6, r7, sl, sp} @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sp], #392 @ 0x188 │ │ │ │ + strteq sp, [sp], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r3, r5, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sp], #2144 @ 0x860 │ │ │ │ + strteq sp, [sp], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r8, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sp], #2968 @ 0xb98 │ │ │ │ + strteq sp, [sp], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r5, r6, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sp], #3488 @ 0xda0 │ │ │ │ + strteq sp, [sp], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sp, [sp], #3968 @ 0xf80 │ │ │ │ + strteq sp, [sp], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5!, {r4, r8, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [sp], #1392 @ 0x570 │ │ │ │ + strteq lr, [sp], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3!, {r3, r4, r5, r6, r7, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [sp], #2376 @ 0x948 │ │ │ │ + strteq lr, [sp], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r9, fp, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq lr, [sp], #3552 @ 0xde0 │ │ │ │ + strteq lr, [sp], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r4, r5, r9, sl, ip, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [sp], #1136 @ 0x470 │ │ │ │ + strteq pc, [sp], #1152 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne sp!, {r3, r5, r7, r9, fp, lr, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [sp], #2368 @ 0x940 │ │ │ │ + strteq pc, [sp], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r5, r8, r9, sl, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq pc, [sp], #2944 @ 0xb80 │ │ │ │ + strteq pc, [sp], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6!, {r2, r3, r7, fp, ip, sp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [lr], #88 @ 0x58 │ │ │ │ + strteq r0, [lr], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r4, r6, r8, r9, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r0, [lr], #2440 @ 0x988 │ │ │ │ + strteq r0, [lr], #2456 @ 0x998 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r5, r6, fp, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [lr], #8 │ │ │ │ + strteq r1, [lr], #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr!, {r2, r3, r8, sl} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [lr], #1440 @ 0x5a0 │ │ │ │ + strteq r1, [lr], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip!, {r2, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [lr], #2144 @ 0x860 │ │ │ │ + strteq r1, [lr], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r5, sl, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [lr], #2728 @ 0xaa8 │ │ │ │ + strteq r1, [lr], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip!, {r6, sl, lr} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r1, [lr], #4064 @ 0xfe0 │ │ │ │ + strteq r1, [lr], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r4, r7, r8, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [lr], #1776 @ 0x6f0 │ │ │ │ + strteq r2, [lr], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r7, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [lr], #2424 @ 0x978 │ │ │ │ + strteq r2, [lr], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, sl, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [lr], #3240 @ 0xca8 │ │ │ │ + strteq r2, [lr], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r4, r7, r8, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r2, [lr], #3888 @ 0xf30 │ │ │ │ + strteq r2, [lr], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r5, r6, r7, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [lr], #680 @ 0x2a8 │ │ │ │ + strteq r3, [lr], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r3, r5, r9, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [lr], #1328 @ 0x530 │ │ │ │ + strteq r3, [lr], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r5, r6, r8, fp, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [lr], #1984 @ 0x7c0 │ │ │ │ + strteq r3, [lr], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r7, r8, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [lr], #3016 @ 0xbc8 │ │ │ │ + strteq r3, [lr], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r7!, {r3, r4, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r3, [lr], #3760 @ 0xeb0 │ │ │ │ + strteq r3, [lr], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r9, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #224 @ 0xe0 │ │ │ │ + strteq r4, [lr], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r4, r6, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #752 @ 0x2f0 │ │ │ │ + strteq r4, [lr], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r3, r7, sl, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #1184 @ 0x4a0 │ │ │ │ + strteq r4, [lr], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, r8, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #1752 @ 0x6d8 │ │ │ │ + strteq r4, [lr], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r4, r6, r7, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #2392 @ 0x958 │ │ │ │ + strteq r4, [lr], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, sl, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #3032 @ 0xbd8 │ │ │ │ + strteq r4, [lr], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r7!, {r2, r5, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r4, [lr], #3648 @ 0xe40 │ │ │ │ + strteq r4, [lr], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6!, {r7, r8, r9, sp, pc} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [lr], #160 @ 0xa0 │ │ │ │ + strteq r5, [lr], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [lr], #816 @ 0x330 │ │ │ │ + strteq r5, [lr], #832 @ 0x340 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r3, r5, r6, r7, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r5, [lr], #1664 @ 0x680 │ │ │ │ + strteq r5, [lr], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6!, {r2, r5, r7, r8, fp, ip} │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r6, [lr], #3304 @ 0xce8 │ │ │ │ + strteq r6, [lr], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq pc, (UNDEF: 23) @ │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq r8, [lr], #3528 @ 0xdc8 │ │ │ │ + strteq r8, [lr], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #6 │ │ │ │ smlawteq r1, r8, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbspl pc, pc, #208 @ 0xd0 │ │ │ │ + rsbspl pc, pc, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, lsr r1 @ p-variant is OBSOLETE │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ @@ -165446,28 +165446,28 @@ │ │ │ │ smlabteq r7, r0, r1, pc @ │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq fp, r0, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r7, -r8] │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - strteq sl, [lr], #320 @ 0x140 │ │ │ │ + strteq sl, [lr], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r7, -r0] │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq sl, [lr], #624 @ 0x270 │ │ │ │ + strteq sl, [lr], #640 @ 0x280 │ │ │ │ cmpmi r3, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq sl, [lr], #640 @ 0x280 │ │ │ │ + strteq sl, [lr], #656 @ 0x290 │ │ │ │ cmpmi r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpmi r3, #184, 10 @ 0x2e000000 │ │ │ │ @@ -165489,21 +165489,21 @@ │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpmi r4, #192, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, r2, pc @ │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strteq fp, [lr], #3968 @ 0xf80 │ │ │ │ + strteq fp, [lr], #3984 @ 0xf90 │ │ │ │ cmpmi r4, #76 @ 0x4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0107f298 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strteq fp, [lr], #3984 @ 0xf90 │ │ │ │ + strteq fp, [lr], #4000 @ 0xfa0 │ │ │ │ cmpmi r4, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0107f2b0 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpmi r4, #128, 12 @ 0x8000000 │ │ │ │ @@ -165526,4418 +165526,4418 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl r9, r0, #220, 24 @ 0xdc00 │ │ │ │ + addpl r9, r0, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl r9, r0, #176, 26 @ 0x2c00 │ │ │ │ + addpl r9, r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl r9, r0, #152, 28 @ 0x980 │ │ │ │ + addpl r9, r0, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, asr r3 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl r9, r0, #148, 30 @ 0x250 │ │ │ │ + addpl r9, r0, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmpmi r5, #68, 28 @ 0x440 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r2, {r2, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq sp, [lr], #2984 @ 0xba8 │ │ │ │ + strteq sp, [lr], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq lr, [lr], #2328 @ 0x918 │ │ │ │ + strteq lr, [lr], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq lr, [lr], #2888 @ 0xb48 │ │ │ │ + strteq lr, [lr], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq lr, [lr], #3336 @ 0xd08 │ │ │ │ + strteq lr, [lr], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq lr, [lr], #3784 @ 0xec8 │ │ │ │ + strteq lr, [lr], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, r7, r8, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq pc, [lr], #136 @ 0x88 │ │ │ │ + strteq pc, [lr], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq pc, [lr], #864 @ 0x360 │ │ │ │ + strteq pc, [lr], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r0, r4, pc @ │ │ │ │ andne r0, r0, r3 │ │ │ │ andmi r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r2, {r2, r3, r4, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq pc, [lr], #2552 @ 0x9f8 │ │ │ │ + strteq pc, [lr], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r0, [pc], #1728 @ 107f45c <__bss_end__@@Base+0x222690> │ │ │ │ + strteq r0, [pc], #1744 @ 107f45c <__bss_end__@@Base+0x222690> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r0, [pc], #2288 @ 107f474 <__bss_end__@@Base+0x2226a8> │ │ │ │ + strteq r0, [pc], #2304 @ 107f474 <__bss_end__@@Base+0x2226a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r0, [pc], #2736 @ 107f48c <__bss_end__@@Base+0x2226c0> │ │ │ │ + strteq r0, [pc], #2752 @ 107f48c <__bss_end__@@Base+0x2226c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r0, [pc], #3184 @ 107f4a4 <__bss_end__@@Base+0x2226d8> │ │ │ │ + strteq r0, [pc], #3200 @ 107f4a4 <__bss_end__@@Base+0x2226d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r5, r7, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r0, [pc], #3792 @ 107f4bc <__bss_end__@@Base+0x2226f0> │ │ │ │ + strteq r0, [pc], #3808 @ 107f4bc <__bss_end__@@Base+0x2226f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl ip, r0, #40, 6 @ 0xa0000000 │ │ │ │ + addpl ip, r0, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r7, -r0] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl ip, r0, #32, 8 @ 0x20000000 │ │ │ │ + addpl ip, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl ip, r0, #108, 10 @ 0x1b000000 │ │ │ │ + addpl ip, r0, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r0, r5, pc @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl ip, r0, #100, 12 @ 0x6400000 │ │ │ │ + addpl ip, r0, #108, 12 @ 0x6c00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r2, {r5, r6, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r2, [pc], #2032 @ 107f534 <__bss_end__@@Base+0x222768> │ │ │ │ + strteq r2, [pc], #2048 @ 107f534 <__bss_end__@@Base+0x222768> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r7, r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r2, [pc], #2584 @ 107f54c <__bss_end__@@Base+0x222780> │ │ │ │ + strteq r2, [pc], #2600 @ 107f54c <__bss_end__@@Base+0x222780> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r7, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r2, [pc], #3160 @ 107f564 <__bss_end__@@Base+0x222798> │ │ │ │ + strteq r2, [pc], #3176 @ 107f564 <__bss_end__@@Base+0x222798> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r6, r8, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r2, [pc], #3560 @ 107f57c <__bss_end__@@Base+0x2227b0> │ │ │ │ + strteq r2, [pc], #3576 @ 107f57c <__bss_end__@@Base+0x2227b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0107f598 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #92, 12 @ 0x5c00000 │ │ │ │ + addpl sp, r0, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0107f5b0 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #56, 14 @ 0xe00000 │ │ │ │ + addpl sp, r0, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r7, r8, r5, pc @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #80, 18 @ 0x140000 │ │ │ │ + addpl sp, r0, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r0, r5, pc @ │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #72, 20 @ 0x48000 │ │ │ │ + addpl sp, r0, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r7, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #44, 22 @ 0xb000 │ │ │ │ + addpl sp, r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addpl sp, r0, #24, 24 @ 0x1800 │ │ │ │ + addpl sp, r0, #32, 24 @ 0x2000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r6, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r5, [pc], #3008 @ 107f624 <__bss_end__@@Base+0x222858> │ │ │ │ + strteq r5, [pc], #3024 @ 107f624 <__bss_end__@@Base+0x222858> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r5, r6, r7, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r5, [pc], #3904 @ 107f63c <__bss_end__@@Base+0x222870> │ │ │ │ + strteq r5, [pc], #3920 @ 107f63c <__bss_end__@@Base+0x222870> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r6, [pc], #2376 @ 107f654 <__bss_end__@@Base+0x222888> │ │ │ │ + strteq r6, [pc], #2392 @ 107f654 <__bss_end__@@Base+0x222888> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r7, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r7, [pc], #2584 @ 107f66c <__bss_end__@@Base+0x2228a0> │ │ │ │ + strteq r7, [pc], #2600 @ 107f66c <__bss_end__@@Base+0x2228a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r7, r8, r6, pc @ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r8, [pc], #1968 @ 107f684 <__bss_end__@@Base+0x2228b8> │ │ │ │ + strteq r8, [pc], #1984 @ 107f684 <__bss_end__@@Base+0x2228b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r7, r0, r6, pc @ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r8, [pc], #3400 @ 107f69c <__bss_end__@@Base+0x2228d0> │ │ │ │ + strteq r8, [pc], #3416 @ 107f69c <__bss_end__@@Base+0x2228d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01083798 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r9, [pc], #672 @ 107f6b4 <__bss_end__@@Base+0x2228e8> │ │ │ │ + strteq r9, [pc], #688 @ 107f6b4 <__bss_end__@@Base+0x2228e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r6, r7, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r9, [pc], #2608 @ 107f6cc <__bss_end__@@Base+0x222900> │ │ │ │ + strteq r9, [pc], #2624 @ 107f6cc <__bss_end__@@Base+0x222900> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r5, r7, r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq r9, [pc], #3368 @ 107f6e4 <__bss_end__@@Base+0x222918> │ │ │ │ + strteq r9, [pc], #3384 @ 107f6e4 <__bss_end__@@Base+0x222918> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r5, r7, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq sl, [pc], #152 @ 107f6fc <__bss_end__@@Base+0x222930> │ │ │ │ + strteq sl, [pc], #168 @ 107f6fc <__bss_end__@@Base+0x222930> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r4, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq sl, [pc], #904 @ 107f714 <__bss_end__@@Base+0x222948> │ │ │ │ + strteq sl, [pc], #920 @ 107f714 <__bss_end__@@Base+0x222948> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq ip, [pc], #3704 @ 107f72c <__bss_end__@@Base+0x222960> │ │ │ │ + strteq ip, [pc], #3720 @ 107f72c <__bss_end__@@Base+0x222960> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - strteq pc, [pc], #2616 @ 107f744 <__bss_end__@@Base+0x222978> │ │ │ │ + strteq pc, [pc], #2632 @ 107f744 <__bss_end__@@Base+0x222978> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r4, r5, r6, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r0], #1728 @ 0x6c0 │ │ │ │ + ldrteq r2, [r0], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r5, r6, r7, r8, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r0], #432 @ 0x1b0 │ │ │ │ + ldrteq r5, [r0], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r7, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r0], #3192 @ 0xc78 │ │ │ │ + ldrteq r7, [r0], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r0], #1088 @ 0x440 │ │ │ │ + ldrteq r8, [r0], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r0], #1480 @ 0x5c8 │ │ │ │ + ldrteq r8, [r0], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r6, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r0], #2040 @ 0x7f8 │ │ │ │ + ldrteq r8, [r0], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r7, r9}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r0], #3096 @ 0xc18 │ │ │ │ + ldrteq r8, [r0], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r6, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r0], #280 @ 0x118 │ │ │ │ + ldrteq r9, [r0], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r6, r7, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r0], #2184 @ 0x888 │ │ │ │ + ldrteq r9, [r0], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r7, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r0], #3680 @ 0xe60 │ │ │ │ + ldrteq r9, [r0], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r0], #304 @ 0x130 │ │ │ │ + ldrteq sl, [r0], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r6}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r0], #768 @ 0x300 │ │ │ │ + ldrteq sl, [r0], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r0], #1312 @ 0x520 │ │ │ │ + ldrteq sl, [r0], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r0], #2008 @ 0x7d8 │ │ │ │ + ldrteq sl, [r0], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r0], #3336 @ 0xd08 │ │ │ │ + ldrteq sl, [r0], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #48 @ 0x30 │ │ │ │ + ldrteq fp, [r0], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sl, {r3, r4, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #944 @ 0x3b0 │ │ │ │ + ldrteq fp, [r0], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #1792 @ 0x700 │ │ │ │ + ldrteq fp, [r0], #1808 @ 0x710 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #2736 @ 0xab0 │ │ │ │ + ldrteq fp, [r0], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r4, r5, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #3288 @ 0xcd8 │ │ │ │ + ldrteq fp, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r6, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r0], #3632 @ 0xe30 │ │ │ │ + ldrteq fp, [r0], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r0], #432 @ 0x1b0 │ │ │ │ + ldrteq ip, [r0], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r0], #1800 @ 0x708 │ │ │ │ + ldrteq ip, [r0], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r0], #2384 @ 0x950 │ │ │ │ + ldrteq ip, [r0], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r9, {r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r0], #184 @ 0xb8 │ │ │ │ + ldrteq sp, [r0], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r5, r6, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r0], #1056 @ 0x420 │ │ │ │ + ldrteq sp, [r0], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r7, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r0], #1752 @ 0x6d8 │ │ │ │ + ldrteq sp, [r0], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r0], #2240 @ 0x8c0 │ │ │ │ + ldrteq sp, [r0], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r0], #312 @ 0x138 │ │ │ │ + ldrteq lr, [r0], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r0], #2128 @ 0x850 │ │ │ │ + ldrteq lr, [r0], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r0], #3512 @ 0xdb8 │ │ │ │ + ldrteq lr, [r0], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r6, r7, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r0], #440 @ 0x1b8 @ │ │ │ │ + ldrteq pc, [r0], #456 @ 0x1c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r5, r6, r7, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r0], #2232 @ 0x8b8 @ │ │ │ │ + ldrteq pc, [r0], #2248 @ 0x8c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r7, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r0], #3520 @ 0xdc0 @ │ │ │ │ + ldrteq pc, [r0], #3536 @ 0xdd0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r6, r7, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r1], #848 @ 0x350 │ │ │ │ + ldrteq r0, [r1], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r7, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r1], #1408 @ 0x580 │ │ │ │ + ldrteq r0, [r1], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r1], #2328 @ 0x918 │ │ │ │ + ldrteq r0, [r1], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r5, r6, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r1], #72 @ 0x48 │ │ │ │ + ldrteq r1, [r1], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r1], #1112 @ 0x458 │ │ │ │ + ldrteq r1, [r1], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r6, {r3, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r1], #3696 @ 0xe70 │ │ │ │ + ldrteq r2, [r1], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r6, r7, r8, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r1], #2944 @ 0xb80 │ │ │ │ + ldrteq r3, [r1], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r7, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r1], #240 @ 0xf0 │ │ │ │ + ldrteq r4, [r1], #256 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r8, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r1], #1648 @ 0x670 │ │ │ │ + ldrteq r4, [r1], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r1], #2712 @ 0xa98 │ │ │ │ + ldrteq r4, [r1], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r5, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r1], #3632 @ 0xe30 │ │ │ │ + ldrteq r4, [r1], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r6, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r1], #768 @ 0x300 │ │ │ │ + ldrteq r5, [r1], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r1], #1696 @ 0x6a0 │ │ │ │ + ldrteq r5, [r1], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r6, r7, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r1], #2536 @ 0x9e8 │ │ │ │ + ldrteq r5, [r1], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r3, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r1], #3696 @ 0xe70 │ │ │ │ + ldrteq r5, [r1], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r4, r5, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r1], #768 @ 0x300 │ │ │ │ + ldrteq r6, [r1], #784 @ 0x310 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r6, r7, r9, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r1], #1656 @ 0x678 │ │ │ │ + ldrteq r6, [r1], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r6, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r1], #2208 @ 0x8a0 │ │ │ │ + ldrteq r6, [r1], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r6, r7, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r1], #2912 @ 0xb60 │ │ │ │ + ldrteq r6, [r1], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r4, r6, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r1], #3752 @ 0xea8 │ │ │ │ + ldrteq r6, [r1], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r6, r8, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r1], #504 @ 0x1f8 │ │ │ │ + ldrteq r7, [r1], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r4, r5, r6, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r1], #1456 @ 0x5b0 │ │ │ │ + ldrteq r7, [r1], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r8, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r1], #2280 @ 0x8e8 │ │ │ │ + ldrteq r7, [r1], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r7, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r1], #3360 @ 0xd20 │ │ │ │ + ldrteq r7, [r1], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r5, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r1], #1376 @ 0x560 │ │ │ │ + ldrteq r8, [r1], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sl, {r3, r4, r5, r6, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r1], #3640 @ 0xe38 │ │ │ │ + ldrteq r8, [r1], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r1], #2920 @ 0xb68 │ │ │ │ + ldrteq r9, [r1], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r5, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #104 @ 0x68 │ │ │ │ + ldrteq sl, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r8, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #1080 @ 0x438 │ │ │ │ + ldrteq sl, [r1], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #1656 @ 0x678 │ │ │ │ + ldrteq sl, [r1], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r5, r7, r8, sl, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #2608 @ 0xa30 │ │ │ │ + ldrteq sl, [r1], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #3232 @ 0xca0 │ │ │ │ + ldrteq sl, [r1], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r1], #4072 @ 0xfe8 │ │ │ │ + ldrteq sl, [r1], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r1], #784 @ 0x310 │ │ │ │ + ldrteq fp, [r1], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r1], #1640 @ 0x668 │ │ │ │ + ldrteq fp, [r1], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r6, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r1], #2192 @ 0x890 │ │ │ │ + ldrteq fp, [r1], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r7, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r1], #2712 @ 0xa98 │ │ │ │ + ldrteq fp, [r1], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r5, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r1], #3704 @ 0xe78 │ │ │ │ + ldrteq fp, [r1], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r5, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r1], #2896 @ 0xb50 │ │ │ │ + ldrteq ip, [r1], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r1], #3640 @ 0xe38 │ │ │ │ + ldrteq ip, [r1], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r4, r5, r6, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #336 @ 0x150 │ │ │ │ + ldrteq sp, [r1], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r5, r6, r7, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #1448 @ 0x5a8 │ │ │ │ + ldrteq sp, [r1], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r5, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #2608 @ 0xa30 │ │ │ │ + ldrteq sp, [r1], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, r7, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #3216 @ 0xc90 │ │ │ │ + ldrteq sp, [r1], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r6, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #3520 @ 0xdc0 │ │ │ │ + ldrteq sp, [r1], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r8, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r1], #4040 @ 0xfc8 │ │ │ │ + ldrteq sp, [r1], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r6, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r1], #2960 @ 0xb90 │ │ │ │ + ldrteq lr, [r1], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r5, r6, r7, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r1], #360 @ 0x168 @ │ │ │ │ + ldrteq pc, [r1], #376 @ 0x178 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sl, {r6, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r1], #1640 @ 0x668 @ │ │ │ │ + ldrteq pc, [r1], #1656 @ 0x678 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r1], #3048 @ 0xbe8 @ │ │ │ │ + ldrteq pc, [r1], #3064 @ 0xbf8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r7, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r2], #1000 @ 0x3e8 │ │ │ │ + ldrteq r1, [r2], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r6, r7, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r2], #1488 @ 0x5d0 │ │ │ │ + ldrteq r1, [r2], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r5, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r2], #2048 @ 0x800 │ │ │ │ + ldrteq r1, [r2], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r6, r7, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r2], #3672 @ 0xe58 │ │ │ │ + ldrteq r1, [r2], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r6, sl, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r2], #2912 @ 0xb60 │ │ │ │ + ldrteq r2, [r2], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r4, r7, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r2], #3792 @ 0xed0 │ │ │ │ + ldrteq r2, [r2], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r2], #576 @ 0x240 │ │ │ │ + ldrteq r3, [r2], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r5, r6, r8, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r2], #1496 @ 0x5d8 │ │ │ │ + ldrteq r3, [r2], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r7, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r2], #2336 @ 0x920 │ │ │ │ + ldrteq r3, [r2], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r5, r6, r7, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r2], #3024 @ 0xbd0 │ │ │ │ + ldrteq r3, [r2], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r3, r4, r5, r6, r7, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r2], #1552 @ 0x610 │ │ │ │ + ldrteq r4, [r2], #1568 @ 0x620 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r4, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r2], #1464 @ 0x5b8 │ │ │ │ + ldrteq r5, [r2], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r5, r6, r7, r8, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r2], #2248 @ 0x8c8 │ │ │ │ + ldrteq r5, [r2], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r2], #2936 @ 0xb78 │ │ │ │ + ldrteq r5, [r2], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r2], #176 @ 0xb0 │ │ │ │ + ldrteq r6, [r2], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r2], #1128 @ 0x468 │ │ │ │ + ldrteq r6, [r2], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r4, r5, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r2], #1832 @ 0x728 │ │ │ │ + ldrteq r6, [r2], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r2], #2656 @ 0xa60 │ │ │ │ + ldrteq r6, [r2], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r5, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r2], #3352 @ 0xd18 │ │ │ │ + ldrteq r6, [r2], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r2], #384 @ 0x180 │ │ │ │ + ldrteq r7, [r2], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r8, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r2], #1336 @ 0x538 │ │ │ │ + ldrteq r7, [r2], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r5, r6, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r2], #2480 @ 0x9b0 │ │ │ │ + ldrteq r7, [r2], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r4, r6, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r2], #3208 @ 0xc88 │ │ │ │ + ldrteq r7, [r2], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r3, r4, r5, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r2], #3680 @ 0xe60 │ │ │ │ + ldrteq r7, [r2], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r5, r6, r8, sl, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r2], #208 @ 0xd0 │ │ │ │ + ldrteq r8, [r2], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r2], #768 @ 0x300 │ │ │ │ + ldrteq r8, [r2], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r6, r7, r9, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r2], #2200 @ 0x898 │ │ │ │ + ldrteq r8, [r2], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r2], #4072 @ 0xfe8 │ │ │ │ + ldrteq r8, [r2], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r4, r7, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r2], #2112 @ 0x840 │ │ │ │ + ldrteq r9, [r2], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r7, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r2], #2920 @ 0xb68 │ │ │ │ + ldrteq r9, [r2], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r6, {r5, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r2], #3544 @ 0xdd8 │ │ │ │ + ldrteq r9, [r2], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r4, r6, r7, r9, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r2], #712 @ 0x2c8 │ │ │ │ + ldrteq sl, [r2], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r6, r7, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r2], #2120 @ 0x848 │ │ │ │ + ldrteq sl, [r2], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r4, r5, r6, r7, r8, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r2], #3048 @ 0xbe8 │ │ │ │ + ldrteq sl, [r2], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r7, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r2], #3568 @ 0xdf0 │ │ │ │ + ldrteq sl, [r2], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r2], #752 @ 0x2f0 │ │ │ │ + ldrteq fp, [r2], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r5, r6, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r2], #1728 @ 0x6c0 │ │ │ │ + ldrteq fp, [r2], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r2], #2352 @ 0x930 │ │ │ │ + ldrteq fp, [r2], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r7, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r2], #3032 @ 0xbd8 │ │ │ │ + ldrteq fp, [r2], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r2], #3768 @ 0xeb8 │ │ │ │ + ldrteq fp, [r2], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r5, r6, r7, r8, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r2], #768 @ 0x300 │ │ │ │ + ldrteq ip, [r2], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r2], #1760 @ 0x6e0 │ │ │ │ + ldrteq ip, [r2], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r2], #2288 @ 0x8f0 │ │ │ │ + ldrteq ip, [r2], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r4, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r2], #2888 @ 0xb48 │ │ │ │ + ldrteq ip, [r2], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r6, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r2], #3648 @ 0xe40 │ │ │ │ + ldrteq ip, [r2], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r7, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r2], #384 @ 0x180 │ │ │ │ + ldrteq sp, [r2], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r2], #1160 @ 0x488 │ │ │ │ + ldrteq sp, [r2], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r2], #1848 @ 0x738 │ │ │ │ + ldrteq sp, [r2], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r5, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r2], #2888 @ 0xb48 │ │ │ │ + ldrteq sp, [r2], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r2], #688 @ 0x2b0 │ │ │ │ + ldrteq lr, [r2], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r7, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r2], #2552 @ 0x9f8 │ │ │ │ + ldrteq lr, [r2], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r6, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r2], #3336 @ 0xd08 │ │ │ │ + ldrteq lr, [r2], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r2], #3864 @ 0xf18 │ │ │ │ + ldrteq lr, [r2], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r2], #432 @ 0x1b0 @ │ │ │ │ + ldrteq pc, [r2], #448 @ 0x1c0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r2], #1096 @ 0x448 @ │ │ │ │ + ldrteq pc, [r2], #1112 @ 0x458 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r2], #1736 @ 0x6c8 @ │ │ │ │ + ldrteq pc, [r2], #1752 @ 0x6d8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r4, r5, r7, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r2], #3816 @ 0xee8 @ │ │ │ │ + ldrteq pc, [r2], #3832 @ 0xef8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r6, r8, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r3], #1336 @ 0x538 │ │ │ │ + ldrteq r0, [r3], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r6, r8, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r3], #720 @ 0x2d0 │ │ │ │ + ldrteq r1, [r3], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r3], #2632 @ 0xa48 │ │ │ │ + ldrteq r1, [r3], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r3], #3600 @ 0xe10 │ │ │ │ + ldrteq r1, [r3], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ stmibne sl, {r6, r9}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r3], #3488 @ 0xda0 │ │ │ │ + ldrteq r2, [r3], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r7, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r3], #1008 @ 0x3f0 │ │ │ │ + ldrteq r3, [r3], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r4, r5, r7, r8, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r3], #3608 @ 0xe18 │ │ │ │ + ldrteq r4, [r3], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r3], #2272 @ 0x8e0 │ │ │ │ + ldrteq r6, [r3], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r5, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r3], #352 @ 0x160 │ │ │ │ + ldrteq r7, [r3], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r3], #2072 @ 0x818 │ │ │ │ + ldrteq r7, [r3], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r5, r6, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r3], #3272 @ 0xcc8 │ │ │ │ + ldrteq r7, [r3], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r5, r6, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r3], #3848 @ 0xf08 │ │ │ │ + ldrteq r7, [r3], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r4, r5, r7, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r3], #272 @ 0x110 │ │ │ │ + ldrteq r8, [r3], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r7, r8, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r3], #952 @ 0x3b8 │ │ │ │ + ldrteq r8, [r3], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r6, r7, r8, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r3], #2352 @ 0x930 │ │ │ │ + ldrteq r8, [r3], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r4, r5, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #32 │ │ │ │ + ldrteq r9, [r3], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r7, r8, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #1016 @ 0x3f8 │ │ │ │ + ldrteq r9, [r3], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r7, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #1496 @ 0x5d8 │ │ │ │ + ldrteq r9, [r3], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, r7, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #1944 @ 0x798 │ │ │ │ + ldrteq r9, [r3], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r5, r6, r7, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #2440 @ 0x988 │ │ │ │ + ldrteq r9, [r3], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r5, r6, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r3], #3656 @ 0xe48 │ │ │ │ + ldrteq r9, [r3], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r3], #504 @ 0x1f8 │ │ │ │ + ldrteq sl, [r3], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r3], #944 @ 0x3b0 │ │ │ │ + ldrteq sl, [r3], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r8, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r3], #1584 @ 0x630 │ │ │ │ + ldrteq sl, [r3], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r4, r5, r6, r8, r9}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r3], #2608 @ 0xa30 │ │ │ │ + ldrteq sl, [r3], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r3], #3680 @ 0xe60 │ │ │ │ + ldrteq sl, [r3], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r4, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r3], #2168 @ 0x878 │ │ │ │ + ldrteq fp, [r3], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r5, r6, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r3], #4008 @ 0xfa8 │ │ │ │ + ldrteq fp, [r3], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r3], #872 @ 0x368 │ │ │ │ + ldrteq ip, [r3], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r6, r7, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r3], #1768 @ 0x6e8 │ │ │ │ + ldrteq ip, [r3], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r4, r5, r7, r8}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r3], #3120 @ 0xc30 │ │ │ │ + ldrteq ip, [r3], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r3], #8 │ │ │ │ + ldrteq sp, [r3], #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r7, {r2, r3, r5, r7, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r3], #1256 @ 0x4e8 │ │ │ │ + ldrteq sp, [r3], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r8, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r3], #3616 @ 0xe20 │ │ │ │ + ldrteq sp, [r3], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r3], #1312 @ 0x520 │ │ │ │ + ldrteq lr, [r3], #1328 @ 0x530 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r3], #2496 @ 0x9c0 │ │ │ │ + ldrteq lr, [r3], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r7, r8, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r3], #2496 @ 0x9c0 @ │ │ │ │ + ldrteq pc, [r3], #2512 @ 0x9d0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r4], #3984 @ 0xf90 │ │ │ │ + ldrteq r0, [r4], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r4], #1296 @ 0x510 │ │ │ │ + ldrteq r1, [r4], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r4], #1760 @ 0x6e0 │ │ │ │ + ldrteq r1, [r4], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r4, r7, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r4], #2408 @ 0x968 │ │ │ │ + ldrteq r1, [r4], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r4], #2984 @ 0xba8 │ │ │ │ + ldrteq r1, [r4], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r5, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r4], #4048 @ 0xfd0 │ │ │ │ + ldrteq r1, [r4], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r4], #1032 @ 0x408 │ │ │ │ + ldrteq r2, [r4], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r5, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r4], #1672 @ 0x688 │ │ │ │ + ldrteq r2, [r4], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r4], #2248 @ 0x8c8 │ │ │ │ + ldrteq r2, [r4], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r4, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r4], #3184 @ 0xc70 │ │ │ │ + ldrteq r2, [r4], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r6, r7, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r4], #3856 @ 0xf10 │ │ │ │ + ldrteq r2, [r4], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #232 @ 0xe8 │ │ │ │ + ldrteq r3, [r4], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #696 @ 0x2b8 │ │ │ │ + ldrteq r3, [r4], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r6, r7, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #1408 @ 0x580 │ │ │ │ + ldrteq r3, [r4], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #2280 @ 0x8e8 │ │ │ │ + ldrteq r3, [r4], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #2872 @ 0xb38 │ │ │ │ + ldrteq r3, [r4], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r7, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #3376 @ 0xd30 │ │ │ │ + ldrteq r3, [r4], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r4], #3880 @ 0xf28 │ │ │ │ + ldrteq r3, [r4], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r4], #320 @ 0x140 │ │ │ │ + ldrteq r4, [r4], #336 @ 0x150 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r7, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r4], #1616 @ 0x650 │ │ │ │ + ldrteq r4, [r4], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r4], #2392 @ 0x958 │ │ │ │ + ldrteq r4, [r4], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r6, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r4], #3032 @ 0xbd8 │ │ │ │ + ldrteq r4, [r4], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r4], #3632 @ 0xe30 │ │ │ │ + ldrteq r4, [r4], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r5, r6, r7, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r4], #184 @ 0xb8 │ │ │ │ + ldrteq r5, [r4], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r4], #1608 @ 0x648 │ │ │ │ + ldrteq r5, [r4], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r5, r7, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r4], #2864 @ 0xb30 │ │ │ │ + ldrteq r5, [r4], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r9, {r2, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r4], #4064 @ 0xfe0 │ │ │ │ + ldrteq r5, [r4], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r4], #704 @ 0x2c0 │ │ │ │ + ldrteq r6, [r4], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r4], #1144 @ 0x478 │ │ │ │ + ldrteq r6, [r4], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r4], #1816 @ 0x718 │ │ │ │ + ldrteq r6, [r4], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r4], #2504 @ 0x9c8 │ │ │ │ + ldrteq r6, [r4], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r8, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r4], #3360 @ 0xd20 │ │ │ │ + ldrteq r6, [r4], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r4], #112 @ 0x70 │ │ │ │ + ldrteq r7, [r4], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r4], #616 @ 0x268 │ │ │ │ + ldrteq r7, [r4], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r6, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r4], #1048 @ 0x418 │ │ │ │ + ldrteq r7, [r4], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r4], #2208 @ 0x8a0 │ │ │ │ + ldrteq r7, [r4], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r7, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r4], #3616 @ 0xe20 │ │ │ │ + ldrteq r7, [r4], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r5, r7, r8, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #576 @ 0x240 │ │ │ │ + ldrteq r8, [r4], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #1120 @ 0x460 │ │ │ │ + ldrteq r8, [r4], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #1680 @ 0x690 │ │ │ │ + ldrteq r8, [r4], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r7, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #2656 @ 0xa60 │ │ │ │ + ldrteq r8, [r4], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #3136 @ 0xc40 │ │ │ │ + ldrteq r8, [r4], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r6, r7, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r4], #3568 @ 0xdf0 │ │ │ │ + ldrteq r8, [r4], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r5, r6, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r4], #56 @ 0x38 │ │ │ │ + ldrteq r9, [r4], #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r4], #552 @ 0x228 │ │ │ │ + ldrteq r9, [r4], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r4], #1152 @ 0x480 │ │ │ │ + ldrteq r9, [r4], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r4], #1768 @ 0x6e8 │ │ │ │ + ldrteq r9, [r4], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sl, {r4, r5, r6, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r4], #3224 @ 0xc98 │ │ │ │ + ldrteq r9, [r4], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r7, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #312 @ 0x138 │ │ │ │ + ldrteq sl, [r4], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #696 @ 0x2b8 │ │ │ │ + ldrteq sl, [r4], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #1104 @ 0x450 │ │ │ │ + ldrteq sl, [r4], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r5, r6, r7, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #1544 @ 0x608 │ │ │ │ + ldrteq sl, [r4], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #2152 @ 0x868 │ │ │ │ + ldrteq sl, [r4], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r7, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #2712 @ 0xa98 │ │ │ │ + ldrteq sl, [r4], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r6, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #3168 @ 0xc60 │ │ │ │ + ldrteq sl, [r4], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r6, r8, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r4], #3568 @ 0xdf0 │ │ │ │ + ldrteq sl, [r4], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #176 @ 0xb0 │ │ │ │ + ldrteq fp, [r4], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r4, {r3, r7, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #1000 @ 0x3e8 │ │ │ │ + ldrteq fp, [r4], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #1800 @ 0x708 │ │ │ │ + ldrteq fp, [r4], #1816 @ 0x718 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #2296 @ 0x8f8 │ │ │ │ + ldrteq fp, [r4], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #2744 @ 0xab8 │ │ │ │ + ldrteq fp, [r4], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #3088 @ 0xc10 │ │ │ │ + ldrteq fp, [r4], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r6, r7, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r4], #4088 @ 0xff8 │ │ │ │ + ldrteq ip, [r4], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r5, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r4], #1560 @ 0x618 │ │ │ │ + ldrteq ip, [r4], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r4, r5, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r4], #3720 @ 0xe88 │ │ │ │ + ldrteq ip, [r4], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r7, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r4], #1296 @ 0x510 │ │ │ │ + ldrteq sp, [r4], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r7, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r4], #1968 @ 0x7b0 │ │ │ │ + ldrteq sp, [r4], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r7, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r4], #2312 @ 0x908 │ │ │ │ + ldrteq sp, [r4], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r8, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r4], #2880 @ 0xb40 │ │ │ │ + ldrteq sp, [r4], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r4], #3568 @ 0xdf0 │ │ │ │ + ldrteq sp, [r4], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r7, r8, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r4], #96 @ 0x60 │ │ │ │ + ldrteq lr, [r4], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r9, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r4], #1112 @ 0x458 │ │ │ │ + ldrteq lr, [r4], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r4], #1968 @ 0x7b0 │ │ │ │ + ldrteq lr, [r4], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r4], #2704 @ 0xa90 │ │ │ │ + ldrteq lr, [r4], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r5, r6, r7, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r4], #1584 @ 0x630 @ │ │ │ │ + ldrteq pc, [r4], #1600 @ 0x640 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r4], #1960 @ 0x7a8 @ │ │ │ │ + ldrteq pc, [r4], #1976 @ 0x7b8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r6, r8, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r4], #2696 @ 0xa88 @ │ │ │ │ + ldrteq pc, [r4], #2712 @ 0xa98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r6, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r4], #3816 @ 0xee8 @ │ │ │ │ + ldrteq pc, [r4], #3832 @ 0xef8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r4, r7, r9}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r5], #632 @ 0x278 │ │ │ │ + ldrteq r1, [r5], #648 @ 0x288 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r7, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r5], #2136 @ 0x858 │ │ │ │ + ldrteq r1, [r5], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r5], #2584 @ 0xa18 │ │ │ │ + ldrteq r1, [r5], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8, {r5, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r5], #712 @ 0x2c8 │ │ │ │ + ldrteq r2, [r5], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r6, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r5], #3528 @ 0xdc8 │ │ │ │ + ldrteq r2, [r5], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r4, r6, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r5], #352 @ 0x160 │ │ │ │ + ldrteq r3, [r5], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r8, {r6, r7, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r5], #936 @ 0x3a8 │ │ │ │ + ldrteq r3, [r5], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r7, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r5], #1872 @ 0x750 │ │ │ │ + ldrteq r3, [r5], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r6, r7, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r5], #2920 @ 0xb68 │ │ │ │ + ldrteq r3, [r5], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r4, r5, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r5], #3832 @ 0xef8 │ │ │ │ + ldrteq r3, [r5], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r4, r5, r7, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #456 @ 0x1c8 │ │ │ │ + ldrteq r4, [r5], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #1440 @ 0x5a0 │ │ │ │ + ldrteq r4, [r5], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r7, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #1920 @ 0x780 │ │ │ │ + ldrteq r4, [r5], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #2544 @ 0x9f0 │ │ │ │ + ldrteq r4, [r5], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r6, r7, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #3232 @ 0xca0 │ │ │ │ + ldrteq r4, [r5], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r6, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r5], #3896 @ 0xf38 │ │ │ │ + ldrteq r4, [r5], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r2, {r3, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #400 @ 0x190 │ │ │ │ + ldrteq r5, [r5], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #1008 @ 0x3f0 │ │ │ │ + ldrteq r5, [r5], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r6, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #1448 @ 0x5a8 │ │ │ │ + ldrteq r5, [r5], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #2336 @ 0x920 │ │ │ │ + ldrteq r5, [r5], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r5, r6, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #3104 @ 0xc20 │ │ │ │ + ldrteq r5, [r5], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r5], #3792 @ 0xed0 │ │ │ │ + ldrteq r5, [r5], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #480 @ 0x1e0 │ │ │ │ + ldrteq r6, [r5], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #1112 @ 0x458 │ │ │ │ + ldrteq r6, [r5], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r4, r5, r7, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #1720 @ 0x6b8 │ │ │ │ + ldrteq r6, [r5], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r5, r6, r7, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #2304 @ 0x900 │ │ │ │ + ldrteq r6, [r5], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r5, r6, r7, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #3040 @ 0xbe0 │ │ │ │ + ldrteq r6, [r5], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5, r6, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r5], #4000 @ 0xfa0 │ │ │ │ + ldrteq r6, [r5], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r6, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r5], #1432 @ 0x598 │ │ │ │ + ldrteq r7, [r5], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r4, r6, r7, r8, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r5], #2472 @ 0x9a8 │ │ │ │ + ldrteq r7, [r5], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r5], #3272 @ 0xcc8 │ │ │ │ + ldrteq r7, [r5], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r5], #3944 @ 0xf68 │ │ │ │ + ldrteq r7, [r5], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #304 @ 0x130 │ │ │ │ + ldrteq r8, [r5], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #968 @ 0x3c8 │ │ │ │ + ldrteq r8, [r5], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #2096 @ 0x830 │ │ │ │ + ldrteq r8, [r5], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #2632 @ 0xa48 │ │ │ │ + ldrteq r8, [r5], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5, r7, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #2936 @ 0xb78 │ │ │ │ + ldrteq r8, [r5], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #3304 @ 0xce8 │ │ │ │ + ldrteq r8, [r5], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r5], #3920 @ 0xf50 │ │ │ │ + ldrteq r8, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #400 @ 0x190 │ │ │ │ + ldrteq r9, [r5], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #1120 @ 0x460 │ │ │ │ + ldrteq r9, [r5], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #1856 @ 0x740 │ │ │ │ + ldrteq r9, [r5], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #2432 @ 0x980 │ │ │ │ + ldrteq r9, [r5], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, r7, r8, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #3152 @ 0xc50 │ │ │ │ + ldrteq r9, [r5], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r5], #3776 @ 0xec0 │ │ │ │ + ldrteq r9, [r5], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, r8, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #232 @ 0xe8 │ │ │ │ + ldrteq sl, [r5], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r6, r7, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #688 @ 0x2b0 │ │ │ │ + ldrteq sl, [r5], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #1248 @ 0x4e0 │ │ │ │ + ldrteq sl, [r5], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r4, r6, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #1872 @ 0x750 │ │ │ │ + ldrteq sl, [r5], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #2208 @ 0x8a0 │ │ │ │ + ldrteq sl, [r5], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #2704 @ 0xa90 │ │ │ │ + ldrteq sl, [r5], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #3144 @ 0xc48 │ │ │ │ + ldrteq sl, [r5], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r5], #3920 @ 0xf50 │ │ │ │ + ldrteq sl, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r5], #536 @ 0x218 │ │ │ │ + ldrteq fp, [r5], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r9, {r4, r5, r7, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r5], #1032 @ 0x408 │ │ │ │ + ldrteq fp, [r5], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r5], #1672 @ 0x688 │ │ │ │ + ldrteq fp, [r5], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r5], #2528 @ 0x9e0 │ │ │ │ + ldrteq fp, [r5], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r7, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #200 @ 0xc8 │ │ │ │ + ldrteq sp, [r5], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r6, r7, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #720 @ 0x2d0 │ │ │ │ + ldrteq sp, [r5], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r7, r8, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #1904 @ 0x770 │ │ │ │ + ldrteq sp, [r5], #1920 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r5, r6, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #2440 @ 0x988 │ │ │ │ + ldrteq sp, [r5], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #3224 @ 0xc98 │ │ │ │ + ldrteq sp, [r5], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, r7, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r5], #3960 @ 0xf78 │ │ │ │ + ldrteq sp, [r5], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #840 @ 0x348 │ │ │ │ + ldrteq lr, [r5], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #1328 @ 0x530 │ │ │ │ + ldrteq lr, [r5], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r5, r7, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #1984 @ 0x7c0 │ │ │ │ + ldrteq lr, [r5], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r5, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #2568 @ 0xa08 │ │ │ │ + ldrteq lr, [r5], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #3256 @ 0xcb8 │ │ │ │ + ldrteq lr, [r5], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r5], #3936 @ 0xf60 │ │ │ │ + ldrteq lr, [r5], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r5], #224 @ 0xe0 @ │ │ │ │ + ldrteq pc, [r5], #240 @ 0xf0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r5], #720 @ 0x2d0 @ │ │ │ │ + ldrteq pc, [r5], #736 @ 0x2e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r8, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r5], #1760 @ 0x6e0 @ │ │ │ │ + ldrteq pc, [r5], #1776 @ 0x6f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r7, r8, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r6], #3592 @ 0xe08 │ │ │ │ + ldrteq r0, [r6], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #0 │ │ │ │ + ldrteq r1, [r6], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #432 @ 0x1b0 │ │ │ │ + ldrteq r1, [r6], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r8, r9, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #808 @ 0x328 │ │ │ │ + ldrteq r1, [r6], #824 @ 0x338 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #1240 @ 0x4d8 │ │ │ │ + ldrteq r1, [r6], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r6, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #2304 @ 0x900 │ │ │ │ + ldrteq r1, [r6], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r8, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #3256 @ 0xcb8 │ │ │ │ + ldrteq r1, [r6], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r6], #3752 @ 0xea8 │ │ │ │ + ldrteq r1, [r6], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #112 @ 0x70 │ │ │ │ + ldrteq r2, [r6], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r7, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #640 @ 0x280 │ │ │ │ + ldrteq r2, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r6, r7, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #1344 @ 0x540 │ │ │ │ + ldrteq r2, [r6], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r5, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #2400 @ 0x960 │ │ │ │ + ldrteq r2, [r6], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #3248 @ 0xcb0 │ │ │ │ + ldrteq r2, [r6], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r6], #3736 @ 0xe98 │ │ │ │ + ldrteq r2, [r6], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r6, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #640 @ 0x280 │ │ │ │ + ldrteq r3, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r7, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #1440 @ 0x5a0 │ │ │ │ + ldrteq r3, [r6], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r4, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #1904 @ 0x770 │ │ │ │ + ldrteq r3, [r6], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #2744 @ 0xab8 │ │ │ │ + ldrteq r3, [r6], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r5, r6, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #3344 @ 0xd10 │ │ │ │ + ldrteq r3, [r6], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r6], #3752 @ 0xea8 │ │ │ │ + ldrteq r3, [r6], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r6], #200 @ 0xc8 │ │ │ │ + ldrteq r4, [r6], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r6], #648 @ 0x288 │ │ │ │ + ldrteq r4, [r6], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r6, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r6], #1064 @ 0x428 │ │ │ │ + ldrteq r4, [r6], #1080 @ 0x438 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r6], #1544 @ 0x608 │ │ │ │ + ldrteq r4, [r6], #1560 @ 0x618 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r6, r7, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r6], #2536 @ 0x9e8 │ │ │ │ + ldrteq r4, [r6], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r6, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #32 │ │ │ │ + ldrteq r5, [r6], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5, r6, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #1032 @ 0x408 │ │ │ │ + ldrteq r5, [r6], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #1504 @ 0x5e0 │ │ │ │ + ldrteq r5, [r6], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r5, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #2256 @ 0x8d0 │ │ │ │ + ldrteq r5, [r6], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #3048 @ 0xbe8 │ │ │ │ + ldrteq r5, [r6], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r5, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r6], #3624 @ 0xe28 │ │ │ │ + ldrteq r5, [r6], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r6], #120 @ 0x78 │ │ │ │ + ldrteq r6, [r6], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r5, r6, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r6], #2000 @ 0x7d0 │ │ │ │ + ldrteq r6, [r6], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r7, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r6], #2952 @ 0xb88 │ │ │ │ + ldrteq r6, [r6], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r6], #3288 @ 0xcd8 │ │ │ │ + ldrteq r6, [r6], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r6], #3976 @ 0xf88 │ │ │ │ + ldrteq r6, [r6], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r4, r7, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #520 @ 0x208 │ │ │ │ + ldrteq r7, [r6], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #1136 @ 0x470 │ │ │ │ + ldrteq r7, [r6], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r6, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #1744 @ 0x6d0 │ │ │ │ + ldrteq r7, [r6], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #2240 @ 0x8c0 │ │ │ │ + ldrteq r7, [r6], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r5, r6, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #2696 @ 0xa88 │ │ │ │ + ldrteq r7, [r6], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #3248 @ 0xcb0 │ │ │ │ + ldrteq r7, [r6], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r5, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r6], #3792 @ 0xed0 │ │ │ │ + ldrteq r7, [r6], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r6, r7, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #280 @ 0x118 │ │ │ │ + ldrteq r8, [r6], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r5, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #752 @ 0x2f0 │ │ │ │ + ldrteq r8, [r6], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r5, r7, r8, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #1192 @ 0x4a8 │ │ │ │ + ldrteq r8, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #1680 @ 0x690 │ │ │ │ + ldrteq r8, [r6], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r6, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #2408 @ 0x968 │ │ │ │ + ldrteq r8, [r6], #2424 @ 0x978 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #3032 @ 0xbd8 │ │ │ │ + ldrteq r8, [r6], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r6, r7, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #3576 @ 0xdf8 │ │ │ │ + ldrteq r8, [r6], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r6, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r6], #4072 @ 0xfe8 │ │ │ │ + ldrteq r8, [r6], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r4, r5, r6, r7, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r6], #848 @ 0x350 │ │ │ │ + ldrteq r9, [r6], #864 @ 0x360 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r6], #1528 @ 0x5f8 │ │ │ │ + ldrteq r9, [r6], #1544 @ 0x608 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r5, r6, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r6], #2088 @ 0x828 │ │ │ │ + ldrteq r9, [r6], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r8, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r6], #2632 @ 0xa48 │ │ │ │ + ldrteq r9, [r6], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r6], #3192 @ 0xc78 │ │ │ │ + ldrteq r9, [r6], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r7, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r6], #688 @ 0x2b0 │ │ │ │ + ldrteq sl, [r6], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r6, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r6], #3760 @ 0xeb0 │ │ │ │ + ldrteq sl, [r6], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r6], #392 @ 0x188 │ │ │ │ + ldrteq fp, [r6], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r6], #1240 @ 0x4d8 │ │ │ │ + ldrteq fp, [r6], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r6], #2136 @ 0x858 │ │ │ │ + ldrteq fp, [r6], #2152 @ 0x868 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r5, r6, r7, r8, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r6], #2960 @ 0xb90 │ │ │ │ + ldrteq fp, [r6], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r5, r8}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r6], #3608 @ 0xe18 │ │ │ │ + ldrteq fp, [r6], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r6, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #232 @ 0xe8 │ │ │ │ + ldrteq ip, [r6], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #864 @ 0x360 │ │ │ │ + ldrteq ip, [r6], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r6, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #1304 @ 0x518 │ │ │ │ + ldrteq ip, [r6], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, r6, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #1696 @ 0x6a0 │ │ │ │ + ldrteq ip, [r6], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #2360 @ 0x938 │ │ │ │ + ldrteq ip, [r6], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r4, r5, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r6], #4032 @ 0xfc0 │ │ │ │ + ldrteq ip, [r6], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r6, r7, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #448 @ 0x1c0 │ │ │ │ + ldrteq sp, [r6], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #864 @ 0x360 │ │ │ │ + ldrteq sp, [r6], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r4, r6, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #1224 @ 0x4c8 │ │ │ │ + ldrteq sp, [r6], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #1560 @ 0x618 │ │ │ │ + ldrteq sp, [r6], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r6, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #1904 @ 0x770 │ │ │ │ + ldrteq sp, [r6], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r7, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #2280 @ 0x8e8 │ │ │ │ + ldrteq sp, [r6], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #2640 @ 0xa50 │ │ │ │ + ldrteq sp, [r6], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, r7, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #3112 @ 0xc28 │ │ │ │ + ldrteq sp, [r6], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r6, r7, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r6], #3728 @ 0xe90 │ │ │ │ + ldrteq sp, [r6], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r6], #296 @ 0x128 │ │ │ │ + ldrteq lr, [r6], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r4, r5, r6, r7, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r6], #1144 @ 0x478 │ │ │ │ + ldrteq lr, [r6], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r6], #1936 @ 0x790 │ │ │ │ + ldrteq lr, [r6], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r6], #3016 @ 0xbc8 │ │ │ │ + ldrteq lr, [r6], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r6], #3784 @ 0xec8 │ │ │ │ + ldrteq lr, [r6], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #88 @ 0x58 @ │ │ │ │ + ldrteq pc, [r6], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r5, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #512 @ 0x200 @ │ │ │ │ + ldrteq pc, [r6], #528 @ 0x210 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r6, {r3, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #1176 @ 0x498 @ │ │ │ │ + ldrteq pc, [r6], #1192 @ 0x4a8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #1928 @ 0x788 @ │ │ │ │ + ldrteq pc, [r6], #1944 @ 0x798 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sl, {r4, r5, r7, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #2696 @ 0xa88 @ │ │ │ │ + ldrteq pc, [r6], #2712 @ 0xa98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r6], #3600 @ 0xe10 @ │ │ │ │ + ldrteq pc, [r6], #3616 @ 0xe20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r6, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r7], #576 @ 0x240 │ │ │ │ + ldrteq r0, [r7], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r7], #1808 @ 0x710 │ │ │ │ + ldrteq r0, [r7], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r7], #2808 @ 0xaf8 │ │ │ │ + ldrteq r0, [r7], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r6, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r7], #3456 @ 0xd80 │ │ │ │ + ldrteq r0, [r7], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r6, r7, r8, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r7], #72 @ 0x48 │ │ │ │ + ldrteq r1, [r7], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r6, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r7], #776 @ 0x308 │ │ │ │ + ldrteq r1, [r7], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r6, r7, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r7], #1496 @ 0x5d8 │ │ │ │ + ldrteq r1, [r7], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r5, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r7], #2200 @ 0x898 │ │ │ │ + ldrteq r1, [r7], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r7], #4040 @ 0xfc8 │ │ │ │ + ldrteq r1, [r7], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r7], #1104 @ 0x450 │ │ │ │ + ldrteq r2, [r7], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r6, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r7], #2080 @ 0x820 │ │ │ │ + ldrteq r2, [r7], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r7, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r7], #3232 @ 0xca0 │ │ │ │ + ldrteq r2, [r7], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r7], #128 @ 0x80 │ │ │ │ + ldrteq r3, [r7], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r4, r5, r6, r7, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r7], #720 @ 0x2d0 │ │ │ │ + ldrteq r3, [r7], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r4, r5, r7, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r7], #1776 @ 0x6f0 │ │ │ │ + ldrteq r3, [r7], #1792 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r6, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r7], #2544 @ 0x9f0 │ │ │ │ + ldrteq r3, [r7], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r4, r5, r6, r7, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r7], #3368 @ 0xd28 │ │ │ │ + ldrteq r3, [r7], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, r8, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r7], #48 @ 0x30 │ │ │ │ + ldrteq r4, [r7], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r6, r7, r8, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r7], #1000 @ 0x3e8 │ │ │ │ + ldrteq r4, [r7], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r7, r8, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r7], #2360 @ 0x938 │ │ │ │ + ldrteq r4, [r7], #2376 @ 0x948 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r7], #3320 @ 0xcf8 │ │ │ │ + ldrteq r4, [r7], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r4, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #384 @ 0x180 │ │ │ │ + ldrteq r5, [r7], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, r8, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #1376 @ 0x560 │ │ │ │ + ldrteq r5, [r7], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r5, r6, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #2440 @ 0x988 │ │ │ │ + ldrteq r5, [r7], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r5, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #3088 @ 0xc10 │ │ │ │ + ldrteq r5, [r7], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #3504 @ 0xdb0 │ │ │ │ + ldrteq r5, [r7], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r7, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r7], #4040 @ 0xfc8 │ │ │ │ + ldrteq r5, [r7], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r6, r7, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r7], #528 @ 0x210 │ │ │ │ + ldrteq r6, [r7], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r6, r7, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r7], #1344 @ 0x540 │ │ │ │ + ldrteq r6, [r7], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r7], #2304 @ 0x900 │ │ │ │ + ldrteq r6, [r7], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r7], #3216 @ 0xc90 │ │ │ │ + ldrteq r6, [r7], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r6, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r7], #3704 @ 0xe78 │ │ │ │ + ldrteq r6, [r7], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r7], #736 @ 0x2e0 │ │ │ │ + ldrteq r7, [r7], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r7], #1600 @ 0x640 │ │ │ │ + ldrteq r7, [r7], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r7], #2352 @ 0x930 │ │ │ │ + ldrteq r7, [r7], #2368 @ 0x940 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r7], #3072 @ 0xc00 │ │ │ │ + ldrteq r7, [r7], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r7], #4088 @ 0xff8 │ │ │ │ + ldrteq r8, [r7], #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #664 @ 0x298 │ │ │ │ + ldrteq r8, [r7], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r7, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #1216 @ 0x4c0 │ │ │ │ + ldrteq r8, [r7], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r3, r4, r6, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #2024 @ 0x7e8 │ │ │ │ + ldrteq r8, [r7], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #2696 @ 0xa88 │ │ │ │ + ldrteq r8, [r7], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #3200 @ 0xc80 │ │ │ │ + ldrteq r8, [r7], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r7], #4072 @ 0xfe8 │ │ │ │ + ldrteq r8, [r7], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r7], #736 @ 0x2e0 │ │ │ │ + ldrteq r9, [r7], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r7], #1536 @ 0x600 │ │ │ │ + ldrteq r9, [r7], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r7], #2312 @ 0x908 │ │ │ │ + ldrteq r9, [r7], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r6, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r7], #3264 @ 0xcc0 │ │ │ │ + ldrteq r9, [r7], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r5, r7, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r7], #128 @ 0x80 │ │ │ │ + ldrteq sl, [r7], #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r8, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r7], #936 @ 0x3a8 │ │ │ │ + ldrteq sl, [r7], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r6, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r7], #1728 @ 0x6c0 │ │ │ │ + ldrteq sl, [r7], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r7], #3112 @ 0xc28 │ │ │ │ + ldrteq sl, [r7], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #56 @ 0x38 │ │ │ │ + ldrteq fp, [r7], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r7, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #608 @ 0x260 │ │ │ │ + ldrteq fp, [r7], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r6, r7, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #1384 @ 0x568 │ │ │ │ + ldrteq fp, [r7], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r5, r6, r7, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #2128 @ 0x850 │ │ │ │ + ldrteq fp, [r7], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #2864 @ 0xb30 │ │ │ │ + ldrteq fp, [r7], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r7], #3704 @ 0xe78 │ │ │ │ + ldrteq fp, [r7], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r7], #480 @ 0x1e0 │ │ │ │ + ldrteq ip, [r7], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r7, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r7], #1032 @ 0x408 │ │ │ │ + ldrteq ip, [r7], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r7], #1872 @ 0x750 │ │ │ │ + ldrteq ip, [r7], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r7], #2696 @ 0xa88 │ │ │ │ + ldrteq ip, [r7], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r7], #3464 @ 0xd88 │ │ │ │ + ldrteq ip, [r7], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r7], #424 @ 0x1a8 │ │ │ │ + ldrteq sp, [r7], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r7], #1440 @ 0x5a0 │ │ │ │ + ldrteq sp, [r7], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r7, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r7], #2376 @ 0x948 │ │ │ │ + ldrteq sp, [r7], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r5, r6, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r7], #3176 @ 0xc68 │ │ │ │ + ldrteq sp, [r7], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r7], #3856 @ 0xf10 │ │ │ │ + ldrteq sp, [r7], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r6, r7, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r7], #1280 @ 0x500 │ │ │ │ + ldrteq lr, [r7], #1296 @ 0x510 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne fp, {r6, r7, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r7], #2976 @ 0xba0 │ │ │ │ + ldrteq lr, [r7], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r7, r8, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r7], #3920 @ 0xf50 │ │ │ │ + ldrteq lr, [r7], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r3, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r7], #656 @ 0x290 @ │ │ │ │ + ldrteq pc, [r7], #672 @ 0x2a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r7], #1328 @ 0x530 @ │ │ │ │ + ldrteq pc, [r7], #1344 @ 0x540 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r7], #1936 @ 0x790 @ │ │ │ │ + ldrteq pc, [r7], #1952 @ 0x7a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r4, r6, r7, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r7], #2800 @ 0xaf0 @ │ │ │ │ + ldrteq pc, [r7], #2816 @ 0xb00 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r9, {r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r7], #3664 @ 0xe50 @ │ │ │ │ + ldrteq pc, [r7], #3680 @ 0xe60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r8], #760 @ 0x2f8 │ │ │ │ + ldrteq r0, [r8], #776 @ 0x308 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r8], #1528 @ 0x5f8 │ │ │ │ + ldrteq r0, [r8], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r6, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r8], #2456 @ 0x998 │ │ │ │ + ldrteq r0, [r8], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r8], #3256 @ 0xcb8 │ │ │ │ + ldrteq r0, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r6, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #88 @ 0x58 │ │ │ │ + ldrteq r1, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #896 @ 0x380 │ │ │ │ + ldrteq r1, [r8], #912 @ 0x390 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #1448 @ 0x5a8 │ │ │ │ + ldrteq r1, [r8], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r6, r8, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #1912 @ 0x778 │ │ │ │ + ldrteq r1, [r8], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #2448 @ 0x990 │ │ │ │ + ldrteq r1, [r8], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r7, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #2944 @ 0xb80 │ │ │ │ + ldrteq r1, [r8], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r5, r7, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #3504 @ 0xdb0 │ │ │ │ + ldrteq r1, [r8], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r7, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r8], #3920 @ 0xf50 │ │ │ │ + ldrteq r1, [r8], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #568 @ 0x238 │ │ │ │ + ldrteq r2, [r8], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r5, r6, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #1296 @ 0x510 │ │ │ │ + ldrteq r2, [r8], #1312 @ 0x520 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #1840 @ 0x730 │ │ │ │ + ldrteq r2, [r8], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #2384 @ 0x950 │ │ │ │ + ldrteq r2, [r8], #2400 @ 0x960 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #2984 @ 0xba8 │ │ │ │ + ldrteq r2, [r8], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #3464 @ 0xd88 │ │ │ │ + ldrteq r2, [r8], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r7, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r8], #3944 @ 0xf68 │ │ │ │ + ldrteq r2, [r8], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r6, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #408 @ 0x198 │ │ │ │ + ldrteq r3, [r8], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #824 @ 0x338 │ │ │ │ + ldrteq r3, [r8], #840 @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #1272 @ 0x4f8 │ │ │ │ + ldrteq r3, [r8], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r6, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #2344 @ 0x928 │ │ │ │ + ldrteq r3, [r8], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r5, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #3272 @ 0xcc8 │ │ │ │ + ldrteq r3, [r8], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r8], #3760 @ 0xeb0 │ │ │ │ + ldrteq r3, [r8], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r5, r6, r7, r8, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r8], #520 @ 0x208 │ │ │ │ + ldrteq r4, [r8], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r8], #1752 @ 0x6d8 │ │ │ │ + ldrteq r4, [r8], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r8], #2408 @ 0x968 │ │ │ │ + ldrteq r4, [r8], #2424 @ 0x978 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r8, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r8], #3144 @ 0xc48 │ │ │ │ + ldrteq r4, [r8], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r8], #3792 @ 0xed0 │ │ │ │ + ldrteq r4, [r8], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r3, r4, r5, r7, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #384 @ 0x180 │ │ │ │ + ldrteq r5, [r8], #400 @ 0x190 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r6, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #1128 @ 0x468 │ │ │ │ + ldrteq r5, [r8], #1144 @ 0x478 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #1712 @ 0x6b0 │ │ │ │ + ldrteq r5, [r8], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #2216 @ 0x8a8 │ │ │ │ + ldrteq r5, [r8], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r4, r7, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #2632 @ 0xa48 │ │ │ │ + ldrteq r5, [r8], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r6, r8, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #3152 @ 0xc50 │ │ │ │ + ldrteq r5, [r8], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, r6, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r8], #3640 @ 0xe38 │ │ │ │ + ldrteq r5, [r8], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #112 @ 0x70 │ │ │ │ + ldrteq r6, [r8], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #704 @ 0x2c0 │ │ │ │ + ldrteq r6, [r8], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #1152 @ 0x480 │ │ │ │ + ldrteq r6, [r8], #1168 @ 0x490 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r5, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #1664 @ 0x680 │ │ │ │ + ldrteq r6, [r8], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r4, r7, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #2240 @ 0x8c0 │ │ │ │ + ldrteq r6, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r5, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #2688 @ 0xa80 │ │ │ │ + ldrteq r6, [r8], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r7, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #3312 @ 0xcf0 │ │ │ │ + ldrteq r6, [r8], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r8, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r8], #3840 @ 0xf00 │ │ │ │ + ldrteq r6, [r8], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r7, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #328 @ 0x148 │ │ │ │ + ldrteq r7, [r8], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r6, r7, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #808 @ 0x328 │ │ │ │ + ldrteq r7, [r8], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r6, r7, r8, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #1224 @ 0x4c8 │ │ │ │ + ldrteq r7, [r8], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #1864 @ 0x748 │ │ │ │ + ldrteq r7, [r8], #1880 @ 0x758 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r5, r7, r8, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #2608 @ 0xa30 │ │ │ │ + ldrteq r7, [r8], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r7, r8, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #3296 @ 0xce0 │ │ │ │ + ldrteq r7, [r8], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r7, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r8], #3752 @ 0xea8 │ │ │ │ + ldrteq r7, [r8], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r5, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #208 @ 0xd0 │ │ │ │ + ldrteq r8, [r8], #224 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r6, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #808 @ 0x328 │ │ │ │ + ldrteq r8, [r8], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r6, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #1224 @ 0x4c8 │ │ │ │ + ldrteq r8, [r8], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #1600 @ 0x640 │ │ │ │ + ldrteq r8, [r8], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r6, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #2040 @ 0x7f8 │ │ │ │ + ldrteq r8, [r8], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r6, r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #2496 @ 0x9c0 │ │ │ │ + ldrteq r8, [r8], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r6, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #3048 @ 0xbe8 │ │ │ │ + ldrteq r8, [r8], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r8], #3520 @ 0xdc0 │ │ │ │ + ldrteq r8, [r8], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r3, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #152 @ 0x98 │ │ │ │ + ldrteq r9, [r8], #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r6, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #744 @ 0x2e8 │ │ │ │ + ldrteq r9, [r8], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #1232 @ 0x4d0 │ │ │ │ + ldrteq r9, [r8], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r7, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #1704 @ 0x6a8 │ │ │ │ + ldrteq r9, [r8], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r8, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #2400 @ 0x960 │ │ │ │ + ldrteq r9, [r8], #2416 @ 0x970 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #3000 @ 0xbb8 │ │ │ │ + ldrteq r9, [r8], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r8], #3512 @ 0xdb8 │ │ │ │ + ldrteq r9, [r8], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #40 @ 0x28 │ │ │ │ + ldrteq sl, [r8], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r4, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #896 @ 0x380 │ │ │ │ + ldrteq sl, [r8], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r6, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #1400 @ 0x578 │ │ │ │ + ldrteq sl, [r8], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r6, r7, r8}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #2000 @ 0x7d0 │ │ │ │ + ldrteq sl, [r8], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #2664 @ 0xa68 │ │ │ │ + ldrteq sl, [r8], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r6, r8, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r8], #3296 @ 0xce0 │ │ │ │ + ldrteq sl, [r8], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r6, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #256 @ 0x100 │ │ │ │ + ldrteq fp, [r8], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #1048 @ 0x418 │ │ │ │ + ldrteq fp, [r8], #1064 @ 0x428 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, r7, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #1576 @ 0x628 │ │ │ │ + ldrteq fp, [r8], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r6, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #1952 @ 0x7a0 │ │ │ │ + ldrteq fp, [r8], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #2360 @ 0x938 │ │ │ │ + ldrteq fp, [r8], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #3008 @ 0xbc0 │ │ │ │ + ldrteq fp, [r8], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r7, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r8], #3584 @ 0xe00 │ │ │ │ + ldrteq fp, [r8], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #8 │ │ │ │ + ldrteq ip, [r8], #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #536 @ 0x218 │ │ │ │ + ldrteq ip, [r8], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r3, r6, r7, r8, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #1056 @ 0x420 │ │ │ │ + ldrteq ip, [r8], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r7, r8, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #1552 @ 0x610 │ │ │ │ + ldrteq ip, [r8], #1568 @ 0x620 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r7, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #2112 @ 0x840 │ │ │ │ + ldrteq ip, [r8], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #2712 @ 0xa98 │ │ │ │ + ldrteq ip, [r8], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #3256 @ 0xcb8 │ │ │ │ + ldrteq ip, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #3624 @ 0xe28 │ │ │ │ + ldrteq ip, [r8], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r8], #4008 @ 0xfa8 │ │ │ │ + ldrteq ip, [r8], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, r6, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #280 @ 0x118 │ │ │ │ + ldrteq sp, [r8], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r4, r5, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #752 @ 0x2f0 │ │ │ │ + ldrteq sp, [r8], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2, {r4, r6, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #1360 @ 0x550 │ │ │ │ + ldrteq sp, [r8], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sl, {r3, r6, r7, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #1896 @ 0x768 │ │ │ │ + ldrteq sp, [r8], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #2576 @ 0xa10 │ │ │ │ + ldrteq sp, [r8], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r6, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #3240 @ 0xca8 │ │ │ │ + ldrteq sp, [r8], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r6, r7, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r8], #3808 @ 0xee0 │ │ │ │ + ldrteq sp, [r8], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r6, r7, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #496 @ 0x1f0 │ │ │ │ + ldrteq lr, [r8], #512 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #1216 @ 0x4c0 │ │ │ │ + ldrteq lr, [r8], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r2, r6, r8, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #1656 @ 0x678 │ │ │ │ + ldrteq lr, [r8], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #2120 @ 0x848 │ │ │ │ + ldrteq lr, [r8], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r7, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #2688 @ 0xa80 │ │ │ │ + ldrteq lr, [r8], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r5, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #3144 @ 0xc48 │ │ │ │ + ldrteq lr, [r8], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #3520 @ 0xdc0 │ │ │ │ + ldrteq lr, [r8], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r6, r7, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r8], #3984 @ 0xf90 │ │ │ │ + ldrteq lr, [r8], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r6, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r8], #392 @ 0x188 @ │ │ │ │ + ldrteq pc, [r8], #408 @ 0x198 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r8], #840 @ 0x348 @ │ │ │ │ + ldrteq pc, [r8], #856 @ 0x358 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r6, r7, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r8], #1256 @ 0x4e8 @ │ │ │ │ + ldrteq pc, [r8], #1272 @ 0x4f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r5, r6, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r8], #2088 @ 0x828 @ │ │ │ │ + ldrteq pc, [r8], #2104 @ 0x838 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r4, r5, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [r9], #472 @ 0x1d8 │ │ │ │ + ldrteq r0, [r9], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, r6, r7, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r9], #688 @ 0x2b0 │ │ │ │ + ldrteq r1, [r9], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r5, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r9], #2152 @ 0x868 │ │ │ │ + ldrteq r1, [r9], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne sl, {r4, r5, r6, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [r9], #3456 @ 0xd80 │ │ │ │ + ldrteq r1, [r9], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r3, r5, r6, r7, r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r9], #2928 @ 0xb70 │ │ │ │ + ldrteq r2, [r9], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r6, r7, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [r9], #4016 @ 0xfb0 │ │ │ │ + ldrteq r2, [r9], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, r8, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r9], #792 @ 0x318 │ │ │ │ + ldrteq r3, [r9], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r9], #1328 @ 0x530 │ │ │ │ + ldrteq r3, [r9], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r6, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r9], #1888 @ 0x760 │ │ │ │ + ldrteq r3, [r9], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r9], #2560 @ 0xa00 │ │ │ │ + ldrteq r3, [r9], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r3, r5, r7, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [r9], #3144 @ 0xc48 │ │ │ │ + ldrteq r3, [r9], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r5, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r4, [r9], #536 @ 0x218 │ │ │ │ + ldrteq r4, [r9], #552 @ 0x228 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r2, {r2, r3, r4, r5, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r9], #48 @ 0x30 │ │ │ │ + ldrteq r5, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r4, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r9], #1600 @ 0x640 │ │ │ │ + ldrteq r5, [r9], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r9], #2992 @ 0xbb0 │ │ │ │ + ldrteq r5, [r9], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r5, [r9], #3640 @ 0xe38 │ │ │ │ + ldrteq r5, [r9], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r5, r6, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #0 │ │ │ │ + ldrteq r6, [r9], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #456 @ 0x1c8 │ │ │ │ + ldrteq r6, [r9], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r5, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #1008 @ 0x3f0 │ │ │ │ + ldrteq r6, [r9], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #1776 @ 0x6f0 │ │ │ │ + ldrteq r6, [r9], #1792 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r5, r6, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #2392 @ 0x958 │ │ │ │ + ldrteq r6, [r9], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #2768 @ 0xad0 │ │ │ │ + ldrteq r6, [r9], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r7, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r6, [r9], #3248 @ 0xcb0 │ │ │ │ + ldrteq r6, [r9], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r5, {r5, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #360 @ 0x168 │ │ │ │ + ldrteq r7, [r9], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r4, {r5, r6, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #1368 @ 0x558 │ │ │ │ + ldrteq r7, [r9], #1384 @ 0x568 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r4, {r2, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #1744 @ 0x6d0 │ │ │ │ + ldrteq r7, [r9], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r8, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #2744 @ 0xab8 │ │ │ │ + ldrteq r7, [r9], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r4, {r2, r5, r7, r8, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #3448 @ 0xd78 │ │ │ │ + ldrteq r7, [r9], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r5, r6, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r7, [r9], #3856 @ 0xf10 │ │ │ │ + ldrteq r7, [r9], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r9], #536 @ 0x218 │ │ │ │ + ldrteq r8, [r9], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r9], #1136 @ 0x470 │ │ │ │ + ldrteq r8, [r9], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r9], #1504 @ 0x5e0 │ │ │ │ + ldrteq r8, [r9], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r4, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r9], #2656 @ 0xa60 │ │ │ │ + ldrteq r8, [r9], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r6, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r8, [r9], #3848 @ 0xf08 │ │ │ │ + ldrteq r8, [r9], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5, {r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r9], #328 @ 0x148 │ │ │ │ + ldrteq r9, [r9], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5, {r3, r5, r6, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r9], #1624 @ 0x658 │ │ │ │ + ldrteq r9, [r9], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r9], #2880 @ 0xb40 │ │ │ │ + ldrteq r9, [r9], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r7, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r9, [r9], #3544 @ 0xdd8 │ │ │ │ + ldrteq r9, [r9], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r5, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r9], #416 @ 0x1a0 │ │ │ │ + ldrteq sl, [r9], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r6, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r9], #1336 @ 0x538 │ │ │ │ + ldrteq sl, [r9], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sl, [r9], #3408 @ 0xd50 │ │ │ │ + ldrteq sl, [r9], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sl, {r5, r7, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r9], #752 @ 0x2f0 │ │ │ │ + ldrteq fp, [r9], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r9], #1784 @ 0x6f8 │ │ │ │ + ldrteq fp, [r9], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r9], #2648 @ 0xa58 │ │ │ │ + ldrteq fp, [r9], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r6, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq fp, [r9], #3264 @ 0xcc0 │ │ │ │ + ldrteq fp, [r9], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r9, {r2, r4, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #152 @ 0x98 │ │ │ │ + ldrteq ip, [r9], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #696 @ 0x2b8 │ │ │ │ + ldrteq ip, [r9], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r4, r5, r6, r7, r8, r9, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #1032 @ 0x408 │ │ │ │ + ldrteq ip, [r9], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r6, r7, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #1384 @ 0x568 │ │ │ │ + ldrteq ip, [r9], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r5, r6, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #1688 @ 0x698 │ │ │ │ + ldrteq ip, [r9], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r5, r6, r7, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #2384 @ 0x950 │ │ │ │ + ldrteq ip, [r9], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r2, r3, r4, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #2936 @ 0xb78 │ │ │ │ + ldrteq ip, [r9], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r2, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #3344 @ 0xd10 │ │ │ │ + ldrteq ip, [r9], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq ip, [r9], #3872 @ 0xf20 │ │ │ │ + ldrteq ip, [r9], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r8, {r5, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r9], #544 @ 0x220 │ │ │ │ + ldrteq sp, [r9], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r5, r6, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r9], #1576 @ 0x628 │ │ │ │ + ldrteq sp, [r9], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r3, r4, r5, r6, r7, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r9], #2392 @ 0x958 │ │ │ │ + ldrteq sp, [r9], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r6, {r2, r3, r6, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq sp, [r9], #3208 @ 0xc88 │ │ │ │ + ldrteq sp, [r9], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r5, {r2, r5, r7, r8, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r9], #1528 @ 0x5f8 │ │ │ │ + ldrteq lr, [r9], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r5, r7, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r9], #2384 @ 0x950 │ │ │ │ + ldrteq lr, [r9], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq lr, [r9], #3208 @ 0xc88 │ │ │ │ + ldrteq lr, [r9], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r6, r7, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r9], #2304 @ 0x900 @ │ │ │ │ + ldrteq pc, [r9], #2320 @ 0x910 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r3, r5, r6, r7, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq pc, [r9], #3304 @ 0xce8 @ │ │ │ │ + ldrteq pc, [r9], #3320 @ 0xcf8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #192 @ 0xc0 │ │ │ │ + ldrteq r0, [sl], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r4, {r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #1112 @ 0x458 │ │ │ │ + ldrteq r0, [sl], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r4, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #2152 @ 0x868 │ │ │ │ + ldrteq r0, [sl], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r5, r6, r7, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #2728 @ 0xaa8 │ │ │ │ + ldrteq r0, [sl], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r7, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #3264 @ 0xcc0 │ │ │ │ + ldrteq r0, [sl], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r4, r5, r6, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r0, [sl], #3744 @ 0xea0 │ │ │ │ + ldrteq r0, [sl], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r4, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #160 @ 0xa0 │ │ │ │ + ldrteq r1, [sl], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r3, r4, r5, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #664 @ 0x298 │ │ │ │ + ldrteq r1, [sl], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r2, r3, r5, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #1072 @ 0x430 │ │ │ │ + ldrteq r1, [sl], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r9, {r5, r7, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #1464 @ 0x5b8 │ │ │ │ + ldrteq r1, [sl], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r2, r4, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #1960 @ 0x7a8 │ │ │ │ + ldrteq r1, [sl], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r7, {r3, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #2424 @ 0x978 │ │ │ │ + ldrteq r1, [sl], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r4, {r7, r8, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #2864 @ 0xb30 │ │ │ │ + ldrteq r1, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r4, {r4, r5, r7, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r1, [sl], #3992 @ 0xf98 │ │ │ │ + ldrteq r1, [sl], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r6, r7, r8, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #608 @ 0x260 │ │ │ │ + ldrteq r2, [sl], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r7, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #1224 @ 0x4c8 │ │ │ │ + ldrteq r2, [sl], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #1680 @ 0x690 │ │ │ │ + ldrteq r2, [sl], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r5, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #2080 @ 0x820 │ │ │ │ + ldrteq r2, [sl], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1, {r2, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #2848 @ 0xb20 │ │ │ │ + ldrteq r2, [sl], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r8, {r4, r6, r7, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #3448 @ 0xd78 │ │ │ │ + ldrteq r2, [sl], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1, {r3, r5, r7, r8, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r2, [sl], #3752 @ 0xea8 │ │ │ │ + ldrteq r2, [sl], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1, {r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - ldrteq r3, [sl], #64 @ 0x40 │ │ │ │ + ldrteq r3, [sl], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010837b0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andmi r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, r7, r3 │ │ │ │ andgt r0, r0, r9, asr #32 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ - ldrteq r7, [sl], #1712 @ 0x6b0 │ │ │ │ + ldrteq r7, [sl], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r7, r3 │ │ │ │ andgt r0, r0, r9, asr #32 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ - ldrteq r7, [sl], #1728 @ 0x6c0 │ │ │ │ + ldrteq r7, [sl], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -169958,45 +169958,45 @@ │ │ │ │ andhi r0, r0, r9, lsl r0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r3, r4, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r7, [sl], #2704 @ 0xa90 │ │ │ │ + ldrteq r7, [sl], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r5, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r8, [sl], #1440 @ 0x5a0 │ │ │ │ + ldrteq r8, [sl], #1456 @ 0x5b0 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r5, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq sl, [sl], #504 @ 0x1f8 │ │ │ │ + ldrteq sl, [sl], #520 @ 0x208 │ │ │ │ andeq r4, r4, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne fp, {r6, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq fp, [sl], #3648 @ 0xe40 │ │ │ │ + ldrteq fp, [sl], #3664 @ 0xe50 │ │ │ │ andeq r1, r1, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r6, r7, sl}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq sp, [sl], #512 @ 0x200 │ │ │ │ + ldrteq sp, [sl], #528 @ 0x210 │ │ │ │ andeq r1, r1, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq sp, [sl], #3320 @ 0xcf8 │ │ │ │ + ldrteq sp, [sl], #3336 @ 0xd08 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170018,130 +170018,130 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ msrmi SPSR_sxc, #180, 14 @ 0x2d00000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r3, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq lr, [sl], #296 @ 0x128 │ │ │ │ + ldrteq lr, [sl], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne fp, {r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq lr, [sl], #2024 @ 0x7e8 │ │ │ │ + ldrteq lr, [sl], #2040 @ 0x7f8 │ │ │ │ andeq r1, r1, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r6, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq lr, [sl], #2432 @ 0x980 │ │ │ │ + ldrteq lr, [sl], #2448 @ 0x990 │ │ │ │ andeq r4, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq lr, [sl], #2824 @ 0xb08 │ │ │ │ + ldrteq lr, [sl], #2840 @ 0xb18 │ │ │ │ andeq r1, r1, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r2, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq lr, [sl], #3784 @ 0xec8 │ │ │ │ + ldrteq lr, [sl], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r6, r8, r9}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq pc, [sl], #648 @ 0x288 @ │ │ │ │ + ldrteq pc, [sl], #664 @ 0x298 @ │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq pc, [sl], #1208 @ 0x4b8 @ │ │ │ │ + ldrteq pc, [sl], #1224 @ 0x4c8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq pc, [sl], #2040 @ 0x7f8 @ │ │ │ │ + ldrteq pc, [sl], #2056 @ 0x808 @ │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq pc, [sl], #2840 @ 0xb18 @ │ │ │ │ + ldrteq pc, [sl], #2856 @ 0xb28 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r4, r6, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq pc, [sl], #3640 @ 0xe38 @ │ │ │ │ + ldrteq pc, [sl], #3656 @ 0xe48 @ │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r4, r6, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #8 │ │ │ │ + ldrteq r0, [fp], #24 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #840 @ 0x348 │ │ │ │ + ldrteq r0, [fp], #856 @ 0x358 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r6, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #1488 @ 0x5d0 │ │ │ │ + ldrteq r0, [fp], #1504 @ 0x5e0 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r3, r4, r7, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #2120 @ 0x848 │ │ │ │ + ldrteq r0, [fp], #2136 @ 0x858 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r6, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #2984 @ 0xba8 │ │ │ │ + ldrteq r0, [fp], #3000 @ 0xbb8 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne fp, {r2, r4, r7, r8, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r0, [fp], #3816 @ 0xee8 │ │ │ │ + ldrteq r0, [fp], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r7, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, lsr #12 │ │ │ │ - ldrteq r1, [fp], #712 @ 0x2c8 │ │ │ │ + ldrteq r1, [fp], #728 @ 0x2d8 │ │ │ │ andeq r4, r4, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, sl, r3 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msrmi SPSR_f, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r8, -r8] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrteq r1, [fp], #2728 @ 0xaa8 │ │ │ │ + ldrteq r1, [fp], #2744 @ 0xab8 │ │ │ │ msrmi SPSR_f, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrteq r1, [fp], #2744 @ 0xab8 │ │ │ │ + ldrteq r1, [fp], #2760 @ 0xac8 │ │ │ │ cmnmi r9, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ andgt r0, r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170162,478 +170162,478 @@ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andlt r0, r0, ip, lsl r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r5, r6, r7, r8, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [fp], #3808 @ 0xee0 │ │ │ │ + ldrteq r1, [fp], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r6, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r2, [fp], #752 @ 0x2f0 │ │ │ │ + ldrteq r2, [fp], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r7, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r2, [fp], #1520 @ 0x5f0 │ │ │ │ + ldrteq r2, [fp], #1536 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r8, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r2, [fp], #2040 @ 0x7f8 │ │ │ │ + ldrteq r2, [fp], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r6, r8, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r2, [fp], #2560 @ 0xa00 │ │ │ │ + ldrteq r2, [fp], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r3, [fp], #256 @ 0x100 │ │ │ │ + ldrteq r3, [fp], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r3, [fp], #1624 @ 0x658 │ │ │ │ + ldrteq r3, [fp], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r7, r8, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r3, [fp], #3656 @ 0xe48 │ │ │ │ + ldrteq r3, [fp], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r5, [fp], #40 @ 0x28 │ │ │ │ + ldrteq r5, [fp], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r7, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r5, [fp], #1720 @ 0x6b8 │ │ │ │ + ldrteq r5, [fp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r5, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r5, [fp], #3640 @ 0xe38 │ │ │ │ + ldrteq r5, [fp], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r6, [fp], #920 @ 0x398 │ │ │ │ + ldrteq r6, [fp], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r6, r7, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r6, [fp], #1520 @ 0x5f0 │ │ │ │ + ldrteq r6, [fp], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r5, r7, r8, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r7, [fp], #352 @ 0x160 │ │ │ │ + ldrteq r7, [fp], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r5, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r7, [fp], #1160 @ 0x488 │ │ │ │ + ldrteq r7, [fp], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r6, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r7, [fp], #2360 @ 0x938 │ │ │ │ + ldrteq r7, [fp], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r7, [fp], #2760 @ 0xac8 │ │ │ │ + ldrteq r7, [fp], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r6, r7, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r7, [fp], #3512 @ 0xdb8 │ │ │ │ + ldrteq r7, [fp], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #256 @ 0x100 │ │ │ │ + ldrteq r8, [fp], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r5, r6, r8, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #872 @ 0x368 │ │ │ │ + ldrteq r8, [fp], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #1384 @ 0x568 │ │ │ │ + ldrteq r8, [fp], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r7, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #1840 @ 0x730 │ │ │ │ + ldrteq r8, [fp], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r7, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #2528 @ 0x9e0 │ │ │ │ + ldrteq r8, [fp], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r5, r7, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r8, [fp], #3160 @ 0xc58 │ │ │ │ + ldrteq r8, [fp], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r8, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #264 @ 0x108 │ │ │ │ + ldrteq r9, [fp], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r6, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #944 @ 0x3b0 │ │ │ │ + ldrteq r9, [fp], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #1368 @ 0x558 │ │ │ │ + ldrteq r9, [fp], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r5, r6, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #1848 @ 0x738 │ │ │ │ + ldrteq r9, [fp], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r7, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #2328 @ 0x918 │ │ │ │ + ldrteq r9, [fp], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r6, r7, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #2808 @ 0xaf8 │ │ │ │ + ldrteq r9, [fp], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #3200 @ 0xc80 │ │ │ │ + ldrteq r9, [fp], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #3560 @ 0xde8 │ │ │ │ + ldrteq r9, [fp], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r6, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r9, [fp], #3952 @ 0xf70 │ │ │ │ + ldrteq r9, [fp], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sl, [fp], #288 @ 0x120 │ │ │ │ + ldrteq sl, [fp], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r5, r6, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sl, [fp], #928 @ 0x3a0 │ │ │ │ + ldrteq sl, [fp], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r6, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sl, [fp], #1408 @ 0x580 │ │ │ │ + ldrteq sl, [fp], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sl, [fp], #1976 @ 0x7b8 │ │ │ │ + ldrteq sl, [fp], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sl, [fp], #2864 @ 0xb30 │ │ │ │ + ldrteq sl, [fp], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r6, r7, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq fp, [fp], #176 @ 0xb0 │ │ │ │ + ldrteq fp, [fp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq fp, [fp], #1000 @ 0x3e8 │ │ │ │ + ldrteq fp, [fp], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq fp, [fp], #1736 @ 0x6c8 │ │ │ │ + ldrteq fp, [fp], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq fp, [fp], #2624 @ 0xa40 │ │ │ │ + ldrteq fp, [fp], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r6, r7, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq fp, [fp], #4032 @ 0xfc0 │ │ │ │ + ldrteq fp, [fp], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r6, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #832 @ 0x340 │ │ │ │ + ldrteq ip, [fp], #848 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #1288 @ 0x508 │ │ │ │ + ldrteq ip, [fp], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r5, r6, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #1768 @ 0x6e8 │ │ │ │ + ldrteq ip, [fp], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r5, r6, r7, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #2376 @ 0x948 │ │ │ │ + ldrteq ip, [fp], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r8, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #2960 @ 0xb90 │ │ │ │ + ldrteq ip, [fp], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq ip, [fp], #4056 @ 0xfd8 │ │ │ │ + ldrteq ip, [fp], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r6, r7, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #712 @ 0x2c8 │ │ │ │ + ldrteq sp, [fp], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #1144 @ 0x478 │ │ │ │ + ldrteq sp, [fp], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r6, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #1544 @ 0x608 │ │ │ │ + ldrteq sp, [fp], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r7, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #1960 @ 0x7a8 │ │ │ │ + ldrteq sp, [fp], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r7, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #2424 @ 0x978 │ │ │ │ + ldrteq sp, [fp], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r6, r7, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq sp, [fp], #3128 @ 0xc38 │ │ │ │ + ldrteq sp, [fp], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r6, r7, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq lr, [fp], #1224 @ 0x4c8 │ │ │ │ + ldrteq lr, [fp], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #344 @ 0x158 @ │ │ │ │ + ldrteq pc, [fp], #360 @ 0x168 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r6, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #1104 @ 0x450 @ │ │ │ │ + ldrteq pc, [fp], #1120 @ 0x460 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r6, r7, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #2088 @ 0x828 @ │ │ │ │ + ldrteq pc, [fp], #2104 @ 0x838 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r6, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #2720 @ 0xaa0 @ │ │ │ │ + ldrteq pc, [fp], #2736 @ 0xab0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #3344 @ 0xd10 @ │ │ │ │ + ldrteq pc, [fp], #3360 @ 0xd20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r6, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq pc, [fp], #3832 @ 0xef8 @ │ │ │ │ + ldrteq pc, [fp], #3848 @ 0xf08 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #176 @ 0xb0 │ │ │ │ + ldrteq r0, [ip], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r6, r7, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #576 @ 0x240 │ │ │ │ + ldrteq r0, [ip], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #960 @ 0x3c0 │ │ │ │ + ldrteq r0, [ip], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r7, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #1344 @ 0x540 │ │ │ │ + ldrteq r0, [ip], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #1728 @ 0x6c0 │ │ │ │ + ldrteq r0, [ip], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r5, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r0, [ip], #3464 @ 0xd88 │ │ │ │ + ldrteq r0, [ip], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r6, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #168 @ 0xa8 │ │ │ │ + ldrteq r1, [ip], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #608 @ 0x260 │ │ │ │ + ldrteq r1, [ip], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r6, r7, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #1104 @ 0x450 │ │ │ │ + ldrteq r1, [ip], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #1472 @ 0x5c0 │ │ │ │ + ldrteq r1, [ip], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #1776 @ 0x6f0 │ │ │ │ + ldrteq r1, [ip], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #2080 @ 0x820 │ │ │ │ + ldrteq r1, [ip], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - ldrteq r1, [ip], #2560 @ 0xa00 │ │ │ │ + ldrteq r1, [ip], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01084290 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ eorseq r0, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r8, r2, r4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - ldrteq r2, [ip], #480 @ 0x1e0 │ │ │ │ + ldrteq r2, [ip], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r0, r2, r4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - ldrteq r2, [ip], #496 @ 0x1f0 │ │ │ │ + ldrteq r2, [ip], #512 @ 0x200 │ │ │ │ andeq r0, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170654,598 +170654,598 @@ │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r4, fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r5, r6, r7, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [ip], #3488 @ 0xda0 │ │ │ │ + ldrteq r2, [ip], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #648 @ 0x288 │ │ │ │ + ldrteq r3, [ip], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r6, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #1464 @ 0x5b8 │ │ │ │ + ldrteq r3, [ip], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r6, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #2104 @ 0x838 │ │ │ │ + ldrteq r3, [ip], #2120 @ 0x848 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r5, r7, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #2808 @ 0xaf8 │ │ │ │ + ldrteq r3, [ip], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r6, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #3352 @ 0xd18 │ │ │ │ + ldrteq r3, [ip], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r5, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [ip], #3896 @ 0xf38 │ │ │ │ + ldrteq r3, [ip], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r5, r7, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [ip], #3288 @ 0xcd8 │ │ │ │ + ldrteq r4, [ip], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r6, r7, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [ip], #1976 @ 0x7b8 │ │ │ │ + ldrteq r5, [ip], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r6, r7, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [ip], #3512 @ 0xdb8 │ │ │ │ + ldrteq r5, [ip], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r8, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [ip], #136 @ 0x88 │ │ │ │ + ldrteq r6, [ip], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r6, ip}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [ip], #2040 @ 0x7f8 │ │ │ │ + ldrteq r6, [ip], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r5, r6, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [ip], #3456 @ 0xd80 │ │ │ │ + ldrteq r6, [ip], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r4, sl, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [ip], #4008 @ 0xfa8 │ │ │ │ + ldrteq r6, [ip], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #472 @ 0x1d8 │ │ │ │ + ldrteq r7, [ip], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r6, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #1000 @ 0x3e8 │ │ │ │ + ldrteq r7, [ip], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r5, r6, r7, r8, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #1672 @ 0x688 │ │ │ │ + ldrteq r7, [ip], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r5, r6, r7, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #2184 @ 0x888 │ │ │ │ + ldrteq r7, [ip], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r7, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #2592 @ 0xa20 │ │ │ │ + ldrteq r7, [ip], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r6, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #3304 @ 0xce8 │ │ │ │ + ldrteq r7, [ip], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r7, [ip], #3856 @ 0xf10 │ │ │ │ + ldrteq r7, [ip], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r5, r6, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #256 @ 0x100 │ │ │ │ + ldrteq r8, [ip], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r7, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #1288 @ 0x508 │ │ │ │ + ldrteq r8, [ip], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #2064 @ 0x810 │ │ │ │ + ldrteq r8, [ip], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #2552 @ 0x9f8 │ │ │ │ + ldrteq r8, [ip], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r5, r7, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #3184 @ 0xc70 │ │ │ │ + ldrteq r8, [ip], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #3704 @ 0xe78 │ │ │ │ + ldrteq r8, [ip], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r5, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r8, [ip], #4072 @ 0xfe8 │ │ │ │ + ldrteq r8, [ip], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r9, [ip], #344 @ 0x158 │ │ │ │ + ldrteq r9, [ip], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r7, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r9, [ip], #792 @ 0x318 │ │ │ │ + ldrteq r9, [ip], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r9, [ip], #1504 @ 0x5e0 │ │ │ │ + ldrteq r9, [ip], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r9, [ip], #2208 @ 0x8a0 │ │ │ │ + ldrteq r9, [ip], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r5, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r9, [ip], #3248 @ 0xcb0 │ │ │ │ + ldrteq r9, [ip], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sl, [ip], #448 @ 0x1c0 │ │ │ │ + ldrteq sl, [ip], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r6, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sl, [ip], #1608 @ 0x648 │ │ │ │ + ldrteq sl, [ip], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r6, r7, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sl, [ip], #2312 @ 0x908 │ │ │ │ + ldrteq sl, [ip], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r5, r6, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sl, [ip], #2800 @ 0xaf0 │ │ │ │ + ldrteq sl, [ip], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r7, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sl, [ip], #3528 @ 0xdc8 │ │ │ │ + ldrteq sl, [ip], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r6, r8, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq fp, [ip], #904 @ 0x388 │ │ │ │ + ldrteq fp, [ip], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r7, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq fp, [ip], #1960 @ 0x7a8 │ │ │ │ + ldrteq fp, [ip], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq fp, [ip], #2776 @ 0xad8 │ │ │ │ + ldrteq fp, [ip], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r5, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq fp, [ip], #3544 @ 0xdd8 │ │ │ │ + ldrteq fp, [ip], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r7, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq fp, [ip], #4080 @ 0xff0 │ │ │ │ + ldrteq ip, [ip], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq ip, [ip], #608 @ 0x260 │ │ │ │ + ldrteq ip, [ip], #624 @ 0x270 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r7, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq ip, [ip], #1240 @ 0x4d8 │ │ │ │ + ldrteq ip, [ip], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r8, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq ip, [ip], #3448 @ 0xd78 │ │ │ │ + ldrteq ip, [ip], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sp, [ip], #840 @ 0x348 │ │ │ │ + ldrteq sp, [ip], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r7, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sp, [ip], #1856 @ 0x740 │ │ │ │ + ldrteq sp, [ip], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r6, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq sp, [ip], #2928 @ 0xb70 │ │ │ │ + ldrteq sp, [ip], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq lr, [ip], #152 @ 0x98 │ │ │ │ + ldrteq lr, [ip], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq lr, [ip], #1256 @ 0x4e8 │ │ │ │ + ldrteq lr, [ip], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq lr, [ip], #1808 @ 0x710 │ │ │ │ + ldrteq lr, [ip], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq lr, [ip], #2928 @ 0xb70 │ │ │ │ + ldrteq lr, [ip], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq pc, [ip], #176 @ 0xb0 @ │ │ │ │ + ldrteq pc, [ip], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq pc, [ip], #1608 @ 0x648 @ │ │ │ │ + ldrteq pc, [ip], #1624 @ 0x658 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r5, r6, r9, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq pc, [ip], #2504 @ 0x9c8 @ │ │ │ │ + ldrteq pc, [ip], #2520 @ 0x9d8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r5, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq pc, [ip], #3664 @ 0xe50 @ │ │ │ │ + ldrteq pc, [ip], #3680 @ 0xe60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r6, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r0, [sp], #728 @ 0x2d8 │ │ │ │ + ldrteq r0, [sp], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, r6, r7, r8, r9}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r0, [sp], #1616 @ 0x650 │ │ │ │ + ldrteq r0, [sp], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r6, r7, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r0, [sp], #3504 @ 0xdb0 │ │ │ │ + ldrteq r0, [sp], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r7, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r1, [sp], #520 @ 0x208 │ │ │ │ + ldrteq r1, [sp], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r7, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r1, [sp], #1856 @ 0x740 │ │ │ │ + ldrteq r1, [sp], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r6, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r1, [sp], #2680 @ 0xa78 │ │ │ │ + ldrteq r1, [sp], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r6, r7, r8, sl}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r1, [sp], #3216 @ 0xc90 │ │ │ │ + ldrteq r1, [sp], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r6, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [sp], #80 @ 0x50 │ │ │ │ + ldrteq r2, [sp], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [sp], #1056 @ 0x420 │ │ │ │ + ldrteq r2, [sp], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r5, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [sp], #2248 @ 0x8c8 │ │ │ │ + ldrteq r2, [sp], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [sp], #3344 @ 0xd10 │ │ │ │ + ldrteq r2, [sp], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r4, r7, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r2, [sp], #4088 @ 0xff8 │ │ │ │ + ldrteq r3, [sp], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [sp], #600 @ 0x258 │ │ │ │ + ldrteq r3, [sp], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [sp], #1296 @ 0x510 │ │ │ │ + ldrteq r3, [sp], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [sp], #2160 @ 0x870 │ │ │ │ + ldrteq r3, [sp], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r5, r6, r7, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [sp], #2896 @ 0xb50 │ │ │ │ + ldrteq r3, [sp], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r6, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r3, [sp], #3960 @ 0xf78 │ │ │ │ + ldrteq r3, [sp], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r6, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #472 @ 0x1d8 │ │ │ │ + ldrteq r4, [sp], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r4, r6, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #864 @ 0x360 │ │ │ │ + ldrteq r4, [sp], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r7, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #1344 @ 0x540 │ │ │ │ + ldrteq r4, [sp], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r6, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #1768 @ 0x6e8 │ │ │ │ + ldrteq r4, [sp], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r5, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #2144 @ 0x860 │ │ │ │ + ldrteq r4, [sp], #2160 @ 0x870 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r6, r8, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #2840 @ 0xb18 │ │ │ │ + ldrteq r4, [sp], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r4, r6, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #3576 @ 0xdf8 │ │ │ │ + ldrteq r4, [sp], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r8, r9}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r4, [sp], #4080 @ 0xff0 │ │ │ │ + ldrteq r5, [sp], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r4, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [sp], #664 @ 0x298 │ │ │ │ + ldrteq r5, [sp], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [sp], #1416 @ 0x588 │ │ │ │ + ldrteq r5, [sp], #1432 @ 0x598 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r6, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [sp], #2120 @ 0x848 │ │ │ │ + ldrteq r5, [sp], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r3, r7, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [sp], #2560 @ 0xa00 │ │ │ │ + ldrteq r5, [sp], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r5, r6, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r5, [sp], #3656 @ 0xe48 │ │ │ │ + ldrteq r5, [sp], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r4, r5, r7, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #496 @ 0x1f0 │ │ │ │ + ldrteq r6, [sp], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r3, r8, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #992 @ 0x3e0 │ │ │ │ + ldrteq r6, [sp], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r3, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #1464 @ 0x5b8 │ │ │ │ + ldrteq r6, [sp], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne ip, {r2, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #1896 @ 0x768 │ │ │ │ + ldrteq r6, [sp], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne ip, {r5, r6, r8, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #2280 @ 0x8e8 │ │ │ │ + ldrteq r6, [sp], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r7, r9, fp}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #2992 @ 0xbb0 │ │ │ │ + ldrteq r6, [sp], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #3528 @ 0xdc8 │ │ │ │ + ldrteq r6, [sp], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne sp, {r4, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - ldrteq r6, [sp], #4032 @ 0xfc0 │ │ │ │ + ldrteq r6, [sp], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrteq r7, [sp], #2048 @ 0x800 │ │ │ │ + ldrteq r7, [sp], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrteq r7, [sp], #2064 @ 0x810 │ │ │ │ + ldrteq r7, [sp], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171266,111 +171266,111 @@ │ │ │ │ andeq r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r7, lsr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq pc, r0, r1, lsl #28 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r6, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [sp], #2872 @ 0xb38 │ │ │ │ + ldrteq r7, [sp], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [sp], #984 @ 0x3d8 │ │ │ │ + ldrteq r8, [sp], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [sp], #2192 @ 0x890 │ │ │ │ + ldrteq r8, [sp], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r6, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [sp], #2656 @ 0xa60 │ │ │ │ + ldrteq r8, [sp], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r6, r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [sp], #3416 @ 0xd58 │ │ │ │ + ldrteq r8, [sp], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [sp], #3912 @ 0xf48 │ │ │ │ + ldrteq r8, [sp], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r6, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [sp], #312 @ 0x138 │ │ │ │ + ldrteq r9, [sp], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r5, r7, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [sp], #944 @ 0x3b0 │ │ │ │ + ldrteq r9, [sp], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r6, r7, r8, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [sp], #1640 @ 0x668 │ │ │ │ + ldrteq r9, [sp], #1656 @ 0x678 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r4, r5, r6, r7, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [sp], #2264 @ 0x8d8 │ │ │ │ + ldrteq r9, [sp], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r6, r8, sl, fp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [sp], #3480 @ 0xd98 │ │ │ │ + ldrteq r9, [sp], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r4, r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [sp], #440 @ 0x1b8 │ │ │ │ + ldrteq sl, [sp], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [sp], #2232 @ 0x8b8 │ │ │ │ + ldrteq sl, [sp], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r7, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [sp], #2816 @ 0xb00 │ │ │ │ + ldrteq sl, [sp], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r5, r7, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [sp], #880 @ 0x370 │ │ │ │ + ldrteq fp, [sp], #896 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r5, r6, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [sp], #2512 @ 0x9d0 │ │ │ │ + ldrteq fp, [sp], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r6, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [sp], #3160 @ 0xc58 │ │ │ │ + ldrteq fp, [sp], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addeq r4, pc, #232, 22 @ 0x3a000 │ │ │ │ biceq r1, r0, r8, asr #10 │ │ │ │ stmdbne r5, {r5, r6, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @@ -171428,69 +171428,69 @@ │ │ │ │ biceq r1, r0, r8, asr #10 │ │ │ │ stmdbne r5, {r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r5, r7, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [sp], #3608 @ 0xe18 │ │ │ │ + ldrteq fp, [sp], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r6, r7, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [sp], #168 @ 0xa8 │ │ │ │ + ldrteq ip, [sp], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010858b0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, r7, r8, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [sp], #1808 @ 0x710 │ │ │ │ + ldrteq sp, [sp], #1824 @ 0x720 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r6, r7, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [sp], #3576 @ 0xdf8 │ │ │ │ + ldrteq sp, [sp], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r6, r8, sl, ip, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [sp], #4040 @ 0xfc8 │ │ │ │ + ldrteq sp, [sp], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r6, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #544 @ 0x220 │ │ │ │ + ldrteq lr, [sp], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, fp, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #1280 @ 0x500 │ │ │ │ + ldrteq lr, [sp], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #2064 @ 0x810 │ │ │ │ + ldrteq lr, [sp], #2080 @ 0x820 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r8, r9, sl, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #2768 @ 0xad0 │ │ │ │ + ldrteq lr, [sp], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addeq fp, pc, #184, 30 @ 0x2e0 │ │ │ │ biceq r1, r0, r8, asr #12 │ │ │ │ stmdbne r6, {r4, r5, r7, r8, fp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171728,315 +171728,315 @@ │ │ │ │ biceq r1, r0, r8, asr #12 │ │ │ │ stmdbne r6, {r3, r4, r6, r7, r9, sl, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r6, r9, sl, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #3200 @ 0xc80 │ │ │ │ + ldrteq lr, [sp], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r7, r8, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [sp], #3760 @ 0xeb0 │ │ │ │ + ldrteq lr, [sp], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r5, r6, r7, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #184 @ 0xb8 @ │ │ │ │ + ldrteq pc, [sp], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #736 @ 0x2e0 @ │ │ │ │ + ldrteq pc, [sp], #752 @ 0x2f0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r7, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #1664 @ 0x680 @ │ │ │ │ + ldrteq pc, [sp], #1680 @ 0x690 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r7, r8, sl, fp, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #2376 @ 0x948 @ │ │ │ │ + ldrteq pc, [sp], #2392 @ 0x958 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #3144 @ 0xc48 @ │ │ │ │ + ldrteq pc, [sp], #3160 @ 0xc58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r7, r9, sl, fp, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [sp], #3720 @ 0xe88 @ │ │ │ │ + ldrteq pc, [sp], #3736 @ 0xe98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r8, fp, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r0, [lr], #896 @ 0x380 │ │ │ │ + ldrteq r0, [lr], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, r6, r7, r9, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r0, [lr], #2648 @ 0xa58 │ │ │ │ + ldrteq r0, [lr], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r6, r7, sl, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r0, [lr], #3520 @ 0xdc0 │ │ │ │ + ldrteq r0, [lr], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r7, r9, sl, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #88 @ 0x58 │ │ │ │ + ldrteq r1, [lr], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r7, r8, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #640 @ 0x280 │ │ │ │ + ldrteq r1, [lr], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r6, r7, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #1016 @ 0x3f8 │ │ │ │ + ldrteq r1, [lr], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r9, fp, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #1392 @ 0x570 │ │ │ │ + ldrteq r1, [lr], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, r8, r9, sl, fp, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #1944 @ 0x798 │ │ │ │ + ldrteq r1, [lr], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r9, sl, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #2472 @ 0x9a8 │ │ │ │ + ldrteq r1, [lr], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r7, r8, sl, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #2848 @ 0xb20 │ │ │ │ + ldrteq r1, [lr], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r8, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #3224 @ 0xc98 │ │ │ │ + ldrteq r1, [lr], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r6, r7, r8, sl, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #3600 @ 0xe10 │ │ │ │ + ldrteq r1, [lr], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, r7, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [lr], #4088 @ 0xff8 │ │ │ │ + ldrteq r2, [lr], #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #392 @ 0x188 │ │ │ │ + ldrteq r2, [lr], #408 @ 0x198 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r6, r8, r9, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #880 @ 0x370 │ │ │ │ + ldrteq r2, [lr], #896 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r6, r9, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #1352 @ 0x548 │ │ │ │ + ldrteq r2, [lr], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r7, r8, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #1728 @ 0x6c0 │ │ │ │ + ldrteq r2, [lr], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r6, r8, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #2104 @ 0x838 │ │ │ │ + ldrteq r2, [lr], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r7, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #2480 @ 0x9b0 │ │ │ │ + ldrteq r2, [lr], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r8, sl, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #3136 @ 0xc40 │ │ │ │ + ldrteq r2, [lr], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r7, r8, r9, sl, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [lr], #3896 @ 0xf38 │ │ │ │ + ldrteq r2, [lr], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #224 @ 0xe0 │ │ │ │ + ldrteq r3, [lr], #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r7, r8, r9, sl, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #688 @ 0x2b0 │ │ │ │ + ldrteq r3, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, r6, r9, sl, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #1136 @ 0x470 │ │ │ │ + ldrteq r3, [lr], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r5, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #1648 @ 0x670 │ │ │ │ + ldrteq r3, [lr], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r6, r7, r8, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #2152 @ 0x868 │ │ │ │ + ldrteq r3, [lr], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r6, r9, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #2712 @ 0xa98 │ │ │ │ + ldrteq r3, [lr], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r7, r8, r9, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [lr], #3448 @ 0xd78 │ │ │ │ + ldrteq r3, [lr], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r8, r9, sl, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [lr], #288 @ 0x120 │ │ │ │ + ldrteq r4, [lr], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r7, r9, sl, fp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [lr], #1352 @ 0x548 │ │ │ │ + ldrteq r4, [lr], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [lr], #2208 @ 0x8a0 │ │ │ │ + ldrteq r4, [lr], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r7, r8, r9, sl, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [lr], #2680 @ 0xa78 │ │ │ │ + ldrteq r4, [lr], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r6, r7, r8, r9, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [lr], #3328 @ 0xd00 │ │ │ │ + ldrteq r4, [lr], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, r5, r6, r7, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #80 @ 0x50 │ │ │ │ + ldrteq r5, [lr], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #816 @ 0x330 │ │ │ │ + ldrteq r5, [lr], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r5, r6, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #1408 @ 0x580 │ │ │ │ + ldrteq r5, [lr], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, r5, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #2184 @ 0x888 │ │ │ │ + ldrteq r5, [lr], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r6, r8, fp, ip, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #2752 @ 0xac0 │ │ │ │ + ldrteq r5, [lr], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r6, r7, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #3128 @ 0xc38 │ │ │ │ + ldrteq r5, [lr], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #3504 @ 0xdb0 │ │ │ │ + ldrteq r5, [lr], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r6, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r5, [lr], #4000 @ 0xfa0 │ │ │ │ + ldrteq r5, [lr], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r7, r9, sl, fp, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [lr], #336 @ 0x150 │ │ │ │ + ldrteq r6, [lr], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [lr], #1016 @ 0x3f8 │ │ │ │ + ldrteq r6, [lr], #1032 @ 0x408 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r8, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ @@ -172059,1210 +172059,1210 @@ │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r5, r6, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [lr], #2976 @ 0xba0 │ │ │ │ + ldrteq r6, [lr], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r6, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [lr], #4024 @ 0xfb8 │ │ │ │ + ldrteq r6, [lr], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #688 @ 0x2b0 │ │ │ │ + ldrteq r7, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r5, r6, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #1552 @ 0x610 │ │ │ │ + ldrteq r7, [lr], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r7, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #2504 @ 0x9c8 │ │ │ │ + ldrteq r7, [lr], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r7, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #2968 @ 0xb98 │ │ │ │ + ldrteq r7, [lr], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r6, r7, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #3384 @ 0xd38 │ │ │ │ + ldrteq r7, [lr], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r7, [lr], #3792 @ 0xed0 │ │ │ │ + ldrteq r7, [lr], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #376 @ 0x178 │ │ │ │ + ldrteq r8, [lr], #392 @ 0x188 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #1080 @ 0x438 │ │ │ │ + ldrteq r8, [lr], #1096 @ 0x448 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, r7, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #1944 @ 0x798 │ │ │ │ + ldrteq r8, [lr], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #2760 @ 0xac8 │ │ │ │ + ldrteq r8, [lr], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r6, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #3288 @ 0xcd8 │ │ │ │ + ldrteq r8, [lr], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [lr], #3968 @ 0xf80 │ │ │ │ + ldrteq r8, [lr], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r6, r7, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #416 @ 0x1a0 │ │ │ │ + ldrteq r9, [lr], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #1024 @ 0x400 │ │ │ │ + ldrteq r9, [lr], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r7, r8, sl, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #1664 @ 0x680 │ │ │ │ + ldrteq r9, [lr], #1680 @ 0x690 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r8, r9, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #2192 @ 0x890 │ │ │ │ + ldrteq r9, [lr], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r7, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #2568 @ 0xa08 │ │ │ │ + ldrteq r9, [lr], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r8, r9, sl, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #2944 @ 0xb80 │ │ │ │ + ldrteq r9, [lr], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r7, r8, r9, sl, fp, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #3568 @ 0xdf0 │ │ │ │ + ldrteq r9, [lr], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r7, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r9, [lr], #4072 @ 0xfe8 │ │ │ │ + ldrteq r9, [lr], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r7, r8, r9, sl, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [lr], #400 @ 0x190 │ │ │ │ + ldrteq sl, [lr], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r5, r7, sl, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [lr], #840 @ 0x348 │ │ │ │ + ldrteq sl, [lr], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r6, r7, r8, r9, fp, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [lr], #1352 @ 0x548 │ │ │ │ + ldrteq sl, [lr], #1368 @ 0x558 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r6, r7, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [lr], #1752 @ 0x6d8 │ │ │ │ + ldrteq sl, [lr], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r8, sl, fp, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [lr], #2264 @ 0x8d8 │ │ │ │ + ldrteq sl, [lr], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r5, r6, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #152 @ 0x98 │ │ │ │ + ldrteq fp, [lr], #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r6, r8, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #984 @ 0x3d8 │ │ │ │ + ldrteq fp, [lr], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r7, r8, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #1384 @ 0x568 │ │ │ │ + ldrteq fp, [lr], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r6, r7, r8, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #1816 @ 0x718 │ │ │ │ + ldrteq fp, [lr], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r8, r9, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #2264 @ 0x8d8 │ │ │ │ + ldrteq fp, [lr], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r7, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #2712 @ 0xa98 │ │ │ │ + ldrteq fp, [lr], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, r8, sl, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #3128 @ 0xc38 │ │ │ │ + ldrteq fp, [lr], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r9, fp, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #3504 @ 0xdb0 │ │ │ │ + ldrteq fp, [lr], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r6, r7, r8, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [lr], #3952 @ 0xf70 │ │ │ │ + ldrteq fp, [lr], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #256 @ 0x100 │ │ │ │ + ldrteq ip, [lr], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r7, r9, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #688 @ 0x2b0 │ │ │ │ + ldrteq ip, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #1136 @ 0x470 │ │ │ │ + ldrteq ip, [lr], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #1552 @ 0x610 │ │ │ │ + ldrteq ip, [lr], #1568 @ 0x620 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #2032 @ 0x7f0 │ │ │ │ + ldrteq ip, [lr], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r5, r7, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #2448 @ 0x990 │ │ │ │ + ldrteq ip, [lr], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r5, r7, r8, r9, sl, fp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #3016 @ 0xbc8 │ │ │ │ + ldrteq ip, [lr], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r8, r9, sl, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [lr], #3640 @ 0xe38 │ │ │ │ + ldrteq ip, [lr], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #0 │ │ │ │ + ldrteq sp, [lr], #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r8, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #608 @ 0x260 │ │ │ │ + ldrteq sp, [lr], #624 @ 0x270 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r7, sl, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #1232 @ 0x4d0 │ │ │ │ + ldrteq sp, [lr], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r8, r9, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #1688 @ 0x698 │ │ │ │ + ldrteq sp, [lr], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, fp, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #2528 @ 0x9e0 │ │ │ │ + ldrteq sp, [lr], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, sl, fp, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #3136 @ 0xc40 │ │ │ │ + ldrteq sp, [lr], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r7, r8, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [lr], #3664 @ 0xe50 │ │ │ │ + ldrteq sp, [lr], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r9, sl, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #96 @ 0x60 │ │ │ │ + ldrteq lr, [lr], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r8, sl, fp, ip, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #1040 @ 0x410 │ │ │ │ + ldrteq lr, [lr], #1056 @ 0x420 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r8, ip, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #1728 @ 0x6c0 │ │ │ │ + ldrteq lr, [lr], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r9, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #2192 @ 0x890 │ │ │ │ + ldrteq lr, [lr], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r9, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #2656 @ 0xa60 │ │ │ │ + ldrteq lr, [lr], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r7, r8, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [lr], #3480 @ 0xd98 │ │ │ │ + ldrteq lr, [lr], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r5, r6, r8, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #32 @ │ │ │ │ + ldrteq pc, [lr], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r6, r7, r9, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #576 @ 0x240 @ │ │ │ │ + ldrteq pc, [lr], #592 @ 0x250 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r8, r9, fp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #1352 @ 0x548 @ │ │ │ │ + ldrteq pc, [lr], #1368 @ 0x558 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r5, r7, fp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #2000 @ 0x7d0 @ │ │ │ │ + ldrteq pc, [lr], #2016 @ 0x7e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r6, r9, sl}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #2656 @ 0xa60 @ │ │ │ │ + ldrteq pc, [lr], #2672 @ 0xa70 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, sl}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [lr], #3392 @ 0xd40 @ │ │ │ │ + ldrteq pc, [lr], #3408 @ 0xd50 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r0, [pc], #2528 @ 1085f24 <__bss_end__@@Base+0x229158> │ │ │ │ + ldrteq r0, [pc], #2544 @ 1085f24 <__bss_end__@@Base+0x229158> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r0, {r6, r7, r8, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #304 @ 1085f3c <__bss_end__@@Base+0x229170> │ │ │ │ + ldrteq r1, [pc], #320 @ 1085f3c <__bss_end__@@Base+0x229170> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r6, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #1136 @ 1085f54 <__bss_end__@@Base+0x229188> │ │ │ │ + ldrteq r1, [pc], #1152 @ 1085f54 <__bss_end__@@Base+0x229188> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r7, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #1992 @ 1085f6c <__bss_end__@@Base+0x2291a0> │ │ │ │ + ldrteq r1, [pc], #2008 @ 1085f6c <__bss_end__@@Base+0x2291a0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r7, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #2704 @ 1085f84 <__bss_end__@@Base+0x2291b8> │ │ │ │ + ldrteq r1, [pc], #2720 @ 1085f84 <__bss_end__@@Base+0x2291b8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r7, sl, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #3248 @ 1085f9c <__bss_end__@@Base+0x2291d0> │ │ │ │ + ldrteq r1, [pc], #3264 @ 1085f9c <__bss_end__@@Base+0x2291d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r7, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r1, [pc], #3672 @ 1085fb4 <__bss_end__@@Base+0x2291e8> │ │ │ │ + ldrteq r1, [pc], #3688 @ 1085fb4 <__bss_end__@@Base+0x2291e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r7, r8, r9, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [pc], #112 @ 1085fcc <__bss_end__@@Base+0x229200> │ │ │ │ + ldrteq r2, [pc], #128 @ 1085fcc <__bss_end__@@Base+0x229200> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [pc], #752 @ 1085fe4 <__bss_end__@@Base+0x229218> │ │ │ │ + ldrteq r2, [pc], #768 @ 1085fe4 <__bss_end__@@Base+0x229218> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r5, r6, r7, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r2, [pc], #2784 @ 1085ffc <__bss_end__@@Base+0x229230> │ │ │ │ + ldrteq r2, [pc], #2800 @ 1085ffc <__bss_end__@@Base+0x229230> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r6, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [pc], #8 @ 1086014 <__bss_end__@@Base+0x229248> │ │ │ │ + ldrteq r3, [pc], #24 @ 1086014 <__bss_end__@@Base+0x229248> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, r8, sl, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r3, [pc], #696 @ 108602c <__bss_end__@@Base+0x229260> │ │ │ │ + ldrteq r3, [pc], #712 @ 108602c <__bss_end__@@Base+0x229260> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r6, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r4, [pc], #1880 @ 1086044 <__bss_end__@@Base+0x229278> │ │ │ │ + ldrteq r4, [pc], #1896 @ 1086044 <__bss_end__@@Base+0x229278> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r5, r6, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [pc], #256 @ 108605c <__bss_end__@@Base+0x229290> │ │ │ │ + ldrteq r6, [pc], #272 @ 108605c <__bss_end__@@Base+0x229290> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r4, r5, r9, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [pc], #1736 @ 1086074 <__bss_end__@@Base+0x2292a8> │ │ │ │ + ldrteq r6, [pc], #1752 @ 1086074 <__bss_end__@@Base+0x2292a8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r7, r8, sl, fp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r6, [pc], #2656 @ 108608c <__bss_end__@@Base+0x2292c0> │ │ │ │ + ldrteq r6, [pc], #2672 @ 108608c <__bss_end__@@Base+0x2292c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r8, r9, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq r8, [pc], #456 @ 10860a4 <__bss_end__@@Base+0x2292d8> │ │ │ │ + ldrteq r8, [pc], #472 @ 10860a4 <__bss_end__@@Base+0x2292d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, ip}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sl, [pc], #1120 @ 10860bc <__bss_end__@@Base+0x2292f0> │ │ │ │ + ldrteq sl, [pc], #1136 @ 10860bc <__bss_end__@@Base+0x2292f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r7, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #176 @ 10860d4 <__bss_end__@@Base+0x229308> │ │ │ │ + ldrteq fp, [pc], #192 @ 10860d4 <__bss_end__@@Base+0x229308> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r9, sl, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #512 @ 10860ec <__bss_end__@@Base+0x229320> │ │ │ │ + ldrteq fp, [pc], #528 @ 10860ec <__bss_end__@@Base+0x229320> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r8, r9, sl, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #856 @ 1086104 <__bss_end__@@Base+0x229338> │ │ │ │ + ldrteq fp, [pc], #872 @ 1086104 <__bss_end__@@Base+0x229338> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r8, r9, fp, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #1288 @ 108611c <__bss_end__@@Base+0x229350> │ │ │ │ + ldrteq fp, [pc], #1304 @ 108611c <__bss_end__@@Base+0x229350> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r6, r7, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #1768 @ 1086134 <__bss_end__@@Base+0x229368> │ │ │ │ + ldrteq fp, [pc], #1784 @ 1086134 <__bss_end__@@Base+0x229368> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r6, r9, sl, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #2256 @ 108614c <__bss_end__@@Base+0x229380> │ │ │ │ + ldrteq fp, [pc], #2272 @ 108614c <__bss_end__@@Base+0x229380> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r6, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #2680 @ 1086164 <__bss_end__@@Base+0x229398> │ │ │ │ + ldrteq fp, [pc], #2696 @ 1086164 <__bss_end__@@Base+0x229398> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r7, r8, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #3144 @ 108617c <__bss_end__@@Base+0x2293b0> │ │ │ │ + ldrteq fp, [pc], #3160 @ 108617c <__bss_end__@@Base+0x2293b0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r7, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #3568 @ 1086194 <__bss_end__@@Base+0x2293c8> │ │ │ │ + ldrteq fp, [pc], #3584 @ 1086194 <__bss_end__@@Base+0x2293c8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq fp, [pc], #3944 @ 10861ac <__bss_end__@@Base+0x2293e0> │ │ │ │ + ldrteq fp, [pc], #3960 @ 10861ac <__bss_end__@@Base+0x2293e0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r6, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #352 @ 10861c4 <__bss_end__@@Base+0x2293f8> │ │ │ │ + ldrteq ip, [pc], #368 @ 10861c4 <__bss_end__@@Base+0x2293f8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r6, r7, r9, sl, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #784 @ 10861dc <__bss_end__@@Base+0x229410> │ │ │ │ + ldrteq ip, [pc], #800 @ 10861dc <__bss_end__@@Base+0x229410> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #1376 @ 10861f4 <__bss_end__@@Base+0x229428> │ │ │ │ + ldrteq ip, [pc], #1392 @ 10861f4 <__bss_end__@@Base+0x229428> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r9, sl, fp, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #1840 @ 108620c <__bss_end__@@Base+0x229440> │ │ │ │ + ldrteq ip, [pc], #1856 @ 108620c <__bss_end__@@Base+0x229440> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #2648 @ 1086224 <__bss_end__@@Base+0x229458> │ │ │ │ + ldrteq ip, [pc], #2664 @ 1086224 <__bss_end__@@Base+0x229458> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r6, r7, r9, sl, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #3264 @ 108623c <__bss_end__@@Base+0x229470> │ │ │ │ + ldrteq ip, [pc], #3280 @ 108623c <__bss_end__@@Base+0x229470> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq ip, [pc], #3984 @ 1086254 <__bss_end__@@Base+0x229488> │ │ │ │ + ldrteq ip, [pc], #4000 @ 1086254 <__bss_end__@@Base+0x229488> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r8, sl, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [pc], #504 @ 108626c <__bss_end__@@Base+0x2294a0> │ │ │ │ + ldrteq sp, [pc], #520 @ 108626c <__bss_end__@@Base+0x2294a0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r5, r6, r7, sl, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [pc], #1432 @ 1086284 <__bss_end__@@Base+0x2294b8> │ │ │ │ + ldrteq sp, [pc], #1448 @ 1086284 <__bss_end__@@Base+0x2294b8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r7, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [pc], #2600 @ 108629c <__bss_end__@@Base+0x2294d0> │ │ │ │ + ldrteq sp, [pc], #2616 @ 108629c <__bss_end__@@Base+0x2294d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r8, fp, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [pc], #3264 @ 10862b4 <__bss_end__@@Base+0x2294e8> │ │ │ │ + ldrteq sp, [pc], #3280 @ 10862b4 <__bss_end__@@Base+0x2294e8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r6, r7, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq sp, [pc], #3768 @ 10862cc <__bss_end__@@Base+0x229500> │ │ │ │ + ldrteq sp, [pc], #3784 @ 10862cc <__bss_end__@@Base+0x229500> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #528 @ 10862e4 <__bss_end__@@Base+0x229518> │ │ │ │ + ldrteq lr, [pc], #544 @ 10862e4 <__bss_end__@@Base+0x229518> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r9, sl, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #1440 @ 10862fc <__bss_end__@@Base+0x229530> │ │ │ │ + ldrteq lr, [pc], #1456 @ 10862fc <__bss_end__@@Base+0x229530> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r8, r9, fp, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #2024 @ 1086314 <__bss_end__@@Base+0x229548> │ │ │ │ + ldrteq lr, [pc], #2040 @ 1086314 <__bss_end__@@Base+0x229548> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #2712 @ 108632c <__bss_end__@@Base+0x229560> │ │ │ │ + ldrteq lr, [pc], #2728 @ 108632c <__bss_end__@@Base+0x229560> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r6, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #3192 @ 1086344 <__bss_end__@@Base+0x229578> │ │ │ │ + ldrteq lr, [pc], #3208 @ 1086344 <__bss_end__@@Base+0x229578> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r7, r8, fp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq lr, [pc], #3712 @ 108635c <__bss_end__@@Base+0x229590> │ │ │ │ + ldrteq lr, [pc], #3728 @ 108635c <__bss_end__@@Base+0x229590> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r6, r7, r8, r9, sl, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #176 @ 1086374 <__bss_end__@@Base+0x2295a8> @ │ │ │ │ + ldrteq pc, [pc], #192 @ 1086374 <__bss_end__@@Base+0x2295a8> @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r5, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #736 @ 108638c <__bss_end__@@Base+0x2295c0> @ │ │ │ │ + ldrteq pc, [pc], #752 @ 108638c <__bss_end__@@Base+0x2295c0> @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #1104 @ 10863a4 <__bss_end__@@Base+0x2295d8> @ │ │ │ │ + ldrteq pc, [pc], #1120 @ 10863a4 <__bss_end__@@Base+0x2295d8> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r7, r8, r9, sl, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #1584 @ 10863bc <__bss_end__@@Base+0x2295f0> @ │ │ │ │ + ldrteq pc, [pc], #1600 @ 10863bc <__bss_end__@@Base+0x2295f0> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, r8, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #2112 @ 10863d4 <__bss_end__@@Base+0x229608> @ │ │ │ │ + ldrteq pc, [pc], #2128 @ 10863d4 <__bss_end__@@Base+0x229608> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r5, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #2608 @ 10863ec <__bss_end__@@Base+0x229620> @ │ │ │ │ + ldrteq pc, [pc], #2624 @ 10863ec <__bss_end__@@Base+0x229620> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r6, r7, r8, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #3224 @ 1086404 <__bss_end__@@Base+0x229638> @ │ │ │ │ + ldrteq pc, [pc], #3240 @ 1086404 <__bss_end__@@Base+0x229638> @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r5, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - ldrteq pc, [pc], #3928 @ 108641c <__bss_end__@@Base+0x229650> @ │ │ │ │ + ldrteq pc, [pc], #3944 @ 108641c <__bss_end__@@Base+0x229650> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r6, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #216 @ 0xd8 │ │ │ │ + strbeq r0, [r0], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #592 @ 0x250 │ │ │ │ + strbeq r0, [r0], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r7, r8, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #968 @ 0x3c8 │ │ │ │ + strbeq r0, [r0], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, r7, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #1344 @ 0x540 │ │ │ │ + strbeq r0, [r0], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r8, r9, fp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #1808 @ 0x710 │ │ │ │ + strbeq r0, [r0], #1824 @ 0x720 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r7, r9, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #2272 @ 0x8e0 │ │ │ │ + strbeq r0, [r0], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r0, [r0], #3104 @ 0xc20 │ │ │ │ + strbeq r0, [r0], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne pc, {r5, sl, fp, ip, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r2, [r0], #1216 @ 0x4c0 │ │ │ │ + strbeq r2, [r0], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r8, r9, fp, ip, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r2, [r0], #1872 @ 0x750 │ │ │ │ + strbeq r2, [r0], #1888 @ 0x760 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r5, r6, r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r2, [r0], #2672 @ 0xa70 │ │ │ │ + strbeq r2, [r0], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r7, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r2, [r0], #3776 @ 0xec0 │ │ │ │ + strbeq r2, [r0], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r8, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #752 @ 0x2f0 │ │ │ │ + strbeq r3, [r0], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r6, r9, sl, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #1512 @ 0x5e8 │ │ │ │ + strbeq r3, [r0], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r6, r7, r8, r9, fp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #1968 @ 0x7b0 │ │ │ │ + strbeq r3, [r0], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r8, r9, sl, fp, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #2384 @ 0x950 │ │ │ │ + strbeq r3, [r0], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r6, r7, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #2728 @ 0xaa8 │ │ │ │ + strbeq r3, [r0], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r5, r6, r7, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #3032 @ 0xbd8 │ │ │ │ + strbeq r3, [r0], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r7, r8, r9, sl, fp, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #3336 @ 0xd08 │ │ │ │ + strbeq r3, [r0], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, r6, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r3, [r0], #3640 @ 0xe38 │ │ │ │ + strbeq r3, [r0], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r5, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #304 @ 0x130 │ │ │ │ + strbeq r4, [r0], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #1160 @ 0x488 │ │ │ │ + strbeq r4, [r0], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #1536 @ 0x600 │ │ │ │ + strbeq r4, [r0], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r7, r8, fp, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #1976 @ 0x7b8 │ │ │ │ + strbeq r4, [r0], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r5, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #2504 @ 0x9c8 │ │ │ │ + strbeq r4, [r0], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r4, r5, r6, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #3000 @ 0xbb8 │ │ │ │ + strbeq r4, [r0], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r5, r6, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r4, [r0], #3520 @ 0xdc0 │ │ │ │ + strbeq r4, [r0], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r7, sl, ip, sp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #424 @ 0x1a8 │ │ │ │ + strbeq r5, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r8, sl, fp, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #1216 @ 0x4c0 │ │ │ │ + strbeq r5, [r0], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r6, sl, fp, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #1760 @ 0x6e0 │ │ │ │ + strbeq r5, [r0], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r4, r6, r7, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #2808 @ 0xaf8 │ │ │ │ + strbeq r5, [r0], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r6, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #3528 @ 0xdc8 │ │ │ │ + strbeq r5, [r0], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r5, r6, r7, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r5, [r0], #3976 @ 0xf88 │ │ │ │ + strbeq r5, [r0], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r7, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #360 @ 0x168 │ │ │ │ + strbeq r6, [r0], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r8, r9, sl, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #776 @ 0x308 │ │ │ │ + strbeq r6, [r0], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r6, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #1304 @ 0x518 │ │ │ │ + strbeq r6, [r0], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r6, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #1720 @ 0x6b8 │ │ │ │ + strbeq r6, [r0], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r3, r5, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #2200 @ 0x898 │ │ │ │ + strbeq r6, [r0], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r7, r8, r9, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #2616 @ 0xa38 │ │ │ │ + strbeq r6, [r0], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r6, r7, r9, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #3064 @ 0xbf8 │ │ │ │ + strbeq r6, [r0], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r6, [r0], #3496 @ 0xda8 │ │ │ │ + strbeq r6, [r0], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r8, r9, fp, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #240 @ 0xf0 │ │ │ │ + strbeq r7, [r0], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r6, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #920 @ 0x398 │ │ │ │ + strbeq r7, [r0], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r8, r9, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #1344 @ 0x540 │ │ │ │ + strbeq r7, [r0], #1360 @ 0x550 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #1720 @ 0x6b8 │ │ │ │ + strbeq r7, [r0], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r7, r9, sl, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #2096 @ 0x830 │ │ │ │ + strbeq r7, [r0], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r6, r7, r8, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #2536 @ 0x9e8 │ │ │ │ + strbeq r7, [r0], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r4, r6, r7, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #2912 @ 0xb60 │ │ │ │ + strbeq r7, [r0], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r4, r5, r6, r7, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #3320 @ 0xcf8 │ │ │ │ + strbeq r7, [r0], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r6, r7, sl, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r7, [r0], #3776 @ 0xec0 │ │ │ │ + strbeq r7, [r0], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r6, r7, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #72 @ 0x48 │ │ │ │ + strbeq r8, [r0], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, r8, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #472 @ 0x1d8 │ │ │ │ + strbeq r8, [r0], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, fp, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #1136 @ 0x470 │ │ │ │ + strbeq r8, [r0], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r5, r6, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #1992 @ 0x7c8 │ │ │ │ + strbeq r8, [r0], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #2600 @ 0xa28 │ │ │ │ + strbeq r8, [r0], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r8, fp, ip, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #3072 @ 0xc00 │ │ │ │ + strbeq r8, [r0], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r0], #3712 @ 0xe80 │ │ │ │ + strbeq r8, [r0], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r6, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #352 @ 0x160 │ │ │ │ + strbeq r9, [r0], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r4, r8, r9, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #728 @ 0x2d8 │ │ │ │ + strbeq r9, [r0], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #1104 @ 0x450 │ │ │ │ + strbeq r9, [r0], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r5, r7, r8}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #1704 @ 0x6a8 │ │ │ │ + strbeq r9, [r0], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #2360 @ 0x938 │ │ │ │ + strbeq r9, [r0], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r3, r8, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #2856 @ 0xb28 │ │ │ │ + strbeq r9, [r0], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r5, r6, r7, r8, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #3384 @ 0xd38 │ │ │ │ + strbeq r9, [r0], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r5, r7, r9, fp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq r9, [r0], #3880 @ 0xf28 │ │ │ │ + strbeq r9, [r0], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r6, r9, sl, fp, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq sl, [r0], #424 @ 0x1a8 │ │ │ │ + strbeq sl, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r6, r7, sl, fp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq sl, [r0], #832 @ 0x340 │ │ │ │ + strbeq sl, [r0], #848 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r5, r7, sl, fp, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq sl, [r0], #1312 @ 0x520 │ │ │ │ + strbeq sl, [r0], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r2, r5, r7, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq sl, [r0], #2368 @ 0x940 │ │ │ │ + strbeq sl, [r0], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r4, r8, r9, fp, ip, sp, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq sl, [r0], #3216 @ 0xc90 │ │ │ │ + strbeq sl, [r0], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r4, r6, fp, lr, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #40 @ 0x28 │ │ │ │ + strbeq fp, [r0], #56 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r6, r7, r8, r9, fp, ip, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #696 @ 0x2b8 │ │ │ │ + strbeq fp, [r0], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #1192 @ 0x4a8 │ │ │ │ + strbeq fp, [r0], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, sl, ip, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #1616 @ 0x650 │ │ │ │ + strbeq fp, [r0], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r5, r7, r9, sl, sp, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #2024 @ 0x7e8 │ │ │ │ + strbeq fp, [r0], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r6, r7, r8, sl, fp, ip, lr}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #2480 @ 0x9b0 │ │ │ │ + strbeq fp, [r0], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r3, r6, pc}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #2936 @ 0xb78 │ │ │ │ + strbeq fp, [r0], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r3, r5, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #3616 @ 0xe20 │ │ │ │ + strbeq fp, [r0], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r5, r6, r8, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq fp, [r0], #4072 @ 0xfe8 │ │ │ │ + strbeq fp, [r0], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne pc, {r2, r4, r6, r9, sl, sp}^ @ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq ip, [r0], #352 @ 0x160 │ │ │ │ + strbeq ip, [r0], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne lr, {r8, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #16 │ │ │ │ - strbeq ip, [r0], #1296 @ 0x510 │ │ │ │ + strbeq ip, [r0], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01086bb8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r8, -r0] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq ip, [r0], #3480 @ 0xd98 │ │ │ │ + strbeq ip, [r0], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r8, fp, r6 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq ip, [r0], #3496 @ 0xda8 │ │ │ │ + strbeq ip, [r0], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -173283,316 +173283,316 @@ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r5, r7, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq sp, [r0], #224 @ 0xe0 │ │ │ │ + strbeq sp, [r0], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq sp, [r0], #808 @ 0x328 │ │ │ │ + strbeq sp, [r0], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq sp, [r0], #1200 @ 0x4b0 │ │ │ │ + strbeq sp, [r0], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r7, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq sp, [r0], #3176 @ 0xc68 │ │ │ │ + strbeq sp, [r0], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq lr, [r0], #144 @ 0x90 │ │ │ │ + strbeq lr, [r0], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq lr, [r0], #824 @ 0x338 │ │ │ │ + strbeq lr, [r0], #840 @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq lr, [r0], #1360 @ 0x550 │ │ │ │ + strbeq lr, [r0], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq lr, [r0], #2464 @ 0x9a0 │ │ │ │ + strbeq lr, [r0], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r7, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq pc, [r0], #1464 @ 0x5b8 @ │ │ │ │ + strbeq pc, [r0], #1480 @ 0x5c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq pc, [r0], #2344 @ 0x928 @ │ │ │ │ + strbeq pc, [r0], #2360 @ 0x938 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r6, r7, r8}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq pc, [r0], #2952 @ 0xb88 @ │ │ │ │ + strbeq pc, [r0], #2968 @ 0xb98 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r5, r6, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq pc, [r0], #3704 @ 0xe78 @ │ │ │ │ + strbeq pc, [r0], #3720 @ 0xe88 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r5, r6, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r0, [r1], #248 @ 0xf8 │ │ │ │ + strbeq r0, [r1], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r8, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r0, [r1], #944 @ 0x3b0 │ │ │ │ + strbeq r0, [r1], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r0, [r1], #1960 @ 0x7a8 │ │ │ │ + strbeq r0, [r1], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r5, r6, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r0, [r1], #2688 @ 0xa80 │ │ │ │ + strbeq r0, [r1], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4, r7, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r1, [r1], #120 @ 0x78 │ │ │ │ + strbeq r1, [r1], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4, r5, r6, r7, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r1, [r1], #976 @ 0x3d0 │ │ │ │ + strbeq r1, [r1], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r7, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r1, [r1], #2496 @ 0x9c0 │ │ │ │ + strbeq r1, [r1], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r2, [r1], #208 @ 0xd0 │ │ │ │ + strbeq r2, [r1], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r6, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r2, [r1], #1040 @ 0x410 │ │ │ │ + strbeq r2, [r1], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r6, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r2, [r1], #1760 @ 0x6e0 │ │ │ │ + strbeq r2, [r1], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r2, [r1], #2904 @ 0xb58 │ │ │ │ + strbeq r2, [r1], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r5, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r2, [r1], #3752 @ 0xea8 │ │ │ │ + strbeq r2, [r1], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r7, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r3, [r1], #408 @ 0x198 │ │ │ │ + strbeq r3, [r1], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r5, r7, r9}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r3, [r1], #1568 @ 0x620 │ │ │ │ + strbeq r3, [r1], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r3, [r1], #3480 @ 0xd98 │ │ │ │ + strbeq r3, [r1], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r7, r8, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #352 @ 0x160 │ │ │ │ + strbeq r4, [r1], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4, r5, r6, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #1304 @ 0x518 │ │ │ │ + strbeq r4, [r1], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #1984 @ 0x7c0 │ │ │ │ + strbeq r4, [r1], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r6, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #2328 @ 0x918 │ │ │ │ + strbeq r4, [r1], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #2880 @ 0xb40 │ │ │ │ + strbeq r4, [r1], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r5, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r4, [r1], #3960 @ 0xf78 │ │ │ │ + strbeq r4, [r1], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r6, r7, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r5, [r1], #744 @ 0x2e8 │ │ │ │ + strbeq r5, [r1], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r6, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r5, [r1], #1488 @ 0x5d0 │ │ │ │ + strbeq r5, [r1], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r6, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r5, [r1], #2040 @ 0x7f8 │ │ │ │ + strbeq r5, [r1], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r5, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r5, [r1], #2832 @ 0xb10 │ │ │ │ + strbeq r5, [r1], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r6, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r5, [r1], #3768 @ 0xeb8 │ │ │ │ + strbeq r5, [r1], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r0, {r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #336 @ 0x150 │ │ │ │ + strbeq r6, [r1], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r5, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #856 @ 0x358 │ │ │ │ + strbeq r6, [r1], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #1344 @ 0x540 │ │ │ │ + strbeq r6, [r1], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4, r5, r6, r8, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #1888 @ 0x760 │ │ │ │ + strbeq r6, [r1], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r0, {r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #2456 @ 0x998 │ │ │ │ + strbeq r6, [r1], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r4}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #2928 @ 0xb70 │ │ │ │ + strbeq r6, [r1], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r5, r6}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r6, [r1], #3416 @ 0xd58 │ │ │ │ + strbeq r6, [r1], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r7, [r1], #64 @ 0x40 │ │ │ │ + strbeq r7, [r1], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r8}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r7, [r1], #696 @ 0x2b8 │ │ │ │ + strbeq r7, [r1], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r5, r6, sl}^ │ │ │ │ biceq r2, r0, r8, lsr #17 │ │ │ │ - strbeq r7, [r1], #1352 @ 0x548 │ │ │ │ + strbeq r7, [r1], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r0, r7 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r8, -r8] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq r7, [r1], #3488 @ 0xda0 │ │ │ │ + strbeq r7, [r1], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq r7, [r1], #3504 @ 0xdb0 │ │ │ │ + strbeq r7, [r1], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -173613,430 +173613,430 @@ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r7, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r1], #2400 @ 0x960 │ │ │ │ + strbeq r8, [r1], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r1], #3624 @ 0xe28 │ │ │ │ + strbeq r8, [r1], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r5, r6, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r9, [r1], #1504 @ 0x5e0 │ │ │ │ + strbeq r9, [r1], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r6, r7, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r9, [r1], #3288 @ 0xcd8 │ │ │ │ + strbeq r9, [r1], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r5, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sl, [r1], #176 @ 0xb0 │ │ │ │ + strbeq sl, [r1], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r4, r5, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sl, [r1], #2384 @ 0x950 │ │ │ │ + strbeq sl, [r1], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r5, r7, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r1], #2464 @ 0x9a0 │ │ │ │ + strbeq fp, [r1], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r5, r6, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq ip, [r1], #96 @ 0x60 │ │ │ │ + strbeq ip, [r1], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq ip, [r1], #1624 @ 0x658 │ │ │ │ + strbeq ip, [r1], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r6, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq ip, [r1], #3232 @ 0xca0 │ │ │ │ + strbeq ip, [r1], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r4, r6, r7, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sp, [r1], #1344 @ 0x540 │ │ │ │ + strbeq sp, [r1], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r5, r7, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sp, [r1], #3088 @ 0xc10 │ │ │ │ + strbeq sp, [r1], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r6, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq lr, [r1], #512 @ 0x200 │ │ │ │ + strbeq lr, [r1], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq lr, [r1], #2008 @ 0x7d8 │ │ │ │ + strbeq lr, [r1], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r7}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq lr, [r1], #3928 @ 0xf58 │ │ │ │ + strbeq lr, [r1], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r5, r7, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq pc, [r1], #632 @ 0x278 @ │ │ │ │ + strbeq pc, [r1], #648 @ 0x288 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r5, r6, r7, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq pc, [r1], #1192 @ 0x4a8 @ │ │ │ │ + strbeq pc, [r1], #1208 @ 0x4b8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq pc, [r1], #2576 @ 0xa10 @ │ │ │ │ + strbeq pc, [r1], #2592 @ 0xa20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r6, r7, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq pc, [r1], #3984 @ 0xf90 @ │ │ │ │ + strbeq pc, [r1], #4000 @ 0xfa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r0, [r2], #1424 @ 0x590 │ │ │ │ + strbeq r0, [r2], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r5, r7, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r0, [r2], #3288 @ 0xcd8 │ │ │ │ + strbeq r0, [r2], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r6, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r1, [r2], #600 @ 0x258 │ │ │ │ + strbeq r1, [r2], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r4, r6, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r1, [r2], #1336 @ 0x538 │ │ │ │ + strbeq r1, [r2], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r5, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r1, [r2], #1960 @ 0x7a8 │ │ │ │ + strbeq r1, [r2], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r1, [r2], #3448 @ 0xd78 │ │ │ │ + strbeq r1, [r2], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r5, r7, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r2, [r2], #688 @ 0x2b0 │ │ │ │ + strbeq r2, [r2], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r5, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r2, [r2], #1464 @ 0x5b8 │ │ │ │ + strbeq r2, [r2], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r7, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r2, [r2], #1936 @ 0x790 │ │ │ │ + strbeq r2, [r2], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r6, r7, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r2, [r2], #2728 @ 0xaa8 │ │ │ │ + strbeq r2, [r2], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r5, r6, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r2, [r2], #3664 @ 0xe50 │ │ │ │ + strbeq r2, [r2], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r5, r6, r7, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r3, [r2], #88 @ 0x58 │ │ │ │ + strbeq r3, [r2], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r4, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r3, [r2], #856 @ 0x358 │ │ │ │ + strbeq r3, [r2], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r5, r6, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r3, [r2], #1616 @ 0x650 │ │ │ │ + strbeq r3, [r2], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r4, r6, r8, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r3, [r2], #2552 @ 0x9f8 │ │ │ │ + strbeq r3, [r2], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r5, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r4, [r2], #312 @ 0x138 │ │ │ │ + strbeq r4, [r2], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r4, [r2], #1560 @ 0x618 │ │ │ │ + strbeq r4, [r2], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r4, r5, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r4, [r2], #2480 @ 0x9b0 │ │ │ │ + strbeq r4, [r2], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r4, r6, r7, r8, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r4, [r2], #3376 @ 0xd30 │ │ │ │ + strbeq r4, [r2], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r5, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r5, [r2], #1024 @ 0x400 │ │ │ │ + strbeq r5, [r2], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r5, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r5, [r2], #1720 @ 0x6b8 │ │ │ │ + strbeq r5, [r2], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r5, r6, r7, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r5, [r2], #2576 @ 0xa10 │ │ │ │ + strbeq r5, [r2], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r5, [r2], #3792 @ 0xed0 │ │ │ │ + strbeq r5, [r2], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #488 @ 0x1e8 │ │ │ │ + strbeq r6, [r2], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #1488 @ 0x5d0 │ │ │ │ + strbeq r6, [r2], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #2432 @ 0x980 │ │ │ │ + strbeq r6, [r2], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2, {r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #3104 @ 0xc20 │ │ │ │ + strbeq r6, [r2], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r7, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #3592 @ 0xe08 │ │ │ │ + strbeq r6, [r2], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r6, [r2], #4040 @ 0xfc8 │ │ │ │ + strbeq r6, [r2], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r4, r5, r6, sl, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r7, [r2], #2024 @ 0x7e8 │ │ │ │ + strbeq r7, [r2], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r5, r6, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r7, [r2], #3496 @ 0xda8 │ │ │ │ + strbeq r7, [r2], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r3, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r2], #144 @ 0x90 │ │ │ │ + strbeq r8, [r2], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r4, r6, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r2], #1160 @ 0x488 │ │ │ │ + strbeq r8, [r2], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r1, {r6, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r2], #2192 @ 0x890 │ │ │ │ + strbeq r8, [r2], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r8, [r2], #3208 @ 0xc88 │ │ │ │ + strbeq r8, [r2], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r9, [r2], #112 @ 0x70 │ │ │ │ + strbeq r9, [r2], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r6, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r9, [r2], #1152 @ 0x480 │ │ │ │ + strbeq r9, [r2], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r2, {r3, r4, r6, r7, sl, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq r9, [r2], #2216 @ 0x8a8 │ │ │ │ + strbeq r9, [r2], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r2, {r2, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sl, [r2], #112 @ 0x70 │ │ │ │ + strbeq sl, [r2], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r2, {r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sl, [r2], #2184 @ 0x888 │ │ │ │ + strbeq sl, [r2], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r5, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq sl, [r2], #3584 @ 0xe00 │ │ │ │ + strbeq sl, [r2], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r6, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #216 @ 0xd8 │ │ │ │ + strbeq fp, [r2], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #672 @ 0x2a0 │ │ │ │ + strbeq fp, [r2], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #1832 @ 0x728 │ │ │ │ + strbeq fp, [r2], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r2, r3, r5, r6, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #2456 @ 0x998 │ │ │ │ + strbeq fp, [r2], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r3, r4, r5, r6, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #3040 @ 0xbe0 │ │ │ │ + strbeq fp, [r2], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r1, {r4, r5, r8, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq fp, [r2], #3704 @ 0xe78 │ │ │ │ + strbeq fp, [r2], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r1, {r5, r6, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #18 │ │ │ │ - strbeq ip, [r2], #112 @ 0x70 │ │ │ │ + strbeq ip, [r2], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r8, r7, r7 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq ip, [r2], #2104 @ 0x838 │ │ │ │ + strbeq ip, [r2], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq ip, [r2], #2120 @ 0x848 │ │ │ │ + strbeq ip, [r2], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -174057,490 +174057,490 @@ │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r7, r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq ip, [r2], #3624 @ 0xe28 │ │ │ │ + strbeq ip, [r2], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r9, fp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sp, [r2], #3784 @ 0xec8 │ │ │ │ + strbeq sp, [r2], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq lr, [r2], #1824 @ 0x720 │ │ │ │ + strbeq lr, [r2], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r6, r8, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq lr, [r2], #3384 @ 0xd38 │ │ │ │ + strbeq lr, [r2], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #464 @ 0x1d0 @ │ │ │ │ + strbeq pc, [r2], #480 @ 0x1e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r7, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #1288 @ 0x508 @ │ │ │ │ + strbeq pc, [r2], #1304 @ 0x518 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, r7, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #1840 @ 0x730 @ │ │ │ │ + strbeq pc, [r2], #1856 @ 0x740 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r6, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #2368 @ 0x940 @ │ │ │ │ + strbeq pc, [r2], #2384 @ 0x950 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #2968 @ 0xb98 @ │ │ │ │ + strbeq pc, [r2], #2984 @ 0xba8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r7, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r2], #3472 @ 0xd90 @ │ │ │ │ + strbeq pc, [r2], #3488 @ 0xda0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r7, r8, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r0, [r3], #360 @ 0x168 │ │ │ │ + strbeq r0, [r3], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, r7, r8, sl}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r0, [r3], #1416 @ 0x588 │ │ │ │ + strbeq r0, [r3], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r0, [r3], #3008 @ 0xbc0 │ │ │ │ + strbeq r0, [r3], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r7, r8, r9}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r1, [r3], #192 @ 0xc0 │ │ │ │ + strbeq r1, [r3], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r1, [r3], #920 @ 0x398 │ │ │ │ + strbeq r1, [r3], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r6, r7, r9, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r1, [r3], #1944 @ 0x798 │ │ │ │ + strbeq r1, [r3], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r6, r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r1, [r3], #2920 @ 0xb68 │ │ │ │ + strbeq r1, [r3], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r1, [r3], #3784 @ 0xec8 │ │ │ │ + strbeq r1, [r3], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r7, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r2, [r3], #328 @ 0x148 │ │ │ │ + strbeq r2, [r3], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r2, [r3], #704 @ 0x2c0 │ │ │ │ + strbeq r2, [r3], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r7, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r2, [r3], #1576 @ 0x628 │ │ │ │ + strbeq r2, [r3], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r2, [r3], #2592 @ 0xa20 │ │ │ │ + strbeq r2, [r3], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r2, [r3], #3512 @ 0xdb8 │ │ │ │ + strbeq r2, [r3], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r7, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r3], #96 @ 0x60 │ │ │ │ + strbeq r3, [r3], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r3], #1200 @ 0x4b0 │ │ │ │ + strbeq r3, [r3], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, r7, r8, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r3], #2104 @ 0x838 │ │ │ │ + strbeq r3, [r3], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r6, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r3], #2880 @ 0xb40 │ │ │ │ + strbeq r3, [r3], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r7, r8, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r3], #3920 @ 0xf50 │ │ │ │ + strbeq r3, [r3], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r4, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r3], #320 @ 0x140 │ │ │ │ + strbeq r4, [r3], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r3], #1360 @ 0x550 │ │ │ │ + strbeq r4, [r3], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r7, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r3], #2520 @ 0x9d8 │ │ │ │ + strbeq r4, [r3], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r8, r9, lr}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r3], #3488 @ 0xda0 │ │ │ │ + strbeq r4, [r3], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r7, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r5, [r3], #2152 @ 0x868 │ │ │ │ + strbeq r5, [r3], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r7, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r5, [r3], #3664 @ 0xe50 │ │ │ │ + strbeq r5, [r3], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r6, [r3], #1144 @ 0x478 │ │ │ │ + strbeq r6, [r3], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r6, [r3], #3080 @ 0xc08 │ │ │ │ + strbeq r6, [r3], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r7, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r7, [r3], #376 @ 0x178 │ │ │ │ + strbeq r7, [r3], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r7, [r3], #1392 @ 0x570 │ │ │ │ + strbeq r7, [r3], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r7, [r3], #3152 @ 0xc50 │ │ │ │ + strbeq r7, [r3], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r6, r7, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r8, [r3], #608 @ 0x260 │ │ │ │ + strbeq r8, [r3], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r8, [r3], #1600 @ 0x640 │ │ │ │ + strbeq r8, [r3], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r5, r6, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r8, [r3], #2392 @ 0x958 │ │ │ │ + strbeq r8, [r3], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r6, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r9, [r3], #40 @ 0x28 │ │ │ │ + strbeq r9, [r3], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r6, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r9, [r3], #1792 @ 0x700 │ │ │ │ + strbeq r9, [r3], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r5, r7, r8, r9, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r9, [r3], #3240 @ 0xca8 │ │ │ │ + strbeq r9, [r3], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r8, r9, sl}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #160 @ 0xa0 │ │ │ │ + strbeq sl, [r3], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r6, lr}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #1176 @ 0x498 │ │ │ │ + strbeq sl, [r3], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r4, r6, r9, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #1800 @ 0x708 │ │ │ │ + strbeq sl, [r3], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r5, r6, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #2520 @ 0x9d8 │ │ │ │ + strbeq sl, [r3], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r7, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #3032 @ 0xbd8 │ │ │ │ + strbeq sl, [r3], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sl, [r3], #3808 @ 0xee0 │ │ │ │ + strbeq sl, [r3], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq fp, [r3], #1256 @ 0x4e8 │ │ │ │ + strbeq fp, [r3], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq fp, [r3], #2192 @ 0x890 │ │ │ │ + strbeq fp, [r3], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r6, r7, r9, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq fp, [r3], #2576 @ 0xa10 │ │ │ │ + strbeq fp, [r3], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq fp, [r3], #3904 @ 0xf40 │ │ │ │ + strbeq fp, [r3], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r6, r8, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq ip, [r3], #672 @ 0x2a0 │ │ │ │ + strbeq ip, [r3], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r5, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq ip, [r3], #1376 @ 0x560 │ │ │ │ + strbeq ip, [r3], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, fp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq ip, [r3], #2400 @ 0x960 │ │ │ │ + strbeq ip, [r3], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq ip, [r3], #3664 @ 0xe50 │ │ │ │ + strbeq ip, [r3], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, r7, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sp, [r3], #328 @ 0x148 │ │ │ │ + strbeq sp, [r3], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sp, [r3], #1184 @ 0x4a0 │ │ │ │ + strbeq sp, [r3], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r4, r5, r7, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sp, [r3], #2040 @ 0x7f8 │ │ │ │ + strbeq sp, [r3], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r6, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq sp, [r3], #2720 @ 0xaa0 │ │ │ │ + strbeq sp, [r3], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r7, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq lr, [r3], #200 @ 0xc8 │ │ │ │ + strbeq lr, [r3], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r6, r7, r8, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq lr, [r3], #1672 @ 0x688 │ │ │ │ + strbeq lr, [r3], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r7, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq lr, [r3], #2584 @ 0xa18 │ │ │ │ + strbeq lr, [r3], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r6, r8, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r3], #128 @ 0x80 @ │ │ │ │ + strbeq pc, [r3], #144 @ 0x90 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r7, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r3], #1592 @ 0x638 @ │ │ │ │ + strbeq pc, [r3], #1608 @ 0x648 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r4, r6, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq pc, [r3], #2944 @ 0xb80 @ │ │ │ │ + strbeq pc, [r3], #2960 @ 0xb90 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r7, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r0, [r4], #120 @ 0x78 │ │ │ │ + strbeq r0, [r4], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r4, r5, r6, r7, r8, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r0, [r4], #1312 @ 0x520 │ │ │ │ + strbeq r0, [r4], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r2, r3, r5, r6, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r4], #1776 @ 0x6f0 │ │ │ │ + strbeq r3, [r4], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r6, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r4], #2960 @ 0xb90 │ │ │ │ + strbeq r3, [r4], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r7, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r4], #3392 @ 0xd40 │ │ │ │ + strbeq r3, [r4], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r3, {r5, r6, r7, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r3, [r4], #3784 @ 0xec8 │ │ │ │ + strbeq r3, [r4], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r4], #192 @ 0xc0 │ │ │ │ + strbeq r4, [r4], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r3, {r3, r6, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #19 │ │ │ │ - strbeq r4, [r4], #696 @ 0x2b8 │ │ │ │ + strbeq r4, [r4], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01087fb0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, pc, r7 @ │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [r4], #240 @ 0xf0 │ │ │ │ + strbeq r9, [r4], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, pc, r7 @ │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [r4], #256 @ 0x100 │ │ │ │ + strbeq r9, [r4], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -174561,154 +174561,154 @@ │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #768 @ 0x300 │ │ │ │ + strbeq r9, [r4], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r7, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #1112 @ 0x458 │ │ │ │ + strbeq r9, [r4], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #1504 @ 0x5e0 │ │ │ │ + strbeq r9, [r4], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #1992 @ 0x7c8 │ │ │ │ + strbeq r9, [r4], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r6, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #2336 @ 0x920 │ │ │ │ + strbeq r9, [r4], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #2808 @ 0xaf8 │ │ │ │ + strbeq r9, [r4], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, sl, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq r9, [r4], #3672 @ 0xe58 │ │ │ │ + strbeq r9, [r4], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r4, {r2, r5, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq sl, [r4], #280 @ 0x118 │ │ │ │ + strbeq sl, [r4], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, r8, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq sl, [r4], #1856 @ 0x740 │ │ │ │ + strbeq sl, [r4], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq sl, [r4], #2576 @ 0xa10 │ │ │ │ + strbeq sl, [r4], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq sl, [r4], #3160 @ 0xc58 │ │ │ │ + strbeq sl, [r4], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq sl, [r4], #3736 @ 0xe98 │ │ │ │ + strbeq sl, [r4], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r4, {r2, r3, r5, r7, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #1112 @ 0x458 │ │ │ │ + strbeq fp, [r4], #1128 @ 0x468 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #1944 @ 0x798 │ │ │ │ + strbeq fp, [r4], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r6, r7, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #2464 @ 0x9a0 │ │ │ │ + strbeq fp, [r4], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #2976 @ 0xba0 │ │ │ │ + strbeq fp, [r4], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #3408 @ 0xd50 │ │ │ │ + strbeq fp, [r4], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r7, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq fp, [r4], #3856 @ 0xf10 │ │ │ │ + strbeq fp, [r4], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r7, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq ip, [r4], #472 @ 0x1d8 │ │ │ │ + strbeq ip, [r4], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq ip, [r4], #1032 @ 0x408 │ │ │ │ + strbeq ip, [r4], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - strbeq ip, [r4], #2480 @ 0x9b0 │ │ │ │ + strbeq ip, [r4], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sp, [r4], #776 @ 0x308 │ │ │ │ + strbeq sp, [r4], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r0, r2, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sp, [r4], #792 @ 0x318 │ │ │ │ + strbeq sp, [r4], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01088298 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -174729,214 +174729,214 @@ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r7, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq sp, [r4], #1256 @ 0x4e8 │ │ │ │ + strbeq sp, [r4], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq sp, [r4], #1848 @ 0x738 │ │ │ │ + strbeq sp, [r4], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq sp, [r4], #2792 @ 0xae8 │ │ │ │ + strbeq sp, [r4], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r7, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq sp, [r4], #3584 @ 0xe00 │ │ │ │ + strbeq sp, [r4], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq lr, [r4], #120 @ 0x78 │ │ │ │ + strbeq lr, [r4], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq lr, [r4], #1056 @ 0x420 │ │ │ │ + strbeq lr, [r4], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq lr, [r4], #1696 @ 0x6a0 │ │ │ │ + strbeq lr, [r4], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq lr, [r4], #2392 @ 0x958 │ │ │ │ + strbeq lr, [r4], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq lr, [r4], #3368 @ 0xd28 │ │ │ │ + strbeq lr, [r4], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #168 @ 0xa8 @ │ │ │ │ + strbeq pc, [r4], #184 @ 0xb8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #792 @ 0x318 @ │ │ │ │ + strbeq pc, [r4], #808 @ 0x328 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #1328 @ 0x530 @ │ │ │ │ + strbeq pc, [r4], #1344 @ 0x540 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #1984 @ 0x7c0 @ │ │ │ │ + strbeq pc, [r4], #2000 @ 0x7d0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #2944 @ 0xb80 @ │ │ │ │ + strbeq pc, [r4], #2960 @ 0xb90 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq pc, [r4], #3744 @ 0xea0 @ │ │ │ │ + strbeq pc, [r4], #3760 @ 0xeb0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r0, [r5], #1560 @ 0x618 │ │ │ │ + strbeq r0, [r5], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r5, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r0, [r5], #3600 @ 0xe10 │ │ │ │ + strbeq r0, [r5], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r1, [r5], #2104 @ 0x838 │ │ │ │ + strbeq r1, [r5], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r1, [r5], #3504 @ 0xdb0 │ │ │ │ + strbeq r1, [r5], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r7, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r2, [r5], #344 @ 0x158 │ │ │ │ + strbeq r2, [r5], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r2, [r5], #968 @ 0x3c8 │ │ │ │ + strbeq r2, [r5], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r2, [r5], #2464 @ 0x9a0 │ │ │ │ + strbeq r2, [r5], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r7, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r2, [r5], #3464 @ 0xd88 │ │ │ │ + strbeq r2, [r5], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r3, [r5], #920 @ 0x398 │ │ │ │ + strbeq r3, [r5], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r3, [r5], #2288 @ 0x8f0 │ │ │ │ + strbeq r3, [r5], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r4, r5, r6, r7, r8, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r3, [r5], #3096 @ 0xc18 │ │ │ │ + strbeq r3, [r5], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r3, [r5], #3808 @ 0xee0 │ │ │ │ + strbeq r3, [r5], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r4, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r4, [r5], #368 @ 0x170 │ │ │ │ + strbeq r4, [r5], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r6, r7, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r4, [r5], #1048 @ 0x418 │ │ │ │ + strbeq r4, [r5], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r3, r5, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r4, [r5], #1768 @ 0x6e8 │ │ │ │ + strbeq r4, [r5], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r5, r6, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #22 │ │ │ │ - strbeq r4, [r5], #2224 @ 0x8b0 │ │ │ │ + strbeq r4, [r5], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r5, r8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r8, -r8] │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r5, [r5], #152 @ 0x98 │ │ │ │ + strbeq r5, [r5], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r5, [r5], #168 @ 0xa8 │ │ │ │ + strbeq r5, [r5], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -174957,160 +174957,160 @@ │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #968 @ 0x3c8 │ │ │ │ + strbeq r5, [r5], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r7, r9, sp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #1600 @ 0x640 │ │ │ │ + strbeq r5, [r5], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #2112 @ 0x840 │ │ │ │ + strbeq r5, [r5], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r6, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #2624 @ 0xa40 │ │ │ │ + strbeq r5, [r5], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, r7, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #3064 @ 0xbf8 │ │ │ │ + strbeq r5, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r6, r7, r8, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r5, [r5], #3736 @ 0xe98 │ │ │ │ + strbeq r5, [r5], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r7, r9, fp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r6, [r5], #336 @ 0x150 │ │ │ │ + strbeq r6, [r5], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r6, r7, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r6, [r5], #1232 @ 0x4d0 │ │ │ │ + strbeq r6, [r5], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r7, r8, r9, fp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r6, [r5], #2200 @ 0x898 │ │ │ │ + strbeq r6, [r5], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r6, r9, sl, fp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r6, [r5], #3072 @ 0xc00 │ │ │ │ + strbeq r6, [r5], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r6, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r6, [r5], #3632 @ 0xe30 │ │ │ │ + strbeq r6, [r5], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r7, [r5], #432 @ 0x1b0 │ │ │ │ + strbeq r7, [r5], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r6, r7, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r7, [r5], #1160 @ 0x488 │ │ │ │ + strbeq r7, [r5], #1176 @ 0x498 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r6, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r7, [r5], #2392 @ 0x958 │ │ │ │ + strbeq r7, [r5], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r7, [r5], #3136 @ 0xc40 │ │ │ │ + strbeq r7, [r5], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r7, sp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r7, [r5], #3776 @ 0xec0 │ │ │ │ + strbeq r7, [r5], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r7, ip, sp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #528 @ 0x210 │ │ │ │ + strbeq r8, [r5], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r4, {r2, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #1272 @ 0x4f8 │ │ │ │ + strbeq r8, [r5], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #1936 @ 0x790 │ │ │ │ + strbeq r8, [r5], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r6, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #2728 @ 0xaa8 │ │ │ │ + strbeq r8, [r5], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r4, {r3, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #3248 @ 0xcb0 │ │ │ │ + strbeq r8, [r5], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, r7, r8, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - strbeq r8, [r5], #3680 @ 0xe60 │ │ │ │ + strbeq r8, [r5], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01088898 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010888b0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r9, [r5], #1624 @ 0x658 │ │ │ │ + strbeq r9, [r5], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, r8, r8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r9, [r5], #1640 @ 0x668 │ │ │ │ + strbeq r9, [r5], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r8, r8 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -175131,375 +175131,375 @@ │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r6, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r9, [r5], #2200 @ 0x898 │ │ │ │ + strbeq r9, [r5], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r9, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r9, [r5], #2920 @ 0xb68 │ │ │ │ + strbeq r9, [r5], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r7, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r9, [r5], #3912 @ 0xf48 │ │ │ │ + strbeq r9, [r5], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r6, r7, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sl, [r5], #432 @ 0x1b0 │ │ │ │ + strbeq sl, [r5], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sl, [r5], #3512 @ 0xdb8 │ │ │ │ + strbeq sl, [r5], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r7, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq fp, [r5], #1360 @ 0x550 │ │ │ │ + strbeq fp, [r5], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq fp, [r5], #2312 @ 0x908 │ │ │ │ + strbeq fp, [r5], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r6, r7, r8, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq fp, [r5], #2824 @ 0xb08 │ │ │ │ + strbeq fp, [r5], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq fp, [r5], #3512 @ 0xdb8 │ │ │ │ + strbeq fp, [r5], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq ip, [r5], #352 @ 0x160 │ │ │ │ + strbeq ip, [r5], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq ip, [r5], #1416 @ 0x588 │ │ │ │ + strbeq ip, [r5], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq ip, [r5], #2264 @ 0x8d8 │ │ │ │ + strbeq ip, [r5], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq ip, [r5], #3048 @ 0xbe8 │ │ │ │ + strbeq ip, [r5], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq ip, [r5], #3864 @ 0xf18 │ │ │ │ + strbeq ip, [r5], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sp, [r5], #552 @ 0x228 │ │ │ │ + strbeq sp, [r5], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r6, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sp, [r5], #1160 @ 0x488 │ │ │ │ + strbeq sp, [r5], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r5, r6, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sp, [r5], #1712 @ 0x6b0 │ │ │ │ + strbeq sp, [r5], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq sp, [r5], #3408 @ 0xd50 │ │ │ │ + strbeq sp, [r5], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #472 @ 0x1d8 │ │ │ │ + strbeq lr, [r5], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r6, r7, r8, sl, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #1072 @ 0x430 │ │ │ │ + strbeq lr, [r5], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r6, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #1936 @ 0x790 │ │ │ │ + strbeq lr, [r5], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r6, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #2624 @ 0xa40 │ │ │ │ + strbeq lr, [r5], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r7, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #3224 @ 0xc98 │ │ │ │ + strbeq lr, [r5], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq lr, [r5], #3776 @ 0xec0 │ │ │ │ + strbeq lr, [r5], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r6, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq pc, [r5], #200 @ 0xc8 @ │ │ │ │ + strbeq pc, [r5], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq pc, [r5], #656 @ 0x290 @ │ │ │ │ + strbeq pc, [r5], #672 @ 0x2a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq pc, [r5], #1128 @ 0x468 @ │ │ │ │ + strbeq pc, [r5], #1144 @ 0x478 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r6, r8, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq pc, [r5], #2336 @ 0x920 @ │ │ │ │ + strbeq pc, [r5], #2352 @ 0x930 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r7, r8, r9, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq pc, [r5], #3600 @ 0xe10 @ │ │ │ │ + strbeq pc, [r5], #3616 @ 0xe20 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r8, r9, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r0, [r6], #200 @ 0xc8 │ │ │ │ + strbeq r0, [r6], #216 @ 0xd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r0, [r6], #896 @ 0x380 │ │ │ │ + strbeq r0, [r6], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r6, r7, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r0, [r6], #2464 @ 0x9a0 │ │ │ │ + strbeq r0, [r6], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r0, [r6], #3888 @ 0xf30 │ │ │ │ + strbeq r0, [r6], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r9, r0 │ │ │ │ ... │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #640 @ 0x280 │ │ │ │ + strbeq r1, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #1504 @ 0x5e0 │ │ │ │ + strbeq r1, [r6], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #2240 @ 0x8c0 │ │ │ │ + strbeq r1, [r6], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r6, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #2960 @ 0xb90 │ │ │ │ + strbeq r1, [r6], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r4, r6, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #3600 @ 0xe10 │ │ │ │ + strbeq r1, [r6], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r1, [r6], #3976 @ 0xf88 │ │ │ │ + strbeq r1, [r6], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r6, r8, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r2, [r6], #344 @ 0x158 │ │ │ │ + strbeq r2, [r6], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r6, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r2, [r6], #1016 @ 0x3f8 │ │ │ │ + strbeq r2, [r6], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r2, [r6], #2248 @ 0x8c8 │ │ │ │ + strbeq r2, [r6], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r5, r7, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r2, [r6], #3048 @ 0xbe8 │ │ │ │ + strbeq r2, [r6], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r2, [r6], #3888 @ 0xf30 │ │ │ │ + strbeq r2, [r6], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r8, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #464 @ 0x1d0 │ │ │ │ + strbeq r3, [r6], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r7, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #1208 @ 0x4b8 │ │ │ │ + strbeq r3, [r6], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r6, r7, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #1856 @ 0x740 │ │ │ │ + strbeq r3, [r6], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r7, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #2672 @ 0xa70 │ │ │ │ + strbeq r3, [r6], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #3320 @ 0xcf8 │ │ │ │ + strbeq r3, [r6], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r3, [r6], #3968 @ 0xf80 │ │ │ │ + strbeq r3, [r6], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r6, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #456 @ 0x1c8 │ │ │ │ + strbeq r4, [r6], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r6, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #1240 @ 0x4d8 │ │ │ │ + strbeq r4, [r6], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r6, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #1968 @ 0x7b0 │ │ │ │ + strbeq r4, [r6], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r6, r7, r8, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #2616 @ 0xa38 │ │ │ │ + strbeq r4, [r6], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r7, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #3184 @ 0xc70 │ │ │ │ + strbeq r4, [r6], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, r7, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r4, [r6], #3552 @ 0xde0 │ │ │ │ + strbeq r4, [r6], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r7, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #24 │ │ │ │ - strbeq r5, [r6], #280 @ 0x118 │ │ │ │ + strbeq r5, [r6], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01088eb0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, lr, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq r5, [r6], #2440 @ 0x988 │ │ │ │ + strbeq r5, [r6], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, lr, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq r5, [r6], #2456 @ 0x998 │ │ │ │ + strbeq r5, [r6], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -175520,496 +175520,496 @@ │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r6, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r6], #3272 @ 0xcc8 │ │ │ │ + strbeq r5, [r6], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r6, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r6], #3856 @ 0xf10 │ │ │ │ + strbeq r5, [r6], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r6], #936 @ 0x3a8 │ │ │ │ + strbeq r6, [r6], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r5, r6, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r6], #1760 @ 0x6e0 │ │ │ │ + strbeq r6, [r6], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r6, r7, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r6], #2528 @ 0x9e0 │ │ │ │ + strbeq r6, [r6], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r7, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r6], #3808 @ 0xee0 │ │ │ │ + strbeq r6, [r6], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r7, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r7, [r6], #376 @ 0x178 │ │ │ │ + strbeq r7, [r6], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r7, [r6], #792 @ 0x318 │ │ │ │ + strbeq r7, [r6], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r6], #152 @ 0x98 │ │ │ │ + strbeq r8, [r6], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r7, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r6], #1104 @ 0x450 │ │ │ │ + strbeq r8, [r6], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r6], #1984 @ 0x7c0 │ │ │ │ + strbeq r8, [r6], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r6], #2976 @ 0xba0 │ │ │ │ + strbeq r8, [r6], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r6, r7, r8, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r6], #3992 @ 0xf98 │ │ │ │ + strbeq r8, [r6], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r5, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r6], #384 @ 0x180 │ │ │ │ + strbeq r9, [r6], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r6], #696 @ 0x2b8 │ │ │ │ + strbeq r9, [r6], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r6], #2000 @ 0x7d0 │ │ │ │ + strbeq r9, [r6], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r6], #3168 @ 0xc60 │ │ │ │ + strbeq r9, [r6], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r6], #3840 @ 0xf00 │ │ │ │ + strbeq r9, [r6], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r6, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq sl, [r6], #2024 @ 0x7e8 │ │ │ │ + strbeq sl, [r6], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq fp, [r6], #1456 @ 0x5b0 │ │ │ │ + strbeq fp, [r6], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq fp, [r6], #2112 @ 0x840 │ │ │ │ + strbeq fp, [r6], #2128 @ 0x850 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq fp, [r6], #2808 @ 0xaf8 │ │ │ │ + strbeq fp, [r6], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r6, r7, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq fp, [r6], #3328 @ 0xd00 │ │ │ │ + strbeq fp, [r6], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq fp, [r6], #3992 @ 0xf98 │ │ │ │ + strbeq fp, [r6], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #784 @ 0x310 │ │ │ │ + strbeq ip, [r6], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #1488 @ 0x5d0 │ │ │ │ + strbeq ip, [r6], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #2024 @ 0x7e8 │ │ │ │ + strbeq ip, [r6], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #2560 @ 0xa00 │ │ │ │ + strbeq ip, [r6], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #3080 @ 0xc08 │ │ │ │ + strbeq ip, [r6], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r7, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #3584 @ 0xe00 │ │ │ │ + strbeq ip, [r6], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq ip, [r6], #3976 @ 0xf88 │ │ │ │ + strbeq ip, [r6], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq sp, [r6], #224 @ 0xe0 │ │ │ │ + strbeq sp, [r6], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r6, r9, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq sp, [r6], #656 @ 0x290 │ │ │ │ + strbeq sp, [r6], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq sp, [r6], #1192 @ 0x4a8 │ │ │ │ + strbeq sp, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, r8, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq sp, [r6], #3912 @ 0xf48 │ │ │ │ + strbeq sp, [r6], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r8, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq lr, [r6], #696 @ 0x2b8 │ │ │ │ + strbeq lr, [r6], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r7, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq lr, [r6], #1312 @ 0x520 │ │ │ │ + strbeq lr, [r6], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r7, r8, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq lr, [r6], #2808 @ 0xaf8 │ │ │ │ + strbeq lr, [r6], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r8, r9, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r0, [r7], #640 @ 0x280 │ │ │ │ + strbeq r0, [r7], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r6, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r0, [r7], #1008 @ 0x3f0 │ │ │ │ + strbeq r0, [r7], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r0, [r7], #2064 @ 0x810 │ │ │ │ + strbeq r0, [r7], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r0, [r7], #3312 @ 0xcf0 │ │ │ │ + strbeq r0, [r7], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r1, [r7], #304 @ 0x130 │ │ │ │ + strbeq r1, [r7], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r9, fp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r1, [r7], #1600 @ 0x640 │ │ │ │ + strbeq r1, [r7], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r2, [r7], #1168 @ 0x490 │ │ │ │ + strbeq r2, [r7], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r8, sl}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r2, [r7], #2008 @ 0x7d8 │ │ │ │ + strbeq r2, [r7], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r2, [r7], #3096 @ 0xc18 │ │ │ │ + strbeq r2, [r7], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #48 @ 0x30 │ │ │ │ + strbeq r3, [r7], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r6, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #912 @ 0x390 │ │ │ │ + strbeq r3, [r7], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r4, r5, r6, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #1624 @ 0x658 │ │ │ │ + strbeq r3, [r7], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #2520 @ 0x9d8 │ │ │ │ + strbeq r3, [r7], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #2984 @ 0xba8 │ │ │ │ + strbeq r3, [r7], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r3, [r7], #3760 @ 0xeb0 │ │ │ │ + strbeq r3, [r7], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r6, r9, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r4, [r7], #520 @ 0x208 │ │ │ │ + strbeq r4, [r7], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r6, {r7, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r4, [r7], #1080 @ 0x438 │ │ │ │ + strbeq r4, [r7], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r4, [r7], #1720 @ 0x6b8 │ │ │ │ + strbeq r4, [r7], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r4, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r4, [r7], #2544 @ 0x9f0 │ │ │ │ + strbeq r4, [r7], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r4, [r7], #3200 @ 0xc80 │ │ │ │ + strbeq r4, [r7], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r7, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #0 │ │ │ │ + strbeq r5, [r7], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r5, r7, r8, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #824 @ 0x338 │ │ │ │ + strbeq r5, [r7], #840 @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #1368 @ 0x558 │ │ │ │ + strbeq r5, [r7], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r5, r6, r8, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #2136 @ 0x858 │ │ │ │ + strbeq r5, [r7], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r7, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #2680 @ 0xa78 │ │ │ │ + strbeq r5, [r7], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r4, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #3128 @ 0xc38 │ │ │ │ + strbeq r5, [r7], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r4, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #3424 @ 0xd60 │ │ │ │ + strbeq r5, [r7], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r5, [r7], #3872 @ 0xf20 │ │ │ │ + strbeq r5, [r7], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r7, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r7], #3040 @ 0xbe0 │ │ │ │ + strbeq r6, [r7], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r6, [r7], #4024 @ 0xfb8 │ │ │ │ + strbeq r6, [r7], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r3, r4, r5, r7, r8, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r7, [r7], #656 @ 0x290 │ │ │ │ + strbeq r7, [r7], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r2, r3, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r7, [r7], #1168 @ 0x490 │ │ │ │ + strbeq r7, [r7], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r7, [r7], #2000 @ 0x7d0 │ │ │ │ + strbeq r7, [r7], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r7], #1640 @ 0x668 │ │ │ │ + strbeq r8, [r7], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r5, {r3, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r7], #2216 @ 0x8a8 │ │ │ │ + strbeq r8, [r7], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r5, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r7], #2608 @ 0xa30 │ │ │ │ + strbeq r8, [r7], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r6, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r7], #3064 @ 0xbf8 │ │ │ │ + strbeq r8, [r7], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r5, r8, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r8, [r7], #3792 @ 0xed0 │ │ │ │ + strbeq r8, [r7], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r4, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r7], #440 @ 0x1b8 │ │ │ │ + strbeq r9, [r7], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r6, {r2, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsl #26 │ │ │ │ - strbeq r9, [r7], #1264 @ 0x4f0 │ │ │ │ + strbeq r9, [r7], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r8, r6, r9 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r0, r6, r9 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r9, [r7], #3448 @ 0xd78 │ │ │ │ + strbeq r9, [r7], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r8, -r8] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r9, [r7], #3464 @ 0xd88 │ │ │ │ + strbeq r9, [r7], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r8, -r0] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176030,334 +176030,334 @@ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r7, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sl, [r7], #248 @ 0xf8 │ │ │ │ + strbeq sl, [r7], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r5, r6, r7, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sl, [r7], #672 @ 0x2a0 │ │ │ │ + strbeq sl, [r7], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sl, [r7], #1080 @ 0x438 │ │ │ │ + strbeq sl, [r7], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r6, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sl, [r7], #1648 @ 0x670 │ │ │ │ + strbeq sl, [r7], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r7, {r2, r5, r7, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sl, [r7], #2160 @ 0x870 │ │ │ │ + strbeq sl, [r7], #2176 @ 0x880 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq fp, [r7], #880 @ 0x370 │ │ │ │ + strbeq fp, [r7], #896 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq fp, [r7], #2192 @ 0x890 │ │ │ │ + strbeq fp, [r7], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq fp, [r7], #2624 @ 0xa40 │ │ │ │ + strbeq fp, [r7], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r7, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq fp, [r7], #3144 @ 0xc48 │ │ │ │ + strbeq fp, [r7], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, r8, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq fp, [r7], #3680 @ 0xe60 │ │ │ │ + strbeq fp, [r7], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r5, r6, r8, r9}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq ip, [r7], #120 @ 0x78 │ │ │ │ + strbeq ip, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq ip, [r7], #2472 @ 0x9a8 │ │ │ │ + strbeq ip, [r7], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r7, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq ip, [r7], #4000 @ 0xfa0 │ │ │ │ + strbeq ip, [r7], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sp, [r7], #512 @ 0x200 │ │ │ │ + strbeq sp, [r7], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r6, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq sp, [r7], #2464 @ 0x9a0 │ │ │ │ + strbeq sp, [r7], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r8, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq lr, [r7], #1968 @ 0x7b0 │ │ │ │ + strbeq lr, [r7], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, r7, r8, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq lr, [r7], #3792 @ 0xed0 │ │ │ │ + strbeq lr, [r7], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, r7, r9, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq pc, [r7], #448 @ 0x1c0 @ │ │ │ │ + strbeq pc, [r7], #464 @ 0x1d0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r7, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq pc, [r7], #2232 @ 0x8b8 @ │ │ │ │ + strbeq pc, [r7], #2248 @ 0x8c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r7, r8}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq pc, [r7], #3688 @ 0xe68 @ │ │ │ │ + strbeq pc, [r7], #3704 @ 0xe78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r0, [r8], #1184 @ 0x4a0 │ │ │ │ + strbeq r0, [r8], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r7, {r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r0, [r8], #3248 @ 0xcb0 │ │ │ │ + strbeq r0, [r8], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r6, r7, r8, r9}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r0, [r8], #4048 @ 0xfd0 │ │ │ │ + strbeq r0, [r8], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r6, r7, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r1, [r8], #488 @ 0x1e8 │ │ │ │ + strbeq r1, [r8], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r1, [r8], #1632 @ 0x660 │ │ │ │ + strbeq r1, [r8], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r5, r6, r7, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r1, [r8], #3176 @ 0xc68 │ │ │ │ + strbeq r1, [r8], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r6, r7, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #112 @ 0x70 │ │ │ │ + strbeq r2, [r8], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r5, r6, ip}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #1056 @ 0x420 │ │ │ │ + strbeq r2, [r8], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #1696 @ 0x6a0 │ │ │ │ + strbeq r2, [r8], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #2248 @ 0x8c8 │ │ │ │ + strbeq r2, [r8], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #2768 @ 0xad0 │ │ │ │ + strbeq r2, [r8], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r6, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r2, [r8], #3424 @ 0xd60 │ │ │ │ + strbeq r2, [r8], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r5, r6, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #16 │ │ │ │ + strbeq r3, [r8], #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r7, r8, r9, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #704 @ 0x2c0 │ │ │ │ + strbeq r3, [r8], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #1088 @ 0x440 │ │ │ │ + strbeq r3, [r8], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r5, r7, sl, fp, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #1544 @ 0x608 │ │ │ │ + strbeq r3, [r8], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #2296 @ 0x8f8 │ │ │ │ + strbeq r3, [r8], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, r5, r6, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r3, [r8], #3952 @ 0xf70 │ │ │ │ + strbeq r3, [r8], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r4, [r8], #1240 @ 0x4d8 │ │ │ │ + strbeq r4, [r8], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r6, r7, fp}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r4, [r8], #3208 @ 0xc88 │ │ │ │ + strbeq r4, [r8], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r6, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #528 @ 0x210 │ │ │ │ + strbeq r5, [r8], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r3, r4, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #1240 @ 0x4d8 │ │ │ │ + strbeq r5, [r8], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #1672 @ 0x688 │ │ │ │ + strbeq r5, [r8], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r4, r7, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #2456 @ 0x998 │ │ │ │ + strbeq r5, [r8], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r4, r7, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #3184 @ 0xc70 │ │ │ │ + strbeq r5, [r8], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r3, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r5, [r8], #4088 @ 0xff8 │ │ │ │ + strbeq r6, [r8], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r6, [r8], #672 @ 0x2a0 │ │ │ │ + strbeq r6, [r8], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r5, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r6, [r8], #1560 @ 0x618 │ │ │ │ + strbeq r6, [r8], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r4, r6, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r6, [r8], #2576 @ 0xa10 │ │ │ │ + strbeq r6, [r8], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r6, [r8], #3416 @ 0xd58 │ │ │ │ + strbeq r6, [r8], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r7, {r2, r6, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, lsr #27 │ │ │ │ - strbeq r7, [r8], #32 │ │ │ │ + strbeq r7, [r8], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr ip │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [r8], #2024 @ 0x7e8 │ │ │ │ + strbeq r7, [r8], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [r8], #2040 @ 0x7f8 │ │ │ │ + strbeq r7, [r8], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176378,148 +176378,148 @@ │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r5, r6, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r7, [r8], #2576 @ 0xa10 │ │ │ │ + strbeq r7, [r8], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r5, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r7, [r8], #3712 @ 0xe80 │ │ │ │ + strbeq r7, [r8], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r7, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r8, [r8], #464 @ 0x1d0 │ │ │ │ + strbeq r8, [r8], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r8, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r8, [r8], #2144 @ 0x860 │ │ │ │ + strbeq r8, [r8], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r8, [r8], #3752 @ 0xea8 │ │ │ │ + strbeq r8, [r8], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r5, r6, r7, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r9, [r8], #504 @ 0x1f8 │ │ │ │ + strbeq r9, [r8], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r7, r8, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r9, [r8], #1312 @ 0x520 │ │ │ │ + strbeq r9, [r8], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne r8, {r4, r5, r7, r8, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r9, [r8], #2032 @ 0x7f0 │ │ │ │ + strbeq r9, [r8], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r5, r6, r7, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq r9, [r8], #3336 @ 0xd08 │ │ │ │ + strbeq r9, [r8], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r8, r9, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq sl, [r8], #1352 @ 0x548 │ │ │ │ + strbeq sl, [r8], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r6, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq sl, [r8], #2072 @ 0x818 │ │ │ │ + strbeq sl, [r8], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r7, r8, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq sl, [r8], #2608 @ 0xa30 │ │ │ │ + strbeq sl, [r8], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r5, r6, r7, r8, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq sl, [r8], #3256 @ 0xcb8 │ │ │ │ + strbeq sl, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r4, r5, r7, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq fp, [r8], #88 @ 0x58 │ │ │ │ + strbeq fp, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r5, r6, r9, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq fp, [r8], #1016 @ 0x3f8 │ │ │ │ + strbeq fp, [r8], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r6, r9, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq fp, [r8], #2056 @ 0x808 │ │ │ │ + strbeq fp, [r8], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r6, r7, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq fp, [r8], #2816 @ 0xb00 │ │ │ │ + strbeq fp, [r8], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r5, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq fp, [r8], #3520 @ 0xdc0 │ │ │ │ + strbeq fp, [r8], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r5, r6, fp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq ip, [r8], #2560 @ 0xa00 │ │ │ │ + strbeq ip, [r8], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r4, r9, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - strbeq ip, [r8], #4088 @ 0xff8 │ │ │ │ + strbeq sp, [r8], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r0, lr, r9 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01089eb8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sp, [r8], #2208 @ 0x8a0 │ │ │ │ + strbeq sp, [r8], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sp, [r8], #2224 @ 0x8b0 │ │ │ │ + strbeq sp, [r8], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r8, lr, r9 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176540,544 +176540,544 @@ │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r7, r9, fp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sp, [r8], #3256 @ 0xcb8 │ │ │ │ + strbeq sp, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r7, r9, sl, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r8], #1104 @ 0x450 │ │ │ │ + strbeq lr, [r8], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r8], #2240 @ 0x8c0 │ │ │ │ + strbeq lr, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r8], #3256 @ 0xcb8 │ │ │ │ + strbeq lr, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r8, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r8], #64 @ 0x40 @ │ │ │ │ + strbeq pc, [r8], #80 @ 0x50 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r8], #744 @ 0x2e8 @ │ │ │ │ + strbeq pc, [r8], #760 @ 0x2f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r8], #1672 @ 0x688 @ │ │ │ │ + strbeq pc, [r8], #1688 @ 0x698 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r5, r8, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r8], #2544 @ 0x9f0 @ │ │ │ │ + strbeq pc, [r8], #2560 @ 0xa00 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r6, r8, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r0, [r9], #1296 @ 0x510 │ │ │ │ + strbeq r0, [r9], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r6, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [r9], #800 @ 0x320 │ │ │ │ + strbeq r1, [r9], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r6, r9, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [r9], #1896 @ 0x768 │ │ │ │ + strbeq r1, [r9], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r5, r7, sl, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [r9], #3112 @ 0xc28 │ │ │ │ + strbeq r1, [r9], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r5, r8, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [r9], #4032 @ 0xfc0 │ │ │ │ + strbeq r1, [r9], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #632 @ 0x278 │ │ │ │ + strbeq r2, [r9], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r6, r9, sl, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #1424 @ 0x590 │ │ │ │ + strbeq r2, [r9], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r5, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #2024 @ 0x7e8 │ │ │ │ + strbeq r2, [r9], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #2840 @ 0xb18 │ │ │ │ + strbeq r2, [r9], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r6, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #3528 @ 0xdc8 │ │ │ │ + strbeq r2, [r9], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [r9], #4032 @ 0xfc0 │ │ │ │ + strbeq r2, [r9], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r3, [r9], #1688 @ 0x698 │ │ │ │ + strbeq r3, [r9], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r3, [r9], #2840 @ 0xb18 │ │ │ │ + strbeq r3, [r9], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r3, [r9], #3336 @ 0xd08 │ │ │ │ + strbeq r3, [r9], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r5, r6, r7, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r3, [r9], #4040 @ 0xfc8 │ │ │ │ + strbeq r3, [r9], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r6, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #352 @ 0x160 │ │ │ │ + strbeq r4, [r9], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #856 @ 0x358 │ │ │ │ + strbeq r4, [r9], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r6, r9, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #1720 @ 0x6b8 │ │ │ │ + strbeq r4, [r9], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r5, r7, sl, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #2368 @ 0x940 │ │ │ │ + strbeq r4, [r9], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #2904 @ 0xb58 │ │ │ │ + strbeq r4, [r9], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r6, r7, r8, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #3536 @ 0xdd0 │ │ │ │ + strbeq r4, [r9], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r8, r9, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r4, [r9], #4064 @ 0xfe0 │ │ │ │ + strbeq r4, [r9], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #648 @ 0x288 │ │ │ │ + strbeq r5, [r9], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #1168 @ 0x490 │ │ │ │ + strbeq r5, [r9], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r8, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #1584 @ 0x630 │ │ │ │ + strbeq r5, [r9], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r8, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #1936 @ 0x790 │ │ │ │ + strbeq r5, [r9], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r6, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #2376 @ 0x948 │ │ │ │ + strbeq r5, [r9], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r7, r9, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #2880 @ 0xb40 │ │ │ │ + strbeq r5, [r9], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r5, [r9], #3456 @ 0xd80 │ │ │ │ + strbeq r5, [r9], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9, {sl, fp, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r6, [r9], #1296 @ 0x510 │ │ │ │ + strbeq r6, [r9], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r7, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r6, [r9], #2472 @ 0x9a8 │ │ │ │ + strbeq r6, [r9], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r5, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r6, [r9], #2928 @ 0xb70 │ │ │ │ + strbeq r6, [r9], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r3, r5, r6, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r6, [r9], #3600 @ 0xe10 │ │ │ │ + strbeq r6, [r9], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r7, [r9], #192 @ 0xc0 │ │ │ │ + strbeq r7, [r9], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r7, [r9], #904 @ 0x388 │ │ │ │ + strbeq r7, [r9], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r6, r8, r9, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r7, [r9], #1752 @ 0x6d8 │ │ │ │ + strbeq r7, [r9], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r6, r7, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r7, [r9], #2392 @ 0x958 │ │ │ │ + strbeq r7, [r9], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r8, fp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r7, [r9], #3272 @ 0xcc8 │ │ │ │ + strbeq r7, [r9], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r7, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r8, [r9], #328 @ 0x148 │ │ │ │ + strbeq r8, [r9], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r6, sl, fp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r8, [r9], #1144 @ 0x478 │ │ │ │ + strbeq r8, [r9], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r9, {r3, r4, r5, r6, r9, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r8, [r9], #3152 @ 0xc50 │ │ │ │ + strbeq r8, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, sl, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r9, [r9], #1216 @ 0x4c0 │ │ │ │ + strbeq r9, [r9], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r7, r9, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r9, [r9], #2856 @ 0xb28 │ │ │ │ + strbeq r9, [r9], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r7, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sl, [r9], #64 @ 0x40 │ │ │ │ + strbeq sl, [r9], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r7, r8, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sl, [r9], #656 @ 0x290 │ │ │ │ + strbeq sl, [r9], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r5, r6, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sl, [r9], #1112 @ 0x458 │ │ │ │ + strbeq sl, [r9], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r9, sl, fp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sl, [r9], #1824 @ 0x720 │ │ │ │ + strbeq sl, [r9], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r5, r7, r9, sl, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sl, [r9], #2840 @ 0xb18 │ │ │ │ + strbeq sl, [r9], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq fp, [r9], #32 │ │ │ │ + strbeq fp, [r9], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq fp, [r9], #888 @ 0x378 │ │ │ │ + strbeq fp, [r9], #904 @ 0x388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r8, r9, sl, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq fp, [r9], #1624 @ 0x658 │ │ │ │ + strbeq fp, [r9], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r5, r6, r7, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq fp, [r9], #2696 @ 0xa88 │ │ │ │ + strbeq fp, [r9], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r6, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq ip, [r9], #56 @ 0x38 │ │ │ │ + strbeq ip, [r9], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r5, sl, ip, lr, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq ip, [r9], #1560 @ 0x618 │ │ │ │ + strbeq ip, [r9], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r8, sl, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq ip, [r9], #2928 @ 0xb70 │ │ │ │ + strbeq ip, [r9], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r6, sl, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq ip, [r9], #3936 @ 0xf60 │ │ │ │ + strbeq ip, [r9], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r9, {r2, r6, r9, sl, ip, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sp, [r9], #2408 @ 0x968 │ │ │ │ + strbeq sp, [r9], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r6, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sp, [r9], #3592 @ 0xe08 │ │ │ │ + strbeq sp, [r9], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne r9, {r2, r3, r4, r6, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq sp, [r9], #4080 @ 0xff0 │ │ │ │ + strbeq lr, [r9], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r5, r6, r7, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #312 @ 0x138 │ │ │ │ + strbeq lr, [r9], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r6, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #616 @ 0x268 │ │ │ │ + strbeq lr, [r9], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r6, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #968 @ 0x3c8 │ │ │ │ + strbeq lr, [r9], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r6, r8, sl, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #1352 @ 0x548 │ │ │ │ + strbeq lr, [r9], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r5, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #1880 @ 0x758 │ │ │ │ + strbeq lr, [r9], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r5, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #2512 @ 0x9d0 │ │ │ │ + strbeq lr, [r9], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r8, {r3, r4, r5, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq lr, [r9], #3808 @ 0xee0 │ │ │ │ + strbeq lr, [r9], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r4, r6, r7, r8, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r9], #1912 @ 0x778 @ │ │ │ │ + strbeq pc, [r9], #1928 @ 0x788 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq pc, [r9], #3872 @ 0xf20 @ │ │ │ │ + strbeq pc, [r9], #3888 @ 0xf30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r7, r8, r9, fp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r0, [sl], #784 @ 0x310 │ │ │ │ + strbeq r0, [sl], #800 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r7, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r0, [sl], #1336 @ 0x538 │ │ │ │ + strbeq r0, [sl], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r5, r6, r7, r9, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r0, [sl], #2376 @ 0x948 │ │ │ │ + strbeq r0, [sl], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r4, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r0, [sl], #3352 @ 0xd18 │ │ │ │ + strbeq r0, [sl], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r3, r5, r7, sl, ip, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [sl], #104 @ 0x68 │ │ │ │ + strbeq r1, [sl], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r6, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [sl], #1176 @ 0x498 │ │ │ │ + strbeq r1, [sl], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r3, r4, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [sl], #2064 @ 0x810 │ │ │ │ + strbeq r1, [sl], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r2, r6, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [sl], #2864 @ 0xb30 │ │ │ │ + strbeq r1, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r9, {r4, r7, sl, fp, ip, lr}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r1, [sl], #3576 @ 0xdf8 │ │ │ │ + strbeq r1, [sl], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne r8, {r2, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r2, r0, r8, ror #29 │ │ │ │ - strbeq r2, [sl], #56 @ 0x38 │ │ │ │ + strbeq r2, [sl], #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r2, [sl], #2096 @ 0x830 │ │ │ │ + strbeq r2, [sl], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r8, r7, sl │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbeq r2, [sl], #2112 @ 0x840 │ │ │ │ + strbeq r2, [sl], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r0, r7, sl │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177098,130 +177098,130 @@ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r7, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r2, [sl], #2744 @ 0xab8 │ │ │ │ + strbeq r2, [sl], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r6, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r2, [sl], #3432 @ 0xd68 │ │ │ │ + strbeq r2, [sl], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r2, [sl], #3912 @ 0xf48 │ │ │ │ + strbeq r2, [sl], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #192 @ 0xc0 │ │ │ │ + strbeq r3, [sl], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #944 @ 0x3b0 │ │ │ │ + strbeq r3, [sl], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r6, r7, r8, r9, sl, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #1440 @ 0x5a0 │ │ │ │ + strbeq r3, [sl], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #2024 @ 0x7e8 │ │ │ │ + strbeq r3, [sl], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r7, r9, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #2632 @ 0xa48 │ │ │ │ + strbeq r3, [sl], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r6, r7, r8, sl, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #3192 @ 0xc78 │ │ │ │ + strbeq r3, [sl], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r3, [sl], #3664 @ 0xe50 │ │ │ │ + strbeq r3, [sl], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #32 │ │ │ │ + strbeq r4, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r6, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #504 @ 0x1f8 │ │ │ │ + strbeq r4, [sl], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r6, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #936 @ 0x3a8 │ │ │ │ + strbeq r4, [sl], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r7, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #1368 @ 0x558 │ │ │ │ + strbeq r4, [sl], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, r5, r7, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #1832 @ 0x728 │ │ │ │ + strbeq r4, [sl], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r8, fp, ip}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #2304 @ 0x900 │ │ │ │ + strbeq r4, [sl], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r6, r7, fp, sp}^ │ │ │ │ biceq r2, r0, r8, lsl #31 │ │ │ │ - strbeq r4, [sl], #2992 @ 0xbb0 │ │ │ │ + strbeq r4, [sl], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108a998 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108a9b0 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r5, [sl], #1008 @ 0x3f0 │ │ │ │ + strbeq r5, [sl], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, r9, sl │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r5, [sl], #1024 @ 0x400 │ │ │ │ + strbeq r5, [sl], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r9, sl │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177242,130 +177242,130 @@ │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r5, sl, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [sl], #272 @ 0x110 │ │ │ │ + strbeq r6, [sl], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r2, r6, r7, r9, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [sl], #2352 @ 0x930 │ │ │ │ + strbeq r6, [sl], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [sl], #3400 @ 0xd48 │ │ │ │ + strbeq r6, [sl], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r7, r8, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [sl], #256 @ 0x100 │ │ │ │ + strbeq r7, [sl], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, r6, r8, r9, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [sl], #992 @ 0x3e0 │ │ │ │ + strbeq r7, [sl], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r5, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [sl], #2728 @ 0xaa8 │ │ │ │ + strbeq r7, [sl], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r7, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r8, [sl], #40 @ 0x28 │ │ │ │ + strbeq r8, [sl], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r6, r7, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r8, [sl], #1976 @ 0x7b8 │ │ │ │ + strbeq r8, [sl], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r2, r3, r4, r5, r8, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r8, [sl], #3408 @ 0xd50 │ │ │ │ + strbeq r8, [sl], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r4, r9, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sl], #992 @ 0x3e0 │ │ │ │ + strbeq r9, [sl], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r5, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sl], #2448 @ 0x990 │ │ │ │ + strbeq r9, [sl], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r8, r9, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sl], #3072 @ 0xc00 │ │ │ │ + strbeq r9, [sl], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r7, r8, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sl], #3552 @ 0xde0 │ │ │ │ + strbeq r9, [sl], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sl, {r5, r6, r8, r9, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [sl], #56 @ 0x38 │ │ │ │ + strbeq sl, [sl], #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne sl, {r2, r4, r8, sl, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [sl], #624 @ 0x270 │ │ │ │ + strbeq sl, [sl], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [sl], #1392 @ 0x570 │ │ │ │ + strbeq sl, [sl], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, sl, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [sl], #2152 @ 0x868 │ │ │ │ + strbeq sl, [sl], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r8, -r8] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r8, -r0] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq fp, [sl], #200 @ 0xc8 │ │ │ │ + strbeq fp, [sl], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq fp, [sl], #216 @ 0xd8 │ │ │ │ + strbeq fp, [sl], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177386,52 +177386,52 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, r5, r6, r8, ip, pc}^ │ │ │ │ biceq r3, r0, r8, asr #1 │ │ │ │ - strbeq sp, [sl], #824 @ 0x338 │ │ │ │ + strbeq sp, [sl], #840 @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sl, {r6, r8, r9, sl, ip, pc}^ │ │ │ │ biceq r3, r0, r8, asr #1 │ │ │ │ - strbeq pc, [sl], #624 @ 0x270 @ │ │ │ │ + strbeq pc, [sl], #640 @ 0x280 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r6, r9, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #1 │ │ │ │ - strbeq pc, [sl], #1600 @ 0x640 @ │ │ │ │ + strbeq pc, [sl], #1616 @ 0x650 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, r7, fp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #1 │ │ │ │ - strbeq pc, [sl], #2544 @ 0x9f0 @ │ │ │ │ + strbeq pc, [sl], #2560 @ 0xa00 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, ip, sl │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r8, -r8] │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [fp], #552 @ 0x228 │ │ │ │ + strbeq r0, [fp], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [fp], #568 @ 0x238 │ │ │ │ + strbeq r0, [fp], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177452,76 +177452,76 @@ │ │ │ │ andeq r0, r0, r1, asr r0 │ │ │ │ andeq r0, r0, r1, asr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r6, r7, r8, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r1, [fp], #328 @ 0x148 │ │ │ │ + strbeq r1, [fp], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r8, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r1, [fp], #1800 @ 0x708 │ │ │ │ + strbeq r1, [fp], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r7, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r1, [fp], #2768 @ 0xad0 │ │ │ │ + strbeq r1, [fp], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r5, r7, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r1, [fp], #3272 @ 0xcc8 │ │ │ │ + strbeq r1, [fp], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r7, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r1, [fp], #3776 @ 0xec0 │ │ │ │ + strbeq r1, [fp], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r5, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r2, [fp], #256 @ 0x100 │ │ │ │ + strbeq r2, [fp], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r5, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r2, [fp], #1032 @ 0x408 │ │ │ │ + strbeq r2, [fp], #1048 @ 0x418 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r7, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #2 │ │ │ │ - strbeq r2, [fp], #3024 @ 0xbd0 │ │ │ │ + strbeq r2, [fp], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r3, [fp], #3664 @ 0xe50 │ │ │ │ + strbeq r3, [fp], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r3, [fp], #3680 @ 0xe60 │ │ │ │ + strbeq r3, [fp], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108ae90 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177542,214 +177542,214 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r5, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #216 @ 0xd8 │ │ │ │ + strbeq r4, [fp], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #768 @ 0x300 │ │ │ │ + strbeq r4, [fp], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r6, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #1224 @ 0x4c8 │ │ │ │ + strbeq r4, [fp], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #1672 @ 0x688 │ │ │ │ + strbeq r4, [fp], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #2696 @ 0xa88 │ │ │ │ + strbeq r4, [fp], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r4, [fp], #3608 @ 0xe18 │ │ │ │ + strbeq r4, [fp], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #208 @ 0xd0 │ │ │ │ + strbeq r5, [fp], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r7, fp}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #928 @ 0x3a0 │ │ │ │ + strbeq r5, [fp], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #1504 @ 0x5e0 │ │ │ │ + strbeq r5, [fp], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #2312 @ 0x908 │ │ │ │ + strbeq r5, [fp], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r7, r9}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #2928 @ 0xb70 │ │ │ │ + strbeq r5, [fp], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r9}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #3512 @ 0xdb8 │ │ │ │ + strbeq r5, [fp], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r5, [fp], #4064 @ 0xfe0 │ │ │ │ + strbeq r5, [fp], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r4, r5, r6, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #376 @ 0x178 │ │ │ │ + strbeq r6, [fp], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #680 @ 0x2a8 │ │ │ │ + strbeq r6, [fp], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #1104 @ 0x450 │ │ │ │ + strbeq r6, [fp], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #1720 @ 0x6b8 │ │ │ │ + strbeq r6, [fp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #2328 @ 0x918 │ │ │ │ + strbeq r6, [fp], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #3152 @ 0xc50 │ │ │ │ + strbeq r6, [fp], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r6, r8}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r6, [fp], #3936 @ 0xf60 │ │ │ │ + strbeq r6, [fp], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #488 @ 0x1e8 │ │ │ │ + strbeq r7, [fp], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r8, sl}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #1120 @ 0x460 │ │ │ │ + strbeq r7, [fp], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r6, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #1624 @ 0x658 │ │ │ │ + strbeq r7, [fp], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r4, r5, r6, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #2056 @ 0x808 │ │ │ │ + strbeq r7, [fp], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r5, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #2488 @ 0x9b8 │ │ │ │ + strbeq r7, [fp], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #2952 @ 0xb88 │ │ │ │ + strbeq r7, [fp], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #3480 @ 0xd98 │ │ │ │ + strbeq r7, [fp], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r3, r4, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r7, [fp], #3936 @ 0xf60 │ │ │ │ + strbeq r7, [fp], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r3, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r8, [fp], #344 @ 0x158 │ │ │ │ + strbeq r8, [fp], #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sl, {r2, r6, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r8, [fp], #872 @ 0x368 │ │ │ │ + strbeq r8, [fp], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sl, {r8, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - strbeq r8, [fp], #1480 @ 0x5c8 │ │ │ │ + strbeq r8, [fp], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r8, -r8] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq fp, [r8, -r0] │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbeq r8, [fp], #3496 @ 0xda8 │ │ │ │ + strbeq r8, [fp], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbeq r8, [fp], #3512 @ 0xdb8 │ │ │ │ + strbeq r8, [fp], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177770,142 +177770,142 @@ │ │ │ │ muleq r0, r5, r0 │ │ │ │ muleq r0, r5, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r7, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq r9, [fp], #3528 @ 0xdc8 │ │ │ │ + strbeq r9, [fp], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r7, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sl, [fp], #1032 @ 0x408 │ │ │ │ + strbeq sl, [fp], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r8, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sl, [fp], #2168 @ 0x878 │ │ │ │ + strbeq sl, [fp], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, sl, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sl, [fp], #3264 @ 0xcc0 │ │ │ │ + strbeq sl, [fp], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, sl, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sl, [fp], #3960 @ 0xf78 │ │ │ │ + strbeq sl, [fp], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r6, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq fp, [fp], #320 @ 0x140 │ │ │ │ + strbeq fp, [fp], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq fp, [fp], #688 @ 0x2b0 │ │ │ │ + strbeq fp, [fp], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq fp, [fp], #1000 @ 0x3e8 │ │ │ │ + strbeq fp, [fp], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq fp, [fp], #4032 @ 0xfc0 │ │ │ │ + strbeq fp, [fp], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq ip, [fp], #1232 @ 0x4d0 │ │ │ │ + strbeq ip, [fp], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r6, r7, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq ip, [fp], #1720 @ 0x6b8 │ │ │ │ + strbeq ip, [fp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r7, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq ip, [fp], #2096 @ 0x830 │ │ │ │ + strbeq ip, [fp], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r6, r7, r8, sl, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq ip, [fp], #3008 @ 0xbc0 │ │ │ │ + strbeq ip, [fp], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r7, r8, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq ip, [fp], #4056 @ 0xfd8 │ │ │ │ + strbeq ip, [fp], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sp, [fp], #1424 @ 0x590 │ │ │ │ + strbeq sp, [fp], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r7, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sp, [fp], #2584 @ 0xa18 │ │ │ │ + strbeq sp, [fp], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sp, [fp], #3216 @ 0xc90 │ │ │ │ + strbeq sp, [fp], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r7, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq sp, [fp], #3600 @ 0xe10 │ │ │ │ + strbeq sp, [fp], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - strbeq lr, [fp], #440 @ 0x1b8 │ │ │ │ + strbeq lr, [fp], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq lr, [fp], #2488 @ 0x9b8 │ │ │ │ + strbeq lr, [fp], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq lr, [fp], #2504 @ 0x9c8 │ │ │ │ + strbeq lr, [fp], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108b490 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177926,243 +177926,243 @@ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq lr, [fp], #3104 @ 0xc20 │ │ │ │ + strbeq lr, [fp], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r6, r7, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq lr, [fp], #3504 @ 0xdb0 │ │ │ │ + strbeq lr, [fp], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r5, r6, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq lr, [fp], #3848 @ 0xf08 │ │ │ │ + strbeq lr, [fp], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r7, r8, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #112 @ 0x70 @ │ │ │ │ + strbeq pc, [fp], #128 @ 0x80 @ │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #568 @ 0x238 @ │ │ │ │ + strbeq pc, [fp], #584 @ 0x248 @ │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r8, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #984 @ 0x3d8 @ │ │ │ │ + strbeq pc, [fp], #1000 @ 0x3e8 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r6, r7, r9, sl, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #1416 @ 0x588 @ │ │ │ │ + strbeq pc, [fp], #1432 @ 0x598 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #1800 @ 0x708 @ │ │ │ │ + strbeq pc, [fp], #1816 @ 0x718 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r9, sl, fp, ip, pc}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #2128 @ 0x850 @ │ │ │ │ + strbeq pc, [fp], #2144 @ 0x860 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r8, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #2448 @ 0x990 @ │ │ │ │ + strbeq pc, [fp], #2464 @ 0x9a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r9, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #2752 @ 0xac0 @ │ │ │ │ + strbeq pc, [fp], #2768 @ 0xad0 @ │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #3128 @ 0xc38 @ │ │ │ │ + strbeq pc, [fp], #3144 @ 0xc48 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #3520 @ 0xdc0 @ │ │ │ │ + strbeq pc, [fp], #3536 @ 0xdd0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq pc, [fp], #3824 @ 0xef0 @ │ │ │ │ + strbeq pc, [fp], #3840 @ 0xf00 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r6, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #32 │ │ │ │ + strbeq r0, [ip], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #448 @ 0x1c0 │ │ │ │ + strbeq r0, [ip], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #888 @ 0x378 │ │ │ │ + strbeq r0, [ip], #904 @ 0x388 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #1360 @ 0x550 │ │ │ │ + strbeq r0, [ip], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #1856 @ 0x740 │ │ │ │ + strbeq r0, [ip], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r7, r8, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #2368 @ 0x940 │ │ │ │ + strbeq r0, [ip], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r6, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #2896 @ 0xb50 │ │ │ │ + strbeq r0, [ip], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #3336 @ 0xd08 │ │ │ │ + strbeq r0, [ip], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r0, [ip], #3792 @ 0xed0 │ │ │ │ + strbeq r0, [ip], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r4, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #136 @ 0x88 │ │ │ │ + strbeq r1, [ip], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #560 @ 0x230 │ │ │ │ + strbeq r1, [ip], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #1040 @ 0x410 │ │ │ │ + strbeq r1, [ip], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #1472 @ 0x5c0 │ │ │ │ + strbeq r1, [ip], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #1888 @ 0x760 │ │ │ │ + strbeq r1, [ip], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #2256 @ 0x8d0 │ │ │ │ + strbeq r1, [ip], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #2632 @ 0xa48 │ │ │ │ + strbeq r1, [ip], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #3008 @ 0xbc0 │ │ │ │ + strbeq r1, [ip], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne fp, {r6, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #3400 @ 0xd48 │ │ │ │ + strbeq r1, [ip], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r7, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r1, [ip], #3840 @ 0xf00 │ │ │ │ + strbeq r1, [ip], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r3, r5, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #184 @ 0xb8 │ │ │ │ + strbeq r2, [ip], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r5, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #560 @ 0x230 │ │ │ │ + strbeq r2, [ip], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #952 @ 0x3b8 │ │ │ │ + strbeq r2, [ip], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #1328 @ 0x530 │ │ │ │ + strbeq r2, [ip], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r7, sl, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #1688 @ 0x698 │ │ │ │ + strbeq r2, [ip], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - strbeq r2, [ip], #2080 @ 0x820 │ │ │ │ + strbeq r2, [ip], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0108b898 │ │ │ │ svcvc 0x00f80000 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -178186,21 +178186,21 @@ │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r3, [ip], #3232 @ 0xca0 │ │ │ │ + strbeq r3, [ip], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq r3, [ip], #3248 @ 0xcb0 │ │ │ │ + strbeq r3, [ip], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178221,160 +178221,160 @@ │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r4, [ip], #1200 @ 0x4b0 │ │ │ │ + strbeq r4, [ip], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r7, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r4, [ip], #2000 @ 0x7d0 │ │ │ │ + strbeq r4, [ip], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r6, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r4, [ip], #2344 @ 0x928 │ │ │ │ + strbeq r4, [ip], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r8, r9, sl, ip}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r4, [ip], #4008 @ 0xfa8 │ │ │ │ + strbeq r4, [ip], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r5, [ip], #904 @ 0x388 │ │ │ │ + strbeq r5, [ip], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r5, [ip], #1440 @ 0x5a0 │ │ │ │ + strbeq r5, [ip], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r7, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r5, [ip], #1912 @ 0x778 │ │ │ │ + strbeq r5, [ip], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r8, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r5, [ip], #3064 @ 0xbf8 │ │ │ │ + strbeq r5, [ip], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, r7, r8, r9, sl}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r5, [ip], #4008 @ 0xfa8 │ │ │ │ + strbeq r5, [ip], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r4, r5, r7, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r6, [ip], #1448 @ 0x5a8 │ │ │ │ + strbeq r6, [ip], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r8, ip}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r6, [ip], #2984 @ 0xba8 │ │ │ │ + strbeq r6, [ip], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r8, r9, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r6, [ip], #3816 @ 0xee8 │ │ │ │ + strbeq r6, [ip], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r6, r7, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #136 @ 0x88 │ │ │ │ + strbeq r7, [ip], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #480 @ 0x1e0 │ │ │ │ + strbeq r7, [ip], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #1312 @ 0x520 │ │ │ │ + strbeq r7, [ip], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, r8, r9, fp}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #2408 @ 0x968 │ │ │ │ + strbeq r7, [ip], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r6, r7, r9, fp}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #3232 @ 0xca0 │ │ │ │ + strbeq r7, [ip], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r5, r7, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r7, [ip], #3936 @ 0xf60 │ │ │ │ + strbeq r7, [ip], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne fp, {r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r8, [ip], #744 @ 0x2e8 │ │ │ │ + strbeq r8, [ip], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {sl, ip}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r8, [ip], #1704 @ 0x6a8 │ │ │ │ + strbeq r8, [ip], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r8, [ip], #2336 @ 0x920 │ │ │ │ + strbeq r8, [ip], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne fp, {r2, sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, ror #7 │ │ │ │ - strbeq r8, [ip], #2768 @ 0xad0 │ │ │ │ + strbeq r8, [ip], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108bbb0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r8, fp, fp │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [ip], #656 @ 0x290 │ │ │ │ + strbeq r9, [ip], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, fp, fp │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [ip], #672 @ 0x2a0 │ │ │ │ + strbeq r9, [ip], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq fp, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178395,106 +178395,106 @@ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq r9, [ip], #1136 @ 0x470 │ │ │ │ + strbeq r9, [ip], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, r9, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq r9, [ip], #1616 @ 0x650 │ │ │ │ + strbeq r9, [ip], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq r9, [ip], #2384 @ 0x950 │ │ │ │ + strbeq r9, [ip], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r7, r8, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq r9, [ip], #3032 @ 0xbd8 │ │ │ │ + strbeq r9, [ip], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r6, r7, r8, r9, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq r9, [ip], #3672 @ 0xe58 │ │ │ │ + strbeq r9, [ip], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r7, r8, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #56 @ 0x38 │ │ │ │ + strbeq sl, [ip], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r6, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #888 @ 0x378 │ │ │ │ + strbeq sl, [ip], #904 @ 0x388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r7, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #1424 @ 0x590 │ │ │ │ + strbeq sl, [ip], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r8, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #1872 @ 0x750 │ │ │ │ + strbeq sl, [ip], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r7, r9, sl, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #2328 @ 0x918 │ │ │ │ + strbeq sl, [ip], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r8, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #2872 @ 0xb38 │ │ │ │ + strbeq sl, [ip], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r6, r8, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #3320 @ 0xcf8 │ │ │ │ + strbeq sl, [ip], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r8, r9, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsl #9 │ │ │ │ - strbeq sl, [ip], #3808 @ 0xee0 │ │ │ │ + strbeq sl, [ip], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108bd90 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r8, sp, fp │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq fp, [ip], #1800 @ 0x708 │ │ │ │ + strbeq fp, [ip], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r0, sp, fp │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbeq fp, [ip], #1816 @ 0x718 │ │ │ │ + strbeq fp, [ip], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r8, -r8] │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178515,412 +178515,412 @@ │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq fp, [ip], #2184 @ 0x888 │ │ │ │ + strbeq fp, [ip], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq fp, [ip], #2576 @ 0xa10 │ │ │ │ + strbeq fp, [ip], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq fp, [ip], #3448 @ 0xd78 │ │ │ │ + strbeq fp, [ip], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ ldmibne ip, {r2, r4, r5, r6, r9, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq ip, [ip], #1104 @ 0x450 │ │ │ │ + strbeq ip, [ip], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, sl, #65536 @ 0x10000 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq ip, [ip], #3304 @ 0xce8 │ │ │ │ + strbeq ip, [ip], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ ldmibne ip, {r3, r4, r5, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq sp, [ip], #2816 @ 0xb00 │ │ │ │ + strbeq sp, [ip], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r7, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #64 @ 0x40 │ │ │ │ + strbeq lr, [ip], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r7, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #608 @ 0x260 │ │ │ │ + strbeq lr, [ip], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #1168 @ 0x490 │ │ │ │ + strbeq lr, [ip], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r8, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #1680 @ 0x690 │ │ │ │ + strbeq lr, [ip], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, r8, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #2200 @ 0x898 │ │ │ │ + strbeq lr, [ip], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq lr, [ip], #3584 @ 0xe00 │ │ │ │ + strbeq lr, [ip], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r8, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq pc, [ip], #40 @ 0x28 @ │ │ │ │ + strbeq pc, [ip], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq pc, [ip], #1112 @ 0x458 @ │ │ │ │ + strbeq pc, [ip], #1128 @ 0x468 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r8, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq pc, [ip], #1688 @ 0x698 @ │ │ │ │ + strbeq pc, [ip], #1704 @ 0x6a8 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq pc, [ip], #2384 @ 0x950 @ │ │ │ │ + strbeq pc, [ip], #2400 @ 0x960 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r7, r8, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq pc, [ip], #3760 @ 0xeb0 @ │ │ │ │ + strbeq pc, [ip], #3776 @ 0xec0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r7, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #128 @ 0x80 │ │ │ │ + strbeq r0, [sp], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #472 @ 0x1d8 │ │ │ │ + strbeq r0, [sp], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r6, r8, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #1496 @ 0x5d8 │ │ │ │ + strbeq r0, [sp], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r5, r6, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #2176 @ 0x880 │ │ │ │ + strbeq r0, [sp], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, r7, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #2624 @ 0xa40 │ │ │ │ + strbeq r0, [sp], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r8, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r0, [sp], #3232 @ 0xca0 │ │ │ │ + strbeq r0, [sp], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, sl, #65536 @ 0x10000 │ │ │ │ ldmibne ip, {r6, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r1, [sp], #1776 @ 0x6f0 │ │ │ │ + strbeq r1, [sp], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r8, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r1, [sp], #3112 @ 0xc28 │ │ │ │ + strbeq r1, [sp], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r7, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r1, [sp], #3656 @ 0xe48 │ │ │ │ + strbeq r1, [sp], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r2, [sp], #432 @ 0x1b0 │ │ │ │ + strbeq r2, [sp], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r7, r8, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r2, [sp], #1192 @ 0x4a8 │ │ │ │ + strbeq r2, [sp], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r6, r7, r8, sl, fp, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r2, [sp], #2320 @ 0x910 │ │ │ │ + strbeq r2, [sp], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r6, r7, r8, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r2, [sp], #3040 @ 0xbe0 │ │ │ │ + strbeq r2, [sp], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r8, r9, fp, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r2, [sp], #3792 @ 0xed0 │ │ │ │ + strbeq r2, [sp], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r8, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #528 @ 0x210 │ │ │ │ + strbeq r3, [sp], #544 @ 0x220 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r9, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #1016 @ 0x3f8 │ │ │ │ + strbeq r3, [sp], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #1648 @ 0x670 │ │ │ │ + strbeq r3, [sp], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r7, r8, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #2176 @ 0x880 │ │ │ │ + strbeq r3, [sp], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #2576 @ 0xa10 │ │ │ │ + strbeq r3, [sp], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #3192 @ 0xc78 │ │ │ │ + strbeq r3, [sp], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r8, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r3, [sp], #4016 @ 0xfb0 │ │ │ │ + strbeq r3, [sp], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r4, [sp], #1000 @ 0x3e8 │ │ │ │ + strbeq r4, [sp], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r7, r9, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r4, [sp], #1912 @ 0x778 │ │ │ │ + strbeq r4, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r6, r7, r8, r9, sl, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r4, [sp], #2336 @ 0x920 │ │ │ │ + strbeq r4, [sp], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r4, [sp], #3552 @ 0xde0 │ │ │ │ + strbeq r4, [sp], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r5, [sp], #616 @ 0x268 │ │ │ │ + strbeq r5, [sp], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, sl, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r5, [sp], #1280 @ 0x500 │ │ │ │ + strbeq r5, [sp], #1296 @ 0x510 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r6, r7, r8, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r5, [sp], #1912 @ 0x778 │ │ │ │ + strbeq r5, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r5, r6, r7, r9, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r5, [sp], #2240 @ 0x8c0 │ │ │ │ + strbeq r5, [sp], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r8, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r5, [sp], #3384 @ 0xd38 │ │ │ │ + strbeq r5, [sp], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r7, r8, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r6, [sp], #248 @ 0xf8 │ │ │ │ + strbeq r6, [sp], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r7, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r6, [sp], #1248 @ 0x4e0 │ │ │ │ + strbeq r6, [sp], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r8, r9, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r6, [sp], #1984 @ 0x7c0 │ │ │ │ + strbeq r6, [sp], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r6, r9, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r6, [sp], #2616 @ 0xa38 │ │ │ │ + strbeq r6, [sp], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r7, r8, r9, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r6, [sp], #3544 @ 0xdd8 │ │ │ │ + strbeq r6, [sp], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip, {r6, r7, sl, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r7, [sp], #184 @ 0xb8 │ │ │ │ + strbeq r7, [sp], #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r5, r7, r8, sl, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r7, [sp], #1336 @ 0x538 │ │ │ │ + strbeq r7, [sp], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r6, r7, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r7, [sp], #2392 @ 0x958 │ │ │ │ + strbeq r7, [sp], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r4, r8, fp, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r7, [sp], #4048 @ 0xfd0 │ │ │ │ + strbeq r7, [sp], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r5, r7, r8, r9, ip, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r8, [sp], #1248 @ 0x4e0 │ │ │ │ + strbeq r8, [sp], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r6, r7, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r8, [sp], #1904 @ 0x770 │ │ │ │ + strbeq r8, [sp], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r8, [sp], #2392 @ 0x958 │ │ │ │ + strbeq r8, [sp], #2408 @ 0x968 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r4, r5, r6, r7, r8, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r8, [sp], #2800 @ 0xaf0 │ │ │ │ + strbeq r8, [sp], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r3, r5, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r8, [sp], #3792 @ 0xed0 │ │ │ │ + strbeq r8, [sp], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r7, r8, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r9, [sp], #448 @ 0x1c0 │ │ │ │ + strbeq r9, [sp], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r3, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r9, [sp], #1496 @ 0x5d8 │ │ │ │ + strbeq r9, [sp], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne ip, {r2, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #10 │ │ │ │ - strbeq r9, [sp], #2472 @ 0x9a8 │ │ │ │ + strbeq r9, [sp], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr r4 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sl, [sp], #552 @ 0x228 │ │ │ │ + strbeq sl, [sp], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbeq sl, [sp], #568 @ 0x238 │ │ │ │ + strbeq sl, [sp], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r0, r4, ip │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178943,536 +178943,536 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r4, ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r4, r7, #184, 2 @ 0x2e │ │ │ │ + adcpl r4, r7, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r4, r7, #184, 4 @ 0x8000000b │ │ │ │ + adcpl r4, r7, #192, 4 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r7, r8}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [sp], #88 @ 0x58 │ │ │ │ + strbeq fp, [sp], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r8, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [sp], #1392 @ 0x570 │ │ │ │ + strbeq fp, [sp], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r7, r9, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [sp], #2440 @ 0x988 │ │ │ │ + strbeq fp, [sp], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r6, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [sp], #3240 @ 0xca8 │ │ │ │ + strbeq fp, [sp], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r8, sp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [sp], #3928 @ 0xf58 │ │ │ │ + strbeq fp, [sp], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r8, r5, ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r5, r7, #180, 2 @ 0x2d │ │ │ │ + adcpl r5, r7, #188, 2 @ 0x2f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r6, r7, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [sp], #1776 @ 0x6f0 │ │ │ │ + strbeq ip, [sp], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r7, r8, sp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [sp], #2360 @ 0x938 │ │ │ │ + strbeq ip, [sp], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r8, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [sp], #2928 @ 0xb70 │ │ │ │ + strbeq ip, [sp], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r6, r8, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [sp], #3152 @ 0xc50 │ │ │ │ + strbeq sp, [sp], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r6, r7, #108, 24 @ 0x6c00 │ │ │ │ + adcpl r6, r7, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r6, r7, #52, 26 @ 0xd00 │ │ │ │ + adcpl r6, r7, #60, 26 @ 0xf00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r9, sp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq pc, [sp], #1232 @ 0x4d0 @ │ │ │ │ + strbeq pc, [sp], #1248 @ 0x4e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq pc, [sp], #3016 @ 0xbc8 @ │ │ │ │ + strbeq pc, [sp], #3032 @ 0xbd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r7, r7, #128, 14 @ 0x2000000 │ │ │ │ + adcpl r7, r7, #136, 14 @ 0x2200000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r0, [lr], #1232 @ 0x4d0 │ │ │ │ + strbeq r0, [lr], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108c798 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r7, r7, #224, 20 @ 0xe0000 │ │ │ │ + adcpl r7, r7, #232, 20 @ 0xe8000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r6, r7, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r0, [lr], #3072 @ 0xc00 │ │ │ │ + strbeq r0, [lr], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r7, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [lr], #24 │ │ │ │ + strbeq r1, [lr], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r7, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [lr], #656 @ 0x290 │ │ │ │ + strbeq r1, [lr], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [lr], #1240 @ 0x4d8 │ │ │ │ + strbeq r1, [lr], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r8, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [lr], #2072 @ 0x818 │ │ │ │ + strbeq r1, [lr], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [lr], #776 @ 0x308 │ │ │ │ + strbeq r2, [lr], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [lr], #2120 @ 0x848 │ │ │ │ + strbeq r2, [lr], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r6, r8, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [lr], #4072 @ 0xfe8 │ │ │ │ + strbeq r2, [lr], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r6, r7, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [lr], #904 @ 0x388 │ │ │ │ + strbeq r3, [lr], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r5, r6, r8, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [lr], #1664 @ 0x680 │ │ │ │ + strbeq r3, [lr], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r5, r7, r8, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [lr], #2384 @ 0x950 │ │ │ │ + strbeq r3, [lr], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq ip, [r8, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl sl, r7, #108, 22 @ 0x1b000 │ │ │ │ + adcpl sl, r7, #116, 22 @ 0x1d000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r9, fp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [lr], #1464 @ 0x5b8 │ │ │ │ + strbeq r4, [lr], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r9, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r5, [lr], #1096 @ 0x448 │ │ │ │ + strbeq r5, [lr], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r7, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r5, [lr], #2256 @ 0x8d0 │ │ │ │ + strbeq r5, [lr], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl fp, r7, #184, 30 @ 0x2e0 │ │ │ │ + adcpl fp, r7, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl ip, r7, #128 @ 0x80 │ │ │ │ + adcpl ip, r7, #136 @ 0x88 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r6, [lr], #1680 @ 0x690 │ │ │ │ + strbeq r6, [lr], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r6, [lr], #2088 @ 0x828 │ │ │ │ + strbeq r6, [lr], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror #18 │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r7, [lr], #0 │ │ │ │ + strbeq r7, [lr], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r9, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r7, [lr], #1048 @ 0x418 │ │ │ │ + strbeq r7, [lr], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r6, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r7, [lr], #1752 @ 0x6d8 │ │ │ │ + strbeq r7, [lr], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r7, [lr], #2576 @ 0xa10 │ │ │ │ + strbeq r7, [lr], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #304 @ 0x130 │ │ │ │ + strbeq r8, [lr], #320 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #1232 @ 0x4d0 │ │ │ │ + strbeq r8, [lr], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r6, r7, r8, ip}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #1744 @ 0x6d0 │ │ │ │ + strbeq r8, [lr], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r6, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #2264 @ 0x8d8 │ │ │ │ + strbeq r8, [lr], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #2640 @ 0xa50 │ │ │ │ + strbeq r8, [lr], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r5, r6, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r8, [lr], #3440 @ 0xd70 │ │ │ │ + strbeq r8, [lr], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r7, r9, sl, fp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r9, [lr], #664 @ 0x298 │ │ │ │ + strbeq r9, [lr], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, sl, ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl lr, r7, #64, 30 @ 0x100 │ │ │ │ + adcpl lr, r7, #72, 30 @ 0x120 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r6, r7, r8, fp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r9, [lr], #2824 @ 0xb08 │ │ │ │ + strbeq r9, [lr], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, sl}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sl, [lr], #2152 @ 0x868 │ │ │ │ + strbeq sl, [lr], #2168 @ 0x878 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [lr], #1576 @ 0x628 │ │ │ │ + strbeq fp, [lr], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r7, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [lr], #2576 @ 0xa10 │ │ │ │ + strbeq fp, [lr], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r7, r8, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq fp, [lr], #3712 @ 0xe80 │ │ │ │ + strbeq fp, [lr], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r8, r9, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [lr], #576 @ 0x240 │ │ │ │ + strbeq ip, [lr], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r8, r9, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [lr], #1536 @ 0x600 │ │ │ │ + strbeq ip, [lr], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r8, sl, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [lr], #2528 @ 0x9e0 │ │ │ │ + strbeq ip, [lr], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r6, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq ip, [lr], #3336 @ 0xd08 │ │ │ │ + strbeq ip, [lr], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [lr], #448 @ 0x1c0 │ │ │ │ + strbeq sp, [lr], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r6, r8, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [lr], #1640 @ 0x668 │ │ │ │ + strbeq sp, [lr], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r7, r8, r9}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [lr], #2128 @ 0x850 │ │ │ │ + strbeq sp, [lr], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [lr], #2576 @ 0xa10 │ │ │ │ + strbeq sp, [lr], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r7, r8}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq sp, [lr], #3000 @ 0xbb8 │ │ │ │ + strbeq sp, [lr], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r7, r8, r9, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq lr, [lr], #136 @ 0x88 │ │ │ │ + strbeq lr, [lr], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq ip, [r8, -r8] │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r2, r8, #84, 6 @ 0x50000001 │ │ │ │ + adcpl r2, r8, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r8, r0, ip, ip │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - adcpl r2, r8, #20, 8 @ 0x14000000 │ │ │ │ + adcpl r2, r8, #28, 8 @ 0x1c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r6, r7, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq lr, [lr], #3472 @ 0xd90 │ │ │ │ + strbeq lr, [lr], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r0, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r6, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [pc], #2448 @ 108cb3c <__bss_end__@@Base+0x22fd70> │ │ │ │ + strbeq r1, [pc], #2464 @ 108cb3c <__bss_end__@@Base+0x22fd70> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r5, r6, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [pc], #3064 @ 108cb54 <__bss_end__@@Base+0x22fd88> │ │ │ │ + strbeq r1, [pc], #3080 @ 108cb54 <__bss_end__@@Base+0x22fd88> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [pc], #3496 @ 108cb6c <__bss_end__@@Base+0x22fda0> │ │ │ │ + strbeq r1, [pc], #3512 @ 108cb6c <__bss_end__@@Base+0x22fda0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r4, r8, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r1, [pc], #4064 @ 108cb84 <__bss_end__@@Base+0x22fdb8> │ │ │ │ + strbeq r1, [pc], #4080 @ 108cb84 <__bss_end__@@Base+0x22fdb8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r8, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [pc], #544 @ 108cb9c <__bss_end__@@Base+0x22fdd0> │ │ │ │ + strbeq r2, [pc], #560 @ 108cb9c <__bss_end__@@Base+0x22fdd0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r6, r7, sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [pc], #2288 @ 108cbb4 <__bss_end__@@Base+0x22fde8> │ │ │ │ + strbeq r2, [pc], #2304 @ 108cbb4 <__bss_end__@@Base+0x22fde8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [pc], #3272 @ 108cbcc <__bss_end__@@Base+0x22fe00> │ │ │ │ + strbeq r2, [pc], #3288 @ 108cbcc <__bss_end__@@Base+0x22fe00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, r7, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r2, [pc], #3800 @ 108cbe4 <__bss_end__@@Base+0x22fe18> │ │ │ │ + strbeq r2, [pc], #3816 @ 108cbe4 <__bss_end__@@Base+0x22fe18> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r7, sl, sp}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [pc], #1784 @ 108cbfc <__bss_end__@@Base+0x22fe30> │ │ │ │ + strbeq r3, [pc], #1800 @ 108cbfc <__bss_end__@@Base+0x22fe30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [pc], #3064 @ 108cc14 <__bss_end__@@Base+0x22fe48> │ │ │ │ + strbeq r3, [pc], #3080 @ 108cc14 <__bss_end__@@Base+0x22fe48> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r5, r6, r7, r8, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r3, [pc], #3536 @ 108cc2c <__bss_end__@@Base+0x22fe60> │ │ │ │ + strbeq r3, [pc], #3552 @ 108cc2c <__bss_end__@@Base+0x22fe60> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #144 @ 108cc44 <__bss_end__@@Base+0x22fe78> │ │ │ │ + strbeq r4, [pc], #160 @ 108cc44 <__bss_end__@@Base+0x22fe78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r5, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #1128 @ 108cc5c <__bss_end__@@Base+0x22fe90> │ │ │ │ + strbeq r4, [pc], #1144 @ 108cc5c <__bss_end__@@Base+0x22fe90> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r8, sl, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #2120 @ 108cc74 <__bss_end__@@Base+0x22fea8> │ │ │ │ + strbeq r4, [pc], #2136 @ 108cc74 <__bss_end__@@Base+0x22fea8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r3, r4, r5, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #2888 @ 108cc8c <__bss_end__@@Base+0x22fec0> │ │ │ │ + strbeq r4, [pc], #2904 @ 108cc8c <__bss_end__@@Base+0x22fec0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r4, r5, r6, r7, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #3432 @ 108cca4 <__bss_end__@@Base+0x22fed8> │ │ │ │ + strbeq r4, [pc], #3448 @ 108cca4 <__bss_end__@@Base+0x22fed8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne sp, {r2, r3, r5, r7, r8, r9, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #11 │ │ │ │ - strbeq r4, [pc], #3936 @ 108ccbc <__bss_end__@@Base+0x22fef0> │ │ │ │ + strbeq r4, [pc], #3952 @ 108ccbc <__bss_end__@@Base+0x22fef0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq ip, [r8, -r8] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq ip, [r8, -r0] │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r5, [pc], #1856 @ 108ccf0 <__bss_end__@@Base+0x22ff24> │ │ │ │ + strbeq r5, [pc], #1872 @ 108ccf0 <__bss_end__@@Base+0x22ff24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r5, [pc], #1872 @ 108cd08 <__bss_end__@@Base+0x22ff3c> │ │ │ │ + strbeq r5, [pc], #1888 @ 108cd08 <__bss_end__@@Base+0x22ff3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -179493,837 +179493,837 @@ │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r7, r8, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r5, [pc], #2320 @ 108cd7c <__bss_end__@@Base+0x22ffb0> │ │ │ │ + strbeq r5, [pc], #2336 @ 108cd7c <__bss_end__@@Base+0x22ffb0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r6, r7, r8, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r5, [pc], #3032 @ 108cd94 <__bss_end__@@Base+0x22ffc8> │ │ │ │ + strbeq r5, [pc], #3048 @ 108cd94 <__bss_end__@@Base+0x22ffc8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc, {r2, r5, r6, r7, r9, sl, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r5, [pc], #3536 @ 108cdac <__bss_end__@@Base+0x22ffe0> │ │ │ │ + strbeq r5, [pc], #3552 @ 108cdac <__bss_end__@@Base+0x22ffe0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ ldmibne pc, {r5, r6, r7, sl, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #168 @ 108cdc4 <__bss_end__@@Base+0x22fff8> │ │ │ │ + strbeq r6, [pc], #184 @ 108cdc4 <__bss_end__@@Base+0x22fff8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #688 @ 108cddc <__bss_end__@@Base+0x230010> │ │ │ │ + strbeq r6, [pc], #704 @ 108cddc <__bss_end__@@Base+0x230010> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r7, r8, sl, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #1064 @ 108cdf4 <__bss_end__@@Base+0x230028> │ │ │ │ + strbeq r6, [pc], #1080 @ 108cdf4 <__bss_end__@@Base+0x230028> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #1432 @ 108ce0c <__bss_end__@@Base+0x230040> │ │ │ │ + strbeq r6, [pc], #1448 @ 108ce0c <__bss_end__@@Base+0x230040> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r5, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #1792 @ 108ce24 <__bss_end__@@Base+0x230058> │ │ │ │ + strbeq r6, [pc], #1808 @ 108ce24 <__bss_end__@@Base+0x230058> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #2216 @ 108ce3c <__bss_end__@@Base+0x230070> │ │ │ │ + strbeq r6, [pc], #2232 @ 108ce3c <__bss_end__@@Base+0x230070> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r9, sl, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #2576 @ 108ce54 <__bss_end__@@Base+0x230088> │ │ │ │ + strbeq r6, [pc], #2592 @ 108ce54 <__bss_end__@@Base+0x230088> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r6, r7, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r6, [pc], #3800 @ 108ce6c <__bss_end__@@Base+0x2300a0> │ │ │ │ + strbeq r6, [pc], #3816 @ 108ce6c <__bss_end__@@Base+0x2300a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, r9, sl, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r7, [pc], #448 @ 108ce84 <__bss_end__@@Base+0x2300b8> │ │ │ │ + strbeq r7, [pc], #464 @ 108ce84 <__bss_end__@@Base+0x2300b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r7, r8, r9, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r7, [pc], #1224 @ 108ce9c <__bss_end__@@Base+0x2300d0> │ │ │ │ + strbeq r7, [pc], #1240 @ 108ce9c <__bss_end__@@Base+0x2300d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r7, r8, sl, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r7, [pc], #1920 @ 108ceb4 <__bss_end__@@Base+0x2300e8> │ │ │ │ + strbeq r7, [pc], #1936 @ 108ceb4 <__bss_end__@@Base+0x2300e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r8, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r7, [pc], #3936 @ 108cecc <__bss_end__@@Base+0x230100> │ │ │ │ + strbeq r7, [pc], #3952 @ 108cecc <__bss_end__@@Base+0x230100> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r7, r9, sl, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r8, [pc], #568 @ 108cee4 <__bss_end__@@Base+0x230118> │ │ │ │ + strbeq r8, [pc], #584 @ 108cee4 <__bss_end__@@Base+0x230118> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r7, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r8, [pc], #1552 @ 108cefc <__bss_end__@@Base+0x230130> │ │ │ │ + strbeq r8, [pc], #1568 @ 108cefc <__bss_end__@@Base+0x230130> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r8, sl, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r8, [pc], #2408 @ 108cf14 <__bss_end__@@Base+0x230148> │ │ │ │ + strbeq r8, [pc], #2424 @ 108cf14 <__bss_end__@@Base+0x230148> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r9, sl, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r8, [pc], #3136 @ 108cf2c <__bss_end__@@Base+0x230160> │ │ │ │ + strbeq r8, [pc], #3152 @ 108cf2c <__bss_end__@@Base+0x230160> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r7, r9, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r8, [pc], #3976 @ 108cf44 <__bss_end__@@Base+0x230178> │ │ │ │ + strbeq r8, [pc], #3992 @ 108cf44 <__bss_end__@@Base+0x230178> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r6, r9, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #616 @ 108cf5c <__bss_end__@@Base+0x230190> │ │ │ │ + strbeq r9, [pc], #632 @ 108cf5c <__bss_end__@@Base+0x230190> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r9, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #1104 @ 108cf74 <__bss_end__@@Base+0x2301a8> │ │ │ │ + strbeq r9, [pc], #1120 @ 108cf74 <__bss_end__@@Base+0x2301a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, sl, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #1728 @ 108cf8c <__bss_end__@@Base+0x2301c0> │ │ │ │ + strbeq r9, [pc], #1744 @ 108cf8c <__bss_end__@@Base+0x2301c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r7, r8, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #2312 @ 108cfa4 <__bss_end__@@Base+0x2301d8> │ │ │ │ + strbeq r9, [pc], #2328 @ 108cfa4 <__bss_end__@@Base+0x2301d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r6, r7, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #3048 @ 108cfbc <__bss_end__@@Base+0x2301f0> │ │ │ │ + strbeq r9, [pc], #3064 @ 108cfbc <__bss_end__@@Base+0x2301f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r6, r7, r9, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq r9, [pc], #3840 @ 108cfd4 <__bss_end__@@Base+0x230208> │ │ │ │ + strbeq r9, [pc], #3856 @ 108cfd4 <__bss_end__@@Base+0x230208> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, r8, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #272 @ 108cfec <__bss_end__@@Base+0x230220> │ │ │ │ + strbeq sl, [pc], #288 @ 108cfec <__bss_end__@@Base+0x230220> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r7, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #888 @ 108d004 <__bss_end__@@Base+0x230238> │ │ │ │ + strbeq sl, [pc], #904 @ 108d004 <__bss_end__@@Base+0x230238> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r7, r8, sl, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #1704 @ 108d01c <__bss_end__@@Base+0x230250> │ │ │ │ + strbeq sl, [pc], #1720 @ 108d01c <__bss_end__@@Base+0x230250> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r7, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #2584 @ 108d034 <__bss_end__@@Base+0x230268> │ │ │ │ + strbeq sl, [pc], #2600 @ 108d034 <__bss_end__@@Base+0x230268> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, sl, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #3280 @ 108d04c <__bss_end__@@Base+0x230280> │ │ │ │ + strbeq sl, [pc], #3296 @ 108d04c <__bss_end__@@Base+0x230280> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r8, r9, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sl, [pc], #3888 @ 108d064 <__bss_end__@@Base+0x230298> │ │ │ │ + strbeq sl, [pc], #3904 @ 108d064 <__bss_end__@@Base+0x230298> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r7, r8, sl, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq fp, [pc], #504 @ 108d07c <__bss_end__@@Base+0x2302b0> │ │ │ │ + strbeq fp, [pc], #520 @ 108d07c <__bss_end__@@Base+0x2302b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, fp, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq fp, [pc], #1632 @ 108d094 <__bss_end__@@Base+0x2302c8> │ │ │ │ + strbeq fp, [pc], #1648 @ 108d094 <__bss_end__@@Base+0x2302c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq fp, [pc], #2544 @ 108d0ac <__bss_end__@@Base+0x2302e0> │ │ │ │ + strbeq fp, [pc], #2560 @ 108d0ac <__bss_end__@@Base+0x2302e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r8, r9, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq fp, [pc], #3376 @ 108d0c4 <__bss_end__@@Base+0x2302f8> │ │ │ │ + strbeq fp, [pc], #3392 @ 108d0c4 <__bss_end__@@Base+0x2302f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq fp, [pc], #3960 @ 108d0dc <__bss_end__@@Base+0x230310> │ │ │ │ + strbeq fp, [pc], #3976 @ 108d0dc <__bss_end__@@Base+0x230310> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r7, r9, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #448 @ 108d0f4 <__bss_end__@@Base+0x230328> │ │ │ │ + strbeq ip, [pc], #464 @ 108d0f4 <__bss_end__@@Base+0x230328> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r7, r8, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #952 @ 108d10c <__bss_end__@@Base+0x230340> │ │ │ │ + strbeq ip, [pc], #968 @ 108d10c <__bss_end__@@Base+0x230340> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, sl, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #1360 @ 108d124 <__bss_end__@@Base+0x230358> │ │ │ │ + strbeq ip, [pc], #1376 @ 108d124 <__bss_end__@@Base+0x230358> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #1808 @ 108d13c <__bss_end__@@Base+0x230370> │ │ │ │ + strbeq ip, [pc], #1824 @ 108d13c <__bss_end__@@Base+0x230370> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r6, r9, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #2224 @ 108d154 <__bss_end__@@Base+0x230388> │ │ │ │ + strbeq ip, [pc], #2240 @ 108d154 <__bss_end__@@Base+0x230388> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r7, r8, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #2728 @ 108d16c <__bss_end__@@Base+0x2303a0> │ │ │ │ + strbeq ip, [pc], #2744 @ 108d16c <__bss_end__@@Base+0x2303a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r7, fp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #3240 @ 108d184 <__bss_end__@@Base+0x2303b8> │ │ │ │ + strbeq ip, [pc], #3256 @ 108d184 <__bss_end__@@Base+0x2303b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r6, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq ip, [pc], #3752 @ 108d19c <__bss_end__@@Base+0x2303d0> │ │ │ │ + strbeq ip, [pc], #3768 @ 108d19c <__bss_end__@@Base+0x2303d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, r7, r8, r9, sl, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #88 @ 108d1b4 <__bss_end__@@Base+0x2303e8> │ │ │ │ + strbeq sp, [pc], #104 @ 108d1b4 <__bss_end__@@Base+0x2303e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r6, r7, r8, sl, fp, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #1072 @ 108d1cc <__bss_end__@@Base+0x230400> │ │ │ │ + strbeq sp, [pc], #1088 @ 108d1cc <__bss_end__@@Base+0x230400> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r8, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #1632 @ 108d1e4 <__bss_end__@@Base+0x230418> │ │ │ │ + strbeq sp, [pc], #1648 @ 108d1e4 <__bss_end__@@Base+0x230418> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r8, r9, fp, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #2520 @ 108d1fc <__bss_end__@@Base+0x230430> │ │ │ │ + strbeq sp, [pc], #2536 @ 108d1fc <__bss_end__@@Base+0x230430> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r6, r7, r8, fp, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #3256 @ 108d214 <__bss_end__@@Base+0x230448> │ │ │ │ + strbeq sp, [pc], #3272 @ 108d214 <__bss_end__@@Base+0x230448> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r7, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq sp, [pc], #4072 @ 108d22c <__bss_end__@@Base+0x230460> │ │ │ │ + strbeq sp, [pc], #4088 @ 108d22c <__bss_end__@@Base+0x230460> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r8, r9, sl, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #840 @ 108d244 <__bss_end__@@Base+0x230478> │ │ │ │ + strbeq lr, [pc], #856 @ 108d244 <__bss_end__@@Base+0x230478> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r6, r7, r8, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #1280 @ 108d25c <__bss_end__@@Base+0x230490> │ │ │ │ + strbeq lr, [pc], #1296 @ 108d25c <__bss_end__@@Base+0x230490> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r7, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #1688 @ 108d274 <__bss_end__@@Base+0x2304a8> │ │ │ │ + strbeq lr, [pc], #1704 @ 108d274 <__bss_end__@@Base+0x2304a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r7, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #2184 @ 108d28c <__bss_end__@@Base+0x2304c0> │ │ │ │ + strbeq lr, [pc], #2200 @ 108d28c <__bss_end__@@Base+0x2304c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r7, r8, sl, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #3024 @ 108d2a4 <__bss_end__@@Base+0x2304d8> │ │ │ │ + strbeq lr, [pc], #3040 @ 108d2a4 <__bss_end__@@Base+0x2304d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #3576 @ 108d2bc <__bss_end__@@Base+0x2304f0> │ │ │ │ + strbeq lr, [pc], #3592 @ 108d2bc <__bss_end__@@Base+0x2304f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r5, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq lr, [pc], #4088 @ 108d2d4 <__bss_end__@@Base+0x230508> │ │ │ │ + strbeq pc, [pc], #8 @ 108d2d4 <__bss_end__@@Base+0x230508> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r6, r8, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #464 @ 108d2ec <__bss_end__@@Base+0x230520> @ │ │ │ │ + strbeq pc, [pc], #480 @ 108d2ec <__bss_end__@@Base+0x230520> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r7, r9, sl, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #1360 @ 108d304 <__bss_end__@@Base+0x230538> @ │ │ │ │ + strbeq pc, [pc], #1376 @ 108d304 <__bss_end__@@Base+0x230538> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r9, sl, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #2248 @ 108d31c <__bss_end__@@Base+0x230550> @ │ │ │ │ + strbeq pc, [pc], #2264 @ 108d31c <__bss_end__@@Base+0x230550> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #2728 @ 108d334 <__bss_end__@@Base+0x230568> @ │ │ │ │ + strbeq pc, [pc], #2744 @ 108d334 <__bss_end__@@Base+0x230568> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #3208 @ 108d34c <__bss_end__@@Base+0x230580> @ │ │ │ │ + strbeq pc, [pc], #3224 @ 108d34c <__bss_end__@@Base+0x230580> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r6, r7, r9, sl, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - strbeq pc, [pc], #3768 @ 108d364 <__bss_end__@@Base+0x230598> @ │ │ │ │ + strbeq pc, [pc], #3784 @ 108d364 <__bss_end__@@Base+0x230598> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r6, r8, r9, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #216 @ 0xd8 │ │ │ │ + ldrbeq r0, [r0], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r7, r8, r9, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #1032 @ 0x408 │ │ │ │ + ldrbeq r0, [r0], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r6, r7, sl, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #1616 @ 0x650 │ │ │ │ + ldrbeq r0, [r0], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r6, r7, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #2088 @ 0x828 │ │ │ │ + ldrbeq r0, [r0], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r8, r9, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #2592 @ 0xa20 │ │ │ │ + ldrbeq r0, [r0], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r5, r6, r7, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #3000 @ 0xbb8 │ │ │ │ + ldrbeq r0, [r0], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r8, fp, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r0, [r0], #3600 @ 0xe10 │ │ │ │ + ldrbeq r0, [r0], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r7, r9, sl, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #96 @ 0x60 │ │ │ │ + ldrbeq r1, [r0], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r7, r9, sl, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #600 @ 0x258 │ │ │ │ + ldrbeq r1, [r0], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r7, r9, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #904 @ 0x388 │ │ │ │ + ldrbeq r1, [r0], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r8, sl, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #1296 @ 0x510 │ │ │ │ + ldrbeq r1, [r0], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r8, r9, sl, fp, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #1936 @ 0x790 │ │ │ │ + ldrbeq r1, [r0], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r6, r8, sl, fp, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #2696 @ 0xa88 │ │ │ │ + ldrbeq r1, [r0], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, r8, r9, fp, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #3400 @ 0xd48 │ │ │ │ + ldrbeq r1, [r0], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, r8, r9, sl, fp, ip, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r1, [r0], #4032 @ 0xfc0 │ │ │ │ + ldrbeq r1, [r0], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, r9, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #400 @ 0x190 │ │ │ │ + ldrbeq r2, [r0], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, r9, sl, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #840 @ 0x348 │ │ │ │ + ldrbeq r2, [r0], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #1248 @ 0x4e0 │ │ │ │ + ldrbeq r2, [r0], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r6, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #1704 @ 0x6a8 │ │ │ │ + ldrbeq r2, [r0], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #2136 @ 0x858 │ │ │ │ + ldrbeq r2, [r0], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r7, r8, r9, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #2848 @ 0xb20 │ │ │ │ + ldrbeq r2, [r0], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r7, r8, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r2, [r0], #3320 @ 0xcf8 │ │ │ │ + ldrbeq r2, [r0], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r7, r8, r9, sl, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r3, [r0], #1192 @ 0x4a8 │ │ │ │ + ldrbeq r3, [r0], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r7, r8, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #208 @ 0xd0 │ │ │ │ + ldrbeq r4, [r0], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r9, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #512 @ 0x200 │ │ │ │ + ldrbeq r4, [r0], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r7, r8, r9, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #896 @ 0x380 │ │ │ │ + ldrbeq r4, [r0], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #1232 @ 0x4d0 │ │ │ │ + ldrbeq r4, [r0], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r6, r7, r8, r9, sl, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #1640 @ 0x668 │ │ │ │ + ldrbeq r4, [r0], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r5, r6, r7, fp, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #2336 @ 0x920 │ │ │ │ + ldrbeq r4, [r0], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #2880 @ 0xb40 │ │ │ │ + ldrbeq r4, [r0], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r6, r7, r9, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r4, [r0], #3424 @ 0xd60 │ │ │ │ + ldrbeq r4, [r0], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r8, r9, sl, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r5, [r0], #96 @ 0x60 │ │ │ │ + ldrbeq r5, [r0], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r7, fp, ip, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r5, [r0], #472 @ 0x1d8 │ │ │ │ + ldrbeq r5, [r0], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r5, r9, ip, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r5, [r0], #1192 @ 0x4a8 │ │ │ │ + ldrbeq r5, [r0], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r7, r9, fp, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r5, [r0], #2816 @ 0xb00 │ │ │ │ + ldrbeq r5, [r0], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r5, r6, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r5, [r0], #3816 @ 0xee8 │ │ │ │ + ldrbeq r5, [r0], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r8, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #184 @ 0xb8 │ │ │ │ + ldrbeq r6, [r0], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r8, r9, fp, ip, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #752 @ 0x2f0 │ │ │ │ + ldrbeq r6, [r0], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #1392 @ 0x570 │ │ │ │ + ldrbeq r6, [r0], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r6, r8, sl, fp, sp, lr}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #1960 @ 0x7a8 │ │ │ │ + ldrbeq r6, [r0], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r6, r7, r8, sl, ip, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #2784 @ 0xae0 │ │ │ │ + ldrbeq r6, [r0], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r7, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #3344 @ 0xd10 │ │ │ │ + ldrbeq r6, [r0], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r6, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r6, [r0], #3792 @ 0xed0 │ │ │ │ + ldrbeq r6, [r0], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r3, r4, r6, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #448 @ 0x1c0 │ │ │ │ + ldrbeq r7, [r0], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r8, sl, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #968 @ 0x3c8 │ │ │ │ + ldrbeq r7, [r0], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r7, sl, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #1544 @ 0x608 │ │ │ │ + ldrbeq r7, [r0], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #2032 @ 0x7f0 │ │ │ │ + ldrbeq r7, [r0], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r6, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #2408 @ 0x968 │ │ │ │ + ldrbeq r7, [r0], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #3032 @ 0xbd8 │ │ │ │ + ldrbeq r7, [r0], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r8, r9, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r7, [r0], #3784 @ 0xec8 │ │ │ │ + ldrbeq r7, [r0], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r6, r9, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #360 @ 0x168 │ │ │ │ + ldrbeq r8, [r0], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #864 @ 0x360 │ │ │ │ + ldrbeq r8, [r0], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r8, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #1328 @ 0x530 │ │ │ │ + ldrbeq r8, [r0], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r5, r6, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #1800 @ 0x708 │ │ │ │ + ldrbeq r8, [r0], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne lr, {r6, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #2264 @ 0x8d8 │ │ │ │ + ldrbeq r8, [r0], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r8, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #2712 @ 0xa98 │ │ │ │ + ldrbeq r8, [r0], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r4, r6, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #3200 @ 0xc80 │ │ │ │ + ldrbeq r8, [r0], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r5, r6, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r8, [r0], #3608 @ 0xe18 │ │ │ │ + ldrbeq r8, [r0], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r5, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #0 │ │ │ │ + ldrbeq r9, [r0], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r7, fp, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #408 @ 0x198 │ │ │ │ + ldrbeq r9, [r0], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r6, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #904 @ 0x388 │ │ │ │ + ldrbeq r9, [r0], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r6, r7, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #1536 @ 0x600 │ │ │ │ + ldrbeq r9, [r0], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r5, r6, fp, sp}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #2168 @ 0x878 │ │ │ │ + ldrbeq r9, [r0], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r8, r9, sl, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #2664 @ 0xa68 │ │ │ │ + ldrbeq r9, [r0], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r2, r4, r6, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #3288 @ 0xcd8 │ │ │ │ + ldrbeq r9, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r7, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq r9, [r0], #3816 @ 0xee8 │ │ │ │ + ldrbeq r9, [r0], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r8, sl, ip, pc}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq sl, [r0], #496 @ 0x1f0 │ │ │ │ + ldrbeq sl, [r0], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq sl, [r0], #1200 @ 0x4b0 │ │ │ │ + ldrbeq sl, [r0], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, ip}^ @ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq sl, [r0], #2600 @ 0xa28 │ │ │ │ + ldrbeq sl, [r0], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne lr, {r3, r5, r6, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #12 │ │ │ │ - ldrbeq sl, [r0], #3576 @ 0xdf8 │ │ │ │ + ldrbeq sl, [r0], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq fp, [r0], #1568 @ 0x620 │ │ │ │ + ldrbeq fp, [r0], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq fp, [r0], #1584 @ 0x630 │ │ │ │ + ldrbeq fp, [r0], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180344,58 +180344,58 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r9, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - ldrbeq fp, [r0], #2712 @ 0xa98 │ │ │ │ + ldrbeq fp, [r0], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r6, r7, r9, fp, ip, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - ldrbeq ip, [r0], #144 @ 0x90 │ │ │ │ + ldrbeq ip, [r0], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - ldrbeq ip, [r0], #1384 @ 0x568 │ │ │ │ + ldrbeq ip, [r0], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r6, r9, sl, ip, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - ldrbeq ip, [r0], #1944 @ 0x798 │ │ │ │ + ldrbeq ip, [r0], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r8, r9, sl, ip, sp, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - ldrbeq ip, [r0], #3248 @ 0xcb0 │ │ │ │ + ldrbeq ip, [r0], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq sp, [r0], #1360 @ 0x550 │ │ │ │ + ldrbeq sp, [r0], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq sp, [r0], #1376 @ 0x560 │ │ │ │ + ldrbeq sp, [r0], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108db90 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180416,214 +180416,214 @@ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r8, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq sp, [r0], #1736 @ 0x6c8 │ │ │ │ + ldrbeq sp, [r0], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r8, fp, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq sp, [r0], #3080 @ 0xc08 │ │ │ │ + ldrbeq sp, [r0], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r8, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq lr, [r0], #32 │ │ │ │ + ldrbeq lr, [r0], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r6, r8, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq lr, [r0], #472 @ 0x1d8 │ │ │ │ + ldrbeq lr, [r0], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r5, r6, r7, r8, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq lr, [r0], #1096 @ 0x448 │ │ │ │ + ldrbeq lr, [r0], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r7, r9, sl, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq lr, [r0], #3016 @ 0xbc8 │ │ │ │ + ldrbeq lr, [r0], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r8, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #408 @ 0x198 @ │ │ │ │ + ldrbeq pc, [r0], #424 @ 0x1a8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r9, sl, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #968 @ 0x3c8 @ │ │ │ │ + ldrbeq pc, [r0], #984 @ 0x3d8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r7, r8, r9, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #1400 @ 0x578 @ │ │ │ │ + ldrbeq pc, [r0], #1416 @ 0x588 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r7, r8, r9, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #2232 @ 0x8b8 @ │ │ │ │ + ldrbeq pc, [r0], #2248 @ 0x8c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #3400 @ 0xd48 @ │ │ │ │ + ldrbeq pc, [r0], #3416 @ 0xd58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r8, sl, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq pc, [r0], #4040 @ 0xfc8 @ │ │ │ │ + ldrbeq pc, [r0], #4056 @ 0xfd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r5, r6, r8, sl, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #584 @ 0x248 │ │ │ │ + ldrbeq r0, [r1], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r7, r9, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #1176 @ 0x498 │ │ │ │ + ldrbeq r0, [r1], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r4, r7, r9, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #1752 @ 0x6d8 │ │ │ │ + ldrbeq r0, [r1], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r7, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #2200 @ 0x898 │ │ │ │ + ldrbeq r0, [r1], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, r6, r7, r9, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #2560 @ 0xa00 │ │ │ │ + ldrbeq r0, [r1], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, sl, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #3024 @ 0xbd0 │ │ │ │ + ldrbeq r0, [r1], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #3488 @ 0xda0 │ │ │ │ + ldrbeq r0, [r1], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r5, r6, r7, r9, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r0, [r1], #3976 @ 0xf88 │ │ │ │ + ldrbeq r0, [r1], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, fp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r1, [r1], #624 @ 0x270 │ │ │ │ + ldrbeq r1, [r1], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r8, r9, sl}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r1, [r1], #1168 @ 0x490 │ │ │ │ + ldrbeq r1, [r1], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {sl}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r1, [r1], #1624 @ 0x658 │ │ │ │ + ldrbeq r1, [r1], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, sl, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r1, [r1], #2880 @ 0xb40 │ │ │ │ + ldrbeq r1, [r1], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r5, r6, r7, r8, r9, sl, fp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r1, [r1], #3760 @ 0xeb0 │ │ │ │ + ldrbeq r1, [r1], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r7, r8, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r2, [r1], #112 @ 0x70 │ │ │ │ + ldrbeq r2, [r1], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r6, r9}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r2, [r1], #728 @ 0x2d8 │ │ │ │ + ldrbeq r2, [r1], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r2, [r1], #1680 @ 0x690 │ │ │ │ + ldrbeq r2, [r1], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r2, r4, r5, r9, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r2, [r1], #2424 @ 0x978 │ │ │ │ + ldrbeq r2, [r1], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r9, ip, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r3, [r1], #1832 @ 0x728 │ │ │ │ + ldrbeq r3, [r1], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldmibne pc, {r3, r4, r5, r6, ip, lr, pc}^ @ │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - ldrbeq r4, [r1], #2104 @ 0x838 │ │ │ │ + ldrbeq r4, [r1], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sp, [r8, -r8] │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sp, [r8, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq r5, [r1], #48 @ 0x30 │ │ │ │ + ldrbeq r5, [r1], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq r5, [r1], #64 @ 0x40 │ │ │ │ + ldrbeq r5, [r1], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180644,436 +180644,436 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r5, [r1], #432 @ 0x1b0 │ │ │ │ + ldrbeq r5, [r1], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r6, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r5, [r1], #1888 @ 0x760 │ │ │ │ + ldrbeq r5, [r1], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r6, r9, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r1], #1728 @ 0x6c0 │ │ │ │ + ldrbeq r6, [r1], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r7, [r1], #1480 @ 0x5c8 │ │ │ │ + ldrbeq r7, [r1], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r5, r6, r8, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r7, [r1], #2440 @ 0x988 │ │ │ │ + ldrbeq r7, [r1], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r8, [r1], #1800 @ 0x708 │ │ │ │ + ldrbeq r8, [r1], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r8, [r1], #2560 @ 0xa00 │ │ │ │ + ldrbeq r8, [r1], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r8, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r8, [r1], #3360 @ 0xd20 │ │ │ │ + ldrbeq r8, [r1], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, fp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r8, [r1], #4016 @ 0xfb0 │ │ │ │ + ldrbeq r8, [r1], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r6, r8, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r9, [r1], #520 @ 0x208 │ │ │ │ + ldrbeq r9, [r1], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r9, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r9, [r1], #2384 @ 0x950 │ │ │ │ + ldrbeq r9, [r1], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r6, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r9, [r1], #3424 @ 0xd60 │ │ │ │ + ldrbeq r9, [r1], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r5, r7, r8, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sl, [r1], #592 @ 0x250 │ │ │ │ + ldrbeq sl, [r1], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r9, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sl, [r1], #1368 @ 0x558 │ │ │ │ + ldrbeq sl, [r1], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r6, r7, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sl, [r1], #1872 @ 0x750 │ │ │ │ + ldrbeq sl, [r1], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sl, [r1], #3320 @ 0xcf8 │ │ │ │ + ldrbeq sl, [r1], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r4, r5, r9, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq fp, [r1], #3128 @ 0xc38 │ │ │ │ + ldrbeq fp, [r1], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #64 @ 0x40 │ │ │ │ + ldrbeq ip, [r1], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #568 @ 0x238 │ │ │ │ + ldrbeq ip, [r1], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r3, r5, r6, r7, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #1016 @ 0x3f8 │ │ │ │ + ldrbeq ip, [r1], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #1480 @ 0x5c8 │ │ │ │ + ldrbeq ip, [r1], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r6, r7, r8, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #1928 @ 0x788 │ │ │ │ + ldrbeq ip, [r1], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r5, r8, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #2376 @ 0x948 │ │ │ │ + ldrbeq ip, [r1], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, r6, r7, r8, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #2984 @ 0xba8 │ │ │ │ + ldrbeq ip, [r1], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r5, r9, ip}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #3456 @ 0xd80 │ │ │ │ + ldrbeq ip, [r1], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq ip, [r1], #4016 @ 0xfb0 │ │ │ │ + ldrbeq ip, [r1], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r4, r7, r8, r9, sl}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sp, [r1], #992 @ 0x3e0 │ │ │ │ + ldrbeq sp, [r1], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r6, r7, r8, sl, ip}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sp, [r1], #2448 @ 0x990 │ │ │ │ + ldrbeq sp, [r1], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sp, [r1], #3112 @ 0xc28 │ │ │ │ + ldrbeq sp, [r1], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r7, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq sp, [r1], #3672 @ 0xe58 │ │ │ │ + ldrbeq sp, [r1], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r6, r7, r8, r9}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq lr, [r1], #160 @ 0xa0 │ │ │ │ + ldrbeq lr, [r1], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r7, r8, fp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq lr, [r1], #1000 @ 0x3e8 │ │ │ │ + ldrbeq lr, [r1], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r7, r9, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq lr, [r1], #2112 @ 0x840 │ │ │ │ + ldrbeq lr, [r1], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq lr, [r1], #2792 @ 0xae8 │ │ │ │ + ldrbeq lr, [r1], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r9, sl, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq lr, [r1], #3816 @ 0xee8 │ │ │ │ + ldrbeq lr, [r1], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r1!, {r4, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq pc, [r1], #744 @ 0x2e8 @ │ │ │ │ + ldrbeq pc, [r1], #760 @ 0x2f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq pc, [r1], #1576 @ 0x628 @ │ │ │ │ + ldrbeq pc, [r1], #1592 @ 0x638 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r7, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq pc, [r1], #2072 @ 0x818 @ │ │ │ │ + ldrbeq pc, [r1], #2088 @ 0x828 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq pc, [r1], #2528 @ 0x9e0 @ │ │ │ │ + ldrbeq pc, [r1], #2544 @ 0x9f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq pc, [r1], #3160 @ 0xc58 @ │ │ │ │ + ldrbeq pc, [r1], #3176 @ 0xc68 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r5, r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r0, [r2], #224 @ 0xe0 │ │ │ │ + ldrbeq r0, [r2], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r7, r8, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r0, [r2], #1168 @ 0x490 │ │ │ │ + ldrbeq r0, [r2], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r7, ip, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r0, [r2], #3488 @ 0xda0 │ │ │ │ + ldrbeq r0, [r2], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r7, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r1, [r2], #2376 @ 0x948 │ │ │ │ + ldrbeq r1, [r2], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r6, r7, r8, r9, sl, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r1, [r2], #3576 @ 0xdf8 │ │ │ │ + ldrbeq r1, [r2], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r2, [r2], #288 @ 0x120 │ │ │ │ + ldrbeq r2, [r2], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r7, r8, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r2, [r2], #736 @ 0x2e0 │ │ │ │ + ldrbeq r2, [r2], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r2, [r2], #1984 @ 0x7c0 │ │ │ │ + ldrbeq r2, [r2], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r5, r6, r7, r8, r9, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r2, [r2], #3128 @ 0xc38 │ │ │ │ + ldrbeq r2, [r2], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r7, r8, r9, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r2, [r2], #3840 @ 0xf00 │ │ │ │ + ldrbeq r2, [r2], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r0!, {r6, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #680 @ 0x2a8 │ │ │ │ + ldrbeq r3, [r2], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r4, r5, r7, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #1496 @ 0x5d8 │ │ │ │ + ldrbeq r3, [r2], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #2144 @ 0x860 │ │ │ │ + ldrbeq r3, [r2], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r6, r7, r9, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #2832 @ 0xb10 │ │ │ │ + ldrbeq r3, [r2], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #3344 @ 0xd10 │ │ │ │ + ldrbeq r3, [r2], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r6, r7, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r3, [r2], #3752 @ 0xea8 │ │ │ │ + ldrbeq r3, [r2], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r1!, {r2, r3, r4, r5, r6, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r4, [r2], #168 @ 0xa8 │ │ │ │ + ldrbeq r4, [r2], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r0!, {r4, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r4, [r2], #760 @ 0x2f8 │ │ │ │ + ldrbeq r4, [r2], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r8, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r4, [r2], #1608 @ 0x648 │ │ │ │ + ldrbeq r4, [r2], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r1!, {r5, r6, r7, r8, sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r4, [r2], #3368 @ 0xd28 │ │ │ │ + ldrbeq r4, [r2], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r5, [r2], #3256 @ 0xcb8 │ │ │ │ + ldrbeq r5, [r2], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r6, r7, r8, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r5, [r2], #3776 @ 0xec0 │ │ │ │ + ldrbeq r5, [r2], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r2], #680 @ 0x2a8 │ │ │ │ + ldrbeq r6, [r2], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r3, r4, r7, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r2], #1464 @ 0x5b8 │ │ │ │ + ldrbeq r6, [r2], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r2], #2056 @ 0x808 │ │ │ │ + ldrbeq r6, [r2], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r0!, {r5, r6, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r2], #2720 @ 0xaa0 │ │ │ │ + ldrbeq r6, [r2], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r7, r8, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r6, [r2], #3424 @ 0xd60 │ │ │ │ + ldrbeq r6, [r2], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r0!, {r2, r5, r6, r7, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - ldrbeq r7, [r2], #136 @ 0x88 │ │ │ │ + ldrbeq r7, [r2], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r8, r0, r5, lr │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq lr, [r8, -r8] │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - ldrbeq r7, [r2], #2136 @ 0x858 │ │ │ │ + ldrbeq r7, [r2], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - ldrbeq r7, [r2], #2152 @ 0x868 │ │ │ │ + ldrbeq r7, [r2], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181094,124 +181094,124 @@ │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r6, r7, sl, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r7, [r2], #2904 @ 0xb58 │ │ │ │ + ldrbeq r7, [r2], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r9, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r7, [r2], #3608 @ 0xe18 │ │ │ │ + ldrbeq r7, [r2], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r6, r8, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #216 @ 0xd8 │ │ │ │ + ldrbeq r8, [r2], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r7, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #840 @ 0x348 │ │ │ │ + ldrbeq r8, [r2], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r7, r8, lr}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #2256 @ 0x8d0 │ │ │ │ + ldrbeq r8, [r2], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #2944 @ 0xb80 │ │ │ │ + ldrbeq r8, [r2], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r7, r8, r9, fp, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #3376 @ 0xd30 │ │ │ │ + ldrbeq r8, [r2], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, fp, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r8, [r2], #3952 @ 0xf70 │ │ │ │ + ldrbeq r8, [r2], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r7, r9, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r9, [r2], #992 @ 0x3e0 │ │ │ │ + ldrbeq r9, [r2], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, r7, r8, r9, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r9, [r2], #1880 @ 0x758 │ │ │ │ + ldrbeq r9, [r2], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r6, r9, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r9, [r2], #2296 @ 0x8f8 │ │ │ │ + ldrbeq r9, [r2], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r7, r9, sl, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq r9, [r2], #2600 @ 0xa28 │ │ │ │ + ldrbeq r9, [r2], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r6, r8, r9, sl, fp, sp}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq sl, [r2], #72 @ 0x48 │ │ │ │ + ldrbeq sl, [r2], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r6, r7, sl, fp, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq sl, [r2], #2816 @ 0xb00 │ │ │ │ + ldrbeq sl, [r2], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r9, ip}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq sl, [r2], #4000 @ 0xfa0 │ │ │ │ + ldrbeq sl, [r2], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r7, r8, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, ror #17 │ │ │ │ - ldrbeq fp, [r2], #424 @ 0x1a8 │ │ │ │ + ldrbeq fp, [r2], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq fp, [r2], #2512 @ 0x9d0 │ │ │ │ + ldrbeq fp, [r2], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq fp, [r2], #2528 @ 0x9e0 │ │ │ │ + ldrbeq fp, [r2], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181232,58 +181232,58 @@ │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r6, r7, r8, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - ldrbeq fp, [r2], #3048 @ 0xbe8 │ │ │ │ + ldrbeq fp, [r2], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - ldrbeq fp, [r2], #3632 @ 0xe30 │ │ │ │ + ldrbeq fp, [r2], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r6, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - ldrbeq ip, [r2], #48 @ 0x30 │ │ │ │ + ldrbeq ip, [r2], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r9, fp, ip, lr}^ │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - ldrbeq ip, [r2], #2912 @ 0xb60 │ │ │ │ + ldrbeq ip, [r2], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - ldrbeq ip, [r2], #4064 @ 0xfe0 │ │ │ │ + ldrbeq ip, [r2], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq sp, [r2], #2112 @ 0x840 │ │ │ │ + ldrbeq sp, [r2], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq sp, [r2], #2128 @ 0x850 │ │ │ │ + ldrbeq sp, [r2], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181304,316 +181304,316 @@ │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq sp, [r2], #3648 @ 0xe40 │ │ │ │ + ldrbeq sp, [r2], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq lr, [r2], #1216 @ 0x4c0 │ │ │ │ + ldrbeq lr, [r2], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq lr, [r2], #2072 @ 0x818 │ │ │ │ + ldrbeq lr, [r2], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r7, r9, sl, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq lr, [r2], #3592 @ 0xe08 │ │ │ │ + ldrbeq lr, [r2], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq pc, [r2], #280 @ 0x118 @ │ │ │ │ + ldrbeq pc, [r2], #296 @ 0x128 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r7, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq pc, [r2], #1024 @ 0x400 @ │ │ │ │ + ldrbeq pc, [r2], #1040 @ 0x410 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r6, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq pc, [r2], #1592 @ 0x638 @ │ │ │ │ + ldrbeq pc, [r2], #1608 @ 0x648 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq pc, [r2], #3040 @ 0xbe0 @ │ │ │ │ + ldrbeq pc, [r2], #3056 @ 0xbf0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r4, r5, r6, r7, fp, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r0, [r3], #1192 @ 0x4a8 │ │ │ │ + ldrbeq r0, [r3], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r8, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r0, [r3], #2336 @ 0x920 │ │ │ │ + ldrbeq r0, [r3], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r6, r7, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r0, [r3], #2712 @ 0xa98 │ │ │ │ + ldrbeq r0, [r3], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r5, r7, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r0, [r3], #3088 @ 0xc10 │ │ │ │ + ldrbeq r0, [r3], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, r8, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r0, [r3], #3768 @ 0xeb8 │ │ │ │ + ldrbeq r0, [r3], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r1, [r3], #392 @ 0x188 │ │ │ │ + ldrbeq r1, [r3], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r6, r7, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r1, [r3], #1112 @ 0x458 │ │ │ │ + ldrbeq r1, [r3], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r1, [r3], #1792 @ 0x700 │ │ │ │ + ldrbeq r1, [r3], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r1, [r3], #2448 @ 0x990 │ │ │ │ + ldrbeq r1, [r3], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r7, r9, fp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r1, [r3], #3568 @ 0xdf0 │ │ │ │ + ldrbeq r1, [r3], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, r6, r7, r8, r9, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r2, [r3], #528 @ 0x210 │ │ │ │ + ldrbeq r2, [r3], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r5, r6, sl}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r3, [r3], #2304 @ 0x900 │ │ │ │ + ldrbeq r3, [r3], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r4, [r3], #280 @ 0x118 │ │ │ │ + ldrbeq r4, [r3], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r4, [r3], #904 @ 0x388 │ │ │ │ + ldrbeq r4, [r3], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r4, [r3], #1624 @ 0x658 │ │ │ │ + ldrbeq r4, [r3], #1640 @ 0x668 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r7, r8, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r4, [r3], #2848 @ 0xb20 │ │ │ │ + ldrbeq r4, [r3], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r7, r9, fp, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r4, [r3], #3808 @ 0xee0 │ │ │ │ + ldrbeq r4, [r3], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r7, r9, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #408 @ 0x198 │ │ │ │ + ldrbeq r5, [r3], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r6, r8, r9, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #1280 @ 0x500 │ │ │ │ + ldrbeq r5, [r3], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r5, r8, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #1896 @ 0x768 │ │ │ │ + ldrbeq r5, [r3], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r6, fp, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #2536 @ 0x9e8 │ │ │ │ + ldrbeq r5, [r3], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r7, r9, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #3080 @ 0xc08 │ │ │ │ + ldrbeq r5, [r3], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r5, [r3], #4032 @ 0xfc0 │ │ │ │ + ldrbeq r5, [r3], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r7, r8, sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r6, [r3], #1144 @ 0x478 │ │ │ │ + ldrbeq r6, [r3], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, sl, fp, ip, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r6, [r3], #2408 @ 0x968 │ │ │ │ + ldrbeq r6, [r3], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r5, r7, r8, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r6, [r3], #2992 @ 0xbb0 │ │ │ │ + ldrbeq r6, [r3], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, r7, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r6, [r3], #3392 @ 0xd40 │ │ │ │ + ldrbeq r6, [r3], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r5, sl, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r6, [r3], #3856 @ 0xf10 │ │ │ │ + ldrbeq r6, [r3], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r8, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r7, [r3], #440 @ 0x1b8 │ │ │ │ + ldrbeq r7, [r3], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r7, [r3], #1112 @ 0x458 │ │ │ │ + ldrbeq r7, [r3], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {sl, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r7, [r3], #1816 @ 0x718 │ │ │ │ + ldrbeq r7, [r3], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r4, r5, r9, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r7, [r3], #2616 @ 0xa38 │ │ │ │ + ldrbeq r7, [r3], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r2!, {r4, r6, ip, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r7, [r3], #3648 @ 0xe40 │ │ │ │ + ldrbeq r7, [r3], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #216 @ 0xd8 │ │ │ │ + ldrbeq r8, [r3], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r5, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #1016 @ 0x3f8 │ │ │ │ + ldrbeq r8, [r3], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r2!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #1544 @ 0x608 │ │ │ │ + ldrbeq r8, [r3], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r7, r9, sl, sp}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #2200 @ 0x898 │ │ │ │ + ldrbeq r8, [r3], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r4, r9, sl, fp, sp, pc}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #2736 @ 0xab0 │ │ │ │ + ldrbeq r8, [r3], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r6, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #3208 @ 0xc88 │ │ │ │ + ldrbeq r8, [r3], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r2!, {r2, r3, r5, r7, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, lsr #20 │ │ │ │ - ldrbeq r8, [r3], #3768 @ 0xeb8 │ │ │ │ + ldrbeq r8, [r3], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq r9, [r3], #1648 @ 0x670 │ │ │ │ + ldrbeq r9, [r3], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r0, lr, lr │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - ldrbeq r9, [r3], #1664 @ 0x680 │ │ │ │ + ldrbeq r9, [r3], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0108ee98 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181634,52 +181634,52 @@ │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, r8, r9, lr}^ │ │ │ │ biceq r3, r0, r8, asr #21 │ │ │ │ - ldrbeq r9, [r3], #2152 @ 0x868 │ │ │ │ + ldrbeq r9, [r3], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r6, r7, r8, sl, fp, ip, sp}^ │ │ │ │ biceq r3, r0, r8, asr #21 │ │ │ │ - ldrbeq r9, [r3], #3752 @ 0xea8 │ │ │ │ + ldrbeq r9, [r3], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r7, r9, sl, lr}^ │ │ │ │ biceq r3, r0, r8, asr #21 │ │ │ │ - ldrbeq sl, [r3], #1360 @ 0x550 │ │ │ │ + ldrbeq sl, [r3], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r7, sl, lr}^ │ │ │ │ biceq r3, r0, r8, asr #21 │ │ │ │ - ldrbeq sl, [r3], #2496 @ 0x9c0 │ │ │ │ + ldrbeq sl, [r3], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq fp, [r3], #560 @ 0x230 │ │ │ │ + ldrbeq fp, [r3], #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r8, pc, lr @ │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - ldrbeq fp, [r3], #576 @ 0x240 │ │ │ │ + ldrbeq fp, [r3], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r0, pc, lr @ │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181700,172 +181700,172 @@ │ │ │ │ muleq r0, r6, r0 │ │ │ │ muleq r0, r6, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c11801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #952 @ 0x3b8 │ │ │ │ + ldrbeq fp, [r3], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r7, r8, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #2240 @ 0x8c0 │ │ │ │ + ldrbeq fp, [r3], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r6, r8, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #3496 @ 0xda8 │ │ │ │ + ldrbeq fp, [r3], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq ip, [r3], #240 @ 0xf0 │ │ │ │ + ldrbeq ip, [r3], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq ip, [r3], #576 @ 0x240 │ │ │ │ + ldrbeq ip, [r3], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r9, ip, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq ip, [r3], #1496 @ 0x5d8 │ │ │ │ + ldrbeq ip, [r3], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, sl, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq ip, [r3], #3728 @ 0xe90 │ │ │ │ + ldrbeq ip, [r3], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r3!, {r2, r5, r9, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq sp, [r3], #552 @ 0x228 │ │ │ │ + ldrbeq sp, [r3], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq sp, [r3], #1112 @ 0x458 │ │ │ │ + ldrbeq sp, [r3], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r6, r7, r8, r9, sl, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq sp, [r3], #2352 @ 0x930 │ │ │ │ + ldrbeq sp, [r3], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r3!, {r2, r6, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq sp, [r3], #3208 @ 0xc88 │ │ │ │ + ldrbeq sp, [r3], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq sp, [r3], #3928 @ 0xf58 │ │ │ │ + ldrbeq sp, [r3], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r9, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, r6, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #440 @ 0x1b8 │ │ │ │ + ldrbeq lr, [r3], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r6, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #760 @ 0x2f8 │ │ │ │ + ldrbeq lr, [r3], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r7, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #1088 @ 0x440 │ │ │ │ + ldrbeq lr, [r3], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r7, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #1392 @ 0x570 │ │ │ │ + ldrbeq lr, [r3], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, sl, ip, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #1896 @ 0x768 │ │ │ │ + ldrbeq lr, [r3], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r7, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq lr, [r3], #2584 @ 0xa18 │ │ │ │ + ldrbeq lr, [r3], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, r7, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r1, [r4], #2016 @ 0x7e0 │ │ │ │ + ldrbeq r1, [r4], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r6, r7, r9, ip, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r1, [r4], #2792 @ 0xae8 │ │ │ │ + ldrbeq r1, [r4], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r4, r7, r8, r9, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r1, [r4], #4072 @ 0xfe8 │ │ │ │ + ldrbeq r1, [r4], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r2, [r4], #1016 @ 0x3f8 │ │ │ │ + ldrbeq r2, [r4], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r0, r7, r0 │ │ │ │ + submi r0, r9, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r8, r7, r0 │ │ │ │ + submi r8, r9, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r8, r7, r0 │ │ │ │ + submi r8, r9, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r8, r2, pc @ │ │ │ │ - cmp r7, r4, lsl lr │ │ │ │ - svccc 0x00de147a │ │ │ │ + ldrhi fp, [lr, #-2130] @ 0xfffff7ae │ │ │ │ + svccc 0x00e051eb │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r8, r0, r2, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -181877,111 +181877,111 @@ │ │ │ │ tstpeq r8, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svclt 0x00847ae1 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r6, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r2, [r4], #2192 @ 0x890 │ │ │ │ + ldrbeq r2, [r4], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r8, sl, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r2, [r4], #3112 @ 0xc28 │ │ │ │ + ldrbeq r2, [r4], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ stmibne r3!, {r8, r9, ip, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r2, [r4], #4040 @ 0xfc8 │ │ │ │ + ldrbeq r2, [r4], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r5, r6, r7, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r3, [r4], #2072 @ 0x818 │ │ │ │ + ldrbeq r3, [r4], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r5, r7, r8, r9, fp, ip, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r4, [r4], #1096 @ 0x448 │ │ │ │ + ldrbeq r4, [r4], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r5, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r4, [r4], #1624 @ 0x658 │ │ │ │ + ldrbeq r4, [r4], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r8, -r0] │ │ │ │ andne r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01801 │ │ │ │ stmibne r3!, {r3, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r4, [r4], #3440 @ 0xd70 │ │ │ │ + ldrbeq r4, [r4], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r6, r7, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r5, [r4], #2768 @ 0xad0 │ │ │ │ + ldrbeq r5, [r4], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r5, [r4], #3328 @ 0xd00 │ │ │ │ + ldrbeq r5, [r4], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r7, ip, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r5, [r4], #3776 @ 0xec0 │ │ │ │ + ldrbeq r5, [r4], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r5, r6, r7, r9, sl, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #280 @ 0x118 │ │ │ │ + ldrbeq r6, [r4], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #920 @ 0x398 │ │ │ │ + ldrbeq r6, [r4], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r5, r7, r8, ip, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #1320 @ 0x528 │ │ │ │ + ldrbeq r6, [r4], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r4, r6, r7, r8, ip, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #1864 @ 0x748 │ │ │ │ + ldrbeq r6, [r4], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ stmibne r3!, {r3, r9, ip, lr}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #2432 @ 0x980 │ │ │ │ + ldrbeq r6, [r4], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ stmibne r3!, {r2, r7, sl, ip, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq r6, [r4], #3072 @ 0xc00 │ │ │ │ + ldrbeq r6, [r4], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -182061,7793 +182061,7793 @@ │ │ │ │ @ instruction: 0x01096f98 │ │ │ │ lsleq r7, r0, r0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r5 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #228, 20 @ 0xe4000 │ │ │ │ + addseq ip, sl, #236, 20 @ 0xec000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #132, 18 @ 0x210000 │ │ │ │ + rsbseq r2, pc, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #124, 22 @ 0x1f000 │ │ │ │ + addseq ip, sl, #132, 22 @ 0x21000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #124, 30 @ 0x1f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #4, 24 @ 0x400 │ │ │ │ + addseq ip, sl, #12, 24 @ 0xc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #20, 4 @ 0x40000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #140, 24 @ 0x8c00 │ │ │ │ + addseq ip, sl, #148, 24 @ 0x9400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #4, 18 @ 0x10000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #28, 26 @ 0x700 │ │ │ │ + addseq ip, sl, #36, 26 @ 0x900 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #84, 24 @ 0x5400 │ │ │ │ + rsbseq fp, pc, #92, 24 @ 0x5c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #180, 26 @ 0x2d00 │ │ │ │ + addseq ip, sl, #188, 26 @ 0x2f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #156, 8 @ 0x9c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #20, 8 @ 0x14000000 │ │ │ │ + rsbseq fp, lr, #28, 8 @ 0x1c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #108, 28 @ 0x6c0 │ │ │ │ + addseq ip, sl, #116, 28 @ 0x740 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #44, 30 @ 0xb0 │ │ │ │ + addseq ip, sl, #52, 30 @ 0xd0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #148, 14 @ 0x2500000 │ │ │ │ + rsbseq r5, pc, #156, 14 @ 0x2700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #100, 26 @ 0x1900 │ │ │ │ + rsbseq r0, pc, #108, 26 @ 0x1b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #180, 14 @ 0x2d00000 │ │ │ │ + rsbseq r8, pc, #188, 14 @ 0x2f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r6, r5, #68, 30 @ 0x110 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #252, 8 @ 0xfc000000 │ │ │ │ + rsbseq r2, pc, #4, 10 @ 0x1000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, sl, #204, 30 @ 0x330 │ │ │ │ + addseq ip, sl, #212, 30 @ 0x350 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #188, 20 @ 0xbc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #220, 16 @ 0xdc0000 │ │ │ │ + rsbseq r0, pc, #228, 16 @ 0xe40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #108 @ 0x6c │ │ │ │ + rsbseq r6, pc, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #84 @ 0x54 │ │ │ │ + addseq sp, sl, #92 @ 0x5c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, pc, #132, 28 @ 0x840 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #236 @ 0xec │ │ │ │ + addseq sp, sl, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #148, 30 @ 0x250 │ │ │ │ + rsbseq lr, lr, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #140, 2 @ 0x23 │ │ │ │ + addseq sp, sl, #148, 2 @ 0x25 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #52, 4 @ 0x40000003 │ │ │ │ + addseq sp, sl, #60, 4 @ 0xc0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #220, 4 @ 0xc000000d │ │ │ │ + addseq sp, sl, #228, 4 @ 0x4000000e │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #52 @ 0x34 │ │ │ │ + rsbseq ip, lr, #60 @ 0x3c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #4, 24 @ 0x400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #100, 6 @ 0x90000001 │ │ │ │ + addseq sp, sl, #108, 6 @ 0xb0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #204, 2 @ 0x33 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #196, 12 @ 0xc400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #12, 24 @ 0xc00 │ │ │ │ + rsbseq r6, pc, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #52, 4 @ 0x40000003 │ │ │ │ + rsbseq r9, lr, #60, 4 @ 0xc0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #76, 10 @ 0x13000000 │ │ │ │ + addseq r2, r9, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #60, 12 @ 0x3c00000 │ │ │ │ + rsbseq r4, pc, #68, 12 @ 0x4400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #12, 8 @ 0xc000000 │ │ │ │ + addseq sp, sl, #20, 8 @ 0x14000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #188, 8 @ 0xbc000000 │ │ │ │ + addseq sp, sl, #196, 8 @ 0xc4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #108, 10 @ 0x1b000000 │ │ │ │ + addseq sp, sl, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #244, 10 @ 0x3d000000 │ │ │ │ + addseq sp, sl, #252, 10 @ 0x3f000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #76, 4 @ 0xc0000004 │ │ │ │ + rsbseq r0, pc, #84, 4 @ 0x40000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #84, 18 @ 0x150000 │ │ │ │ + addseq pc, r8, #92, 18 @ 0x170000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #148, 10 @ 0x25000000 │ │ │ │ + rsbseq r3, pc, #156, 10 @ 0x27000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #148, 14 @ 0x2500000 │ │ │ │ + rsbseq r0, pc, #156, 14 @ 0x2700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #60, 24 @ 0x3c00 │ │ │ │ + rsbseq sl, pc, #68, 24 @ 0x4400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #100, 26 @ 0x1900 │ │ │ │ + rsbseq sl, lr, #108, 26 @ 0x1b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #236, 26 @ 0x3b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #204, 30 @ 0x330 │ │ │ │ + rsbseq r3, pc, #212, 30 @ 0x350 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #92, 20 @ 0x5c000 │ │ │ │ + rsbseq r9, pc, #100, 20 @ 0x64000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #100, 8 @ 0x64000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r3, pc, #116, 14 @ 0x1d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #132, 2 @ 0x21 │ │ │ │ + rsbseq pc, lr, #140, 2 @ 0x23 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #196, 6 @ 0x10000003 │ │ │ │ + rsbseq sl, pc, #204, 6 @ 0x30000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #180, 28 @ 0xb40 │ │ │ │ + rsbseq r9, pc, #188, 28 @ 0xbc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #44 @ 0x2c │ │ │ │ + rsbseq r1, pc, #52 @ 0x34 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #228, 14 @ 0x3900000 │ │ │ │ + rsbseq fp, pc, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #116, 22 @ 0x1d000 │ │ │ │ + rsbseq r5, pc, #124, 22 @ 0x1f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #252, 12 @ 0xfc00000 │ │ │ │ + rsbseq r5, pc, #4, 14 @ 0x100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #180, 16 @ 0xb40000 │ │ │ │ + rsbseq r4, pc, #188, 16 @ 0xbc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #36, 6 @ 0x90000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #252, 28 @ 0xfc0 │ │ │ │ + rsbseq pc, lr, #4, 30 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #44 @ 0x2c │ │ │ │ + rsbseq fp, pc, #52 @ 0x34 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #28, 10 @ 0x7000000 │ │ │ │ + rsbseq r5, pc, #36, 10 @ 0x9000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #180, 12 @ 0xb400000 │ │ │ │ + rsbseq fp, pc, #188, 12 @ 0xbc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #76, 30 @ 0x130 │ │ │ │ + rsbseq r9, pc, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq r9, pc, #124, 26 @ 0x1f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #116 @ 0x74 │ │ │ │ + rsbseq r7, pc, #124 @ 0x7c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #76, 14 @ 0x1300000 │ │ │ │ + rsbseq fp, pc, #84, 14 @ 0x1500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #76, 20 @ 0x4c000 │ │ │ │ + rsbseq r8, lr, #84, 20 @ 0x54000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #92, 18 @ 0x170000 │ │ │ │ + rsbseq r7, pc, #100, 18 @ 0x190000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r2, pc, #212, 20 @ 0xd4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #100, 4 @ 0x40000006 │ │ │ │ + rsbseq r3, pc, #108, 4 @ 0xc0000006 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #252, 12 @ 0xfc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #164, 12 @ 0xa400000 │ │ │ │ + addseq sp, sl, #172, 12 @ 0xac00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #220, 6 @ 0x70000003 │ │ │ │ + rsbseq r5, pc, #228, 6 @ 0x90000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #76, 14 @ 0x1300000 │ │ │ │ + addseq sp, sl, #84, 14 @ 0x1500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #252, 14 @ 0x3f00000 │ │ │ │ + addseq sp, sl, #4, 16 @ 0x40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #164, 16 @ 0xa40000 │ │ │ │ + addseq sp, sl, #172, 16 @ 0xac0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #84, 18 @ 0x150000 │ │ │ │ + addseq sp, sl, #92, 18 @ 0x170000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #4, 20 @ 0x4000 │ │ │ │ + addseq sp, sl, #12, 20 @ 0xc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #172, 20 @ 0xac000 │ │ │ │ + addseq sp, sl, #180, 20 @ 0xb4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #84, 22 @ 0x15000 │ │ │ │ + addseq sp, sl, #92, 22 @ 0x17000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #244, 22 @ 0x3d000 │ │ │ │ + addseq sp, sl, #252, 22 @ 0x3f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #156, 24 @ 0x9c00 │ │ │ │ + addseq sp, sl, #164, 24 @ 0xa400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #76, 26 @ 0x1300 │ │ │ │ + addseq sp, sl, #84, 26 @ 0x1500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #244, 26 @ 0x3d00 │ │ │ │ + addseq sp, sl, #252, 26 @ 0x3f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #156, 28 @ 0x9c0 │ │ │ │ + addseq sp, sl, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #76, 30 @ 0x130 │ │ │ │ + addseq sp, sl, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, sl, #244, 30 @ 0x3d0 │ │ │ │ + addseq sp, sl, #252, 30 @ 0x3f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #164 @ 0xa4 │ │ │ │ + addseq lr, sl, #172 @ 0xac │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #76, 2 │ │ │ │ + addseq lr, sl, #84, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #244, 2 @ 0x3d │ │ │ │ + addseq lr, sl, #252, 2 @ 0x3f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #156, 4 @ 0xc0000009 │ │ │ │ + addseq lr, sl, #164, 4 @ 0x4000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #52, 6 @ 0xd0000000 │ │ │ │ + addseq lr, sl, #60, 6 @ 0xf0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #220, 12 @ 0xdc00000 │ │ │ │ + rsbseq sl, lr, #228, 12 @ 0xe400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #236, 6 @ 0xb0000003 │ │ │ │ + addseq lr, sl, #244, 6 @ 0xd0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #148, 8 @ 0x94000000 │ │ │ │ + addseq lr, sl, #156, 8 @ 0x9c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #108, 22 @ 0x1b000 │ │ │ │ + rsbseq r6, pc, #116, 22 @ 0x1d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #68, 10 @ 0x11000000 │ │ │ │ + addseq lr, sl, #76, 10 @ 0x13000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #236, 10 @ 0x3b000000 │ │ │ │ + addseq lr, sl, #244, 10 @ 0x3d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #164, 24 @ 0xa400 │ │ │ │ + rsbseq r2, pc, #172, 24 @ 0xac00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r4, r8, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #148, 12 @ 0x9400000 │ │ │ │ + addseq lr, sl, #156, 12 @ 0x9c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #36, 14 @ 0x900000 │ │ │ │ + addseq lr, sl, #44, 14 @ 0xb00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq r1, pc, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #196, 14 @ 0x3100000 │ │ │ │ + addseq lr, sl, #204, 14 @ 0x3300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #92, 16 @ 0x5c0000 │ │ │ │ + addseq lr, sl, #100, 16 @ 0x640000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #236, 2 @ 0x3b │ │ │ │ + rsbseq r5, pc, #244, 2 @ 0x3d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #228, 16 @ 0xe40000 │ │ │ │ + addseq lr, sl, #236, 16 @ 0xec0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #4, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #92, 8 @ 0x5c000000 │ │ │ │ + rsbseq sl, pc, #100, 8 @ 0x64000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #100, 18 @ 0x190000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #132, 18 @ 0x210000 │ │ │ │ + addseq lr, sl, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #188, 18 @ 0x2f0000 │ │ │ │ + rsbseq fp, pc, #196, 18 @ 0x310000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, pc, #220 @ 0xdc │ │ │ │ + rsbseq ip, pc, #228 @ 0xe4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #188, 8 @ 0xbc000000 │ │ │ │ + rsbseq fp, lr, #196, 8 @ 0xc4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #36, 20 @ 0x24000 │ │ │ │ + addseq lr, sl, #44, 20 @ 0x2c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #188, 24 @ 0xbc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq lr, r5, #204, 20 @ 0xcc000 │ │ │ │ + sbceq lr, r5, #212, 20 @ 0xd4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #196, 20 @ 0xc4000 │ │ │ │ + addseq lr, sl, #204, 20 @ 0xcc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r7, r0, #44, 30 @ 0xb0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #108, 22 @ 0x1b000 │ │ │ │ + addseq lr, sl, #116, 22 @ 0x1d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #188, 30 @ 0x2f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #76, 30 @ 0x130 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #252, 22 @ 0x3f000 │ │ │ │ + addseq lr, sl, #4, 24 @ 0x400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #36, 2 │ │ │ │ + rsbseq sl, pc, #44, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #172, 24 @ 0xac00 │ │ │ │ + addseq lr, sl, #180, 24 @ 0xb400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #172, 4 @ 0xc000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #252, 6 @ 0xf0000003 │ │ │ │ + rsbseq lr, lr, #4, 8 @ 0x4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #52, 26 @ 0xd00 │ │ │ │ + addseq lr, sl, #60, 26 @ 0xf00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #68, 28 @ 0x440 │ │ │ │ + rsbseq fp, pc, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #188, 26 @ 0x2f00 │ │ │ │ + addseq lr, sl, #196, 26 @ 0x3100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #212, 8 @ 0xd4000000 │ │ │ │ + rsbseq r7, pc, #220, 8 @ 0xdc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #100, 14 @ 0x1900000 │ │ │ │ + rsbseq r1, pc, #108, 14 @ 0x1b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #132, 20 @ 0x84000 │ │ │ │ + rsbseq fp, lr, #140, 20 @ 0x8c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #140, 30 @ 0x230 │ │ │ │ + rsbseq r8, lr, #148, 30 @ 0x250 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #156, 20 @ 0x9c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #100, 28 @ 0x640 │ │ │ │ + addseq lr, sl, #108, 28 @ 0x6c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #28, 30 @ 0x70 │ │ │ │ + addseq lr, sl, #36, 30 @ 0x90 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #196, 2 @ 0x31 │ │ │ │ + rsbseq r3, pc, #204, 2 @ 0x33 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #20, 20 @ 0x14000 │ │ │ │ + addseq pc, r8, #28, 20 @ 0x1c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #60, 4 @ 0xc0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #180, 8 @ 0xb4000000 │ │ │ │ + rsbseq pc, lr, #188, 8 @ 0xbc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, sl, #220, 30 @ 0x370 │ │ │ │ + addseq lr, sl, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #116, 14 @ 0x1d00000 │ │ │ │ + rsbseq r4, pc, #124, 14 @ 0x1f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #28 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq sl, pc, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r0, r4, #124, 10 @ 0x1f000000 │ │ │ │ + sbceq r0, r4, #132, 10 @ 0x21000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #132 @ 0x84 │ │ │ │ + addseq pc, sl, #140 @ 0x8c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #52, 2 │ │ │ │ + addseq pc, sl, #60, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #212, 2 @ 0x35 │ │ │ │ + addseq pc, sl, #220, 2 @ 0x37 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #124, 4 @ 0xc0000007 │ │ │ │ + addseq pc, sl, #132, 4 @ 0x40000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #228, 18 @ 0x390000 │ │ │ │ + rsbseq fp, lr, #236, 18 @ 0x3b0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #116, 4 @ 0x40000007 │ │ │ │ + rsbseq r4, pc, #124, 4 @ 0xc0000007 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #28, 6 @ 0x70000000 │ │ │ │ + addseq pc, sl, #36, 6 @ 0x90000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #204, 6 @ 0x30000003 │ │ │ │ + addseq pc, sl, #212, 6 @ 0x50000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #20, 26 @ 0x500 │ │ │ │ + rsbseq sl, pc, #28, 26 @ 0x700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, r9, #140, 16 @ 0x8c0000 │ │ │ │ + addseq lr, r9, #148, 16 @ 0x940000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #116, 8 @ 0x74000000 │ │ │ │ + addseq pc, sl, #124, 8 @ 0x7c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #76, 10 @ 0x13000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #68, 28 @ 0x440 │ │ │ │ + rsbseq sl, pc, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #36, 10 @ 0x9000000 │ │ │ │ + addseq pc, sl, #44, 10 @ 0xb000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #196, 10 @ 0x31000000 │ │ │ │ + addseq pc, sl, #204, 10 @ 0x33000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #124, 12 @ 0x7c00000 │ │ │ │ + addseq pc, sl, #132, 12 @ 0x8400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #4, 14 @ 0x100000 │ │ │ │ + addseq pc, sl, #12, 14 @ 0x300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r9, [sp], #-4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #164, 14 @ 0x2900000 │ │ │ │ + addseq pc, sl, #172, 14 @ 0x2b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #196, 20 @ 0xc4000 │ │ │ │ + addseq pc, r8, #204, 20 @ 0xcc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r5, r2, #212, 22 @ 0x35000 │ │ │ │ + sbceq r5, r2, #220, 22 @ 0x37000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, r9, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r8, r9, #132, 8 @ 0x84000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #132, 28 @ 0x840 │ │ │ │ + rsbseq r6, pc, #140, 28 @ 0x8c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69a9cc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #228, 4 @ 0x4000000e │ │ │ │ + rsbseq r2, pc, #236, 4 @ 0xc000000e │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #76, 16 @ 0x4c0000 │ │ │ │ + addseq pc, sl, #84, 16 @ 0x540000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #244, 16 @ 0xf40000 │ │ │ │ + addseq pc, sl, #252, 16 @ 0xfc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #180, 18 @ 0x2d0000 │ │ │ │ + addseq pc, sl, #188, 18 @ 0x2f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #92, 20 @ 0x5c000 │ │ │ │ + addseq pc, sl, #100, 20 @ 0x64000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #252, 20 @ 0xfc000 │ │ │ │ + addseq pc, sl, #4, 22 @ 0x1000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #172, 22 @ 0x2b000 │ │ │ │ + addseq pc, sl, #180, 22 @ 0x2d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #84, 24 @ 0x5400 │ │ │ │ + addseq pc, sl, #92, 24 @ 0x5c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #52, 12 @ 0x3400000 │ │ │ │ + addseq r2, r9, #60, 12 @ 0x3c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #12, 26 @ 0x300 │ │ │ │ + addseq pc, sl, #20, 26 @ 0x500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #172, 26 @ 0x2b00 │ │ │ │ + addseq pc, sl, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #92, 28 @ 0x5c0 │ │ │ │ + addseq pc, sl, #100, 28 @ 0x640 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq lr, lr, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #4, 6 @ 0x10000000 │ │ │ │ + rsbseq r6, pc, #12, 6 @ 0x30000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #116, 12 @ 0x7400000 │ │ │ │ + rsbseq r9, pc, #124, 12 @ 0x7c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #132, 4 @ 0x40000008 │ │ │ │ + rsbseq sl, pc, #140, 4 @ 0xc0000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #92, 18 @ 0x170000 │ │ │ │ + rsbseq r3, pc, #100, 18 @ 0x190000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #180, 22 @ 0x2d000 │ │ │ │ + rsbseq fp, pc, #188, 22 @ 0x2f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #108, 6 @ 0xb0000001 │ │ │ │ + rsbseq pc, lr, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #212, 24 @ 0xd400 │ │ │ │ + rsbseq r9, pc, #220, 24 @ 0xdc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #228 @ 0xe4 │ │ │ │ + rsbseq r9, lr, #236 @ 0xec │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #172, 18 @ 0x2b0000 │ │ │ │ + rsbseq r8, lr, #180, 18 @ 0x2d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #84, 12 @ 0x5400000 │ │ │ │ + rsbseq r5, pc, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #252, 28 @ 0xfc0 │ │ │ │ + addseq pc, sl, #4, 30 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, sl, #164, 30 @ 0x290 │ │ │ │ + addseq pc, sl, #172, 30 @ 0x2b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #60, 22 @ 0xf000 │ │ │ │ + rsbseq r4, pc, #68, 22 @ 0x11000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #20, 14 @ 0x500000 │ │ │ │ + rsbseq sl, pc, #28, 14 @ 0x700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #108, 18 @ 0x1b0000 │ │ │ │ + rsbseq r6, pc, #116, 18 @ 0x1d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #180, 24 @ 0xb400 │ │ │ │ + rsbseq r6, pc, #188, 24 @ 0xbc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #68 @ 0x44 │ │ │ │ + addseq r0, fp, #76 @ 0x4c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #124, 20 @ 0x7c000 │ │ │ │ + rsbseq lr, lr, #132, 20 @ 0x84000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #60, 12 @ 0x3c00000 │ │ │ │ + rsbseq r3, pc, #68, 12 @ 0x4400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #116, 2 │ │ │ │ + rsbseq fp, pc, #124, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #228 @ 0xe4 │ │ │ │ + addseq r0, fp, #236 @ 0xec │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #140, 2 @ 0x23 │ │ │ │ + addseq r0, fp, #148, 2 @ 0x25 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #36, 8 @ 0x24000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #52, 4 @ 0x40000003 │ │ │ │ + addseq r0, fp, #60, 4 @ 0xc0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #236, 4 @ 0xc000000e │ │ │ │ + addseq r0, fp, #244, 4 @ 0x4000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #164, 6 @ 0x90000002 │ │ │ │ + addseq r0, fp, #172, 6 @ 0xb0000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #164, 22 @ 0x29000 │ │ │ │ + rsbseq sp, lr, #172, 22 @ 0x2b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #252, 26 @ 0x3f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #76, 8 @ 0x4c000000 │ │ │ │ + addseq r0, fp, #84, 8 @ 0x54000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r1, r2, #76, 30 @ 0x130 │ │ │ │ + sbceq r1, r2, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #196, 16 @ 0xc40000 │ │ │ │ + rsbseq r6, pc, #204, 16 @ 0xcc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #244, 8 @ 0xf4000000 │ │ │ │ + addseq r0, fp, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #12, 28 @ 0xc0 │ │ │ │ + rsbseq r9, pc, #20, 28 @ 0x140 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #172, 16 @ 0xac0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #140, 10 @ 0x23000000 │ │ │ │ + addseq r0, fp, #148, 10 @ 0x25000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #84, 10 @ 0x15000000 │ │ │ │ + rsbseq pc, lr, #92, 10 @ 0x17000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #20, 12 @ 0x1400000 │ │ │ │ + addseq r0, fp, #28, 12 @ 0x1c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #188, 24 @ 0xbc00 │ │ │ │ + rsbseq r0, pc, #196, 24 @ 0xc400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #164, 12 @ 0xa400000 │ │ │ │ + addseq r0, fp, #172, 12 @ 0xac00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [sp], #-2372 @ 0xfffff6bc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #52, 14 @ 0xd00000 │ │ │ │ + addseq r0, fp, #60, 14 @ 0xf00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #180, 22 @ 0x2d000 │ │ │ │ + rsbseq pc, lr, #188, 22 @ 0x2f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #220, 14 @ 0x3700000 │ │ │ │ + addseq r0, fp, #228, 14 @ 0x3900000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #116, 16 @ 0x740000 │ │ │ │ + addseq r0, fp, #124, 16 @ 0x7c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #212, 24 @ 0xd400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #108, 22 @ 0x1b000 │ │ │ │ + addseq pc, r8, #116, 22 @ 0x1d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #156, 2 @ 0x27 │ │ │ │ + rsbseq ip, lr, #164, 2 @ 0x29 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #212, 12 @ 0xd400000 │ │ │ │ + rsbseq r4, pc, #220, 12 @ 0xdc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #28, 18 @ 0x70000 │ │ │ │ + addseq r0, fp, #36, 18 @ 0x90000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #20, 14 @ 0x500000 │ │ │ │ + rsbseq r8, pc, #28, 14 @ 0x700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #124, 16 @ 0x7c0000 │ │ │ │ + rsbseq pc, lr, #132, 16 @ 0x840000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #164, 18 @ 0x290000 │ │ │ │ + addseq r0, fp, #172, 18 @ 0x2b0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #20, 2 │ │ │ │ + rsbseq sl, lr, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #68, 20 @ 0x44000 │ │ │ │ + addseq r0, fp, #76, 20 @ 0x4c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #244, 10 @ 0x3d000000 │ │ │ │ + rsbseq pc, lr, #252, 10 @ 0x3f000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #236, 20 @ 0xec000 │ │ │ │ + addseq r0, fp, #244, 20 @ 0xf4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #68, 26 @ 0x1100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #92, 24 @ 0x5c00 │ │ │ │ + rsbseq pc, lr, #100, 24 @ 0x6400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #172, 8 @ 0xac000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #124, 22 @ 0x1f000 │ │ │ │ + addseq r0, fp, #132, 22 @ 0x21000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #4, 8 @ 0x4000000 │ │ │ │ + rsbseq fp, pc, #12, 8 @ 0xc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #204, 30 @ 0x330 │ │ │ │ + rsbseq r5, pc, #212, 30 @ 0x350 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #44, 24 @ 0x2c00 │ │ │ │ + addseq r0, fp, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #236, 24 @ 0xec00 │ │ │ │ + addseq r0, fp, #244, 24 @ 0xf400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #164, 26 @ 0x2900 │ │ │ │ + addseq r0, fp, #172, 26 @ 0x2b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #228, 12 @ 0xe400000 │ │ │ │ + addseq r2, r9, #236, 12 @ 0xec00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #68, 28 @ 0x440 │ │ │ │ + addseq r0, fp, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #236, 28 @ 0xec0 │ │ │ │ + addseq r0, fp, #244, 28 @ 0xf40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, fp, #156, 30 @ 0x270 │ │ │ │ + addseq r0, fp, #164, 30 @ 0x290 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #68 @ 0x44 │ │ │ │ + addseq r1, fp, #76 @ 0x4c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #244, 4 @ 0x4000000f │ │ │ │ + rsbseq r7, pc, #252, 4 @ 0xc000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #252, 10 @ 0x3f000000 │ │ │ │ + rsbseq fp, lr, #4, 12 @ 0x400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq r8, pc, #116, 12 @ 0x7400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #60, 12 @ 0x3c00000 │ │ │ │ + rsbseq r2, pc, #68, 12 @ 0x4400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #236 @ 0xec │ │ │ │ + addseq r1, fp, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #124, 2 │ │ │ │ + addseq r1, fp, #132, 2 @ 0x21 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #84, 6 @ 0x50000001 │ │ │ │ + rsbseq fp, pc, #92, 6 @ 0x70000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #44, 4 @ 0xc0000002 │ │ │ │ + addseq r1, fp, #52, 4 @ 0x40000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq r2, pc, #76, 4 @ 0xc0000004 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #84, 20 @ 0x54000 │ │ │ │ + rsbseq sl, pc, #92, 20 @ 0x5c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #196, 18 @ 0x310000 │ │ │ │ + rsbseq pc, lr, #204, 18 @ 0x330000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq r3, pc, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r6, pc, #212, 20 @ 0xd4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #36, 2 │ │ │ │ + rsbseq r4, pc, #44, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #60, 22 @ 0xf000 │ │ │ │ + rsbseq r3, pc, #68, 22 @ 0x11000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #20, 2 │ │ │ │ + rsbseq r6, pc, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r6, r5, #236, 30 @ 0x3b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #204, 4 @ 0xc000000c │ │ │ │ + addseq r1, fp, #212, 4 @ 0x4000000d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, pc, #132, 2 @ 0x21 │ │ │ │ + rsbseq ip, pc, #140, 2 @ 0x23 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #252, 8 @ 0xfc000000 │ │ │ │ + rsbseq sl, pc, #4, 10 @ 0x1000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #108, 6 @ 0xb0000001 │ │ │ │ + addseq r1, fp, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #28, 22 @ 0x7000 │ │ │ │ + rsbseq lr, lr, #36, 22 @ 0x9000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #4, 8 @ 0x4000000 │ │ │ │ + addseq r1, fp, #12, 8 @ 0xc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #116, 6 @ 0xd0000001 │ │ │ │ + rsbseq r1, pc, #124, 6 @ 0xf0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #180, 8 @ 0xb4000000 │ │ │ │ + addseq r1, fp, #188, 8 @ 0xbc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #156, 18 @ 0x270000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #84, 10 @ 0x15000000 │ │ │ │ + addseq r1, fp, #92, 10 @ 0x17000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #156, 10 @ 0x27000000 │ │ │ │ + rsbseq sl, lr, #164, 10 @ 0x29000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #236, 12 @ 0xec00000 │ │ │ │ + rsbseq r0, pc, #244, 12 @ 0xf400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #220, 24 @ 0xdc00 │ │ │ │ + rsbseq sp, lr, #228, 24 @ 0xe400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #252, 10 @ 0x3f000000 │ │ │ │ + addseq r1, fp, #4, 12 @ 0x400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #20, 24 @ 0x1400 │ │ │ │ + addseq pc, r8, #28, 24 @ 0x1c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r8, r2, #108, 16 @ 0x6c0000 │ │ │ │ + sbceq r8, r2, #116, 16 @ 0x740000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #100, 10 @ 0x19000000 │ │ │ │ + rsbseq fp, lr, #108, 10 @ 0x1b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq lr, r5, #20, 28 @ 0x140 │ │ │ │ + sbceq lr, r5, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #188, 24 @ 0xbc00 │ │ │ │ + addseq pc, r8, #196, 24 @ 0xc400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #108, 26 @ 0x1b00 │ │ │ │ + addseq pc, r8, #116, 26 @ 0x1d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #156, 12 @ 0x9c00000 │ │ │ │ + addseq r1, fp, #164, 12 @ 0xa400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #76, 14 @ 0x1300000 │ │ │ │ + addseq r1, fp, #84, 14 @ 0x1500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #228, 14 @ 0x3900000 │ │ │ │ + addseq r1, fp, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #244, 20 @ 0xf4000 │ │ │ │ + rsbseq r9, pc, #252, 20 @ 0xfc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #132, 16 @ 0x840000 │ │ │ │ + addseq r1, fp, #140, 16 @ 0x8c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #28, 28 @ 0x1c0 │ │ │ │ + addseq pc, r8, #36, 28 @ 0x240 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, r9, #28, 10 @ 0x7000000 │ │ │ │ + addseq r8, r9, #36, 10 @ 0x9000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #28, 18 @ 0x70000 │ │ │ │ + addseq r1, fp, #36, 18 @ 0x90000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69ae24 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #164, 18 @ 0x290000 │ │ │ │ + addseq r1, fp, #172, 18 @ 0x2b0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69bd14 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #68, 20 @ 0x44000 │ │ │ │ + addseq r1, fp, #76, 20 @ 0x4c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r7, #196, 28 @ 0xc40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #236, 20 @ 0xec000 │ │ │ │ + addseq r1, fp, #244, 20 @ 0xf4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #132, 26 @ 0x2100 │ │ │ │ + rsbseq r8, lr, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #204, 28 @ 0xcc0 │ │ │ │ + addseq pc, r8, #212, 28 @ 0xd40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r5, #36, 16 @ 0x240000 │ │ │ │ + addseq r2, r5, #44, 16 @ 0x2c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #116, 16 @ 0x740000 │ │ │ │ + rsbseq r8, lr, #124, 16 @ 0x7c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #132, 22 @ 0x21000 │ │ │ │ + addseq r1, fp, #140, 22 @ 0x23000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #44, 24 @ 0x2c00 │ │ │ │ + addseq r1, fp, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #204, 24 @ 0xcc00 │ │ │ │ + addseq r1, fp, #212, 24 @ 0xd400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #228, 26 @ 0x3900 │ │ │ │ + rsbseq r2, pc, #236, 26 @ 0x3b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #116, 26 @ 0x1d00 │ │ │ │ + addseq r1, fp, #124, 26 @ 0x1f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #68, 28 @ 0x440 │ │ │ │ + addseq r1, fp, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #236, 28 @ 0xec0 │ │ │ │ + addseq r1, fp, #244, 28 @ 0xf40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, fp, #180, 30 @ 0x2d0 │ │ │ │ + addseq r1, fp, #188, 30 @ 0x2f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #180, 30 @ 0x2d0 │ │ │ │ + rsbseq r9, lr, #188, 30 @ 0x2f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq r3, pc, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #12, 2 │ │ │ │ + rsbseq r7, pc, #20, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, r8, #116, 30 @ 0x1d0 │ │ │ │ + addseq pc, r8, #124, 30 @ 0x1f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #68 @ 0x44 │ │ │ │ + addseq r2, fp, #76 @ 0x4c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #36, 12 @ 0x2400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #252, 16 @ 0xfc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #212 @ 0xd4 │ │ │ │ + addseq r2, fp, #220 @ 0xdc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #60, 4 @ 0xc0000003 │ │ │ │ + rsbseq ip, lr, #68, 4 @ 0x40000004 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, pc, #60 @ 0x3c │ │ │ │ + rsbseq ip, pc, #68 @ 0x44 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #188, 14 @ 0x2f00000 │ │ │ │ + rsbseq r9, pc, #196, 14 @ 0x3100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #132, 2 @ 0x21 │ │ │ │ + addseq r2, fp, #140, 2 @ 0x23 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #76 @ 0x4c │ │ │ │ + addseq r0, r9, #84 @ 0x54 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #20, 4 @ 0x40000001 │ │ │ │ + addseq r2, fp, #28, 4 @ 0xc0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #244, 18 @ 0x3d0000 │ │ │ │ + rsbseq r7, pc, #252, 18 @ 0x3f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #124, 14 @ 0x1f00000 │ │ │ │ + rsbseq r2, pc, #132, 14 @ 0x2100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #164, 4 @ 0x4000000a │ │ │ │ + addseq r2, fp, #172, 4 @ 0xc000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #148, 30 @ 0x250 │ │ │ │ + rsbseq pc, lr, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #204, 8 @ 0xcc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #244 @ 0xf4 │ │ │ │ + addseq r0, r9, #252 @ 0xfc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #52, 6 @ 0xd0000000 │ │ │ │ + addseq r2, fp, #60, 6 @ 0xf0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #228, 28 @ 0xe40 │ │ │ │ + rsbseq fp, pc, #236, 28 @ 0xec0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #244, 22 @ 0x3d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #164, 12 @ 0xa400000 │ │ │ │ + rsbseq r1, pc, #172, 12 @ 0xac00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq r0, pc, #132, 30 @ 0x210 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #220, 6 @ 0x70000003 │ │ │ │ + addseq r2, fp, #228, 6 @ 0x90000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #132, 8 @ 0x84000000 │ │ │ │ + addseq r2, fp, #140, 8 @ 0x8c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #76, 10 @ 0x13000000 │ │ │ │ + addseq r2, fp, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #4, 12 @ 0x400000 │ │ │ │ + addseq r2, fp, #12, 12 @ 0xc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #172, 12 @ 0xac00000 │ │ │ │ + addseq r2, fp, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #148, 14 @ 0x2500000 │ │ │ │ + addseq r2, r9, #156, 14 @ 0x2700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #60, 14 @ 0xf00000 │ │ │ │ + addseq r2, fp, #68, 14 @ 0x1100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r1, pc, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #228, 14 @ 0x3900000 │ │ │ │ + addseq r2, fp, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #124, 14 @ 0x1f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #84 @ 0x54 │ │ │ │ + rsbseq sl, lr, #92 @ 0x5c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #204, 12 @ 0xcc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #132, 28 @ 0x840 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #28, 12 @ 0x1c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #148, 16 @ 0x940000 │ │ │ │ + addseq r2, fp, #156, 16 @ 0x9c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #68, 18 @ 0x110000 │ │ │ │ + addseq r2, fp, #76, 18 @ 0x130000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #244, 18 @ 0x3d0000 │ │ │ │ + addseq r2, fp, #252, 18 @ 0x3f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #172, 20 @ 0xac000 │ │ │ │ + addseq r2, fp, #180, 20 @ 0xb4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #92, 16 @ 0x5c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #100, 22 @ 0x19000 │ │ │ │ + addseq r2, fp, #108, 22 @ 0x1b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #236, 22 @ 0x3b000 │ │ │ │ + addseq r2, fp, #244, 22 @ 0x3d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69255c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq r1, pc, #28, 4 @ 0xc0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq lr, r3, #188, 30 @ 0x2f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #108, 24 @ 0x6c00 │ │ │ │ + addseq r2, fp, #116, 24 @ 0x7400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #236 @ 0xec │ │ │ │ + rsbseq ip, lr, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #4, 26 @ 0x100 │ │ │ │ + addseq r2, fp, #12, 26 @ 0x300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #44, 28 @ 0x2c0 │ │ │ │ + rsbseq sp, lr, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #132, 26 @ 0x2100 │ │ │ │ + addseq r2, fp, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #140, 4 @ 0xc0000008 │ │ │ │ + rsbseq r5, pc, #148, 4 @ 0x40000009 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #164, 2 @ 0x29 │ │ │ │ + addseq r0, r9, #172, 2 @ 0x2b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #20, 28 @ 0x140 │ │ │ │ + addseq r2, fp, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #12 │ │ │ │ + rsbseq lr, lr, #20 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #132 @ 0x84 │ │ │ │ + rsbseq sl, pc, #140 @ 0x8c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #188, 28 @ 0xbc0 │ │ │ │ + addseq r2, fp, #196, 28 @ 0xc40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, fp, #84, 30 @ 0x150 │ │ │ │ + addseq r2, fp, #92, 30 @ 0x170 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #100, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #4 │ │ │ │ + addseq r3, fp, #12 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r2, r2, #36 @ 0x24 │ │ │ │ + sbceq r2, r2, #44 @ 0x2c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #172 @ 0xac │ │ │ │ + addseq r3, fp, #180 @ 0xb4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #212 @ 0xd4 │ │ │ │ + rsbseq fp, lr, #220 @ 0xdc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #76, 18 @ 0x130000 │ │ │ │ + rsbseq r4, pc, #84, 18 @ 0x150000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #28, 4 @ 0xc0000001 │ │ │ │ + rsbseq pc, lr, #36, 4 @ 0x40000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #4, 12 @ 0x400000 │ │ │ │ + rsbseq fp, pc, #12, 12 @ 0xc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #180, 12 @ 0xb400000 │ │ │ │ + rsbseq fp, lr, #188, 12 @ 0xbc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #180, 10 @ 0x2d000000 │ │ │ │ + rsbseq r5, pc, #188, 10 @ 0x2f000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #140, 20 @ 0x8c000 │ │ │ │ + rsbseq r4, pc, #148, 20 @ 0x94000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #220, 30 @ 0x370 │ │ │ │ + rsbseq r6, pc, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #204, 10 @ 0x33000000 │ │ │ │ + rsbseq r8, pc, #212, 10 @ 0x35000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #196, 22 @ 0x31000 │ │ │ │ + rsbseq fp, lr, #204, 22 @ 0x33000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #84, 2 │ │ │ │ + addseq r3, fp, #92, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #4, 4 @ 0x40000000 │ │ │ │ + addseq r3, fp, #12, 4 @ 0xc0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #84, 16 @ 0x540000 │ │ │ │ + addseq r2, r9, #92, 16 @ 0x5c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #148, 22 @ 0x25000 │ │ │ │ + rsbseq sl, pc, #156, 22 @ 0x27000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #188, 6 @ 0xf0000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #156, 6 @ 0x70000002 │ │ │ │ + rsbseq r0, pc, #164, 6 @ 0x90000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #164, 4 @ 0x4000000a │ │ │ │ + addseq r3, fp, #172, 4 @ 0xc000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #4, 24 @ 0x400 │ │ │ │ + rsbseq r2, pc, #12, 24 @ 0xc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #68, 8 @ 0x44000000 │ │ │ │ + rsbseq r3, pc, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #92, 10 @ 0x17000000 │ │ │ │ + rsbseq r1, pc, #100, 10 @ 0x19000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq r3, fp, #52, 6 @ 0xd0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #20, 18 @ 0x50000 │ │ │ │ + rsbseq pc, lr, #28, 18 @ 0x70000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #196, 6 @ 0x10000003 │ │ │ │ + addseq r3, fp, #204, 6 @ 0x30000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [sp], #-2204 @ 0xfffff764 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #84, 4 @ 0x40000005 │ │ │ │ + addseq r0, r9, #92, 4 @ 0xc0000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #252, 4 @ 0xc000000f │ │ │ │ + addseq r0, r9, #4, 6 @ 0x10000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r1, r2, #124, 28 @ 0x7c0 │ │ │ │ + sbceq r1, r2, #132, 28 @ 0x840 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #84, 8 @ 0x54000000 │ │ │ │ + addseq r3, fp, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #244, 18 @ 0x3d0000 │ │ │ │ + rsbseq r1, pc, #252, 18 @ 0x3f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #220, 8 @ 0xdc000000 │ │ │ │ + addseq r3, fp, #228, 8 @ 0xe4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #4, 16 @ 0x40000 │ │ │ │ + rsbseq fp, lr, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #164, 6 @ 0x90000002 │ │ │ │ + addseq r0, r9, #172, 6 @ 0xb0000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #44, 18 @ 0xb0000 │ │ │ │ + rsbseq lr, lr, #52, 18 @ 0xd0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #76, 26 @ 0x1300 │ │ │ │ + rsbseq r4, pc, #84, 26 @ 0x1500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #84, 8 @ 0x54000000 │ │ │ │ + addseq r0, r9, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r3, fp, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq fp, lr, #28, 4 @ 0xc0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #244, 24 @ 0xf400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #28, 12 @ 0x1c00000 │ │ │ │ + addseq r3, fp, #36, 12 @ 0x2400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #204, 12 @ 0xcc00000 │ │ │ │ + addseq r3, fp, #212, 12 @ 0xd400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #12, 10 @ 0x3000000 │ │ │ │ + addseq r0, r9, #20, 10 @ 0x5000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #132, 14 @ 0x2100000 │ │ │ │ + addseq r3, fp, #140, 14 @ 0x2300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #180, 10 @ 0x2d000000 │ │ │ │ + addseq r0, r9, #188, 10 @ 0x2f000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #36, 16 @ 0x240000 │ │ │ │ + addseq r3, fp, #44, 16 @ 0x2c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #252, 24 @ 0xfc00 │ │ │ │ + rsbseq fp, pc, #4, 26 @ 0x100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #204, 16 @ 0xcc0000 │ │ │ │ + addseq r3, fp, #212, 16 @ 0xd40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r8, lr, #236, 24 @ 0xec00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #124, 18 @ 0x1f0000 │ │ │ │ + addseq r3, fp, #132, 18 @ 0x210000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #36, 20 @ 0x24000 │ │ │ │ + addseq r3, fp, #44, 20 @ 0x2c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #180, 20 @ 0xb4000 │ │ │ │ + addseq r3, fp, #188, 20 @ 0xbc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #252, 6 @ 0xf0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #84, 22 @ 0x15000 │ │ │ │ + addseq r3, fp, #92, 22 @ 0x17000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #4, 24 @ 0x400 │ │ │ │ + addseq r3, fp, #12, 24 @ 0xc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #180, 24 @ 0xb400 │ │ │ │ + addseq r3, fp, #188, 24 @ 0xbc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, lr, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r1, lr, #132, 10 @ 0x21000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #92, 26 @ 0x1700 │ │ │ │ + addseq r3, fp, #100, 26 @ 0x1900 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #116, 2 │ │ │ │ + rsbseq r1, pc, #124, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #148, 30 @ 0x250 │ │ │ │ + rsbseq fp, lr, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [sp], #-3004 @ 0xfffff444 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq r3, pc, #4, 6 @ 0x10000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #228, 20 @ 0xe4000 │ │ │ │ + rsbseq r8, lr, #236, 20 @ 0xec000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #20, 28 @ 0x140 │ │ │ │ + addseq r3, fp, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #188, 28 @ 0xbc0 │ │ │ │ + addseq r3, fp, #196, 28 @ 0xc40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, fp, #116, 30 @ 0x1d0 │ │ │ │ + addseq r3, fp, #124, 30 @ 0x1f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #36 @ 0x24 │ │ │ │ + addseq r4, fp, #44 @ 0x2c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, r4, #76, 12 @ 0x4c00000 │ │ │ │ + addseq sl, r4, #84, 12 @ 0x5400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #204 @ 0xcc │ │ │ │ + addseq r4, fp, #212 @ 0xd4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #124, 2 │ │ │ │ + addseq r4, fp, #132, 2 @ 0x21 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #44, 4 @ 0xc0000002 │ │ │ │ + addseq r4, fp, #52, 4 @ 0x40000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #212, 4 @ 0x4000000d │ │ │ │ + addseq r4, fp, #220, 4 @ 0xc000000d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #92, 6 @ 0x70000001 │ │ │ │ + addseq r4, fp, #100, 6 @ 0x90000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #148, 22 @ 0x25000 │ │ │ │ + rsbseq r8, lr, #156, 22 @ 0x27000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #148, 30 @ 0x250 │ │ │ │ + rsbseq r1, pc, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #252, 6 @ 0xf0000003 │ │ │ │ + addseq r4, fp, #4, 8 @ 0x4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #148, 8 @ 0x94000000 │ │ │ │ + addseq r4, fp, #156, 8 @ 0x9c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #52, 10 @ 0xd000000 │ │ │ │ + addseq r4, fp, #60, 10 @ 0xf000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #228, 10 @ 0x39000000 │ │ │ │ + addseq r4, fp, #236, 10 @ 0x3b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #148, 12 @ 0x9400000 │ │ │ │ + addseq r4, fp, #156, 12 @ 0x9c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #52, 14 @ 0xd00000 │ │ │ │ + addseq r4, fp, #60, 14 @ 0xf00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #228, 14 @ 0x3900000 │ │ │ │ + addseq r4, fp, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #76, 6 @ 0x30000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #172, 4 @ 0xc000000a │ │ │ │ + rsbseq fp, pc, #180, 4 @ 0x4000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #220, 12 @ 0xdc00000 │ │ │ │ + rsbseq r2, pc, #228, 12 @ 0xe400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #140, 16 @ 0x8c0000 │ │ │ │ + addseq r4, fp, #148, 16 @ 0x940000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #52, 18 @ 0xd0000 │ │ │ │ + addseq r4, fp, #60, 18 @ 0xf0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #20, 24 @ 0x1400 │ │ │ │ + rsbseq sl, lr, #28, 24 @ 0x1c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #212, 18 @ 0x350000 │ │ │ │ + addseq r4, fp, #220, 18 @ 0x370000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #220, 4 @ 0xc000000d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #116, 20 @ 0x74000 │ │ │ │ + addseq r4, fp, #124, 20 @ 0x7c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #12, 22 @ 0x3000 │ │ │ │ + addseq r4, fp, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #164, 22 @ 0x29000 │ │ │ │ + addseq r4, fp, #172, 22 @ 0x2b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #68, 26 @ 0x1100 │ │ │ │ + rsbseq r2, pc, #76, 26 @ 0x1300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #44, 24 @ 0x2c00 │ │ │ │ + addseq r4, fp, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #148, 22 @ 0x25000 │ │ │ │ + rsbseq r9, pc, #156, 22 @ 0x27000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #204, 24 @ 0xcc00 │ │ │ │ + addseq r4, fp, #212, 24 @ 0xd400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #84, 26 @ 0x1500 │ │ │ │ + addseq r4, fp, #92, 26 @ 0x1700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #12, 12 @ 0xc00000 │ │ │ │ + rsbseq r8, lr, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #228, 18 @ 0x390000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #220, 16 @ 0xdc0000 │ │ │ │ + rsbseq r2, pc, #228, 16 @ 0xe40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #20, 20 @ 0x14000 │ │ │ │ + rsbseq sl, lr, #28, 20 @ 0x1c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #236, 26 @ 0x3b00 │ │ │ │ + addseq r4, fp, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #148, 28 @ 0x940 │ │ │ │ + addseq r4, fp, #156, 28 @ 0x9c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #60, 30 @ 0xf0 │ │ │ │ + addseq r4, fp, #68, 30 @ 0x110 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r4, fp, #220, 30 @ 0x370 │ │ │ │ + addseq r4, fp, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #124 @ 0x7c │ │ │ │ + addseq r5, fp, #132 @ 0x84 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #20, 2 │ │ │ │ + addseq r5, fp, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #180, 2 @ 0x2d │ │ │ │ + addseq r5, fp, #188, 2 @ 0x2f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq sl, lr, #236, 16 @ 0xec0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #204, 22 @ 0x33000 │ │ │ │ + rsbseq lr, lr, #212, 22 @ 0x35000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #100, 4 @ 0x40000006 │ │ │ │ + addseq r5, fp, #108, 4 @ 0xc0000006 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #244, 30 @ 0x3d0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #68, 12 @ 0x4400000 │ │ │ │ + rsbseq r0, pc, #76, 12 @ 0x4c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #148, 20 @ 0x94000 │ │ │ │ + rsbseq r1, pc, #156, 20 @ 0x9c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #180 @ 0xb4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #4, 6 @ 0x10000000 │ │ │ │ + addseq r5, fp, #12, 6 @ 0x30000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #156, 24 @ 0x9c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #132, 6 @ 0x10000002 │ │ │ │ + addseq r5, fp, #140, 6 @ 0x30000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #92, 22 @ 0x17000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq r0, pc, #4, 6 @ 0x10000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #20, 8 @ 0x14000000 │ │ │ │ + addseq r5, fp, #28, 8 @ 0x1c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #76, 16 @ 0x4c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #196, 8 @ 0xc4000000 │ │ │ │ + addseq r5, fp, #204, 8 @ 0xcc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #84, 4 @ 0x40000005 │ │ │ │ + rsbseq sl, lr, #92, 4 @ 0xc0000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #52, 16 @ 0x340000 │ │ │ │ + rsbseq r5, pc, #60, 16 @ 0x3c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #100, 10 @ 0x19000000 │ │ │ │ + addseq r5, fp, #108, 10 @ 0x1b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #28, 12 @ 0x1c00000 │ │ │ │ + addseq r5, fp, #36, 12 @ 0x2400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #196, 16 @ 0xc40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #196, 12 @ 0xc400000 │ │ │ │ + addseq r5, fp, #204, 12 @ 0xcc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r6, pc, #116, 14 @ 0x1d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r5, fp, #124, 14 @ 0x1f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq pc, lr, #68, 14 @ 0x1100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #212, 20 @ 0xd4000 │ │ │ │ + rsbseq r5, pc, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r5, fp, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #76 @ 0x4c │ │ │ │ + rsbseq r2, pc, #84 @ 0x54 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #12, 16 @ 0xc0000 │ │ │ │ + rsbseq r6, pc, #20, 16 @ 0x140000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq fp, lr, #92, 14 @ 0x1700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #180, 4 @ 0x4000000b │ │ │ │ + rsbseq r1, pc, #188, 4 @ 0xc000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #60 @ 0x3c │ │ │ │ + rsbseq r0, pc, #68 @ 0x44 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #180, 16 @ 0xb40000 │ │ │ │ + addseq r5, fp, #188, 16 @ 0xbc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #100, 20 @ 0x64000 │ │ │ │ + rsbseq pc, lr, #108, 20 @ 0x6c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #140, 10 @ 0x23000000 │ │ │ │ + rsbseq r6, pc, #148, 10 @ 0x25000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #180, 26 @ 0x2d00 │ │ │ │ + rsbseq lr, lr, #188, 26 @ 0x2f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #156, 2 @ 0x27 │ │ │ │ + rsbseq r0, pc, #164, 2 @ 0x29 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq fp, lr, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #84, 18 @ 0x150000 │ │ │ │ + addseq r5, fp, #92, 18 @ 0x170000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #12, 20 @ 0xc000 │ │ │ │ + addseq r5, fp, #20, 20 @ 0x14000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #236, 18 @ 0x3b0000 │ │ │ │ + rsbseq r4, pc, #244, 18 @ 0x3d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, r9, #188, 26 @ 0x2f00 │ │ │ │ + addseq r9, r9, #196, 26 @ 0x3100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #196, 20 @ 0xc4000 │ │ │ │ + addseq r5, fp, #204, 20 @ 0xcc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #100, 22 @ 0x19000 │ │ │ │ + addseq r5, fp, #108, 22 @ 0x1b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #60, 2 │ │ │ │ + rsbseq r5, pc, #68, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #124, 24 @ 0x7c00 │ │ │ │ + rsbseq r4, pc, #132, 24 @ 0x8400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #132, 18 @ 0x210000 │ │ │ │ + rsbseq r5, pc, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #12, 24 @ 0xc00 │ │ │ │ + addseq r5, fp, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #164, 24 @ 0xa400 │ │ │ │ + addseq r5, fp, #172, 24 @ 0xac00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2564 @ 0xfffff5fc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #76, 26 @ 0x1300 │ │ │ │ + addseq r5, fp, #84, 26 @ 0x1500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #4, 28 @ 0x40 │ │ │ │ + addseq r5, fp, #12, 28 @ 0xc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #180, 28 @ 0xb40 │ │ │ │ + addseq r5, fp, #188, 28 @ 0xbc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #84, 30 @ 0x150 │ │ │ │ + addseq r5, fp, #92, 30 @ 0x170 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r5, fp, #244, 30 @ 0x3d0 │ │ │ │ + addseq r5, fp, #252, 30 @ 0x3f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #164 @ 0xa4 │ │ │ │ + addseq r6, fp, #172 @ 0xac │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #84, 2 │ │ │ │ + addseq r6, fp, #92, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #220, 2 @ 0x37 │ │ │ │ + addseq r6, fp, #228, 2 @ 0x39 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [sp], #-500 @ 0xfffffe0c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #100 @ 0x64 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #132, 4 @ 0x40000008 │ │ │ │ + addseq r6, fp, #140, 4 @ 0xc0000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #44, 6 @ 0xb0000000 │ │ │ │ + addseq r6, fp, #52, 6 @ 0xd0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #212, 6 @ 0x50000003 │ │ │ │ + addseq r6, fp, #220, 6 @ 0x70000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #44, 10 @ 0xb000000 │ │ │ │ + rsbseq r8, pc, #52, 10 @ 0xd000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #116, 8 @ 0x74000000 │ │ │ │ + addseq r6, fp, #124, 8 @ 0x7c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #12, 10 @ 0x3000000 │ │ │ │ + addseq r6, fp, #20, 10 @ 0x5000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69cb7c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r6, fp, #180, 10 @ 0x2d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #84, 12 @ 0x5400000 │ │ │ │ + addseq r6, fp, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #252, 12 @ 0xfc00000 │ │ │ │ + addseq r6, fp, #4, 14 @ 0x100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #172, 14 @ 0x2b00000 │ │ │ │ + addseq r6, fp, #180, 14 @ 0x2d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #84, 16 @ 0x540000 │ │ │ │ + addseq r6, fp, #92, 16 @ 0x5c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #4, 18 @ 0x10000 │ │ │ │ + addseq r6, fp, #12, 18 @ 0x30000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #172, 18 @ 0x2b0000 │ │ │ │ + addseq r6, fp, #180, 18 @ 0x2d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #92, 20 @ 0x5c000 │ │ │ │ + addseq r6, fp, #100, 20 @ 0x64000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #12, 22 @ 0x3000 │ │ │ │ + addseq r6, fp, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r0, r4, #132, 4 @ 0x40000008 │ │ │ │ + sbceq r0, r4, #140, 4 @ 0xc0000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #188, 22 @ 0x2f000 │ │ │ │ + addseq r6, fp, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #108, 24 @ 0x6c00 │ │ │ │ + addseq r6, fp, #116, 24 @ 0x7400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #20, 26 @ 0x500 │ │ │ │ + addseq r6, fp, #28, 26 @ 0x700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #188, 26 @ 0x2f00 │ │ │ │ + addseq r6, fp, #196, 26 @ 0x3100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #100, 28 @ 0x640 │ │ │ │ + addseq r6, fp, #108, 28 @ 0x6c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #12, 30 @ 0x30 │ │ │ │ + addseq r6, fp, #20, 30 @ 0x50 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #20, 18 @ 0x50000 │ │ │ │ + rsbseq r8, lr, #28, 18 @ 0x70000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r6, fp, #188, 30 @ 0x2f0 │ │ │ │ + addseq r6, fp, #196, 30 @ 0x310 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #116 @ 0x74 │ │ │ │ + addseq r7, fp, #124 @ 0x7c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #20, 2 │ │ │ │ + addseq r7, fp, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #196, 2 @ 0x31 │ │ │ │ + addseq r7, fp, #204, 2 @ 0x33 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #52, 8 @ 0x34000000 │ │ │ │ + rsbseq ip, lr, #60, 8 @ 0x3c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq sl, lr, #4, 6 @ 0x10000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r7, fp, #116, 4 @ 0x40000007 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #20, 6 @ 0x50000000 │ │ │ │ + addseq r7, fp, #28, 6 @ 0x70000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #100, 12 @ 0x6400000 │ │ │ │ + addseq r0, r9, #108, 12 @ 0x6c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #12, 26 @ 0x300 │ │ │ │ + rsbseq lr, lr, #20, 26 @ 0x500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #196, 6 @ 0x10000003 │ │ │ │ + addseq r7, fp, #204, 6 @ 0x30000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #100, 8 @ 0x64000000 │ │ │ │ + addseq r7, fp, #108, 8 @ 0x6c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #12, 10 @ 0x3000000 │ │ │ │ + addseq r7, fp, #20, 10 @ 0x5000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #188, 10 @ 0x2f000000 │ │ │ │ + addseq r7, fp, #196, 10 @ 0x31000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #100, 12 @ 0x6400000 │ │ │ │ + addseq r7, fp, #108, 12 @ 0x6c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #12, 26 @ 0x300 │ │ │ │ + rsbseq pc, lr, #20, 26 @ 0x500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #36, 14 @ 0x900000 │ │ │ │ + addseq r7, fp, #44, 14 @ 0xb00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #124, 26 @ 0x1f00 │ │ │ │ + rsbseq sp, lr, #132, 26 @ 0x2100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #100, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #92, 14 @ 0x1700000 │ │ │ │ + addseq r0, r9, #100, 14 @ 0x1900000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #4, 16 @ 0x40000 │ │ │ │ + addseq r0, r9, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #196, 14 @ 0x3100000 │ │ │ │ + addseq r7, fp, #204, 14 @ 0x3300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #236, 10 @ 0x3b000000 │ │ │ │ + rsbseq lr, lr, #244, 10 @ 0x3d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #236, 14 @ 0x3b00000 │ │ │ │ + rsbseq lr, lr, #244, 14 @ 0x3d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #92, 16 @ 0x5c0000 │ │ │ │ + addseq r7, fp, #100, 16 @ 0x640000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #196 @ 0xc4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #124, 6 @ 0xf0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #140, 16 @ 0x8c0000 │ │ │ │ + rsbseq lr, lr, #148, 16 @ 0x940000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #236, 16 @ 0xec0000 │ │ │ │ + addseq r7, fp, #244, 16 @ 0xf40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq r1, pc, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #140, 18 @ 0x230000 │ │ │ │ + addseq r7, fp, #148, 18 @ 0x250000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #180, 4 @ 0x4000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [sp], #-2532 @ 0xfffff61c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2404 @ 0xfffff69c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #44, 20 @ 0x2c000 │ │ │ │ + addseq r7, fp, #52, 20 @ 0x34000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #172, 20 @ 0xac000 │ │ │ │ + addseq r7, fp, #180, 20 @ 0xb4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #228 @ 0xe4 │ │ │ │ + rsbseq pc, lr, #236 @ 0xec │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #156, 28 @ 0x9c0 │ │ │ │ + rsbseq sl, lr, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #76, 22 @ 0x13000 │ │ │ │ + addseq r7, fp, #84, 22 @ 0x15000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #116, 22 @ 0x1d000 │ │ │ │ + rsbseq r0, pc, #124, 22 @ 0x1f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #236, 22 @ 0x3b000 │ │ │ │ + addseq r7, fp, #244, 22 @ 0x3d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #148, 24 @ 0x9400 │ │ │ │ + addseq r7, fp, #156, 24 @ 0x9c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #60, 26 @ 0xf00 │ │ │ │ + addseq r7, fp, #68, 26 @ 0x1100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #244, 10 @ 0x3d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r7, r5, #148 @ 0x94 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #228, 26 @ 0x3900 │ │ │ │ + addseq r7, fp, #236, 26 @ 0x3b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #100, 6 @ 0x90000001 │ │ │ │ + rsbseq lr, lr, #108, 6 @ 0xb0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #116, 28 @ 0x740 │ │ │ │ + addseq r7, fp, #124, 28 @ 0x7c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #204, 12 @ 0xcc00000 │ │ │ │ + rsbseq r6, pc, #212, 12 @ 0xd400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #20, 6 @ 0x50000000 │ │ │ │ + rsbseq r4, pc, #28, 6 @ 0x70000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #20, 30 @ 0x50 │ │ │ │ + addseq r7, fp, #28, 30 @ 0x70 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r7, fp, #188, 30 @ 0x2f0 │ │ │ │ + addseq r7, fp, #196, 30 @ 0x310 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #108 @ 0x6c │ │ │ │ + addseq r8, fp, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, pc, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #12, 2 │ │ │ │ + addseq r8, fp, #20, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #172, 16 @ 0xac0000 │ │ │ │ + addseq r0, r9, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #76, 18 @ 0x130000 │ │ │ │ + addseq r0, r9, #84, 18 @ 0x150000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r7, r2, #188 @ 0xbc │ │ │ │ + sbceq r7, r2, #196 @ 0xc4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #172, 2 @ 0x2b │ │ │ │ + addseq r8, fp, #180, 2 @ 0x2d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #236, 28 @ 0xec0 │ │ │ │ + rsbseq r1, pc, #244, 28 @ 0xf40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #236, 16 @ 0xec0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #12, 4 @ 0xc0000000 │ │ │ │ + rsbseq fp, pc, #20, 4 @ 0x40000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #76, 4 @ 0xc0000004 │ │ │ │ + addseq r8, fp, #84, 4 @ 0x40000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #4, 12 @ 0x400000 │ │ │ │ + rsbseq r1, pc, #12, 12 @ 0xc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq r7, pc, #164, 20 @ 0xa4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #236, 4 @ 0xc000000e │ │ │ │ + addseq r8, fp, #244, 4 @ 0x4000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #4, 14 @ 0x100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #180 @ 0xb4 │ │ │ │ + rsbseq lr, lr, #188 @ 0xbc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #132, 6 @ 0x10000002 │ │ │ │ + addseq r8, fp, #140, 6 @ 0x30000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq r8, pc, #116, 8 @ 0x74000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #68, 8 @ 0x44000000 │ │ │ │ + addseq r8, fp, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #140, 10 @ 0x23000000 │ │ │ │ + rsbseq r0, pc, #148, 10 @ 0x25000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #4, 10 @ 0x1000000 │ │ │ │ + addseq r8, fp, #12, 10 @ 0x3000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #164, 10 @ 0x29000000 │ │ │ │ + addseq r8, fp, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #60, 20 @ 0x3c000 │ │ │ │ + rsbseq r0, pc, #68, 20 @ 0x44000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #124, 18 @ 0x1f0000 │ │ │ │ + rsbseq sl, lr, #132, 18 @ 0x210000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #60, 12 @ 0x3c00000 │ │ │ │ + addseq r8, fp, #68, 12 @ 0x4400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #68, 18 @ 0x110000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #220, 12 @ 0xdc00000 │ │ │ │ + addseq r8, fp, #228, 12 @ 0xe400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #148, 14 @ 0x2500000 │ │ │ │ + addseq r8, fp, #156, 14 @ 0x2700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #156, 28 @ 0x9c0 │ │ │ │ + rsbseq r2, pc, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #52, 16 @ 0x340000 │ │ │ │ + addseq r8, fp, #60, 16 @ 0x3c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #252 @ 0xfc │ │ │ │ + rsbseq r2, pc, #4, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #212, 16 @ 0xd40000 │ │ │ │ + addseq r8, fp, #220, 16 @ 0xdc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #132, 18 @ 0x210000 │ │ │ │ + addseq r8, fp, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #52, 20 @ 0x34000 │ │ │ │ + addseq r8, fp, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #84, 28 @ 0x540 │ │ │ │ + rsbseq lr, lr, #92, 28 @ 0x5c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #236, 26 @ 0x3b00 │ │ │ │ + rsbseq r4, pc, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #204, 20 @ 0xcc000 │ │ │ │ + addseq r8, fp, #212, 20 @ 0xd4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r7, pc, #116, 14 @ 0x1d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #196, 12 @ 0xc400000 │ │ │ │ + rsbseq r7, pc, #204, 12 @ 0xcc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #116, 22 @ 0x1d000 │ │ │ │ + addseq r8, fp, #124, 22 @ 0x1f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #236, 26 @ 0x3b00 │ │ │ │ + rsbseq r6, pc, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #36, 24 @ 0x2400 │ │ │ │ + addseq r8, fp, #44, 24 @ 0x2c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #204, 24 @ 0xcc00 │ │ │ │ + addseq r8, fp, #212, 24 @ 0xd400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #124, 26 @ 0x1f00 │ │ │ │ + addseq r8, fp, #132, 26 @ 0x2100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #44, 28 @ 0x2c0 │ │ │ │ + addseq r8, fp, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #180, 18 @ 0x2d0000 │ │ │ │ + addseq r2, r9, #188, 18 @ 0x2f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #220, 28 @ 0xdc0 │ │ │ │ + addseq r8, fp, #228, 28 @ 0xe40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, r9, #108, 28 @ 0x6c0 │ │ │ │ + addseq r9, r9, #116, 28 @ 0x740 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, r9, #12, 30 @ 0x30 │ │ │ │ + addseq r9, r9, #20, 30 @ 0x50 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #236, 18 @ 0x3b0000 │ │ │ │ + addseq r0, r9, #244, 18 @ 0x3d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, fp, #100, 30 @ 0x190 │ │ │ │ + addseq r8, fp, #108, 30 @ 0x1b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69406c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #4 │ │ │ │ + addseq r9, fp, #12 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, sp, #236, 26 @ 0x3b00 │ │ │ │ + addseq r9, sp, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, r9, #52, 18 @ 0xd0000 │ │ │ │ + addseq lr, r9, #60, 18 @ 0xf0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #180 @ 0xb4 │ │ │ │ + addseq r9, fp, #188 @ 0xbc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #100, 2 │ │ │ │ + addseq r9, fp, #108, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #212, 20 @ 0xd4000 │ │ │ │ + rsbseq r0, pc, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #228, 30 @ 0x390 │ │ │ │ + rsbseq r9, pc, #236, 30 @ 0x3b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #12, 4 @ 0xc0000000 │ │ │ │ + addseq r9, fp, #20, 4 @ 0x40000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #188, 4 @ 0xc000000b │ │ │ │ + addseq r9, fp, #196, 4 @ 0x4000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r9, fp, #124, 6 @ 0xf0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #60, 30 @ 0xf0 │ │ │ │ + rsbseq sl, lr, #68, 30 @ 0x110 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r9, fp, #36, 8 @ 0x24000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #108, 14 @ 0x1b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #204, 8 @ 0xcc000000 │ │ │ │ + addseq r9, fp, #212, 8 @ 0xd4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #84, 18 @ 0x150000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r9, fp, #132, 10 @ 0x21000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #44, 12 @ 0x2c00000 │ │ │ │ + addseq r9, fp, #52, 12 @ 0x3400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #204, 12 @ 0xcc00000 │ │ │ │ + addseq r9, fp, #212, 12 @ 0xd400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #108, 14 @ 0x1b00000 │ │ │ │ + addseq r9, fp, #116, 14 @ 0x1d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r9, fp, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #12, 18 @ 0x30000 │ │ │ │ + rsbseq r9, pc, #20, 18 @ 0x50000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #156, 20 @ 0x9c000 │ │ │ │ + addseq r0, r9, #164, 20 @ 0xa4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #252, 26 @ 0x3f00 │ │ │ │ + rsbseq sl, lr, #4, 28 @ 0x40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #244, 18 @ 0x3d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #164, 18 @ 0x290000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #52, 8 @ 0x34000000 │ │ │ │ + rsbseq r7, pc, #60, 8 @ 0x3c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #252, 30 @ 0x3f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq ip, lr, #244, 4 @ 0x4000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #172, 16 @ 0xac0000 │ │ │ │ + addseq r9, fp, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #36, 30 @ 0x90 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #100, 24 @ 0x6400 │ │ │ │ + rsbseq fp, lr, #108, 24 @ 0x6c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #44, 18 @ 0xb0000 │ │ │ │ + addseq r9, fp, #52, 18 @ 0xd0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #28, 16 @ 0x1c0000 │ │ │ │ + rsbseq r4, pc, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #172, 18 @ 0x2b0000 │ │ │ │ + addseq r9, fp, #180, 18 @ 0x2d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, r9, #228, 18 @ 0x390000 │ │ │ │ + addseq lr, r9, #236, 18 @ 0x3b0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #52, 20 @ 0x34000 │ │ │ │ + addseq r9, fp, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #36, 12 @ 0x2400000 │ │ │ │ + rsbseq r7, pc, #44, 12 @ 0x2c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #196, 20 @ 0xc4000 │ │ │ │ + addseq r9, fp, #204, 20 @ 0xcc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq r9, ip, ror #21 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #92, 22 @ 0x17000 │ │ │ │ + addseq r9, fp, #100, 22 @ 0x19000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #60, 22 @ 0xf000 │ │ │ │ + addseq r0, r9, #68, 22 @ 0x11000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #228, 22 @ 0x39000 │ │ │ │ + addseq r0, r9, #236, 22 @ 0x3b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #4, 24 @ 0x400 │ │ │ │ + addseq r9, fp, #12, 24 @ 0xc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #4, 8 @ 0x4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #172, 24 @ 0xac00 │ │ │ │ + addseq r9, fp, #180, 24 @ 0xb400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, r4, #28, 22 @ 0x7000 │ │ │ │ + addseq ip, r4, #36, 22 @ 0x9000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #140, 24 @ 0x8c00 │ │ │ │ + addseq r0, r9, #148, 24 @ 0x9400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #188, 14 @ 0x2f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #36, 30 @ 0x90 │ │ │ │ + rsbseq r5, pc, #44, 30 @ 0xb0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #12, 24 @ 0xc00 │ │ │ │ + rsbseq r5, pc, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #100, 26 @ 0x1900 │ │ │ │ + addseq r9, fp, #108, 26 @ 0x1b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #12, 28 @ 0xc0 │ │ │ │ + addseq r9, fp, #20, 28 @ 0x140 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq sl, pc, #132, 30 @ 0x210 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, r4, #116, 20 @ 0x74000 │ │ │ │ + addseq ip, r4, #124, 20 @ 0x7c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #172, 28 @ 0xac0 │ │ │ │ + addseq r9, fp, #180, 28 @ 0xb40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #84, 26 @ 0x1500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #12, 30 @ 0x30 │ │ │ │ + rsbseq r9, lr, #20, 30 @ 0x50 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #60, 30 @ 0xf0 │ │ │ │ + addseq r9, fp, #68, 30 @ 0x110 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq r5, pc, #60, 6 @ 0xf0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, fp, #228, 30 @ 0x390 │ │ │ │ + addseq r9, fp, #236, 30 @ 0x3b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #148 @ 0x94 │ │ │ │ + addseq sl, fp, #156 @ 0x9c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #60, 2 │ │ │ │ + addseq sl, fp, #68, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #236, 2 @ 0x3b │ │ │ │ + addseq sl, fp, #244, 2 @ 0x3d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #148, 4 @ 0x40000009 │ │ │ │ + addseq sl, fp, #156, 4 @ 0xc0000009 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #76, 6 @ 0x30000001 │ │ │ │ + addseq sl, fp, #84, 6 @ 0x50000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #4, 8 @ 0x4000000 │ │ │ │ + addseq sl, fp, #12, 8 @ 0xc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #172, 8 @ 0xac000000 │ │ │ │ + addseq sl, fp, #180, 8 @ 0xb4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #84, 10 @ 0x15000000 │ │ │ │ + addseq sl, fp, #92, 10 @ 0x17000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #252, 10 @ 0x3f000000 │ │ │ │ + addseq sl, fp, #4, 12 @ 0x400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #172, 12 @ 0xac00000 │ │ │ │ + addseq sl, fp, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #76, 14 @ 0x1300000 │ │ │ │ + addseq sl, fp, #84, 14 @ 0x1500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #252, 14 @ 0x3f00000 │ │ │ │ + addseq sl, fp, #4, 16 @ 0x40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #156, 16 @ 0x9c0000 │ │ │ │ + addseq sl, fp, #164, 16 @ 0xa40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #76, 18 @ 0x130000 │ │ │ │ + addseq sl, fp, #84, 18 @ 0x150000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #220, 18 @ 0x370000 │ │ │ │ + addseq sl, fp, #228, 18 @ 0x390000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #140, 28 @ 0x8c0 │ │ │ │ + rsbseq r4, pc, #148, 28 @ 0x940 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #108, 20 @ 0x6c000 │ │ │ │ + addseq sl, fp, #116, 20 @ 0x74000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #124, 20 @ 0x7c000 │ │ │ │ + addseq r2, r9, #132, 20 @ 0x84000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #20, 22 @ 0x5000 │ │ │ │ + addseq sl, fp, #28, 22 @ 0x7000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #196, 22 @ 0x31000 │ │ │ │ + addseq sl, fp, #204, 22 @ 0x33000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #108, 24 @ 0x6c00 │ │ │ │ + addseq sl, fp, #116, 24 @ 0x7400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #28, 26 @ 0x700 │ │ │ │ + addseq sl, fp, #36, 26 @ 0x900 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #196, 26 @ 0x3100 │ │ │ │ + addseq sl, fp, #204, 26 @ 0x3300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #204, 18 @ 0x330000 │ │ │ │ + rsbseq lr, lr, #212, 18 @ 0x350000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #108, 28 @ 0x6c0 │ │ │ │ + addseq sl, fp, #116, 28 @ 0x740 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - adceq r5, r3, #244, 4 @ 0x4000000f │ │ │ │ + adceq r5, r3, #252, 4 @ 0xc000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #20, 30 @ 0x50 │ │ │ │ + addseq sl, fp, #28, 30 @ 0x70 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #84, 22 @ 0x15000 │ │ │ │ + addseq r2, r9, #92, 22 @ 0x17000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 7b6b24 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, fp, #196, 30 @ 0x310 │ │ │ │ + addseq sl, fp, #204, 30 @ 0x330 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #108 @ 0x6c │ │ │ │ + addseq fp, fp, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #20, 2 │ │ │ │ + addseq fp, fp, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #4, 10 @ 0x1000000 │ │ │ │ + rsbseq r4, pc, #12, 10 @ 0x3000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #188, 2 @ 0x2f │ │ │ │ + addseq fp, fp, #196, 2 @ 0x31 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #84, 4 @ 0x40000005 │ │ │ │ + addseq fp, fp, #92, 4 @ 0xc0000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #244, 4 @ 0x4000000f │ │ │ │ + addseq fp, fp, #252, 4 @ 0xc000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #140, 12 @ 0x8c00000 │ │ │ │ + rsbseq pc, lr, #148, 12 @ 0x9400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #52, 26 @ 0xd00 │ │ │ │ + addseq r0, r9, #60, 26 @ 0xf00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #68, 8 @ 0x44000000 │ │ │ │ + rsbseq r0, pc, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #156, 6 @ 0x70000002 │ │ │ │ + addseq fp, fp, #164, 6 @ 0x90000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #84, 8 @ 0x54000000 │ │ │ │ + addseq fp, fp, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, r4, #4, 2 │ │ │ │ + addseq r9, r4, #12, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #4, 10 @ 0x1000000 │ │ │ │ + addseq fp, fp, #12, 10 @ 0x3000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #132, 2 @ 0x21 │ │ │ │ + rsbseq r9, lr, #140, 2 @ 0x23 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #164, 10 @ 0x29000000 │ │ │ │ + addseq fp, fp, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #92, 12 @ 0x5c00000 │ │ │ │ + addseq fp, fp, #100, 12 @ 0x6400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #4, 14 @ 0x100000 │ │ │ │ + addseq fp, fp, #12, 14 @ 0x300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #12, 12 @ 0xc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #124, 22 @ 0x1f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq r9, r4, asr #20 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #108, 6 @ 0xb0000001 │ │ │ │ + rsbseq fp, lr, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #60, 26 @ 0xf00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #140, 14 @ 0x2300000 │ │ │ │ + addseq fp, fp, #148, 14 @ 0x2500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #204, 6 @ 0x30000003 │ │ │ │ + rsbseq r8, pc, #212, 6 @ 0x50000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #236, 26 @ 0x3b00 │ │ │ │ + addseq r0, r9, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #164, 10 @ 0x29000000 │ │ │ │ + rsbseq r2, pc, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #12, 20 @ 0xc000 │ │ │ │ + rsbseq r6, pc, #20, 20 @ 0x14000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #52, 16 @ 0x340000 │ │ │ │ + addseq fp, fp, #60, 16 @ 0x3c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #212, 16 @ 0xd40000 │ │ │ │ + addseq fp, fp, #220, 16 @ 0xdc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #132, 18 @ 0x210000 │ │ │ │ + addseq fp, fp, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #52, 20 @ 0x34000 │ │ │ │ + addseq fp, fp, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #212, 20 @ 0xd4000 │ │ │ │ + addseq fp, fp, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #140, 22 @ 0x23000 │ │ │ │ + addseq fp, fp, #148, 22 @ 0x25000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #52, 24 @ 0x3400 │ │ │ │ + addseq fp, fp, #60, 24 @ 0x3c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #12, 8 @ 0xc000000 │ │ │ │ + rsbseq pc, lr, #20, 8 @ 0x14000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #212, 24 @ 0xd400 │ │ │ │ + addseq fp, fp, #220, 24 @ 0xdc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #124, 26 @ 0x1f00 │ │ │ │ + addseq fp, fp, #132, 26 @ 0x2100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #28, 28 @ 0x1c0 │ │ │ │ + addseq fp, fp, #36, 28 @ 0x240 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #188, 28 @ 0xbc0 │ │ │ │ + addseq fp, fp, #196, 28 @ 0xc40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #92, 30 @ 0x170 │ │ │ │ + addseq fp, fp, #100, 30 @ 0x190 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq fp, fp, #252, 30 @ 0x3f0 │ │ │ │ + addseq ip, fp, #4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq pc, lr, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #44, 22 @ 0xb000 │ │ │ │ + rsbseq r1, pc, #52, 22 @ 0xd000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #92, 16 @ 0x5c0000 │ │ │ │ + rsbseq r9, pc, #100, 16 @ 0x640000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #52, 30 @ 0xd0 │ │ │ │ + rsbseq r6, pc, #60, 30 @ 0xf0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #68, 8 @ 0x44000000 │ │ │ │ + rsbseq r6, pc, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #148 @ 0x94 │ │ │ │ + addseq ip, fp, #156 @ 0x9c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #60, 2 │ │ │ │ + addseq ip, fp, #68, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #100, 10 @ 0x19000000 │ │ │ │ + rsbseq fp, pc, #108, 10 @ 0x1b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r7, pc, #132, 10 @ 0x21000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #164, 6 @ 0x90000002 │ │ │ │ + rsbseq r6, pc, #172, 6 @ 0xb0000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #220, 2 @ 0x37 │ │ │ │ + addseq ip, fp, #228, 2 @ 0x39 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #60, 30 @ 0xf0 │ │ │ │ + rsbseq r2, pc, #68, 30 @ 0x110 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2724 @ 0xfffff55c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #132, 4 @ 0x40000008 │ │ │ │ + addseq ip, fp, #140, 4 @ 0xc0000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #36, 6 @ 0x90000000 │ │ │ │ + addseq ip, fp, #44, 6 @ 0xb0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #204, 6 @ 0x30000003 │ │ │ │ + addseq ip, fp, #212, 6 @ 0x50000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #156, 28 @ 0x9c0 │ │ │ │ + addseq r0, r9, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #236, 28 @ 0xec0 │ │ │ │ + rsbseq fp, lr, #244, 28 @ 0xf40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #60 @ 0x3c │ │ │ │ + rsbseq fp, lr, #68 @ 0x44 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #116, 8 @ 0x74000000 │ │ │ │ + addseq ip, fp, #124, 8 @ 0x7c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #196, 2 @ 0x31 │ │ │ │ + rsbseq r4, pc, #204, 2 @ 0x33 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #20, 10 @ 0x5000000 │ │ │ │ + addseq ip, fp, #28, 10 @ 0x7000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #236 @ 0xec │ │ │ │ + rsbseq r0, pc, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r9, #76, 30 @ 0x130 │ │ │ │ + addseq r0, r9, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq fp, lr, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #140 @ 0x8c │ │ │ │ + rsbseq r3, pc, #148 @ 0x94 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #196, 10 @ 0x31000000 │ │ │ │ + addseq ip, fp, #204, 10 @ 0x33000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #28, 18 @ 0x70000 │ │ │ │ + rsbseq fp, pc, #36, 18 @ 0x90000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #84, 12 @ 0x5400000 │ │ │ │ + addseq ip, fp, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r9, r0, #68, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #220, 12 @ 0xdc00000 │ │ │ │ + addseq ip, fp, #228, 12 @ 0xe400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2244 @ 0xfffff73c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #100, 14 @ 0x1900000 │ │ │ │ + addseq ip, fp, #108, 14 @ 0x1b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r0, pc, #148, 18 @ 0x250000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #28, 16 @ 0x1c0000 │ │ │ │ + addseq ip, fp, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #156, 28 @ 0x9c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #212, 28 @ 0xd40 │ │ │ │ + rsbseq r0, pc, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #212, 16 @ 0xd40000 │ │ │ │ + addseq ip, fp, #220, 16 @ 0xdc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #60, 16 @ 0x3c0000 │ │ │ │ + rsbseq r0, pc, #68, 16 @ 0x440000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - adceq r3, r3, #76, 30 @ 0x130 │ │ │ │ + adceq r3, r3, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #132, 18 @ 0x210000 │ │ │ │ + addseq ip, fp, #140, 18 @ 0x230000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [pc], #-3292 @ 1094764 <__bss_end__@@Base+0x237998> │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #92, 28 @ 0x5c0 │ │ │ │ + rsbseq r9, lr, #100, 28 @ 0x640 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #4, 6 @ 0x10000000 │ │ │ │ + rsbseq r8, pc, #12, 6 @ 0x30000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #204, 28 @ 0xcc0 │ │ │ │ + rsbseq r8, lr, #212, 28 @ 0xd40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq r8, pc, #76, 4 @ 0xc0000004 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #140, 12 @ 0x8c00000 │ │ │ │ + rsbseq lr, lr, #148, 12 @ 0x9400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #100 @ 0x64 │ │ │ │ + rsbseq r4, pc, #108 @ 0x6c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #132, 2 @ 0x21 │ │ │ │ + rsbseq r8, pc, #140, 2 @ 0x23 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #140, 16 @ 0x8c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #36, 20 @ 0x24000 │ │ │ │ + addseq ip, fp, #44, 20 @ 0x2c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #196, 20 @ 0xc4000 │ │ │ │ + addseq ip, fp, #204, 20 @ 0xcc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r3, pc, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #124, 8 @ 0x7c000000 │ │ │ │ + rsbseq r5, pc, #132, 8 @ 0x84000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #76, 22 @ 0x13000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #108, 22 @ 0x1b000 │ │ │ │ + addseq ip, fp, #116, 22 @ 0x1d000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #44, 24 @ 0x2c00 │ │ │ │ + addseq ip, fp, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #20, 26 @ 0x500 │ │ │ │ + rsbseq r1, pc, #28, 26 @ 0x700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #76, 24 @ 0x4c00 │ │ │ │ + addseq r2, r9, #84, 24 @ 0x5400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #220, 24 @ 0xdc00 │ │ │ │ + addseq ip, fp, #228, 24 @ 0xe400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #188 @ 0xbc │ │ │ │ + addseq r1, r9, #196 @ 0xc4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #20 │ │ │ │ + addseq r1, r9, #28 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #20, 4 @ 0x40000001 │ │ │ │ + addseq r1, r9, #28, 4 @ 0xc0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #108, 2 │ │ │ │ + addseq r1, r9, #116, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #108, 6 @ 0xb0000001 │ │ │ │ + addseq r1, r9, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #196, 4 @ 0x4000000c │ │ │ │ + addseq r1, r9, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #132, 26 @ 0x2100 │ │ │ │ + addseq ip, fp, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #60, 22 @ 0xf000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #212, 14 @ 0x3500000 │ │ │ │ + rsbseq pc, lr, #220, 14 @ 0x3700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, pc, #148, 4 @ 0x40000009 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #52, 28 @ 0x340 │ │ │ │ + addseq ip, fp, #60, 28 @ 0x3c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r1, r9, #36, 8 @ 0x24000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, pc, #236, 2 @ 0x3b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #212, 28 @ 0xd40 │ │ │ │ + addseq ip, fp, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #204, 8 @ 0xcc000000 │ │ │ │ + addseq r1, r9, #212, 8 @ 0xd4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2876 @ 0xfffff4c4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq r9, lr, #180, 26 @ 0x2d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq ip, fp, #124, 30 @ 0x1f0 │ │ │ │ + addseq ip, fp, #132, 30 @ 0x210 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #28, 16 @ 0x1c0000 │ │ │ │ + rsbseq r2, pc, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #36 @ 0x24 │ │ │ │ + addseq sp, fp, #44 @ 0x2c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #204 @ 0xcc │ │ │ │ + addseq sp, fp, #212 @ 0xd4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #180, 18 @ 0x2d0000 │ │ │ │ + rsbseq r9, pc, #188, 18 @ 0x2f0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #108, 2 │ │ │ │ + addseq sp, fp, #116, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #36 @ 0x24 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #116, 24 @ 0x7400 │ │ │ │ + rsbseq r1, pc, #124, 24 @ 0x7c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #20, 4 @ 0x40000001 │ │ │ │ + addseq sp, fp, #28, 4 @ 0xc0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #220 @ 0xdc │ │ │ │ + rsbseq r8, pc, #228 @ 0xe4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #148, 6 @ 0x50000002 │ │ │ │ + rsbseq r7, pc, #156, 6 @ 0x70000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #100, 22 @ 0x19000 │ │ │ │ + rsbseq r2, pc, #108, 22 @ 0x1b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #180, 4 @ 0x4000000b │ │ │ │ + addseq sp, fp, #188, 4 @ 0xc000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #108, 6 @ 0xb0000001 │ │ │ │ + addseq sp, fp, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #20, 8 @ 0x14000000 │ │ │ │ + addseq sp, fp, #28, 8 @ 0x1c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #116, 2 │ │ │ │ + rsbseq fp, lr, #124, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #196, 8 @ 0xc4000000 │ │ │ │ + addseq sp, fp, #204, 8 @ 0xcc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #108, 10 @ 0x1b000000 │ │ │ │ + addseq sp, fp, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #28, 12 @ 0x1c00000 │ │ │ │ + addseq sp, fp, #36, 12 @ 0x2400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #188, 12 @ 0xbc00000 │ │ │ │ + addseq sp, fp, #196, 12 @ 0xc400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #124, 26 @ 0x1f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #100, 14 @ 0x1900000 │ │ │ │ + addseq sp, fp, #108, 14 @ 0x1b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #12, 16 @ 0xc0000 │ │ │ │ + addseq sp, fp, #20, 16 @ 0x140000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #180, 16 @ 0xb40000 │ │ │ │ + addseq sp, fp, #188, 16 @ 0xbc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #92, 18 @ 0x170000 │ │ │ │ + addseq sp, fp, #100, 18 @ 0x190000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #84, 26 @ 0x1500 │ │ │ │ + addseq r2, r9, #92, 26 @ 0x1700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #4, 26 @ 0x100 │ │ │ │ + rsbseq fp, lr, #12, 26 @ 0x300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r4, r2, #212, 6 @ 0x50000003 │ │ │ │ + sbceq r4, r2, #220, 6 @ 0x70000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #252, 18 @ 0x3f0000 │ │ │ │ + addseq sp, fp, #4, 20 @ 0x4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #180, 20 @ 0xb4000 │ │ │ │ + addseq sp, fp, #188, 20 @ 0xbc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #156 @ 0x9c │ │ │ │ + rsbseq r5, pc, #164 @ 0xa4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq fp, lr, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #220, 30 @ 0x370 │ │ │ │ + rsbseq r4, pc, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #124, 22 @ 0x1f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #92, 22 @ 0x17000 │ │ │ │ + addseq sp, fp, #100, 22 @ 0x19000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #12, 24 @ 0xc00 │ │ │ │ + addseq sp, fp, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #180, 14 @ 0x2d00000 │ │ │ │ + rsbseq sl, pc, #188, 14 @ 0x2f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #108, 20 @ 0x6c000 │ │ │ │ + rsbseq fp, pc, #116, 20 @ 0x74000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #172, 24 @ 0xac00 │ │ │ │ + addseq sp, fp, #180, 24 @ 0xb400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #76, 26 @ 0x1300 │ │ │ │ + addseq sp, fp, #84, 26 @ 0x1500 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #252, 26 @ 0x3f00 │ │ │ │ + addseq sp, fp, #4, 28 @ 0x40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #164, 28 @ 0xa40 │ │ │ │ + addseq sp, fp, #172, 28 @ 0xac0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #76, 30 @ 0x130 │ │ │ │ + addseq sp, fp, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sp, fp, #244, 30 @ 0x3d0 │ │ │ │ + addseq sp, fp, #252, 30 @ 0x3f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #164 @ 0xa4 │ │ │ │ + addseq lr, fp, #172 @ 0xac │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #84, 2 │ │ │ │ + addseq lr, fp, #92, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #252, 2 @ 0x3f │ │ │ │ + addseq lr, fp, #4, 4 @ 0x40000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #172, 4 @ 0xc000000a │ │ │ │ + addseq lr, fp, #180, 4 @ 0x4000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #92, 6 @ 0x70000001 │ │ │ │ + addseq lr, fp, #100, 6 @ 0x90000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #12, 8 @ 0xc000000 │ │ │ │ + addseq lr, fp, #20, 8 @ 0x14000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #172, 8 @ 0xac000000 │ │ │ │ + addseq lr, fp, #180, 8 @ 0xb4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #100, 10 @ 0x19000000 │ │ │ │ + addseq lr, fp, #108, 10 @ 0x1b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #12, 12 @ 0xc00000 │ │ │ │ + addseq lr, fp, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #180, 12 @ 0xb400000 │ │ │ │ + addseq lr, fp, #188, 12 @ 0xbc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #20, 26 @ 0x500 │ │ │ │ + rsbseq r9, lr, #28, 26 @ 0x700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #100, 14 @ 0x1900000 │ │ │ │ + addseq lr, fp, #108, 14 @ 0x1b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #252, 14 @ 0x3f00000 │ │ │ │ + addseq lr, fp, #4, 16 @ 0x40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #116, 10 @ 0x1d000000 │ │ │ │ + addseq r1, r9, #124, 10 @ 0x1f000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #172, 16 @ 0xac0000 │ │ │ │ + addseq lr, fp, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #68, 18 @ 0x110000 │ │ │ │ + addseq lr, fp, #76, 18 @ 0x130000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #148, 18 @ 0x250000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #236, 18 @ 0x3b0000 │ │ │ │ + addseq lr, fp, #244, 18 @ 0x3d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #28, 12 @ 0x1c00000 │ │ │ │ + addseq r1, r9, #36, 12 @ 0x2400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #252, 14 @ 0x3f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #164, 20 @ 0xa4000 │ │ │ │ + addseq lr, fp, #172, 20 @ 0xac000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #68, 22 @ 0x11000 │ │ │ │ + addseq lr, fp, #76, 22 @ 0x13000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #4, 22 @ 0x1000 │ │ │ │ + rsbseq fp, pc, #12, 22 @ 0x3000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #244, 22 @ 0x3d000 │ │ │ │ + addseq lr, fp, #252, 22 @ 0x3f000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #204, 12 @ 0xcc00000 │ │ │ │ + addseq r1, r9, #212, 12 @ 0xd400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 68f0dc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #180, 8 @ 0xb4000000 │ │ │ │ + rsbseq fp, pc, #188, 8 @ 0xbc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #164, 24 @ 0xa400 │ │ │ │ + addseq lr, fp, #172, 24 @ 0xac00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #68, 26 @ 0x1100 │ │ │ │ + addseq lr, fp, #76, 26 @ 0x1300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r5, r4, #28, 22 @ 0x7000 │ │ │ │ + sbceq r5, r4, #36, 22 @ 0x9000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #236, 26 @ 0x3b00 │ │ │ │ + addseq lr, fp, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #36, 22 @ 0x9000 │ │ │ │ + rsbseq fp, lr, #44, 22 @ 0xb000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #164, 24 @ 0xa400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #52, 24 @ 0x3400 │ │ │ │ + rsbseq r9, pc, #60, 24 @ 0x3c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #140, 6 @ 0x30000002 │ │ │ │ + rsbseq r2, pc, #148, 6 @ 0x50000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #156, 6 @ 0x70000002 │ │ │ │ + rsbseq sl, lr, #164, 6 @ 0x90000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #172, 18 @ 0x2b0000 │ │ │ │ + rsbseq sl, pc, #180, 18 @ 0x2d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r9, r9, #172, 30 @ 0x2b0 │ │ │ │ + addseq r9, r9, #180, 30 @ 0x2d0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r2, pc, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #252, 18 @ 0x3f0000 │ │ │ │ + rsbseq r3, pc, #4, 20 @ 0x4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #132, 28 @ 0x840 │ │ │ │ + addseq lr, fp, #140, 28 @ 0x8c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #68, 14 @ 0x1100000 │ │ │ │ + rsbseq lr, lr, #76, 14 @ 0x1300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #76, 16 @ 0x4c0000 │ │ │ │ + rsbseq sl, pc, #84, 16 @ 0x540000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #20, 30 @ 0x50 │ │ │ │ + addseq lr, fp, #28, 30 @ 0x70 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #188, 24 @ 0xbc00 │ │ │ │ + rsbseq sl, lr, #196, 24 @ 0xc400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq lr, fp, #188, 30 @ 0x2f0 │ │ │ │ + addseq lr, fp, #196, 30 @ 0x310 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #108 @ 0x6c │ │ │ │ + addseq pc, fp, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #20, 2 │ │ │ │ + addseq pc, fp, #28, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #132, 6 @ 0x10000002 │ │ │ │ + rsbseq r9, lr, #140, 6 @ 0x30000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r1, r9, #124, 14 @ 0x1f00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #188, 2 @ 0x2f │ │ │ │ + addseq pc, fp, #196, 2 @ 0x31 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #188, 10 @ 0x2f000000 │ │ │ │ + rsbseq sl, pc, #196, 10 @ 0x31000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r1, r9, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #92, 4 @ 0xc0000005 │ │ │ │ + addseq pc, fp, #100, 4 @ 0x40000006 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #20, 6 @ 0x50000000 │ │ │ │ + addseq pc, fp, #28, 6 @ 0x70000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, pc, #20, 14 @ 0x500000 │ │ │ │ + rsbseq r9, pc, #28, 14 @ 0x700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #188, 6 @ 0xf0000002 │ │ │ │ + addseq pc, fp, #196, 6 @ 0x10000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #204 @ 0xcc │ │ │ │ + rsbseq fp, pc, #212 @ 0xd4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #188, 16 @ 0xbc0000 │ │ │ │ + addseq r1, r9, #196, 16 @ 0xc40000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #76, 8 @ 0x4c000000 │ │ │ │ + addseq pc, fp, #84, 8 @ 0x54000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 7ff404 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #68, 24 @ 0x4400 │ │ │ │ + rsbseq r8, lr, #76, 24 @ 0x4c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #132, 28 @ 0x840 │ │ │ │ + rsbseq r5, pc, #140, 28 @ 0x8c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #220, 8 @ 0xdc000000 │ │ │ │ + addseq pc, fp, #228, 8 @ 0xe4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, pc, #52 @ 0x34 │ │ │ │ + rsbseq r8, pc, #60 @ 0x3c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #108, 18 @ 0x1b0000 │ │ │ │ + addseq r1, r9, #116, 18 @ 0x1d0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #44, 28 @ 0x2c0 │ │ │ │ + rsbseq r8, lr, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #164, 2 @ 0x29 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #108, 10 @ 0x1b000000 │ │ │ │ + addseq pc, fp, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #252, 22 @ 0x3f000 │ │ │ │ + rsbseq r9, lr, #4, 24 @ 0x400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #60, 16 @ 0x3c0000 │ │ │ │ + rsbseq sl, lr, #68, 16 @ 0x440000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #108, 24 @ 0x6c00 │ │ │ │ + rsbseq lr, lr, #116, 24 @ 0x7400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #12, 12 @ 0xc00000 │ │ │ │ + addseq pc, fp, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #172, 12 @ 0xac00000 │ │ │ │ + addseq pc, fp, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r5, #108 @ 0x6c │ │ │ │ + addseq r1, r5, #116 @ 0x74 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #84, 14 @ 0x1500000 │ │ │ │ + addseq pc, fp, #92, 14 @ 0x1700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #228, 14 @ 0x3900000 │ │ │ │ + addseq pc, fp, #236, 14 @ 0x3b00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #52, 30 @ 0xd0 │ │ │ │ + rsbseq r4, pc, #60, 30 @ 0xf0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #116, 16 @ 0x740000 │ │ │ │ + addseq pc, fp, #124, 16 @ 0x7c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #124, 16 @ 0x7c0000 │ │ │ │ + rsbseq fp, pc, #132, 16 @ 0x840000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #20, 18 @ 0x50000 │ │ │ │ + addseq pc, fp, #28, 18 @ 0x70000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #188, 18 @ 0x2f0000 │ │ │ │ + addseq pc, fp, #196, 18 @ 0x310000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #100, 20 @ 0x64000 │ │ │ │ + addseq pc, fp, #108, 20 @ 0x6c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #12, 22 @ 0x3000 │ │ │ │ + addseq pc, fp, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #188, 22 @ 0x2f000 │ │ │ │ + addseq pc, fp, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #100, 24 @ 0x6400 │ │ │ │ + addseq pc, fp, #108, 24 @ 0x6c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #4, 26 @ 0x100 │ │ │ │ + addseq pc, fp, #12, 26 @ 0x300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #164, 26 @ 0x2900 │ │ │ │ + addseq pc, fp, #172, 26 @ 0x2b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [sp], #-1908 @ 0xfffff88c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #68, 28 @ 0x440 │ │ │ │ + addseq pc, fp, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #180, 2 @ 0x2d │ │ │ │ + rsbseq sl, lr, #188, 2 @ 0x2f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #228, 28 @ 0xe40 │ │ │ │ + addseq pc, fp, #236, 28 @ 0xec0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq pc, fp, #140, 30 @ 0x230 │ │ │ │ + addseq pc, fp, #148, 30 @ 0x250 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq r5, pc, #236, 16 @ 0xec0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #156, 8 @ 0x9c000000 │ │ │ │ + rsbseq lr, lr, #164, 8 @ 0xa4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #44 @ 0x2c │ │ │ │ + addseq r0, ip, #52 @ 0x34 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #212 @ 0xd4 │ │ │ │ + addseq r0, ip, #220 @ 0xdc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #124, 2 │ │ │ │ + addseq r0, ip, #132, 2 @ 0x21 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #28, 4 @ 0xc0000001 │ │ │ │ + addseq r0, ip, #36, 4 @ 0x40000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #196, 4 @ 0x4000000c │ │ │ │ + addseq r0, ip, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #244, 26 @ 0x3d00 │ │ │ │ + addseq r2, r9, #252, 26 @ 0x3f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #108, 30 @ 0x1b0 │ │ │ │ + rsbseq sp, lr, #116, 30 @ 0x1d0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #76, 6 @ 0x30000001 │ │ │ │ + addseq r0, ip, #84, 6 @ 0x50000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #236, 6 @ 0xb0000003 │ │ │ │ + addseq r0, ip, #244, 6 @ 0xd0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #148, 8 @ 0x94000000 │ │ │ │ + addseq r0, ip, #156, 8 @ 0x9c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #60, 10 @ 0xf000000 │ │ │ │ + addseq r0, ip, #68, 10 @ 0x11000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #228, 10 @ 0x39000000 │ │ │ │ + addseq r0, ip, #236, 10 @ 0x3b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r7, r5, #212, 2 @ 0x35 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #148, 12 @ 0x9400000 │ │ │ │ + addseq r0, ip, #156, 12 @ 0x9c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #92, 28 @ 0x5c0 │ │ │ │ + rsbseq pc, lr, #100, 28 @ 0x640 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #60, 14 @ 0xf00000 │ │ │ │ + addseq r0, ip, #68, 14 @ 0x1100000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #212, 14 @ 0x3500000 │ │ │ │ + addseq r0, ip, #220, 14 @ 0x3700000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ blne 69eef4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #108, 16 @ 0x6c0000 │ │ │ │ + addseq r0, ip, #116, 16 @ 0x740000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #252, 16 @ 0xfc0000 │ │ │ │ + addseq r0, ip, #4, 18 @ 0x10000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #212, 28 @ 0xd40 │ │ │ │ + rsbseq r7, pc, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #28, 20 @ 0x1c000 │ │ │ │ + addseq r1, r9, #36, 20 @ 0x24000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #124, 6 @ 0xf0000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #20, 10 @ 0x5000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #148, 18 @ 0x250000 │ │ │ │ + addseq r0, ip, #156, 18 @ 0x270000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #28, 24 @ 0x1c00 │ │ │ │ + rsbseq r0, pc, #36, 24 @ 0x2400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #204, 2 @ 0x33 │ │ │ │ + rsbseq sl, pc, #212, 2 @ 0x35 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #76, 28 @ 0x4c0 │ │ │ │ + rsbseq r1, pc, #84, 28 @ 0x540 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #36, 20 @ 0x24000 │ │ │ │ + addseq r0, ip, #44, 20 @ 0x2c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #116, 24 @ 0x7400 │ │ │ │ + rsbseq r3, pc, #124, 24 @ 0x7c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #188, 20 @ 0xbc000 │ │ │ │ + addseq r0, ip, #196, 20 @ 0xc4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #252, 16 @ 0xfc0000 │ │ │ │ + rsbseq sl, pc, #4, 18 @ 0x10000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, r9, #196, 10 @ 0x31000000 │ │ │ │ + addseq r8, r9, #204, 10 @ 0x33000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #92, 22 @ 0x17000 │ │ │ │ + addseq r0, ip, #100, 22 @ 0x19000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #132, 30 @ 0x210 │ │ │ │ + rsbseq r7, pc, #140, 30 @ 0x230 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #12, 24 @ 0xc00 │ │ │ │ + addseq r0, ip, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #84, 18 @ 0x150000 │ │ │ │ + rsbseq r1, pc, #92, 18 @ 0x170000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #244, 20 @ 0xf4000 │ │ │ │ + rsbseq sl, pc, #252, 20 @ 0xfc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #52, 20 @ 0x34000 │ │ │ │ + rsbseq r2, pc, #60, 20 @ 0x3c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #188, 24 @ 0xbc00 │ │ │ │ + addseq r0, ip, #196, 24 @ 0xc400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #116, 26 @ 0x1d00 │ │ │ │ + addseq r0, ip, #124, 26 @ 0x1f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #196, 28 @ 0xc40 │ │ │ │ + rsbseq sp, lr, #204, 28 @ 0xcc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #44, 28 @ 0x2c0 │ │ │ │ + addseq r0, ip, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #236, 22 @ 0x3b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #220, 28 @ 0xdc0 │ │ │ │ + addseq r0, ip, #228, 28 @ 0xe40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #236, 8 @ 0xec000000 │ │ │ │ + rsbseq r6, pc, #244, 8 @ 0xf4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, ip, #124, 30 @ 0x1f0 │ │ │ │ + addseq r0, ip, #132, 30 @ 0x210 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #196, 4 @ 0x4000000c │ │ │ │ + rsbseq pc, lr, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #76, 30 @ 0x130 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #188, 6 @ 0xf0000002 │ │ │ │ + rsbseq r4, pc, #196, 6 @ 0x10000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #212, 20 @ 0xd4000 │ │ │ │ + addseq r1, r9, #220, 20 @ 0xdc000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #124, 22 @ 0x1f000 │ │ │ │ + addseq r1, r9, #132, 22 @ 0x21000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #44, 6 @ 0xb0000000 │ │ │ │ + rsbseq r8, lr, #52, 6 @ 0xd0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r9, r0, #164 @ 0xa4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, lr, #156, 4 @ 0xc0000009 │ │ │ │ + rsbseq r8, lr, #164, 4 @ 0x4000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r9, r0, #228, 2 @ 0x39 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, pc, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq ip, pc, #76, 4 @ 0xc0000004 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #20 │ │ │ │ + addseq r1, ip, #28 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #228, 26 @ 0x3900 │ │ │ │ + rsbseq r5, pc, #236, 26 @ 0x3b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #44, 28 @ 0x2c0 │ │ │ │ + rsbseq r0, pc, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #156 @ 0x9c │ │ │ │ + addseq r1, ip, #164 @ 0xa4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - adceq r3, r3, #180, 28 @ 0xb40 │ │ │ │ + adceq r3, r3, #188, 28 @ 0xbc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #156, 2 @ 0x27 │ │ │ │ + rsbseq r2, pc, #164, 2 @ 0x29 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #212, 12 @ 0xd400000 │ │ │ │ + rsbseq r3, pc, #220, 12 @ 0xdc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #180, 16 @ 0xb40000 │ │ │ │ + rsbseq r7, pc, #188, 16 @ 0xbc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #188, 8 @ 0xbc000000 │ │ │ │ + rsbseq r1, pc, #196, 8 @ 0xc4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #84, 4 @ 0x40000005 │ │ │ │ + rsbseq r7, pc, #92, 4 @ 0xc0000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq sl, pc, #116, 12 @ 0x7400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #60, 2 │ │ │ │ + addseq r1, ip, #68, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #236, 2 @ 0x3b │ │ │ │ + addseq r1, ip, #244, 2 @ 0x3d │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq r7, pc, #124, 26 @ 0x1f00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #164, 4 @ 0x4000000a │ │ │ │ + addseq r1, ip, #172, 4 @ 0xc000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #68, 6 @ 0x10000001 │ │ │ │ + addseq r1, ip, #76, 6 @ 0x30000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #12, 4 @ 0xc0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #36, 24 @ 0x2400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #228, 6 @ 0x90000003 │ │ │ │ + addseq r1, ip, #236, 6 @ 0xb0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #140, 8 @ 0x8c000000 │ │ │ │ + addseq r1, ip, #148, 8 @ 0x94000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #52, 10 @ 0xd000000 │ │ │ │ + addseq r1, ip, #60, 10 @ 0xf000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #220, 10 @ 0x37000000 │ │ │ │ + addseq r1, ip, #228, 10 @ 0x39000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r9, [pc], #-3556 @ 1095fc4 <__bss_end__@@Base+0x2391f8> │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #68, 26 @ 0x1100 │ │ │ │ + rsbseq r5, pc, #76, 26 @ 0x1300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #124, 12 @ 0x7c00000 │ │ │ │ + addseq r1, ip, #132, 12 @ 0x8400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #44, 20 @ 0x2c000 │ │ │ │ + rsbseq r5, pc, #52, 20 @ 0x34000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #36, 14 @ 0x900000 │ │ │ │ + addseq r1, ip, #44, 14 @ 0xb00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #100, 8 @ 0x64000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #108, 2 │ │ │ │ + rsbseq lr, lr, #116, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #196, 14 @ 0x3100000 │ │ │ │ + addseq r1, ip, #204, 14 @ 0x3300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #132, 16 @ 0x840000 │ │ │ │ + addseq r1, ip, #140, 16 @ 0x8c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #52, 18 @ 0xd0000 │ │ │ │ + addseq r1, ip, #60, 18 @ 0xf0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #220, 18 @ 0x370000 │ │ │ │ + addseq r1, ip, #228, 18 @ 0x390000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #132, 20 @ 0x84000 │ │ │ │ + addseq r1, ip, #140, 20 @ 0x8c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #44, 22 @ 0xb000 │ │ │ │ + addseq r1, ip, #52, 22 @ 0xd000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #20, 16 @ 0x140000 │ │ │ │ + rsbseq r7, pc, #28, 16 @ 0x1c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #44, 28 @ 0x2c0 │ │ │ │ + rsbseq r7, pc, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #204, 22 @ 0x33000 │ │ │ │ + addseq r1, ip, #212, 22 @ 0x35000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [sp], #-2876 @ 0xfffff4c4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, pc, #164, 26 @ 0x2900 │ │ │ │ + rsbseq fp, pc, #172, 26 @ 0x2b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #100, 4 @ 0x40000006 │ │ │ │ + rsbseq r6, pc, #108, 4 @ 0xc0000006 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #92, 24 @ 0x5c00 │ │ │ │ + addseq r1, ip, #100, 24 @ 0x6400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, pc, #164, 24 @ 0xa400 │ │ │ │ + rsbseq r5, pc, #172, 24 @ 0xac00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, r9, #116, 12 @ 0x7400000 │ │ │ │ + addseq r8, r9, #124, 12 @ 0x7c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #36, 26 @ 0x900 │ │ │ │ + rsbseq r3, pc, #44, 26 @ 0xb00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r8, #204, 4 @ 0xc000000c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #228, 24 @ 0xe400 │ │ │ │ + addseq r1, ip, #236, 24 @ 0xec00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #76, 28 @ 0x4c0 │ │ │ │ + rsbseq fp, lr, #84, 28 @ 0x540 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq fp, lr, #68, 18 @ 0x110000 │ │ │ │ + rsbseq fp, lr, #76, 18 @ 0x130000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, pc, #108, 24 @ 0x6c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #132, 26 @ 0x2100 │ │ │ │ + addseq r1, ip, #140, 26 @ 0x2300 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #44, 28 @ 0x2c0 │ │ │ │ + addseq r1, ip, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #204, 28 @ 0xcc0 │ │ │ │ + addseq r1, ip, #212, 28 @ 0xd40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #36, 24 @ 0x2400 │ │ │ │ + addseq r1, r9, #44, 24 @ 0x2c00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #196, 24 @ 0xc400 │ │ │ │ + addseq r1, r9, #204, 24 @ 0xcc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r9, [sp], #-3412 @ 0xfffff2ac │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r7, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r0, r4, #20, 12 @ 0x1400000 │ │ │ │ + sbceq r0, r4, #28, 12 @ 0x1c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #60, 24 @ 0x3c00 │ │ │ │ + rsbseq sp, lr, #68, 24 @ 0x4400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #156, 28 @ 0x9c0 │ │ │ │ + addseq r2, r9, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, r9, #236, 8 @ 0xec000000 │ │ │ │ + addseq sl, r9, #244, 8 @ 0xf4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, r9, #172, 10 @ 0x2b000000 │ │ │ │ + addseq sl, r9, #180, 10 @ 0x2d000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, ip, #108, 30 @ 0x1b0 │ │ │ │ + addseq r1, ip, #116, 30 @ 0x1d0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, pc, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq r0, pc, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #228, 28 @ 0xe40 │ │ │ │ + rsbseq sl, pc, #236, 28 @ 0xec0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #140, 14 @ 0x2300000 │ │ │ │ + rsbseq sl, lr, #148, 14 @ 0x2500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #20 │ │ │ │ + addseq r2, ip, #28 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #180 @ 0xb4 │ │ │ │ + addseq r2, ip, #188 @ 0xbc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #100, 26 @ 0x1900 │ │ │ │ + addseq r1, r9, #108, 26 @ 0x1b00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #148, 14 @ 0x2500000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #92, 2 │ │ │ │ + addseq r2, ip, #100, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #76, 6 @ 0x30000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #196, 8 @ 0xc4000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #196 @ 0xc4 │ │ │ │ + rsbseq r1, pc, #204 @ 0xcc │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #164, 10 @ 0x29000000 │ │ │ │ + rsbseq r4, pc, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r0, r4, #20, 6 @ 0x50000000 │ │ │ │ + sbceq r0, r4, #28, 6 @ 0x70000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #4, 4 @ 0x40000000 │ │ │ │ + addseq r2, ip, #12, 4 @ 0xc0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, lr, #140, 6 @ 0x30000002 │ │ │ │ + rsbseq ip, lr, #148, 6 @ 0x50000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, lr, #188, 20 @ 0xbc000 │ │ │ │ + rsbseq r0, lr, #196, 20 @ 0xc4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq ip, pc, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq ip, pc, #244, 4 @ 0x4000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #172, 4 @ 0xc000000a │ │ │ │ + addseq r2, ip, #180, 4 @ 0x4000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #84, 6 @ 0x50000001 │ │ │ │ + addseq r2, ip, #92, 6 @ 0x70000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #76, 30 @ 0x130 │ │ │ │ + addseq r2, r9, #84, 30 @ 0x150 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r6, [pc], #-764 @ 1096594 <__bss_end__@@Base+0x2397c8> │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r2, ip, #252, 6 @ 0xf0000003 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #132, 8 @ 0x84000000 │ │ │ │ + addseq r2, ip, #140, 8 @ 0x8c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #164, 6 @ 0x90000002 │ │ │ │ + rsbseq r3, pc, #172, 6 @ 0xb0000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #36, 10 @ 0x9000000 │ │ │ │ + addseq r2, ip, #44, 10 @ 0xb000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #212, 10 @ 0x35000000 │ │ │ │ + addseq r2, ip, #220, 10 @ 0x37000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #228, 30 @ 0x390 │ │ │ │ + addseq r2, r9, #236, 30 @ 0x3b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, pc, #36, 6 @ 0x90000000 │ │ │ │ + rsbseq sl, pc, #44, 6 @ 0xb0000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #84, 26 @ 0x1500 │ │ │ │ + rsbseq r6, pc, #92, 26 @ 0x1700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #124, 12 @ 0x7c00000 │ │ │ │ + addseq r2, ip, #132, 12 @ 0x8400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #28, 14 @ 0x700000 │ │ │ │ + addseq r2, ip, #36, 14 @ 0x900000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #172, 14 @ 0x2b00000 │ │ │ │ + addseq r2, ip, #180, 14 @ 0x2d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [sp], #-2700 @ 0xfffff574 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r3, pc, #228, 22 @ 0x39000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #68, 16 @ 0x440000 │ │ │ │ + addseq r2, ip, #76, 16 @ 0x4c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #172, 10 @ 0x2b000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #244, 16 @ 0xf40000 │ │ │ │ + addseq r2, ip, #252, 16 @ 0xfc0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #164, 18 @ 0x290000 │ │ │ │ + addseq r2, ip, #172, 18 @ 0x2b0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #84, 20 @ 0x54000 │ │ │ │ + addseq r2, ip, #92, 20 @ 0x5c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #236, 20 @ 0xec000 │ │ │ │ + addseq r2, ip, #244, 20 @ 0xf4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #188, 20 @ 0xbc000 │ │ │ │ + rsbseq sl, lr, #196, 20 @ 0xc4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #76, 14 @ 0x1300000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #148, 22 @ 0x25000 │ │ │ │ + addseq r2, ip, #156, 22 @ 0x27000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq sl, r9, #84 @ 0x54 │ │ │ │ + addseq sl, r9, #92 @ 0x5c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sp, lr, #12, 22 @ 0x3000 │ │ │ │ + rsbseq sp, lr, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #44, 24 @ 0x2c00 │ │ │ │ + addseq r2, ip, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq ip, [ip], #-2092 @ 0xfffff7d4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #220, 22 @ 0x37000 │ │ │ │ + rsbseq r4, pc, #228, 22 @ 0x39000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, pc, #236, 30 @ 0x3b0 │ │ │ │ + rsbseq r2, pc, #244, 30 @ 0x3d0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #212, 22 @ 0x35000 │ │ │ │ + rsbseq r1, pc, #220, 22 @ 0x37000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq r3, pc, #164, 20 @ 0xa4000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, pc, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq r4, pc, #116, 8 @ 0x74000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, pc, #36, 8 @ 0x24000000 │ │ │ │ + rsbseq r1, pc, #44, 8 @ 0x2c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #204, 24 @ 0xcc00 │ │ │ │ + addseq r2, ip, #212, 24 @ 0xd400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #124, 26 @ 0x1f00 │ │ │ │ + addseq r2, ip, #132, 26 @ 0x2100 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #20, 28 @ 0x140 │ │ │ │ + addseq r2, ip, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #28, 8 @ 0x1c000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #196, 28 @ 0xc40 │ │ │ │ + addseq r2, ip, #204, 28 @ 0xcc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #28, 28 @ 0x1c0 │ │ │ │ + addseq r1, r9, #36, 28 @ 0x240 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #4, 24 @ 0x400 │ │ │ │ + rsbseq r7, pc, #12, 24 @ 0xc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, ip, #100, 30 @ 0x190 │ │ │ │ + addseq r2, ip, #108, 30 @ 0x1b0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #180, 24 @ 0xb400 │ │ │ │ + rsbseq r7, pc, #188, 24 @ 0xbc00 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #148, 20 @ 0x94000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r8, pc, #164, 28 @ 0xa40 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r0, r5, #180, 30 @ 0x2d0 │ │ │ │ + addseq r0, r5, #188, 30 @ 0x2f0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #212, 28 @ 0xd40 │ │ │ │ + addseq r1, r9, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #76, 10 @ 0x13000000 │ │ │ │ + rsbseq r9, lr, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r1, r9, #132, 30 @ 0x210 │ │ │ │ + addseq r1, r9, #140, 30 @ 0x230 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #36 @ 0x24 │ │ │ │ + addseq r3, ip, #44 @ 0x2c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #220 @ 0xdc │ │ │ │ + addseq r3, ip, #228 @ 0xe4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #148, 2 @ 0x25 │ │ │ │ + addseq r3, ip, #156, 2 @ 0x27 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #76, 4 @ 0xc0000004 │ │ │ │ + addseq r3, ip, #84, 4 @ 0x40000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #36, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #52 @ 0x34 │ │ │ │ + addseq r2, r9, #60 @ 0x3c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #244, 4 @ 0x4000000f │ │ │ │ + addseq r3, ip, #252, 4 @ 0xc000000f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #12, 22 @ 0x3000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #140, 6 @ 0x30000002 │ │ │ │ + addseq r3, ip, #148, 6 @ 0x50000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #100, 22 @ 0x19000 │ │ │ │ + rsbseq sl, lr, #108, 22 @ 0x1b000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #60, 8 @ 0x3c000000 │ │ │ │ + addseq r3, ip, #68, 8 @ 0x44000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #236 @ 0xec │ │ │ │ + addseq r2, r9, #244 @ 0xf4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #212, 26 @ 0x3500 │ │ │ │ + rsbseq r3, pc, #220, 26 @ 0x3700 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #212, 8 @ 0xd4000000 │ │ │ │ + addseq r3, ip, #220, 8 @ 0xdc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #68, 22 @ 0x11000 │ │ │ │ + rsbseq r7, pc, #76, 22 @ 0x13000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #60, 8 @ 0x3c000000 │ │ │ │ + rsbseq sl, lr, #68, 8 @ 0x44000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #60 @ 0x3c │ │ │ │ + rsbseq pc, lr, #68 @ 0x44 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #180, 4 @ 0x4000000b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r3, ip, #132, 10 @ 0x21000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #28, 4 @ 0xc0000001 │ │ │ │ + rsbseq lr, lr, #36, 4 @ 0x40000002 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #164, 2 @ 0x29 │ │ │ │ + addseq r2, r9, #172, 2 @ 0x2b │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #12, 12 @ 0xc00000 │ │ │ │ + addseq r3, ip, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #180, 2 @ 0x2d │ │ │ │ + rsbseq r6, pc, #188, 2 @ 0x2f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq pc, lr, #12, 22 @ 0x3000 │ │ │ │ + rsbseq pc, lr, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #188, 12 @ 0xbc00000 │ │ │ │ + addseq r3, ip, #196, 12 @ 0xc400000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #108, 14 @ 0x1b00000 │ │ │ │ + addseq r3, ip, #116, 14 @ 0x1d00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #12, 16 @ 0xc0000 │ │ │ │ + addseq r3, ip, #20, 16 @ 0x140000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #116, 4 @ 0x40000007 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq sl, [pc], #-2948 @ 1096ccc <__bss_end__@@Base+0x239f00> │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #148, 16 @ 0x940000 │ │ │ │ + addseq r3, ip, #156, 16 @ 0x9c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [sp], #-2844 @ 0xfffff4e4 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r2, r9, #84, 4 @ 0x40000005 │ │ │ │ + addseq r2, r9, #92, 4 @ 0xc0000005 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - sbceq r7, r2, #84, 2 │ │ │ │ + sbceq r7, r2, #92, 2 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #68, 10 @ 0x11000000 │ │ │ │ + rsbseq lr, lr, #76, 10 @ 0x13000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, pc, #52, 20 @ 0x34000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #52, 18 @ 0xd0000 │ │ │ │ + addseq r3, ip, #60, 18 @ 0xf0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, r9, #132 @ 0x84 │ │ │ │ + addseq r3, r9, #140 @ 0x8c │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r0, #12 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #196, 18 @ 0x310000 │ │ │ │ + addseq r3, ip, #204, 18 @ 0x330000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, pc, #204, 12 @ 0xcc00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #100, 20 @ 0x64000 │ │ │ │ + addseq r3, ip, #108, 20 @ 0x6c000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #12, 22 @ 0x3000 │ │ │ │ + addseq r3, ip, #20, 22 @ 0x5000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #244, 8 @ 0xf4000000 │ │ │ │ + rsbseq sl, lr, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, pc, #92, 6 @ 0x70000001 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, pc, #52, 12 @ 0x3400000 │ │ │ │ + rsbseq r6, pc, #60, 12 @ 0x3c00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r9, lr, #60 @ 0x3c │ │ │ │ + rsbseq r9, lr, #68 @ 0x44 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #188, 22 @ 0x2f000 │ │ │ │ + addseq r3, ip, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #44, 30 @ 0xb0 │ │ │ │ + rsbseq r3, pc, #52, 30 @ 0xd0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #76, 24 @ 0x4c00 │ │ │ │ + addseq r3, ip, #84, 24 @ 0x5400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #36, 16 @ 0x240000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, pc, #76, 16 @ 0x4c0000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, pc, #180, 2 @ 0x2d │ │ │ │ + rsbseq r7, pc, #188, 2 @ 0x2f │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq lr, lr, #244, 28 @ 0xf40 │ │ │ │ + rsbseq lr, lr, #252, 28 @ 0xfc0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, pc, #4, 24 @ 0x400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, pc, #132, 28 @ 0x840 │ │ │ │ + rsbseq r3, pc, #140, 28 @ 0x8c0 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #236, 24 @ 0xec00 │ │ │ │ + addseq r3, ip, #244, 24 @ 0xf400 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r8, r9, #44, 14 @ 0xb00000 │ │ │ │ + addseq r8, r9, #52, 14 @ 0xd00000 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - addseq r3, ip, #156, 26 @ 0x2700 │ │ │ │ + addseq r3, ip, #164, 26 @ 0x2900 │ │ │ │ svceq 0x00c03801 │ │ │ │ stmibne r3!, {r4, r5, r6, r9, fp, pc}^ │ │ │ │ biceq r3, r0, r8, ror #22 │ │ │ │ - ldrbeq fp, [r3], #1824 @ 0x720 │ │ │ │ + ldrbeq fp, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq sl, lr, #60, 12 @ 0x3c00000 │ │ │ │ + rsbseq sl, lr, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01096fb0 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -189922,15 +189922,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq sl, r5, #140, 4 @ 0xc0000008 │ │ │ │ svceq 0x00c03801 │ │ │ │ ldmibne r2, {r8, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #12 │ │ │ │ strbteq fp, [lr], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, fp, #124 @ 0x7c │ │ │ │ + rsbseq r4, fp, #132 @ 0x84 │ │ │ │ svceq 0x00c03801 │ │ │ │ ldmibne r2, {r8, fp, ip, lr} │ │ │ │ biceq r1, r0, r8, ror #12 │ │ │ │ strbteq fp, [lr], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq sl, r5, #172, 4 @ 0xc000000a │ │ │ │ svceq 0x00c03801 │ │ │ │ @@ -191001,513 +191001,513 @@ │ │ │ │ andeq r2, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r8, r1, r8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq r4, [r8], #2784 @ 0xae0 │ │ │ │ + strbteq r4, [r8], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r0, r1, r8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r4, [r8], #3272 @ 0xcc8 │ │ │ │ + strbteq r4, [r8], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r9, -r8] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r4, [r8], #3760 @ 0xeb0 │ │ │ │ + strbteq r4, [r8], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq r5, [r8], #152 @ 0x98 │ │ │ │ + strbteq r5, [r8], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r5, [r8], #640 @ 0x280 │ │ │ │ + strbteq r5, [r8], #656 @ 0x290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r5, [r8], #1128 @ 0x468 │ │ │ │ + strbteq r5, [r8], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r5, [r8], #1616 @ 0x650 │ │ │ │ + strbteq r5, [r8], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r5, [r8], #2104 @ 0x838 │ │ │ │ + strbteq r5, [r8], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r9, r8, r2, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r5, [r8], #2592 @ 0xa20 │ │ │ │ + strbteq r5, [r8], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r0, r2, r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r5, [r8], #3080 @ 0xc08 │ │ │ │ + strbteq r5, [r8], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010982b8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r5, [r8], #3568 @ 0xdf0 │ │ │ │ + strbteq r5, [r8], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r5, [r8], #4056 @ 0xfd8 │ │ │ │ + strbteq r5, [r8], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r8, r2, r8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r6, [r8], #448 @ 0x1c0 │ │ │ │ + strbteq r6, [r8], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r8, (UNDEF: 57) │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r6, [r8], #936 @ 0x3a8 │ │ │ │ + strbteq r6, [r8], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsl r3 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r6, [r8], #1424 @ 0x590 │ │ │ │ + strbteq r6, [r8], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq r6, [r8], #1912 @ 0x778 │ │ │ │ + strbteq r6, [r8], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r6, [r8], #2400 @ 0x960 │ │ │ │ + strbteq r6, [r8], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r6, [r8], #2888 @ 0xb48 │ │ │ │ + strbteq r6, [r8], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq r6, [r8], #3376 @ 0xd30 │ │ │ │ + strbteq r6, [r8], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01098390 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq r6, [r8], #3864 @ 0xf18 │ │ │ │ + strbteq r6, [r8], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r8, r3, r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r7, [r8], #256 @ 0x100 │ │ │ │ + strbteq r7, [r8], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r0, r3, r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r7, [r8], #744 @ 0x2e8 │ │ │ │ + strbteq r7, [r8], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9, -r8] │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r7, [r8], #1232 @ 0x4d0 │ │ │ │ + strbteq r7, [r8], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r9, -r0] │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r7, [r8], #1720 @ 0x6b8 │ │ │ │ + strbteq r7, [r8], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq r7, [r8], #2208 @ 0x8a0 │ │ │ │ + strbteq r7, [r8], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq r7, [r8], #2696 @ 0xa88 │ │ │ │ + strbteq r7, [r8], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r7, [r8], #3184 @ 0xc70 │ │ │ │ + strbteq r7, [r8], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, asr r4 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r7, [r8], #3672 @ 0xe58 │ │ │ │ + strbteq r7, [r8], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq r8, [r8], #64 @ 0x40 │ │ │ │ + strbteq r8, [r8], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r9, r0, r4, r8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq r8, [r8], #552 @ 0x228 │ │ │ │ + strbteq r8, [r8], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01098498 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq r8, [r8], #1040 @ 0x410 │ │ │ │ + strbteq r8, [r8], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010984b0 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r8, [r8], #1528 @ 0x5f8 │ │ │ │ + strbteq r8, [r8], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r8, r4, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r8, [r8], #2016 @ 0x7e0 │ │ │ │ + strbteq r8, [r8], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r0, r4, r8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r8, [r8], #2504 @ 0x9c8 │ │ │ │ + strbteq r8, [r8], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r9, -r8] │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r8, [r8], #2992 @ 0xbb0 │ │ │ │ + strbteq r8, [r8], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq r8, [r8], #3480 @ 0xd98 │ │ │ │ + strbteq r8, [r8], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq r8, [r8], #3968 @ 0xf80 │ │ │ │ + strbteq r8, [r8], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r8], #360 @ 0x168 │ │ │ │ + strbteq r9, [r8], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r8], #848 @ 0x350 │ │ │ │ + strbteq r9, [r8], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r9, [r8], #1336 @ 0x538 │ │ │ │ + strbteq r9, [r8], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r9, r8, r5, r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq r9, [r8], #1824 @ 0x720 │ │ │ │ + strbteq r9, [r8], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r0, r5, r8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq r9, [r8], #2312 @ 0x908 │ │ │ │ + strbteq r9, [r8], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010985b8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r9, [r8], #2800 @ 0xaf0 │ │ │ │ + strbteq r9, [r8], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq r9, [r8], #3288 @ 0xcd8 │ │ │ │ + strbteq r9, [r8], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r8, r5, r8 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r8], #3776 @ 0xec0 │ │ │ │ + strbteq r9, [r8], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq sl, [r8], #168 @ 0xa8 │ │ │ │ + strbteq sl, [r8], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq sl, [r8], #656 @ 0x290 │ │ │ │ + strbteq sl, [r8], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sl, [r8], #1144 @ 0x478 │ │ │ │ + strbteq sl, [r8], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq sl, [r8], #1632 @ 0x660 │ │ │ │ + strbteq sl, [r8], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq sl, [r8], #2120 @ 0x848 │ │ │ │ + strbteq sl, [r8], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sl, [r8], #2608 @ 0xa30 │ │ │ │ + strbteq sl, [r8], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01098690 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq sl, [r8], #3096 @ 0xc18 │ │ │ │ + strbteq sl, [r8], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r8, r6, r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq sl, [r8], #3584 @ 0xe00 │ │ │ │ + strbteq sl, [r8], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r0, r6, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sl, [r8], #4072 @ 0xfe8 │ │ │ │ + strbteq sl, [r8], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9, -r8] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq fp, [r8], #464 @ 0x1d0 │ │ │ │ + strbteq fp, [r8], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r9, -r0] │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq fp, [r8], #952 @ 0x3b8 │ │ │ │ + strbteq fp, [r8], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsl #14 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq fp, [r8], #1440 @ 0x5a0 │ │ │ │ + strbteq fp, [r8], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq fp, [r8], #1928 @ 0x788 │ │ │ │ + strbteq fp, [r8], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq fp, [r8], #2416 @ 0x970 │ │ │ │ + strbteq fp, [r8], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq fp, [r8], #2904 @ 0xb58 │ │ │ │ + strbteq fp, [r8], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq fp, [r8], #3392 @ 0xd40 │ │ │ │ + strbteq fp, [r8], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r9, r0, r7, r8 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq fp, [r8], #3880 @ 0xf28 │ │ │ │ + strbteq fp, [r8], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01098798 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq ip, [r8], #272 @ 0x110 │ │ │ │ + strbteq ip, [r8], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010987b0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq ip, [r8], #760 @ 0x2f8 │ │ │ │ + strbteq ip, [r8], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r8, r7, r8 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq ip, [r8], #1248 @ 0x4e0 │ │ │ │ + strbteq ip, [r8], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r0, r7, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq ip, [r8], #1736 @ 0x6c8 │ │ │ │ + strbteq ip, [r8], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r9, -r8] │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq ip, [r8], #2224 @ 0x8b0 │ │ │ │ + strbteq ip, [r8], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq ip, [r8], #2712 @ 0xa98 │ │ │ │ + strbteq ip, [r8], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ - strbteq ip, [r8], #3200 @ 0xc80 │ │ │ │ + strbteq ip, [r8], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, asr #16 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq ip, [r8], #3688 @ 0xe68 │ │ │ │ + strbteq ip, [r8], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq sp, [r8], #80 @ 0x50 │ │ │ │ + strbteq sp, [r8], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [r8], #568 @ 0x238 │ │ │ │ + strbteq sp, [r8], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r9, r8, r8, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sp, [r8], #1056 @ 0x420 │ │ │ │ + strbteq sp, [r8], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r0, r8, r8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sp, [r8], #1544 @ 0x608 │ │ │ │ + strbteq sp, [r8], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010988b8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq sp, [r8], #2032 @ 0x7f0 │ │ │ │ + strbteq sp, [r8], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r9, -r0] │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sp, [r8], #2520 @ 0x9d8 │ │ │ │ + strbteq sp, [r8], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r9, r8, r8, r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq sp, [r8], #3008 @ 0xbc0 │ │ │ │ + strbteq sp, [r8], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq sp, [r8], #3496 @ 0xda8 │ │ │ │ + strbteq sp, [r8], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq sp, [r8], #3984 @ 0xf90 │ │ │ │ + strbteq sp, [r8], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - strbteq lr, [r8], #376 @ 0x178 │ │ │ │ + strbteq lr, [r8], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq lr, [r8], #864 @ 0x360 │ │ │ │ + strbteq lr, [r8], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - strbteq lr, [r8], #1352 @ 0x548 │ │ │ │ + strbteq lr, [r8], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - strbteq lr, [r8], #1840 @ 0x730 │ │ │ │ + strbteq lr, [r8], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01098990 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ - strbteq lr, [r8], #2328 @ 0x918 │ │ │ │ + strbteq lr, [r8], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r9, r8, r9, r8 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r9, r0, r9, r8 │ │ │ │ ... │ │ │ │ @@ -375514,15 +375514,15 @@ │ │ │ │ @ instruction: 0x011fffd0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq pc, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ - @ instruction: 0xf8098b80 │ │ │ │ + @ instruction: 0xf7db0b80 │ │ │ │ cmneq r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01200008 │ │ │ │ qaddeq r0, r0, r0 │ │ │ │ @ instruction: 0x01200010 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ @@ -375584,15 +375584,15 @@ │ │ │ │ ldrdeq r0, [r0, r0]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r0, [r0, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r0, r0, #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r0, r8, #2 │ │ │ │ - ldrbeq r7, [r4], #704 @ 0x2c0 │ │ │ │ + ldrbeq r7, [r4], #720 @ 0x2d0 │ │ │ │ smlatteq r0, r0, r7, r5 │ │ │ │ @ instruction: 0x01244078 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ @ instruction: 0x01200120 │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ @ instruction: 0x01200128 │ │ │ │ ldrdeq r8, [r2, -r0] │ │ │ │ @@ -376522,15 +376522,15 @@ │ │ │ │ smulwbeq r0, r8, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01200fb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01200fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r0 @ │ │ │ │ - ldrbeq ip, [ip], #1968 @ 0x7b0 │ │ │ │ + ldrbeq ip, [ip], #1984 @ 0x7c0 │ │ │ │ @ instruction: 0x01aa9338 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulwteq r0, r8, pc @ │ │ │ │ @@ -376660,15 +376660,15 @@ │ │ │ │ ldrdeq r1, [r0, -r8]! │ │ │ │ @ instruction: 0x01200410 │ │ │ │ roreq r2, r8, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012011e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r0, -r0]! │ │ │ │ - ldrbeq r6, [ip], #3288 @ 0xcd8 │ │ │ │ + ldrbeq r6, [ip], #3304 @ 0xce8 │ │ │ │ @ instruction: 0x01aff918 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201208 │ │ │ │ @@ -377553,19 +377553,19 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r1 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r2, r0, #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ @ instruction: 0x01201fe8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377583,43 +377583,43 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202040 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202048 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qsubeq r2, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - qsubeq r2, r8, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r0, r2 │ │ │ │ + @ instruction: 0x01202098 │ │ │ │ + @ instruction: 0x01202070 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r2, r0, sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lslseq r0, r8, #3 │ │ │ │ @ instruction: 0x01202090 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ @ instruction: 0x01202078 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, r0, r2 │ │ │ │ - @ instruction: 0x01202098 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r0, r2 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r2, r8, sp │ │ │ │ strheq r2, [r0, -r0]! │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ strheq r2, [r0, -r8]! │ │ │ │ @ instruction: 0x01a455b8 │ │ │ │ smlawbeq r0, r8, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012020e8 │ │ │ │ @ instruction: 0x01201e40 │ │ │ │ @@ -377643,31 +377643,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202130 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202138 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202148 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202158 │ │ │ │ @ instruction: 0x01202150 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r1, r2 │ │ │ │ @ instruction: 0x01202168 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ smulwteq r0, r8, sp │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202170 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202178 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r1, r2 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r1, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012021a8 │ │ │ │ @ instruction: 0x01201e00 │ │ │ │ @@ -377677,31 +377677,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012021b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r1, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r1, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012021e8 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01201610 │ │ │ │ lsreq r2, r0, #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202210 │ │ │ │ + @ instruction: 0x01202200 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202208 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202218 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202228 │ │ │ │ @ instruction: 0x01201d48 │ │ │ │ asreq r2, r8, #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377711,25 +377711,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202240 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202248 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202258 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012022e0 │ │ │ │ @ instruction: 0x01202278 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202220 │ │ │ │ roreq r2, r0, lr │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsleq r2, r8 @ │ │ │ │ @ instruction: 0x01200150 │ │ │ │ asreq r2, r0, #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r2, r2 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r0, r8, r2, r2 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012020a8 │ │ │ │ @ instruction: 0x01202298 │ │ │ │ @ instruction: 0x01a12780 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -377738,34 +377738,34 @@ │ │ │ │ asreq pc, r8, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa9310 │ │ │ │ @ instruction: 0x012022b8 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012022a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012022e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01202108 │ │ │ │ @ instruction: 0x01aa92e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r8, r2, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012022e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202310 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202308 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ roreq r2, r8, #29 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202310 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202318 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202360 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -377787,39 +377787,39 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202370 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r3, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r3, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202398 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01201f48 │ │ │ │ lsleq r2, r8, #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012023a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012023a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012023b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012023e8 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012023b0 │ │ │ │ smlawteq r0, r0, r3, r2 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ smlawteq r0, r8, r6, r0 │ │ │ │ lsreq r2, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012023e0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012023e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377827,26 +377827,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202418 │ │ │ │ @ instruction: 0x01201978 │ │ │ │ ldrdeq r2, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202420 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202448 │ │ │ │ + @ instruction: 0x01202540 │ │ │ │ @ instruction: 0x01202430 │ │ │ │ lsreq r2, r8, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202428 │ │ │ │ @ instruction: 0x01202438 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202508 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202440 │ │ │ │ @ instruction: 0x01202450 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ @ instruction: 0x01202470 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r3, r0 │ │ │ │ @@ -377884,16 +377884,16 @@ │ │ │ │ @ instruction: 0x01a12b90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, r0 │ │ │ │ @ instruction: 0x01202500 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012024e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202540 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ @ instruction: 0x01202520 │ │ │ │ lsreq ip, r0, #23 │ │ │ │ @ instruction: 0x01202510 │ │ │ │ @ instruction: 0x01202340 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -377907,19 +377907,19 @@ │ │ │ │ @ instruction: 0x01202530 │ │ │ │ @ instruction: 0x01202290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202558 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202560 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202578 │ │ │ │ + @ instruction: 0x01202568 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202570 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202578 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r5, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202590 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r0, #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377927,31 +377927,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012025a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012025a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012025b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012025b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r5, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r5, r2 │ │ │ │ + smlawteq r0, r0, r5, r2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012025e0 │ │ │ │ @ instruction: 0x01202160 │ │ │ │ asreq r3, r8, #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [sl, r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202670 │ │ │ │ + @ instruction: 0x01202650 │ │ │ │ @ instruction: 0x01202548 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202600 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202608 │ │ │ │ @@ -377966,74 +377966,74 @@ │ │ │ │ @ instruction: 0x01202610 │ │ │ │ @ instruction: 0x01202640 │ │ │ │ biceq r1, r0, r8, asr #5 │ │ │ │ @ instruction: 0x01202648 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa92e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202658 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202660 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202670 │ │ │ │ smlawbeq r0, r0, sl, r0 │ │ │ │ lsleq r3, r8, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r6, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r6, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202698 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012026a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r6, r2 │ │ │ │ @ instruction: 0x012026a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012026b8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01200c58 │ │ │ │ asreq r3, r0, #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r6, r2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r6, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202718 │ │ │ │ + @ instruction: 0x012026e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rorseq r0, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202700 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ smlawteq r0, r0, r5, r0 │ │ │ │ roreq r3, r8, #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202708 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202710 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202718 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202720 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202728 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202730 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202738 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202748 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, r2, r0 │ │ │ │ lsleq r3, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202750 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202758 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378043,49 +378043,49 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202770 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202778 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r7, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202798 │ │ │ │ + @ instruction: 0x01202790 │ │ │ │ @ instruction: 0x01200110 │ │ │ │ lsreq r3, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202798 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012027a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012027a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012027b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012027b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ smlawteq r0, r0, r7, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r8, r7, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r0, #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012027e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012027e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202808 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202810 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202820 │ │ │ │ smlawbeq r0, r0, r9, r0 │ │ │ │ lsleq r3, r8, #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202828 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378199,91 +378199,91 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r0, [ip, #-40]! @ 0xffffffd8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a00 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r0, #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202a48 │ │ │ │ + @ instruction: 0x01202a38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202a48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a58 │ │ │ │ @ instruction: 0x01200e40 │ │ │ │ asreq r3, r8, #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202a70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202a78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202a90 │ │ │ │ smlawbeq r0, r0, sl, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r8, sl, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202a90 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202aa0 │ │ │ │ @ instruction: 0x01201d00 │ │ │ │ roreq r3, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202aa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ + smlawteq r0, r0, sl, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, sl, r2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ae0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01200348 │ │ │ │ lsleq r3, r8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ae8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202b00 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202b08 │ │ │ │ + @ instruction: 0x01202b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202b50 │ │ │ │ @ instruction: 0x01202b10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202b20 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202b50 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202b30 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ smlawbeq r0, r0, r2, r2 │ │ │ │ @ instruction: 0x01aa92e8 │ │ │ │ @ instruction: 0x01202b40 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x01202b28 │ │ │ │ @@ -378303,33 +378303,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, fp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, fp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202b90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, fp, r2 │ │ │ │ + @ instruction: 0x01202bb0 │ │ │ │ @ instruction: 0x01202ba8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smulwteq r0, r0, sp │ │ │ │ lsleq r3, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202bb8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, fp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, fp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202be8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ lsreq r3, r8, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378343,143 +378343,143 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c28 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ roreq r3, r0, #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202c48 │ │ │ │ + @ instruction: 0x01202c38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202c50 │ │ │ │ + @ instruction: 0x01202c48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202c58 │ │ │ │ + @ instruction: 0x01202c50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, ip, r2 │ │ │ │ @ instruction: 0x01202c68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r8, #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202c78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, ip, r2 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, ip, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202cb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202cb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, ip, r2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r2 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202ce8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202d00 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202d00 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202d48 │ │ │ │ + @ instruction: 0x01202d38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202d48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202d68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, sp, r2 │ │ │ │ @ instruction: 0x01202d78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sp, r2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, sp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202d98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202da0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202da8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202db0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202db8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sp, r2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, sp, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202de0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202de8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202e10 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202e00 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [r0, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e10 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202e30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e38 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r0, #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378489,31 +378489,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, lr, r2 │ │ │ │ + @ instruction: 0x01202e98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r8, #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202e90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e98 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202ea0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202eb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asrseq r0, r8, #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202eb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, lr, r2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378527,27 +378527,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202f18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202f30 │ │ │ │ @ instruction: 0x01202f20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202f28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202f30 │ │ │ │ + @ instruction: 0x01202f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202f48 │ │ │ │ @ instruction: 0x01202f40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202f48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f58 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r0, #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378563,35 +378563,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202fa0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r8, #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202fa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202fb0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ + smlawteq r0, r0, pc, r2 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ @ instruction: 0x01a27158 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ @ instruction: 0x01202fe8 │ │ │ │ cmneq ip, r8, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [r0, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378603,29 +378603,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203040 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203048 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ qsubeq r3, r0, r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qsubeq r3, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203060 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r0, r3 │ │ │ │ + @ instruction: 0x01203068 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203078 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, #12 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378635,33 +378635,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r8, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r0, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012030e8 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012030e0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012030e8 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203110 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203108 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203110 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203118 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203120 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203128 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378673,25 +378673,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203150 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203158 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203160 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203178 │ │ │ │ @ instruction: 0x01203168 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203170 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203178 │ │ │ │ + smlawbeq r0, r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r1, r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203198 │ │ │ │ strheq r3, [r0, -r8]! │ │ │ │ roreq r3, r0, #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012031a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378709,21 +378709,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012031e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r8, #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012031e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203200 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203208 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203208 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203218 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203228 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -378741,21 +378741,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203268 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203270 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203290 │ │ │ │ + smlawbeq r0, r0, r2, r3 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r8, r7 │ │ │ │ smlawbeq r0, r8, r2, r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012032a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378777,27 +378777,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012032e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203330 │ │ │ │ @ instruction: 0x01203310 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r8, #15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203318 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203320 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203328 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203330 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203338 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203348 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378809,30 +378809,30 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203370 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r3, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012033a8 │ │ │ │ smlawbeq r0, r8, r3, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203390 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012033a0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [r0, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012033b8 │ │ │ │ - @ instruction: 0x012033b0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012033b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012033b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r3, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r3, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ @@ -378847,33 +378847,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203408 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203410 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203418 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203438 │ │ │ │ @ instruction: 0x01203420 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203460 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01203430 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203100 │ │ │ │ asreq r3, r8, #16 │ │ │ │ - @ instruction: 0x01203438 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01203440 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203440 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203448 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203450 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203458 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203460 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203468 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203478 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378883,33 +378883,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012034a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012034b0 │ │ │ │ + smlawteq r0, r0, r4, r3 │ │ │ │ @ instruction: 0x01255de0 │ │ │ │ msreq (UNDEF: 107), r8, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r4, r3 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203308 │ │ │ │ lsleq r3, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r4, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x012034e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012034e8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203500 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378917,73 +378917,73 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203520 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203528 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203530 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203538 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203548 │ │ │ │ + @ instruction: 0x01203538 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r8, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203550 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203558 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203560 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r5, r3 │ │ │ │ + @ instruction: 0x01203568 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203570 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203578 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r5, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r0, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203598 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012035a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012035a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012035b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012035b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012035e8 │ │ │ │ smlawteq r0, r8, r5, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r8, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012035e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012035e8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203620 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203608 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r0, #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203610 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203620 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa8fa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203628 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203630 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378995,29 +378995,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203650 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203658 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203660 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203668 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r6, r3 │ │ │ │ @ instruction: 0x01203670 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203678 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r6, r3 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203428 │ │ │ │ lsreq r3, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203698 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036a0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379031,28 +379031,28 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012036e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203718 │ │ │ │ @ instruction: 0x01203708 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r0, #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203710 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203728 │ │ │ │ - @ instruction: 0x01203720 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203720 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203728 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203730 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203738 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203748 │ │ │ │ smlawbeq r0, r0, r6, r3 │ │ │ │ lsreq r3, r8, #20 │ │ │ │ @@ -379069,21 +379069,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203778 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r7, r3 │ │ │ │ smlawteq r0, r0, r6, r3 │ │ │ │ asreq r3, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203790 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203798 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012037a8 │ │ │ │ + @ instruction: 0x01203798 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x012037a0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012037b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012037b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r7, r3 │ │ │ │ @ instruction: 0x01203700 │ │ │ │ @@ -379105,19 +379105,19 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r0, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203818 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203830 │ │ │ │ @ instruction: 0x01203828 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203830 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203838 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203848 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r8, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379137,22 +379137,22 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203890 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012038a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012038b8 │ │ │ │ @ instruction: 0x012038b0 │ │ │ │ - @ instruction: 0x012038a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012038b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r8, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ @@ -379169,31 +379169,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203908 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203910 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203918 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203928 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01203920 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203960 │ │ │ │ @ instruction: 0x01203938 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203940 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203948 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203950 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203958 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203960 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203968 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203970 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203998 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ @@ -379207,85 +379207,85 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012039a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012039a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012039b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012039b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r9, r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r9, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012039e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012039e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203a10 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203a00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203a08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203a10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r3, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203a50 │ │ │ │ + @ instruction: 0x01203a38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a48 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203a50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a70 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r0, #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203a78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, sl, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, sl, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203ab0 │ │ │ │ @ instruction: 0x01203a90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203a98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203aa0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203ab0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203028 │ │ │ │ lsleq r3, r8, #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sl, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, sl, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ae0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ae8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379297,29 +379297,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203b20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203b38 │ │ │ │ @ instruction: 0x01203b28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203b30 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203b38 │ │ │ │ + @ instruction: 0x01203b40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203b58 │ │ │ │ @ instruction: 0x01203b50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r8, ip │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203b58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203b70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379333,41 +379333,41 @@ │ │ │ │ @ instruction: 0x01203a20 │ │ │ │ lsleq r3, r0, #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ba0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203bb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203c10 │ │ │ │ @ instruction: 0x01203bb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r0, fp, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203c28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + smlawteq r0, r8, fp, r3 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203be8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203be0 │ │ │ │ lsleq r8, r0 @ │ │ │ │ @ instruction: 0x012033e0 │ │ │ │ lsreq r3, r8, #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ - @ instruction: 0x01203c10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01203c00 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203c28 │ │ │ │ @ instruction: 0x01203c08 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203c68 │ │ │ │ @ instruction: 0x01203c38 │ │ │ │ @@ -379421,24 +379421,24 @@ │ │ │ │ @ instruction: 0x01203148 │ │ │ │ asreq r3, r8, #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203d10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203d28 │ │ │ │ - @ instruction: 0x01203d20 │ │ │ │ + @ instruction: 0x01203d30 │ │ │ │ + @ instruction: 0x01203d18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01203d20 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01203d28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203d30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r0, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d50 │ │ │ │ @@ -379457,23 +379457,23 @@ │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ lsleq r3, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203d98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203da8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01203da0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, sp, r3 │ │ │ │ @ instruction: 0x01203db0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203db8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, sp, r3 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r0, #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01203de0 │ │ │ │ @@ -379499,27 +379499,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203e68 │ │ │ │ + @ instruction: 0x01203e48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e50 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e60 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203e10 │ │ │ │ lsleq r3, r0, lr │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203e70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203e78 │ │ │ │ + @ instruction: 0x01203e70 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203ee8 │ │ │ │ @ instruction: 0x01203e00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, lr, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r8, lr, r3 │ │ │ │ @@ -379561,25 +379561,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203f40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ lsleq r3, r8, #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203f58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203f60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f68 │ │ │ │ + @ instruction: 0x01203f60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203f70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, pc, r3 @ │ │ │ │ smlawbeq r0, r0, pc, r3 @ │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x01202b38 │ │ │ │ @@ -379609,37 +379609,37 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204030 │ │ │ │ + @ instruction: 0x01204000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204008 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204030 │ │ │ │ @ instruction: 0x01204018 │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ @ instruction: 0x01204020 │ │ │ │ @ instruction: 0x01aa8d20 │ │ │ │ @ instruction: 0x01203fb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01203fe8 │ │ │ │ lsleq r3, r0, #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204038 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + qsubeq r4, r8, r0 │ │ │ │ @ instruction: 0x01204040 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204048 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ qsubeq r4, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - qsubeq r4, r8, r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204078 │ │ │ │ @ instruction: 0x01204068 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01203fb0 │ │ │ │ @ instruction: 0x01aa8d20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -379661,33 +379661,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r0, r4 │ │ │ │ @ instruction: 0x01203f48 │ │ │ │ asreq r3, r0, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012040e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012040e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204100 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x01a28f80 │ │ │ │ qsubeq r0, r8, r1 │ │ │ │ @ instruction: 0x016c0098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204110 │ │ │ │ + @ instruction: 0x01204118 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r3, r8, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204118 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204120 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204128 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204158 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -379705,45 +379705,45 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204168 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204178 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204190 │ │ │ │ + smlawbeq r0, r0, r1, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r1, r4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012041b8 │ │ │ │ @ instruction: 0x012041a8 │ │ │ │ @ instruction: 0x01203eb0 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ @ instruction: 0x01204468 │ │ │ │ @ instruction: 0x012041a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r3, r8, #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r1, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r1, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204240 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012041e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012041e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204240 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204200 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204010 │ │ │ │ @ instruction: 0x01204218 │ │ │ │ @ instruction: 0x01a12780 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -379769,17 +379769,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204248 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204278 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r2, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r2, r4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012042a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379797,43 +379797,43 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012042e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa97c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204300 │ │ │ │ + @ instruction: 0x01204348 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rrxeq r4, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa97e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204310 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa9810 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204318 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204328 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204348 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01203278 │ │ │ │ lsleq r4, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204320 │ │ │ │ @ instruction: 0x01204338 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204360 │ │ │ │ + @ instruction: 0x01204350 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204358 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204360 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204378 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq r4, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -379930,15 +379930,15 @@ │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x012044b8 │ │ │ │ @ instruction: 0x01204208 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa9798 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq ip, r8, #31 │ │ │ │ - ldrteq r9, [r2], #936 @ 0x3a8 │ │ │ │ + ldrteq r9, [r2], #952 @ 0x3b8 │ │ │ │ @ instruction: 0x01aa97c0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa97e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [sl, r0]! │ │ │ │ smlawbeq r0, r0, r5, r4 │ │ │ │ strdeq r8, [sl, r0]! │ │ │ │ @@ -380177,21 +380177,21 @@ │ │ │ │ @ instruction: 0x01204618 │ │ │ │ lsreq r4, r8, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012048b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa9810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012048e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204900 │ │ │ │ @ instruction: 0x012048e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204900 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204910 │ │ │ │ @ instruction: 0x01204708 │ │ │ │ roreq r4, r0, #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380295,21 +380295,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204aa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204aa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ smlawteq r0, r8, sl, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204878 │ │ │ │ lsreq r4, r8, #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ae0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ae8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380327,19 +380327,19 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204b38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b48 │ │ │ │ - @ instruction: 0x01204b40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b58 │ │ │ │ @ instruction: 0x01204b08 │ │ │ │ roreq r4, r8, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204b60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380361,27 +380361,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204bb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ smlawteq r0, r8, fp, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204be8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r8, #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380395,25 +380395,25 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204c60 │ │ │ │ + @ instruction: 0x01204c48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c50 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01204c58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204c68 │ │ │ │ + @ instruction: 0x01204c58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204c78 │ │ │ │ + @ instruction: 0x01204c68 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r4, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, ip, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, ip, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380431,37 +380431,37 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r4 │ │ │ │ @ instruction: 0x01203b48 │ │ │ │ asreq r4, r0, #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ce0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ce8 │ │ │ │ + @ instruction: 0x01204ce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204d30 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204d28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204d08 │ │ │ │ @ instruction: 0x01a27158 │ │ │ │ @ instruction: 0x01204d18 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ smlawteq r0, r8, r8, r3 │ │ │ │ roreq r4, r8, #10 │ │ │ │ @ instruction: 0x01204d20 │ │ │ │ msreq (UNDEF: 123), r8, asr #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204d30 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380471,28 +380471,28 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d68 │ │ │ │ @ instruction: 0x012041b0 │ │ │ │ lsleq r4, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204d90 │ │ │ │ + @ instruction: 0x01204d78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, sp, r4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, sp, r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204d98 │ │ │ │ + @ instruction: 0x01204d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204da0 │ │ │ │ + @ instruction: 0x01204d98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204db0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204db8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sp, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, sp, r4 │ │ │ │ @@ -380507,25 +380507,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r4, r0, #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204e18 │ │ │ │ - @ instruction: 0x01204e10 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01204e08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204e20 │ │ │ │ + @ instruction: 0x01204e10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204e28 │ │ │ │ + @ instruction: 0x01204e18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e30 │ │ │ │ + @ instruction: 0x01204e28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e40 │ │ │ │ smlawbeq r0, r0, r5, r3 │ │ │ │ lsleq r4, r8, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380541,31 +380541,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, lr, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r0, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ea0 │ │ │ │ + @ instruction: 0x01204e90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e98 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ea8 │ │ │ │ + @ instruction: 0x01204ea0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ @ instruction: 0x01204eb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204eb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawteq r0, r8, lr, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ee0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204ee8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380575,53 +380575,53 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r4, r0, #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f28 │ │ │ │ + @ instruction: 0x01204f18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f20 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204f28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f48 │ │ │ │ + smlawbeq r0, r8, pc, r4 @ │ │ │ │ @ instruction: 0x01201bb0 │ │ │ │ lsreq r4, r8, #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204f58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204f60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204f68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01204f70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204f78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, pc, r4 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204fb0 │ │ │ │ + @ instruction: 0x01204fa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204fa8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204fb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r4 @ │ │ │ │ smulwteq r0, r8, r2 │ │ │ │ strdeq r4, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380631,31 +380631,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204fe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204fe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205010 │ │ │ │ @ instruction: 0x01205008 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202350 │ │ │ │ lsreq r4, r0, #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205010 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205018 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205020 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205038 │ │ │ │ + @ instruction: 0x01205028 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205030 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205048 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r8, #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qsubeq r5, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380665,29 +380665,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205068 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205070 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205078 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r0, r5 │ │ │ │ + @ instruction: 0x01205098 │ │ │ │ smlawbeq r0, r8, pc, r1 @ │ │ │ │ roreq r4, r0, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205090 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205098 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012050a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012050a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strheq r5, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strheq r5, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r0, r5 │ │ │ │ smlawteq r0, r0, r9, r1 │ │ │ │ lsleq r4, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380701,25 +380701,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205108 │ │ │ │ @ instruction: 0x01205000 │ │ │ │ asreq r4, r0, #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205110 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205118 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205120 │ │ │ │ + @ instruction: 0x01205118 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205128 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205130 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205138 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205150 │ │ │ │ @ instruction: 0x01200b10 │ │ │ │ roreq r4, r8, #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380735,26 +380735,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205190 │ │ │ │ @ instruction: 0x01201038 │ │ │ │ lsleq r4, r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205198 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012051b0 │ │ │ │ @ instruction: 0x012051a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012051a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r1, r5 │ │ │ │ - @ instruction: 0x012051b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x012051a8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012051b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012051e0 │ │ │ │ @ instruction: 0x01202538 │ │ │ │ lsreq r4, r8, r8 │ │ │ │ @@ -380769,23 +380769,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205208 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205218 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205220 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205230 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202348 │ │ │ │ roreq r4, r0, #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205238 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205240 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205248 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380801,24 +380801,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012052a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012052a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r2, r5 │ │ │ │ @ instruction: 0x012052b8 │ │ │ │ + @ instruction: 0x012052a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x012052b0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012052e0 │ │ │ │ @@ -380837,19 +380837,19 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205328 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205330 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205340 │ │ │ │ + @ instruction: 0x01205338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205348 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205360 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -380871,23 +380871,23 @@ │ │ │ │ @ instruction: 0x01201410 │ │ │ │ lsreq r4, r8, #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012053a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012053b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r3, r5 │ │ │ │ + @ instruction: 0x012053e0 │ │ │ │ smlawteq r0, r0, r3, r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + smlawteq r0, r8, r3, r5 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012053e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ asreq r4, r0, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012053e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380905,27 +380905,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205428 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205430 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205438 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205448 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01205440 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205450 │ │ │ │ + @ instruction: 0x01205448 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205470 │ │ │ │ @ instruction: 0x01205458 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205468 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsreq r4, r0, #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205470 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205478 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r4, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r4, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380937,41 +380937,41 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012054b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r8, #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012054b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ + smlawteq r0, r0, r4, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r4, r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012054e0 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205528 │ │ │ │ @ instruction: 0x012054e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205520 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ lsleq r4, r8, sl │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r0, #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r4, r8, #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205528 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205530 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205538 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205540 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -380981,79 +380981,79 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205558 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205560 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205568 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205570 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205578 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r5, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r5, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205590 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012055b0 │ │ │ │ @ instruction: 0x01205598 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012055a8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01201e10 │ │ │ │ lsleq r4, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012055b0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012055b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r5, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r5, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012055e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ @ instruction: 0x01200b18 │ │ │ │ lsreq r4, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205610 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205618 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205620 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205640 │ │ │ │ @ instruction: 0x01205628 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205630 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205640 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r4, r0, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205648 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205650 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205658 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205660 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205668 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205670 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r6, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205690 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -381061,47 +381061,47 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205698 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012056a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012056a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012056b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012056b8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r6, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r6, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012056e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r0, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012056e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205708 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205710 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205718 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205720 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205728 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205730 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205738 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205740 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205748 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381133,17 +381133,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r0, r8 @ │ │ │ │ @ instruction: 0x01202be0 │ │ │ │ asreq r4, r8, fp │ │ │ │ @ instruction: 0x012026b0 │ │ │ │ lsleq r4, r0, #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012057e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012057e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381151,29 +381151,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205808 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r8, #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205818 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205820 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205828 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205830 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205838 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205848 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205850 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205858 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205860 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205868 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381185,35 +381185,35 @@ │ │ │ │ smlawbeq r0, r8, r8, r5 │ │ │ │ @ instruction: 0x01a28f80 │ │ │ │ subseq sl, sl, #112, 18 @ 0x1c0000 │ │ │ │ smultbeq ip, r8, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012058a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012058b8 │ │ │ │ @ instruction: 0x012058a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012058b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012058b8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r0, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012058e0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012058e8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205908 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381221,34 +381221,34 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205920 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r0, #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205928 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205930 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205968 │ │ │ │ @ instruction: 0x01205938 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205940 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205948 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205950 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205960 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r4, r8, #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205978 │ │ │ │ - @ instruction: 0x01205970 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205970 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205978 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r9, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r9, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012059a0 │ │ │ │ @@ -381263,23 +381263,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r9, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r9, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012059e8 │ │ │ │ @ instruction: 0x012059e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205a00 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205a00 │ │ │ │ @ instruction: 0x01202c60 │ │ │ │ lsleq r4, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381295,28 +381295,28 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205a60 │ │ │ │ + smlawbeq r0, r8, sl, r5 │ │ │ │ @ instruction: 0x01205638 │ │ │ │ asreq r4, r0, #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sl, r5 │ │ │ │ - @ instruction: 0x01205a78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01205a70 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01205a78 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + smlawbeq r0, r0, sl, r5 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, sl, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205aa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205aa8 │ │ │ │ @@ -381333,23 +381333,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ae0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ae8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205b18 │ │ │ │ - @ instruction: 0x01205b00 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01202468 │ │ │ │ lsleq r4, r0, sp │ │ │ │ @ instruction: 0x01205b08 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01205b10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01205b10 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205b20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205b28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381373,23 +381373,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205b78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, fp, r5 │ │ │ │ @ instruction: 0x01205ab8 │ │ │ │ roreq r4, r0, #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205bb0 │ │ │ │ @ instruction: 0x01205b98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ba0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ba8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205bb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, fp, r5 │ │ │ │ @ instruction: 0x01201718 │ │ │ │ lsleq r4, r8, #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381405,35 +381405,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c08 │ │ │ │ @ instruction: 0x012057b8 │ │ │ │ lsreq r4, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205c10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205c60 │ │ │ │ @ instruction: 0x01205c18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205c20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205c38 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01205c28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205c30 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205c38 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205c48 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [r0, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205c58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205c60 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381445,27 +381445,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205cb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205cb8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r5 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r4, r8, #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ce0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205ce8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381483,23 +381483,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205d58 │ │ │ │ + @ instruction: 0x01205d50 │ │ │ │ @ instruction: 0x01200c18 │ │ │ │ roreq r4, r8, lr │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205d60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d68 │ │ │ │ + @ instruction: 0x01205d60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205d78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, sp, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381515,23 +381515,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205db0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205db8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sp, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + smlawteq r0, r8, sp, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205de0 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205de0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202260 │ │ │ │ asreq r4, r8, #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381549,27 +381549,27 @@ │ │ │ │ @ instruction: 0x01200458 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205e40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205e48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205e58 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01205e50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205e60 │ │ │ │ + @ instruction: 0x01205e58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, lr, r5 │ │ │ │ @ instruction: 0x01205e68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205e78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ lsleq r4, r8, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, lr, r5 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, lr, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205e90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205e98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381591,103 +381591,103 @@ │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ roreq r4, r8, #30 │ │ │ │ @ instruction: 0x01201878 │ │ │ │ lsleq r4, r0 @ │ │ │ │ @ instruction: 0x01202410 │ │ │ │ lsreq r4, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f00 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205f18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205f48 │ │ │ │ @ instruction: 0x01205f20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205f30 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, r0, r5 │ │ │ │ roreq r4, r0, #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01205f40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205f48 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f70 │ │ │ │ @ instruction: 0x01202a08 │ │ │ │ moveq r5, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, pc, r5 @ │ │ │ │ + @ instruction: 0x01205f78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, pc, r5 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, pc, r5 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205fa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205fb0 │ │ │ │ @ instruction: 0x01200940 │ │ │ │ lsreq r5, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, pc, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ smlawteq r0, r8, pc, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205fe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205fe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206060 │ │ │ │ + @ instruction: 0x01206000 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r5, r8, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206008 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206020 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206018 │ │ │ │ roreq r8, r0, #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ qsubeq r6, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2, lsl r0 │ │ │ │ @ instruction: 0x01206040 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ lsleq r5, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206030 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206060 │ │ │ │ @ instruction: 0x01206048 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012060a0 │ │ │ │ @ instruction: 0x01206070 │ │ │ │ @ instruction: 0x01a27158 │ │ │ │ @ instruction: 0x01206078 │ │ │ │ @@ -381719,65 +381719,65 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012060e8 │ │ │ │ @ instruction: 0x01205418 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206130 │ │ │ │ @ instruction: 0x01206108 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r8, r0, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206110 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206118 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206128 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206130 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206138 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r1, r6 │ │ │ │ + @ instruction: 0x01206148 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206150 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206158 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206160 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206170 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ lsreq r5, r0, #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206178 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r1, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r1, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012061a8 │ │ │ │ + smlawteq r0, r0, r1, r6 │ │ │ │ @ instruction: 0x01205460 │ │ │ │ asreq r5, r8, #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012061b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012061b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r1, r6 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r1, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381785,52 +381785,52 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0x01200440 │ │ │ │ roreq r5, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206290 │ │ │ │ + @ instruction: 0x01206200 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206238 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206210 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01206100 │ │ │ │ @ instruction: 0x01aa8f50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206208 │ │ │ │ @ instruction: 0x01206218 │ │ │ │ @ instruction: 0x0127ade0 │ │ │ │ @ instruction: 0x012054a8 │ │ │ │ lsleq r5, r8 @ │ │ │ │ @ instruction: 0x01200428 │ │ │ │ asreq r5, r0, #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206248 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206220 │ │ │ │ @ instruction: 0x0127ada0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206250 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206258 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206260 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01206270 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r2, r6 │ │ │ │ @ instruction: 0x01200350 │ │ │ │ roreq r5, r8, #3 │ │ │ │ @ instruction: 0x01206278 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, r2, r6 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - smlawbeq r0, r8, r2, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206290 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012062a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012062a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206368 │ │ │ │ @@ -381915,25 +381915,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ smlawteq r0, r8, r5, r0 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206408 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206430 │ │ │ │ - @ instruction: 0x01206418 │ │ │ │ + @ instruction: 0x01206410 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01206418 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206420 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206428 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206448 │ │ │ │ @ instruction: 0x01205ee0 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -381967,28 +381967,28 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r4, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r4, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206508 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r8 @ │ │ │ │ @ instruction: 0x012064e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01206500 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206500 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206508 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206510 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206538 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r5, r0, #13 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r5, r8, #13 │ │ │ │ @@ -382011,33 +382011,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206578 │ │ │ │ @ instruction: 0x01202740 │ │ │ │ roreq r5, r0, #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r5, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r5, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206598 │ │ │ │ @ instruction: 0x01206590 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0x012065a0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012065a8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012065b8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r8, #15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r5, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r5, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012065e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012065e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382045,56 +382045,56 @@ │ │ │ │ @ instruction: 0x012021e0 │ │ │ │ lsreq r5, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206610 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206618 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206620 │ │ │ │ + @ instruction: 0x01206618 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206628 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206630 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206640 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ ldrdeq r5, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012066b0 │ │ │ │ + @ instruction: 0x01206648 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206650 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206658 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206660 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206668 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206670 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206678 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r6, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r0, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206690 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01206698 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x012066a0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012066a8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x012066a0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012066b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r6, r6 │ │ │ │ @ instruction: 0x01205f28 │ │ │ │ lsreq r5, r8, #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r6, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ @@ -382113,31 +382113,31 @@ │ │ │ │ @ instruction: 0x01205de8 │ │ │ │ asreq r5, r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206710 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206718 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206720 │ │ │ │ + @ instruction: 0x01206728 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206760 │ │ │ │ @ instruction: 0x01206730 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206738 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206748 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202a98 │ │ │ │ roreq r5, r8, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206750 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206758 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206760 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206770 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r7, r6 │ │ │ │ @ instruction: 0x01202120 │ │ │ │ @@ -382145,95 +382145,95 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r7, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206790 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206798 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012067a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012067b8 │ │ │ │ @ instruction: 0x012067a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012067b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012067b8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r7, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r5, r8, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206800 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012067e0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012067e8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206810 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ strdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206818 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206820 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206828 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206830 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206858 │ │ │ │ @ instruction: 0x01206838 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206840 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206848 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206858 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012028a8 │ │ │ │ lsleq r5, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206860 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206868 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206870 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012068b0 │ │ │ │ + @ instruction: 0x01206878 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r8, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r8, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206898 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01200158 │ │ │ │ asreq r5, r0, #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012068a0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012068a8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012068b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012068b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012068e0 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205c00 │ │ │ │ roreq r5, r8, #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012068e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012068e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382243,35 +382243,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206918 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206920 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206940 │ │ │ │ + @ instruction: 0x01206928 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206930 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206938 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206948 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206960 │ │ │ │ + @ instruction: 0x01206978 │ │ │ │ @ instruction: 0x01205998 │ │ │ │ lsreq r5, r8 @ │ │ │ │ smlawteq r0, r8, r9, r2 │ │ │ │ roreq r5, r0, #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206968 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206970 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206978 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r9, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r9, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206998 │ │ │ │ @ instruction: 0x01206230 │ │ │ │ @@ -382281,29 +382281,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012069a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012069b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012069b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ + smlawteq r0, r0, r9, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r9, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ smlawteq r0, r0, fp, r5 │ │ │ │ lsreq r5, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012069e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012069e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -382315,31 +382315,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206a68 │ │ │ │ + @ instruction: 0x01206a50 │ │ │ │ smlawbeq r0, r8, r5, r2 │ │ │ │ lsleq r5, r0, #21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a58 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a60 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206a70 │ │ │ │ + @ instruction: 0x01206a68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206a90 │ │ │ │ @ instruction: 0x01206a78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, sl, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206a90 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r8, r2, r0 │ │ │ │ lsreq r5, r8, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206a98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206aa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382353,35 +382353,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0x01205040 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206ae0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ae8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206b00 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206b30 │ │ │ │ @ instruction: 0x01206b10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205d48 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206b20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206b28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206b30 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b50 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ @@ -382389,31 +382389,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206ba8 │ │ │ │ + @ instruction: 0x01206b70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b78 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, fp, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b90 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01201eb8 │ │ │ │ asreq r5, r8, #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206b98 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ba0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206bb0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, fp, r6 │ │ │ │ @ instruction: 0x01206958 │ │ │ │ roreq r5, r0, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382433,31 +382433,31 @@ │ │ │ │ @ instruction: 0x01202358 │ │ │ │ lsleq r5, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206c60 │ │ │ │ - @ instruction: 0x01206c28 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01206c20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206c48 │ │ │ │ @ instruction: 0x01206c30 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206c38 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - @ instruction: 0x01206c48 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202a50 │ │ │ │ asreq r5, r0, #23 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c50 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206c60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206c70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, ip, r6 │ │ │ │ @ instruction: 0x01200e00 │ │ │ │ @@ -382471,72 +382471,72 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206cb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, ip, r6 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ smulwbeq r0, r0, fp │ │ │ │ lsleq r5, r0, ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d10 │ │ │ │ @ instruction: 0x01206ce0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ce8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d08 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsreq r5, r8, ip │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206d10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206d68 │ │ │ │ @ instruction: 0x01206d48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01206d58 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206cb8 │ │ │ │ roreq r5, r0, #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d68 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206e38 │ │ │ │ + smlawbeq r0, r0, sp, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, sp, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206d90 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r8, #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r0, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r0, #26 │ │ │ │ @@ -382566,66 +382566,66 @@ │ │ │ │ roreq r5, r0, #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r8, #30 │ │ │ │ @ instruction: 0x01200470 │ │ │ │ lsreq r5, r0, pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r5, r8, pc │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206e38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r5, r0, #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206e70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e78 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, lr, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, lr, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206e90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ea0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r5, r8, #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ea8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206eb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206eb8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, lr, r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, lr, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x01206c78 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ee0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206ee8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f00 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f10 │ │ │ │ @ instruction: 0x01206e98 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382637,29 +382637,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f48 │ │ │ │ @ instruction: 0x01206638 │ │ │ │ lsreq r6, r0, #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206f68 │ │ │ │ + @ instruction: 0x01206f50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f58 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f60 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206f68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, pc, r6 @ │ │ │ │ + smlawbeq r0, r8, pc, r6 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r6, r8, #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, pc, r6 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206fa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382673,69 +382673,69 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207000 │ │ │ │ + @ instruction: 0x01206fe0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206fe8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ lsleq r6, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207040 │ │ │ │ @ instruction: 0x01207008 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01207010 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207018 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207020 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207028 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207038 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r8, r1, r5 │ │ │ │ asreq r6, r0, #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207040 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207048 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qsubeq r7, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qsubeq r7, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207060 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207068 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r0, r7 │ │ │ │ + @ instruction: 0x01207070 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207078 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012070a8 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ roreq r6, r8, #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strheq r7, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strheq r7, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382743,33 +382743,33 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r6, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012070e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207118 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207100 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207108 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207110 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207118 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207130 │ │ │ │ @ instruction: 0x01206c40 │ │ │ │ lsreq r6, r8, r1 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ roreq r6, r0, #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207138 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207140 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207148 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207150 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207158 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382783,29 +382783,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r1, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r1, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012071b8 │ │ │ │ + @ instruction: 0x01207198 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012071a0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012071a8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01206e60 │ │ │ │ lsreq r6, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r1, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r8, r1, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012071e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012071e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382819,31 +382819,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207218 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207220 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207240 │ │ │ │ + @ instruction: 0x01207228 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207230 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207240 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ lsleq r6, r0, #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207248 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207268 │ │ │ │ @ instruction: 0x01207250 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01207258 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01207260 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207268 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207278 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207298 │ │ │ │ @ instruction: 0x01207170 │ │ │ │ @@ -382857,31 +382857,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012072a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012072b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012072b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012072e8 │ │ │ │ + smlawteq r0, r0, r2, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r2, r7 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012072e0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ lsreq r6, r0, #5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x012072e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207300 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207308 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207310 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207320 │ │ │ │ @ instruction: 0x01206360 │ │ │ │ @@ -382895,33 +382895,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207348 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207368 │ │ │ │ + @ instruction: 0x01207358 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207360 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207378 │ │ │ │ + @ instruction: 0x01207368 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012073a0 │ │ │ │ @ instruction: 0x01206490 │ │ │ │ strdeq r6, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r3, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r8, r3, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207390 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207398 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012073a0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012073a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012073b8 │ │ │ │ @ instruction: 0x01206910 │ │ │ │ lsleq r6, r8, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382929,81 +382929,81 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r3, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207408 │ │ │ │ + @ instruction: 0x012073e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012073e8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207400 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01205ee8 │ │ │ │ asreq r6, r0, #6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207410 │ │ │ │ + @ instruction: 0x01207408 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207418 │ │ │ │ + @ instruction: 0x01207410 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207448 │ │ │ │ @ instruction: 0x01207420 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01207428 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207430 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01207438 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207448 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r6, r8, #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207450 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207458 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207460 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207468 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207470 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012074a8 │ │ │ │ + @ instruction: 0x01207478 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r4, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ lsleq r6, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207490 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207498 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012074a0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012074b0 │ │ │ │ + @ instruction: 0x012074a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012074b8 │ │ │ │ + @ instruction: 0x012074b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012074e8 │ │ │ │ smlawteq r0, r8, r4, r7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01200a10 │ │ │ │ lsreq r6, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012074e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012074e8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208bb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa9838 │ │ │ │ strdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01aa9860 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -384463,33 +384463,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208c10 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208be0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208be8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r8, [r0, -r8]! @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01206700 │ │ │ │ asreq r7, r8, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c00 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c08 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208c18 │ │ │ │ + @ instruction: 0x01208c10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c20 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c40 │ │ │ │ @ instruction: 0x012005b0 │ │ │ │ @@ -384507,27 +384507,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, ip, r8 │ │ │ │ strdeq r8, [r0, -r0]! │ │ │ │ lsreq r7, r8, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208cb8 │ │ │ │ + smlawbeq r0, r8, ip, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c90 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01208c98 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208ca0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208ca8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208cb0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208cb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r8 │ │ │ │ @ instruction: 0x01208c38 │ │ │ │ ldrdeq r7, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384543,33 +384543,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d08 │ │ │ │ @ instruction: 0x01206950 │ │ │ │ strdeq r7, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208d60 │ │ │ │ @ instruction: 0x01208d20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01208d28 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01208d30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208d38 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01208d40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01208d48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01208d58 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r0, r0, r6, r6 │ │ │ │ lsreq r7, r0, #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384581,26 +384581,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208da0 │ │ │ │ @ instruction: 0x01205310 │ │ │ │ asreq r7, r8, #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208da8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, sp, r8 │ │ │ │ + @ instruction: 0x01208db0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208db8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sp, r8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, sp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208e10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ roreq r7, r0, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r7, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r7, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r7, r8, #19 │ │ │ │ @@ -384627,40 +384627,40 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208e50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208e58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208e60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, lr, r8 │ │ │ │ + @ instruction: 0x01208e68 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208e70 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01208ea8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, lr, r8 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ lsleq r7, r8, #21 │ │ │ │ @ instruction: 0x01207678 │ │ │ │ lsreq r7, r0 @ │ │ │ │ @ instruction: 0x01208b68 │ │ │ │ ldrdeq r7, [r0, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r7, r0, #22 │ │ │ │ @ instruction: 0x01206330 │ │ │ │ lsreq r7, r8, #22 │ │ │ │ @ instruction: 0x01207670 │ │ │ │ asreq r7, r0, fp │ │ │ │ @ instruction: 0x01208eb0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01208eb8 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + smlawteq r0, r0, lr, r8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, lr, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208ee8 │ │ │ │ smlawbeq r0, r8, r6, r5 │ │ │ │ roreq r7, r8, fp │ │ │ │ @@ -384679,27 +384679,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f30 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ lsreq r7, r0, #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f70 │ │ │ │ - @ instruction: 0x01208f40 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01208f38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f48 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f50 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f60 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208f70 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ asreq r7, r8, #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208f78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, pc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384711,31 +384711,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208fa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208fa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208fb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, pc, r8 @ │ │ │ │ + @ instruction: 0x01208fe8 │ │ │ │ @ instruction: 0x01208ee0 │ │ │ │ strdeq r7, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r0, -r8]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208fe8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01208fe0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384861,23 +384861,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209208 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209218 │ │ │ │ + @ instruction: 0x01209240 │ │ │ │ @ instruction: 0x01208850 │ │ │ │ lsreq r8, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209220 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209240 │ │ │ │ - @ instruction: 0x01209230 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01209228 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x01209230 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209238 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209260 │ │ │ │ @ instruction: 0x01209020 │ │ │ │ @@ -384907,21 +384907,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012092b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012092b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r2, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012092e0 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012092e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ smlawbeq r0, r0, r2, r7 │ │ │ │ roreq r8, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384939,27 +384939,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209338 │ │ │ │ @ instruction: 0x01209018 │ │ │ │ lsreq r8, r0, #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209348 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209358 │ │ │ │ @ instruction: 0x01209350 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r3, r9 │ │ │ │ @ instruction: 0x01209360 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209368 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209370 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r3, r9 │ │ │ │ @ instruction: 0x01207550 │ │ │ │ asreq r8, r8, #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r3, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -384971,119 +384971,119 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012093b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012093b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r3, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x012093e0 │ │ │ │ @ instruction: 0x01209250 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012093e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012093e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209420 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209400 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209408 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209410 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209420 │ │ │ │ @ instruction: 0x01207598 │ │ │ │ lsleq r8, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209428 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209430 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209438 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209440 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209448 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209450 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209458 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209460 │ │ │ │ + @ instruction: 0x01209458 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209470 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r8, r0, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209478 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r4, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r4, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012094a0 │ │ │ │ + @ instruction: 0x01209490 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209498 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012094a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012094b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r8, r8, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012094b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r4, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r4, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012094e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x012094e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r8, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209510 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209540 │ │ │ │ + @ instruction: 0x01209518 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209520 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209528 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209538 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r8, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209540 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209548 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209550 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209558 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209560 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209568 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209578 │ │ │ │ @ instruction: 0x01201d98 │ │ │ │ roreq r8, r0, #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r5, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385093,77 +385093,77 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209598 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012095a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012095a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x012095b8 │ │ │ │ @ instruction: 0x01205e30 │ │ │ │ lsleq r8, r8, #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r5, r9 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r5, r9 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012095e0 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209610 │ │ │ │ @ instruction: 0x012095e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209600 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209570 │ │ │ │ lsreq r8, r0, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209608 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209610 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209618 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209620 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209628 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209630 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209640 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r8, r8, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209670 │ │ │ │ + @ instruction: 0x01209648 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209650 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209658 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209660 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209668 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209670 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r6, r9 │ │ │ │ @ instruction: 0x012003b0 │ │ │ │ lsleq r8, r0, #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r6, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012096a8 │ │ │ │ @ instruction: 0x01209690 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209698 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012096a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012096a8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012096b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r6, r9 │ │ │ │ @ instruction: 0x01206740 │ │ │ │ lsreq r8, r8, #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385171,35 +385171,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012096e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209700 │ │ │ │ + @ instruction: 0x012096e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209708 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209710 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209720 │ │ │ │ + @ instruction: 0x01209738 │ │ │ │ @ instruction: 0x01200f10 │ │ │ │ ldrdeq r8, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209728 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209730 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209738 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209740 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209748 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209750 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385207,76 +385207,76 @@ │ │ │ │ smlawbeq r0, r8, ip, r7 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209770 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209790 │ │ │ │ + @ instruction: 0x01209778 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r7, r9 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r7, r9 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209790 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209798 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r7, r9 │ │ │ │ @ instruction: 0x01200398 │ │ │ │ lsreq r8, r0, #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r8, r8, #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r8, r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r8, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r7, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012097e8 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012097e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012097e8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209800 │ │ │ │ @ instruction: 0x01208498 │ │ │ │ asreq r8, r0, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209808 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209818 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209830 │ │ │ │ + @ instruction: 0x01209820 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209828 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209830 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209838 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209850 │ │ │ │ @ instruction: 0x01209158 │ │ │ │ roreq r8, r8, #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209858 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209860 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209870 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209878 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209890 │ │ │ │ @@ -385285,31 +385285,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012098a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012098a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012098e0 │ │ │ │ + @ instruction: 0x012098b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012098b8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r8, r9 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r8, r8, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012098e8 │ │ │ │ + @ instruction: 0x012098e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209910 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ @@ -385329,24 +385329,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209958 │ │ │ │ @ instruction: 0x01201210 │ │ │ │ lsleq r8, r8, #19 │ │ │ │ @ instruction: 0x01208960 │ │ │ │ lsreq r8, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209978 │ │ │ │ + @ instruction: 0x01209960 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209968 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r9, r9 │ │ │ │ + @ instruction: 0x01209978 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01209970 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r9, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209990 │ │ │ │ @ instruction: 0x01209258 │ │ │ │ ldrdeq r8, [r0, r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012099a0 │ │ │ │ @@ -385365,131 +385365,131 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012099e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012099e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209a60 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01209a00 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a10 │ │ │ │ + @ instruction: 0x01209a00 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r8, r8, #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a18 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a20 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a28 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a30 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a38 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a40 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a50 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01201650 │ │ │ │ asreq r8, r0, sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209a60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sl, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209aa0 │ │ │ │ @ instruction: 0x01209a90 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01207c08 │ │ │ │ roreq r8, r8, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209aa0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209aa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, sl, r9 │ │ │ │ @ instruction: 0x01208c78 │ │ │ │ lsreq r8, r0, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ae0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ae8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b10 │ │ │ │ @ instruction: 0x01208f68 │ │ │ │ asreq r8, r8, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209b50 │ │ │ │ @ instruction: 0x01209b20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209b28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209b30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209b38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209b48 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r0, r8, r8 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b50 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b90 │ │ │ │ + @ instruction: 0x01209b70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, fp, r9 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r8, r7, r2 │ │ │ │ lsleq r8, r8, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, fp, r9 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209b90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ba0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209bb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c08 │ │ │ │ + @ instruction: 0x01209c10 │ │ │ │ @ instruction: 0x01200018 │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ smlawteq r0, r0, fp, r9 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ smlawteq r0, r8, fp, r9 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ @@ -385500,48 +385500,48 @@ │ │ │ │ smlatbeq r0, r8, r2, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x01209be8 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01208808 │ │ │ │ asreq r8, r0, #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c60 │ │ │ │ + @ instruction: 0x01209c48 │ │ │ │ @ instruction: 0x01209118 │ │ │ │ roreq r8, r8, #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c50 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209c60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, ip, r9 │ │ │ │ + @ instruction: 0x01209c90 │ │ │ │ @ instruction: 0x01206340 │ │ │ │ lsleq r8, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c90 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385551,37 +385551,37 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, ip, r9 │ │ │ │ @ instruction: 0x012070a0 │ │ │ │ lsreq r8, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d08 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ce0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ce8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209d30 │ │ │ │ @ instruction: 0x01200800 │ │ │ │ roreq r8, r0, #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209d18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209d20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209d28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d30 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d48 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ lsleq r8, r8, #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385591,33 +385591,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d90 │ │ │ │ + @ instruction: 0x01209d78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, sp, r9 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r0, r0, r1, r9 │ │ │ │ lsreq r8, r0, ip │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209da0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209da8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, sp, r9 │ │ │ │ @ instruction: 0x01209db0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01209db8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, sp, r9 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01209b78 │ │ │ │ asreq r8, r8, ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385625,37 +385625,37 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209de8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209e20 │ │ │ │ + @ instruction: 0x01209e08 │ │ │ │ @ instruction: 0x01200a08 │ │ │ │ lsleq r8, r0, #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e10 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e18 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209e20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209e38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209e58 │ │ │ │ @ instruction: 0x01209e48 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ lsreq r8, r8, #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209e58 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385663,65 +385663,65 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209e90 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ ldrdeq r8, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209ea8 │ │ │ │ + @ instruction: 0x01209e98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ea0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209ea8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209eb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209eb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, lr, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209ee0 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r0, r0, r7, r8 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209ee0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209ee8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209f38 │ │ │ │ + @ instruction: 0x01209f20 │ │ │ │ @ instruction: 0x01208e08 │ │ │ │ lsreq r8, r0, #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f28 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f30 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209f50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209f58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f68 │ │ │ │ + @ instruction: 0x01209f58 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01202270 │ │ │ │ asreq r8, r8, #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385731,29 +385731,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209fa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01209fb0 │ │ │ │ @ instruction: 0x01209f60 │ │ │ │ roreq r8, r0, sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209fb8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, pc, r9 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, pc, r9 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209fe0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209fe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01207f28 │ │ │ │ lsleq r8, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385773,27 +385773,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a040 │ │ │ │ smlawbeq r0, r8, sl, r6 │ │ │ │ asreq r8, r0, #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a048 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a070 │ │ │ │ - qsubeq sl, r8, r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + qsubeq sl, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r0, sl │ │ │ │ @ instruction: 0x0120a060 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a068 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x0120a070 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a078 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r0, sl │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r0, r8, r4, r8 │ │ │ │ roreq r8, r8, #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385811,29 +385811,29 @@ │ │ │ │ @ instruction: 0x01209d40 │ │ │ │ lsleq r8, r0, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a0e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x0120a0e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a120 │ │ │ │ @ instruction: 0x0120a100 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a108 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0120a118 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01208190 │ │ │ │ lsreq r8, r8, lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a120 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a128 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a130 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a138 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385843,31 +385843,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a158 │ │ │ │ @ instruction: 0x01208ae8 │ │ │ │ roreq r8, r0, #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a160 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r1, sl │ │ │ │ + @ instruction: 0x0120a168 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a170 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a178 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r1, sl │ │ │ │ + smlawbeq r0, r0, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a190 │ │ │ │ + smlawbeq r0, r8, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a1a8 │ │ │ │ @ instruction: 0x0120a1a0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ lsleq r8, r8, #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a1a8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a1b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a1b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385877,67 +385877,67 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a1e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a1e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a208 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a200 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a210 │ │ │ │ + @ instruction: 0x0120a208 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a240 │ │ │ │ @ instruction: 0x0120a218 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a220 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0120a230 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r8, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a238 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a240 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a248 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a268 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a290 │ │ │ │ + smlawbeq r0, r0, r2, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r0, r8]! @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r2, sl │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a2a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a2a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a2b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a2b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r2, sl │ │ │ │ + @ instruction: 0x0120a2b8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r8, r0, #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385945,31 +385945,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a2e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a310 │ │ │ │ + @ instruction: 0x0120a300 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a308 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a310 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a320 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r8, r8, #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a328 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a330 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a338 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a340 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a348 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a358 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -385979,31 +385979,31 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r8, r0, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r3, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a3a0 │ │ │ │ + smlawbeq r0, r8, r3, sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a390 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a398 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a3a8 │ │ │ │ + @ instruction: 0x0120a3a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a3b0 │ │ │ │ + @ instruction: 0x0120a3a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r3, sl │ │ │ │ smlawteq r0, r0, r3, sl │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ roreq r8, r8, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r3, sl │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a3e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -386015,103 +386015,103 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a408 │ │ │ │ strdeq r0, [r0, -r8]! │ │ │ │ lsreq r8, r0, #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a410 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a430 │ │ │ │ + @ instruction: 0x0120a418 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a420 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a428 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a438 │ │ │ │ + @ instruction: 0x0120a430 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a470 │ │ │ │ @ instruction: 0x0120a440 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a448 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0120a450 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0120a460 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01204f40 │ │ │ │ asreq r8, r8, #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a468 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a470 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a478 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r4, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r4, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r4, sl │ │ │ │ + @ instruction: 0x0120a4a8 │ │ │ │ @ instruction: 0x01209848 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a4b0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a4b8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r4, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r4, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a4e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a4e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a4e8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a510 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a520 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a550 │ │ │ │ + @ instruction: 0x0120a528 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a530 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a538 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a540 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a548 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a560 │ │ │ │ + @ instruction: 0x0120a550 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a578 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r9, r8, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a568 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a570 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a578 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r5, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r5, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -386123,31 +386123,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a5b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a5b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r5, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, r5, sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a5e0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rrxeq r9, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a5e8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a608 │ │ │ │ strdeq sl, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120a600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a608 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a610 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a620 │ │ │ │ @ instruction: 0x01208620 │ │ │ │ lsleq r9, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -386163,25 +386163,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a650 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a660 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq r9, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a690 │ │ │ │ + @ instruction: 0x0120a668 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a670 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a678 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - smlawbeq r0, r0, r6, sl │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r6, sl │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a6a0 │ │ │ │ @ instruction: 0x01200420 │ │ │ │ roreq r9, r0, #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a6a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -386987,27 +386987,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r9, r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b348 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b378 │ │ │ │ @ instruction: 0x0120b358 │ │ │ │ + @ instruction: 0x0120b350 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x0120b360 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b360 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b368 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b370 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r3, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r9, r8, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b3a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -387023,33 +387023,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq fp, [r0, -r8]! │ │ │ │ @ instruction: 0x0120b3e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0120b3e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq fp, [r0, -r0]! │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b428 │ │ │ │ @ instruction: 0x0120b400 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b408 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b410 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b418 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b428 │ │ │ │ subeq r3, r6, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0x01ab1858 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b438 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab3130 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -387067,53 +387067,53 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b478 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab3158 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r4, fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b490 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b4a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab3158 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b4a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b4b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120b4b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r4, fp │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a41468 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq fp, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b4e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b4e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq fp, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b500 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [sl, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b510 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b518 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b520 │ │ │ │ + @ instruction: 0x0120b518 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120b898 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ svcvc 0x00ffffff │ │ │ │ @ instruction: 0x01200208 │ │ │ │ @@ -391527,33 +391527,33 @@ │ │ │ │ andle r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x01625d98 │ │ │ │ msreq R8_usr, r0, asr #20 │ │ │ │ msreq R8_usr, r8, lsl sl │ │ │ │ andle r0, r0, r1, ror #2 │ │ │ │ cmneq r2, r8, lsr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, sl, pc @ │ │ │ │ + msreq R8_usr, r8, lsr sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R8_usr, r8, ror sl │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ msreq R8_usr, r0, asr sl │ │ │ │ msreq R8_usr, r8, lsr #20 │ │ │ │ andle r0, r0, sl, lsr #3 │ │ │ │ strheq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ msreq R8_usr, r8, ror #20 │ │ │ │ msreq R8_usr, r8, asr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a17ac8 │ │ │ │ @ instruction: 0xd00001b0 │ │ │ │ cmneq r2, r8, asr #27 │ │ │ │ smlawbeq r0, r8, sl, pc @ │ │ │ │ msreq R8_usr, r0, ror #20 │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ ldrdeq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, sl, pc @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01208930 │ │ │ │ @ instruction: 0x01aafc60 │ │ │ │ msreq R8_usr, r8, lsr #21 │ │ │ │ msreq R8_usr, r0, ror sl │ │ │ │ msreq CPSR_, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r0, asr #6 │ │ │ │ @@ -391562,16 +391562,16 @@ │ │ │ │ strdeq r7, [r1, r0]! │ │ │ │ msreq R8_usr, r8 @ │ │ │ │ msreq R8_usr, r8 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ ldrdeq pc, [r0, -r8]! │ │ │ │ msreq R8_usr, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, sl, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01213070 │ │ │ │ andle r0, r0, r2, ror #4 │ │ │ │ cmneq r2, r8, lsl #28 │ │ │ │ msreq R8_usr, r8, ror #21 │ │ │ │ ldrdeq pc, [r0, -r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @@ -395103,15 +395103,15 @@ │ │ │ │ @ instruction: 0x01213200 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a11948 │ │ │ │ @ instruction: 0x01213168 │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r1, -r8]! │ │ │ │ + @ instruction: 0x012136b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a70970 │ │ │ │ @ instruction: 0x01213248 │ │ │ │ smlawteq r9, r8, r3, r2 │ │ │ │ @ instruction: 0x01213238 │ │ │ │ @@ -395352,16 +395352,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01213558 │ │ │ │ cmneq r0, r8, asr #13 │ │ │ │ @ instruction: 0x01213518 │ │ │ │ smulbbeq r1, r8, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012135b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012136b0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01213608 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x01213670 │ │ │ │ @ instruction: 0x01a777e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a28670 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ @@ -395557,25 +395557,25 @@ │ │ │ │ @ instruction: 0x01213898 │ │ │ │ ldrdeq r5, [r0, #-120]! @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40888 │ │ │ │ teqeq pc, r8, lsl #27 │ │ │ │ andle r0, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r1, -r0]! │ │ │ │ + @ instruction: 0x01213930 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01213950 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01213940 │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ @ instruction: 0x01213948 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a3fc80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012139b0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r1, r0, r9, r3 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x01213970 │ │ │ │ strdeq pc, [r1, #-88]! @ 0xffffffa8 │ │ │ │ smlawteq r1, r0, r2, r3 │ │ │ │ ldrdeq r2, [r1, r8]! │ │ │ │ @ instruction: 0x01213978 │ │ │ │ @@ -395590,16 +395590,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012139a0 │ │ │ │ cmneq r2, r8, lsr r2 │ │ │ │ @ instruction: 0x012139a8 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a6e8c8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r3, [r1, -r0]! │ │ │ │ smlawteq r1, r0, r9, r3 │ │ │ │ teqeq lr, r8, ror r3 │ │ │ │ smlawteq r1, r8, r9, r3 │ │ │ │ @ instruction: 0x01213ab0 │ │ │ │ @ instruction: 0x01213938 │ │ │ │ cmneq r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -397155,15 +397155,15 @@ │ │ │ │ @ instruction: 0x01215200 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01215208 │ │ │ │ smlatbeq r2, r8, r9, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a47980 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01215778 │ │ │ │ + strdeq r5, [r1, -r0]! │ │ │ │ @ instruction: 0x01215278 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r8, r0 @ │ │ │ │ @ instruction: 0x01215240 │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ @ instruction: 0x01215248 │ │ │ │ @@ -397496,16 +397496,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a11b78 │ │ │ │ @ instruction: 0x012156a8 │ │ │ │ strheq r5, [r0, #-152]! @ 0xffffff68 │ │ │ │ smlawteq r1, r0, r6, r5 │ │ │ │ andle r0, r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01215898 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01215790 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01215598 │ │ │ │ @ instruction: 0x01215718 │ │ │ │ @ instruction: 0x01215798 │ │ │ │ @ instruction: 0x01288d38 │ │ │ │ @ instruction: 0x01215750 │ │ │ │ @@ -397568,16 +397568,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r1, r8, r8, r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01215890 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r5, [r1, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012158a8 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ @ instruction: 0x012158b0 │ │ │ │ ldrdeq r5, [r1, -r0]! │ │ │ │ @ instruction: 0x012157b0 │ │ │ │ cmneq r2, r8, ror #21 │ │ │ │ smlawteq r1, r0, r8, r5 │ │ │ │ @@ -398009,53 +398009,53 @@ │ │ │ │ @ instruction: 0x01213d00 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r6, r8, lsr r1 │ │ │ │ @ instruction: 0x01215d58 │ │ │ │ @ instruction: 0x01215f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01216230 │ │ │ │ + smlawbeq r1, r0, pc, r5 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01215fb8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a2828 │ │ │ │ @ instruction: 0x01a2f178 │ │ │ │ @ instruction: 0x01215f98 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ @ instruction: 0x01215fa0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r1, r8, lr, r5 │ │ │ │ cmneq r2, r8, lsl r7 │ │ │ │ @ instruction: 0x01215fb0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r5, [r1, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ addle r3, r9, r0, ror #10 │ │ │ │ @ instruction: 0x01a2f178 │ │ │ │ @ instruction: 0x012a2840 │ │ │ │ smlawteq r1, r0, pc, r5 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7c338 │ │ │ │ ldrdeq r5, [r1, -r0]! │ │ │ │ andle r0, r0, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a17de8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01216010 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sp, r8, lsl #24 │ │ │ │ @ instruction: 0x01a47a98 │ │ │ │ @ instruction: 0x01211e90 │ │ │ │ @ instruction: 0x01a738a0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01216230 │ │ │ │ @ instruction: 0x01216020 │ │ │ │ cmneq r0, r8, lsr #23 │ │ │ │ @ instruction: 0x01216028 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a12640 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -398183,15 +398183,15 @@ │ │ │ │ @ instruction: 0x01216210 │ │ │ │ cmneq r9, r8, asr #31 │ │ │ │ @ instruction: 0x01216218 │ │ │ │ tsteq r3, r0, asr r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x016b2c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, r2, r6 │ │ │ │ + @ instruction: 0x01216328 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216238 │ │ │ │ @ instruction: 0x01216250 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0x01216258 │ │ │ │ @@ -398220,18 +398220,18 @@ │ │ │ │ strheq r7, [r2, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x01216138 │ │ │ │ @ instruction: 0x01216298 │ │ │ │ @ instruction: 0x01216290 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x012162b8 │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01216328 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01215f58 │ │ │ │ @ instruction: 0x01a11c68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r6, [r1, -r8]! │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ @@ -398381,17 +398381,17 @@ │ │ │ │ @ instruction: 0x01216518 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ msreq SPSR_und, r8, lsl fp │ │ │ │ smlawbeq r1, r0, r4, r6 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, r5, r6 │ │ │ │ + @ instruction: 0x01216550 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, r5, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216360 │ │ │ │ @ instruction: 0x012164e8 │ │ │ │ @ instruction: 0x01216568 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x01216570 │ │ │ │ strdeq r6, [r7, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -398410,18 +398410,18 @@ │ │ │ │ cmneq r2, r8, lsl #8 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012165a8 │ │ │ │ @ instruction: 0x01216de8 │ │ │ │ @ instruction: 0x01a7c540 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01216618 │ │ │ │ + smlawteq r1, r8, r5, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r8, r6, r6 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a77450 │ │ │ │ smlawbeq r1, r0, r6, r6 │ │ │ │ ldrdeq r6, [r1, -r0]! │ │ │ │ @ instruction: 0x012165e8 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -398432,16 +398432,16 @@ │ │ │ │ @ instruction: 0x01a126b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a12758 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a42908 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a12780 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r1, r8, r6, r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216630 │ │ │ │ cmneq r2, r8, lsr #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a127a8 │ │ │ │ @ instruction: 0x01216638 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -398521,41 +398521,41 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01216768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01216778 │ │ │ │ @ instruction: 0x0126a318 │ │ │ │ @ instruction: 0x01a12820 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r1, -r0]! │ │ │ │ + @ instruction: 0x012167b0 │ │ │ │ smlawbeq r1, r8, r7, r6 │ │ │ │ @ instruction: 0x01215b30 │ │ │ │ @ instruction: 0x01216790 │ │ │ │ smlawteq r1, r8, r8, r6 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ cmneq r0, r8, asr #26 │ │ │ │ @ instruction: 0x012167a0 │ │ │ │ teqeq r6, r8, asr #31 │ │ │ │ @ instruction: 0x012167a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216720 │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012167e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7be10 │ │ │ │ @ instruction: 0x012167b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r6, [r1, -r0]! │ │ │ │ cmneq r2, r8, ror #26 │ │ │ │ ldrdeq r6, [r1, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a11ce0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r8, fp, r6 │ │ │ │ @ instruction: 0x01216830 │ │ │ │ @ instruction: 0x01a116a0 │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0x01216828 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216808 │ │ │ │ @@ -398734,32 +398734,32 @@ │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r2, [r4, -r0]! │ │ │ │ asreq r7, r0, #24 │ │ │ │ @ instruction: 0x01216b00 │ │ │ │ @ instruction: 0x01216ab8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216ab0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01216b10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216ae0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqeq pc, r8, lsl sl @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #16 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a42958 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ @ instruction: 0x01216ae8 │ │ │ │ strheq lr, [r7, #-72]! @ 0xffffffb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, fp, r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01216b40 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a12988 │ │ │ │ @ instruction: 0x01216b30 │ │ │ │ cmneq r2, r8, asr #27 │ │ │ │ @ instruction: 0x01216b38 │ │ │ │ @@ -399063,15 +399063,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a287b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01217120 │ │ │ │ + @ instruction: 0x01217090 │ │ │ │ @ instruction: 0x01217000 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ @ instruction: 0x01217010 │ │ │ │ cmneq r4, r8, lsl r2 │ │ │ │ @ instruction: 0x01217018 │ │ │ │ @@ -399102,20 +399102,20 @@ │ │ │ │ qsubeq r7, r8, r1 │ │ │ │ smlawbeq r1, r0, r0, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r1, r8, pc, r6 @ │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [r4, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012170a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [r1, r0]! │ │ │ │ - ldrdeq r7, [r1, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01217120 │ │ │ │ @ instruction: 0x01216d60 │ │ │ │ @ instruction: 0x01a11da8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7be88 │ │ │ │ strheq r7, [r1, -r0]! │ │ │ │ andle r0, r0, r4 │ │ │ │ smlawteq r1, r8, r0, r7 │ │ │ │ @@ -399123,15 +399123,15 @@ │ │ │ │ ldrdeq r7, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x012170e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01218e08 │ │ │ │ @ instruction: 0x01a13db0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #16 │ │ │ │ @ instruction: 0x01217100 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0x01217118 │ │ │ │ @@ -399965,33 +399965,33 @@ │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a40888 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r7, [r1, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01217e08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01217eb8 │ │ │ │ @ instruction: 0x01217e50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218598 │ │ │ │ @ instruction: 0x01a7de18 │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ asreq fp, r8, #25 │ │ │ │ @ instruction: 0x01217e90 │ │ │ │ @ instruction: 0x01217e20 │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x01217fa0 │ │ │ │ @ instruction: 0x01217e30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a43b78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01217eb8 │ │ │ │ @ instruction: 0x01217e60 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0x01217ea8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01217e78 │ │ │ │ @ instruction: 0x01608f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -400073,20 +400073,20 @@ │ │ │ │ @ instruction: 0x01218070 │ │ │ │ @ instruction: 0x01217f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01217fb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01217fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r0, pc, r7 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strheq r8, [r1, -r0]! │ │ │ │ + @ instruction: 0x012180a0 │ │ │ │ + smlawteq r1, r8, pc, r7 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [r1, -r0]! │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x012180a0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01218000 │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ strdeq r7, [r1, -r0]! │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a12f50 │ │ │ │ @@ -400130,16 +400130,16 @@ │ │ │ │ @ instruction: 0x01a2be38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r1, r0, r0, r8 │ │ │ │ @ instruction: 0x01218098 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7de18 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strheq r8, [r1, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a288a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r8, [r1, -r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -400411,31 +400411,31 @@ │ │ │ │ @ instruction: 0x012184a8 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01218510 │ │ │ │ + @ instruction: 0x012185b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [r1, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r0, r5, r8 │ │ │ │ + @ instruction: 0x01218528 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218518 │ │ │ │ @ instruction: 0x01218540 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01218538 │ │ │ │ @ instruction: 0x012184e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, asr r0 │ │ │ │ - @ instruction: 0x012185b8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218550 │ │ │ │ @ instruction: 0x01218578 │ │ │ │ @ instruction: 0x01218558 │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ smlawbeq r1, r0, r4, r8 │ │ │ │ cmneq r2, r8, lsr #8 │ │ │ │ @ instruction: 0x01218568 │ │ │ │ @@ -400456,16 +400456,16 @@ │ │ │ │ ldrdeq pc, [r7, r8]! │ │ │ │ @ instruction: 0x012185a8 │ │ │ │ strheq r9, [r0, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x012185b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a14198 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r0, r5, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01218620 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -400667,29 +400667,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r1, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01218900 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ cmneq r7, r8, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01218908 │ │ │ │ + @ instruction: 0x01218910 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01218990 │ │ │ │ @ instruction: 0x01218918 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01218938 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01218928 │ │ │ │ cmneq r2, r8, lsl #26 │ │ │ │ @ instruction: 0x01218930 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a47de0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01218990 │ │ │ │ @ instruction: 0x01218948 │ │ │ │ cmneq r0, r8, ror #21 │ │ │ │ @ instruction: 0x01218950 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a14288 │ │ │ │ @ instruction: 0x01218960 │ │ │ │ @@ -400905,35 +400905,35 @@ │ │ │ │ @ instruction: 0x01218ca8 │ │ │ │ strheq r9, [r0, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x01218cb0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a14378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r1, -r0]! │ │ │ │ + ldrdeq r8, [r1, -r0]! │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01a79278 │ │ │ │ strheq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ lsleq r0, r0 @ │ │ │ │ smlawteq r1, r0, sp, r8 │ │ │ │ smlawteq r1, r8, ip, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr #9 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218ce0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq r8, [r1, -r8]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218d08 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r1, [r3, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r1, -r8]! @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01218d30 │ │ │ │ @ instruction: 0x01283da8 │ │ │ │ @ instruction: 0x01218d20 │ │ │ │ teqeq r6, r8, asr #31 │ │ │ │ @ instruction: 0x01218d28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01218ca0 │ │ │ │ @@ -400974,16 +400974,16 @@ │ │ │ │ ldrdeq sp, [r2, -r8] │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ roreq r0, r0, #9 │ │ │ │ @ instruction: 0x01218eb8 │ │ │ │ @ instruction: 0x01218db8 │ │ │ │ cmneq r8, r8, ror #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r1, -r8]! @ │ │ │ │ teqeq r3, r0, asr #16 │ │ │ │ @ instruction: 0x01a2aee8 │ │ │ │ @ instruction: 0x01218e10 │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a78738 │ │ │ │ @ instruction: 0x01218de8 │ │ │ │ @@ -401213,15 +401213,15 @@ │ │ │ │ @ instruction: 0x01219178 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ roreq r2, r8, #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01219170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012191e0 │ │ │ │ + @ instruction: 0x01219270 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x01219250 │ │ │ │ @ instruction: 0x01219190 │ │ │ │ teqeq r0, r8, lsr #14 │ │ │ │ @ instruction: 0x01a953b0 │ │ │ │ ldrdeq r2, [r4, -r0]! │ │ │ │ @@ -401234,18 +401234,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a144b8 │ │ │ │ teqeq fp, r8, lsr #14 │ │ │ │ @ instruction: 0x01a28968 │ │ │ │ @ instruction: 0x01218f90 │ │ │ │ cmneq r7, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r9, [r1, -r8]! │ │ │ │ - @ instruction: 0x01219270 │ │ │ │ + @ instruction: 0x012191e8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01219200 │ │ │ │ @ instruction: 0x01219260 │ │ │ │ @ instruction: 0x01219148 │ │ │ │ cmneq r1, r8, lsr r3 │ │ │ │ @ instruction: 0x01219210 │ │ │ │ @@ -401270,16 +401270,16 @@ │ │ │ │ @ instruction: 0x01219238 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a34538 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01219258 │ │ │ │ teqeq r7, r8, lsr #29 │ │ │ │ cmneq r7, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ @ instruction: 0x01a2da58 │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ @ instruction: 0x01219278 │ │ │ │ @ instruction: 0x012a5100 │ │ │ │ @ instruction: 0x01a144e0 │ │ │ │ @ instruction: 0x01219298 │ │ │ │ @@ -401713,15 +401713,15 @@ │ │ │ │ @ instruction: 0x01219950 │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x01216770 │ │ │ │ @ instruction: 0x01a145a8 │ │ │ │ @ instruction: 0x01219830 │ │ │ │ msreq (UNDEF: 100), r8, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219d60 │ │ │ │ + @ instruction: 0x01219d68 │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ smlawteq r1, r8, pc, r8 @ │ │ │ │ @ instruction: 0x01a14558 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawbeq r1, r0, r9, r9 │ │ │ │ @ instruction: 0x01219968 │ │ │ │ @ instruction: 0x01a14530 │ │ │ │ @@ -401970,32 +401970,32 @@ │ │ │ │ @ instruction: 0x01219d38 │ │ │ │ @ instruction: 0x01a12348 │ │ │ │ andle r0, r0, lr, lsr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01219d48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01219960 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219de8 │ │ │ │ @ instruction: 0x01219d70 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01219d98 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r8, ror #2 │ │ │ │ ldrdeq r9, [r9, r0]! │ │ │ │ @ instruction: 0x0128adb8 │ │ │ │ strdeq r7, [r0, r0]! │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ smlawbeq r1, r0, sp, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [r1, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01219da0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01219de8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ @ instruction: 0x01219db8 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ @@ -402123,69 +402123,69 @@ │ │ │ │ @ instruction: 0x01219fa0 │ │ │ │ andle r0, r0, r5 │ │ │ │ strdeq r1, [sl, -r0]! │ │ │ │ @ instruction: 0x01a146e8 │ │ │ │ @ instruction: 0x01225130 │ │ │ │ @ instruction: 0x01a803e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a000 │ │ │ │ + @ instruction: 0x0121a070 │ │ │ │ ldrdeq r2, [r4, -r0]! │ │ │ │ asreq r7, r0, #24 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0x01a47f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ @ instruction: 0x01219fe8 │ │ │ │ strdeq fp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a289e0 │ │ │ │ @ instruction: 0x0121a028 │ │ │ │ smlawteq r1, r8, pc, r9 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a008 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a048 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a48010 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a020 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01047bb8 │ │ │ │ @ instruction: 0x0121a040 │ │ │ │ strdeq sl, [r2, -r8] │ │ │ │ cmneq r7, r8, lsl #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a070 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ qsubeq sl, r8, r1 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ @ instruction: 0x0121a068 │ │ │ │ @ instruction: 0x0121a0e0 │ │ │ │ @ instruction: 0x012d1570 │ │ │ │ @ instruction: 0x01a13270 │ │ │ │ @ instruction: 0x01219fe0 │ │ │ │ ldrdeq fp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a210 │ │ │ │ + @ instruction: 0x0121a078 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r0, r0, sl │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a098 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ce38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01216820 │ │ │ │ @ instruction: 0x01a13298 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a208 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ strheq sl, [r1, -r0]! │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr #3 │ │ │ │ @ instruction: 0x0121a0a0 │ │ │ │ @@ -402268,16 +402268,16 @@ │ │ │ │ @ instruction: 0x0121a1e0 │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ @ instruction: 0x0121a200 │ │ │ │ @ instruction: 0x0121a278 │ │ │ │ @ instruction: 0x0121a148 │ │ │ │ msreq SPSR_abt, r8, asr #23 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121a210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a640 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq fp, r8, #32 │ │ │ │ smlawbeq fp, r8, lr, lr │ │ │ │ @ instruction: 0x01a954c8 │ │ │ │ @ instruction: 0x0121a258 │ │ │ │ @@ -402655,17 +402655,17 @@ │ │ │ │ @ instruction: 0x01218b90 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a808 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a818 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121a958 │ │ │ │ smlawteq r1, r0, r8, sl │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a8b8 │ │ │ │ cmneq sl, r8, lsl lr │ │ │ │ teqeq r7, r0, asr #3 │ │ │ │ @ instruction: 0x01a6e918 │ │ │ │ @ instruction: 0x0121a838 │ │ │ │ cmneq r0, r8, lsl #12 │ │ │ │ @ instruction: 0x0121a840 │ │ │ │ @@ -402698,16 +402698,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a17f50 │ │ │ │ @ instruction: 0x0121a658 │ │ │ │ msreq SPSR_s, r8, asr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatteq r3, r8, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a958 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ teqeq r3, r8, ror r2 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a870 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -402745,15 +402745,15 @@ │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a960 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121a978 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121aa50 │ │ │ │ + strdeq sl, [r1, -r0]! │ │ │ │ smlawbeq r1, r8, r9, sl │ │ │ │ @ instruction: 0x01a7e200 │ │ │ │ @ instruction: 0x0121a990 │ │ │ │ strdeq lr, [r7, r0]! │ │ │ │ smlawteq r1, r8, r9, sl │ │ │ │ @ instruction: 0x01a7e390 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ @@ -402774,52 +402774,52 @@ │ │ │ │ @ instruction: 0x01a7e188 │ │ │ │ @ instruction: 0x0121a9e0 │ │ │ │ teqeq r3, r0, lsr #13 │ │ │ │ @ instruction: 0x0121a9e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121a9a8 │ │ │ │ strheq sl, [r0, #-40]! @ 0xffffffd8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa28 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121aa20 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a82d00 │ │ │ │ @ instruction: 0x0121aa18 │ │ │ │ roreq r0, r0, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa40 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121aa38 │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ @ instruction: 0x016a2598 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa48 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121aa50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa60 │ │ │ │ ldrdeq r0, [r1, -r0]! @ │ │ │ │ @ instruction: 0x01a6e968 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aa78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a83548 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r0, sl, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, sl, sl │ │ │ │ + @ instruction: 0x0121ad60 │ │ │ │ smlawteq r1, r0, sl, sl │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ @ instruction: 0x0121aaa8 │ │ │ │ cmneq r7, r8, lsl sl │ │ │ │ @ instruction: 0x0121aaa0 │ │ │ │ roreq r0, r0, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -402828,16 +402828,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a28a58 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ad60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a82d50 │ │ │ │ @ instruction: 0x01219ee0 │ │ │ │ @@ -403053,17 +403053,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a10098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ae40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ae48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121aee8 │ │ │ │ + @ instruction: 0x0121ae50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121ae60 │ │ │ │ cmneq r0, r8, lsr #9 │ │ │ │ @ instruction: 0x0121ae68 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ smlawbeq r1, r0, lr, sl │ │ │ │ @@ -403088,36 +403088,36 @@ │ │ │ │ @ instruction: 0x0121ae70 │ │ │ │ smlawteq r1, r8, lr, sl │ │ │ │ @ instruction: 0x0121b030 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ smlawteq r1, r8, r0, fp │ │ │ │ @ instruction: 0x0121ae20 │ │ │ │ cmneq r4, r8, lsl r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121aee0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121aee8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121af08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7be10 │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121af20 │ │ │ │ + @ instruction: 0x0121af60 │ │ │ │ @ instruction: 0x0121af18 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a941e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121af28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121af60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121af38 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ @ instruction: 0x0121af48 │ │ │ │ cmneq r0, r8, lsr r8 │ │ │ │ @ instruction: 0x0121af50 │ │ │ │ @@ -403137,15 +403137,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r8, pc, sl @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121af90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121af98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq fp, [r1, -r0]! │ │ │ │ + smlawteq r1, r8, r1, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ @ instruction: 0x0121afb8 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ smlawteq r1, r0, pc, sl @ │ │ │ │ @@ -403276,42 +403276,42 @@ │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq pc, r8, lsl #17 │ │ │ │ strdeq r9, [sl, #-200]! @ 0xffffff38 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ strdeq r9, [sl, #-200]! @ 0xffffff38 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b208 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72ce8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a28aa8 │ │ │ │ @ instruction: 0x0121b1e8 │ │ │ │ cmneq r0, r8, lsr #11 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7be60 │ │ │ │ strdeq fp, [r1, -r8]! │ │ │ │ andle r0, r0, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b228 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121b218 │ │ │ │ teqeq r3, r8, ror r2 │ │ │ │ @ instruction: 0x0121b220 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b1e0 │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b230 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b308 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b240 │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ @ instruction: 0x0121b248 │ │ │ │ asreq r7, r8, sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r7, r0, #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -403356,16 +403356,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b2e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0x016a2198 │ │ │ │ strdeq fp, [r1, -r8]! │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121b468 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r4 │ │ │ │ @ instruction: 0x0121b318 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x0121b330 │ │ │ │ @@ -403406,18 +403406,18 @@ │ │ │ │ teqeq lr, r0, asr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r1, r0, r3, fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r1, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b438 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9cf48 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0x01286fa0 │ │ │ │ strdeq fp, [r1, -r8]! │ │ │ │ smlawbeq r1, r0, r4, fp │ │ │ │ smlawbeq r1, r0, r3, fp │ │ │ │ @@ -403432,26 +403432,26 @@ │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ @ instruction: 0x0121b428 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ @ instruction: 0x0121b430 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a17f78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b458 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r0, ror r5 │ │ │ │ @ instruction: 0x01213a40 │ │ │ │ @ instruction: 0x0121b450 │ │ │ │ @ instruction: 0x012151a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01213a40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b460 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121b468 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b520 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, lsr sl │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ smlawteq r1, r0, r4, fp │ │ │ │ @@ -403585,15 +403585,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b698 │ │ │ │ @ instruction: 0x0121b690 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a873c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ba50 │ │ │ │ + @ instruction: 0x0121b748 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72130 │ │ │ │ smlawteq r1, r8, r6, fp │ │ │ │ @ instruction: 0x01215f68 │ │ │ │ @ instruction: 0x0121b6b8 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ smlawteq r1, r0, r6, fp │ │ │ │ @@ -403628,16 +403628,16 @@ │ │ │ │ asreq ip, r8, sp │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b730 │ │ │ │ @ instruction: 0x0121b7b8 │ │ │ │ @ instruction: 0x0121b710 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, r7, fp │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b758 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x0121b768 │ │ │ │ @ instruction: 0x0121ba20 │ │ │ │ @ instruction: 0x0121b778 │ │ │ │ @@ -403658,16 +403658,16 @@ │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x0121b7b0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121b818 │ │ │ │ @ instruction: 0x0121b7a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b820 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7beb0 │ │ │ │ smlawteq r1, r8, r7, fp │ │ │ │ andle r0, r0, r5 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ cmneq r4, r8, ror r9 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @@ -403682,27 +403682,27 @@ │ │ │ │ @ instruction: 0x01a17f78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9b350 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b810 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b838 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121b860 │ │ │ │ @ instruction: 0x0121b828 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121b848 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r6, [r4, -r0]! │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - @ instruction: 0x0121b850 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r0, sl, fp │ │ │ │ + @ instruction: 0x0121ba50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r0, lsr #11 │ │ │ │ asreq r9, r0, #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b858 │ │ │ │ @ instruction: 0x0121b870 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -403822,16 +403822,16 @@ │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ @ instruction: 0x0121ba30 │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x0121ce30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a48088 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r1, r0, sl, fp │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ba60 │ │ │ │ @ instruction: 0x0128e198 │ │ │ │ @ instruction: 0x0121ba68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121b9e0 │ │ │ │ strheq fp, [r0, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x0121ba78 │ │ │ │ @@ -404049,29 +404049,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a48290 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ lsleq r0, r0, r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r0, r8, #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121bf48 │ │ │ │ - @ instruction: 0x0121bde8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + @ instruction: 0x0121bde0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121be00 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01296140 │ │ │ │ @ instruction: 0x01a28c10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121be10 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a482e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121bf40 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq lr, [r3, -r8] │ │ │ │ @ instruction: 0x01a87238 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x0121be20 │ │ │ │ andle r0, r0, r8 │ │ │ │ @ instruction: 0x0121be38 │ │ │ │ @@ -404138,16 +404138,16 @@ │ │ │ │ cmneq r0, r8, ror r1 │ │ │ │ @ instruction: 0x0121bf90 │ │ │ │ cmneq r0, r8, lsl #3 │ │ │ │ smlabbeq r2, r0, ip, sp │ │ │ │ @ instruction: 0x01a87238 │ │ │ │ teqeq ip, r8, lsr #9 │ │ │ │ @ instruction: 0x01a48358 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121bf48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121c128 │ │ │ │ smlawbeq r1, r0, r0, ip │ │ │ │ @ instruction: 0x01a989c0 │ │ │ │ @ instruction: 0x0121bf60 │ │ │ │ cmneq r4, r8, lsr lr │ │ │ │ @ instruction: 0x0121c008 │ │ │ │ @@ -404879,15 +404879,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq ip, [r1, -r0]! │ │ │ │ @ instruction: 0x01296028 │ │ │ │ @ instruction: 0x01a754c0 │ │ │ │ teqeq r9, r8, ror #2 │ │ │ │ @ instruction: 0x01a48a10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, sp, ip │ │ │ │ + @ instruction: 0x0121ce28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq ip, [r1, -r8]! │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ @ instruction: 0x0121cae0 │ │ │ │ cmneq r7, r8, asr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -405068,18 +405068,18 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121cd48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r7, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [r4, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq ip, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ce28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x01a72428 │ │ │ │ strdeq ip, [r1, -r8]! │ │ │ │ @@ -405093,15 +405093,15 @@ │ │ │ │ smlawbeq r1, r8, sp, ip │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ teqeq sl, r0, ror #2 │ │ │ │ @ instruction: 0x01a48c40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a75600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121d4a0 │ │ │ │ + @ instruction: 0x0121d358 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a76a00 │ │ │ │ andle r0, r0, r3 │ │ │ │ @@ -405424,16 +405424,16 @@ │ │ │ │ cmneq r7, r8, lsr #20 │ │ │ │ @ instruction: 0x0121d300 │ │ │ │ smultteq r9, r8, r6 │ │ │ │ @ instruction: 0x0121d350 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121d450 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r8, r0, ror r6 │ │ │ │ @ instruction: 0x01a49000 │ │ │ │ strdeq sp, [r1, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ @ instruction: 0x0121d370 │ │ │ │ @@ -405486,34 +405486,34 @@ │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x0121d440 │ │ │ │ @ instruction: 0x0121d420 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121d878 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121d460 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ce60 │ │ │ │ @ instruction: 0x01a49078 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r0, r4, sp │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0121d4b0 │ │ │ │ @ instruction: 0x0121d468 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smultteq r9, r8, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r8, r4, sp │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121d498 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, lsr #2 │ │ │ │ smultteq r9, r8, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121d4a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121d540 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121d4e0 │ │ │ │ @ instruction: 0x0121d4a8 │ │ │ │ teqeq lr, r0, ror r7 │ │ │ │ @@ -405669,15 +405669,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a491e0 │ │ │ │ @ instruction: 0x0121d708 │ │ │ │ cmneq r9, r8, lsl r7 │ │ │ │ @ instruction: 0x0121d718 │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121d7a0 │ │ │ │ + @ instruction: 0x0121d830 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ @ instruction: 0x0121d740 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x0121d748 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121d768 │ │ │ │ @@ -405698,44 +405698,44 @@ │ │ │ │ @ instruction: 0x0121d760 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a49208 │ │ │ │ @ instruction: 0x0121d750 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0121d790 │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r1, r8, r7, sp │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0127d200 │ │ │ │ @ instruction: 0x01a29840 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a774c8 │ │ │ │ @ instruction: 0x0121d808 │ │ │ │ @ instruction: 0x0121d7b0 │ │ │ │ @ instruction: 0x0121d5b0 │ │ │ │ @ instruction: 0x0121d738 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq sp, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121d810 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq lr, r0, asr r6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a4a478 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7beb0 │ │ │ │ @ instruction: 0x0121d7e0 │ │ │ │ andle r0, r0, r5 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x0121d800 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121d860 │ │ │ │ strdeq sp, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121d830 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121d820 │ │ │ │ cmneq r0, r8, asr r6 │ │ │ │ @ instruction: 0x0121d828 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq lr, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -405743,24 +405743,24 @@ │ │ │ │ @ instruction: 0x01218508 │ │ │ │ @ instruction: 0x01a18040 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121d850 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4ae78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121de18 │ │ │ │ + @ instruction: 0x0121d870 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121d858 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, r8, sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ strdeq sp, [r1, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121d890 │ │ │ │ @ instruction: 0x0121d8a8 │ │ │ │ @ instruction: 0x0121d898 │ │ │ │ @ instruction: 0x0121d8e0 │ │ │ │ @@ -405770,16 +405770,16 @@ │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ @ instruction: 0x0121d8b0 │ │ │ │ @ instruction: 0x0121d8a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4aea0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121dd28 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ strdeq sp, [r1, -r8]! │ │ │ │ ldrdeq r9, [r4, #-8]! │ │ │ │ @ instruction: 0x01229c38 │ │ │ │ @ instruction: 0x0121a668 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0121d920 │ │ │ │ @@ -406052,16 +406052,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4cf98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121dd00 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121de18 │ │ │ │ @ instruction: 0x0121dd68 │ │ │ │ @ instruction: 0x0121dd98 │ │ │ │ @ instruction: 0x0121dd40 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x0121dd48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121dd50 │ │ │ │ @@ -406567,15 +406567,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4d510 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x0121e558 │ │ │ │ @ instruction: 0x0121e520 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121eb78 │ │ │ │ + @ instruction: 0x0121ebb0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a774c8 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ @ instruction: 0x0121e538 │ │ │ │ @ instruction: 0x0121e490 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @@ -406968,76 +406968,76 @@ │ │ │ │ msreq (UNDEF: 119), r8, lsl #14 │ │ │ │ @ instruction: 0x0128b160 │ │ │ │ ldrdeq r2, [r4, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121eb60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a941e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r0, fp, lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121eba8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4d858 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121eb98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ebb0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, fp, lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r1, r8, fp, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ec70 │ │ │ │ + ldrdeq lr, [r1, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec10 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121ebe0 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x0121ebe8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq lr, [r1, -r0]! │ │ │ │ cmneq r0, r8, lsr #14 │ │ │ │ strdeq lr, [r1, -r8]! │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ @ instruction: 0x0121ec00 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r1, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4d880 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec18 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec58 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ cmneq r2, r8, lsr #1 │ │ │ │ roreq r0, r8, r8 │ │ │ │ @ instruction: 0x0121ee68 │ │ │ │ @ instruction: 0x0121ec20 │ │ │ │ @ instruction: 0x0121ec38 │ │ │ │ @ instruction: 0x016b2c98 │ │ │ │ @ instruction: 0x0121ec40 │ │ │ │ cmneq fp, r8, lsr r8 │ │ │ │ @ instruction: 0x0121ec50 │ │ │ │ cmneq fp, r8, asr #31 │ │ │ │ @ instruction: 0x0121ea50 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec68 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r7, r0 @ │ │ │ │ ldrdeq sp, [r4, r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121ec70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ec90 │ │ │ │ smlawbeq r1, r8, ip, lr │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -407045,31 +407045,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121eca0 │ │ │ │ msreq (UNDEF: 57), r8, lsl r7 │ │ │ │ @ instruction: 0x01a43d30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121eca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ecb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq lr, [r1, -r0]! │ │ │ │ @ instruction: 0x0121ece0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r1, r8, ip, lr │ │ │ │ ldrdeq ip, [r0, #-200]! @ 0xffffff38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r1, r0]! │ │ │ │ ldrdeq lr, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r9, [r0, r0]! │ │ │ │ teqeq lr, r8, ror #6 │ │ │ │ strdeq sp, [r4, r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ece8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq lr, [r1, -r0]! │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq lr, [r1, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ed00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ed08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -407083,19 +407083,19 @@ │ │ │ │ @ instruction: 0x0121ed30 │ │ │ │ teqeq r5, r8, lsr lr │ │ │ │ @ instruction: 0x0121ed38 │ │ │ │ @ instruction: 0x0121ed90 │ │ │ │ @ instruction: 0x0121ecb8 │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq lr, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121ed48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ed50 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq lr, [r1, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121ed58 │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ @ instruction: 0x0121ed60 │ │ │ │ cmneq r9, r8, rrx │ │ │ │ teqeq r9, r8 @ │ │ │ │ @@ -407187,19 +407187,19 @@ │ │ │ │ @ instruction: 0x0121ee38 │ │ │ │ cmneq r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121eee0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121eee8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + msreq R9_usr, r0, lsr r2 │ │ │ │ strdeq lr, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121ef48 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ef28 │ │ │ │ smlawteq r9, r8, r7, lr │ │ │ │ @ instruction: 0x0121ef08 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ef18 │ │ │ │ @@ -407212,26 +407212,26 @@ │ │ │ │ @ instruction: 0x0121efb0 │ │ │ │ @ instruction: 0x0121ee78 │ │ │ │ cmneq r0, r8, asr #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4da60 │ │ │ │ @ instruction: 0x0121da30 │ │ │ │ strdeq r8, [r1, r8]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121ef70 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r1, r0, r2, sp │ │ │ │ cmneq r8, r8, lsr #2 │ │ │ │ @ instruction: 0x0121e710 │ │ │ │ roreq lr, r8, r9 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a77450 │ │ │ │ @ instruction: 0x0121efb8 │ │ │ │ @ instruction: 0x0121ef60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r1, r0, r1, pc @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0121ef78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -407370,16 +407370,16 @@ │ │ │ │ cmneq r9, r8, lsr #31 │ │ │ │ msreq CPSR_c, r0, lsr #3 │ │ │ │ tsteq r3, r0, lsl r1 │ │ │ │ @ instruction: 0x0128c800 │ │ │ │ @ instruction: 0x01a43d30 │ │ │ │ msreq R9_usr, r0, lsl r2 │ │ │ │ msreq CPSR_c, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq R9_usr, r0, lsr r2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a13838 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a2a3a8 │ │ │ │ msreq R9_usr, r8, lsr #4 │ │ │ │ ldrdeq pc, [r1, -r0]! │ │ │ │ @ instruction: 0x0121d628 │ │ │ │ @@ -407403,31 +407403,31 @@ │ │ │ │ msreq R9_usr, r0, lsr #5 │ │ │ │ msreq R9_usr, r0, lsr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_usr, r0, asr #4 │ │ │ │ teqeq r9, r8, asr #6 │ │ │ │ @ instruction: 0x01a4dba0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq SP_irq, r0 @ │ │ │ │ + msreq R9_usr, r0, ror r2 │ │ │ │ msreq R9_usr, r0, asr r2 │ │ │ │ strdeq ip, [r0, #-216]! @ 0xffffff28 │ │ │ │ msreq R9_usr, r8, asr r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r9, r8, #14 │ │ │ │ @ instruction: 0x01289348 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq R9_usr, r0, ror #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r1, r0, r2, pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq pc, [r1, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ @ instruction: 0x012716a8 │ │ │ │ @ instruction: 0x01a43d58 │ │ │ │ @ instruction: 0x0121da18 │ │ │ │ @ instruction: 0x01a29840 │ │ │ │ strdeq pc, [r1, -r0]! │ │ │ │ @@ -407448,36 +407448,36 @@ │ │ │ │ lsleq r0, r8, #10 │ │ │ │ smlawbeq r1, r8, r2, pc @ │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a2a2b8 │ │ │ │ msreq SP_irq, r0, asr #6 │ │ │ │ msreq R9_usr, r8, ror #5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r0, lsr r3 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ msreq SP_irq, r8, lsl #6 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r2, #-8]! │ │ │ │ lsreq r0, r8, r7 │ │ │ │ smlawbeq r1, r8, r5, pc @ │ │ │ │ msreq SP_irq, r8, lsl r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq SP_irq, r0, lsl r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, asr #6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a29868 │ │ │ │ msreq SP_irq, r0 @ │ │ │ │ msreq SP_irq, r8, lsr r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq SP_irq, r0 @ │ │ │ │ msreq SP_irq, r8, asr r3 │ │ │ │ smlawteq r8, r8, fp, r6 │ │ │ │ msreq SP_irq, r0, ror #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq SP_irq, r0, ror r3 │ │ │ │ cmneq r0, r8, asr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -407593,31 +407593,31 @@ │ │ │ │ teqeq ip, r0, lsl #2 │ │ │ │ @ instruction: 0x01a4dcb8 │ │ │ │ msreq CPSR_c, r0, lsl r4 │ │ │ │ cmneq r5, r8, asr #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r8, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_c, r8, asr r5 │ │ │ │ + msreq R9_usr, r8, asr r6 │ │ │ │ msreq CPSR_c, r0, asr r5 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2a510 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r0, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9ce30 │ │ │ │ msreq CPSR_c, r0, lsr #10 │ │ │ │ @ instruction: 0x01a4dd08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ msreq R9_usr, r8, lsl #12 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ cmneq r2, r8, ror #1 │ │ │ │ @ instruction: 0x01a17578 │ │ │ │ smlawteq r1, r0, r7, pc @ │ │ │ │ smlawbeq r1, r0, r5, pc @ │ │ │ │ strdeq r2, [r9, -r0]! │ │ │ │ @ instruction: 0x01a82e90 │ │ │ │ ldrdeq pc, [r1, -r8]! │ │ │ │ @@ -407644,28 +407644,28 @@ │ │ │ │ @ instruction: 0x0121d248 │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ @ instruction: 0x01a83200 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r1, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4dd80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq R9_usr, r8, lsr r6 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ msreq R9_usr, r8, lsl r6 │ │ │ │ @ instruction: 0x01a777e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ strdeq sp, [r1, -r0]! │ │ │ │ smlatbeq r2, r8, r7, fp │ │ │ │ msreq R9_usr, r0, lsr #12 │ │ │ │ strdeq pc, [r1, -r8]! │ │ │ │ msreq R9_usr, r0, lsl r6 │ │ │ │ asreq r0, r0, #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq R9_usr, r8, asr r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4dda8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0124e038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -407689,29 +407689,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ msreq R9_usr, r8, lsr #13 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq pc, [r1, -r8]! │ │ │ │ + ldrdeq pc, [r1, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4de20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabteq r2, r8, r5, fp │ │ │ │ msreq CPSR_c, r0, ror #3 │ │ │ │ @ instruction: 0x01a18248 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq pc, [r1, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ msreq R9_usr, r8, ror #13 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq r3, r0, asr #5 │ │ │ │ cmneq r7, r8, lsl r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq pc, [r1, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r0, lsl #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, ror #14 │ │ │ │ msreq SP_irq, r0, lsl r7 │ │ │ │ cmneq r0, r8, lsr fp │ │ │ │ msreq SP_irq, r8, lsl r7 │ │ │ │ @@ -407849,17 +407849,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq CPSR_c, r8, lsl r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4df88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r8, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_c, r0, asr #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r8, asr #18 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_c, r0, lsr #19 │ │ │ │ msreq CPSR_c, r8 @ │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -407915,21 +407915,21 @@ │ │ │ │ msreq R9_usr, r0, lsr sl │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a18298 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq SP_irq, r0, lsr pc │ │ │ │ + msreq R9_usr, r8, asr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_usr, r0, asr sl │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_usr, r8, asr sl │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, lsr #30 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0121ef58 │ │ │ │ @ instruction: 0x01a878a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4e078 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ msreq CPSR_c, r0, asr r8 │ │ │ │ @@ -408228,16 +408228,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq sp, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a4e2a8 │ │ │ │ msreq SP_irq, r0, lsr #30 │ │ │ │ @ instruction: 0x01a99a50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9cf48 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq SP_irq, r0, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r0, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -408245,29 +408245,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq lr, [r4, r0]! │ │ │ │ ldrdeq pc, [r1, -r0]! │ │ │ │ cmneq r7, r8, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r8, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq SP_irq, r8 @ │ │ │ │ + msreq SP_irq, r8, lsr #31 │ │ │ │ teqeq fp, r0, ror #13 │ │ │ │ @ instruction: 0x01a2a560 │ │ │ │ @ instruction: 0x0121e300 │ │ │ │ cmneq r7, r8, ror #16 │ │ │ │ smlawbeq r1, r8, pc, pc @ │ │ │ │ cmneq r0, r8, lsl #2 │ │ │ │ msreq SP_irq, r0 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a10610 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq SP_irq, r0, lsr #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq SP_irq, r8, lsr #31 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r1, -r8]! │ │ │ │ msreq SP_irq, r8 @ │ │ │ │ cmneq r1, r8, lsl r3 │ │ │ │ smlawteq r1, r0, pc, pc @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -408301,37 +408301,37 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a18310 │ │ │ │ @ instruction: 0x01220000 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01220048 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smulwbeq r2, r8, r0 │ │ │ │ + qsubeq r0, r8, r2 │ │ │ │ teqeq sp, r0, lsr ip │ │ │ │ @ instruction: 0x01a4e348 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01220090 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01220068 │ │ │ │ @ instruction: 0x01231558 │ │ │ │ smlawbeq r2, r8, r0, r0 │ │ │ │ @ instruction: 0x01220110 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ smlawbeq r1, r0, lr, pc @ │ │ │ │ @ instruction: 0x01220008 │ │ │ │ ldrdeq r0, [r2, -r0]! @ │ │ │ │ @ instruction: 0x01220070 │ │ │ │ msreq SP_irq, r0 @ │ │ │ │ cmneq r1, r8, asr #5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01220098 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smulwbeq r2, r0, r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smulwbeq r2, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r2, r0, r0, r0 │ │ │ │ strheq r0, [r2, -r8]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -408341,15 +408341,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq r2, r8, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulwteq r2, r8, r0 │ │ │ │ teqpeq r6, r0, ror #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a4e398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01220e90 │ │ │ │ + @ instruction: 0x012211e0 │ │ │ │ strdeq pc, [r1, -r8]! │ │ │ │ @ instruction: 0x01a18310 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawbeq r1, r0, r9, lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01231558 │ │ │ │ @@ -409214,16 +409214,16 @@ │ │ │ │ @ instruction: 0x01288120 │ │ │ │ smlawbeq r2, r0, lr, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01220e08 │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ smlawbeq r2, r0, sp, r0 │ │ │ │ strheq r7, [r7, #-168]! @ 0xffffff58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [r2, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smulwbeq r2, r0, lr │ │ │ │ @ instruction: 0x012d86a0 │ │ │ │ smulwbeq r2, r8, lr │ │ │ │ @ instruction: 0x01221ce8 │ │ │ │ smulwteq r2, r0, sp │ │ │ │ cmneq r5, r8, asr r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -409424,16 +409424,16 @@ │ │ │ │ cmneq r0, r8, lsr #31 │ │ │ │ smlawteq r2, r8, r1, r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012211e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012211e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01221248 │ │ │ │ @ instruction: 0x01221298 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01221240 │ │ │ │ @@ -426139,17 +426139,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a6ee90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01231700 │ │ │ │ ldrdeq r1, [r3, -r0]! │ │ │ │ @ instruction: 0x01231670 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r3, r8, r7, r1 │ │ │ │ + @ instruction: 0x01231708 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01231778 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01231800 │ │ │ │ @ instruction: 0x01231710 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a68450 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -426168,18 +426168,18 @@ │ │ │ │ @ instruction: 0x01231748 │ │ │ │ @ instruction: 0x012316a0 │ │ │ │ @ instruction: 0x01a6eeb8 │ │ │ │ @ instruction: 0x01231798 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a193c8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r3, r0, r7, r1 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r3, r8, r7, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012317e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a68478 │ │ │ │ @ instruction: 0x012317b0 │ │ │ │ smlawbeq r3, r8, r9, r1 │ │ │ │ @ instruction: 0x012317a8 │ │ │ │ @@ -426199,15 +426199,15 @@ │ │ │ │ @ instruction: 0x01231760 │ │ │ │ @ instruction: 0x01a6eee0 │ │ │ │ teqeq fp, r8, ror sp │ │ │ │ @ instruction: 0x01a684a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [r3, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01231840 │ │ │ │ + msreq CPSR_fc, r0, lsr #19 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ @ instruction: 0x01a10840 │ │ │ │ smlawteq r3, r8, r8, r1 │ │ │ │ strdeq r1, [r3, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, asr r1 │ │ │ │ @ instruction: 0x01231a10 │ │ │ │ @@ -426218,18 +426218,18 @@ │ │ │ │ cmneq r2, r8, asr r2 │ │ │ │ @ instruction: 0x01231830 │ │ │ │ smultteq r1, r8, fp │ │ │ │ @ instruction: 0x01231838 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15f98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01231848 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01231858 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a439c0 │ │ │ │ @ instruction: 0x01231868 │ │ │ │ lsleq r2, r0, #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -531950,15 +531950,15 @@ │ │ │ │ qdsubeq r5, r8, sl │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01298c70 │ │ │ │ @ instruction: 0x01298c38 │ │ │ │ andle r0, r0, r1 │ │ │ │ qdsubeq r5, r8, sl │ │ │ │ - streq r2, [pc], #1536 @ 1298c58 <__bss_end__@@Base+0x43be8c> │ │ │ │ + streq r2, [pc], #1552 @ 1298c58 <__bss_end__@@Base+0x43be8c> │ │ │ │ @ instruction: 0x01298c48 │ │ │ │ smlawbeq r9, r8, ip, r8 │ │ │ │ @ instruction: 0x01a80078 │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ asreq fp, r8, #25 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ lsreq fp, r0 @ │ │ │ │ @@ -538944,86 +538944,86 @@ │ │ │ │ @ instruction: 0x01ab52a0 │ │ │ │ @ instruction: 0x0129d200 │ │ │ │ @ instruction: 0x01ab52c8 │ │ │ │ msreq LR_usr, r0, ror #29 │ │ │ │ strdeq r5, [fp, r0]! │ │ │ │ strheq r0, [r7, -r8]! │ │ │ │ @ instruction: 0x01ab5318 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r0, lsr #19 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r0, r9, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r8, r9, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r8, ror #19 │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, ror #19 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq CPSR_fc, r8, ror #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r8, lsl sl │ │ │ │ + msreq R9_fiq, r0, lsr sl │ │ │ │ @ instruction: 0x0129d160 │ │ │ │ @ instruction: 0x01ab5340 │ │ │ │ @ instruction: 0x01289f98 │ │ │ │ @ instruction: 0x01ab5368 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, lsr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ msreq R9_fiq, r8, lsr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r0, lsr sl │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, asr sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r0, lsr #21 │ │ │ │ + msreq R9_fiq, r8, ror #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, ror sl │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r0, sl, pc @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aafd28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r8, sl, pc @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x01ab1588 │ │ │ │ + msreq R9_fiq, r0, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x01ab1588 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r0, sl, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r8, sl, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539041,27 +539041,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, lsl fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab08e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, lsl fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq (UNDEF: 57), r8, lsr fp │ │ │ │ + msreq (UNDEF: 57), r0, lsr #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a159a8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + msreq (UNDEF: 57), r0, asr fp │ │ │ │ msreq (UNDEF: 57), r8, asr #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab11c8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq (UNDEF: 57), r0, asr fp │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539079,27 +539079,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, lsr #23 │ │ │ │ subeq r2, r4, #176, 10 @ 0x2c000000 │ │ │ │ @ instruction: 0x01ab2f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r9, r8, fp, pc @ │ │ │ │ + msreq (UNDEF: 57), r8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r9, r0, fp, pc @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + msreq (UNDEF: 57), r8, ror #23 │ │ │ │ ldrdeq pc, [r9, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab21b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, ror #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq (UNDEF: 57), r8, ror #23 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, lsl #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -539115,33 +539115,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, lsr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r0, ror ip │ │ │ │ + msreq CPSR_fc, r8, asr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, asr ip │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, asr ip │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - msreq CPSR_fc, r8, ror #24 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq CPSR_fc, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2078 │ │ │ │ + msreq CPSR_fc, r0, ror ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, ror ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r9, r0, ip, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq r9, r8, ip, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r8 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab03b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539153,29 +539153,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r8, ip, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + msreq CPSR_fc, r0, ror #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0278 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, lsl #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r8, lsl #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r0, lsl sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, lsr #26 │ │ │ │ + msreq CPSR_fc, r0, lsl sp │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1c68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, lsr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539187,29 +539187,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1c40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ + msreq CPSR_fc, r8, ror #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, ror sp │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r0, sp, pc @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0b38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r8, sp, pc @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fc, r8 @ │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, lsr #27 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1880 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539227,25 +539227,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r8, lsl lr │ │ │ │ + msreq R9_fiq, r0, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1308 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r0, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r8, lsr #28 │ │ │ │ + msreq R9_fiq, r8, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, lsr lr │ │ │ │ + msreq R9_fiq, r8, lsr #28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, asr #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab02a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539261,27 +539261,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r0, lr, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r9, r8, lr, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r8, lsr #29 │ │ │ │ + msreq R9_fiq, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq R9_fiq, r0, lsr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2168 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq R9_fiq, r8 @ │ │ │ │ + msreq R9_fiq, r8, lsr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq r9, r0, lr, pc @ │ │ │ │ + msreq R9_fiq, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2758 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539297,27 +539297,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq (UNDEF: 57), r0, asr #30 │ │ │ │ + msreq (UNDEF: 57), r0, lsr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, lsr pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2c58 │ │ │ │ - msreq (UNDEF: 57), r8, lsr pc │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq (UNDEF: 57), r8, asr #30 │ │ │ │ + msreq (UNDEF: 57), r8, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, asr pc │ │ │ │ + msreq (UNDEF: 57), r8, asr #30 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1da8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -539335,35 +539335,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0, lsr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r8, lsr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 57), r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq pc, [r9, -r8]! │ │ │ │ + smlawteq r9, r8, pc, pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r1, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0ea8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq pc, [r9, -r8]! │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012a0008 │ │ │ │ msreq (UNDEF: 57), r0, ror #31 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ msreq (UNDEF: 57), r8, ror #31 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r0, [fp, r0]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a0008 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0018 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0028 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -539633,32 +539633,32 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0448 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0458 │ │ │ │ @ instruction: 0x012a3e18 │ │ │ │ @ instruction: 0x01a15bb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a0490 │ │ │ │ + @ instruction: 0x012a0460 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0468 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x012a0478 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq sl, r0, r4, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2d98 │ │ │ │ - smlawbeq sl, r0, r4, r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - smlawbeq sl, r8, r4, r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq sl, r8, r4, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012a0490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulwbeq sl, r8, r4 │ │ │ │ - ldrbeq r8, [ip], #736 @ 0x2e0 │ │ │ │ + ldrbeq r8, [ip], #752 @ 0x2f0 │ │ │ │ @ instruction: 0x01ab2f28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a04b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a04b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawteq sl, r0, r4, r0 │ │ │ │ @@ -539671,25 +539671,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulwteq sl, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulwteq sl, r8, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [sl, -r0]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012a0528 │ │ │ │ @ instruction: 0x012a0510 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0129d810 │ │ │ │ @ instruction: 0x01a74868 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aaff08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a0528 │ │ │ │ + @ instruction: 0x012a0518 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012a0520 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0530 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012a0540 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -541034,15 +541034,15 @@ │ │ │ │ smlawteq sl, r8, sl, r1 │ │ │ │ @ instruction: 0x012a1998 │ │ │ │ cmneq r8, r8, lsr #6 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a242a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15f98 │ │ │ │ - streq r2, [pc], #1552 @ 12a1a48 <__bss_end__@@Base+0x444c7c> │ │ │ │ + streq r2, [pc], #1568 @ 12a1a48 <__bss_end__@@Base+0x444c7c> │ │ │ │ @ instruction: 0x012a1a10 │ │ │ │ @ instruction: 0x012a1a58 │ │ │ │ @ instruction: 0x01a80078 │ │ │ │ @ instruction: 0x012a3d18 │ │ │ │ @ instruction: 0x01a15fc0 │ │ │ │ @ instruction: 0x012a19b0 │ │ │ │ cmneq sl, r8, asr r6 │ │ │ │ @@ -541399,15 +541399,15 @@ │ │ │ │ @ instruction: 0x012a1fe0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a88110 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a2bb0 │ │ │ │ + @ instruction: 0x012a2c28 │ │ │ │ @ instruction: 0x012a2000 │ │ │ │ @ instruction: 0x01a40c20 │ │ │ │ @ instruction: 0x012a2018 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a0330 │ │ │ │ @ instruction: 0x01a21258 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -542100,15 +542100,15 @@ │ │ │ │ @ instruction: 0x01a4a568 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ cmneq fp, r8, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x012a2bb0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x01a42f70 │ │ │ │ @ instruction: 0x012a2b00 │ │ │ │ lsleq r2, r0, #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [sl, -r0]! │ │ │ │ @@ -542150,16 +542150,16 @@ │ │ │ │ @ instruction: 0x012a2b78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4a5e0 │ │ │ │ @ instruction: 0x012a2b70 │ │ │ │ @ instruction: 0x012a2b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a2c28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012a2be8 │ │ │ │ smlatteq r3, r0, r6, ip │ │ │ │ andle r0, r0, r9 │ │ │ │ @ instruction: 0x01a42f70 │ │ │ │ ldrdeq r2, [sl, -r0]! │ │ │ │ lsleq r2, r0, #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -542791,15 +542791,15 @@ │ │ │ │ @ instruction: 0x012a35a0 │ │ │ │ @ instruction: 0x012a3620 │ │ │ │ @ instruction: 0x012a3528 │ │ │ │ cmneq r4, r8, lsl #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a16420 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a4258 │ │ │ │ + @ instruction: 0x012a3740 │ │ │ │ @ instruction: 0x01264568 │ │ │ │ cmneq sl, r8, lsr pc │ │ │ │ smlawteq sl, r8, r5, r3 │ │ │ │ cmneq r7, r8, ror #12 │ │ │ │ ldrdeq r3, [sl, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -542890,22 +542890,22 @@ │ │ │ │ @ instruction: 0x01a7f1c8 │ │ │ │ @ instruction: 0x012a3720 │ │ │ │ smlawteq sl, r0, r6, r3 │ │ │ │ @ instruction: 0x012a3728 │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - @ instruction: 0x012a3758 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012a3938 │ │ │ │ @ instruction: 0x01261e40 │ │ │ │ @ instruction: 0x01a73530 │ │ │ │ smlawteq sl, r0, r7, r3 │ │ │ │ @ instruction: 0x012a3748 │ │ │ │ - @ instruction: 0x012a3938 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a3800 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r3, [sl, -r8]! │ │ │ │ @ instruction: 0x012a3778 │ │ │ │ asreq pc, r8, #12 @ │ │ │ │ @ instruction: 0x012a3768 │ │ │ │ @@ -543016,16 +543016,16 @@ │ │ │ │ @ instruction: 0x012a38e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq sl, [r8, -r0]! │ │ │ │ @ instruction: 0x012a3930 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012a4258 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a3968 │ │ │ │ teqeq r3, r0, lsr #13 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @@ -549341,15 +549341,15 @@ │ │ │ │ @ instruction: 0x012a5860 │ │ │ │ cmneq r9, r8, lsl r2 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ lsleq ip, r0, #17 │ │ │ │ @ instruction: 0x012a9c60 │ │ │ │ strdeq r9, [sl, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012ac108 │ │ │ │ + @ instruction: 0x012ad250 │ │ │ │ strdeq ip, [sl, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [r8, -r8]! @ │ │ │ │ strdeq r3, [r2, r8]! │ │ │ │ @ instruction: 0x012a9c70 │ │ │ │ @ instruction: 0x012a9c18 │ │ │ │ smlawbeq sl, r0, ip, r9 │ │ │ │ @@ -551708,16 +551708,16 @@ │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012ad218 │ │ │ │ + @ instruction: 0x012aceb8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012ac128 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x01287d90 │ │ │ │ @ instruction: 0x01a4a978 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012ac118 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -552584,16 +552584,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012aceb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + @ instruction: 0x012ad218 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq sp, [sl, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012acf08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq ip, [sl, -r8]! │ │ │ │ ldrdeq sl, [r2, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x012acf00 │ │ │ │ @@ -552800,16 +552800,16 @@ │ │ │ │ @ instruction: 0x012ad1b8 │ │ │ │ @ instruction: 0x012ad208 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012ad250 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012ad228 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012ad238 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -554575,21 +554575,21 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15598 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r8, #28 │ │ │ │ subseq r0, r9, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0x01ab20c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012aede0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012aede8 │ │ │ │ + ldrdeq lr, [sl, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq lr, [sl, -r0]! │ │ │ │ + @ instruction: 0x012aede8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012aee00 │ │ │ │ subeq ip, r7, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0x01ab2640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012aee08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -554979,33 +554979,33 @@ │ │ │ │ msreq CPSR_fx, r8, lsl r4 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fx, r0, lsr #8 │ │ │ │ msreq CPSR_fx, r8, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fx, r8, ror #8 │ │ │ │ + msreq CPSR_fx, r8, asr r4 │ │ │ │ msreq (UNDEF: 58), r8, asr r3 │ │ │ │ msreq SPSR_und, r8, lsr #31 │ │ │ │ @ instruction: 0x01298a98 │ │ │ │ @ instruction: 0x01a9a130 │ │ │ │ addle r3, r9, ip, ror r5 │ │ │ │ @ instruction: 0x01a1c258 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq CPSR_fx, r8, lsr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab08b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fx, r0, ror #8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fx, r0, ror r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq CPSR_fx, r8, ror r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq sl, r8, r4, pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab23c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -555643,15 +555643,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a45a68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq R10_fiq, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq sl, r0, lr, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012b24b0 │ │ │ │ + ldrdeq pc, [sl, -r8]! │ │ │ │ strdeq r8, [r8, -r8]! @ │ │ │ │ @ instruction: 0x01a4ab08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq sl, r8, lr, pc @ │ │ │ │ msreq R10_fiq, r0, lsr #29 │ │ │ │ @ instruction: 0x01a2aa38 │ │ │ │ strdeq pc, [sl, -r0]! │ │ │ │ @@ -555664,16 +555664,16 @@ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ smlawteq sl, r8, lr, pc @ │ │ │ │ msreq (UNDEF: 58), r8, lsr #30 │ │ │ │ msreq R10_fiq, r8, asr #28 │ │ │ │ cmneq r7, r8, lsr r0 │ │ │ │ subeq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0x01ab13a8 │ │ │ │ - msreq (UNDEF: 58), r8, asr #30 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012b2e70 │ │ │ │ msreq (UNDEF: 58), r0, lsl #30 │ │ │ │ strdeq pc, [sl, -r8]! │ │ │ │ strdeq pc, [sl, -r0]! │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ strdeq pc, [sl, -r8]! │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -555692,16 +555692,16 @@ │ │ │ │ msreq (UNDEF: 58), r0, lsr #30 │ │ │ │ teqeq r0, r0, asr #27 │ │ │ │ ldrdeq fp, [r8, r8]! │ │ │ │ msreq (UNDEF: 58), r0, asr #30 │ │ │ │ @ instruction: 0x01a2aa38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a45a90 │ │ │ │ + @ instruction: 0x012b24b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ msreq (UNDEF: 58), r8, asr pc │ │ │ │ @ instruction: 0x01288120 │ │ │ │ msreq (UNDEF: 58), r0, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq R10_fiq, r8, ror #29 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ msreq CPSR_fx, r8, lsr sp │ │ │ │ @@ -558086,16 +558086,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012b2490 │ │ │ │ msreq (UNDEF: 105), r8, ror #20 │ │ │ │ @ instruction: 0x012b2498 │ │ │ │ smlawbeq fp, r0, r4, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012b26a8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012b2658 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq fp, r8, r4, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r2, [fp, -r8]! │ │ │ │ @@ -558212,16 +558212,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012b26a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012b2e70 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012b26b8 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ smlawteq fp, r0, r6, r2 │ │ │ │ ldrdeq r2, [fp, -r8]! │ │ │ │ @ instruction: 0x012b2628 │ │ │ │ strheq r9, [r7, #-40]! @ 0xffffffd8 │ │ │ │ ldrdeq r2, [fp, -r0]! │ │ │ │ @@ -564773,15 +564773,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, lsr #30 │ │ │ │ @ instruction: 0x012b8d20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012b8f50 │ │ │ │ + @ instruction: 0x012b8f48 │ │ │ │ @ instruction: 0x012b8d38 │ │ │ │ @ instruction: 0x01a80078 │ │ │ │ @ instruction: 0x012b8d08 │ │ │ │ msreq (UNDEF: 104), r8, ror #12 │ │ │ │ @ instruction: 0x012b8d48 │ │ │ │ cmneq r3, r8, rrx │ │ │ │ smlawbeq fp, r8, sp, r8 │ │ │ │ @@ -564908,18 +564908,18 @@ │ │ │ │ @ instruction: 0x012b8d40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a1caa0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012b8f00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r0, [fp, r0]! @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq fp, r8, pc, r8 @ │ │ │ │ + @ instruction: 0x012b8f50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012b9490 │ │ │ │ @ instruction: 0x012b8f60 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x012b8f68 │ │ │ │ @ instruction: 0x012bc260 │ │ │ │ @ instruction: 0x012b8ee8 │ │ │ │ cmneq r1, r8, asr r7 │ │ │ │ @ instruction: 0x012b8518 │ │ │ │ @@ -564940,24 +564940,24 @@ │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012b9018 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ smlawteq fp, r0, pc, r8 @ │ │ │ │ cmneq r4, r8, lsl sl │ │ │ │ strdeq r8, [fp, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012b8fe0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [fp, -r8]! @ │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x012b8538 │ │ │ │ @ instruction: 0x01a22180 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012b8fe8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012b9490 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4a2e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a75e70 │ │ │ │ strdeq r8, [fp, -r8]! @ │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012b9010 │ │ │ │ @@ -571211,15 +571211,15 @@ │ │ │ │ @ instruction: 0x01033398 │ │ │ │ @ instruction: 0x01a87238 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a109a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012c0d10 │ │ │ │ + @ instruction: 0x012c02b0 │ │ │ │ ldrdeq pc, [fp, -r0]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ msreq R11_fiq, r0, lsr #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq CPSR_fxc, r8, ror #3 │ │ │ │ @@ -572294,16 +572294,16 @@ │ │ │ │ cmneq sl, r8, lsl r0 │ │ │ │ smulwbeq ip, r0, r2 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r4, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012c0d10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a75718 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a34150 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -574117,29 +574117,29 @@ │ │ │ │ @ instruction: 0x012c1f18 │ │ │ │ @ instruction: 0x01a13680 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a11768 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r1, [ip, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012c1f60 │ │ │ │ + @ instruction: 0x012c27e0 │ │ │ │ @ instruction: 0x012c1f50 │ │ │ │ cmneq sl, r8, asr #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #7 │ │ │ │ @ instruction: 0x012c1f48 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ @ instruction: 0x01272a68 │ │ │ │ @ instruction: 0x012c1eb8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, ror #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq r1, [ip, -r0]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c1f90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c1f78 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r5, [r0, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -574166,23 +574166,23 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012c1fe0 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq ip, [r0, r0]! │ │ │ │ teqeq r5, r8 @ │ │ │ │ ldrdeq r5, [r7, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012c27e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c2000 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012ca438 │ │ │ │ cmneq fp, r8, lsr #28 │ │ │ │ - ldrbeq fp, [ip], #352 @ 0x160 │ │ │ │ + ldrbeq fp, [ip], #368 @ 0x170 │ │ │ │ @ instruction: 0x01ab0d40 │ │ │ │ @ instruction: 0x012c2020 │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ cmneq fp, r8, lsr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c2040 │ │ │ │ lsleq r5, r8, #10 │ │ │ │ @@ -581123,15 +581123,15 @@ │ │ │ │ @ instruction: 0x012c8c90 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ swpeq r8, r8, [r4] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012cb038 │ │ │ │ + strdeq r8, [ip, -r0]! │ │ │ │ @ instruction: 0x012c8cb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawteq ip, r0, ip, r8 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ smlawteq ip, r8, ip, r8 │ │ │ │ @@ -581334,16 +581334,16 @@ │ │ │ │ @ instruction: 0x01a75c68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ @ instruction: 0x01a768e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c8fe0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq ip, r8, r8, r9 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq ip, r8, fp, r9 │ │ │ │ strheq r7, [sl, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a4b080 │ │ │ │ @ instruction: 0x012c9010 │ │ │ │ @ instruction: 0x0128a7a0 │ │ │ │ @ instruction: 0x012c9018 │ │ │ │ @@ -581884,16 +581884,16 @@ │ │ │ │ andle r0, r0, r4 │ │ │ │ @ instruction: 0x012c9878 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012c9548 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012c9c78 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r2, [fp, r0]! │ │ │ │ @ instruction: 0x0127ac78 │ │ │ │ @ instruction: 0x01a75d08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a99b68 │ │ │ │ @ instruction: 0x012c9b70 │ │ │ │ @@ -582136,16 +582136,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012c9c68 │ │ │ │ strdeq r7, [r4, #-72]! @ 0xffffffb8 │ │ │ │ @ instruction: 0x012c9c70 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4b170 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012c9ce0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq ip, r8, ip, r9 │ │ │ │ strdeq r4, [sl, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x012c9ca0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq ip, r0, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -582162,16 +582162,16 @@ │ │ │ │ andle r0, r0, r7 │ │ │ │ ldrdeq r9, [ip, -r0]! │ │ │ │ smlawteq r9, r8, r3, r2 │ │ │ │ ldrdeq r9, [ip, -r8]! │ │ │ │ @ instruction: 0x012c9d48 │ │ │ │ @ instruction: 0x012c9c60 │ │ │ │ ldrdeq r7, [r4, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012cb020 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r9, [ip, -r8]! │ │ │ │ ldrdeq ip, [r1, #-8]! │ │ │ │ @ instruction: 0x012c9d00 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -583394,38 +583394,38 @@ │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012cb000 │ │ │ │ @ instruction: 0x012cb018 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012cb3e0 │ │ │ │ @ instruction: 0x012cb030 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012cb078 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012cb070 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a88db8 │ │ │ │ qsubeq fp, r8, ip │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0, lsl r7 │ │ │ │ @ instruction: 0x01a3fe60 │ │ │ │ @ instruction: 0x012cb098 │ │ │ │ @ instruction: 0x012cb060 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012cb108 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq ip, r8, r0, fp │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a3fe38 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ smlawteq ip, r8, r0, fp │ │ │ │ @@ -583452,17 +583452,17 @@ │ │ │ │ @ instruction: 0x01ab1380 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ @ instruction: 0x012cb128 │ │ │ │ strdeq fp, [ip, -r0]! │ │ │ │ @ instruction: 0x012cd148 │ │ │ │ @ instruction: 0x01a2c4a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012cb168 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a80280 │ │ │ │ @ instruction: 0x012c1bb8 │ │ │ │ @ instruction: 0x01a95e78 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ strdeq pc, [r3, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012cb120 │ │ │ │ @@ -583476,18 +583476,18 @@ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012cb160 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012cb170 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012cb3a8 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288500 │ │ │ │ @ instruction: 0x01a2c4c8 │ │ │ │ @ instruction: 0x012cb1a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012b3220 │ │ │ │ @ instruction: 0x01a88e58 │ │ │ │ @ instruction: 0x012cb198 │ │ │ │ @@ -583620,16 +583620,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012aa378 │ │ │ │ lsreq r8, r0 @ │ │ │ │ smlawteq ip, r8, r3, fp │ │ │ │ @ instruction: 0x012cb390 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012cb3e0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a99be0 │ │ │ │ smulwteq sp, r8, r3 │ │ │ │ ldrdeq r1, [fp, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ @ instruction: 0x01a75970 │ │ │ │ @ instruction: 0x012cb408 │ │ │ │ @@ -591633,15 +591633,15 @@ │ │ │ │ @ instruction: 0x012d3048 │ │ │ │ @ instruction: 0x0161d898 │ │ │ │ smlawbeq sp, r8, pc, r2 @ │ │ │ │ strheq r3, [sp, -r0]! │ │ │ │ @ instruction: 0x012d3070 │ │ │ │ strheq lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012d4bb8 │ │ │ │ + @ instruction: 0x012d3d20 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ @ instruction: 0x012d3110 │ │ │ │ @ instruction: 0x012d30e0 │ │ │ │ strdeq r3, [sp, -r8]! │ │ │ │ smlatbeq r3, r8, r7, r1 │ │ │ │ cmneq r9, r8, asr #3 │ │ │ │ @@ -592418,16 +592418,16 @@ │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x012d3d18 │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012d3018 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012d4b38 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012d3d68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq r2, [fp, #-56]! @ 0xffffffc8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x012d3d48 │ │ │ │ @@ -593320,24 +593320,24 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012d3270 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012d4b58 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012d4b48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012d4bb8 │ │ │ │ @ instruction: 0x012d4b70 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a24070 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawbeq sp, r0, fp, r4 │ │ │ │ @@ -594221,15 +594221,15 @@ │ │ │ │ @ instruction: 0x012d5938 │ │ │ │ @ instruction: 0x012d5998 │ │ │ │ smlawteq sp, r0, r8, r5 │ │ │ │ strdeq r9, [r4, #-8]! │ │ │ │ @ instruction: 0x012d3270 │ │ │ │ andle r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012d6250 │ │ │ │ + @ instruction: 0x012dc420 │ │ │ │ @ instruction: 0x012d5958 │ │ │ │ strdeq sl, [r7, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x012d5960 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a80708 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -594798,16 +594798,16 @@ │ │ │ │ @ instruction: 0x01a89d08 │ │ │ │ @ instruction: 0x012d6240 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012d6520 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, ror #15 │ │ │ │ ldrdeq fp, [r4, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ @ instruction: 0x012d6278 │ │ │ │ @@ -594978,16 +594978,16 @@ │ │ │ │ ldrdeq r4, [sl, -r8]! │ │ │ │ @ instruction: 0x012d6490 │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ @ instruction: 0x012d6390 │ │ │ │ strdeq r6, [sp, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a96058 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012d9628 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r6, [r7, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a89e20 │ │ │ │ @ instruction: 0x012d6548 │ │ │ │ @@ -598116,16 +598116,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a80a78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, lsr #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012dc410 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012d9550 │ │ │ │ cmneq sl, r8, ror r2 │ │ │ │ @ instruction: 0x012d87a8 │ │ │ │ cmneq r9, r8, lsr #9 │ │ │ │ @ instruction: 0x012d9808 │ │ │ │ cmneq r8, r8, asr pc │ │ │ │ @ instruction: 0x012d9650 │ │ │ │ @@ -601054,18 +601054,18 @@ │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ @ instruction: 0x012dc400 │ │ │ │ cmneq r8, r8, lsl #7 │ │ │ │ @ instruction: 0x012dc408 │ │ │ │ cmneq r8, r8, lsr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012dc418 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012dc420 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012dc478 │ │ │ │ teqeq pc, r8, asr #2 │ │ │ │ cmneq fp, r8, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ smlawbeq sp, r8, r2, fp │ │ │ │ @@ -601103,17 +601103,17 @@ │ │ │ │ teqeq r5, r0, lsl #18 │ │ │ │ @ instruction: 0x01a4bc38 │ │ │ │ @ instruction: 0x012dc530 │ │ │ │ @ instruction: 0x012dc4b8 │ │ │ │ @ instruction: 0x012dc508 │ │ │ │ @ instruction: 0x0128ceb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012dc550 │ │ │ │ + ldrdeq ip, [sp, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012dc520 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012dc538 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq ip, [sp, -r0]! │ │ │ │ @ instruction: 0x0128a7a0 │ │ │ │ strdeq ip, [sp, -r8]! │ │ │ │ smlawbeq r9, r8, r2, ip │ │ │ │ smlawbeq sp, r0, r4, ip │ │ │ │ @@ -601122,18 +601122,18 @@ │ │ │ │ @ instruction: 0x012dc4e8 │ │ │ │ @ instruction: 0x012dc510 │ │ │ │ @ instruction: 0x012dc650 │ │ │ │ @ instruction: 0x012dc2e0 │ │ │ │ ldrdeq sp, [r8, #-120]! @ 0xffffff88 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012dc528 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012dc550 │ │ │ │ @ instruction: 0x012dc568 │ │ │ │ @ instruction: 0x012dc518 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012dc5e8 │ │ │ │ @@ -603161,15 +603161,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq lr, [sp, -r8]! │ │ │ │ smlawbeq sp, r0, r4, lr │ │ │ │ cmneq fp, r8, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq sp, r8, r5, lr │ │ │ │ + msreq CPSR_fsc, r0, asr #26 │ │ │ │ smlawbeq r4, r8, sp, r6 │ │ │ │ @ instruction: 0x01a76b90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsr #14 │ │ │ │ @ instruction: 0x012d3a78 │ │ │ │ @@ -603196,16 +603196,16 @@ │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012de528 │ │ │ │ cmneq sl, r8, lsr #31 │ │ │ │ @ instruction: 0x012de570 │ │ │ │ qdsubeq fp, r8, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq lr, [fp, #-248]! @ 0xffffff08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq sp, r8, fp, lr │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012de598 │ │ │ │ cmneq r7, r8, lsl #1 │ │ │ │ @ instruction: 0x012de5a0 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a76b90 │ │ │ │ @ instruction: 0x01267490 │ │ │ │ @@ -603596,16 +603596,16 @@ │ │ │ │ @ instruction: 0x012deba0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a735a8 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a80c08 │ │ │ │ @ instruction: 0x012dec00 │ │ │ │ @ instruction: 0x012debb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fsc, r0, asr #26 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a2d238 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq lr, [sp, -r0]! │ │ │ │ smlawbeq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a761e0 │ │ │ │ @ instruction: 0x012dec20 │ │ │ │ @@ -605295,15 +605295,15 @@ │ │ │ │ @ instruction: 0x012e0640 │ │ │ │ @ instruction: 0x012deb48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0129c190 │ │ │ │ cmneq fp, r8, ror #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e0c40 │ │ │ │ + @ instruction: 0x012e0750 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012e0698 │ │ │ │ @ instruction: 0x012e0658 │ │ │ │ @ instruction: 0x012e0720 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq lr, r8, r6, r0 │ │ │ │ @@ -605358,18 +605358,18 @@ │ │ │ │ cmneq r8, r8, ror sl │ │ │ │ @ instruction: 0x012e0740 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e0758 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e0a70 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012e0768 │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ smlawbeq lr, r8, r7, r0 │ │ │ │ smulwteq lr, r0, r7 │ │ │ │ @ instruction: 0x012e0778 │ │ │ │ asreq r0, r0, #28 │ │ │ │ smlawbeq lr, r0, r7, r0 │ │ │ │ @@ -605558,16 +605558,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012e0b08 │ │ │ │ strdeq r6, [r8, #-168]! @ 0xffffff58 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a76e60 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012e0c40 │ │ │ │ smulwbeq lr, r0, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ smulwteq lr, r8, sl │ │ │ │ smlawbeq lr, r0, sl, r0 │ │ │ │ @ instruction: 0x012e0a98 │ │ │ │ @@ -606059,22 +606059,22 @@ │ │ │ │ @ instruction: 0x012e11b0 │ │ │ │ strdeq pc, [r1, #-40]! @ 0xffffffd8 │ │ │ │ @ instruction: 0x012e0fb8 │ │ │ │ @ instruction: 0x012e1218 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0x01a76eb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e1258 │ │ │ │ + @ instruction: 0x012e16a0 │ │ │ │ @ instruction: 0x012e1250 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ @ instruction: 0x012e1200 │ │ │ │ cmneq sl, r8, lsl #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq lr, r8, r4, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ roreq r1, r0, r0 │ │ │ │ strdeq r1, [lr, -r0]! │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x0127b168 │ │ │ │ ldrdeq r6, [r7, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -606220,16 +606220,16 @@ │ │ │ │ @ instruction: 0x01a79278 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e14b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [fp, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e16a0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012e1608 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e1510 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a941e0 │ │ │ │ @ instruction: 0x012e14e0 │ │ │ │ @@ -609399,15 +609399,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a774c8 │ │ │ │ smlawteq lr, r8, r6, r4 │ │ │ │ @ instruction: 0x012e4660 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e52b0 │ │ │ │ + @ instruction: 0x012e4a70 │ │ │ │ @ instruction: 0x012e4a00 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ @ instruction: 0x012e4700 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012da408 │ │ │ │ @ instruction: 0x01a1c258 │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ @@ -609654,16 +609654,16 @@ │ │ │ │ @ instruction: 0x012e4a10 │ │ │ │ @ instruction: 0x012e4a60 │ │ │ │ msreq SPSR_c, r8, asr r9 │ │ │ │ @ instruction: 0x012e4a68 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a24c78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e4ae8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e4a90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq lr, r8, sl, r4 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a970e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -609684,16 +609684,16 @@ │ │ │ │ @ instruction: 0x01298800 │ │ │ │ @ instruction: 0x012e4a58 │ │ │ │ msreq SPSR_c, r8, asr #18 │ │ │ │ @ instruction: 0x012e4878 │ │ │ │ smlawteq lr, r0, sl, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4c070 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e4ea0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012e4d00 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [lr, -r8]! │ │ │ │ @ instruction: 0x012aab38 │ │ │ │ @@ -609922,16 +609922,16 @@ │ │ │ │ strdeq r0, [r7, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012e4f00 │ │ │ │ @ instruction: 0x012e4e90 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012e52b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r4, [lr, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq lr, r8, lr, r4 │ │ │ │ @@ -610367,15 +610367,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e5590 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r5, [lr, -r8]! │ │ │ │ @ instruction: 0x01a772e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e5b60 │ │ │ │ + @ instruction: 0x012e5b68 │ │ │ │ @ instruction: 0x012e55a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012e55b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -610738,16 +610738,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawbeq lr, r0, sl, r4 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ @ instruction: 0x012e5b58 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a24d68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012e5b68 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012e6030 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a8a988 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ asreq fp, r8, r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -613853,15 +613853,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, lr │ │ │ │ @ instruction: 0x012e8c00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012f1c38 │ │ │ │ + @ instruction: 0x012e8de8 │ │ │ │ smlawteq lr, r8, ip, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawteq lr, r0, ip, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012db630 │ │ │ │ @ instruction: 0x01a7ef98 │ │ │ │ @ instruction: 0x012e8c30 │ │ │ │ @@ -613972,16 +613972,16 @@ │ │ │ │ strdeq lr, [sl, #-72]! @ 0xffffffb8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012c2c90 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012ec540 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e8e18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e8e00 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ @ instruction: 0x012e8e08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e8d90 │ │ │ │ @@ -617514,16 +617514,16 @@ │ │ │ │ tstpeq r4, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012ec098 │ │ │ │ cmneq r9, r8, lsr r9 │ │ │ │ @ instruction: 0x012f7fb8 │ │ │ │ cmneq fp, r8, lsl #23 │ │ │ │ @ instruction: 0x012eaaa0 │ │ │ │ cmneq fp, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012ece60 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x010352b8 │ │ │ │ @ instruction: 0x012ec558 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012ec568 │ │ │ │ @@ -617590,15 +617590,15 @@ │ │ │ │ cmneq r8, r8, lsl #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a6f340 │ │ │ │ @ instruction: 0x012ec718 │ │ │ │ cmneq r8, r8, ror #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrteq r0, [lr], #2080 @ 0x820 │ │ │ │ + ldrteq r0, [lr], #2096 @ 0x830 │ │ │ │ @ instruction: 0x01aafd50 │ │ │ │ @ instruction: 0x012ec7b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq lr, r8, r6, ip │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ strdeq ip, [lr, -r0]! │ │ │ │ @ instruction: 0x01a1dea0 │ │ │ │ @@ -618098,16 +618098,16 @@ │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012ece40 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34510 │ │ │ │ @ instruction: 0x012ecea8 │ │ │ │ @ instruction: 0x012ece50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012f1c18 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r0 @ │ │ │ │ @ instruction: 0x012e0410 │ │ │ │ @ instruction: 0x01a96508 │ │ │ │ smlawbeq lr, r0, lr, ip │ │ │ │ @ instruction: 0x01682398 │ │ │ │ @ instruction: 0x012eceb0 │ │ │ │ @@ -623072,24 +623072,24 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a151b0 │ │ │ │ @ instruction: 0x012f1c48 │ │ │ │ @ instruction: 0x012f1c08 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012f1c60 │ │ │ │ @ instruction: 0x012f1c28 │ │ │ │ cmneq r7, r8, ror #24 │ │ │ │ @ instruction: 0x012f1c30 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a81040 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012f1c60 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq sl, r0, r0, fp │ │ │ │ @ instruction: 0x01a3fc08 │ │ │ │ @ instruction: 0x012f1c90 │ │ │ │ @ instruction: 0x012f1c40 │ │ │ │ @ instruction: 0x012f1c58 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ smlawteq pc, r8, fp, r1 @ │ │ │ │ @@ -623178,15 +623178,15 @@ │ │ │ │ smlabteq r1, r0, r0, sl │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a79318 │ │ │ │ strdeq r1, [pc, -r0]! │ │ │ │ @ instruction: 0x012f1da8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrbeq r2, [r8], #1528 @ 0x5f8 │ │ │ │ + ldrbeq r2, [r8], #1544 @ 0x608 │ │ │ │ @ instruction: 0x01ab1d30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012f1e00 │ │ │ │ strdeq r1, [pc, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ lsreq lr, r8, #13 │ │ │ │ @@ -629447,15 +629447,15 @@ │ │ │ │ @ instruction: 0x012ee7b0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatteq r3, r0, r8, sp │ │ │ │ @ instruction: 0x012f7fa0 │ │ │ │ @ instruction: 0x01a83228 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + @ instruction: 0x012f8198 │ │ │ │ teqeq r0, r8, lsl #30 │ │ │ │ cmneq fp, r8, lsr #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatteq r2, r0, ip, sp │ │ │ │ smlawteq pc, r8, pc, r7 @ │ │ │ │ @@ -629568,16 +629568,16 @@ │ │ │ │ @ instruction: 0x01aa6868 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq pc, r8, r1, r8 @ │ │ │ │ - @ instruction: 0x012fdfe8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012fe368 │ │ │ │ @ instruction: 0x012f81e8 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x012f81b0 │ │ │ │ smlawbeq sl, r8, lr, r6 │ │ │ │ @ instruction: 0x012f81b8 │ │ │ │ @ instruction: 0x012f8320 │ │ │ │ @ instruction: 0x012f80a8 │ │ │ │ @@ -635604,16 +635604,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a783c8 │ │ │ │ @ instruction: 0x012fdfe0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - @ instruction: 0x012fe368 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012fe000 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012fe5a0 │ │ │ │ @@ -635828,16 +635828,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a78418 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsr #30 │ │ │ │ cmneq fp, r8, lsl #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ @ instruction: 0x012fe530 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq pc, r0, r3, lr @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawbeq sp, r0, r2, r0 │ │ │ │ @@ -640029,15 +640029,15 @@ │ │ │ │ teqeq r0, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r0, r8, lsl #11 │ │ │ │ + teqeq r0, r0, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1948 │ │ │ │ @ instruction: 0x012fcb18 │ │ │ │ strdeq r4, [fp, #-184]! @ 0xffffff48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a99a50 │ │ │ │ teqeq r0, r0, lsr #10 │ │ │ │ @@ -640060,16 +640060,16 @@ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andhi r0, r0, r0 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0x01a8c210 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r0, r0, asr r0 │ │ │ │ + teqeq r0, r0, asr r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r0, r0, lsr #11 │ │ │ │ @ instruction: 0x01a86ce8 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0x01a78698 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @@ -640111,15 +640111,15 @@ │ │ │ │ @ instruction: 0x012e93e0 │ │ │ │ @ instruction: 0x01a25d08 │ │ │ │ teqeq r0, r8, asr #12 │ │ │ │ cmneq r8, r8, lsl #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r0, r0, asr #1 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r0, r0, ror #12 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ teqeq r0, r8, ror #12 │ │ │ │ teqeq r0, r0, ror #16 │ │ │ │ teqeq r0, r0, ror #11 │ │ │ │ msreq (UNDEF: 120), r8, ror #22 │ │ │ │ teqeq r0, r8, ror r8 │ │ │ │ @@ -643850,15 +643850,15 @@ │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq r0, r0, lsr #1 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq r0, r8, lsr #1 │ │ │ │ tsteq r3, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - teqeq r0, r0, asr #32 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, ror #14 │ │ │ │ teqeq r1, r0, lsl #11 │ │ │ │ @ instruction: 0x01a9f680 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a78828 │ │ │ │ @@ -647914,16 +647914,16 @@ │ │ │ │ msreq (UNDEF: 100), r8, ror #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r0, r0, asr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a297c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r0, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0638 │ │ │ │ teqeq r0, r8, rrx │ │ │ │ @@ -652753,27 +652753,27 @@ │ │ │ │ teqeq r0, r8, asr #23 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ moveq r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aafb70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r0, r0, lsl #24 │ │ │ │ + teqpeq r0, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r0, r8, lsl #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r0, r0, asr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r0, r0, lsr #24 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqeq r0, r0, lsl ip │ │ │ │ @ instruction: 0x01288090 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ - teqpeq r0, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r0, r8, lsl #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r0, r8, lsl ip │ │ │ │ teqeq r0, r8, lsr sp │ │ │ │ teqeq r0, r8 @ │ │ │ │ cmneq r7, r8, ror #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r0, r0, lsr ip │ │ │ │ @@ -653294,16 +653294,16 @@ │ │ │ │ @ instruction: 0x01a79610 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9b198 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq r0, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ teqeq r0, r8, lsr #26 │ │ │ │ andle r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq r0, r0, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqpeq r0, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ teqpeq r0, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ cmneq r9, r8, ror r5 │ │ │ │ teqpeq r0, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ @@ -653314,16 +653314,16 @@ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqpeq r0, r0 @ @ p-variant is OBSOLETE │ │ │ │ lsreq r1, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9b198 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqpeq r0, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r2, [r2, #-184]! @ 0xffffff48 │ │ │ │ teqpeq r0, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ @@ -658711,17 +658711,17 @@ │ │ │ │ teqeq r1, r8, lsl r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tstpeq r4, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, ror r9 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl #18 │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ cmneq sl, r8, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -658743,15 +658743,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a3db0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsr sl │ │ │ │ teqeq r1, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, asr #16 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, lsl #19 │ │ │ │ @ instruction: 0x01a80078 │ │ │ │ teqeq r1, r0, asr r9 │ │ │ │ @ instruction: 0x0168a798 │ │ │ │ strdeq sl, [r9, -r0]! │ │ │ │ teqeq r1, r0, ror r7 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @@ -658902,26 +658902,26 @@ │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ teqpeq r1, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a7c130 │ │ │ │ teqeq r1, r0, ror fp │ │ │ │ strheq r4, [sl, #-120]! @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r8, lsl ip │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r8, lsl #24 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ teqeq r1, r0, lsl ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ strdeq r2, [r3, #-104]! @ 0xffffff98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r8, lsr r7 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x012d0150 │ │ │ │ cmneq fp, r8, lsr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r3, -r0] │ │ │ │ teqeq r1, r0, lsr ip │ │ │ │ @@ -659624,16 +659624,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl r7 │ │ │ │ strheq r8, [sl, #-152]! @ 0xffffff68 │ │ │ │ teqeq r1, r0, lsr #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r1, r8, lsr #14 │ │ │ │ ldrdeq sp, [r3, -r0] │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r1, r0, asr #16 │ │ │ │ teqeq r1, r8, asr #14 │ │ │ │ @ instruction: 0x01a7acb8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r8, asr r7 │ │ │ │ teqeq r4, r0, asr #16 │ │ │ │ teqeq r1, r0, ror #14 │ │ │ │ @@ -659928,15 +659928,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrbeq r1, [r8], #2792 @ 0xae8 │ │ │ │ + ldrbeq r1, [r8], #2808 @ 0xaf8 │ │ │ │ @ instruction: 0x01ab1f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, ror #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -659989,15 +659989,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, lsr r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa8078 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, ror #1 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa8190 │ │ │ │ teqeq r1, r8, lsr sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -660242,16 +660242,16 @@ │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, asr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrsheq r6, [r1, -r0]! │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, asr #2 │ │ │ │ roreq r1, r0, #2 │ │ │ │ teqeq r1, r8, lsl #2 │ │ │ │ @@ -660286,16 +660286,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r1, r0, lsl #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0d90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r8, asr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [fp, #-40]! @ 0xffffffd8 │ │ │ │ teqeq r1, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -660863,15 +660863,15 @@ │ │ │ │ teqeq r1, r0, asr #21 │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a79e30 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, asr #28 │ │ │ │ + teqeq r1, r8, lsr #25 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a82620 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a1c758 │ │ │ │ teqeq r1, r8 @ │ │ │ │ teqeq r1, r0, lsr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -660996,28 +660996,28 @@ │ │ │ │ cmneq r8, r8, ror #22 │ │ │ │ teqeq r1, r8, lsl #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, asr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl #23 │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0778 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r1, r0, asr #28 │ │ │ │ teqeq r1, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, asr sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, asr sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, asr #26 │ │ │ │ @@ -664247,15 +664247,15 @@ │ │ │ │ teqeq r1, r0, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r0, ror #27 │ │ │ │ cmneq sl, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0131a090 │ │ │ │ + teqeq r1, r0, lsl #13 │ │ │ │ msreq ELR_hyp, r8 @ │ │ │ │ cmneq fp, r8, lsl #1 │ │ │ │ teqeq r1, r0, lsl r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, lsr #21 │ │ │ │ cmneq sl, r8, lsl #1 │ │ │ │ ldrheq sl, [r1, -r0]! │ │ │ │ @@ -664318,16 +664318,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, ror r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, ror r0 │ │ │ │ @ instruction: 0x01044690 │ │ │ │ teqeq r1, r0 @ │ │ │ │ cmneq fp, r8, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, lsl #3 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, lsr #1 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r7, r0]! │ │ │ │ ldrheq sl, [r1, -r8]! │ │ │ │ @@ -664378,16 +664378,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r8, ror r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r0 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r0 @ │ │ │ │ @ instruction: 0x01a101b0 │ │ │ │ teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, lsr #3 │ │ │ │ roreq r1, r0, #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -664598,22 +664598,22 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ strheq fp, [r9, #-232]! @ 0xffffff18 │ │ │ │ teqeq r1, r8, ror #9 │ │ │ │ @ instruction: 0x01a85f50 │ │ │ │ teqeq r2, r8, ror r8 │ │ │ │ @ instruction: 0x01a10b10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r8, lsl #10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, lsl #10 │ │ │ │ @ instruction: 0x01a72d38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72db0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, lsl #13 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -664721,15 +664721,15 @@ │ │ │ │ teqeq r1, r0 @ │ │ │ │ @ instruction: 0x01a2e390 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, asr #13 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, lsl #21 │ │ │ │ + teqeq r1, r0, lsl #17 │ │ │ │ teqeq r1, r0, lsl #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, lsr #9 │ │ │ │ lsleq fp, r8, sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, ror #13 │ │ │ │ @ instruction: 0x0129c970 │ │ │ │ @@ -664826,16 +664826,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01265e98 │ │ │ │ @ instruction: 0x01a454a0 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, ror r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, lsr #18 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, lsl #18 │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a78350 │ │ │ │ smlawbeq r9, r0, r5, r4 │ │ │ │ @@ -664866,16 +664866,16 @@ │ │ │ │ @ instruction: 0x01a8da48 │ │ │ │ msreq SPSR_fxc, r8, ror #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r8, lsr r0 │ │ │ │ strdeq sl, [r4, r8]! │ │ │ │ teqeq r1, r8, asr #18 │ │ │ │ teqeq r1, r0, lsl r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, lsl #19 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r0, lsr r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ strheq fp, [r9, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x01287d90 │ │ │ │ @@ -664890,16 +664890,16 @@ │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq r0, r8, ror #2 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a28b98 │ │ │ │ teqeq r1, r8, lsr #19 │ │ │ │ teqeq r1, r0, ror r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, lsr #10 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r0 @ │ │ │ │ cmneq r7, r8, lsr #8 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ @@ -665634,16 +665634,16 @@ │ │ │ │ teqeq r1, r0, ror #5 │ │ │ │ teqeq r1, r8, lsl r4 │ │ │ │ cmneq sl, r8, lsr #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r4, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, lsl #12 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r0, lsr r5 │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8, ror #18 │ │ │ │ teqeq r1, r8, asr #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @@ -665690,16 +665690,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ smlawteq sl, r8, r8, r9 │ │ │ │ asreq r4, r8, #24 │ │ │ │ teqeq r1, r8, lsl r6 │ │ │ │ teqeq r1, r8, ror #11 │ │ │ │ cmneq sl, r8, lsl r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r1, r8, ror sl │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r0, lsl r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ asreq fp, r8, #25 │ │ │ │ teqeq r1, r8, asr #12 │ │ │ │ teqeq r1, r0, lsl r6 │ │ │ │ teqeq r1, r0, asr r6 │ │ │ │ @@ -667000,16 +667000,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r8, ror #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0688 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r1, r0, lsl #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r1, r8, asr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tstpeq r4, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ teqeq r1, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -668099,15 +668099,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r3, r0 @ │ │ │ │ roreq pc, r8, #18 @ │ │ │ │ teqeq r1, r0, asr #23 │ │ │ │ teqeq r1, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r1, r0, ror lr │ │ │ │ + teqeq r1, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa2768 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r0, ror #26 │ │ │ │ @ instruction: 0x0128a7a0 │ │ │ │ @ instruction: 0x01a2df30 │ │ │ │ teqeq r1, r0 @ │ │ │ │ @@ -668278,16 +668278,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ cmneq fp, r8, asr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8, asr #20 │ │ │ │ @ instruction: 0x01a1c848 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, ror #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r1, r0, asr #32 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ strdeq r8, [r8, -r8]! @ │ │ │ │ @ instruction: 0x01a1c870 │ │ │ │ teqeq r1, r0, asr #29 │ │ │ │ @@ -668394,16 +668394,16 @@ │ │ │ │ teqeq r1, r8, lsl r0 │ │ │ │ teqeq r1, r0, lsr r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r1, r8, lsr pc │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r1, r8, ror r5 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r0, lsl ip │ │ │ │ @ instruction: 0x01a50440 │ │ │ │ teqeq r1, r0, asr r5 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r1, r0, ror #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @@ -669355,15 +669355,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ cmneq fp, r8, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8, lsl #24 │ │ │ │ + teqpeq r1, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ teqeq r1, r8, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r1, r0, asr r5 │ │ │ │ andle r0, r0, r5 │ │ │ │ teqeq r1, r0, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -669434,16 +669434,16 @@ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqpeq r1, r0, ror r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01286a40 │ │ │ │ teqpeq r1, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ ldrheq pc, [r1, -r8]! @ │ │ │ │ teqpeq r1, r0 @ p-variant is OBSOLETE │ │ │ │ cmneq r5, r8, lsl #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq r1, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012d5f90 │ │ │ │ @ instruction: 0x01aa02b0 │ │ │ │ teqpeq r1, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0131f098 │ │ │ │ @@ -669628,16 +669628,16 @@ │ │ │ │ ldrdeq r5, [r0, r8]! │ │ │ │ teqpeq r1, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ teqpeq r1, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ @ instruction: 0x01a9e410 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012ecc40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, lsl #11 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq r1, r0, ror #7 @ p-variant is OBSOLETE │ │ │ │ lsleq r1, r0 @ │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqpeq r1, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ teqpeq r1, r8 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -670780,16 +670780,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ cmneq fp, r8, ror sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, lsr r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r0, asr #11 │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ teqeq r1, r8, lsl fp │ │ │ │ ldrdeq r1, [r8, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @@ -670822,22 +670822,22 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012a0c08 │ │ │ │ @ instruction: 0x01aa2ab0 │ │ │ │ teqeq r2, r8, lsr #12 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, asr #12 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq sl, [fp, #-168]! @ 0xffffff58 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r2, [sl, r8]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r2, r8, lsl #24 │ │ │ │ teqeq r2, r8, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqeq r2, r0, lsr sl │ │ │ │ @@ -671229,29 +671229,29 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ subeq r0, r5, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x01ab2118 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0, asr #25 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, lsr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, lsl sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, ror #25 │ │ │ │ cmneq sl, r8, lsr #23 │ │ │ │ teqeq r2, r8, ror #25 │ │ │ │ @@ -671312,16 +671312,16 @@ │ │ │ │ cmneq r9, r8, lsl #19 │ │ │ │ teqeq r2, r8 @ │ │ │ │ andle r0, r0, r6 │ │ │ │ teqeq r2, r0, asr #27 │ │ │ │ tstpeq r2, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, asr lr │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, ror #27 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ smlawbeq sl, r8, lr, r6 │ │ │ │ @ instruction: 0x01a1c528 │ │ │ │ teqeq r2, r8, lsr #28 │ │ │ │ @@ -671344,16 +671344,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a10f20 │ │ │ │ teqeq r2, r0, asr lr │ │ │ │ teqeq r2, r0, ror pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0x016a4b98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, ror #30 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, ror lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01292200 │ │ │ │ @@ -671410,16 +671410,16 @@ │ │ │ │ teqeq r2, r8, lsr pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ @ instruction: 0x01a2e2c8 │ │ │ │ teqeq r2, r0, lsl #31 │ │ │ │ teqeq r2, r0, asr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012f2908 │ │ │ │ @ instruction: 0x01a81090 │ │ │ │ teqeq r2, r0 @ │ │ │ │ teqeq r2, r8, ror #30 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a16b78 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @@ -671629,15 +671629,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a96940 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ + teqeq r2, r8, lsl r3 │ │ │ │ teqeq r2, r8 @ │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ teqeq r2, r0, ror #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4ac20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -671648,46 +671648,46 @@ │ │ │ │ cmneq fp, r8, asr #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01241420 │ │ │ │ @ instruction: 0x01a94d20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, asr r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, lsr r3 │ │ │ │ @ instruction: 0x01261e40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a8e1c8 │ │ │ │ teqeq r2, r0, asr r3 │ │ │ │ teqeq r2, r0, asr #7 │ │ │ │ teqeq r2, r0, asr #6 │ │ │ │ @ instruction: 0x01283da8 │ │ │ │ teqeq r2, r8, asr #6 │ │ │ │ teqeq r2, r0, lsr #7 │ │ │ │ teqeq r2, r0 @ │ │ │ │ cmneq r5, r8, lsl #4 │ │ │ │ teqeq r2, r0 @ │ │ │ │ ldrdeq r0, [r9, #-200]! @ 0xffffff38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, ror #6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r0, ror r3 │ │ │ │ tsteq r4, r8, asr #24 │ │ │ │ @ instruction: 0x016b5a98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, lsl #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab05e8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ @ instruction: 0x0122c858 │ │ │ │ @ instruction: 0x01a2ad80 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -672131,18 +672131,18 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, ror #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8, lsr #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ teqeq r2, r0, ror #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa71a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa7470 │ │ │ │ @@ -672338,16 +672338,16 @@ │ │ │ │ teqeq r2, r0, ror #24 │ │ │ │ teqeq sp, r0, ror #9 │ │ │ │ @ instruction: 0x01a50620 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsl #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab26b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, lsr r5 │ │ │ │ teqeq r2, r0, ror #6 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -674659,15 +674659,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a78738 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrsbeq r5, [r2, -r8]! │ │ │ │ + teqeq r2, r8, asr #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ teqeq r2, r8, asr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, asr #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -674700,17 +674700,17 @@ │ │ │ │ asreq r4, r8, #24 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsr #5 │ │ │ │ teqeq r2, r8, lsl #5 │ │ │ │ teqeq r2, r8, asr #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, ror r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ teqeq r2, r0, lsr #19 │ │ │ │ cmneq fp, r8, ror #17 │ │ │ │ teqeq r2, r8, ror #5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ teqeq r2, r0, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -675574,20 +675574,20 @@ │ │ │ │ @ instruction: 0x01a7c6a8 │ │ │ │ teqeq r2, r8, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa2498 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, lsl #1 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [sl, r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrsbeq r5, [r2, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq lr, [sl, #-8]! │ │ │ │ @ instruction: 0x01325098 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r8, lsr #1 │ │ │ │ @@ -675601,17 +675601,17 @@ │ │ │ │ teqeq r2, r8, asr #1 │ │ │ │ @ instruction: 0x01a72e00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7c6a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0, ror #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq r2, r8, ror #2 │ │ │ │ teqeq r2, r0, lsr r1 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrsheq r5, [r2, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r8, lsr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, lsr #2 │ │ │ │ @@ -675622,20 +675622,20 @@ │ │ │ │ teqeq r2, r8, asr r2 │ │ │ │ teqeq r2, r0, lsr #1 │ │ │ │ cmneq r5, r8, asr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, asr #2 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab1650 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -676440,16 +676440,16 @@ │ │ │ │ smlabbeq r4, r8, r0, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a774c8 │ │ │ │ teqeq r2, r8, lsr lr │ │ │ │ teqeq r2, r8, ror #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8, ror #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, lsl lr │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqeq r2, r0, lsl lr │ │ │ │ @ instruction: 0x01a78148 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -677553,15 +677553,15 @@ │ │ │ │ @ instruction: 0x01287d90 │ │ │ │ @ instruction: 0x01a4a180 │ │ │ │ teqeq r2, r0, ror pc │ │ │ │ teqeq r2, r0, asr #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0, lsr r4 │ │ │ │ + teqeq r2, r8, ror #7 │ │ │ │ teqeq r2, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a40400 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, ror #30 │ │ │ │ teqeq r2, r0, asr ip │ │ │ │ @@ -678866,30 +678866,30 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsr r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrbeq fp, [ip], #264 @ 0x108 │ │ │ │ + ldrbeq fp, [ip], #280 @ 0x118 │ │ │ │ strdeq r2, [fp, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, lsl #8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01290150 │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq r2, r8, lsr #8 │ │ │ │ teqeq r2, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, lsl r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r0, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r2, r0, lsr r4 │ │ │ │ teqeq r3, r8, lsr #30 │ │ │ │ @ instruction: 0x01a1c730 │ │ │ │ teqeq r2, r0, ror #8 │ │ │ │ teqeq r2, r0, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, lsl #11 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -678973,15 +678973,15 @@ │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ lsreq r5, r0, #12 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r0, ror r5 │ │ │ │ teqeq r2, r8, ror #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0, lsl #17 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aafc88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq r2, r8, asr #11 │ │ │ │ @@ -680186,20 +680186,20 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r2, r8, lsl #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r0, lsr r1 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, lsr #17 │ │ │ │ strheq r3, [r5, #-232]! @ 0xffffff18 │ │ │ │ teqeq r2, r0 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -680742,16 +680742,16 @@ │ │ │ │ teqeq r2, r8, lsl #2 │ │ │ │ teqeq r2, r0, lsr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrsheq sl, [r2, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a45b80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r0, ror r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr r1 │ │ │ │ @@ -683269,15 +683269,15 @@ │ │ │ │ teqeq r2, r0, lsr #17 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a8ee48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r2, r0, lsr #32 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0, asr #17 │ │ │ │ cmneq r3, r8, lsr #20 │ │ │ │ teqeq r2, r8, asr #17 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -683352,16 +683352,16 @@ │ │ │ │ teqeq r2, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab5408 │ │ │ │ teqeq r2, r8, lsr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0, lsr lr │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8, lsr #30 │ │ │ │ @ instruction: 0x01a1c730 │ │ │ │ teqeq r2, r8, asr sl │ │ │ │ teqeq r2, r0, lsl #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r2, r0, lsr #20 │ │ │ │ @@ -683622,16 +683622,16 @@ │ │ │ │ @ instruction: 0x01a102a0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r2, r0, lsl lr │ │ │ │ teqeq r2, r8, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r2, r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsr r8 │ │ │ │ teqeq r2, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr lr │ │ │ │ @@ -683738,16 +683738,16 @@ │ │ │ │ lsleq r5, r8, r9 │ │ │ │ teqeq r2, r8, lsl r0 │ │ │ │ teqeq r2, r0, ror #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ teqeq r2, r8, ror #6 │ │ │ │ @ instruction: 0x01a94dc0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r2, r0, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a710c8 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r2, r8, asr #32 │ │ │ │ teqeq r2, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -686325,15 +686325,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqpeq r2, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + teqeq r3, r0, lsl r7 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ @ instruction: 0x01a10868 │ │ │ │ teqpeq r2, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, r0, ror r8 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r8, asr #2 │ │ │ │ @ instruction: 0x01a1bee8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -686630,16 +686630,16 @@ │ │ │ │ teqpeq r2, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ teqpeq r2, r0 @ @ p-variant is OBSOLETE │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ teqpeq r2, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0167e498 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a6f390 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r3, r8, lsl #14 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqpeq r2, r0 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq r2, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a80078 │ │ │ │ teqpeq r2, r8 @ @ p-variant is OBSOLETE │ │ │ │ cmneq r8, r8, asr #8 │ │ │ │ teqpeq r2, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ @@ -689308,16 +689308,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r3, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa0468 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r3, r0, lsl r7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r3, r0, lsr r7 │ │ │ │ teqeq r3, r0, lsr #14 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -690049,15 +690049,15 @@ │ │ │ │ teqeq r3, r8, lsl #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r2, r8, lsr r4 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r3, r8, lsl #3 │ │ │ │ + teqeq r3, r8, lsr r4 │ │ │ │ teqeq r3, r8, lsr #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r3, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, asr #5 │ │ │ │ @@ -690152,16 +690152,16 @@ │ │ │ │ teqeq r3, r0, ror r4 │ │ │ │ teqeq r3, r0, lsr #7 │ │ │ │ cmneq r5, r8, ror #21 │ │ │ │ teqeq r3, r0, lsr r4 │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq r3, r0, lsl #8 │ │ │ │ teqeq r3, r0, ror r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, ror #22 │ │ │ │ @ instruction: 0x01aa7e70 │ │ │ │ teqeq r3, r0, asr #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, ror #8 │ │ │ │ cmneq r7, r8, ror r6 │ │ │ │ @ instruction: 0x012da638 │ │ │ │ @@ -696598,16 +696598,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a277c0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r3, r0, asr #21 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ lsreq r7, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ strdeq r8, [r8, -r8]! @ │ │ │ │ @ instruction: 0x01a2ee08 │ │ │ │ teqeq r3, r8, asr r9 │ │ │ │ @@ -696714,16 +696714,16 @@ │ │ │ │ @ instruction: 0x01a2ed40 │ │ │ │ teqeq r3, r0 @ │ │ │ │ teqeq r3, r0, lsr #21 │ │ │ │ teqeq r3, r8, lsl r1 │ │ │ │ @ instruction: 0x01a7ef98 │ │ │ │ teqeq r3, r8, lsl #20 │ │ │ │ andle r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r3, r8, rrx │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ @ instruction: 0x012e8340 │ │ │ │ @ instruction: 0x01a27810 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ @ instruction: 0x01a1cbe0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -697076,16 +697076,16 @@ │ │ │ │ ldrdeq r0, [fp, #-248]! @ 0xffffff08 │ │ │ │ teqeq r3, r8, asr r0 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r3, r0, lsl #3 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r3, r0, rrx │ │ │ │ cmneq r9, r8, ror r1 │ │ │ │ @ instruction: 0x0133a098 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8, lsl #1 │ │ │ │ strheq sl, [sl, #-104]! @ 0xffffff98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -697146,18 +697146,18 @@ │ │ │ │ strheq fp, [r9, #-120]! @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r0, [fp, #-248]! @ 0xffffff08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + teqeq r3, r8 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, lsl r4 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r3, r0, ror r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, asr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @@ -697302,16 +697302,16 @@ │ │ │ │ cmneq fp, r8, ror #21 │ │ │ │ @ instruction: 0x012a4d00 │ │ │ │ @ instruction: 0x01a82a80 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2cf18 │ │ │ │ ldrsbeq ip, [r3, -r8]! │ │ │ │ strdeq fp, [r7, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r3, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a27860 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -700113,15 +700113,15 @@ │ │ │ │ teqeq r3, r8, asr #31 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r3, r8, lsl #20 │ │ │ │ + teqeq r3, r8, ror #7 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a96aa8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq fp, [r9, r0]! │ │ │ │ subseq r4, r2, #72, 28 @ 0x480 │ │ │ │ @@ -700372,16 +700372,16 @@ │ │ │ │ teqeq r3, r0, asr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7be10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a27c20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r3, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r8, asr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, asr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq sl, r0, r0, fp │ │ │ │ lsleq lr, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -700416,16 +700416,16 @@ │ │ │ │ @ instruction: 0x01624f98 │ │ │ │ teqeq r3, r8, lsl #9 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a27c20 │ │ │ │ teqeq r3, r0, asr #9 │ │ │ │ teqeq r3, r0, ror r4 │ │ │ │ - teqeq r3, r0, lsr r9 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r3, r8, asr #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatbeq r4, r0, fp, sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a96aa8 │ │ │ │ teqeq r3, r8, asr #9 │ │ │ │ strdeq r8, [r8, -r8]! @ │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ @@ -700710,22 +700710,22 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r3, r8, lsr #18 │ │ │ │ teqeq r3, r0, lsl #5 │ │ │ │ msreq CPSR_fsx, r0, ror #2 │ │ │ │ @ instruction: 0x01a7bdc0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ cmneq r9, r8, lsl r5 │ │ │ │ - teqeq r3, r8, asr #18 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq r3, r8 @ │ │ │ │ lsreq pc, r0, pc @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r3, r8, lsl #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq r3, r8, lsl #19 │ │ │ │ teqeq r3, r0, asr #18 │ │ │ │ teqeq r3, r8, ror r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, ror r9 │ │ │ │ @@ -713869,15 +713869,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab0818 │ │ │ │ teqeq r4, r0, ror #13 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r4, r8, lsr #20 │ │ │ │ + teqeq r4, r0, lsr #7 │ │ │ │ teqeq r4, r0, lsl #5 │ │ │ │ msreq SPSR_irq, r8, ror #15 │ │ │ │ teqeq r4, r0, lsl #23 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq SPSR_irq, r8, ror #15 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ @@ -714084,16 +714084,16 @@ │ │ │ │ cmneq fp, r8, lsr #3 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r4, r0, asr r1 │ │ │ │ + teqeq r4, r8, lsr sl │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr #30 │ │ │ │ teqeq r4, r8, ror #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r8, asr sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r0, asr sl │ │ │ │ @@ -716612,15 +716612,15 @@ │ │ │ │ lsleq r5, r0 @ │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r8, lsl #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, ror #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsl #25 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + teqeq r4, r0, asr r1 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r4, r0 @ │ │ │ │ asreq pc, r8, #2 @ │ │ │ │ teqeq r4, r0 @ │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ lsleq r5, r8, r9 │ │ │ │ @@ -717614,16 +717614,16 @@ │ │ │ │ @ instruction: 0x0160d798 │ │ │ │ teqeq r4, r0, asr #2 │ │ │ │ teqeq r4, r0, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r2, r8, ror #1 │ │ │ │ teqeq r4, r0, lsl #2 │ │ │ │ teqeq r4, r0, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r4, r8, lsl #6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r2, r8, asr r4 │ │ │ │ @ instruction: 0x01a90518 │ │ │ │ teqeq r4, r8, ror #2 │ │ │ │ cmneq r3, r8, asr #31 │ │ │ │ teqeq r4, r0, ror r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -717724,16 +717724,16 @@ │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r0, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r4, r0, lsr #7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r4, r8, lsl r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r4, r0, asr #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -719957,18 +719957,18 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r5, r0, lsl #14 │ │ │ │ ldrdeq r5, [r9, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqeq r5, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, lsr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab2ac8 │ │ │ │ teqeq r5, r8, lsl r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabteq r3, r8, r7, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01226418 │ │ │ │ @@ -719976,16 +719976,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r5, r8, lsr #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r5, r0, lsl #6 │ │ │ │ @ instruction: 0x01a2f768 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r5, r0, lsr #17 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2f768 │ │ │ │ addle r3, r9, r8, ror #14 │ │ │ │ @ instruction: 0x01a2f768 │ │ │ │ teqeq r5, r0, lsr #6 │ │ │ │ teqeq r5, r8, asr #12 │ │ │ │ teqeq r5, r0, ror #12 │ │ │ │ @@ -721792,24 +721792,24 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8, lsl #5 │ │ │ │ teqeq r5, r0, ror #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01628098 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + teqeq r5, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a15020 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r0, lsl #6 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r5, r0, ror #5 │ │ │ │ @@ -721818,16 +721818,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r2, r8]! │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ asreq fp, r8, #25 │ │ │ │ teqeq r5, r0, lsr r3 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, lsl #15 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r0, lsl #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, lsl r3 │ │ │ │ @ instruction: 0x01a7f1c8 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r8, lsl #28 │ │ │ │ teqeq r5, r8, lsl #7 │ │ │ │ @@ -722108,16 +722108,16 @@ │ │ │ │ @ instruction: 0x01a7acb8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2cf40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, lsl r5 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8 @ │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a76a00 │ │ │ │ teqeq r5, r8, lsr #15 │ │ │ │ teqeq r4, r8, lsr #4 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -722976,32 +722976,32 @@ │ │ │ │ cmneq r3, r8, lsl #26 │ │ │ │ teqeq r5, r8, lsl #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2fa38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, asr r5 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r1, r8, r4 │ │ │ │ teqeq r5, r0 @ │ │ │ │ cmneq sl, r8, ror #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab5430 │ │ │ │ teqeq r5, r0, asr #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, lsr r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a832a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r5, r0, lsr #17 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8, ror #10 │ │ │ │ teqpeq r4, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r0, ror r5 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r8 @ │ │ │ │ strdeq r7, [r3, #-200]! @ 0xffffff38 │ │ │ │ teqeq r5, r0, lsl #11 │ │ │ │ @@ -724685,15 +724685,15 @@ │ │ │ │ teqeq r5, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r0, lsl r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r5, r0, ror #4 │ │ │ │ + teqeq r5, r8, lsr r1 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, ror #31 │ │ │ │ cmneq r3, r8, lsl #3 │ │ │ │ teqeq r5, r8, ror #31 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -725800,16 +725800,16 @@ │ │ │ │ teqeq r5, r0, asr #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72ce8 │ │ │ │ ldrdeq ip, [fp, #-88]! @ 0xffffffa8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r3, r0, lsl r8 │ │ │ │ cmneq fp, r8, ror r1 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r5, r0, ror #4 │ │ │ │ @ instruction: 0x01299410 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, asr #2 │ │ │ │ teqeq r5, r8, asr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -725967,15 +725967,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ teqeq ip, r8, lsl r3 │ │ │ │ cmneq fp, r8, lsl r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqeq r5, r8, ror #14 │ │ │ │ teqeq r5, r8, lsr #3 │ │ │ │ @ instruction: 0x01a2fda8 │ │ │ │ teqeq r5, r0, lsl #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2fda8 │ │ │ │ addle r3, r9, r0, asr #14 │ │ │ │ @@ -726088,17 +726088,17 @@ │ │ │ │ teqeq r5, r8, ror r5 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq r1, [r8, #-184]! @ 0xffffff48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, lsr #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01ab54a8 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7b3e8 │ │ │ │ teqeq r5, r0 @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @@ -728126,16 +728126,16 @@ │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, ror #13 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0x01a83660 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a2cf40 │ │ │ │ teqeq r5, r0 @ │ │ │ │ strdeq r9, [r2, #-24]! @ 0xffffffe8 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @@ -728212,16 +728212,16 @@ │ │ │ │ cmneq r3, r8, asr #22 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a30028 │ │ │ │ teqeq r5, r0, ror r6 │ │ │ │ smlatteq r4, r8, fp, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r5, r8, ror #14 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a941e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a836b0 │ │ │ │ teqeq r5, r8, lsl #14 │ │ │ │ @ instruction: 0x01a78148 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -732637,15 +732637,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, lsl #24 │ │ │ │ @ instruction: 0x012b1390 │ │ │ │ lsreq r3, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r5, r8, ror #30 │ │ │ │ + teqeq r5, r0, lsr #28 │ │ │ │ teqeq r5, r8, lsr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, asr #15 │ │ │ │ @@ -732770,36 +732770,36 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r5, r0, asr #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [fp, r0]! │ │ │ │ teqeq r5, r8, lsr lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, asr lr │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8, lsl #3 │ │ │ │ strdeq r5, [fp, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r0, ror #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r5, r0, ror lr │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8, ror #28 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a30370 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r5, r0, ror #30 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r8, lsl #27 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ teqeq r5, r8, lsl #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r5, r0, asr #32 │ │ │ │ @@ -732850,16 +732850,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, ror r7 │ │ │ │ teqeq r5, r8, asr pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r5, r8, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq r5, r0, lsl #20 │ │ │ │ msreq SP_svc, r8, ror #23 │ │ │ │ @ instruction: 0x01aa6f98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -734555,15 +734555,15 @@ │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r0, lsl #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r5, r0, ror #21 │ │ │ │ + teqeq r6, r8, lsr r1 │ │ │ │ teqeq r5, r0, lsl sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r0, [r8, r0]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r8, lsl #20 │ │ │ │ teqeq r5, r0, asr sl │ │ │ │ @@ -734610,16 +734610,16 @@ │ │ │ │ @ instruction: 0x01a96cb0 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x01287b10 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r8, asr #22 │ │ │ │ teqeq r5, r0, ror #20 │ │ │ │ cmneq r2, r8, lsl #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r5, r8, asr #25 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a786c0 │ │ │ │ teqeq r5, r0, lsl fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -734732,16 +734732,16 @@ │ │ │ │ cmneq sl, r8, lsr #3 │ │ │ │ teqeq r5, r8, ror #4 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq ip, [r3, -r0] │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0x01aa83e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq r6, r0, lsl pc │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, lsl sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r5, r0, ror #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a76488 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -741022,16 +741022,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r7, [r4, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r6, r8, lsr r1 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r0, lsr #11 │ │ │ │ cmneq fp, r8, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r6, r0, lsr pc │ │ │ │ teqeq r6, r0, ror #31 │ │ │ │ teqeq r6, r8, lsr pc │ │ │ │ @@ -746931,15 +746931,15 @@ │ │ │ │ teqeq r6, r0, asr fp │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a792a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r7, r8, lsl r3 │ │ │ │ + teqeq r6, r8, lsl ip │ │ │ │ @ instruction: 0x01290150 │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq r6, r8, ror #22 │ │ │ │ teqeq r6, r0, lsl #23 │ │ │ │ cmneq r3, r8, lsr #6 │ │ │ │ teqeq r6, r8, lsl #23 │ │ │ │ @@ -746976,16 +746976,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a7e778 │ │ │ │ teqeq r6, r0, asr #24 │ │ │ │ teqeq r6, r8, lsl #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r6, r0, asr #25 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r6, r0, asr #32 │ │ │ │ @ instruction: 0x01a92200 │ │ │ │ teqeq r6, r0, lsr ip │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @@ -747018,16 +747018,16 @@ │ │ │ │ @ instruction: 0x01a7e7a0 │ │ │ │ teqeq r6, r0 @ │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq r6, r8, lsl #21 │ │ │ │ teqeq r6, r8, lsl #17 │ │ │ │ cmneq r9, r8, ror #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r6, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r6, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r6, r8 @ │ │ │ │ cmneq r9, r8, ror #13 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r6, r0, lsl #27 │ │ │ │ @@ -747088,16 +747088,16 @@ │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ asreq r2, r8, sp │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq r6, r0, asr #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r6, r0, lsr r1 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r6, r0, lsr pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ lsleq r2, r0, #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r6, r8, ror #27 │ │ │ │ teqeq r6, r8, lsr #30 │ │ │ │ @@ -747302,16 +747302,16 @@ │ │ │ │ @ instruction: 0x01a7e7c8 │ │ │ │ teqeq r6, r8, lsl #2 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r6, r8, lsl r1 │ │ │ │ cmneq r9, r8, ror #13 │ │ │ │ teqeq r6, r0, lsr #2 │ │ │ │ teqeq r6, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r7, r0, ror #25 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r6, r0, asr #19 │ │ │ │ @ instruction: 0x01a7ef98 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a75c90 │ │ │ │ teqeq r6, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -759314,16 +759314,16 @@ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqeq r7, r0 @ │ │ │ │ teqeq r7, r0, lsl #30 │ │ │ │ teqeq r7, r8, lsl #23 │ │ │ │ cmneq r9, r8, ror r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a43358 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r7, r0, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r4 │ │ │ │ teqeq r7, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -759712,16 +759712,16 @@ │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r4, [r9, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r7, r0, lsl r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq fp, [r9, #-24]! @ 0xffffffe8 │ │ │ │ teqeq r7, r0, lsr #7 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqeq r7, r8, asr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r7, r0, lsl r8 │ │ │ │ @@ -763966,16 +763966,16 @@ │ │ │ │ @ instruction: 0x01a53a50 │ │ │ │ teqeq r7, r0, lsl #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r7, r8, ror #27 │ │ │ │ cmneq fp, r8, rrx │ │ │ │ - teqeq r7, r0, asr #8 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ teqeq r7, r0, lsr #11 │ │ │ │ smultbeq r8, r8, lr │ │ │ │ teqeq r7, r8, lsr #11 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a83f98 │ │ │ │ teqeq r7, r8, ror #20 │ │ │ │ @@ -765931,15 +765931,15 @@ │ │ │ │ teqeq r7, r8, lsr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r7, r0, ror r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r7, r0, asr r4 │ │ │ │ teqeq r7, r8, ror #7 │ │ │ │ teqeq r7, r8, asr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r7, r0, ror #7 │ │ │ │ cmneq r5, r8, lsr #28 │ │ │ │ teqeq r7, r8, ror #8 │ │ │ │ @@ -778233,19 +778233,19 @@ │ │ │ │ @ instruction: 0x01298740 │ │ │ │ lsleq r3, r8 @ │ │ │ │ teqeq r8, r8, lsr #9 │ │ │ │ teqeq r8, r0, ror #8 │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r8, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r8, r0, ror #9 │ │ │ │ teqeq r8, r8, lsl #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r8, r0, ror #9 │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0128bc30 │ │ │ │ lsleq r4, r0, r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -781959,21 +781959,21 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r8, r8, lsr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq r8, r8, asr #29 │ │ │ │ + teqeq r8, r0, asr #1 │ │ │ │ teqeq r8, r0, ror #29 │ │ │ │ @ instruction: 0x01a97570 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r8, r0, asr #1 │ │ │ │ + teqeq r8, r0, ror #31 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ teqeq r8, r0, ror #29 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a55dc8 │ │ │ │ teqeq r8, r8, lsl pc │ │ │ │ @@ -782035,15 +782035,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq sp, r0, lsr #18 │ │ │ │ @ instruction: 0x01aa4090 │ │ │ │ teqeq r8, r0 @ │ │ │ │ cmneq sl, r8, lsl sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatbeq r3, r0, fp, lr │ │ │ │ teqeq r8, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -794733,15 +794733,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sl, r8, ror #23 │ │ │ │ + teqeq r9, r0, asr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a59658 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r8, asr r6 │ │ │ │ teqeq r5, r8, lsl fp │ │ │ │ @@ -794864,15 +794864,15 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r0, ror #31 │ │ │ │ teqeq r9, r0, asr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - teqeq r9, r0, asr #8 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a80690 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a59798 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01a97890 │ │ │ │ @@ -797674,16 +797674,16 @@ │ │ │ │ @ instruction: 0x01289348 │ │ │ │ teqeq r9, r0, lsr r4 │ │ │ │ teqeq r9, r0 @ │ │ │ │ teqeq r9, r8 @ │ │ │ │ cmneq sl, r8, ror #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r3, [fp, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r9, r0, ror #10 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq r6, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01aa2060 │ │ │ │ teqeq r9, r8, asr r4 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r9, r8, ror #8 │ │ │ │ @@ -797746,16 +797746,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r0, asr r5 │ │ │ │ @ instruction: 0x01a10b38 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5aaa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq r9, r0, rrx │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r9, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r0, lsl #11 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -798450,16 +798450,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r0, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r8, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r9, r0, asr r0 │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r8, lsr r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r9, r8, lsr r4 │ │ │ │ teqeq r9, r8, ror #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5ac10 │ │ │ │ teqeq r9, r0, lsl #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -801768,16 +801768,16 @@ │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq sl, r8, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r0 @ │ │ │ │ strheq pc, [r5, #-168]! @ 0xffffff58 @ │ │ │ │ teqpeq r9, r8 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r2, [r9, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sl, r8, asr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x01aa0170 │ │ │ │ teqeq sl, r8, asr #23 │ │ │ │ @@ -802254,20 +802254,20 @@ │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r0, ror #23 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq fp, [r5, r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sl, r8, ror #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01aa35a0 │ │ │ │ teqeq sl, r0, lsl #24 │ │ │ │ @ instruction: 0x01a76a00 │ │ │ │ teqeq sl, r8, lsl #24 │ │ │ │ @@ -805291,15 +805291,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sl, r0, asr #22 │ │ │ │ @ instruction: 0x012b6fa0 │ │ │ │ @ instruction: 0x01a327b0 │ │ │ │ teqeq sl, r0, ror fp │ │ │ │ teqeq sl, r0, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sl, r0, lsr #23 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ teqeq sl, r0, asr fp │ │ │ │ @ instruction: 0x01660298 │ │ │ │ teqeq sl, r8, asr fp │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5b840 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @@ -805314,20 +805314,20 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012b6fa0 │ │ │ │ ldrdeq r2, [r3, r8]! │ │ │ │ teqeq sl, r8, asr #23 │ │ │ │ teqeq sl, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq sl, r8, lsr #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sl, r0, lsr #2 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a31e50 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r0, asr #23 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -806753,22 +806753,22 @@ │ │ │ │ teqeq sl, r8, lsl #4 │ │ │ │ ldrdeq r8, [r7, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72db0 │ │ │ │ teqeq r7, r8, ror #14 │ │ │ │ cmneq sl, r8, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sl, r8, ror #17 │ │ │ │ + teqeq sl, r0, lsr #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r8, lsr #4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r0, lsr r2 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq sl, r0, ror r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r8, lsl #9 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -807184,18 +807184,18 @@ │ │ │ │ cmneq r6, r8, asr r6 │ │ │ │ teqeq sl, r8, asr #17 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5bb60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sl, r0, ror #17 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sl, r8, ror #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a7a6c8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, lsr #4 │ │ │ │ @@ -809085,15 +809085,15 @@ │ │ │ │ teqeq sl, r8, ror r6 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5bea8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r0, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sl, r0, lsr #16 │ │ │ │ + teqeq sl, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabbeq r4, r0, pc, r2 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatteq r6, r8, sp, r3 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -810210,17 +810210,17 @@ │ │ │ │ teqeq sl, r8 @ │ │ │ │ andle r0, r0, pc │ │ │ │ cmneq sl, r8 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq sl, r8, lsl #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r8, lsr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq sl, r8, lsl #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq ip, [r5, r0]! │ │ │ │ teqeq sl, r8, asr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r8, asr r8 │ │ │ │ andle r0, r0, r0 │ │ │ │ @@ -810652,16 +810652,16 @@ │ │ │ │ cmneq r8, r8, asr r8 │ │ │ │ teqeq sl, r0, lsl #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a32e90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a84b78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sl, r8, lsl pc │ │ │ │ @ instruction: 0x01a7a128 │ │ │ │ teqeq sl, r0, lsr #30 │ │ │ │ teqeq sl, r8, lsl #28 │ │ │ │ teqeq sl, r8, lsr #30 │ │ │ │ @ instruction: 0x01a80140 │ │ │ │ teqeq sl, r0, lsr pc │ │ │ │ @@ -813423,15 +813423,15 @@ │ │ │ │ teqeq sl, r0, asr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ cmneq r6, r8, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, lsr #1 │ │ │ │ + teqeq sl, r8, asr #13 │ │ │ │ teqeq sl, r8, asr #27 │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a33340 │ │ │ │ teqeq sl, r0, ror sl │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -814220,16 +814220,16 @@ │ │ │ │ cmneq fp, r8, asr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq sl, r0, asr #13 │ │ │ │ @ instruction: 0x01a31f40 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a33458 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r8, lsr #1 │ │ │ │ strdeq lr, [r5, -r8]! │ │ │ │ @ instruction: 0x01a74ca0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, ror #13 │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq sl, r8, lsl #14 │ │ │ │ @@ -820277,15 +820277,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsl #9 │ │ │ │ @ instruction: 0x0128ce30 │ │ │ │ lsleq r4, r0 @ │ │ │ │ teqeq fp, r0, lsr #11 │ │ │ │ teqeq fp, r8, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r0 @ │ │ │ │ + teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, ror r5 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r0, r0, lsl #12 │ │ │ │ @ instruction: 0x01aa5a08 │ │ │ │ teqeq fp, r8, ror #10 │ │ │ │ @@ -820294,17 +820294,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01287268 │ │ │ │ @ instruction: 0x01a27ce8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r8, lsr #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, ror #14 │ │ │ │ teqeq fp, r8, asr #11 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq fp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsr r5 │ │ │ │ cmneq r6, r8, lsl r1 │ │ │ │ @@ -820676,16 +820676,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5d280 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, ror #3 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x016b7498 │ │ │ │ teqeq fp, r0, asr #23 │ │ │ │ @@ -821074,16 +821074,16 @@ │ │ │ │ @ instruction: 0x01a20f60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a33c00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5d320 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a43358 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a33c28 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a80370 │ │ │ │ teqeq fp, r8, lsr r2 │ │ │ │ @@ -821687,15 +821687,15 @@ │ │ │ │ teqeq fp, r0, lsl #21 │ │ │ │ cmneq r6, r8, ror #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, lsl #21 │ │ │ │ + teqeq fp, r0, lsl ip │ │ │ │ teqeq fp, r0, lsr #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012e7ab0 │ │ │ │ @ instruction: 0x01a80e10 │ │ │ │ @ instruction: 0x01290598 │ │ │ │ lsreq r0, r8, r2 │ │ │ │ teqeq fp, r8, asr #23 │ │ │ │ @@ -821726,18 +821726,18 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a87d28 │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq fp, r8, ror #28 │ │ │ │ teqeq fp, r0, lsl #24 │ │ │ │ teqeq fp, r0, ror #23 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsr #24 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, asr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, asr #24 │ │ │ │ @@ -821776,16 +821776,16 @@ │ │ │ │ cmneq r6, r8, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40770 │ │ │ │ teqeq fp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r8, asr sp │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r0, ror #25 │ │ │ │ @@ -822832,16 +822832,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r0, asr sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r8, lsl #3 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0, lsl #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, ror sp │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq fp, r8, ror sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, lsl #26 │ │ │ │ @@ -824124,16 +824124,16 @@ │ │ │ │ strdeq r2, [r6, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ ldrdeq sl, [r0, r0]! │ │ │ │ teqeq fp, r8, lsr #3 │ │ │ │ teqeq fp, r0, ror r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, lsr #27 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a6f430 │ │ │ │ @ instruction: 0x0128ce30 │ │ │ │ lsleq r4, r0 @ │ │ │ │ teqeq fp, r8, ror #3 │ │ │ │ @@ -824898,16 +824898,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01694498 │ │ │ │ teqeq fp, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a93560 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r8, lsl #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, ror #30 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01a79278 │ │ │ │ teqeq fp, r0, asr #27 │ │ │ │ cmneq r6, r8, ror #21 │ │ │ │ teqeq fp, r8, asr #27 │ │ │ │ @@ -825751,15 +825751,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a10b10 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq fp, r8, lsr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r0, lsl #2 │ │ │ │ + teqeq fp, r8, ror #10 │ │ │ │ teqeq fp, r8, ror fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsl #22 │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ teqeq fp, r0, lsl fp │ │ │ │ roreq sl, r8, #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -826138,16 +826138,16 @@ │ │ │ │ cmneq fp, r8, ror #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r7, r0, ror r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a72ce8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, asr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, ror r1 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsl r1 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq fp, r0, lsr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x013b8098 │ │ │ │ @@ -826166,16 +826166,16 @@ │ │ │ │ teqeq fp, r0, ror #28 │ │ │ │ teqeq sl, r0, lsr r9 │ │ │ │ teqeq fp, r0, asr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5dc30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, lsl r2 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0, lsl #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq lr, [r4, -r0] │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -826206,16 +826206,16 @@ │ │ │ │ @ instruction: 0x01a34060 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5dc30 │ │ │ │ teqeq fp, r8, lsl #4 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r0 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0, lsr #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r0, lsr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -826374,16 +826374,16 @@ │ │ │ │ @ instruction: 0x01a80488 │ │ │ │ teqeq fp, r0, lsr #9 │ │ │ │ @ instruction: 0x01a7e430 │ │ │ │ teqeq fp, r8, lsr #9 │ │ │ │ strdeq sl, [r7, r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7db48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, ror #10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0168b198 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @@ -828999,17 +828999,17 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a342b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq fp, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r0, asr r7 │ │ │ │ teqeq fp, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, asr #27 │ │ │ │ cmneq r6, r8, lsl #7 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5e108 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @@ -829120,16 +829120,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r8, lsl #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq r1, r8, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, asr #14 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r8, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, lsl r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq fp, r0, asr #31 │ │ │ │ @@ -829610,16 +829610,16 @@ │ │ │ │ @ instruction: 0x01a5e220 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0124e160 │ │ │ │ @ instruction: 0x01aa6520 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r0, asr r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa4950 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, ror r7 │ │ │ │ teqeq fp, r0, ror #14 │ │ │ │ cmneq r4, r8, lsl #26 │ │ │ │ teqeq fp, r8, ror #14 │ │ │ │ @@ -829639,15 +829639,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq fp, r8, lsr #15 │ │ │ │ teqeq fp, r0, lsl #14 │ │ │ │ @ instruction: 0x01a97f70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, lsr r8 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ teqeq fp, r8, asr #15 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r0, lsr r8 │ │ │ │ teqeq fp, r8, asr r7 │ │ │ │ @@ -829672,18 +829672,18 @@ │ │ │ │ teqeq fp, r0, lsl r8 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, lsr #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, asr #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, lsr #22 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, asr r8 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq fp, r8, asr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r6, r8, asr #9 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -829858,16 +829858,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, ror #20 │ │ │ │ cmneq r6, r8, lsr #10 │ │ │ │ @ instruction: 0x01288170 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r0, lsl fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, ror ip │ │ │ │ strdeq r5, [fp, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ ldrdeq r4, [r3, r0]! │ │ │ │ teqeq fp, r8, ror fp │ │ │ │ @@ -830601,15 +830601,15 @@ │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r0, lsl #14 │ │ │ │ teqeq fp, r8, lsl #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq fp, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ + teqeq fp, r8, lsl #19 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34498 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -830780,18 +830780,18 @@ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq r4, r0, lsr #11 │ │ │ │ asreq r9, r0, #10 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r0, ror r9 │ │ │ │ teqeq fp, r0, lsr r9 │ │ │ │ cmneq fp, r8, ror r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r0 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, asr #21 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r8, lsr #20 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34510 │ │ │ │ teqeq fp, r8, ror #19 │ │ │ │ @@ -830858,16 +830858,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40c20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq fp, r0, lsr #8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq r6, r0, lsl #13 │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, ror #20 │ │ │ │ cmneq r6, r8, lsr r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -831458,16 +831458,16 @@ │ │ │ │ @ instruction: 0x01663898 │ │ │ │ teqeq fp, r0, lsl r4 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5e540 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ teqpeq fp, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0, asr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -831851,15 +831851,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq fp, r0, asr #2 │ │ │ │ strdeq fp, [r9, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr r6 │ │ │ │ + teqeq ip, r8, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, ror #4 │ │ │ │ cmneq sl, r8, ror #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq fp, r8, asr sl │ │ │ │ @@ -836710,16 +836710,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5ee50 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq ip, r0, ror r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, asr r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq lr, [r4, -r0] │ │ │ │ teqeq ip, r8, lsr r6 │ │ │ │ msreq SPSR_f, r8, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, lsr #24 │ │ │ │ teqeq ip, r8, asr #12 │ │ │ │ @@ -838381,15 +838381,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5f170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsl #2 │ │ │ │ + ldrsbeq r4, [ip, -r8]! │ │ │ │ teqeq ip, r0, rrx │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strheq r8, [fp, #-136]! @ 0xffffff78 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -838416,20 +838416,20 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq ip, r8, asr #1 │ │ │ │ cmneq r6, r8, lsr r7 │ │ │ │ ldrsbeq r4, [ip, -r0]! │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5f170 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, ror #1 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, ror #1 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq ip, r8, lsl #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq ip, r0, lsl #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -838455,19 +838455,19 @@ │ │ │ │ teqeq ip, r0, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsl #3 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5f198 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, asr #3 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a349e8 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq ip, r0, asr #3 │ │ │ │ teqeq ip, r8, lsl #3 │ │ │ │ teqeq ip, r0, lsr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -838476,30 +838476,30 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01a346a0 │ │ │ │ @ instruction: 0x01628098 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, lsl #4 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tstpeq r4, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r4, -r0] │ │ │ │ @ instruction: 0x01a34718 │ │ │ │ strdeq r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ teqeq ip, r0, lsr #4 │ │ │ │ teqeq ip, r8, ror #3 │ │ │ │ teqeq pc, r0, asr lr @ │ │ │ │ @ instruction: 0x01aa6ae8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror r5 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r8, ror #28 │ │ │ │ @ instruction: 0x01aa6b10 │ │ │ │ @ instruction: 0x01a34808 │ │ │ │ cmneq r2, r8, lsr #6 │ │ │ │ teqeq ip, r0, asr r2 │ │ │ │ @@ -840165,31 +840165,31 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a98060 │ │ │ │ cmneq fp, r8, asr #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr #28 │ │ │ │ + teqeq ip, r8, ror #24 │ │ │ │ teqeq ip, r8, lsr ip │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r8, asr #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq ip, r8, asr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r7, r8, lsr r4 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, ror #27 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror ip │ │ │ │ strdeq r2, [r9, -r0]! │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r8, ror #26 │ │ │ │ teqeq ip, r8, lsl #25 │ │ │ │ cmneq r6, r8, lsr #22 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -842322,38 +842322,38 @@ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5f8a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, asr #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, lsl lr │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a87d00 │ │ │ │ teqeq ip, r0, lsl #28 │ │ │ │ cmneq r8, r8, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl r4 │ │ │ │ teqeq ip, r0, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror #27 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsr #28 │ │ │ │ + teqeq ip, r0, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr lr │ │ │ │ + teqeq ip, r8, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + teqeq ip, r0, lsr #24 │ │ │ │ teqeq ip, r8, lsr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsl #31 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r8, asr #28 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a87d00 │ │ │ │ teqeq ip, r8, asr lr │ │ │ │ ldrdeq r4, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq ip, r0, ror #28 │ │ │ │ @@ -842426,16 +842426,16 @@ │ │ │ │ @ instruction: 0x01a72540 │ │ │ │ teqeq ip, r0, ror pc │ │ │ │ @ instruction: 0x01a171e0 │ │ │ │ teqeq ip, r8, ror pc │ │ │ │ @ instruction: 0x01a30730 │ │ │ │ msreq CPSR_, r8, lsl #16 │ │ │ │ @ instruction: 0x01a28620 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r0 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r8, lsr pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8 @ │ │ │ │ cmneq r6, r8 │ │ │ │ teqeq ip, r0, lsr #31 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -843206,16 +843206,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror #19 │ │ │ │ teqeq ip, r8, lsr #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x01a959a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr #24 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r0, asr #23 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq ip, r8, asr #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, asr fp │ │ │ │ cmneq r6, r8, lsr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -844105,15 +844105,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq fp, r8, ror r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsr #18 │ │ │ │ + teqeq ip, r0, ror #20 │ │ │ │ teqeq ip, r8, lsl #1 │ │ │ │ cmneq fp, r8, ror r9 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -844146,40 +844146,40 @@ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r0, lsr r7 │ │ │ │ strheq r3, [sl, #-120]! @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r6, [r8, r0]! │ │ │ │ teqeq ip, r8, ror sl │ │ │ │ ldrdeq fp, [sl, #-248]! @ 0xffffff08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ teqeq ip, r8, lsl #21 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq ip, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, lsl sl │ │ │ │ cmneq r6, r8, ror #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, asr #21 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a45ba8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, lsl #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a5fc38 │ │ │ │ teqeq ip, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror #21 │ │ │ │ @@ -844488,17 +844488,17 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsr #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, asr #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq pc, [r5, r8]! │ │ │ │ ldrsheq sl, [ip, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @@ -844906,16 +844906,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x0128c710 │ │ │ │ asreq fp, r8, #25 │ │ │ │ teqeq ip, r8, ror #12 │ │ │ │ teqeq ip, r8, lsr #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq ip, r8, lsr #18 │ │ │ │ teqeq ip, r0, lsr #18 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqpeq fp, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a9f270 │ │ │ │ @ instruction: 0x0128ce30 │ │ │ │ @@ -845093,15 +845093,15 @@ │ │ │ │ teqeq ip, r8, lsl r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsl #19 │ │ │ │ + teqeq ip, r0, ror sp │ │ │ │ teqeq ip, r8, lsl #20 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ teqeq ip, r8, asr #18 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq ip, r0, asr r9 │ │ │ │ @@ -845116,16 +845116,16 @@ │ │ │ │ @ instruction: 0x01a85a28 │ │ │ │ teqeq ip, r8, ror r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsl #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsl #12 │ │ │ │ @ instruction: 0x01a5fe18 │ │ │ │ teqeq ip, r8, lsr #19 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -845136,22 +845136,22 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r0 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r8, ror #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, ror sp │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, lsl r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq ip, r0, lsl #20 │ │ │ │ @@ -846807,15 +846807,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqeq ip, r8, ror #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr #2 │ │ │ │ + teqeq ip, r0, asr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq (UNDEF: 123), r8, ror #22 │ │ │ │ teqeq r9, r0, lsr #28 │ │ │ │ @ instruction: 0x01a9c2a0 │ │ │ │ teqeq ip, r0, lsl r4 │ │ │ │ cmneq r6, r8, asr sl │ │ │ │ teqeq ip, r8, lsl r4 │ │ │ │ @@ -846826,16 +846826,16 @@ │ │ │ │ @ instruction: 0x01a407e8 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a85208 │ │ │ │ teqeq ip, r0, ror #8 │ │ │ │ teqeq ip, r8, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a98290 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0, lsr #27 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, asr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ ldrdeq sl, [r0, r0]! │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -848450,20 +848450,20 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, ror r6 │ │ │ │ cmneq r9, r8, ror #24 │ │ │ │ teqeq ip, r0, lsl #27 │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, lsr #27 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq ip, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ - teqeq ip, r8, lsr #28 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq ip, r8, ror #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9b198 │ │ │ │ teqeq ip, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq ip, r0 @ │ │ │ │ cmneq r6, r8, lsl lr │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -848484,16 +848484,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsr sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsr #28 │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ + teqeq ip, r0, lsr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r8, lsr lr │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq ip, r0, asr #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, asr #27 │ │ │ │ cmneq r6, r8, lsl #28 │ │ │ │ teqeq ip, r0, asr lr │ │ │ │ @@ -848674,16 +848674,16 @@ │ │ │ │ strdeq r0, [r6, r8]! │ │ │ │ ldrsheq lr, [ip, -r8]! │ │ │ │ teqeq ip, r0, lsl #30 │ │ │ │ tsteq r4, r8, lsr sp │ │ │ │ teqeq ip, r0, lsr #26 │ │ │ │ teqeq ip, r8, lsr #21 │ │ │ │ teqeq ip, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq ip, r8, lsl lr │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq ip, r0, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsl r0 │ │ │ │ @ instruction: 0x01a85578 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, lsr r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -849504,16 +849504,16 @@ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq ip, r8, lsl #27 │ │ │ │ cmneq fp, r8, asr #20 │ │ │ │ teqeq lr, r0, ror #6 │ │ │ │ @ instruction: 0x01a85b90 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r8, lsl #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, ror #28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01aa4ae0 │ │ │ │ teqeq ip, r0, lsr lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq ip, r0, ror #28 │ │ │ │ @@ -853853,15 +853853,15 @@ │ │ │ │ teqeq sp, r0, lsl #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsr #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, asr r3 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ teqeq ip, r8, lsl #30 │ │ │ │ cmneq fp, r8, lsr #10 │ │ │ │ teqeq r9, r8 @ │ │ │ │ ldrdeq pc, [fp, #-8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sp, r0, lsr #5 │ │ │ │ @@ -853910,16 +853910,16 @@ │ │ │ │ @ instruction: 0x01a98650 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ smlawbeq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a80f50 │ │ │ │ teqeq sp, r8, lsr #6 │ │ │ │ teqeq sp, r0, ror #5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sp, r8, asr r3 │ │ │ │ teqeq sp, r0, asr #6 │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a60f20 │ │ │ │ teqeq sp, r8, lsr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @@ -853937,15 +853937,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a93f60 │ │ │ │ teqeq sp, r8, asr #8 │ │ │ │ teqeq sp, r8, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsr #9 │ │ │ │ + teqeq sp, r0, lsr #10 │ │ │ │ teqeq sp, r8, ror #6 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ teqeq sp, r0, ror r3 │ │ │ │ teqeq sp, r8, ror r4 │ │ │ │ teqeq sp, r8, lsr #5 │ │ │ │ ldrdeq sl, [r9, #-56]! @ 0xffffffc8 │ │ │ │ teqeq sp, r8, asr r4 │ │ │ │ @@ -854020,18 +854020,18 @@ │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq sp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsl #7 │ │ │ │ strheq r6, [r6, #-184]! @ 0xffffff48 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, lsl #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ @ instruction: 0x01a98650 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8 @ │ │ │ │ @ instruction: 0x01289348 │ │ │ │ roreq pc, r8, #13 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -854042,16 +854042,16 @@ │ │ │ │ @ instruction: 0x01a60f48 │ │ │ │ teqeq sp, r8 @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r8, ror #9 │ │ │ │ strheq r7, [fp, #-200]! @ 0xffffff38 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, lsr #10 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r0, lsl r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq sp, r0 @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -855449,15 +855449,15 @@ │ │ │ │ teqeq sp, r8, lsl fp │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, asr r7 │ │ │ │ + teqeq sp, r8, lsl r3 │ │ │ │ teqeq sp, r0, lsr #22 │ │ │ │ cmneq r9, r8, lsr #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a350c8 │ │ │ │ @ instruction: 0x01a350c8 │ │ │ │ strdeq r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ teqeq sp, r0, asr fp │ │ │ │ @@ -855968,16 +855968,16 @@ │ │ │ │ strdeq r6, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq sp, r0, lsl #3 │ │ │ │ cmneq r9, r8, lsr #5 │ │ │ │ teqeq sp, r0, lsl r3 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a4a388 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, lsl #7 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, lsr #6 │ │ │ │ cmneq r4, r8, lsl #8 │ │ │ │ teqeq sp, r0, lsr r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a35258 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -855994,32 +855994,32 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a98718 │ │ │ │ teqeq sp, r0, asr #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, asr #7 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, asr r4 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq sp, r0, lsr #9 │ │ │ │ teqeq sp, r0, lsr #6 │ │ │ │ strdeq r4, [r4, #-56]! @ 0xffffffc8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq r0, r0, pc │ │ │ │ teqeq r6, r0, lsl #15 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ - teqeq sp, r8, lsl r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sp, r0, ror #17 │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq sp, r0, lsl r4 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq sp, r8, ror #7 │ │ │ │ @@ -856033,17 +856033,17 @@ │ │ │ │ teqeq sp, r8, lsl #8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a612b8 │ │ │ │ teqeq r6, r8 @ │ │ │ │ cmneq r9, r8, lsr #17 │ │ │ │ teqeq sp, r0, lsr #8 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + teqeq sp, r8, asr r7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, lsr #17 │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -856240,16 +856240,16 @@ │ │ │ │ cmneq r9, r8, lsl #5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ roreq r5, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, asr #14 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, ror #17 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r8, lsr #17 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sp, r0, lsl #15 │ │ │ │ @@ -859179,15 +859179,15 @@ │ │ │ │ teqeq ip, r8, ror #22 │ │ │ │ @ instruction: 0x01a3f0a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq SPSR_fx, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsl #12 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, asr r5 │ │ │ │ cmneq r6, r8, lsr #5 │ │ │ │ teqeq sp, r8, asr r5 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a614c0 │ │ │ │ teqeq sp, r8, ror #10 │ │ │ │ @@ -859222,22 +859222,22 @@ │ │ │ │ teqeq sp, r8, asr #13 │ │ │ │ teqeq sp, r0, ror #10 │ │ │ │ @ instruction: 0x016a3c98 │ │ │ │ @ instruction: 0x012c7270 │ │ │ │ @ instruction: 0x01a943e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sp, r0, lsl r6 │ │ │ │ + teqeq sp, r8, lsl #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a614e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, lsl r6 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sp, r8, lsl #18 │ │ │ │ teqeq sp, r0, ror r6 │ │ │ │ smlabbeq r3, r8, sl, r3 │ │ │ │ teqeq sp, r8, lsr #12 │ │ │ │ cmneq r4, r8, ror #6 │ │ │ │ teqeq sp, r0, lsr r6 │ │ │ │ @@ -860731,15 +860731,15 @@ │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ cmneq r9, r8, ror r5 │ │ │ │ teqeq sp, r8, ror sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsl #31 │ │ │ │ + teqeq sp, r8, lsl lr │ │ │ │ teqeq sp, r0, lsr #27 │ │ │ │ cmneq r6, r8, lsr #11 │ │ │ │ @ instruction: 0x01289260 │ │ │ │ @ instruction: 0x01a3f280 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r8, lsr #27 │ │ │ │ @@ -860768,16 +860768,16 @@ │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r8, lsl #28 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq sp, r0, lsl lr │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, lsl #27 │ │ │ │ @ instruction: 0x01667598 │ │ │ │ - teqeq sp, r8, lsl #29 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ teqeq sp, r8, lsr #28 │ │ │ │ cmneq r8, r8, ror r8 │ │ │ │ teqeq sp, r0, lsr lr │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a85500 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -860797,15 +860797,15 @@ │ │ │ │ teqeq sp, r8, ror lr │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatbeq r5, r8, r5, r1 │ │ │ │ teqeq sp, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsr #31 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r0, lsr #29 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq sp, r8, lsr #29 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, lsr #28 │ │ │ │ @@ -860866,30 +860866,30 @@ │ │ │ │ teqeq sp, r8, asr #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsl #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a7f650 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ - teqeq sp, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x0128adb8 │ │ │ │ asreq r7, r0, r6 │ │ │ │ teqeq sp, r0 │ │ │ │ teqeq sp, r8, lsr #31 │ │ │ │ teqeq sp, r0, asr #8 │ │ │ │ @ instruction: 0x01a61790 │ │ │ │ teqeq sp, r8, asr #31 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, asr pc │ │ │ │ @ instruction: 0x0164c598 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, asr r2 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01288120 │ │ │ │ @@ -861038,16 +861038,16 @@ │ │ │ │ teqeq sp, r0, lsl #4 │ │ │ │ teqeq sp, r0, asr #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsr r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, lsr r3 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ @ instruction: 0x01289348 │ │ │ │ strdeq r3, [r7, r8]! │ │ │ │ teqeq sp, r0 @ │ │ │ │ @@ -861094,16 +861094,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsr #5 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r8, asr r3 │ │ │ │ teqeq sp, r0, lsl #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r0, ror #7 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq sp, r0, asr #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @@ -861138,16 +861138,16 @@ │ │ │ │ teqeq sp, r0, ror #9 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq sl, r8, lsl #26 │ │ │ │ smlawteq r9, r8, r3, r2 │ │ │ │ @ instruction: 0x01a816a8 │ │ │ │ teqeq sp, r0, lsr #8 │ │ │ │ teqeq sp, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq sp, r8, lsr r4 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq sp, r0, lsl #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, lsl #7 │ │ │ │ @@ -861160,16 +861160,16 @@ │ │ │ │ @ instruction: 0x01a78670 │ │ │ │ teqeq sp, r8, asr r4 │ │ │ │ teqeq sp, r8, lsl r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa2b00 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq sp, r8, lsl #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a617e0 │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ cmneq r9, r8, ror r5 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ ldrdeq r3, [r7, r0]! │ │ │ │ teqeq sp, r8, lsl #9 │ │ │ │ @@ -863153,15 +863153,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, asr r2 │ │ │ │ @ instruction: 0x01289348 │ │ │ │ strdeq r3, [r7, r8]! │ │ │ │ teqeq sp, r8, lsr #7 │ │ │ │ teqeq sp, r8, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, asr #2 │ │ │ │ + teqeq sp, r0, ror #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a3f3e8 │ │ │ │ teqeq sp, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, ror r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -864042,18 +864042,18 @@ │ │ │ │ cmneq r4, r8, ror r8 │ │ │ │ teqeq sp, r0, lsr r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a3f500 │ │ │ │ teqeq sp, r8, lsl r1 │ │ │ │ cmneq r8, r8, ror #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq sp, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, ror #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq ip, r8, asr #2 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq sp, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -864401,33 +864401,33 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a61d80 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsr #21 │ │ │ │ + teqeq sp, r8, lsl r7 │ │ │ │ teqeq sp, r8, ror #13 │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, asr r1 │ │ │ │ teqeq sp, r8, lsl #14 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01a3f500 │ │ │ │ teqeq sp, r0, lsr #15 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq sp, r0, lsl r7 │ │ │ │ teqeq sp, r8, ror #14 │ │ │ │ teqeq sp, r8, asr r6 │ │ │ │ cmneq r9, r8, lsl sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, lsr r7 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq sp, r8, lsr r7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ cmneq r6, r8, lsl sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -868486,16 +868486,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsr #13 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq ip, r8, sl │ │ │ │ teqpeq sp, r0, asr #13 @ p-variant is OBSOLETE │ │ │ │ msreq (UNDEF: 107), r8, asr r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0, asr #13 │ │ │ │ tsteq r3, r8, lsl #2 │ │ │ │ cmneq fp, r8, lsr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, lsl #14 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -868566,16 +868566,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r8, ror #15 │ │ │ │ asreq ip, r0, #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r0, #15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, ror #19 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0, lsl #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsr #16 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqeq lr, r8, lsl r8 │ │ │ │ @@ -868690,16 +868690,16 @@ │ │ │ │ teqeq lr, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, ror #20 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01298740 │ │ │ │ lsleq r3, r8 @ │ │ │ │ teqeq lr, r8, lsr #20 │ │ │ │ teqeq lr, r8, ror #19 │ │ │ │ teqeq lr, r8, lsr sl │ │ │ │ cmneq sl, r8, lsr #3 │ │ │ │ teqeq lr, r8, lsl #20 │ │ │ │ @@ -868722,16 +868722,16 @@ │ │ │ │ @ instruction: 0x01a93e20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq lr, [fp, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a14aa8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, asr sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, lsr #21 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a73058 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, ror #20 │ │ │ │ teqeq lr, r0, lsl #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -868740,26 +868740,26 @@ │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq lr, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, lsl #20 │ │ │ │ cmneq r6, r8, asr #12 │ │ │ │ teqeq lr, r0, lsr #24 │ │ │ │ cmneq fp, r8, asr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, asr #21 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ @ instruction: 0x01a78800 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq r9, r0, lsr fp │ │ │ │ strdeq lr, [fp, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a62550 │ │ │ │ teqeq ip, r8 @ │ │ │ │ strdeq lr, [fp, #-136]! @ 0xffffff78 │ │ │ │ teqeq lr, r0 @ │ │ │ │ @ instruction: 0x01291c28 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -868800,16 +868800,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ teqeq lr, r0, lsl #23 │ │ │ │ cmneq r9, r8, asr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8, lsr #21 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, lsr #23 │ │ │ │ teqeq lr, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -869765,15 +869765,15 @@ │ │ │ │ teqeq sp, r8, lsl #10 │ │ │ │ cmneq fp, r8, ror #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01267090 │ │ │ │ msreq (UNDEF: 107), r8, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, ror r7 │ │ │ │ + teqeq lr, r0, lsr #26 │ │ │ │ teqeq lr, r0, ror #26 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r8, asr #31 │ │ │ │ msreq (UNDEF: 107), r8, asr r6 │ │ │ │ teqeq lr, r0, ror #21 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ teqeq lr, r0 @ │ │ │ │ @@ -870584,16 +870584,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsl r5 │ │ │ │ @ instruction: 0x010519b0 │ │ │ │ teqeq lr, r0, ror r7 │ │ │ │ @ instruction: 0x01a3f410 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, lsl #19 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, lsl #15 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01287268 │ │ │ │ @ instruction: 0x01a85618 │ │ │ │ teqeq lr, r0, lsl r8 │ │ │ │ @@ -870714,16 +870714,16 @@ │ │ │ │ qdsubeq sp, r8, r4 │ │ │ │ teqeq lr, r0, ror r9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ strdeq lr, [pc, -r0]! │ │ │ │ @ instruction: 0x01aa8be0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, lsl sl │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, asr #20 │ │ │ │ teqeq lr, r0, lsr #19 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ @@ -870750,16 +870750,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ teqeq lr, r8, lsr sl │ │ │ │ teqeq lr, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a62898 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, lsr #21 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r6, [fp, #-24]! @ 0xffffffe8 │ │ │ │ teqeq lr, r8, asr #20 │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ @ instruction: 0x01a731c0 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @@ -870786,16 +870786,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0x01a7eb88 │ │ │ │ teqeq lr, r0, lsl #22 │ │ │ │ teqeq lr, r8, lsl #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tstpeq r4, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r0, lsr #26 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq r6, r8, ror sl │ │ │ │ teqeq lr, r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a62898 │ │ │ │ teqeq lr, r8, asr #21 │ │ │ │ @@ -871823,15 +871823,15 @@ │ │ │ │ teqeq lr, r0, asr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsr r9 │ │ │ │ + teqeq lr, r8, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a62a50 │ │ │ │ teqeq lr, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsreq pc, r0, sl @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -872420,16 +872420,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, ror #28 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, lsr r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r8, asr #8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -875124,16 +875124,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, ror #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r8, ror lr │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a42ae8 │ │ │ │ teqeq lr, r8, lsl #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -875158,16 +875158,16 @@ │ │ │ │ teqeq lr, r0, lsr pc │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq r4, r8, lsr #17 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabteq r5, r0, r8, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, lsl r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r8, lsr #18 │ │ │ │ @ instruction: 0x01a73210 │ │ │ │ teqeq ip, r8, lsl #10 │ │ │ │ @ instruction: 0x01a98ba0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, lsl #30 │ │ │ │ @@ -875230,28 +875230,28 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a81ab8 │ │ │ │ teqeq r5, r8, ror #17 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0, asr #32 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0, lsr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsr r0 │ │ │ │ cmneq r6, r8, asr r4 │ │ │ │ teqeq lr, r8, lsr r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r2, [r6, r0]! │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ teqeq lr, r0, lsr #1 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq lr, r8, asr r0 │ │ │ │ strdeq sp, [r4, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x013e8098 │ │ │ │ cmneq r4, r8, lsl #18 │ │ │ │ teqeq lr, r0, ror r0 │ │ │ │ @@ -876840,16 +876840,16 @@ │ │ │ │ lsreq r0, r0, pc │ │ │ │ teqeq lr, r8, lsr #18 │ │ │ │ teqeq lr, r8, lsl #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r0, lsl #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, lsr #18 │ │ │ │ @ instruction: 0x01a3ff78 │ │ │ │ teqeq lr, r8, ror r9 │ │ │ │ teqeq lr, r0, asr #18 │ │ │ │ teqeq lr, r8, lsr #23 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0, ror #18 │ │ │ │ @@ -876998,16 +876998,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8 @ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ teqeq lr, r0 @ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a632e8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -877629,15 +877629,15 @@ │ │ │ │ teqeq lr, r8, lsr #11 │ │ │ │ teqeq lr, r8, ror #10 │ │ │ │ teqeq lr, r8, ror #24 │ │ │ │ cmneq fp, r8, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, lsl #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ + teqeq lr, r8 @ │ │ │ │ teqeq lr, r8 @ │ │ │ │ strdeq r1, [r4, -r8] │ │ │ │ cmneq fp, r8, lsl #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlawbeq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a30348 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -877656,32 +877656,32 @@ │ │ │ │ teqeq lr, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0 @ │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, lsl r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ teqeq lr, r8, asr #12 │ │ │ │ teqeq lr, r8, lsl #12 │ │ │ │ - teqeq lr, r8, lsr r6 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r0, ror #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a63400 │ │ │ │ teqeq lr, r0, lsr r6 │ │ │ │ @ instruction: 0x01a7fa10 │ │ │ │ teqeq lr, r8, ror #11 │ │ │ │ teqeq lr, r8, ror #5 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01288090 │ │ │ │ @ instruction: 0x01a40040 │ │ │ │ teqeq lr, r8, ror r6 │ │ │ │ teqeq lr, r0, asr #12 │ │ │ │ teqeq lr, r8, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -877696,15 +877696,15 @@ │ │ │ │ teqeq lr, r0, ror r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0 @ │ │ │ │ @ instruction: 0x01a76b18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ - teqeq lr, r0, ror #16 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r8, lsr #13 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa3140 │ │ │ │ @@ -877810,16 +877810,16 @@ │ │ │ │ @ instruction: 0x01a63428 │ │ │ │ teqeq lr, r0, asr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x012c7c58 │ │ │ │ strdeq r8, [r9, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, ror #19 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq lr, r8, ror r8 │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ teqeq lr, r0, lsl #17 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, lsl #16 │ │ │ │ @@ -877908,16 +877908,16 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa31b8 │ │ │ │ teqeq lr, r0, ror #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9b198 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ teqeq lr, r0, asr #27 │ │ │ │ @@ -880479,30 +880479,30 @@ │ │ │ │ teqeq r4, r8, ror #5 │ │ │ │ cmneq r9, r8, asr #7 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r0, asr r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, asr #4 │ │ │ │ + teqeq lr, r0, ror #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a638b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr #7 │ │ │ │ ldrdeq fp, [r8, -r8]! │ │ │ │ @ instruction: 0x01a3f8c0 │ │ │ │ teqeq lr, r8, ror #4 │ │ │ │ teqeq lr, r8, lsr #4 │ │ │ │ @ instruction: 0x012939b8 │ │ │ │ lsreq fp, r0 @ │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, lsr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, lsl #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawbeq r8, r8, fp, r6 │ │ │ │ @ instruction: 0x01a30348 │ │ │ │ teqeq lr, r0, lsr #5 │ │ │ │ teqeq lr, r0, ror #4 │ │ │ │ @@ -880988,16 +880988,16 @@ │ │ │ │ @ instruction: 0x01a63978 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9f928 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq lr, r0, lsl #8 │ │ │ │ cmneq fp, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsl #23 │ │ │ │ + teqeq lr, r8, asr sl │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a99a50 │ │ │ │ teqeq lr, r0, lsl sl │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq lr, r8, lsr #20 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -881009,15 +881009,15 @@ │ │ │ │ teqeq lr, r8, asr #20 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq lr, r0, asr sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8 @ │ │ │ │ strheq r9, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq lr, r0, asr fp │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r8, ror #20 │ │ │ │ lsleq r1, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0129bf30 │ │ │ │ teqeq r8, r8 @ │ │ │ │ @ instruction: 0x01a30eb0 │ │ │ │ teqeq lr, r8, lsr #21 │ │ │ │ @@ -881070,20 +881070,20 @@ │ │ │ │ strdeq r9, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq lr, r0, asr #22 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a639a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - teqeq lr, r0, ror #22 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40220 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8, lsl #23 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01a76488 │ │ │ │ teqeq lr, r8, ror fp │ │ │ │ lsleq r2, r0, #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, ror #22 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -883097,19 +883097,19 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqpeq lr, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, asr #27 │ │ │ │ teqpeq lr, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq lr, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq lr, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -883318,16 +883318,16 @@ │ │ │ │ teqpeq lr, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ strdeq sp, [r4, -r0] │ │ │ │ teqpeq lr, r0, asr #25 @ p-variant is OBSOLETE │ │ │ │ teqeq lr, r0 @ │ │ │ │ smlatteq r2, r8, ip, fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq lr, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a94fa0 │ │ │ │ teqpeq lr, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq lr, r0, lsr #29 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ @@ -885320,16 +885320,16 @@ │ │ │ │ @ instruction: 0x01a3f410 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, asr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsr #29 │ │ │ │ teqeq pc, r0, lsr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq lr, [r4, #-88]! @ 0xffffffa8 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -886043,15 +886043,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40388 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabbeq r4, r8, r9, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, asr #22 │ │ │ │ + teqeq pc, r0, lsl lr @ │ │ │ │ teqpeq lr, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ cmneq sl, r8, lsr r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -886186,16 +886186,16 @@ │ │ │ │ @ instruction: 0x01a40388 │ │ │ │ teqeq pc, r0, lsl fp @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsr #22 │ │ │ │ strdeq r6, [r7, #-200]! @ 0xffffff38 │ │ │ │ teqeq pc, r0, lsr fp @ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsl lr @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, asr fp @ │ │ │ │ cmneq r6, r8, ror #19 │ │ │ │ ldrdeq r5, [r4, -r8]! │ │ │ │ @ instruction: 0x01a403b0 │ │ │ │ teqeq pc, r0, ror #22 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -886367,15 +886367,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq pc, r8, lsl #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsr #31 │ │ │ │ + teqeq pc, r0, lsr pc @ │ │ │ │ teqeq pc, r0, lsr #28 │ │ │ │ cmneq r4, r8, asr r7 │ │ │ │ teqeq pc, r8, lsr #28 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40400 │ │ │ │ teqeq pc, r8, lsr lr @ │ │ │ │ @@ -886438,16 +886438,16 @@ │ │ │ │ @ instruction: 0x01a64260 │ │ │ │ teqeq pc, r0, lsr #30 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, ror r4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, lsr #31 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, lsr sp │ │ │ │ teqeq pc, r8, asr pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -888445,15 +888445,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, lsl pc @ │ │ │ │ + teqeq pc, r0, lsl #23 │ │ │ │ teqeq pc, r0, ror #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40770 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -888480,18 +888480,18 @@ │ │ │ │ cmneq r9, r8, lsr #12 │ │ │ │ teqeq pc, r8, lsl #30 │ │ │ │ cmneq r4, r8, ror #19 │ │ │ │ teqeq pc, r0, lsl pc @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a40590 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsr #2 │ │ │ │ cmneq r9, r8, lsr #12 │ │ │ │ teqeq pc, r0, lsr #30 │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq pc, r8, asr pc @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, asr #30 │ │ │ │ @@ -889176,16 +889176,16 @@ │ │ │ │ cmneq fp, r8, lsr sp │ │ │ │ teqeq pc, r8, lsl #6 │ │ │ │ smlabbeq r4, r0, r6, r8 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a17320 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, lsr #28 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr r6 │ │ │ │ teqeq pc, r0, lsl fp @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsl sl @ │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ teqeq pc, r0, lsr #20 │ │ │ │ @@ -889274,16 +889274,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r0, ror fp @ │ │ │ │ @ instruction: 0x01a17320 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, lsl #12 │ │ │ │ @ instruction: 0x01a73260 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsr #28 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r6, r8, asr #32 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a64738 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -890971,15 +890971,15 @@ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a70880 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, lsl #13 │ │ │ │ + teqeq pc, r0, lsr fp @ │ │ │ │ @ instruction: 0x012d8ab0 │ │ │ │ @ instruction: 0x01aa7920 │ │ │ │ teqeq pc, r0, lsr #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a3fc80 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -891004,16 +891004,16 @@ │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, ror #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, lsl fp @ │ │ │ │ @ instruction: 0x01a64a08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, ror r0 @ │ │ │ │ + teqeq pc, r0, lsl #15 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatteq r2, r0, ip, sp │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, rrx │ │ │ │ teqeq pc, r0, lsr #13 │ │ │ │ @@ -891067,15 +891067,15 @@ │ │ │ │ teqeq pc, r0, ror r7 @ │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq pc, r8, ror r7 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsl #14 │ │ │ │ @ instruction: 0x0166b398 │ │ │ │ teqeq pc, r0, lsl #21 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, asr #17 │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsr #15 │ │ │ │ @@ -891259,16 +891259,16 @@ │ │ │ │ teqeq sp, r8, lsl r3 │ │ │ │ @ instruction: 0x01a40978 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, asr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, lsl #21 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + teqeq pc, r8, ror r0 @ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x01a3fe10 │ │ │ │ teqeq pc, r0, lsr #21 │ │ │ │ lsleq r2, r0, #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -891640,26 +891640,26 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a42ae8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, lsr #1 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r8, lsl #1 │ │ │ │ strdeq fp, [r6, #-72]! @ 0xffffffb8 │ │ │ │ @ instruction: 0x013f8090 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a64b20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsl #2 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsr pc │ │ │ │ ldrsbeq r8, [pc, -r8]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, asr #1 │ │ │ │ @ instruction: 0x01a85f28 │ │ │ │ teqpeq r9, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ @@ -891676,16 +891676,16 @@ │ │ │ │ teqeq r6, r0, lsl #13 │ │ │ │ ldrsheq r8, [pc, -r8]! @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsl #1 │ │ │ │ cmneq r6, r8, ror #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, ror #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, ror r1 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a98cb8 │ │ │ │ teqeq pc, r0, lsr #2 │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, ror sp @ │ │ │ │ @@ -891704,16 +891704,16 @@ │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, ror r1 @ │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq lr, r8, lsl r6 │ │ │ │ @ instruction: 0x01a9dd58 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, asr #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, ror #18 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq lr, r0, lsr r6 │ │ │ │ strheq r1, [fp, #-8]! │ │ │ │ teqeq pc, r0, lsl #4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq lr, r8, lsl r7 │ │ │ │ @@ -892212,16 +892212,16 @@ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, ror #18 │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq fp, r8, lsl r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsl fp @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsr #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsr #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsl #19 │ │ │ │ teqeq r6, r0, lsl #13 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -892320,16 +892320,16 @@ │ │ │ │ teqeq pc, r8, lsr #21 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x01a64c88 │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ teqeq pc, r8, lsr sl @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsl #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsr fp @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, lsl r6 │ │ │ │ teqeq lr, r0, lsl ip │ │ │ │ cmneq sl, r8, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, lsr ip @ │ │ │ │ teqeq pc, r0, ror fp @ │ │ │ │ @@ -894539,15 +894539,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, lsr #1 │ │ │ │ + teqeq pc, r8, lsr r0 @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r0, ror #27 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -894696,16 +894696,16 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0, lsr r0 @ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsr #1 │ │ │ │ teqeq pc, r8, asr #32 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, ror r0 @ │ │ │ │ @@ -894773,15 +894773,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ + teqeq pc, r0, lsr r8 @ │ │ │ │ teqeq pc, r0, lsl #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r8, lsl #10 │ │ │ │ @ instruction: 0x01a8bc20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, ror r0 @ │ │ │ │ @@ -894808,16 +894808,16 @@ │ │ │ │ @ instruction: 0x01a65160 │ │ │ │ teqeq pc, r0, lsr #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr #18 │ │ │ │ teqeq pc, r0, ror #3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, lsl #13 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsl #16 │ │ │ │ cmneq r9, r8, asr #18 │ │ │ │ teqeq pc, r0, lsl r2 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, ror r6 @ │ │ │ │ @@ -895098,16 +895098,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsl r8 @ │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, lsr #5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq r7, r8, lsr #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ teqeq pc, r8, lsr r7 @ │ │ │ │ @@ -895200,16 +895200,16 @@ │ │ │ │ @ instruction: 0x01a65228 │ │ │ │ teqeq pc, r8, lsl #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r0, ror #30 │ │ │ │ andle r0, r0, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsr r8 @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r8, lsr #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, asr #16 │ │ │ │ teqeq pc, r0, asr #16 │ │ │ │ @@ -895279,15 +895279,15 @@ │ │ │ │ teqeq pc, r8, lsl r9 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r8, asr #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, ror ip @ │ │ │ │ + teqeq pc, r0, lsr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq pc, r8, ror #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, lsl sl @ │ │ │ │ @@ -895330,20 +895330,20 @@ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ @ instruction: 0x012946e0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, lsr sl @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r8, lsr r0 │ │ │ │ ldrdeq fp, [r8, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, ror sl @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r0, asr #20 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r0, asr sl @ │ │ │ │ cmneq r8, r8, ror r1 │ │ │ │ teqeq pc, r8, asr sl @ │ │ │ │ @@ -895352,16 +895352,16 @@ │ │ │ │ @ instruction: 0x01a86040 │ │ │ │ teqeq pc, r8, ror #20 │ │ │ │ cmneq r6, r8, asr #27 │ │ │ │ teqeq pc, r0, ror sl @ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a65278 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, ror ip @ │ │ │ │ teqeq pc, r8, lsr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq r4, r0 @ │ │ │ │ cmneq r9, r8, ror r9 │ │ │ │ teqeq pc, r0, lsr #21 │ │ │ │ @@ -895607,15 +895607,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, ror lr @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsr #1 │ │ │ │ + teqeq pc, r0, lsr #2 │ │ │ │ teqeq pc, r0, lsl #29 │ │ │ │ teqeq r4, r0, asr #20 │ │ │ │ teqeq pc, r8, lsl #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsl lr @ │ │ │ │ cmneq r6, r8, asr #28 │ │ │ │ teqeq pc, r8, asr #30 │ │ │ │ @@ -895746,17 +895746,17 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @ instruction: 0x013fc090 │ │ │ │ strheq fp, [r6, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x013fc098 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a65340 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsl r1 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa7b28 │ │ │ │ teqeq pc, r0, asr #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r8 @ │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ @@ -895776,16 +895776,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r8, lsl #1 │ │ │ │ cmneq r6, r8, lsr #29 │ │ │ │ teqeq pc, r0, lsl r1 @ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq r4, r8, ror #22 │ │ │ │ cmneq r9, r8, asr #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsl r3 @ │ │ │ │ teqeq pc, r8, lsr r1 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r9, r8, asr #19 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -896105,31 +896105,31 @@ │ │ │ │ teqeq pc, r8, ror #18 │ │ │ │ teqeq pc, r8, lsl r6 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a65408 │ │ │ │ teqeq pc, r8, lsr fp @ │ │ │ │ strdeq r1, [fp, #-56]! @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, lsl ip @ │ │ │ │ + teqeq pc, r8, ror #12 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r0, lsr #5 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a99a50 │ │ │ │ teqeq pc, r8, asr r6 @ │ │ │ │ andle r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, ror r6 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, asr #23 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq pc, r8, lsl #13 │ │ │ │ tsteq r4, r0, ror r1 │ │ │ │ cmneq fp, r8, lsr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012347e0 │ │ │ │ @ instruction: 0x01aa4298 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -896458,16 +896458,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, lsl ip @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a654a8 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -896513,15 +896513,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01aa43b0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a959a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, asr #28 │ │ │ │ + teqeq pc, r0, ror #1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, lsr #25 │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq pc, r8, lsr #25 │ │ │ │ cmneq r9, r8, lsl r6 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -896618,16 +896618,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0, ror r7 @ │ │ │ │ andle r0, r0, r6 │ │ │ │ teqeq pc, r8, lsr lr @ │ │ │ │ @ instruction: 0x01a41e68 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrheq sp, [pc, -r8]! │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, ror r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r5, [r6, r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, ror #28 │ │ │ │ @@ -896776,18 +896776,18 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, ror r7 @ │ │ │ │ andle r0, r0, r7 │ │ │ │ teqeq pc, r0, lsl #4 │ │ │ │ cmneq r9, r8, ror sl │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, asr #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, ror #1 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + rsceq ip, r5, r8, asr #2 │ │ │ │ ldrsbeq r5, [r8, -r8]! │ │ │ │ @ instruction: 0x01a65548 │ │ │ │ teqeq pc, r0, lsr #25 │ │ │ │ strdeq r5, [fp, #-120]! @ 0xffffff88 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, asr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -897191,15 +897191,15 @@ │ │ │ │ ldrdeq fp, [lr, -r0]! │ │ │ │ @ instruction: 0x01a95ab8 │ │ │ │ teqeq pc, r0, ror #2 │ │ │ │ @ instruction: 0x01a8bd60 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, ror #23 │ │ │ │ + teqeq pc, r0, asr #23 │ │ │ │ teqeq pc, r0, asr #14 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq pc, r0, asr r7 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -897482,16 +897482,16 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, ror #23 │ │ │ │ @ instruction: 0x012eaaa8 │ │ │ │ @ instruction: 0x01a95b08 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlabteq r5, r0, fp, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a656b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -898249,25 +898249,25 @@ │ │ │ │ teqeq pc, r8, lsl #15 │ │ │ │ cmneq fp, r8, lsr r9 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq pc, r0, asr #3 │ │ │ │ msreq SPSR_fxc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r0, asr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, ror #15 │ │ │ │ teqeq pc, r0, ror #15 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0, ror #14 │ │ │ │ cmneq r6, r8, ror r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, ror #15 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, ror #18 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -898533,15 +898533,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a9cf48 │ │ │ │ teqeq pc, r8, lsr #6 │ │ │ │ cmneq r9, r8, lsl #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq pc, r8, lsr #25 │ │ │ │ + teqeq pc, r0, lsr #25 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq pc, r8, ror ip @ │ │ │ │ @ instruction: 0x01a725e0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq pc, r8, ror #24 │ │ │ │ @@ -898562,16 +898562,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ cmneq r9, r8, lsr #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, ror #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ teqeq pc, r0, asr #25 │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ teqeq pc, r8, asr #25 │ │ │ │ @@ -898793,19 +898793,19 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8, lsl #27 │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqpeq pc, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqpeq pc, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ teqpeq pc, r8, asr r0 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x01a9cf98 │ │ │ │ teqpeq pc, r0, rrx @ p-variant is OBSOLETE │ │ │ │ lsleq r1, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ lsleq r1, r8 @ │ │ │ │ teqpeq pc, r0, ror r0 @ p-variant is OBSOLETE @ │ │ │ │ @@ -898977,27 +898977,27 @@ │ │ │ │ teqpeq pc, r8, asr #5 @ p-variant is OBSOLETE │ │ │ │ ldrsbeq pc, [pc, -r8]! @ │ │ │ │ teqpeq pc, r0, lsl r3 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqpeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ teqpeq pc, r8, lsr r3 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a659a8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #24 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq pc, r8, ror r3 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqpeq pc, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ lsreq r2, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -899080,19 +899080,19 @@ │ │ │ │ tsteq r4, r0, lsl #26 │ │ │ │ teqeq r5, r8, lsr pc │ │ │ │ @ instruction: 0x01aa5c38 │ │ │ │ teqeq pc, r8, lsl ip @ │ │ │ │ cmneq r9, r8, lsr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r0, lsl r5 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ teqpeq pc, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r9, #-56]! @ 0xffffffc8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ @@ -899102,16 +899102,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r5, [r6, r0]! │ │ │ │ teqpeq pc, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ cmneq r9, r8, asr fp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq pc, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ cmneq r9, r8, asr #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ smlatbeq r2, r0, lr, pc @ │ │ │ │ teqpeq pc, r0, lsr r5 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -899306,34 +899306,34 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x01aa81b8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r2, r8, lsl fp │ │ │ │ @ instruction: 0x01a9d740 │ │ │ │ teqeq pc, r8, lsl #27 │ │ │ │ andle r0, r0, r5 │ │ │ │ teqpeq pc, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ teqeq ip, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r0, ror r8 @ p-variant is OBSOLETE @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq ip, r0, asr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, lsl #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - teqpeq pc, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq pc, r8, ror lr @ p-variant is OBSOLETE @ │ │ │ │ teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ teqpeq pc, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ cmneq r6, r8, lsr #14 │ │ │ │ teqpeq pc, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -899421,15 +899421,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqpeq pc, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqpeq pc, r8, ror sl @ p-variant is OBSOLETE @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01045e90 │ │ │ │ teqeq pc, r0, ror #13 │ │ │ │ smlatteq r2, r8, ip, fp │ │ │ │ teqpeq pc, r8, lsl sl @ p-variant is OBSOLETE @ │ │ │ │ teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ tsteq r4, r0, lsr pc │ │ │ │ @@ -899448,15 +899448,15 @@ │ │ │ │ tsteq r5, r8, ror #26 │ │ │ │ teqpeq pc, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ - teqpeq pc, r8, ror lr @ p-variant is OBSOLETE @ │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ teqpeq pc, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a65a98 │ │ │ │ @@ -899704,22 +899704,22 @@ │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ teqpeq pc, r0, lsr lr @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x01050498 │ │ │ │ teqeq pc, r0, ror r7 @ │ │ │ │ andle r0, r0, pc │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ teqeq r5, r0, asr #15 │ │ │ │ @ instruction: 0x01a7ef98 │ │ │ │ teqeq ip, r8, asr r9 │ │ │ │ @ instruction: 0x01aa4e28 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - rsceq ip, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01a95d10 │ │ │ │ teqpeq pc, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a7ec28 │ │ │ │ teqeq r5, r8, lsr #25 │ │ │ │ msreq (UNDEF: 121), r8, ror #7 │ │ │ │ cmneq r7, r8, asr #18 │ │ │ │ @@ -901205,15 +901205,15 @@ │ │ │ │ stmdbne r6, {r5, r6, r7, r8, sl}^ │ │ │ │ teqeq r0, r0 @ │ │ │ │ smlawbeq sp, r8, r9, r5 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012a5620 │ │ │ │ @ instruction: 0x0123a5b8 │ │ │ │ teqeq r6, r8, lsr #6 │ │ │ │ - strteq sp, [lr], #2128 @ 0x850 │ │ │ │ + strteq sp, [lr], #2144 @ 0x860 │ │ │ │ teqeq r2, r8, lsl #16 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x012a4b68 │ │ │ │ @ instruction: 0x01248340 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ subeq lr, sl, #72, 30 @ 0x120 │ │ │ │ @@ -901245,15 +901245,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq sp, r8, asr #28 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ subeq lr, sl, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0x0122a718 │ │ │ │ teqeq r8, r8, lsr r6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - strteq r2, [pc], #1552 @ 1411760 <__bss_end__@@Base+0x5b4994> │ │ │ │ + strteq r2, [pc], #1568 @ 1411760 <__bss_end__@@Base+0x5b4994> │ │ │ │ @ instruction: 0x0122a850 │ │ │ │ teqeq r8, r0, lsl #6 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ subeq fp, fp, #80 @ 0x50 │ │ │ │ ldrdeq ip, [r7, -r0]! │ │ │ │ @ instruction: 0x01213508 │ │ │ │ @@ -901324,16 +901324,16 @@ │ │ │ │ @ instruction: 0x0122a500 │ │ │ │ @ instruction: 0x01266328 │ │ │ │ teqeq r9, r0, asr r9 │ │ │ │ @ instruction: 0x012086b8 │ │ │ │ @ instruction: 0x012cc4b0 │ │ │ │ smlawteq sl, r8, sp, r0 │ │ │ │ teqeq lr, r0, lsl r3 │ │ │ │ - ldrbeq r4, [r4], #2640 @ 0xa50 │ │ │ │ - strteq pc, [lr], #1976 @ 0x7b8 │ │ │ │ + ldrbeq r4, [r4], #2656 @ 0xa60 │ │ │ │ + strteq pc, [lr], #1992 @ 0x7c8 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r6, r8, asr #27 │ │ │ │ @ instruction: 0x0120ee20 │ │ │ │ subeq lr, sl, #216, 24 @ 0xd800 │ │ │ │ @@ -901452,15 +901452,15 @@ │ │ │ │ subeq r9, sl, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0x0122a5a8 │ │ │ │ smlawteq r0, r8, r9, pc @ │ │ │ │ smlawteq r3, r0, r2, sl │ │ │ │ @ instruction: 0x012717e0 │ │ │ │ teqeq r1, r8, lsl #8 │ │ │ │ @ instruction: 0x012d2140 │ │ │ │ - strteq sp, [lr], #2192 @ 0x890 │ │ │ │ + strteq sp, [lr], #2208 @ 0x8a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01208608 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r8, [r5, -r0]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01269670 │ │ │ │ msreq R8_usr, r0, asr #12 │ │ │ │ @@ -901531,15 +901531,15 @@ │ │ │ │ strdeq r1, [r2, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ strdeq r6, [fp, -r8]! │ │ │ │ smlawteq r3, r8, r4, sl │ │ │ │ ldrdeq ip, [ip, -r8]! │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012765e8 │ │ │ │ - strteq r2, [pc], #1616 @ 1411bd8 <__bss_end__@@Base+0x5b4e0c> │ │ │ │ + strteq r2, [pc], #1632 @ 1411bd8 <__bss_end__@@Base+0x5b4e0c> │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0127e400 │ │ │ │ @ instruction: 0x012695a0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ teqeq r4, r0, asr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ msreq CPSR_, r0, lsr #19 │ │ │ │ @@ -1261020,62 +1261020,62 @@ │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ subseq pc, r1, #32, 12 @ 0x2000000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, rrx │ │ │ │ subseq sp, r3, #64, 12 @ 0x4000000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ - ldrbeq r5, [r4], #2192 @ 0x890 │ │ │ │ + ldrbeq r5, [r4], #2208 @ 0x8a0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ strdeq ip, [r2, -r8]! │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ - strbeq r3, [r3], #3496 @ 0xda8 │ │ │ │ + strbeq r3, [r3], #3512 @ 0xdb8 │ │ │ │ ... │ │ │ │ strheq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ - ldrteq r6, [fp], #3568 @ 0xdf0 │ │ │ │ + ldrteq r6, [fp], #3584 @ 0xe00 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ @ instruction: 0x01292420 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #6 │ │ │ │ - ldrteq r8, [sl], #1488 @ 0x5d0 │ │ │ │ + ldrteq r8, [sl], #1504 @ 0x5e0 │ │ │ │ ... │ │ │ │ strdeq r0, [r2, -r0]! @ │ │ │ │ - ldrteq pc, [sl], #3688 @ 0xe68 @ │ │ │ │ + ldrteq pc, [sl], #3704 @ 0xe78 @ │ │ │ │ ... │ │ │ │ rsceq ip, r5, r8, asr #2 │ │ │ │ - strbeq fp, [sp], #3400 @ 0xd48 │ │ │ │ + strbeq fp, [sp], #3416 @ 0xd58 │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ subeq r7, lr, #240, 28 @ 0xf00 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr r4 │ │ │ │ @ instruction: 0x0136a098 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r0 │ │ │ │ @ instruction: 0x0128e340 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #31 │ │ │ │ subeq r1, lr, #240 @ 0xf0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ - ldrbeq r1, [r4], #936 @ 0x3a8 │ │ │ │ + ldrbeq r1, [r4], #952 @ 0x3b8 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #7 │ │ │ │ - strbeq r1, [r6], #672 @ 0x2a0 │ │ │ │ + strbeq r1, [r6], #688 @ 0x2b0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ strbteq r4, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ teqeq r6, r0, ror r6 │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ - strbeq r2, [r0], #632 @ 0x278 │ │ │ │ + strbeq r2, [r0], #648 @ 0x288 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r2 │ │ │ │ strdeq sl, [r5, -r8]! │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ subseq sp, r4, #208, 20 @ 0xd0000 │ │ │ │ ... │ │ │ │ @@ -1261091,50 +1261091,50 @@ │ │ │ │ cmneq r2, r8, lsr r1 │ │ │ │ @ instruction: 0x0121c060 │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ subseq r1, r5, #104, 6 @ 0xa0000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x01628098 │ │ │ │ - ldrteq r0, [fp], #56 @ 0x38 │ │ │ │ + ldrteq r0, [fp], #72 @ 0x48 │ │ │ │ ... │ │ │ │ @ instruction: 0x01628498 │ │ │ │ @ instruction: 0x012ec870 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #1 │ │ │ │ - strbeq r8, [r7], #3088 @ 0xc10 │ │ │ │ + strbeq r8, [r7], #3104 @ 0xc20 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ - streq r5, [r3], #2368 @ 0x940 │ │ │ │ + streq r5, [r3], #2384 @ 0x950 │ │ │ │ ... │ │ │ │ cmneq r2, r8 │ │ │ │ - ldrteq sl, [sl], #544 @ 0x220 │ │ │ │ + ldrteq sl, [sl], #560 @ 0x230 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #8 │ │ │ │ subeq ip, lr, #16, 4 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r1 │ │ │ │ subseq r1, r0, #136, 18 @ 0x220000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #1 │ │ │ │ - ldrteq r7, [lr], #3416 @ 0xd58 │ │ │ │ + ldrteq r7, [lr], #3432 @ 0xd68 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ - ldrteq r0, [r6], #3216 @ 0xc90 │ │ │ │ + ldrteq r0, [r6], #3232 @ 0xca0 │ │ │ │ ... │ │ │ │ ldrdeq r8, [r2, #-8]! │ │ │ │ - streq ip, [r9], #2992 @ 0xbb0 │ │ │ │ + streq ip, [r9], #3008 @ 0xbc0 │ │ │ │ ... │ │ │ │ strdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ - ldrbteq r8, [r9], #-2680 @ 0xfffff588 │ │ │ │ + ldrbteq r8, [r9], #-2696 @ 0xfffff578 │ │ │ │ ... │ │ │ │ @ instruction: 0x01628398 │ │ │ │ - ldrteq sl, [lr], #872 @ 0x368 │ │ │ │ + ldrteq sl, [lr], #888 @ 0x378 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ - strteq r0, [sp], #3808 @ 0xee0 │ │ │ │ + strteq r0, [sp], #3824 @ 0xef0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #6 │ │ │ │ subseq r3, r1, #128, 24 @ 0x8000 │ │ │ │ ... │ │ │ │ stmdbmi lr, {r1, r3, r5, r8, sl, ip, lr}^ │ │ │ │ subspl r2, r4, r1, asr sp │ │ │ │ cmpeq sl, sl, lsr #26 │ │ │ │ @@ -1277675,15 +1277675,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq fp, r8, ror #22 │ │ │ │ subeq r7, r1, #104, 12 @ 0x6800000 │ │ │ │ cmneq sl, r8, ror r8 │ │ │ │ - streq pc, [pc], #3064 @ 158dc1c <__bss_end__@@Base+0x730e50> │ │ │ │ + streq pc, [pc], #3080 @ 158dc1c <__bss_end__@@Base+0x730e50> │ │ │ │ cmneq sl, r8, ror #4 │ │ │ │ cmpne sl, r0, ror r7 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl #11 │ │ │ │ @@ -1277913,15 +1277913,15 @@ │ │ │ │ strheq r5, [r8, #-40]! @ 0xffffffd8 │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ cmneq r8, r8, lsl #11 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, ror r8 │ │ │ │ - streq pc, [pc], #3288 @ 158dfd4 <__bss_end__@@Base+0x731208> │ │ │ │ + streq pc, [pc], #3304 @ 158dfd4 <__bss_end__@@Base+0x731208> │ │ │ │ cmneq fp, r8, ror #22 │ │ │ │ subeq r7, r1, #176, 14 @ 0x2c00000 │ │ │ │ cmneq sl, r8, ror #4 │ │ │ │ cmpne sl, r0, lsr #18 │ │ │ │ cmneq r7, r8, asr ip │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @@ -1278357,15 +1278357,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq r8, r8, lsl #16 │ │ │ │ teqeq r1, r8, asr #6 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ cmneq sl, r8, ror r8 │ │ │ │ - streq r2, [pc], #1624 @ 158e6c4 <__bss_end__@@Base+0x7318f8> │ │ │ │ + streq r2, [pc], #1640 @ 158e6c4 <__bss_end__@@Base+0x7318f8> │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x016a3b98 │ │ │ │ teqeq r0, r0, lsr #28 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x016a3b98 │ │ │ │ @@ -1290414,15 +1290414,15 @@ │ │ │ │ stmdbvs pc!, {r4, r5, r6, r8, ip, sp} @ │ │ │ │ stmdbvs pc!, {r1, r2, r3, r5, r6, sl, ip, sp, lr} @ │ │ │ │ rsbvc r7, r5, #1845493760 @ 0x6e000000 │ │ │ │ ldclvs 15, cr2, [r6, #-448]! @ 0xfffffe40 │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ ldrbteq r3, [pc], #-112 @ 159a530 <__bss_end__@@Base+0x73d764> │ │ │ │ - ldrbteq r3, [pc], #-184 @ 159a534 <__bss_end__@@Base+0x73d768> │ │ │ │ + ldrbteq r3, [pc], #-200 @ 159a534 <__bss_end__@@Base+0x73d768> │ │ │ │ subseq r4, r9, r3, asr r1 │ │ │ │ ldrbeq r9, [pc], #-752 @ 159a53c <__bss_end__@@Base+0x73d770> │ │ │ │ @ instruction: 0x41202020 │ │ │ │ @ instruction: 0x4d4f4958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ ... │ │ │ │ @@ -1290707,27 +1290707,27 @@ │ │ │ │ subeq r4, r9, lr, asr #28 │ │ │ │ ldrbeq r9, [pc], #-752 @ 159a9c4 <__bss_end__@@Base+0x73dbf8> │ │ │ │ svcmi 0x004d414f │ │ │ │ ldrbeq r5, [pc], #-846 @ 159a9cc <__bss_end__@@Base+0x73dc00> │ │ │ │ lslseq r9, r0 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - suble fp, r6, r1, asr #16 │ │ │ │ + andle r7, pc, r4, ror #6 │ │ │ │ @ instruction: 0x01b1c810 │ │ │ │ - suble sl, r6, r3, ror #24 │ │ │ │ - @ instruction: 0x0120a528 │ │ │ │ + andle r6, pc, r6, lsl #15 │ │ │ │ + subeq sl, r1, #152, 30 @ 0x260 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - suble sl, r6, r1, lsr #31 │ │ │ │ + andle r6, pc, r4, asr #21 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - ldrdeq r3, [pc, #-184] @ 159a940 <__bss_end__@@Base+0x73db74> │ │ │ │ - @ instruction: 0xd0469394 │ │ │ │ - @ instruction: 0xd0203fb0 │ │ │ │ - eorle r3, r0, ip, lsl #31 │ │ │ │ - eorle r4, r0, r9, ror fp │ │ │ │ - eorle r4, r0, sp, lsr #23 │ │ │ │ + cmneq pc, r8, ror #29 │ │ │ │ + @ instruction: 0xd00f4eb7 │ │ │ │ + andle r0, r7, r6, asr #5 │ │ │ │ + andle r0, r7, r2, lsr #5 │ │ │ │ + andle r0, r7, pc, lsl #29 │ │ │ │ + andle r0, r7, r3, asr #29 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andsle fp, r6, sp, lsl #6 │ │ │ │ svcmi 0x00504458 │ │ │ │ @@ -1290735,41 +1290735,41 @@ │ │ │ │ subspl r4, r8, r8, asr r5 │ │ │ │ cmpeq r7, r0, asr fp │ │ │ │ mcrrmi 6, 5, r4, r1, cr8 │ │ │ │ cmpeq r9, r7, asr #20 │ │ │ │ eoreq r4, sp, r8, asr r6 │ │ │ │ cmpeq r9, r8, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - ldrbeq pc, [r8], #2232 @ 0x8b8 @ │ │ │ │ - ldrbeq pc, [r8], #2224 @ 0x8b0 @ │ │ │ │ + ldrbeq pc, [r8], #2248 @ 0x8c8 @ │ │ │ │ + ldrbeq pc, [r8], #2240 @ 0x8c0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs r7, [r4, #-591]! @ 0xfffffdb1 │ │ │ │ cmnmi r4, r2, ror r5 │ │ │ │ stmdbvs ip!, {r1, r5, r6, r8, sl, sp, lr}^ │ │ │ │ svcvs 0x004d6e61 │ │ │ │ strbtvs r6, [r9], #-3950 @ 0xfffff092 │ │ │ │ rsbseq r7, r0, r3, asr r5 │ │ │ │ svcmi 0x004e4f4d │ │ │ │ ldrbeq r4, [pc], #-1097 @ 159aa74 <__bss_end__@@Base+0x73dca8> │ │ │ │ @ instruction: 0x01b17ef0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - eorle r5, r6, r5, ror fp │ │ │ │ + eorsle r5, fp, r6, asr #25 │ │ │ │ @ instruction: 0x01b1c810 │ │ │ │ - eorle r5, r6, r8, ror #6 │ │ │ │ - subeq r8, r0, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xd03b54b9 │ │ │ │ + subeq r5, r0, #112, 4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - eorle r5, r6, r3, lsr #11 │ │ │ │ + @ instruction: 0xd03b56f4 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - cmneq pc, r8, lsr #18 │ │ │ │ - eorle r4, r6, r2, asr #30 │ │ │ │ - mulsle r2, r1, r3 │ │ │ │ - andsle fp, r2, r5, asr r3 │ │ │ │ - @ instruction: 0xd012b6b4 │ │ │ │ - andsle fp, r2, r9, lsr #14 │ │ │ │ + cmneq pc, r8, lsl #4 │ │ │ │ + mlasle fp, r3, r0, r5 │ │ │ │ + @ instruction: 0xd01997d0 │ │ │ │ + mulsle r9, r4, r7 │ │ │ │ + @ instruction: 0xd0199af3 │ │ │ │ + andsle r9, r9, r8, ror #22 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ andsle r2, r4, sl, lsl #14 │ │ │ │ andeq r4, r0, r8, asr r6 │ │ │ │ @@ -1290777,51 +1290777,51 @@ │ │ │ │ mcrrmi 0, 5, r5, pc, cr8 │ │ │ │ rsbeq r4, r7, #1677721601 @ 0x64000001 │ │ │ │ mcrrmi 0, 5, r5, pc, cr8 │ │ │ │ rsbeq lr, r7, #1424 @ 0x590 │ │ │ │ subseq r5, r2, r8, asr r0 │ │ │ │ rsbeq lr, r7, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - ldrbeq pc, [r8], #632 @ 0x278 @ │ │ │ │ - ldrbeq pc, [r8], #624 @ 0x270 @ │ │ │ │ + ldrbeq pc, [r8], #648 @ 0x288 @ │ │ │ │ + ldrbeq pc, [r8], #640 @ 0x280 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x006e6f4d │ │ │ │ ldrbeq r6, [pc], #-1129 @ 159ab04 <__bss_end__@@Base+0x73dd38> │ │ │ │ svcvs 0x00757120 │ │ │ │ ldrbeq r9, [pc], #-544 @ 159ab0c <__bss_end__@@Base+0x73dd40> │ │ │ │ rsbeq r7, pc, r1, ror r5 @ │ │ │ │ ldrbeq r9, [pc], #-752 @ 159ab14 <__bss_end__@@Base+0x73dd48> │ │ │ │ rsbeq r6, r4, r7, ror #6 │ │ │ │ ldrbeq r9, [pc], #-752 @ 159ab1c <__bss_end__@@Base+0x73dd50> │ │ │ │ ldmdbvs r6!, {r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ ldrbeq r6, [pc], #-1380 @ 159ab24 <__bss_end__@@Base+0x73dd58> │ │ │ │ - rorseq r9, r0, #14 │ │ │ │ + rorseq r9, r0, #9 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0xd03ba1fe │ │ │ │ + andle sp, pc, r2, lsl #18 │ │ │ │ @ instruction: 0x01b1c810 │ │ │ │ - eorsle sl, fp, r4, rrx │ │ │ │ - subeq r1, r0, #24, 18 @ 0x60000 │ │ │ │ + andle sp, pc, r9, lsl #15 │ │ │ │ + subeq sl, r1, #40, 24 @ 0x2800 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - eorsle sl, fp, r0, asr #2 │ │ │ │ + andle sp, pc, r1, asr r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - cmneq pc, r8, lsr #11 │ │ │ │ - eorsle r9, fp, r5, lsr #24 │ │ │ │ - andsle sp, fp, lr, asr r2 │ │ │ │ - andsle sp, fp, ip, asr #4 │ │ │ │ - andsle lr, fp, r8, ror #18 │ │ │ │ - andsle lr, fp, sp, ror #18 │ │ │ │ + cmneq pc, r8, ror lr @ │ │ │ │ + andle sp, pc, r6, ror #7 │ │ │ │ + ldrdle r2, [r7], -pc @ │ │ │ │ + andle r2, r7, lr, asr #21 │ │ │ │ + andle r2, r7, r4, lsr sp │ │ │ │ + andle r2, r7, r9, lsr sp │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ - cmpcc r0, r1, asr #6 │ │ │ │ - rsbseq r8, r0, #224, 12 @ 0xe000000 │ │ │ │ + subscc r5, r0, #67108865 @ 0x4000001 │ │ │ │ + rsbseq r8, r0, #48, 12 @ 0x3000000 │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ ldmdbvs r8!, {r0, r1, r2, r3, r5, r8, sp, lr}^ │ │ │ │ @@ -1327252,15 +1327252,15 @@ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x0126a570 │ │ │ │ msreq CPSR_s, r8 @ │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x01251de8 │ │ │ │ - ldrbeq lr, [r3], #160 @ 0xa0 │ │ │ │ + ldrbeq lr, [r3], #176 @ 0xb0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ @ instruction: 0x012440a0 │ │ │ │ @ instruction: 0x0129be50 │ │ │ │ @ instruction: 0x012936b0 │ │ │ │ ldrdeq r8, [r9], r0 │ │ │ │ subeq r2, r0, #0, 6 │ │ │ │ streq lr, [r4, r0, lsr #24]! │ │ │ │ @@ -1329802,380 +1329802,380 @@ │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ msreq SPSR_fc, r8, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ msreq CPSR_fxc, r0, lsl sp │ │ │ │ msreq CPSR_fxc, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01aaa508 │ │ │ │ - ldrbteq r0, [r4], #-3184 @ 0xfffff390 │ │ │ │ + ldrbteq r0, [r4], #-3200 @ 0xfffff380 │ │ │ │ @ instruction: 0x01affa30 │ │ │ │ subeq ip, r6, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0x01aab200 │ │ │ │ subeq r0, r8, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0x01b1ef98 │ │ │ │ subeq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0x01b24498 │ │ │ │ subeq r7, fp, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0x01b1dbc0 │ │ │ │ subeq r0, r9, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0x01b21360 │ │ │ │ subeq r3, sl, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0x01aad370 │ │ │ │ - ldrbteq sp, [r6], #-3400 @ 0xfffff2b8 │ │ │ │ + ldrbteq sp, [r6], #-3416 @ 0xfffff2a8 │ │ │ │ @ instruction: 0x01aafb48 │ │ │ │ subeq sp, r8, #152, 14 @ 0x2600000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf0a8 │ │ │ │ - ldrbteq r8, [r4], #-1432 @ 0xfffffa68 │ │ │ │ + ldrbteq r8, [r4], #-1448 @ 0xfffffa58 │ │ │ │ @ instruction: 0x01aa9ea0 │ │ │ │ - ldrbteq r4, [r4], #-2736 @ 0xfffff550 │ │ │ │ + ldrbteq r4, [r4], #-2752 @ 0xfffff540 │ │ │ │ @ instruction: 0x01b1dcb0 │ │ │ │ subeq r1, r9, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0x01b43168 │ │ │ │ - ldrbteq r5, [ip], #-1176 @ 0xfffffb68 │ │ │ │ + ldrbteq r5, [ip], #-1192 @ 0xfffffb58 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab638 │ │ │ │ - ldrbteq r5, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ + ldrbteq r5, [r3], #-2152 @ 0xfffff798 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a72b08 │ │ │ │ @ instruction: 0x012a2718 │ │ │ │ ldrdeq pc, [sl, r0]! │ │ │ │ - ldrbteq r7, [r4], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbteq r7, [r4], #-2872 @ 0xfffff4c8 │ │ │ │ ldrdeq ip, [sl, r8]! │ │ │ │ - ldrbteq r0, [r8], #-1216 @ 0xfffffb40 │ │ │ │ + ldrbteq r0, [r8], #-1232 @ 0xfffffb30 │ │ │ │ @ instruction: 0x01b22a30 │ │ │ │ subeq ip, sl, #24 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1b9d8 │ │ │ │ subeq r5, r8, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0x01b1d9b8 │ │ │ │ subeq r0, r9, #160, 6 @ 0x80000002 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f628 │ │ │ │ subeq r9, r9, #120, 28 @ 0x780 │ │ │ │ ... │ │ │ │ strdeq lr, [sl, r0]! │ │ │ │ - ldrbteq r9, [r7], #-808 @ 0xfffffcd8 │ │ │ │ + ldrbteq r9, [r7], #-824 @ 0xfffffcc8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab2708 │ │ │ │ - strbteq ip, [pc], #-3384 @ 15c4b0c <__bss_end__@@Base+0x767d40> │ │ │ │ + strbteq ip, [pc], #-3400 @ 15c4b0c <__bss_end__@@Base+0x767d40> │ │ │ │ @ instruction: 0x01aaf738 │ │ │ │ - ldrbteq ip, [r6], #-2280 @ 0xfffff718 │ │ │ │ + ldrbteq ip, [r6], #-2296 @ 0xfffff708 │ │ │ │ @ instruction: 0x01aae108 │ │ │ │ - strbeq lr, [sp], #3136 @ 0xc40 │ │ │ │ + strbeq lr, [sp], #3152 @ 0xc50 │ │ │ │ @ instruction: 0x01aad7a8 │ │ │ │ - ldrbteq r7, [r5], #-3608 @ 0xfffff1e8 │ │ │ │ + ldrbteq r7, [r5], #-3624 @ 0xfffff1d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20758 │ │ │ │ subeq pc, r9, #40, 20 @ 0x28000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae158 │ │ │ │ - ldrbteq r2, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ + ldrbteq r2, [r7], #-3120 @ 0xfffff3d0 │ │ │ │ @ instruction: 0x01aac808 │ │ │ │ - ldrbteq ip, [r7], #-3248 @ 0xfffff350 │ │ │ │ + ldrbteq ip, [r7], #-3264 @ 0xfffff340 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1d418 │ │ │ │ subeq lr, r8, #56, 4 @ 0x80000003 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a75470 │ │ │ │ @ instruction: 0x012b9138 │ │ │ │ @ instruction: 0x01b248a8 │ │ │ │ subeq r8, fp, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0x01b42c90 │ │ │ │ - ldrbteq r1, [ip], #-3464 @ 0xfffff278 │ │ │ │ + ldrbteq r1, [ip], #-3480 @ 0xfffff268 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1eea8 │ │ │ │ subeq r7, r9, #0, 12 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad9b0 │ │ │ │ - ldrbteq r0, [r6], #-1920 @ 0xfffff880 │ │ │ │ + ldrbteq r0, [r6], #-1936 @ 0xfffff870 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1b618 │ │ │ │ subeq r4, r8, #80, 6 @ 0x40000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cae0 │ │ │ │ subeq fp, r8, #16, 2 │ │ │ │ @ instruction: 0x01aae270 │ │ │ │ - ldrbteq r8, [r7], #-2280 @ 0xfffff718 │ │ │ │ + ldrbteq r8, [r7], #-2296 @ 0xfffff708 │ │ │ │ @ instruction: 0x01b23bd8 │ │ │ │ subeq r4, fp, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0x01b20ed8 │ │ │ │ subeq r2, sl, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0x01aadc80 │ │ │ │ - ldrbteq r0, [r5], #-680 @ 0xfffffd58 │ │ │ │ + ldrbteq r0, [r5], #-696 @ 0xfffffd48 │ │ │ │ @ instruction: 0x01aaab98 │ │ │ │ - ldrbteq sl, [r5], #-536 @ 0xfffffde8 │ │ │ │ + ldrbteq sl, [r5], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0x01b1b528 │ │ │ │ subeq r3, r8, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0x01b529b0 │ │ │ │ - strteq ip, [lr], #1072 @ 0x430 │ │ │ │ + strteq ip, [lr], #1088 @ 0x440 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad168 │ │ │ │ - ldrbteq r6, [r5], #-2424 @ 0xfffff688 │ │ │ │ + ldrbteq r6, [r5], #-2440 @ 0xfffff678 │ │ │ │ @ instruction: 0x01b1fbc8 │ │ │ │ subeq fp, r9, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0x01a318b0 │ │ │ │ teqeq r9, r8, ror r5 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa670 │ │ │ │ subeq r6, sl, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0x01aabf98 │ │ │ │ - ldrbteq sp, [r6], #-2088 @ 0xfffff7d8 │ │ │ │ + ldrbteq sp, [r6], #-2104 @ 0xfffff7c8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac790 │ │ │ │ - ldrbteq sp, [r5], #-3024 @ 0xfffff430 │ │ │ │ + ldrbteq sp, [r5], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0x01b24088 │ │ │ │ subeq r6, fp, #40, 2 │ │ │ │ @ instruction: 0x01b1f448 │ │ │ │ subeq r9, r9, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0x01aae4c8 │ │ │ │ - ldrbteq pc, [r7], #-1352 @ 0xfffffab8 @ │ │ │ │ + ldrbteq pc, [r7], #-1368 @ 0xfffffaa8 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01aabc50 │ │ │ │ - ldrbteq r0, [r5], #-3304 @ 0xfffff318 │ │ │ │ + ldrbteq r0, [r5], #-3320 @ 0xfffff308 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab458 │ │ │ │ - ldrbteq lr, [r6], #-1928 @ 0xfffff878 │ │ │ │ + ldrbteq lr, [r6], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0x01aac7e0 │ │ │ │ - ldrbteq r2, [r7], #-384 @ 0xfffffe80 │ │ │ │ + ldrbteq r2, [r7], #-400 @ 0xfffffe70 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf328 │ │ │ │ - strbeq pc, [sp], #208 @ 0xd0 @ │ │ │ │ + strbeq pc, [sp], #224 @ 0xe0 @ │ │ │ │ rorseq r0, r0, r0 │ │ │ │ subeq lr, r6, #128, 2 │ │ │ │ asrseq r0, r8 @ │ │ │ │ subeq r2, r7, #200, 4 @ 0x8000000c │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cf40 │ │ │ │ subeq ip, r8, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0x01aad6b8 │ │ │ │ - ldrbteq r0, [r8], #-2568 @ 0xfffff5f8 │ │ │ │ + ldrbteq r0, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b23908 │ │ │ │ subeq r3, fp, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0x01b1d328 │ │ │ │ subeq sp, r8, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0x01b1d8c8 │ │ │ │ subeq pc, r8, #112, 28 @ 0x700 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf7b0 │ │ │ │ - ldrbteq r1, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ + ldrbteq r1, [r5], #-3160 @ 0xfffff3a8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaca38 │ │ │ │ - ldrbteq lr, [r5], #-1776 @ 0xfffff910 │ │ │ │ + ldrbteq lr, [r5], #-1792 @ 0xfffff900 │ │ │ │ @ instruction: 0x01aaeb80 │ │ │ │ - ldrbteq r9, [r5], #-1976 @ 0xfffff848 │ │ │ │ + ldrbteq r9, [r5], #-1992 @ 0xfffff838 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f178 │ │ │ │ subeq r8, r9, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0x01aab908 │ │ │ │ subeq r4, r9, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0x01aad410 │ │ │ │ - ldrbteq r9, [r7], #-2120 @ 0xfffff7b8 │ │ │ │ + ldrbteq r9, [r7], #-2136 @ 0xfffff7a8 │ │ │ │ @ instruction: 0x01aadd98 │ │ │ │ - ldrbteq pc, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrbteq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x01b20cf8 │ │ │ │ subeq r1, sl, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0x01aaecc0 │ │ │ │ - ldrbteq r2, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ + ldrbteq r2, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ @ instruction: 0x01aabfc0 │ │ │ │ - ldrbteq fp, [r7], #-3408 @ 0xfffff2b0 │ │ │ │ + ldrbteq fp, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ @ instruction: 0x01b1dda0 │ │ │ │ subeq r1, r9, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x01aab5c0 │ │ │ │ - ldrbteq pc, [r3], #-288 @ 0xfffffee0 @ │ │ │ │ + ldrbteq pc, [r3], #-304 @ 0xfffffed0 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f538 │ │ │ │ subeq r9, r9, #136, 18 @ 0x220000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae888 │ │ │ │ - ldrbteq r6, [r7], #-3912 @ 0xfffff0b8 │ │ │ │ + ldrbteq r6, [r7], #-3928 @ 0xfffff0a8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20168 │ │ │ │ subeq sp, r9, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0x01aac678 │ │ │ │ - ldrbteq sl, [r6], #-3904 @ 0xfffff0c0 │ │ │ │ + ldrbteq sl, [r6], #-3920 @ 0xfffff0b0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf788 │ │ │ │ - ldrbteq r0, [r5], #-1992 @ 0xfffff838 │ │ │ │ + ldrbteq r0, [r5], #-2008 @ 0xfffff828 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b53680 │ │ │ │ - strteq r4, [pc], #2640 @ 15c4f5c <__bss_end__@@Base+0x768190> │ │ │ │ + strteq r4, [pc], #2656 @ 15c4f5c <__bss_end__@@Base+0x768190> │ │ │ │ @ instruction: 0x01aa9e78 │ │ │ │ - ldrbteq r7, [r3], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrbteq r7, [r3], #-3640 @ 0xfffff1c8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bbb8 │ │ │ │ subeq r6, r8, #80, 2 │ │ │ │ @ instruction: 0x01aad758 │ │ │ │ - ldrbteq r8, [r3], #-2200 @ 0xfffff768 │ │ │ │ + ldrbteq r8, [r3], #-2216 @ 0xfffff758 │ │ │ │ @ instruction: 0x01b41688 │ │ │ │ - ldrbteq sl, [fp], #-1936 @ 0xfffff870 │ │ │ │ + ldrbteq sl, [fp], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0x01aae5b8 │ │ │ │ - strteq r1, [pc], #3552 @ 15c4fa4 <__bss_end__@@Base+0x7681d8> │ │ │ │ + strteq r1, [pc], #3568 @ 15c4fa4 <__bss_end__@@Base+0x7681d8> │ │ │ │ @ instruction: 0x01aa99c8 │ │ │ │ - ldrbteq r0, [r7], #-584 @ 0xfffffdb8 │ │ │ │ + ldrbteq r0, [r7], #-600 @ 0xfffffda8 │ │ │ │ strdeq r9, [sl, r8]! │ │ │ │ - ldrbteq r8, [r2], #-1896 @ 0xfffff898 │ │ │ │ + ldrbteq r8, [r2], #-1912 @ 0xfffff888 │ │ │ │ ldrdeq sl, [sl, r8]! │ │ │ │ - ldrbteq pc, [r4], #-2152 @ 0xfffff798 @ │ │ │ │ + ldrbteq pc, [r4], #-2168 @ 0xfffff788 @ │ │ │ │ @ instruction: 0x01b1c900 │ │ │ │ subeq sl, r8, #32, 14 @ 0x800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1b320 │ │ │ │ subeq r3, r8, #24, 6 @ 0x60000000 │ │ │ │ @ instruction: 0x01aaaf58 │ │ │ │ - ldrbteq r7, [r7], #-1128 @ 0xfffffb98 │ │ │ │ + ldrbteq r7, [r7], #-1144 @ 0xfffffb88 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf198 │ │ │ │ - ldrbteq r8, [r5], #-2136 @ 0xfffff7a8 │ │ │ │ + ldrbteq r8, [r5], #-2152 @ 0xfffff798 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf490 │ │ │ │ subeq r2, sl, #104, 14 @ 0x1a00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20370 │ │ │ │ subeq lr, r9, #112, 10 @ 0x1c000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaad50 │ │ │ │ - ldrbteq ip, [r3], #-2880 @ 0xfffff4c0 │ │ │ │ + ldrbteq ip, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad8c0 │ │ │ │ - ldrbteq sl, [r7], #-648 @ 0xfffffd78 │ │ │ │ + ldrbteq sl, [r7], #-664 @ 0xfffffd68 │ │ │ │ ... │ │ │ │ asrseq r0, r0, r2 │ │ │ │ subeq lr, r6, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0x01b1edb8 │ │ │ │ subeq r7, r9, #16, 2 │ │ │ │ strdeq sp, [sl, r0]! │ │ │ │ - ldrbteq r0, [r4], #-1872 @ 0xfffff8b0 │ │ │ │ + ldrbteq r0, [r4], #-1888 @ 0xfffff8a0 │ │ │ │ @ instruction: 0x01aa9e00 │ │ │ │ - ldrbteq r3, [r4], #-1424 @ 0xfffffa70 │ │ │ │ + ldrbteq r3, [r4], #-1440 @ 0xfffffa60 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9a18 │ │ │ │ - ldrbteq r5, [r4], #-2832 @ 0xfffff4f0 │ │ │ │ + ldrbteq r5, [r4], #-2848 @ 0xfffff4e0 │ │ │ │ strdeq r1, [r3, r8]! │ │ │ │ teqeq r9, r8, ror lr │ │ │ │ @ instruction: 0x01aaf6e8 │ │ │ │ - ldrbteq r7, [r5], #-2296 @ 0xfffff708 │ │ │ │ + ldrbteq r7, [r5], #-2312 @ 0xfffff6f8 │ │ │ │ @ instruction: 0x01b246c8 │ │ │ │ subeq r8, fp, #96, 6 @ 0x80000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1eb10 │ │ │ │ subeq r6, r9, #40, 4 @ 0x80000002 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaee50 │ │ │ │ - ldrbteq r5, [r5], #-2584 @ 0xfffff5e8 │ │ │ │ + ldrbteq r5, [r5], #-2600 @ 0xfffff5d8 │ │ │ │ ... │ │ │ │ ldrdeq lr, [sl, r8]! │ │ │ │ - ldrbteq r9, [r6], #-104 @ 0xffffff98 │ │ │ │ + ldrbteq r9, [r6], #-120 @ 0xffffff88 │ │ │ │ @ instruction: 0x01aad690 │ │ │ │ - ldrbteq r4, [r6], #-1712 @ 0xfffff950 │ │ │ │ + ldrbteq r4, [r6], #-1728 @ 0xfffff940 │ │ │ │ @ instruction: 0x01b57640 │ │ │ │ - strbeq lr, [lr], #1480 @ 0x5c8 │ │ │ │ + strbeq lr, [lr], #1496 @ 0x5d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aabc28 │ │ │ │ - ldrbteq fp, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ + ldrbteq fp, [r4], #-3696 @ 0xfffff190 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24358 │ │ │ │ subeq r7, fp, #56 @ 0x38 │ │ │ │ @ instruction: 0x01aa9978 │ │ │ │ - ldrbteq r9, [r3], #-2184 @ 0xfffff778 │ │ │ │ + ldrbteq r9, [r3], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0x01aaaa08 │ │ │ │ - ldrbteq fp, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ + ldrbteq fp, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ ... │ │ │ │ ldrdeq pc, [sl, r8]! │ │ │ │ - ldrbteq r7, [r3], #-904 @ 0xfffffc78 │ │ │ │ + ldrbteq r7, [r3], #-920 @ 0xfffffc68 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b41c28 │ │ │ │ - ldrbteq ip, [fp], #-1232 @ 0xfffffb30 │ │ │ │ + ldrbteq ip, [fp], #-1248 @ 0xfffffb20 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae2e8 │ │ │ │ - ldrbteq sp, [r5], #-1704 @ 0xfffff958 │ │ │ │ + ldrbteq sp, [r5], #-1720 @ 0xfffff948 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaec48 │ │ │ │ - ldrbteq r9, [r4], #-3928 @ 0xfffff0a8 │ │ │ │ + ldrbteq r9, [r4], #-3944 @ 0xfffff098 │ │ │ │ @ instruction: 0x01aaf1e8 │ │ │ │ - ldrbteq r8, [r6], #-264 @ 0xfffffef8 │ │ │ │ + ldrbteq r8, [r6], #-280 @ 0xfffffee8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01afff80 │ │ │ │ subeq sp, r6, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0x01aafa30 │ │ │ │ - ldrbteq r5, [r6], #-384 @ 0xfffffe80 │ │ │ │ + ldrbteq r5, [r6], #-400 @ 0xfffffe70 │ │ │ │ @ instruction: 0x01b33cb8 │ │ │ │ - ldrbteq r2, [r3], #-1536 @ 0xfffffa00 │ │ │ │ + ldrbteq r2, [r3], #-1552 @ 0xfffff9f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaec20 │ │ │ │ - ldrbteq sp, [r3], #-96 @ 0xffffffa0 │ │ │ │ + ldrbteq sp, [r3], #-112 @ 0xffffff90 │ │ │ │ ... │ │ │ │ strdeq sl, [sl, r0]! │ │ │ │ - ldrbteq pc, [r5], #-1952 @ 0xfffff860 @ │ │ │ │ + ldrbteq pc, [r5], #-1968 @ 0xfffff850 @ │ │ │ │ @ instruction: 0x01aadac8 │ │ │ │ - ldrbteq fp, [r3], #-1992 @ 0xfffff838 │ │ │ │ + ldrbteq fp, [r3], #-2008 @ 0xfffff828 │ │ │ │ @ instruction: 0x01aae4a0 │ │ │ │ - ldrbteq r2, [r7], #-1712 @ 0xfffff950 │ │ │ │ + ldrbteq r2, [r7], #-1728 @ 0xfffff940 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2cc10 │ │ │ │ - strteq r1, [pc], #2144 @ 15c52ac <__bss_end__@@Base+0x7684e0> │ │ │ │ + strteq r1, [pc], #2160 @ 15c52ac <__bss_end__@@Base+0x7684e0> │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa6e8 │ │ │ │ - ldrbteq r6, [r3], #-968 @ 0xfffffc38 │ │ │ │ + ldrbteq r6, [r3], #-984 @ 0xfffffc28 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1e070 │ │ │ │ subeq r2, r9, #136, 12 @ 0x8800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b406c0 │ │ │ │ - ldrbteq sp, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ + ldrbteq sp, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ lslseq r0, r8, sp │ │ │ │ subeq r2, r7, #152, 22 @ 0x26000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab430 │ │ │ │ - strbeq ip, [sp], #1000 @ 0x3e8 │ │ │ │ + strbeq ip, [sp], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0x01b41e08 │ │ │ │ - ldrbteq ip, [fp], #-3800 @ 0xfffff128 │ │ │ │ + ldrbteq ip, [fp], #-3816 @ 0xfffff118 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20c08 │ │ │ │ subeq r1, sl, #24, 6 @ 0x60000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b22670 │ │ │ │ subeq r7, sl, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0x01aaee28 │ │ │ │ - ldrbteq r3, [r5], #-2904 @ 0xfffff4a8 │ │ │ │ + ldrbteq r3, [r5], #-2920 @ 0xfffff498 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad1b8 │ │ │ │ - ldrbteq sl, [r3], #-3440 @ 0xfffff290 │ │ │ │ + ldrbteq sl, [r3], #-3456 @ 0xfffff280 │ │ │ │ @ instruction: 0x01b41778 │ │ │ │ - ldrbteq sl, [fp], #-3184 @ 0xfffff390 │ │ │ │ + ldrbteq sl, [fp], #-3200 @ 0xfffff380 │ │ │ │ @ instruction: 0x01b37638 │ │ │ │ - ldrbteq ip, [r4], #-1160 @ 0xfffffb78 │ │ │ │ + ldrbteq ip, [r4], #-1176 @ 0xfffffb68 │ │ │ │ @ instruction: 0x01b20488 │ │ │ │ subeq lr, r9, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0x01aa9a40 │ │ │ │ - ldrbteq lr, [r4], #-3592 @ 0xfffff1f8 │ │ │ │ + ldrbteq lr, [r4], #-3608 @ 0xfffff1e8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1e250 │ │ │ │ subeq r3, r9, #88 @ 0x58 │ │ │ │ ... │ │ │ │ strdeq fp, [sl, r8]! │ │ │ │ - ldrbteq r2, [r4], #-272 @ 0xfffffef0 │ │ │ │ + ldrbteq r2, [r4], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0x01b52c80 │ │ │ │ - strteq sp, [lr], #720 @ 0x2d0 │ │ │ │ + strteq sp, [lr], #736 @ 0x2e0 │ │ │ │ ... │ │ │ │ strdeq r9, [sl, r8]! │ │ │ │ - ldrbteq r9, [r5], #-3320 @ 0xfffff308 │ │ │ │ + ldrbteq r9, [r5], #-3336 @ 0xfffff2f8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32d18 │ │ │ │ - strbteq sp, [pc], #-3024 @ 15c5434 <__bss_end__@@Base+0x768668> │ │ │ │ + strbteq sp, [pc], #-3040 @ 15c5434 <__bss_end__@@Base+0x768668> │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa8a0 │ │ │ │ - ldrbteq r5, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ + ldrbteq r5, [r6], #-3160 @ 0xfffff3a8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf238 │ │ │ │ - ldrbteq ip, [r5], #-3128 @ 0xfffff3c8 │ │ │ │ + ldrbteq ip, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab480 │ │ │ │ - ldrbteq r4, [r7], #-1504 @ 0xfffffa20 │ │ │ │ + ldrbteq r4, [r7], #-1520 @ 0xfffffa10 │ │ │ │ @ instruction: 0x01aaeec8 │ │ │ │ subeq r3, r8, #240, 14 @ 0x3c00000 │ │ │ │ rorseq r0, r8, #21 │ │ │ │ subeq r1, r7, #56, 26 @ 0xe00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1fcb8 │ │ │ │ subeq ip, r9, #152, 2 @ 0x26 │ │ │ │ @@ -1330183,701 +1330183,701 @@ │ │ │ │ @ instruction: 0x01b1dad0 │ │ │ │ subeq r0, r9, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0x01aae3b0 │ │ │ │ subeq r0, r7, #96, 30 @ 0x180 │ │ │ │ strdeq pc, [pc, r0]! │ │ │ │ subeq ip, r6, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0x01b31328 │ │ │ │ - strteq r2, [pc], #704 @ 15c54e4 <__bss_end__@@Base+0x768718> │ │ │ │ + strteq r2, [pc], #720 @ 15c54e4 <__bss_end__@@Base+0x768718> │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaece8 │ │ │ │ - ldrbteq r8, [r7], #-3592 @ 0xfffff1f8 │ │ │ │ + ldrbteq r8, [r7], #-3608 @ 0xfffff1e8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae608 │ │ │ │ - ldrbteq r4, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbteq r4, [r7], #-2856 @ 0xfffff4d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cd60 │ │ │ │ subeq fp, r8, #48, 26 @ 0xc00 │ │ │ │ strdeq sp, [sl, r0]! │ │ │ │ - ldrbteq r5, [r7], #-4072 @ 0xfffff018 │ │ │ │ + ldrbteq r5, [r7], #-4088 @ 0xfffff008 │ │ │ │ @ instruction: 0x01aad938 │ │ │ │ - ldrbteq r2, [r4], #-1584 @ 0xfffff9d0 │ │ │ │ + ldrbteq r2, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0x01b42a38 │ │ │ │ - ldrbteq r1, [ip], #-936 @ 0xfffffc58 │ │ │ │ + ldrbteq r1, [ip], #-952 @ 0xfffffc48 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf940 │ │ │ │ - ldrbteq r3, [r4], #-2760 @ 0xfffff538 │ │ │ │ + ldrbteq r3, [r4], #-2776 @ 0xfffff528 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaec98 │ │ │ │ - ldrbteq fp, [r5], #-1696 @ 0xfffff960 │ │ │ │ + ldrbteq fp, [r5], #-1712 @ 0xfffff950 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b21270 │ │ │ │ subeq r3, sl, #64, 12 @ 0x4000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b22b20 │ │ │ │ - strteq r4, [pc], #1032 @ 15c564c <__bss_end__@@Base+0x768880> │ │ │ │ + strteq r4, [pc], #1048 @ 15c564c <__bss_end__@@Base+0x768880> │ │ │ │ ... │ │ │ │ @ instruction: 0x01aafa80 │ │ │ │ - ldrbteq r5, [r4], #-1520 @ 0xfffffa10 │ │ │ │ + ldrbteq r5, [r4], #-1536 @ 0xfffffa00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20de8 │ │ │ │ subeq r1, sl, #56, 26 @ 0xe00 │ │ │ │ @ instruction: 0x01aad780 │ │ │ │ - ldrbteq r4, [r5], #-2744 @ 0xfffff548 │ │ │ │ + ldrbteq r4, [r5], #-2760 @ 0xfffff538 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1fe98 │ │ │ │ subeq ip, r9, #168, 22 @ 0x2a000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1d5f8 │ │ │ │ subeq lr, r8, #208, 24 @ 0xd000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b23ae8 │ │ │ │ subeq r4, fp, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0x01aae248 │ │ │ │ - ldrbteq r6, [r6], #-448 @ 0xfffffe40 │ │ │ │ + ldrbteq r6, [r6], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0x01aac830 │ │ │ │ - ldrbteq lr, [r7], #-1512 @ 0xfffffa18 │ │ │ │ + ldrbteq lr, [r7], #-1528 @ 0xfffffa08 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac7b8 │ │ │ │ - ldrbteq sl, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ + ldrbteq sl, [r6], #-2584 @ 0xfffff5e8 │ │ │ │ ... │ │ │ │ ldrdeq fp, [sl, r0]! │ │ │ │ - ldrbteq r7, [r6], #-3024 @ 0xfffff430 │ │ │ │ + ldrbteq r7, [r6], #-3040 @ 0xfffff420 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac768 │ │ │ │ - ldrbteq r3, [r5], #-1560 @ 0xfffff9e8 │ │ │ │ + ldrbteq r3, [r5], #-1576 @ 0xfffff9d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad898 │ │ │ │ - ldrbteq r6, [r6], #-1760 @ 0xfffff920 │ │ │ │ + ldrbteq r6, [r6], #-1776 @ 0xfffff910 │ │ │ │ @ instruction: 0x01aae360 │ │ │ │ - ldrbteq r8, [r4], #-96 @ 0xffffffa0 │ │ │ │ + ldrbteq r8, [r4], #-112 @ 0xffffff90 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aabf70 │ │ │ │ - ldrbteq r8, [r5], #-3448 @ 0xfffff288 │ │ │ │ + ldrbteq r8, [r5], #-3464 @ 0xfffff278 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaaf30 │ │ │ │ subeq ip, r8, #72, 24 @ 0x4800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1a7e0 │ │ │ │ subeq pc, r7, #176, 8 @ 0xb0000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae950 │ │ │ │ - ldrbteq r3, [r6], #-1744 @ 0xfffff930 │ │ │ │ + ldrbteq r3, [r6], #-1760 @ 0xfffff920 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab318 │ │ │ │ subeq r5, r9, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0x01aabb88 │ │ │ │ - ldrbteq r4, [r4], #-4048 @ 0xfffff030 │ │ │ │ + ldrbteq r4, [r4], #-4064 @ 0xfffff020 │ │ │ │ @ instruction: 0x01a319c8 │ │ │ │ teqeq r9, r0, lsr #22 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa99a0 │ │ │ │ - ldrbteq r3, [r4], #-4072 @ 0xfffff018 │ │ │ │ + ldrbteq r3, [r4], #-4088 @ 0xfffff008 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaaf08 │ │ │ │ - ldrbteq r6, [r3], #-2296 @ 0xfffff708 │ │ │ │ + ldrbteq r6, [r3], #-2312 @ 0xfffff6f8 │ │ │ │ @ instruction: 0x01aaf710 │ │ │ │ - ldrbteq r2, [r6], #-504 @ 0xfffffe08 │ │ │ │ + ldrbteq r2, [r6], #-520 @ 0xfffffdf8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad910 │ │ │ │ - ldrbteq lr, [r3], #-2976 @ 0xfffff460 │ │ │ │ + ldrbteq lr, [r3], #-2992 @ 0xfffff450 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b42858 │ │ │ │ - ldrbteq r0, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ + ldrbteq r0, [ip], #-2408 @ 0xfffff698 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1b7f8 │ │ │ │ subeq r4, r8, #96, 26 @ 0x1800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2d4a8 │ │ │ │ - strteq r4, [pc], #3880 @ 15c58dc <__bss_end__@@Base+0x768b10> │ │ │ │ + strteq r4, [pc], #3896 @ 15c58dc <__bss_end__@@Base+0x768b10> │ │ │ │ ... │ │ │ │ strdeq pc, [sl, r0]! │ │ │ │ - ldrbteq pc, [r3], #-3344 @ 0xfffff2f0 @ │ │ │ │ + ldrbteq pc, [r3], #-3360 @ 0xfffff2e0 @ │ │ │ │ @ instruction: 0x01aad2a8 │ │ │ │ - ldrbteq pc, [r5], #-528 @ 0xfffffdf0 @ │ │ │ │ + ldrbteq pc, [r5], #-544 @ 0xfffffde0 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01afe928 │ │ │ │ subeq r1, r8, #16 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf350 │ │ │ │ - ldrbteq sl, [r4], #-1144 @ 0xfffffb88 │ │ │ │ + ldrbteq sl, [r4], #-1160 @ 0xfffffb78 │ │ │ │ @ instruction: 0x01b20b18 │ │ │ │ subeq r0, sl, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0x01aaf9e0 │ │ │ │ - ldrbteq r5, [r5], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrbteq r5, [r5], #-3912 @ 0xfffff0b8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaea90 │ │ │ │ subeq r7, sl, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x01aaa760 │ │ │ │ - ldrbteq r5, [r7], #-2728 @ 0xfffff558 │ │ │ │ + ldrbteq r5, [r7], #-2744 @ 0xfffff548 │ │ │ │ @ instruction: 0x01b41548 │ │ │ │ - ldrbteq sl, [fp], #-32 @ 0xffffffe0 │ │ │ │ + ldrbteq sl, [fp], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0x01aab570 │ │ │ │ subeq r7, sl, #160, 28 @ 0xa00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a77b80 │ │ │ │ @ instruction: 0x012f4b48 │ │ │ │ @ instruction: 0x01aaba20 │ │ │ │ - ldrbteq r5, [r5], #-1272 @ 0xfffffb08 │ │ │ │ + ldrbteq r5, [r5], #-1288 @ 0xfffffaf8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1de90 │ │ │ │ subeq r1, r9, #184, 24 @ 0xb800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac650 │ │ │ │ - ldrbteq r8, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ + ldrbteq r8, [r6], #-1592 @ 0xfffff9c8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aada78 │ │ │ │ - ldrbteq fp, [r5], #-360 @ 0xfffffe98 │ │ │ │ + ldrbteq fp, [r5], #-376 @ 0xfffffe88 │ │ │ │ ... │ │ │ │ lslseq r1, r8, #1 │ │ │ │ subeq r3, r7, #184, 6 @ 0xe0000002 │ │ │ │ ... │ │ │ │ rorseq r0, r0, #2 │ │ │ │ subeq lr, r6, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0x01b1d508 │ │ │ │ subeq lr, r8, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0x01aab688 │ │ │ │ - ldrbteq r1, [r4], #-400 @ 0xfffffe70 │ │ │ │ + ldrbteq r1, [r4], #-416 @ 0xfffffe60 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa030 │ │ │ │ - ldrbteq sl, [r4], #-2480 @ 0xfffff650 │ │ │ │ + ldrbteq sl, [r4], #-2496 @ 0xfffff640 │ │ │ │ ldrdeq sp, [sl, r0]! │ │ │ │ - ldrbteq r8, [r7], #-968 @ 0xfffffc38 │ │ │ │ + ldrbteq r8, [r7], #-984 @ 0xfffffc28 │ │ │ │ @ instruction: 0x01b41fe8 │ │ │ │ - ldrbteq sp, [fp], #-2200 @ 0xfffff768 │ │ │ │ + ldrbteq sp, [fp], #-2216 @ 0xfffff758 │ │ │ │ @ instruction: 0x01aaf8a0 │ │ │ │ - ldrbteq lr, [r7], #-2824 @ 0xfffff4f8 │ │ │ │ + ldrbteq lr, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0x01b1e5e8 │ │ │ │ subeq r4, r9, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0x01b21450 │ │ │ │ subeq r4, sl, #32 │ │ │ │ @ instruction: 0x01aaf3c8 │ │ │ │ - ldrbteq ip, [r7], #-1936 @ 0xfffff870 │ │ │ │ + ldrbteq ip, [r7], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0x01b1b208 │ │ │ │ subeq r2, r8, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0x01b5cd70 │ │ │ │ - strbeq sl, [sp], #1752 @ 0x6d8 │ │ │ │ + strbeq sl, [sp], #1768 @ 0x6e8 │ │ │ │ @ instruction: 0x01b245d8 │ │ │ │ subeq r7, fp, #64, 28 @ 0x400 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaed60 │ │ │ │ - ldrbteq r7, [r4], #-1528 @ 0xfffffa08 │ │ │ │ + ldrbteq r7, [r4], #-1544 @ 0xfffff9f8 │ │ │ │ ... │ │ │ │ strdeq r9, [sl, r0]! │ │ │ │ - ldrbteq ip, [r5], #-1792 @ 0xfffff900 │ │ │ │ + ldrbteq ip, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9cc0 │ │ │ │ - ldrbteq r4, [r5], #-120 @ 0xffffff88 │ │ │ │ + ldrbteq r4, [r5], #-136 @ 0xffffff78 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa0a8 │ │ │ │ - ldrbteq r1, [r7], #-3168 @ 0xfffff3a0 │ │ │ │ + ldrbteq r1, [r7], #-3184 @ 0xfffff390 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac4c0 │ │ │ │ - ldrbteq r6, [r6], #-3072 @ 0xfffff400 │ │ │ │ + ldrbteq r6, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aadfc8 │ │ │ │ - ldrbteq lr, [r6], #-616 @ 0xfffffd98 │ │ │ │ + ldrbteq lr, [r6], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0x01b1f8f8 │ │ │ │ subeq sl, r9, #88, 26 @ 0x1600 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9b08 │ │ │ │ - ldrbteq r9, [r6], #-1416 @ 0xfffffa78 │ │ │ │ + ldrbteq r9, [r6], #-1432 @ 0xfffffa68 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad668 │ │ │ │ - ldrbteq r0, [r6], #-3232 @ 0xfffff360 │ │ │ │ + ldrbteq r0, [r6], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0x01aaada0 │ │ │ │ - ldrbteq r9, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + ldrbteq r9, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ @ instruction: 0x01aae018 │ │ │ │ - ldrbteq fp, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ + ldrbteq fp, [r7], #-2112 @ 0xfffff7c0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b407b0 │ │ │ │ - ldrbteq sp, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbteq sp, [r9], #-2856 @ 0xfffff4d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad5a0 │ │ │ │ - ldrbteq pc, [r6], #-3080 @ 0xfffff3f8 @ │ │ │ │ + ldrbteq pc, [r6], #-3096 @ 0xfffff3e8 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf828 │ │ │ │ - ldrbteq r1, [r5], #-1832 @ 0xfffff8d8 │ │ │ │ + ldrbteq r1, [r5], #-1848 @ 0xfffff8c8 │ │ │ │ @ instruction: 0x01aaa530 │ │ │ │ - ldrbteq r2, [r5], #-360 @ 0xfffffe98 │ │ │ │ + ldrbteq r2, [r5], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0x01aae928 │ │ │ │ - ldrbteq r7, [r5], #-984 @ 0xfffffc28 │ │ │ │ + ldrbteq r7, [r5], #-1000 @ 0xfffffc18 │ │ │ │ ... │ │ │ │ strdeq r5, [r7, r8]! │ │ │ │ @ instruction: 0x012b9c30 │ │ │ │ ldrdeq ip, [sl, r8]! │ │ │ │ - ldrbteq r8, [r4], #-4080 @ 0xfffff010 │ │ │ │ + ldrbteq r9, [r4], #-0 │ │ │ │ @ instruction: 0x01aaa080 │ │ │ │ - ldrbteq r1, [r7], #-472 @ 0xfffffe28 │ │ │ │ + ldrbteq r1, [r7], #-488 @ 0xfffffe18 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b56628 │ │ │ │ - strbeq r3, [lr], #3808 @ 0xee0 │ │ │ │ + strbeq r3, [lr], #3824 @ 0xef0 │ │ │ │ @ instruction: 0x01aaa418 │ │ │ │ - strbeq sl, [sp], #2928 @ 0xb70 │ │ │ │ + strbeq sl, [sp], #2944 @ 0xb80 │ │ │ │ @ instruction: 0x01aaf698 │ │ │ │ - ldrbteq pc, [r4], #-840 @ 0xfffffcb8 @ │ │ │ │ + ldrbteq pc, [r4], #-856 @ 0xfffffca8 @ │ │ │ │ @ instruction: 0x01aae130 │ │ │ │ - ldrbteq lr, [r3], #-1272 @ 0xfffffb08 │ │ │ │ + ldrbteq lr, [r3], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0x01aafa08 │ │ │ │ - ldrbteq sl, [r5], #-1848 @ 0xfffff8c8 │ │ │ │ + ldrbteq sl, [r5], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0x01aab520 │ │ │ │ - ldrbteq r0, [r6], #-504 @ 0xfffffe08 │ │ │ │ + ldrbteq r0, [r6], #-520 @ 0xfffffdf8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b23db8 │ │ │ │ subeq r5, fp, #8, 4 @ 0x80000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad960 │ │ │ │ - ldrbteq r9, [r4], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrbteq r9, [r4], #-1312 @ 0xfffffae0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20578 │ │ │ │ subeq pc, r9, #40 @ 0x28 │ │ │ │ @ instruction: 0x01b1ea20 │ │ │ │ subeq r5, r9, #56, 26 @ 0xe00 │ │ │ │ @ instruction: 0x01b2d0c0 │ │ │ │ - strteq r1, [pc], #896 @ 15c5d4c <__bss_end__@@Base+0x768f80> │ │ │ │ + strteq r1, [pc], #912 @ 15c5d4c <__bss_end__@@Base+0x768f80> │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad118 │ │ │ │ - ldrbteq r6, [r4], #-2736 @ 0xfffff550 │ │ │ │ + ldrbteq r6, [r4], #-2752 @ 0xfffff540 │ │ │ │ @ instruction: 0x01aaa210 │ │ │ │ - ldrbteq r6, [r7], #-1288 @ 0xfffffaf8 │ │ │ │ + ldrbteq r6, [r7], #-1304 @ 0xfffffae8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b42100 │ │ │ │ - ldrbteq sp, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ + ldrbteq sp, [fp], #-3632 @ 0xfffff1d0 │ │ │ │ ldrheq r1, [r2, r8]! │ │ │ │ subeq r2, sl, #88, 24 @ 0x5800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1e340 │ │ │ │ subeq r3, r9, #120, 10 @ 0x1e000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a31608 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01aaad78 │ │ │ │ - ldrbteq sp, [r3], #-4032 @ 0xfffff040 │ │ │ │ + ldrbteq sp, [r3], #-4048 @ 0xfffff030 │ │ │ │ lslseq r0, r0 @ │ │ │ │ subeq sl, r8, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0x01b1e930 │ │ │ │ subeq r5, r9, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0x01b41a48 │ │ │ │ - ldrbteq fp, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ + ldrbteq fp, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab070 │ │ │ │ - ldrbteq r8, [r5], #-824 @ 0xfffffcc8 │ │ │ │ + ldrbteq r8, [r5], #-840 @ 0xfffffcb8 │ │ │ │ @ instruction: 0x01b223f0 │ │ │ │ subeq r6, sl, #120, 20 @ 0x78000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cbf8 │ │ │ │ subeq fp, r8, #72, 12 @ 0x4800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab19c0 │ │ │ │ - strbteq sp, [pc], #-528 @ 15c5e14 <__bss_end__@@Base+0x769048> │ │ │ │ + strbteq sp, [pc], #-544 @ 15c5e14 <__bss_end__@@Base+0x769048> │ │ │ │ @ instruction: 0x01b23f98 │ │ │ │ subeq r5, fp, #40, 24 @ 0x2800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad348 │ │ │ │ - ldrbteq fp, [r6], #-3768 @ 0xfffff148 │ │ │ │ + ldrbteq fp, [r6], #-3784 @ 0xfffff138 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a6f7c8 │ │ │ │ msreq SP_svc, r0, lsr fp │ │ │ │ ldrdeq pc, [sl, r0]! │ │ │ │ - ldrbteq r1, [r6], #-3168 @ 0xfffff3a0 │ │ │ │ + ldrbteq r1, [r6], #-3184 @ 0xfffff390 │ │ │ │ @ instruction: 0x01aac2b8 │ │ │ │ subeq r6, r9, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01aae220 │ │ │ │ - ldrbteq r3, [r6], #-432 @ 0xfffffe50 │ │ │ │ + ldrbteq r3, [r6], #-448 @ 0xfffffe40 │ │ │ │ @ instruction: 0x01aaef90 │ │ │ │ - ldrbteq r7, [r7], #-2440 @ 0xfffff678 │ │ │ │ + ldrbteq r7, [r7], #-2456 @ 0xfffff668 │ │ │ │ @ instruction: 0x01aaca88 │ │ │ │ - ldrbteq fp, [r7], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbteq fp, [r7], #-536 @ 0xfffffde8 │ │ │ │ @ instruction: 0x01aabac0 │ │ │ │ - ldrbteq fp, [r9], #-2792 @ 0xfffff518 │ │ │ │ + ldrbteq fp, [r9], #-2808 @ 0xfffff508 │ │ │ │ @ instruction: 0x01b52aa0 │ │ │ │ - strteq ip, [lr], #2320 @ 0x910 │ │ │ │ + strteq ip, [lr], #2336 @ 0x920 │ │ │ │ ... │ │ │ │ strdeq fp, [sl, r0]! │ │ │ │ - ldrbteq pc, [r5], #-3288 @ 0xfffff328 @ │ │ │ │ + ldrbteq pc, [r5], #-3304 @ 0xfffff318 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20668 │ │ │ │ subeq pc, r9, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0x01aadaa0 │ │ │ │ - ldrbteq r6, [r3], #-3640 @ 0xfffff1c8 │ │ │ │ + ldrbteq r6, [r3], #-3656 @ 0xfffff1b8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b41868 │ │ │ │ - ldrbteq fp, [fp], #-336 @ 0xfffffeb0 │ │ │ │ + ldrbteq fp, [fp], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0x01b40ee0 │ │ │ │ - ldrbteq r0, [fp], #-2920 @ 0xfffff498 │ │ │ │ + ldrbteq r0, [fp], #-2936 @ 0xfffff488 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a74c78 │ │ │ │ @ instruction: 0x012a4678 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae478 │ │ │ │ - strbeq r0, [lr], #2528 @ 0x9e0 │ │ │ │ + strbeq r0, [lr], #2544 @ 0x9f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1fad8 │ │ │ │ subeq fp, r9, #104, 14 @ 0x1a00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f718 │ │ │ │ subeq sl, r9, #120, 6 @ 0xe0000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf4b8 │ │ │ │ - ldrbteq r5, [r7], #-1392 @ 0xfffffa90 │ │ │ │ + ldrbteq r5, [r7], #-1408 @ 0xfffffa80 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b23cc8 │ │ │ │ subeq r4, fp, #24, 26 @ 0x600 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab818 │ │ │ │ - ldrbteq r9, [r6], #-4040 @ 0xfffff038 │ │ │ │ + ldrbteq r9, [r6], #-4056 @ 0xfffff028 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b23ea8 │ │ │ │ subeq r5, fp, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0x01aaae40 │ │ │ │ - ldrbteq fp, [r6], #-2456 @ 0xfffff668 │ │ │ │ + ldrbteq fp, [r6], #-2472 @ 0xfffff658 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa878 │ │ │ │ - ldrbteq r6, [r4], #-80 @ 0xffffffb0 │ │ │ │ + ldrbteq r6, [r4], #-96 @ 0xffffffa0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad640 │ │ │ │ - ldrbteq r6, [r5], #-1112 @ 0xfffffba8 │ │ │ │ + ldrbteq r6, [r5], #-1128 @ 0xfffffb98 │ │ │ │ ... │ │ │ │ strdeq sp, [sl, r8]! │ │ │ │ subeq r8, r9, #96, 20 @ 0x60000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aabd40 │ │ │ │ - ldrbteq pc, [r7], #-3976 @ 0xfffff078 @ │ │ │ │ + ldrbteq pc, [r7], #-3992 @ 0xfffff068 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac358 │ │ │ │ - ldrbteq sp, [r4], #-3704 @ 0xfffff188 │ │ │ │ + ldrbteq sp, [r4], #-3720 @ 0xfffff178 │ │ │ │ ... │ │ │ │ strdeq sl, [sl, r8]! │ │ │ │ - ldrbteq r8, [r3], #-888 @ 0xfffffc88 │ │ │ │ + ldrbteq r8, [r3], #-904 @ 0xfffffc78 │ │ │ │ @ instruction: 0x01aadb90 │ │ │ │ - ldrbteq sl, [r7], #-1960 @ 0xfffff858 │ │ │ │ + ldrbteq sl, [r7], #-1976 @ 0xfffff848 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b247b8 │ │ │ │ subeq r8, fp, #80, 16 @ 0x500000 │ │ │ │ ... │ │ │ │ strdeq sp, [sl, r0]! │ │ │ │ - ldrbteq sl, [r3], #-2104 @ 0xfffff7c8 │ │ │ │ + ldrbteq sl, [r3], #-2120 @ 0xfffff7b8 │ │ │ │ @ instruction: 0x01aaf378 │ │ │ │ - ldrbteq pc, [r4], #-3464 @ 0xfffff278 @ │ │ │ │ + ldrbteq pc, [r4], #-3480 @ 0xfffff268 @ │ │ │ │ @ instruction: 0x01b1b8e8 │ │ │ │ subeq r5, r8, #64, 4 │ │ │ │ @ instruction: 0x01aaca60 │ │ │ │ subeq r9, r8, #48, 22 @ 0xc000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f358 │ │ │ │ subeq r8, r9, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0x01b1d7d8 │ │ │ │ subeq pc, r8, #128, 18 @ 0x200000 │ │ │ │ @ instruction: 0x01aae860 │ │ │ │ - ldrbteq r2, [r6], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbteq r2, [r6], #-1832 @ 0xfffff8d8 │ │ │ │ @ instruction: 0x01b1a948 │ │ │ │ subeq pc, r7, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0x01aae5e0 │ │ │ │ - ldrbteq r3, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ + ldrbteq r3, [r6], #-3160 @ 0xfffff3a8 │ │ │ │ @ instruction: 0x01b1b708 │ │ │ │ subeq r4, r8, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0x01b52b90 │ │ │ │ - strteq ip, [lr], #3568 @ 0xdf0 │ │ │ │ + strteq ip, [lr], #3584 @ 0xe00 │ │ │ │ @ instruction: 0x01aab8e0 │ │ │ │ - ldrbteq r9, [r3], #-3520 @ 0xfffff240 │ │ │ │ + ldrbteq r9, [r3], #-3536 @ 0xfffff230 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa8fc8 │ │ │ │ stmdbne r5, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr}^ │ │ │ │ @ instruction: 0x01aaeea0 │ │ │ │ - ldrbteq fp, [r6], #-1144 @ 0xfffffb88 │ │ │ │ + ldrbteq fp, [r6], #-1160 @ 0xfffffb78 │ │ │ │ @ instruction: 0x01aa9db0 │ │ │ │ - strteq r3, [pc], #3888 @ 15c60f4 <__bss_end__@@Base+0x769328> │ │ │ │ + strteq r3, [pc], #3904 @ 15c60f4 <__bss_end__@@Base+0x769328> │ │ │ │ @ instruction: 0x01b23818 │ │ │ │ subeq r3, fp, #40, 8 @ 0x28000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b5d590 │ │ │ │ - strbeq r6, [lr], #1152 @ 0x480 │ │ │ │ + strbeq r6, [lr], #1168 @ 0x490 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bac8 │ │ │ │ subeq r5, r8, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0x01aaacb0 │ │ │ │ - ldrbteq sl, [r7], #-3304 @ 0xfffff318 │ │ │ │ + ldrbteq sl, [r7], #-3320 @ 0xfffff308 │ │ │ │ @ instruction: 0x01b41b38 │ │ │ │ - ldrbteq fp, [fp], #-4080 @ 0xfffff010 │ │ │ │ + ldrbteq ip, [fp], #-0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad4b0 │ │ │ │ - ldrbteq pc, [r6], #-456 @ 0xfffffe38 @ │ │ │ │ + ldrbteq pc, [r6], #-472 @ 0xfffffe28 @ │ │ │ │ @ instruction: 0x01aab930 │ │ │ │ - ldrbteq r0, [r7], #-3232 @ 0xfffff360 │ │ │ │ + ldrbteq r0, [r7], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0x01b30450 │ │ │ │ - ldrbteq ip, [r9], #-432 @ 0xfffffe50 │ │ │ │ + ldrbteq ip, [r9], #-448 @ 0xfffffe40 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1d6e8 │ │ │ │ subeq pc, r8, #160, 8 @ 0xa0000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b239f8 │ │ │ │ subeq r3, fp, #56, 28 @ 0x380 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bf28 │ │ │ │ subeq r7, r8, #0 │ │ │ │ @ instruction: 0x01aaa238 │ │ │ │ - ldrbteq r7, [r8], #-2960 @ 0xfffff470 │ │ │ │ + ldrbteq r7, [r8], #-2976 @ 0xfffff460 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad140 │ │ │ │ - ldrbteq fp, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ + ldrbteq fp, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ @ instruction: 0x01b1a6f0 │ │ │ │ subeq lr, r7, #208, 30 @ 0x340 │ │ │ │ strdeq lr, [sl, r8]! │ │ │ │ - ldrbteq r1, [r5], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbteq r1, [r5], #-536 @ 0xfffffde8 │ │ │ │ @ instruction: 0x01aab048 │ │ │ │ - ldrbteq r0, [r4], #-560 @ 0xfffffdd0 │ │ │ │ + ldrbteq r0, [r4], #-576 @ 0xfffffdc0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf260 │ │ │ │ - ldrbteq r4, [r6], #-3112 @ 0xfffff3d8 │ │ │ │ + ldrbteq r4, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ @ instruction: 0x01aace48 │ │ │ │ - ldrbteq lr, [r5], #-3200 @ 0xfffff380 │ │ │ │ + ldrbteq lr, [r5], #-3216 @ 0xfffff370 │ │ │ │ @ instruction: 0x01aae040 │ │ │ │ - ldrbteq lr, [r7], #-200 @ 0xffffff38 │ │ │ │ + ldrbteq lr, [r7], #-216 @ 0xffffff28 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b410c0 │ │ │ │ - ldrbteq r3, [fp], #-1480 @ 0xfffffa38 │ │ │ │ + ldrbteq r3, [fp], #-1496 @ 0xfffffa28 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac538 │ │ │ │ - ldrbteq sl, [r6], #-1256 @ 0xfffffb18 │ │ │ │ + ldrbteq sl, [r6], #-1272 @ 0xfffffb08 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad280 │ │ │ │ - ldrbteq sl, [r4], #-3816 @ 0xfffff118 │ │ │ │ + ldrbteq sl, [r4], #-3832 @ 0xfffff108 │ │ │ │ @ instruction: 0x01b20848 │ │ │ │ subeq pc, r9, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0x01b1d120 │ │ │ │ subeq sp, r8, #96, 2 │ │ │ │ @ instruction: 0x01b24d80 │ │ │ │ subeq sp, fp, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0x01aaef40 │ │ │ │ - ldrbteq pc, [r6], #-1768 @ 0xfffff918 @ │ │ │ │ + ldrbteq pc, [r6], #-1784 @ 0xfffff908 @ │ │ │ │ ... │ │ │ │ strdeq fp, [sl, r8]! │ │ │ │ - ldrbteq r7, [r4], #-216 @ 0xffffff28 │ │ │ │ + ldrbteq r7, [r4], #-232 @ 0xffffff18 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa800 │ │ │ │ - strbeq r0, [lr], #360 @ 0x168 │ │ │ │ + strbeq r0, [lr], #376 @ 0x178 │ │ │ │ @ instruction: 0x01aadd70 │ │ │ │ - ldrbteq r6, [r7], #-2600 @ 0xfffff5d8 │ │ │ │ + ldrbteq r6, [r7], #-2616 @ 0xfffff5c8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24178 │ │ │ │ subeq r6, fp, #56, 12 @ 0x3800000 │ │ │ │ lsrseq r0, r8 @ │ │ │ │ subeq pc, r6, #184, 4 @ 0x8000000b │ │ │ │ @ instruction: 0x01b1ab00 │ │ │ │ subeq r0, r8, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0x01aa9d10 │ │ │ │ - ldrbteq pc, [r7], #-2664 @ 0xfffff598 @ │ │ │ │ + ldrbteq pc, [r7], #-2680 @ 0xfffff588 @ │ │ │ │ ... │ │ │ │ asrseq r0, r8 @ │ │ │ │ subeq r0, r7, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0x01aaadc8 │ │ │ │ - ldrbteq lr, [r5], #-240 @ 0xffffff10 │ │ │ │ + ldrbteq lr, [r5], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0x01b1ce50 │ │ │ │ subeq ip, r8, #80, 4 │ │ │ │ @ instruction: 0x01b1f9e8 │ │ │ │ subeq fp, r9, #120, 4 @ 0x80000007 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad5c8 │ │ │ │ - ldrbteq r1, [r7], #-1856 @ 0xfffff8c0 │ │ │ │ + ldrbteq r1, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ @ instruction: 0x01aaf170 │ │ │ │ - ldrbteq lr, [r4], #-2280 @ 0xfffff718 │ │ │ │ + ldrbteq lr, [r4], #-2296 @ 0xfffff708 │ │ │ │ @ instruction: 0x01aac510 │ │ │ │ - ldrbteq fp, [r5], #-3008 @ 0xfffff440 │ │ │ │ + ldrbteq fp, [r5], #-3024 @ 0xfffff430 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aade60 │ │ │ │ - ldrbteq sp, [r3], #-2720 @ 0xfffff560 │ │ │ │ + ldrbteq sp, [r3], #-2736 @ 0xfffff550 │ │ │ │ @ instruction: 0x01b1df80 │ │ │ │ subeq r2, r9, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0x01aaad28 │ │ │ │ - ldrbteq sl, [r3], #-760 @ 0xfffffd08 │ │ │ │ + ldrbteq sl, [r3], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0x01aabf48 │ │ │ │ - ldrbteq r6, [r5], #-3768 @ 0xfffff148 │ │ │ │ + ldrbteq r6, [r5], #-3784 @ 0xfffff138 │ │ │ │ @ instruction: 0x01aacf60 │ │ │ │ - ldrbteq r5, [r7], #-56 @ 0xffffffc8 │ │ │ │ + ldrbteq r5, [r7], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0x01b5d4a0 │ │ │ │ - strbeq r5, [lr], #4072 @ 0xfe8 │ │ │ │ + strbeq r5, [lr], #4088 @ 0xff8 │ │ │ │ @ instruction: 0x01b43078 │ │ │ │ - ldrbteq r4, [ip], #-4024 @ 0xfffff048 │ │ │ │ + ldrbteq r4, [ip], #-4040 @ 0xfffff038 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aae9a0 │ │ │ │ - ldrbteq r3, [r7], #-2928 @ 0xfffff490 │ │ │ │ + ldrbteq r3, [r7], #-2944 @ 0xfffff480 │ │ │ │ @ instruction: 0x01b1e430 │ │ │ │ subeq r3, r9, #104, 20 @ 0x68000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b41ef8 │ │ │ │ - ldrbteq sp, [fp], #-952 @ 0xfffffc48 │ │ │ │ + ldrbteq sp, [fp], #-968 @ 0xfffffc38 │ │ │ │ strdeq lr, [sl, r0]! │ │ │ │ - ldrbteq r1, [r8], #-1248 @ 0xfffffb20 │ │ │ │ + ldrbteq r1, [r8], #-1264 @ 0xfffffb10 │ │ │ │ @ instruction: 0x01aaf288 │ │ │ │ - ldrbteq r7, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ + ldrbteq r7, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ @ instruction: 0x01b1ec00 │ │ │ │ subeq r6, r9, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0x01b1fda8 │ │ │ │ subeq ip, r9, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0x01b1ff88 │ │ │ │ subeq sp, r9, #72, 2 │ │ │ │ @ instruction: 0x01aafaa8 │ │ │ │ - ldrbteq r2, [r5], #-1672 @ 0xfffff978 │ │ │ │ + ldrbteq r2, [r5], #-1688 @ 0xfffff968 │ │ │ │ strdeq sl, [sl, r8]! │ │ │ │ - ldrbteq r2, [r5], #-2984 @ 0xfffff458 │ │ │ │ + ldrbteq r2, [r5], #-3000 @ 0xfffff448 │ │ │ │ @ instruction: 0x01aaed88 │ │ │ │ - ldrbteq r7, [r7], #-3752 @ 0xfffff158 │ │ │ │ + ldrbteq r7, [r7], #-3768 @ 0xfffff148 │ │ │ │ @ instruction: 0x01aad1e0 │ │ │ │ - ldrbteq pc, [r3], #-1912 @ 0xfffff888 @ │ │ │ │ + ldrbteq pc, [r3], #-1928 @ 0xfffff878 @ │ │ │ │ @ instruction: 0x01aaf620 │ │ │ │ - ldrbteq sp, [r5], #-368 @ 0xfffffe90 │ │ │ │ + ldrbteq sp, [r5], #-384 @ 0xfffffe80 │ │ │ │ @ instruction: 0x01b20a28 │ │ │ │ subeq r0, sl, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0x01aadb68 │ │ │ │ - ldrbteq r4, [r6], #-360 @ 0xfffffe98 │ │ │ │ + ldrbteq r4, [r6], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0x01aafe68 │ │ │ │ - ldrbteq r3, [r2], #-4048 @ 0xfffff030 │ │ │ │ + ldrbteq r3, [r2], #-4064 @ 0xfffff020 │ │ │ │ @ instruction: 0x01aa9c98 │ │ │ │ - ldrbteq r7, [r3], #-2264 @ 0xfffff728 │ │ │ │ + ldrbteq r7, [r3], #-2280 @ 0xfffff718 │ │ │ │ @ instruction: 0x01aac498 │ │ │ │ - strbeq r9, [lr], #2112 @ 0x840 │ │ │ │ + strbeq r9, [lr], #2128 @ 0x850 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa8fa0 │ │ │ │ stmdbne r5, {r4, r8, r9, ip, sp, lr}^ │ │ │ │ lslseq r0, r8 @ │ │ │ │ subeq pc, r6, #216, 24 @ 0xd800 │ │ │ │ @ instruction: 0x01b41958 │ │ │ │ - ldrbteq fp, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ + ldrbteq fp, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1b050 │ │ │ │ subeq r2, r8, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0x01aadb40 │ │ │ │ - ldrbteq r4, [r4], #-1400 @ 0xfffffa88 │ │ │ │ + ldrbteq r4, [r4], #-1416 @ 0xfffffa78 │ │ │ │ @ instruction: 0x01aab7c8 │ │ │ │ - ldrbteq r6, [r4], #-1392 @ 0xfffffa90 │ │ │ │ + ldrbteq r6, [r4], #-1408 @ 0xfffffa80 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa058 │ │ │ │ - ldrbteq r0, [r7], #-1896 @ 0xfffff898 │ │ │ │ + ldrbteq r0, [r7], #-1912 @ 0xfffff888 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa918 │ │ │ │ - ldrbteq r8, [r3], #-3512 @ 0xfffff248 │ │ │ │ + ldrbteq r8, [r3], #-3528 @ 0xfffff238 │ │ │ │ @ instruction: 0x01aa9ec8 │ │ │ │ - ldrbteq lr, [r4], #-968 @ 0xfffffc38 │ │ │ │ + ldrbteq lr, [r4], #-984 @ 0xfffffc28 │ │ │ │ @ instruction: 0x01aae978 │ │ │ │ - ldrbteq r7, [r6], #-288 @ 0xfffffee0 │ │ │ │ + ldrbteq r7, [r6], #-304 @ 0xfffffed0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1e160 │ │ │ │ subeq r2, r9, #120, 22 @ 0x1e000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaf4e0 │ │ │ │ - ldrbteq ip, [r7], #-624 @ 0xfffffd90 │ │ │ │ + ldrbteq ip, [r7], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0x01aae720 │ │ │ │ - ldrbteq r9, [r5], #-664 @ 0xfffffd68 │ │ │ │ + ldrbteq r9, [r5], #-680 @ 0xfffffd58 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f088 │ │ │ │ subeq r8, r9, #56 @ 0x38 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24268 │ │ │ │ subeq r6, fp, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0x01aadb18 │ │ │ │ - ldrbteq r2, [r4], #-2896 @ 0xfffff4b0 │ │ │ │ + ldrbteq r2, [r4], #-2912 @ 0xfffff4a0 │ │ │ │ @ instruction: 0x01aa9ce8 │ │ │ │ - ldrbteq r4, [r5], #-4056 @ 0xfffff028 │ │ │ │ + ldrbteq r4, [r5], #-4072 @ 0xfffff018 │ │ │ │ @ instruction: 0x01b42768 │ │ │ │ - ldrbteq r0, [ip], #-1144 @ 0xfffffb88 │ │ │ │ + ldrbteq r0, [ip], #-1160 @ 0xfffffb78 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaaa58 │ │ │ │ - ldrbteq lr, [r6], #-3240 @ 0xfffff358 │ │ │ │ + ldrbteq lr, [r6], #-3256 @ 0xfffff348 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9ae0 │ │ │ │ - ldrbteq ip, [r4], #-2480 @ 0xfffff650 │ │ │ │ + ldrbteq ip, [r4], #-2496 @ 0xfffff640 │ │ │ │ @ instruction: 0x01b1bca8 │ │ │ │ subeq r6, r8, #48, 12 @ 0x3000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab110 │ │ │ │ - ldrbteq sp, [r4], #-1008 @ 0xfffffc10 │ │ │ │ + ldrbteq sp, [r4], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0x01aaf418 │ │ │ │ subeq r4, r9, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0x01aaf3a0 │ │ │ │ - ldrbteq ip, [r5], #-480 @ 0xfffffe20 │ │ │ │ + ldrbteq ip, [r5], #-496 @ 0xfffffe10 │ │ │ │ ... │ │ │ │ lsrseq r0, r8, #9 │ │ │ │ subeq pc, r6, #184, 14 @ 0x2e00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa698 │ │ │ │ - ldrbteq r3, [r4], #-112 @ 0xffffff90 │ │ │ │ + ldrbteq r3, [r4], #-128 @ 0xffffff80 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac628 │ │ │ │ - ldrbteq r1, [r4], #-1744 @ 0xfffff930 │ │ │ │ + ldrbteq r1, [r4], #-1760 @ 0xfffff920 │ │ │ │ @ instruction: 0x01aabe58 │ │ │ │ - ldrbteq r4, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrbteq r4, [r7], #-184 @ 0xffffff48 │ │ │ │ @ instruction: 0x01aab778 │ │ │ │ - ldrbteq r5, [r3], #-3544 @ 0xfffff228 │ │ │ │ + ldrbteq r5, [r3], #-3560 @ 0xfffff218 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aabd18 │ │ │ │ - ldrbteq fp, [r3], #-680 @ 0xfffffd58 │ │ │ │ + ldrbteq fp, [r3], #-696 @ 0xfffffd48 │ │ │ │ @ instruction: 0x01aac380 │ │ │ │ - ldrbteq r3, [r5], #-224 @ 0xffffff20 │ │ │ │ + ldrbteq r3, [r5], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0x01b30608 │ │ │ │ - ldrbteq r3, [fp], #-2984 @ 0xfffff458 │ │ │ │ + ldrbteq r3, [fp], #-3000 @ 0xfffff448 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa350 │ │ │ │ - ldrbteq r5, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ + ldrbteq r5, [r6], #-1824 @ 0xfffff8e0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b41d18 │ │ │ │ - ldrbteq ip, [fp], #-2552 @ 0xfffff608 │ │ │ │ + ldrbteq ip, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab138 │ │ │ │ - ldrbteq r9, [r6], #-2728 @ 0xfffff558 │ │ │ │ + ldrbteq r9, [r6], #-2744 @ 0xfffff548 │ │ │ │ @ instruction: 0x01aa9c20 │ │ │ │ - ldrbteq r3, [r7], #-1616 @ 0xfffff9b0 │ │ │ │ + ldrbteq r3, [r7], #-1632 @ 0xfffff9a0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa008 │ │ │ │ subeq r1, r8, #144, 24 @ 0x9000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac420 │ │ │ │ subeq r3, sl, #80, 2 │ │ │ │ @ instruction: 0x01aaea40 │ │ │ │ - ldrbteq sp, [r7], #-2984 @ 0xfffff458 │ │ │ │ + ldrbteq sp, [r7], #-3000 @ 0xfffff448 │ │ │ │ ... │ │ │ │ strdeq lr, [sl, r8]! │ │ │ │ - ldrbteq r9, [r3], #-816 @ 0xfffffcd0 │ │ │ │ + ldrbteq r9, [r3], #-832 @ 0xfffffcc0 │ │ │ │ @ instruction: 0x01aacf88 │ │ │ │ - ldrbteq sp, [r7], #-1672 @ 0xfffff978 │ │ │ │ + ldrbteq sp, [r7], #-1688 @ 0xfffff968 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aadfa0 │ │ │ │ - ldrbteq ip, [r4], #-3792 @ 0xfffff130 │ │ │ │ + ldrbteq ip, [r4], #-3808 @ 0xfffff120 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f808 │ │ │ │ subeq sl, r9, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0x01aac330 │ │ │ │ - ldrbteq r1, [r4], #-3056 @ 0xfffff410 │ │ │ │ + ldrbteq r1, [r4], #-3072 @ 0xfffff400 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32e08 │ │ │ │ - strbteq lr, [pc], #-176 @ 15c6854 <__bss_end__@@Base+0x769a88> │ │ │ │ + strbteq lr, [pc], #-192 @ 15c6854 <__bss_end__@@Base+0x769a88> │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20078 │ │ │ │ subeq sp, r9, #56, 12 @ 0x3800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b37bd8 │ │ │ │ - ldrbteq sp, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ + ldrbteq sp, [r4], #-2344 @ 0xfffff6d8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20280 │ │ │ │ subeq lr, r9, #112 @ 0x70 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32c28 │ │ │ │ - strbteq sp, [pc], #-1776 @ 15c68ac <__bss_end__@@Base+0x769ae0> │ │ │ │ + strbteq sp, [pc], #-1792 @ 15c68ac <__bss_end__@@Base+0x769ae0> │ │ │ │ @ instruction: 0x01aab6b0 │ │ │ │ - ldrbteq r1, [r6], #-1832 @ 0xfffff8d8 │ │ │ │ + ldrbteq r1, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b20938 │ │ │ │ subeq r0, sl, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x01aaac60 │ │ │ │ - ldrbteq r4, [r5], #-1432 @ 0xfffffa68 │ │ │ │ + ldrbteq r4, [r5], #-1448 @ 0xfffffa58 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac448 │ │ │ │ - ldrbteq r9, [r7], #-3432 @ 0xfffff298 │ │ │ │ + ldrbteq r9, [r7], #-3448 @ 0xfffff288 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad3e8 │ │ │ │ - ldrbteq r8, [r4], #-2744 @ 0xfffff548 │ │ │ │ + ldrbteq r8, [r4], #-2760 @ 0xfffff538 │ │ │ │ ... │ │ │ │ andeq r0, r1, ip, lsl r2 │ │ │ │ ldceq 0, cr0, [r5, #-0] │ │ │ │ cmppl r9, #402653184 @ 0x18000000 │ │ │ │ beq 2917ec4 <__bss_end__@@Base+0x1abb0f8> │ │ │ │ strne r0, [r1, #-1551]! @ 0xfffff9f1 │ │ │ │ svcmi 0x00430b0d │ │ │ │ @@ -1398212,15 +1398212,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01527798 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #96, 24 @ 0x6000 │ │ │ │ + sbceq r3, r6, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r2, r8, ror #16 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1398406,15 +1398406,15 @@ │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsl #31 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - andpl r5, r0, #116, 26 @ 0x1d00 │ │ │ │ + andpl r4, r0, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, asr lr │ │ │ │ andmi r0, r0, pc │ │ │ │ @@ -1409488,15 +1409488,15 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r2, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #160, 6 @ 0x80000002 │ │ │ │ + sbceq r4, r2, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl pc │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @@ -1435240,15 +1435240,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #224, 20 @ 0xe0000 │ │ │ │ + addseq r2, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror #6 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1507660,19 +1507660,19 @@ │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, asr #7 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #96, 30 @ 0x180 │ │ │ │ + sbceq r6, r2, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #88, 30 @ 0x160 │ │ │ │ + sbceq r6, r2, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1557324,15 +1557324,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r2, #0, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #80, 30 @ 0x140 │ │ │ │ + sbceq r6, r2, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eoreq r7, sl, #40, 14 @ 0xa00000 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ @@ -1583660,15 +1583660,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ rsbeq fp, r4, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #56, 30 @ 0xe0 │ │ │ │ + sbceq r6, r2, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r4, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ @@ -1583676,15 +1583676,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ rsbeq fp, r4, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #32, 30 @ 0x80 │ │ │ │ + sbceq r6, r2, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r6, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1583748,15 +1583748,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ rsbeq r2, r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #24, 30 @ 0x60 │ │ │ │ + sbceq r6, r2, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ @@ -1583764,15 +1583764,15 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ rsbeq r2, r1, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r6, r2, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ rsbeq r2, r1, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ @@ -1583780,15 +1583780,15 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r8, #-40]! @ 0xffffffd8 │ │ │ │ rsbeq r2, r1, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #112, 30 @ 0x1c0 │ │ │ │ + sbceq r6, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 107), r8, asr lr │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1583820,15 +1583820,15 @@ │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1656 @ 0xfffff988 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #120, 30 @ 0x1e0 │ │ │ │ + sbceq r6, r2, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1640 @ 0xfffff998 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @@ -1583836,35 +1583836,35 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1632 @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #128, 24 @ 0x8000 │ │ │ │ + sbceq r3, r6, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #120, 24 @ 0x7800 │ │ │ │ + sbceq r3, r6, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #200, 10 @ 0x32000000 │ │ │ │ + adceq r2, r8, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #96, 18 @ 0x180000 │ │ │ │ + sbceq r3, r6, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #160 @ 0xa0 │ │ │ │ + addseq r7, ip, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r1, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #112, 22 @ 0x1c000 │ │ │ │ + adceq r4, lr, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 123), r8, lsl #31 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1583888,15 +1583888,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r0, r2, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1583916,15 +1583916,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, rrx │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #128, 22 @ 0x20000 │ │ │ │ + adceq r4, lr, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, ror r0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1583948,15 +1583948,15 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsl r1 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #240, 30 @ 0x3c0 │ │ │ │ + sbceq r6, r2, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1583968,15 +1583968,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsr r1 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r6, r2, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, asr r1 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1583988,23 +1583988,23 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #168, 22 @ 0x2a000 │ │ │ │ + adceq r4, lr, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #136, 2 @ 0x22 │ │ │ │ + rsbseq r3, pc, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq sl, lr, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #248, 14 @ 0x3e00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1584100,31 +1584100,31 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sp, [r4, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #224, 30 @ 0x380 │ │ │ │ + sbceq r6, r2, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smulbbeq ip, r8, r3 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #216, 30 @ 0x360 │ │ │ │ + sbceq r6, r2, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-1864 @ 0xfffff8b8 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #200, 22 @ 0x32000 │ │ │ │ + adceq r4, lr, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x016c0398 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1584132,51 +1584132,51 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x016c2998 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #48, 30 @ 0xc0 │ │ │ │ + sbceq r1, r2, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #112, 4 │ │ │ │ + sbceq r0, r4, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #160, 22 @ 0x28000 │ │ │ │ + adceq r4, lr, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #200, 4 @ 0x8000000c │ │ │ │ + addseq r7, ip, #208, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #192, 30 @ 0x300 │ │ │ │ + sbceq r6, r2, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #8, 20 @ 0x8000 │ │ │ │ + adceq r7, r9, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r6, r2, #8, 30 │ │ │ │ + sbceq r6, r2, #16, 30 @ 0x40 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r6, r2, #248, 28 @ 0xf80 │ │ │ │ + sbceq r6, r2, #0, 30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #16, 6 @ 0x40000000 │ │ │ │ + addseq r7, ip, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2b4e4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584188,15 +1584188,15 @@ │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r1, r2, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-104 @ 0xffffff98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584244,39 +1584244,39 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2b5b4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r1, r2, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #104, 22 @ 0x1a000 │ │ │ │ + adceq r4, lr, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #144, 28 @ 0x900 │ │ │ │ + sbceq r1, r2, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #176, 4 │ │ │ │ + adceq r5, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #0, 18 │ │ │ │ + adceq sp, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #112, 22 @ 0x1c000 │ │ │ │ + adceq ip, r9, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cef0b4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584288,271 +1584288,271 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #192, 8 @ 0xc0000000 │ │ │ │ + adceq ip, r8, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #88, 26 @ 0x1600 │ │ │ │ + adceq r3, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r3, r8, #0, 8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd6f74 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #232, 22 @ 0x3a000 │ │ │ │ + sbceq r0, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #128, 28 @ 0x800 │ │ │ │ + sbceq r0, r1, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #32, 10 @ 0x8000000 │ │ │ │ + sbceq lr, r1, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #96, 16 @ 0x600000 │ │ │ │ + adcseq fp, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-1088 @ 0xfffffbc0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #216, 22 @ 0x36000 │ │ │ │ + sbceq r0, r2, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #240, 2 @ 0x3c │ │ │ │ + addseq r3, r8, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #232, 30 @ 0x3a0 │ │ │ │ + addseq r5, r8, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #200, 26 @ 0x3200 │ │ │ │ + addseq r2, r8, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r0, r2, #0, 18 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #96 @ 0x60 │ │ │ │ + addseq r3, r8, #104 @ 0x68 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #192, 12 @ 0xc000000 │ │ │ │ + addseq r3, r8, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r0, r2, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-1512 @ 0xfffffa18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #96, 28 @ 0x600 │ │ │ │ + addseq r3, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #112, 12 @ 0x7000000 │ │ │ │ + addseq r6, r8, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #192, 2 @ 0x30 │ │ │ │ + sbceq r0, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #176, 2 @ 0x2c │ │ │ │ + sbceq r0, r2, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #144, 14 @ 0x2400000 │ │ │ │ + addseq r3, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #72, 2 │ │ │ │ + addseq r6, ip, #80, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r9, r1, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #96, 28 @ 0x600 │ │ │ │ + sbceq pc, r1, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 14 @ 0x3600000 │ │ │ │ + addseq ip, sl, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #152, 10 @ 0x26000000 │ │ │ │ + addseq r6, r8, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #32, 28 @ 0x200 │ │ │ │ + addseq r3, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #64 @ 0x40 │ │ │ │ + addseq ip, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #128, 26 @ 0x2000 │ │ │ │ + sbceq pc, r1, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #48, 28 @ 0x300 │ │ │ │ + adceq r3, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #40, 12 @ 0x2800000 │ │ │ │ + addseq r8, r2, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #224, 22 @ 0x38000 │ │ │ │ + adceq pc, r3, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #64 @ 0x40 │ │ │ │ + addseq r3, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #248, 16 @ 0xf80000 │ │ │ │ + sbceq pc, r1, #0, 18 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-2088 @ 0xfffff7d8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r2, r8, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #200, 20 @ 0xc8000 │ │ │ │ + addseq pc, r7, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #104, 18 @ 0x1a0000 │ │ │ │ + addseq ip, sl, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r6, r8, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-656 @ 16c0914 <__bss_end__@@Base+0x863b48> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #136, 14 @ 0x2200000 │ │ │ │ + sbceq pc, r1, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #224, 4 │ │ │ │ + addseq r3, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #8, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #176, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #112, 14 @ 0x1c00000 │ │ │ │ + sbceq pc, r1, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #104 @ 0x68 │ │ │ │ + addseq r9, r4, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #24, 18 @ 0x60000 │ │ │ │ + addseq ip, sl, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r6, r8, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #160, 20 @ 0xa0000 │ │ │ │ + addseq r8, r8, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #128, 24 @ 0x8000 │ │ │ │ + addseq fp, sl, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #96, 14 @ 0x1800000 │ │ │ │ + sbceq pc, r1, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #192, 10 @ 0x30000000 │ │ │ │ + sbceq pc, r1, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq pc, r1, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #160, 10 @ 0x28000000 │ │ │ │ + sbceq pc, r1, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #192 @ 0xc0 │ │ │ │ + addseq r6, ip, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #144, 26 @ 0x2400 │ │ │ │ + sbceq lr, r5, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r8, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584564,343 +1584564,343 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3392 @ 0xfffff2c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #208, 16 @ 0xd00000 │ │ │ │ + addseq pc, r7, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r6, r8, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #8, 10 @ 0x2000000 │ │ │ │ + addseq r3, r9, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #248, 4 @ 0x8000000f │ │ │ │ + sbceq pc, r1, #0, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #240, 4 │ │ │ │ + sbceq pc, r1, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d72534 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #112, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #240, 30 @ 0x3c0 │ │ │ │ + addseq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-1960 @ 0xfffff858 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #136, 14 @ 0x2200000 │ │ │ │ + addseq ip, r2, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #112 @ 0x70 │ │ │ │ + sbceq pc, r1, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #136, 2 @ 0x22 │ │ │ │ + addseq r6, r8, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-1184 @ 0xfffffb60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r2, r6, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #24, 28 @ 0x180 │ │ │ │ + addseq r2, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #80, 30 @ 0x140 │ │ │ │ + addseq fp, sl, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #160 @ 0xa0 │ │ │ │ + addseq sp, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq r4, r2, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #56 @ 0x38 │ │ │ │ + sbceq pc, r1, #64 @ 0x40 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #48 @ 0x30 │ │ │ │ + sbceq pc, r1, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #64, 18 @ 0x100000 │ │ │ │ + addseq ip, sl, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #24, 4 @ 0x80000001 │ │ │ │ + addseq r3, r8, #32, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #96, 20 @ 0x60000 │ │ │ │ + sbceq lr, r1, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #72, 28 @ 0x480 │ │ │ │ + addseq r3, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r2, #64, 6 │ │ │ │ + addseq r5, r2, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #104, 16 @ 0x680000 │ │ │ │ + addseq r4, r9, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #24, 10 @ 0x6000000 │ │ │ │ + adceq sl, sp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #168, 8 @ 0xa8000000 │ │ │ │ + addseq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #152, 30 @ 0x260 │ │ │ │ + addseq r1, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-824 @ 0xfffffcc8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #0, 22 │ │ │ │ + addseq r8, r5, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #16, 22 @ 0x4000 │ │ │ │ + addseq r4, r2, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #24, 8 @ 0x18000000 │ │ │ │ + addseq r6, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #56, 22 @ 0xe000 │ │ │ │ + addseq fp, sl, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c9a394 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 2 @ 0x3a │ │ │ │ + addseq ip, sl, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #120, 30 @ 0x1e0 │ │ │ │ + addseq r2, r8, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #80, 22 @ 0x14000 │ │ │ │ + addseq r8, r8, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #192, 12 @ 0xc000000 │ │ │ │ + addseq r6, r8, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #136 @ 0x88 │ │ │ │ + addseq ip, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #208, 6 @ 0x40000003 │ │ │ │ + addseq r3, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r6, r1, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #136 @ 0x88 │ │ │ │ + addseq sp, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #112, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq lr, r1, #192, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #0 │ │ │ │ + addseq r6, r8, #8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #200, 28 @ 0xc80 │ │ │ │ + addseq r5, r8, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152, 28 @ 0x980 │ │ │ │ + addseq r2, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #240, 22 @ 0x3c000 │ │ │ │ + adcseq lr, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #216, 2 @ 0x36 │ │ │ │ + sbceq lr, r1, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #200, 2 @ 0x32 │ │ │ │ + sbceq lr, r1, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #112, 2 │ │ │ │ + addseq sp, r8, #120, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #72, 26 @ 0x1200 │ │ │ │ + addseq fp, sl, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #16, 24 @ 0x1000 │ │ │ │ + addseq r8, r8, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1ca84 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne de37d4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #176, 28 @ 0xb00 │ │ │ │ + sbceq sp, r1, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #184, 28 @ 0xb80 │ │ │ │ + addseq r3, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #24, 2 │ │ │ │ + addseq r6, ip, #32, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #128, 24 @ 0x8000 │ │ │ │ + sbceq sp, r1, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #120, 24 @ 0x7800 │ │ │ │ + sbceq sp, r1, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #96, 28 @ 0x600 │ │ │ │ + rsbseq r7, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #120, 12 @ 0x7800000 │ │ │ │ + addseq r8, r2, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1696 @ 0xfffff960 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #72, 28 @ 0x480 │ │ │ │ + addseq r4, r2, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #160, 18 @ 0x280000 │ │ │ │ + sbceq sp, r1, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #32, 4 │ │ │ │ + addseq sl, sp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r4, r2, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #192, 16 @ 0xc00000 │ │ │ │ + sbceq sp, r1, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #0, 28 │ │ │ │ + addseq r8, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #104, 30 @ 0x1a0 │ │ │ │ + addseq r5, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d76e34 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #16, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #64, 24 @ 0x4000 │ │ │ │ + sbceq pc, r1, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #216, 16 @ 0xd80000 │ │ │ │ + addseq r8, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #16, 4 │ │ │ │ + addseq r2, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #8, 16 @ 0x80000 │ │ │ │ + addseq r3, r8, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r2, r8, #192, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3960 @ 0xfffff088 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #48, 14 @ 0xc00000 │ │ │ │ + addseq r3, r8, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #128, 18 @ 0x200000 │ │ │ │ + addseq r8, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf8734 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584908,71 +1584908,71 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #200, 30 @ 0x320 │ │ │ │ + rsbseq pc, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c69d74 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #40, 8 @ 0x28000000 │ │ │ │ + sbceq sp, r1, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #200, 4 @ 0x8000000c │ │ │ │ + sbceq sp, r1, #208, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r6, r8, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #216, 6 @ 0x60000003 │ │ │ │ + addseq r6, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #184, 2 @ 0x2e │ │ │ │ + sbceq sp, r1, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #112 @ 0x70 │ │ │ │ + addseq fp, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #72, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf9624 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #56 @ 0x38 │ │ │ │ + addseq r6, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #232, 28 @ 0xe80 │ │ │ │ + sbceq ip, r1, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 16 @ 0xe80000 │ │ │ │ + addseq ip, sl, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #216, 28 @ 0xd80 │ │ │ │ + sbceq ip, r1, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca2f94 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1584980,115 +1584980,115 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #200, 28 @ 0xc80 │ │ │ │ + sbceq ip, r1, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #24 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #40, 12 @ 0x2800000 │ │ │ │ + addseq sp, r8, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #8, 24 @ 0x800 │ │ │ │ + addseq lr, r6, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq pc, fp, #0, 12 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #0, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #216, 20 @ 0xd8000 │ │ │ │ + sbceq lr, r5, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #48, 24 @ 0x3000 │ │ │ │ + addseq lr, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #240, 24 @ 0xf000 │ │ │ │ + sbceq ip, r1, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #56, 30 @ 0xe0 │ │ │ │ + addseq fp, sl, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #8, 4 @ 0x80000000 │ │ │ │ + addseq r6, r8, #16, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsr #32 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq pc, fp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf5154 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #176, 26 @ 0x2c00 │ │ │ │ + addseq r8, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #152, 20 @ 0x98000 │ │ │ │ + sbceq ip, r1, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #224, 16 @ 0xe00000 │ │ │ │ + sbceq ip, r1, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #208, 14 @ 0x3400000 │ │ │ │ + sbceq ip, r1, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #184, 12 @ 0xb800000 │ │ │ │ + sbceq ip, r1, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq r5, r8, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d81064 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #152, 12 @ 0x9800000 │ │ │ │ + sbceq ip, r1, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #144, 12 @ 0x9000000 │ │ │ │ + sbceq ip, r1, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdcab4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #240, 2 @ 0x3c │ │ │ │ + addseq r2, r8, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #56, 24 @ 0x3800 │ │ │ │ + rsbseq pc, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cee8a4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1585096,1243 +1585096,1243 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #112 @ 0x70 │ │ │ │ + addseq r6, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #24, 2 │ │ │ │ + addseq sp, r8, #32, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-560 @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #168, 28 @ 0xa80 │ │ │ │ + sbceq fp, r1, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #160, 28 @ 0xa00 │ │ │ │ + sbceq fp, r1, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #144, 28 @ 0x900 │ │ │ │ + sbceq fp, r1, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #80, 18 @ 0x140000 │ │ │ │ + sbceq fp, r1, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #32 │ │ │ │ + addseq r6, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf9c44 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #72, 18 @ 0x120000 │ │ │ │ + sbceq fp, r1, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #0, 28 │ │ │ │ + addseq r5, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #64, 20 @ 0x40000 │ │ │ │ + addseq ip, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #8, 4 @ 0x80000000 │ │ │ │ + addseq ip, sl, #16, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #144, 28 @ 0x900 │ │ │ │ + addseq r5, r8, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152 @ 0x98 │ │ │ │ + addseq r2, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1368 @ 16c13e4 <__bss_end__@@Base+0x864618> │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-976 @ 0xfffffc30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #80, 12 @ 0x5000000 │ │ │ │ + sbceq fp, r1, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #64, 12 @ 0x4000000 │ │ │ │ + sbceq fp, r1, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #48, 12 @ 0x3000000 │ │ │ │ + sbceq fp, r1, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-840 @ 0xfffffcb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cee624 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #56 @ 0x38 │ │ │ │ + adcseq r8, fp, #64 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #16, 12 @ 0x1000000 │ │ │ │ + sbceq fp, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e03a94 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq fp, r1, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #48, 26 @ 0xc00 │ │ │ │ + addseq r8, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #0, 6 │ │ │ │ + adceq r5, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq fp, r1, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #88, 4 @ 0x80000005 │ │ │ │ + addseq r6, ip, #96, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #40, 2 │ │ │ │ + addseq sp, r8, #48, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3576 @ 0xfffff208 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3632 @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq pc, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #16, 30 @ 0x40 │ │ │ │ + sbceq sl, r1, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #8, 30 │ │ │ │ + sbceq sl, r1, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #0, 30 │ │ │ │ + sbceq sl, r1, #8, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #128, 2 │ │ │ │ + addseq r6, ip, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #48, 8 @ 0x30000000 │ │ │ │ + addseq r6, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #24, 12 @ 0x1800000 │ │ │ │ + sbceq sl, r1, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #120, 24 @ 0x7800 │ │ │ │ + addseq r7, r2, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #216, 10 @ 0x36000000 │ │ │ │ + addseq r6, r8, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #224, 10 @ 0x38000000 │ │ │ │ + sbceq sl, r1, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #104, 2 │ │ │ │ + addseq ip, sl, #112, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #32, 28 @ 0x200 │ │ │ │ + addseq fp, sl, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #16 │ │ │ │ + addseq r7, r2, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne db16b4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #232, 2 @ 0x3a │ │ │ │ + sbceq sl, r1, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #0 │ │ │ │ + sbceq sl, r1, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #0 │ │ │ │ + addseq r6, ip, #8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #72, 4 @ 0x80000004 │ │ │ │ + addseq r6, r8, #80, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #8, 14 @ 0x200000 │ │ │ │ + addseq r2, r8, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #144, 22 @ 0x24000 │ │ │ │ + sbceq r9, r1, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cbd0b4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #0, 18 │ │ │ │ + sbceq r9, r1, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #48, 16 @ 0x300000 │ │ │ │ + sbceq r9, r1, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r9, r1, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #80, 28 @ 0x500 │ │ │ │ + addseq r5, r8, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #184 @ 0xb8 │ │ │ │ + addseq r2, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #200, 26 @ 0x3200 │ │ │ │ + addseq r5, r8, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #56, 4 @ 0x80000003 │ │ │ │ + addseq r2, r8, #64, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #96, 26 @ 0x1800 │ │ │ │ + addseq pc, r7, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #184, 26 @ 0x2e00 │ │ │ │ + addseq r5, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r9, lr, #0, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-3960 @ 0xfffff088 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #152, 24 @ 0x9800 │ │ │ │ + addseq r7, r2, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #192, 30 @ 0x300 │ │ │ │ + sbceq r8, r1, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #128, 30 @ 0x200 │ │ │ │ + sbceq r7, r2, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #16, 30 @ 0x40 │ │ │ │ + sbceq r8, r1, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #32, 24 @ 0x2000 │ │ │ │ + addseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #8, 30 │ │ │ │ + sbceq r8, r1, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #200, 24 @ 0xc800 │ │ │ │ + sbceq r8, r1, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r2, r8, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl r6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #160, 26 @ 0x2800 │ │ │ │ + addseq r8, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #192, 24 @ 0xc000 │ │ │ │ + sbceq r8, r1, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #184, 24 @ 0xb800 │ │ │ │ + sbceq r8, r1, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #128, 26 @ 0x2000 │ │ │ │ + addseq fp, sl, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #136, 8 @ 0x88000000 │ │ │ │ + sbceq r8, r1, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #120, 8 @ 0x78000000 │ │ │ │ + sbceq r8, r1, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #112, 8 @ 0x70000000 │ │ │ │ + sbceq r8, r1, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #120, 2 │ │ │ │ + sbceq r8, r1, #128, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r2, r8, #128, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-1096 @ 0xfffffbb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #24, 4 @ 0x80000001 │ │ │ │ + addseq ip, sl, #32, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #248, 2 @ 0x3e │ │ │ │ + addseq r6, ip, #0, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #176 @ 0xb0 │ │ │ │ + sbceq r8, r1, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #200, 14 @ 0x3200000 │ │ │ │ + addseq r6, r8, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r7, r1, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #24, 4 @ 0x80000001 │ │ │ │ + addseq pc, r8, #32, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #80, 10 @ 0x14000000 │ │ │ │ + sbceq r7, r1, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #144, 4 │ │ │ │ + sbceq r0, r4, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3320 @ 0xfffff308 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #0, 4 │ │ │ │ + addseq sp, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c87904 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #176, 24 @ 0xb000 │ │ │ │ + addseq fp, sl, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #48 @ 0x30 │ │ │ │ + addseq r2, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #248 @ 0xf8 │ │ │ │ + sbceq r7, r1, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq pc, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 12 @ 0xe800000 │ │ │ │ + addseq ip, sl, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq lr, sp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #8 │ │ │ │ + sbceq r7, r1, #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #0 │ │ │ │ + sbceq r7, r1, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #80, 28 @ 0x500 │ │ │ │ + addseq fp, sl, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #8, 12 @ 0x800000 │ │ │ │ + rsbseq pc, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #72, 16 @ 0x480000 │ │ │ │ + sbceq r6, r1, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6e954 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #8, 26 @ 0x200 │ │ │ │ + addseq r8, r8, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #72, 20 @ 0x48000 │ │ │ │ + addseq pc, r7, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #56, 14 @ 0xe00000 │ │ │ │ + sbceq r6, r1, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca4274 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-440 @ 0xfffffe48 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #136, 10 @ 0x22000000 │ │ │ │ + addseq r2, r8, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #152, 10 @ 0x26000000 │ │ │ │ + addseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #48, 16 @ 0x300000 │ │ │ │ + addseq r1, sl, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #96, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #120, 22 @ 0x1e000 │ │ │ │ + addseq fp, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf2444 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-2000 @ 16c1ab4 <__bss_end__@@Base+0x864ce8> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #88, 4 @ 0x80000005 │ │ │ │ + sbceq r6, r1, #96, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #24 │ │ │ │ + sbceq r6, r1, #32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-1824 @ 0xfffff8e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cec254 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #48, 2 │ │ │ │ + addseq ip, sl, #56, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ + sbceq r0, r4, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r5, r1, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #192 @ 0xc0 │ │ │ │ + addseq sp, r8, #200 @ 0xc8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #192, 16 @ 0xc00000 │ │ │ │ + addseq r8, r2, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #120, 2 │ │ │ │ + addseq r3, r8, #128, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #216, 6 @ 0x60000003 │ │ │ │ + addseq r2, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #152, 8 @ 0x98000000 │ │ │ │ + adceq fp, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #16, 26 @ 0x400 │ │ │ │ + sbceq r5, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #144 @ 0x90 │ │ │ │ + adceq r0, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #224, 14 @ 0x3800000 │ │ │ │ + addseq r2, r8, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #240, 22 @ 0x3c000 │ │ │ │ + addseq r5, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #168, 24 @ 0xa800 │ │ │ │ + addseq pc, r7, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #96, 6 @ 0x80000001 │ │ │ │ + addseq r6, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #224 @ 0xe0 │ │ │ │ + addseq sp, r8, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-408 @ 16c1bf4 <__bss_end__@@Base+0x864e28> @ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #104, 28 @ 0x680 │ │ │ │ + addseq r5, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152, 30 @ 0x260 │ │ │ │ + addseq r2, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsr r5 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-352 @ 16c1c34 <__bss_end__@@Base+0x864e68> │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #40, 20 @ 0x28000 │ │ │ │ + addseq r5, r8, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #224, 18 @ 0x380000 │ │ │ │ + addseq r8, r8, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #248, 20 @ 0xf8000 │ │ │ │ + sbceq r5, r1, #0, 22 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #88, 28 @ 0x580 │ │ │ │ + addseq r1, r8, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #96 @ 0x60 │ │ │ │ + sbceq r8, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r5, r1, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r5, r1, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #8, 12 @ 0x800000 │ │ │ │ + sbceq r5, r1, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2192 @ 0xfffff770 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #120, 4 @ 0x80000007 │ │ │ │ + addseq r6, r8, #128, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #128, 28 @ 0x800 │ │ │ │ + addseq r8, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2824 @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2832 @ 0xfffff4f0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r3, r8, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #24 │ │ │ │ + addseq r3, r8, #32 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #8, 28 @ 0x80 │ │ │ │ + addseq r3, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #208, 16 @ 0xd00000 │ │ │ │ + addseq ip, sl, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #136, 14 @ 0x2200000 │ │ │ │ + addseq ip, sl, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #160, 2 @ 0x28 │ │ │ │ + addseq sp, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #80, 4 │ │ │ │ + addseq ip, r8, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq pc, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e06954 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r8, lr, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #136, 30 @ 0x220 │ │ │ │ + addseq r1, r8, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r5, r1, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #208, 10 @ 0x34000000 │ │ │ │ + sbceq r5, r1, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #200, 10 @ 0x32000000 │ │ │ │ + sbceq r5, r1, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r5, r1, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #120, 30 @ 0x1e0 │ │ │ │ + addseq fp, sl, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r2, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #0, 26 │ │ │ │ + adceq r0, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq r5, r1, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #224, 26 @ 0x3800 │ │ │ │ + adcseq r6, r1, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d02ad4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #128, 2 │ │ │ │ + addseq ip, sl, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #16, 4 │ │ │ │ + addseq r6, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #16, 12 @ 0x1000000 │ │ │ │ + addseq r6, r8, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #8, 20 @ 0x8000 │ │ │ │ + addseq r5, r8, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #216, 12 @ 0xd800000 │ │ │ │ + addseq r6, r8, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #160, 26 @ 0x2800 │ │ │ │ + addseq fp, sl, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r5, r1, #240, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #48, 4 │ │ │ │ + sbceq r5, r1, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #144, 24 @ 0x9000 │ │ │ │ + addseq pc, r7, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #64, 18 @ 0x100000 │ │ │ │ + addseq r8, r8, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #16, 26 @ 0x400 │ │ │ │ + addseq pc, r7, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d9f1c4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r4, r1, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #16, 28 @ 0x100 │ │ │ │ + sbceq r4, r1, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #56, 26 @ 0xe00 │ │ │ │ + sbceq r4, r1, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #112, 26 @ 0x1c00 │ │ │ │ + addseq r8, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #160, 26 @ 0x2800 │ │ │ │ + addseq r5, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #216, 28 @ 0xd80 │ │ │ │ + addseq r1, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d77474 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #160, 20 @ 0xa0000 │ │ │ │ + addseq r1, sp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #152, 4 @ 0x80000009 │ │ │ │ + addseq r3, r8, #160, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #248, 16 @ 0xf80000 │ │ │ │ + rsbseq pc, fp, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-56 @ 0xffffffc8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #120, 28 @ 0x780 │ │ │ │ + addseq r5, r8, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #16, 26 @ 0x400 │ │ │ │ + sbceq r4, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #208, 16 @ 0xd00000 │ │ │ │ + addseq r3, r8, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #80, 2 │ │ │ │ + addseq r3, r8, #88, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-2088 @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3528 @ 0xfffff238 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #0, 26 │ │ │ │ + sbceq r4, r1, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #0, 28 │ │ │ │ + addseq ip, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1328 @ 16c2084 <__bss_end__@@Base+0x8652b8> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #224, 2 @ 0x38 │ │ │ │ + addseq r2, r8, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r4, r1, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-880 @ 0xfffffc90 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #136, 6 @ 0x20000002 │ │ │ │ + sbceq r4, r1, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #128, 6 │ │ │ │ + addseq sp, r8, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-856 @ 0xfffffca8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #128, 6 │ │ │ │ + sbceq r4, r1, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #224, 2 @ 0x38 │ │ │ │ + sbceq r4, r1, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #128 @ 0x80 │ │ │ │ + sbceq r4, r1, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #208, 2 @ 0x34 │ │ │ │ + sbceq r4, r1, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #128 @ 0x80 │ │ │ │ + adcseq r3, r6, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #24, 26 @ 0x600 │ │ │ │ + addseq fp, sl, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #32, 20 @ 0x20000 │ │ │ │ + addseq ip, sl, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #8, 24 @ 0x800 │ │ │ │ + sbceq r3, r1, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #0, 30 │ │ │ │ + rsbseq sl, ip, #8, 30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-2008 @ 16c21b4 <__bss_end__@@Base+0x8653e8> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #24, 16 @ 0x180000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #128, 20 @ 0x80000 │ │ │ │ + sbceq r3, r1, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1808 @ 0xfffff8f0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1824 @ 0xfffff8e0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #8, 4 @ 0x80000000 │ │ │ │ + addseq r3, r8, #16, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ andseq lr, pc, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #248, 4 @ 0x8000000f │ │ │ │ + addseq sp, r8, #0, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176, 12 @ 0xb000000 │ │ │ │ + addseq r2, r8, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #232, 16 @ 0xe80000 │ │ │ │ + sbceq r3, r1, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r3, r1, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r3, r1, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3800 @ 0xfffff128 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #152, 14 @ 0x2600000 │ │ │ │ + addseq r6, r8, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #64, 30 @ 0x100 │ │ │ │ + addseq r5, r8, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #120, 18 @ 0x1e0000 │ │ │ │ + addseq ip, sl, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 4 @ 0x8000000d │ │ │ │ + addseq ip, sl, #224, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #144, 16 @ 0x900000 │ │ │ │ + sbceq r3, r1, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #32, 24 @ 0x2000 │ │ │ │ + addseq pc, r7, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq pc, fp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #200, 2 @ 0x32 │ │ │ │ + addseq r6, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r0, #152, 4 @ 0x80000009 │ │ │ │ + adceq sp, r0, #160, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ec2324 <__bss_end__@@Base+0x65558> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #40, 16 @ 0x280000 │ │ │ │ + sbceq r3, r1, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r2, r8, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #32, 16 @ 0x200000 │ │ │ │ + sbceq r3, r1, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r3, r1, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #224, 2 @ 0x38 │ │ │ │ + addseq r6, ip, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #128, 6 │ │ │ │ + addseq r3, r8, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #176, 4 │ │ │ │ + addseq r3, r8, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #136, 20 @ 0x88000 │ │ │ │ + addseq r5, r8, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r2, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r3, r8, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r2, #48 @ 0x30 │ │ │ │ + sbceq r2, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r3, r1, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #96, 10 @ 0x18000000 │ │ │ │ + addseq r6, r8, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #200, 8 @ 0xc8000000 │ │ │ │ + addseq ip, sl, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #88, 28 @ 0x580 │ │ │ │ + sbceq r2, r1, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #72, 28 @ 0x480 │ │ │ │ + sbceq r2, r1, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #200, 10 @ 0x32000000 │ │ │ │ + addseq r3, r8, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #16, 2 │ │ │ │ + addseq r3, r8, #24, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r2, r1, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #216, 30 @ 0x360 │ │ │ │ + addseq r0, r5, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #32, 16 @ 0x200000 │ │ │ │ + addseq r3, r8, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r2, r1, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #160, 22 @ 0x28000 │ │ │ │ + sbceq r2, r1, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #24, 30 @ 0x60 │ │ │ │ + addseq fp, sl, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #16, 20 @ 0x10000 │ │ │ │ + sbceq r2, r1, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #136, 26 @ 0x2200 │ │ │ │ + addseq r8, r8, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [lr], #-1792 @ 0xfffff900 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf7414 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #8, 20 @ 0x8000 │ │ │ │ + sbceq r2, r1, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r2, r1, #0, 20 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq r2, r1, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #176, 20 @ 0xb0000 │ │ │ │ + addseq pc, r7, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r2, r1, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cecbf4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-792 @ 0xfffffce8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r2, r1, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #88, 2 │ │ │ │ + addseq ip, sl, #96, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176, 28 @ 0xb00 │ │ │ │ + addseq r2, r8, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dcd104 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 4 @ 0x8000000e │ │ │ │ + addseq r3, r8, #240, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-3784 @ 0xfffff138 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r3, r8, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #96, 26 @ 0x1800 │ │ │ │ + addseq fp, sl, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-3584 @ 16c2614 <__bss_end__@@Base+0x865848> │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1586348,511 +1586348,511 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #16, 2 │ │ │ │ + addseq r6, r8, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #24, 4 @ 0x80000001 │ │ │ │ + addseq sp, r8, #32, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 30 @ 0x220 │ │ │ │ + addseq r3, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #80, 8 @ 0x50000000 │ │ │ │ + addseq r6, r8, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #224 @ 0xe0 │ │ │ │ + addseq r6, r8, #232 @ 0xe8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #224, 20 @ 0xe0000 │ │ │ │ + addseq r8, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #56, 26 @ 0xe00 │ │ │ │ + sbceq r1, r1, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #216, 28 @ 0xd80 │ │ │ │ + addseq r2, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #48, 28 @ 0x300 │ │ │ │ + addseq r6, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #224, 18 @ 0x380000 │ │ │ │ + addseq ip, sl, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-1968 @ 0xfffff850 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #40, 26 @ 0xa00 │ │ │ │ + sbceq r1, r1, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #32, 26 @ 0x800 │ │ │ │ + sbceq r1, r1, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #96, 22 @ 0x18000 │ │ │ │ + addseq pc, r7, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #24, 2 │ │ │ │ + addseq ip, r8, #32, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 14 @ 0x400000 │ │ │ │ + addseq ip, sl, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, pc, #120, 26 @ 0x1e00 │ │ │ │ + addseq r4, pc, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #224, 14 @ 0x3800000 │ │ │ │ + sbceq r1, r1, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #32, 18 @ 0x80000 │ │ │ │ + addseq r8, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r1, r1, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #120 @ 0x78 │ │ │ │ + addseq r3, r8, #128 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #48 @ 0x30 │ │ │ │ + addseq r6, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #120, 24 @ 0x7800 │ │ │ │ + addseq pc, r7, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #40, 2 │ │ │ │ + addseq ip, sl, #48, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cddfd4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152, 8 @ 0x98000000 │ │ │ │ + addseq r2, r8, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #56, 4 @ 0x80000003 │ │ │ │ + addseq r3, r8, #64, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #80, 14 @ 0x1400000 │ │ │ │ + addseq r6, r8, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r1, r1, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq r1, r1, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #192, 6 │ │ │ │ + addseq r6, r8, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3b254 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq r1, r1, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #120, 20 @ 0x78000 │ │ │ │ + addseq r5, r8, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #168, 30 @ 0x2a0 │ │ │ │ + sbceq r0, r1, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #224, 26 @ 0x3800 │ │ │ │ + addseq r5, r8, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdbec4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #88, 18 @ 0x160000 │ │ │ │ + addseq r8, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r3, r8, #64, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c853f4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #128, 22 @ 0x20000 │ │ │ │ + addseq r5, r8, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #136, 8 @ 0x88000000 │ │ │ │ + addseq ip, sl, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ceff84 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne de4bb4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #120, 28 @ 0x780 │ │ │ │ + sbceq r0, r1, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #112, 20 @ 0x70000 │ │ │ │ + addseq pc, r7, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, asr #8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #216, 2 @ 0x36 │ │ │ │ + adceq r0, sl, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-2400 @ 0xfffff6a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #104, 4 @ 0x80000006 │ │ │ │ + adceq r6, r9, #112, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #136, 24 @ 0x8800 │ │ │ │ + adceq lr, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #136, 26 @ 0x2200 │ │ │ │ + adceq sl, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #16, 2 │ │ │ │ + addseq r3, pc, #24, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, pc, #16, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ + addseq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #208, 2 @ 0x34 │ │ │ │ + adceq r0, sl, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #192, 14 @ 0x3000000 │ │ │ │ + adceq r8, r1, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdf094 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #40, 28 @ 0x280 │ │ │ │ + adceq pc, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #56, 28 @ 0x380 │ │ │ │ + addseq r4, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-232 @ 16c2aa4 <__bss_end__@@Base+0x865cd8> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #32, 28 @ 0x200 │ │ │ │ + adceq pc, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #208, 20 @ 0xd0000 │ │ │ │ + adceq pc, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #160, 14 @ 0x2800000 │ │ │ │ + addseq ip, sl, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-3816 @ 16c2af4 <__bss_end__@@Base+0x865d28> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #192, 20 @ 0xc0000 │ │ │ │ + adceq pc, r9, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r1, #128, 2 │ │ │ │ + adceq r4, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #184, 14 @ 0x2e00000 │ │ │ │ + adceq pc, r9, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #176, 8 @ 0xb0000000 │ │ │ │ + adceq pc, r9, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #168, 8 @ 0xa8000000 │ │ │ │ + adceq pc, r9, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #120, 20 @ 0x78000 │ │ │ │ + adceq r9, r9, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #232 @ 0xe8 │ │ │ │ + adceq pc, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #32, 28 @ 0x200 │ │ │ │ + adceq lr, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #88, 20 @ 0x58000 │ │ │ │ + adceq lr, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c74794 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #128, 12 @ 0x8000000 │ │ │ │ + adceq lr, r9, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #248 @ 0xf8 │ │ │ │ + adceq lr, r9, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #64 @ 0x40 │ │ │ │ + adceq lr, r9, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #184, 28 @ 0xb80 │ │ │ │ + adceq sp, r9, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #176, 28 @ 0xb00 │ │ │ │ + adceq sp, r9, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #112, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #168, 28 @ 0xa80 │ │ │ │ + adceq sp, r9, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #168, 22 @ 0x2a000 │ │ │ │ + adceq sp, r9, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #160, 22 @ 0x28000 │ │ │ │ + adceq sp, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #144, 10 @ 0x24000000 │ │ │ │ + adceq sp, r9, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #136, 10 @ 0x22000000 │ │ │ │ + adceq sp, r9, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #224, 22 @ 0x38000 │ │ │ │ + addseq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #128, 10 @ 0x20000000 │ │ │ │ + adceq sp, r9, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #112, 10 @ 0x1c000000 │ │ │ │ + adceq sp, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [lr], #-576 @ 0xfffffdc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #96, 10 @ 0x18000000 │ │ │ │ + adceq sp, r9, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #80, 10 @ 0x14000000 │ │ │ │ + adceq sp, r9, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-488 @ 16c2cf4 <__bss_end__@@Base+0x865f28> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e385c4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #0, 14 │ │ │ │ + rsbseq r9, lr, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-3352 @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #72, 10 @ 0x12000000 │ │ │ │ + adceq sp, r9, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #8, 4 @ 0x80000000 │ │ │ │ + adceq sp, r9, #16, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #128, 28 @ 0x800 │ │ │ │ + adceq ip, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #112, 28 @ 0x700 │ │ │ │ + adceq ip, r9, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #152, 22 @ 0x26000 │ │ │ │ + adceq ip, r9, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #136, 22 @ 0x22000 │ │ │ │ + adceq ip, r9, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #120, 22 @ 0x1e000 │ │ │ │ + adceq ip, r9, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #128, 26 @ 0x2000 │ │ │ │ + adceq r6, r9, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #104, 22 @ 0x1a000 │ │ │ │ + adceq ip, r9, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0e034 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #96, 22 @ 0x18000 │ │ │ │ + adceq ip, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r8, lr, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #0, 16 │ │ │ │ + adceq ip, r9, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [lr], #-2440 @ 0xfffff678 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #208, 4 │ │ │ │ + adceq ip, r9, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1586868,23 +1586868,23 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #224, 2 @ 0x38 │ │ │ │ + adceq ip, r9, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2968 @ 0xfffff468 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #216, 2 @ 0x36 │ │ │ │ + adceq ip, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1586892,15 +1586892,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #16, 30 @ 0x40 │ │ │ │ + adceq fp, r9, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq fp, r4, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1586960,19 +1586960,19 @@ │ │ │ │ eoreq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq fp, r4, #216, 2 @ 0x36 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #80, 24 @ 0x5000 │ │ │ │ + adceq fp, r9, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #152, 22 @ 0x26000 │ │ │ │ + adceq fp, r9, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1808 @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1586980,15 +1586980,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #144, 22 @ 0x24000 │ │ │ │ + adceq fp, r9, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-2600 @ 16c3054 <__bss_end__@@Base+0x866288> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1587028,19 +1587028,19 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #16, 16 @ 0x100000 │ │ │ │ + adceq fp, r9, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #8, 16 @ 0x80000 │ │ │ │ + adceq fp, r9, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1232 @ 0xfffffb30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1587064,15 +1587064,15 @@ │ │ │ │ ldrbeq sp, [r8], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror r0 │ │ │ │ ldrbeq sp, [r8], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #248, 14 @ 0x3e00000 │ │ │ │ + adceq fp, r9, #0, 16 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3224 @ 0xfffff368 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1587080,19 +1587080,19 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #240, 14 @ 0x3c00000 │ │ │ │ + adceq fp, r9, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ + adceq fp, r9, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3496 @ 0xfffff258 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1587128,19 +1587128,19 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #104, 8 @ 0x68000000 │ │ │ │ + adceq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #248, 8 @ 0xf8000000 │ │ │ │ + adceq ip, r9, #0, 10 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-952 @ 0xfffffc48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1587196,15 +1587196,15 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ eoreq sl, r4, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r0, sl, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq sl, r4, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1587216,87 +1587216,87 @@ │ │ │ │ eoreq sl, r4, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #120, 6 @ 0xe0000001 │ │ │ │ + adceq fp, r9, #128, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r9, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #112, 6 @ 0xc0000001 │ │ │ │ + adceq fp, r9, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #184, 4 @ 0x8000000b │ │ │ │ + adceq fp, r9, #192, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #120, 30 @ 0x1e0 │ │ │ │ + adceq sl, r9, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #16, 6 @ 0x40000000 │ │ │ │ + addseq pc, r2, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #184, 26 @ 0x2e00 │ │ │ │ + adceq sl, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #208, 2 @ 0x34 │ │ │ │ + addseq ip, ip, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #160, 26 @ 0x2800 │ │ │ │ + adceq sl, r9, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #232, 16 @ 0xe80000 │ │ │ │ + adceq sl, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x0159a790 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #224, 16 @ 0xe00000 │ │ │ │ + adceq sl, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #216, 10 @ 0x36000000 │ │ │ │ + adceq sl, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #208, 10 @ 0x34000000 │ │ │ │ + adceq sl, r9, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #48, 6 @ 0xc0000000 │ │ │ │ + adceq sl, r9, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #40, 6 @ 0xa0000000 │ │ │ │ + adceq sl, r9, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3696 @ 0xfffff190 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1587304,27 +1587304,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e38904 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #24, 6 @ 0x60000000 │ │ │ │ + adceq sl, r9, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #80, 4 │ │ │ │ + adceq sl, r9, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #208, 28 @ 0xd00 │ │ │ │ + adceq r9, r9, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #72, 22 @ 0x12000 │ │ │ │ + adceq r9, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1587332,339 +1587332,339 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c9c4b4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #56, 22 @ 0xe000 │ │ │ │ + adceq r9, r9, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #136, 14 @ 0x2200000 │ │ │ │ + adceq r9, r9, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #152, 8 @ 0x98000000 │ │ │ │ + adceq r9, r9, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #176, 2 @ 0x2c │ │ │ │ + adceq r9, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #96, 14 @ 0x1800000 │ │ │ │ + adceq r5, r9, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #240, 28 @ 0xf00 │ │ │ │ + adceq r8, r9, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-2248 @ 0xfffff738 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #224, 28 @ 0xe00 │ │ │ │ + adceq r8, r9, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #72, 24 @ 0x4800 │ │ │ │ + adceq r8, r9, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #64, 24 @ 0x4000 │ │ │ │ + adceq r8, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #0, 18 │ │ │ │ + adceq r8, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #0, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #128, 10 @ 0x20000000 │ │ │ │ + adceq r8, r9, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #200, 8 @ 0xc8000000 │ │ │ │ + adceq r8, r9, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #192, 8 @ 0xc0000000 │ │ │ │ + adceq r8, r9, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #72, 2 │ │ │ │ + adceq r8, r9, #80, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #216, 26 @ 0x3600 │ │ │ │ + adceq r7, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1008 @ 0xfffffc10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1024 @ 0xfffffc00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #40, 10 @ 0xa000000 │ │ │ │ + addseq r7, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #96, 20 @ 0x60000 │ │ │ │ + adceq r7, r9, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-2880 @ 16c3754 <__bss_end__@@Base+0x866988> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #96, 16 @ 0x600000 │ │ │ │ + addseq fp, ip, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #248, 18 @ 0x3e0000 │ │ │ │ + adceq r7, r9, #0, 20 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #144, 16 @ 0x900000 │ │ │ │ + adceq r7, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq r0, r4, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #72, 20 @ 0x48000 │ │ │ │ + adceq r7, r9, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #240, 14 @ 0x3c00000 │ │ │ │ + adceq r7, r9, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #248, 8 @ 0xf8000000 │ │ │ │ + adceq r7, r9, #0, 10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #120, 2 │ │ │ │ + adceq r7, r9, #128, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #112, 2 │ │ │ │ + adceq r7, r9, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e32c64 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #104, 2 │ │ │ │ + adceq r7, r9, #112, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #96, 2 │ │ │ │ + adceq r7, r9, #104, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #88, 2 │ │ │ │ + adceq r7, r9, #96, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #120, 4 @ 0x80000007 │ │ │ │ + adceq r0, r6, #128, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #208, 26 @ 0x3400 │ │ │ │ + adceq r6, r9, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #120, 26 @ 0x1e00 │ │ │ │ + adceq r6, r9, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ebd674 <__bss_end__@@Base+0x608a8> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #168, 20 @ 0xa8000 │ │ │ │ + adceq r6, r9, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3728 @ 0xfffff170 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3744 @ 0xfffff160 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #104, 24 @ 0x6800 │ │ │ │ + addseq sl, pc, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-2016 @ 16c38e4 <__bss_end__@@Base+0x866b18> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb09d4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #160, 20 @ 0xa0000 │ │ │ │ + adceq r6, r9, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #144, 20 @ 0x90000 │ │ │ │ + adceq r6, r9, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #48, 12 @ 0x3000000 │ │ │ │ + adceq r6, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-1824 @ 16c3944 <__bss_end__@@Base+0x866b78> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #232, 28 @ 0xe80 │ │ │ │ + adceq r5, r8, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #184, 24 @ 0xb800 │ │ │ │ + adceq r5, r9, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #16, 20 @ 0x10000 │ │ │ │ + adceq r5, r9, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [pc], #-3832 @ 16c3994 <__bss_end__@@Base+0x866bc8> │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r4, #48, 30 @ 0xc0 │ │ │ │ + sbceq r4, r4, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #144, 8 @ 0x90000000 │ │ │ │ + adceq r5, r9, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r8, r8, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #136, 8 @ 0x88000000 │ │ │ │ + adceq r5, r9, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #64, 2 │ │ │ │ + adceq r5, r9, #72, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #80, 28 @ 0x500 │ │ │ │ + adceq r4, r9, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #88, 26 @ 0x1600 │ │ │ │ + adceq r4, r9, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #184, 20 @ 0xb8000 │ │ │ │ + adceq r4, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #56, 14 @ 0xe00000 │ │ │ │ + adceq r4, r9, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r4, r9, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #32, 28 @ 0x200 │ │ │ │ + adceq r3, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #224, 24 @ 0xe000 │ │ │ │ + adceq r3, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #224, 22 @ 0x38000 │ │ │ │ + adceq r3, r9, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #208, 22 @ 0x34000 │ │ │ │ + adceq r3, r9, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-432 @ 0xfffffe50 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-448 @ 0xfffffe40 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #200, 22 @ 0x32000 │ │ │ │ + adceq r3, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-752 @ 0xfffffd10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1587672,35 +1587672,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r9, #128, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #184, 22 @ 0x2e000 │ │ │ │ + adceq r3, r9, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cfcb24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #0, 22 │ │ │ │ + adceq r3, r9, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #248, 20 @ 0xf8000 │ │ │ │ + adceq r3, r9, #0, 22 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #224, 18 @ 0x380000 │ │ │ │ + adceq r3, r9, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #144, 12 @ 0x9000000 │ │ │ │ + adceq r3, r9, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdf2d4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1587708,151 +1587708,151 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-4000 @ 16c3b94 <__bss_end__@@Base+0x866dc8> @ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r3, r9, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e39ee4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r3, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #104, 10 @ 0x1a000000 │ │ │ │ + adceq r3, r9, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #232, 14 @ 0x3a00000 │ │ │ │ + addseq pc, lr, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #96, 10 @ 0x18000000 │ │ │ │ + adceq r3, r9, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-3184 @ 16c3c24 <__bss_end__@@Base+0x866e58> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #0, 4 │ │ │ │ + adceq r3, r9, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #88, 2 │ │ │ │ + adceq r3, r9, #96, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #80, 2 │ │ │ │ + adceq r3, r9, #88, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #64, 22 @ 0x10000 │ │ │ │ + addseq r8, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cff254 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #72, 2 │ │ │ │ + adceq r3, r9, #80, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #8, 28 @ 0x80 │ │ │ │ + adceq r2, r9, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2016 @ 0xfffff820 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #0, 28 │ │ │ │ + adceq r2, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #248, 26 @ 0x3e00 │ │ │ │ + adceq r2, r9, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #40, 20 @ 0x28000 │ │ │ │ + adceq r2, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e32dc4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #80, 14 @ 0x1400000 │ │ │ │ + adceq r2, r9, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #216, 6 @ 0x60000003 │ │ │ │ + adceq r2, r9, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r2, #112, 2 │ │ │ │ + sbceq r2, r2, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #208, 6 @ 0x40000003 │ │ │ │ + adceq r2, r9, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #48, 2 │ │ │ │ + adceq r2, r9, #56, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #24, 10 @ 0x6000000 │ │ │ │ + addseq fp, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-2728 @ 0xfffff558 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #176, 26 @ 0x2c00 │ │ │ │ + adceq r1, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #144, 30 @ 0x240 │ │ │ │ + sbceq r0, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r9, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1587876,127 +1587876,127 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-128 @ 0xffffff80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #168, 26 @ 0x2a00 │ │ │ │ + adceq r1, r9, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #104, 20 @ 0x68000 │ │ │ │ + adceq r1, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #40, 14 @ 0xa00000 │ │ │ │ + adceq r1, r9, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #160, 6 @ 0x80000002 │ │ │ │ + adceq r1, r9, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #248, 2 @ 0x3e │ │ │ │ + adceq r1, r9, #0, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #80, 30 @ 0x140 │ │ │ │ + adceq r0, r9, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #64, 30 @ 0x100 │ │ │ │ + adceq r0, r9, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #48, 30 @ 0xc0 │ │ │ │ + adceq r0, r9, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #144, 22 @ 0x24000 │ │ │ │ + adceq r0, r9, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #128, 16 @ 0x800000 │ │ │ │ + adceq r0, r9, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #136, 14 @ 0x2200000 │ │ │ │ + adceq r0, r9, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #0, 8 │ │ │ │ + adceq r0, r9, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r0, r9, #0, 8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3c8d4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #240, 6 @ 0xc0000003 │ │ │ │ + adceq r0, r9, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #224, 6 @ 0x80000003 │ │ │ │ + adceq r0, r9, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdd4e4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #216, 6 @ 0x60000003 │ │ │ │ + adceq r0, r9, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #208, 6 @ 0x40000003 │ │ │ │ + adceq r0, r9, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d84854 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #48, 2 │ │ │ │ + adceq r0, r9, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2ead4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r9, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #40, 2 │ │ │ │ + adceq r0, r9, #48, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #240, 22 @ 0x3c000 │ │ │ │ + adceq pc, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #176, 16 @ 0xb00000 │ │ │ │ + adceq pc, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #48, 10 @ 0xc000000 │ │ │ │ + adceq pc, r8, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1588008,251 +1588008,251 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #176, 2 @ 0x2c │ │ │ │ + adceq pc, r8, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #88, 26 @ 0x1600 │ │ │ │ + adceq lr, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #72, 26 @ 0x1200 │ │ │ │ + adceq lr, r8, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #208, 28 @ 0xd00 │ │ │ │ + adceq r4, r6, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #184, 16 @ 0xb80000 │ │ │ │ + adceq lr, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #176, 16 @ 0xb00000 │ │ │ │ + adceq lr, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-3272 @ 0xfffff338 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #24, 12 @ 0x1800000 │ │ │ │ + adceq lr, r8, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl #12 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #8, 12 @ 0x800000 │ │ │ │ + adceq lr, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #72, 10 @ 0x12000000 │ │ │ │ + adceq lr, r8, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #192, 2 @ 0x30 │ │ │ │ + adceq lr, r8, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ebe264 <__bss_end__@@Base+0x61498> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #184, 2 @ 0x2e │ │ │ │ + adceq lr, r8, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #64, 28 @ 0x400 │ │ │ │ + adceq sp, r8, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #8, 18 @ 0x20000 │ │ │ │ + adceq sp, r8, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #120, 10 @ 0x1e000000 │ │ │ │ + adceq sp, r8, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #104, 10 @ 0x1a000000 │ │ │ │ + adceq sp, r8, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #112, 8 @ 0x70000000 │ │ │ │ + addseq r0, sl, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [pc], #-3848 @ 16c41c4 <__bss_end__@@Base+0x8673f8> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ + adceq sp, r8, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #80, 10 @ 0x14000000 │ │ │ │ + adceq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #168, 4 @ 0x8000000a │ │ │ │ + adceq sp, r8, #176, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c9d4e4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #152, 4 @ 0x80000009 │ │ │ │ + adceq sp, r8, #160, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #144, 4 │ │ │ │ + adceq sp, r8, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #16, 30 @ 0x40 │ │ │ │ + adceq ip, r8, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r2, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #208, 22 @ 0x34000 │ │ │ │ + adceq ip, r8, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-2928 @ 16c4264 <__bss_end__@@Base+0x867498> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #192, 22 @ 0x30000 │ │ │ │ + adceq ip, r8, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #184, 22 @ 0x2e000 │ │ │ │ + adceq ip, r8, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #72, 16 @ 0x480000 │ │ │ │ + adceq ip, r8, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #112 @ 0x70 │ │ │ │ + addseq sl, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #64, 2 │ │ │ │ + adceq ip, r8, #72, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl r2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #208, 26 @ 0x3400 │ │ │ │ + adceq fp, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #200, 26 @ 0x3200 │ │ │ │ + adceq fp, r8, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #200, 20 @ 0xc8000 │ │ │ │ + adceq fp, r8, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #184, 20 @ 0xb8000 │ │ │ │ + adceq fp, r8, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #176, 20 @ 0xb0000 │ │ │ │ + adceq fp, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #16, 12 @ 0x1000000 │ │ │ │ + adceq fp, r8, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #8, 12 @ 0x800000 │ │ │ │ + adceq fp, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #0, 12 │ │ │ │ + adceq fp, r8, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #48, 16 @ 0x300000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #32, 10 @ 0x8000000 │ │ │ │ + adceq fp, r8, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #16, 10 @ 0x4000000 │ │ │ │ + adceq fp, r8, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #8, 10 @ 0x2000000 │ │ │ │ + adceq fp, r8, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #216, 16 @ 0xd80000 │ │ │ │ + adceq sl, r9, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r6, #224, 2 @ 0x38 │ │ │ │ + adceq r6, r6, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #8, 4 @ 0x80000000 │ │ │ │ + adceq fp, r8, #16, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #248, 24 @ 0xf800 │ │ │ │ + adceq sl, r8, #0, 26 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3a344 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #224, 24 @ 0xe000 │ │ │ │ + adceq sl, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r5, #48, 24 @ 0x3000 │ │ │ │ + adceq pc, r5, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1588272,475 +1588272,475 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e33504 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #0, 6 │ │ │ │ + adceq r5, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #40, 10 @ 0xa000000 │ │ │ │ + adceq r3, r8, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, ror #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #176, 16 @ 0xb00000 │ │ │ │ + sbceq sp, r1, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #208, 6 @ 0x40000003 │ │ │ │ + sbceq lr, r1, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #128, 22 @ 0x20000 │ │ │ │ + sbceq r4, r1, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq r0, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r5, r1, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #48, 24 @ 0x3000 │ │ │ │ + sbceq ip, r1, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #152 @ 0x98 │ │ │ │ + sbceq pc, r1, #160 @ 0xa0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #24, 2 │ │ │ │ + sbceq r3, r1, #32, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #32, 24 @ 0x2000 │ │ │ │ + sbceq r5, r1, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #112, 24 @ 0x7000 │ │ │ │ + sbceq sp, r1, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r2, r1, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq r5, r1, #0, 12 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #152, 24 @ 0x9800 │ │ │ │ + sbceq r8, r1, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #32, 24 @ 0x2000 │ │ │ │ + sbceq ip, r1, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #128, 18 @ 0x200000 │ │ │ │ + sbceq r4, r1, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq r2, r1, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #216, 28 @ 0xd80 │ │ │ │ + sbceq sp, r1, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #104 @ 0x68 │ │ │ │ + sbceq pc, r1, #112 @ 0x70 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #40, 26 @ 0xa00 │ │ │ │ + sbceq r4, r1, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #128, 12 @ 0x8000000 │ │ │ │ + sbceq ip, r1, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #56, 24 @ 0x3800 │ │ │ │ + sbceq pc, r1, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #88, 20 @ 0x58000 │ │ │ │ + sbceq lr, r1, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq sp, r1, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #8, 28 @ 0x80 │ │ │ │ + sbceq r4, r1, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #152, 4 @ 0x80000009 │ │ │ │ + sbceq sl, r1, #160, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #160, 6 @ 0x80000002 │ │ │ │ + sbceq lr, r1, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #16, 24 @ 0x1000 │ │ │ │ + sbceq ip, r1, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #160, 12 @ 0xa000000 │ │ │ │ + sbceq ip, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #56, 18 @ 0xe0000 │ │ │ │ + sbceq fp, r1, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #32, 18 @ 0x80000 │ │ │ │ + sbceq r0, r2, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #80, 26 @ 0x1400 │ │ │ │ + sbceq r4, r1, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #136, 28 @ 0x880 │ │ │ │ + sbceq fp, r1, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #40 @ 0x28 │ │ │ │ + sbceq pc, r1, #48 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #208, 16 @ 0xd00000 │ │ │ │ + sbceq ip, r1, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #24, 8 @ 0x18000000 │ │ │ │ + sbceq sp, r1, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r7, r1, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #40, 14 @ 0xa00000 │ │ │ │ + sbceq r6, r1, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #176, 24 @ 0xb000 │ │ │ │ + sbceq r6, r1, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #168, 2 @ 0x2a │ │ │ │ + sbceq sp, r1, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #8, 30 │ │ │ │ + sbceq lr, r1, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r6, r1, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #104, 28 @ 0x680 │ │ │ │ + sbceq r0, r1, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #216, 18 @ 0x360000 │ │ │ │ + sbceq r2, r1, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #112, 12 @ 0x7000000 │ │ │ │ + sbceq ip, r1, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #232, 16 @ 0xe80000 │ │ │ │ + sbceq sl, r1, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r2, r1, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #240 @ 0xf0 │ │ │ │ + sbceq r7, r1, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #216, 6 @ 0x60000003 │ │ │ │ + sbceq fp, r1, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #24, 20 @ 0x18000 │ │ │ │ + sbceq r1, r1, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #32, 10 @ 0x8000000 │ │ │ │ + sbceq ip, r1, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #120, 24 @ 0x7800 │ │ │ │ + sbceq r8, r1, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #224, 2 @ 0x38 │ │ │ │ + sbceq fp, r1, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r0, r2, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #24, 30 @ 0x60 │ │ │ │ + sbceq r7, r1, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 22 @ 0x3a000 │ │ │ │ + sbceq r5, r1, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #72, 4 @ 0x80000004 │ │ │ │ + sbceq r9, r1, #80, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #168, 26 @ 0x2a00 │ │ │ │ + sbceq ip, r1, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #152, 16 @ 0x980000 │ │ │ │ + sbceq sp, r1, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq r6, r1, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #96, 2 │ │ │ │ + sbceq r9, r1, #104, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #152, 16 @ 0x980000 │ │ │ │ + sbceq r5, r1, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #96, 26 @ 0x1800 │ │ │ │ + sbceq r0, r1, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #104, 24 @ 0x6800 │ │ │ │ + sbceq sp, r1, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #32, 12 @ 0x2000000 │ │ │ │ + sbceq sl, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #128, 10 @ 0x20000000 │ │ │ │ + sbceq r5, r1, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #104, 16 @ 0x680000 │ │ │ │ + sbceq r6, r1, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #88, 24 @ 0x5800 │ │ │ │ + sbceq sp, r1, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #40, 12 @ 0x2800000 │ │ │ │ + sbceq r6, r1, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #32, 2 │ │ │ │ + sbceq r5, r1, #40, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #216, 14 @ 0x3600000 │ │ │ │ + sbceq sp, r1, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #160, 26 @ 0x2800 │ │ │ │ + sbceq pc, r1, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #0, 12 │ │ │ │ + sbceq sl, r1, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #96, 12 @ 0x6000000 │ │ │ │ + sbceq r1, r1, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #40, 22 @ 0xa000 │ │ │ │ + sbceq r5, r1, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne debfe4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #0, 14 │ │ │ │ + sbceq sp, r1, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #56, 28 @ 0x380 │ │ │ │ + sbceq r2, r1, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #120, 16 @ 0x780000 │ │ │ │ + sbceq r3, r1, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #32, 28 @ 0x200 │ │ │ │ + sbceq r2, r1, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #96, 16 @ 0x600000 │ │ │ │ + sbceq r3, r1, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #80 @ 0x50 │ │ │ │ + sbceq pc, r1, #88 @ 0x58 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #72, 16 @ 0x480000 │ │ │ │ + sbceq r3, r1, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r1, r1, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #56, 24 @ 0x3800 │ │ │ │ + sbceq sp, r1, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #216, 28 @ 0xd80 │ │ │ │ + sbceq r3, r1, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #8, 2 │ │ │ │ + sbceq r3, r1, #16, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #248, 12 @ 0xf800000 │ │ │ │ + sbceq sp, r1, #0, 14 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #128 @ 0x80 │ │ │ │ + sbceq r2, r1, #136 @ 0x88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq r3, r1, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #88, 8 @ 0x58000000 │ │ │ │ + sbceq sp, r1, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #152, 10 @ 0x26000000 │ │ │ │ + sbceq pc, r1, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #240, 2 @ 0x3c │ │ │ │ + sbceq ip, r1, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #144, 6 @ 0x40000002 │ │ │ │ + sbceq lr, r1, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #192, 14 @ 0x3000000 │ │ │ │ + sbceq r5, r1, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #184, 8 @ 0xb8000000 │ │ │ │ + sbceq r2, r1, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne de3834 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #24, 18 @ 0x60000 │ │ │ │ + sbceq r0, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq sl, r1, #0, 12 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #80, 20 @ 0x50000 │ │ │ │ + sbceq lr, r1, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #24 │ │ │ │ + sbceq r7, r1, #32 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #192, 6 │ │ │ │ + sbceq lr, r1, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #216, 30 @ 0x360 │ │ │ │ + sbceq r5, r1, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #8, 18 @ 0x20000 │ │ │ │ + sbceq r0, r2, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #0, 30 │ │ │ │ + sbceq r8, r1, #8, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r5, r1, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r4, r1, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #24, 4 @ 0x80000001 │ │ │ │ + sbceq r2, r1, #32, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #16, 28 @ 0x100 │ │ │ │ + sbceq r2, r1, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #24, 14 @ 0x600000 │ │ │ │ + sbceq r5, r1, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #200 @ 0xc8 │ │ │ │ + sbceq r2, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq r6, r1, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #136, 2 @ 0x22 │ │ │ │ + sbceq r9, r1, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #40, 12 @ 0x2800000 │ │ │ │ + sbceq r1, r1, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3624 @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1588748,103 +1588748,103 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #200, 30 @ 0x320 │ │ │ │ + sbceq r5, r1, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq r3, r1, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #112, 2 │ │ │ │ + sbceq r2, r1, #120, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #128, 4 │ │ │ │ + sbceq lr, r1, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #144, 18 @ 0x240000 │ │ │ │ + sbceq r8, r1, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #16, 26 @ 0x400 │ │ │ │ + sbceq r1, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #0, 24 │ │ │ │ + sbceq ip, r1, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #152 @ 0x98 │ │ │ │ + sbceq r9, r1, #160 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r5, r1, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #48, 26 @ 0xc00 │ │ │ │ + sbceq r7, r1, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r2, r1, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #240, 30 @ 0x3c0 │ │ │ │ + sbceq ip, r1, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq r4, r1, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r8, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #88, 22 @ 0x16000 │ │ │ │ + sbceq ip, r1, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #160, 2 @ 0x28 │ │ │ │ + sbceq r0, r2, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq pc, r1, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #56, 24 @ 0x3800 │ │ │ │ + sbceq r5, r1, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #8 │ │ │ │ + sbceq r6, r1, #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #128 @ 0x80 │ │ │ │ + sbceq pc, r1, #136 @ 0x88 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #0, 16 │ │ │ │ + sbceq r4, r1, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #192, 14 @ 0x3000000 │ │ │ │ + sbceq sp, r1, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #128, 28 @ 0x800 │ │ │ │ + sbceq fp, r1, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sp], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1588892,387 +1588892,387 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-2648 @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #72, 20 @ 0x48000 │ │ │ │ + sbceq lr, r1, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #24, 22 @ 0x6000 │ │ │ │ + sbceq r5, r1, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #160, 30 @ 0x280 │ │ │ │ + sbceq r5, r1, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #24, 18 @ 0x60000 │ │ │ │ + sbceq fp, r1, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #64, 16 @ 0x400000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #80, 8 @ 0x50000000 │ │ │ │ + sbceq r0, r2, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #64, 8 @ 0x40000000 │ │ │ │ + sbceq r7, r1, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #232, 22 @ 0x3a000 │ │ │ │ + sbceq fp, r1, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #8, 24 @ 0x800 │ │ │ │ + sbceq r1, r1, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq r4, r1, #0, 16 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #0, 26 │ │ │ │ + sbceq lr, r1, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #216, 30 @ 0x360 │ │ │ │ + sbceq r1, r1, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #48, 24 @ 0x3000 │ │ │ │ + sbceq sp, r1, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r2, r1, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #240 @ 0xf0 │ │ │ │ + sbceq r0, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #0, 12 │ │ │ │ + sbceq r1, r1, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #96, 24 @ 0x6000 │ │ │ │ + sbceq r7, r1, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq lr, r1, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #32, 12 @ 0x2000000 │ │ │ │ + sbceq r4, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #248, 24 @ 0xf800 │ │ │ │ + addseq r4, r9, #0, 26 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #112, 4 │ │ │ │ + addseq lr, r8, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #120, 20 @ 0x78000 │ │ │ │ + sbceq lr, r1, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #80, 8 @ 0x50000000 │ │ │ │ + sbceq sp, r1, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #224, 16 @ 0xe00000 │ │ │ │ + sbceq sp, r1, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #0, 4 │ │ │ │ + sbceq ip, r1, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #72, 8 @ 0x48000000 │ │ │ │ + sbceq sp, r1, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #248, 28 @ 0xf80 │ │ │ │ + sbceq ip, r1, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #48, 18 @ 0xc0000 │ │ │ │ + sbceq fp, r1, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #56, 30 @ 0xe0 │ │ │ │ + sbceq sl, r1, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #248, 2 @ 0x3e │ │ │ │ + sbceq ip, r1, #0, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #40, 18 @ 0xa0000 │ │ │ │ + sbceq fp, r1, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #128, 2 │ │ │ │ + sbceq r9, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #160, 8 @ 0xa0000000 │ │ │ │ + sbceq r8, r1, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #224, 2 @ 0x38 │ │ │ │ + sbceq lr, r1, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #32, 26 @ 0x800 │ │ │ │ + sbceq r4, r1, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #152, 12 @ 0x9800000 │ │ │ │ + sbceq r1, r1, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #144, 12 @ 0x9000000 │ │ │ │ + sbceq r1, r1, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #104, 4 @ 0x80000006 │ │ │ │ + sbceq r6, r1, #112, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #96, 4 │ │ │ │ + sbceq r6, r1, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #24, 24 @ 0x1800 │ │ │ │ + sbceq r3, r1, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #160, 20 @ 0xa0000 │ │ │ │ + sbceq ip, r1, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #32, 12 @ 0x2000000 │ │ │ │ + sbceq fp, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq r1, r1, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #0, 18 │ │ │ │ + sbceq r3, r1, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq ip, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #40, 30 @ 0xa0 │ │ │ │ + sbceq sl, r1, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #184, 30 @ 0x2e0 │ │ │ │ + sbceq r0, r1, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #208, 28 @ 0xd00 │ │ │ │ + sbceq sp, r1, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #216, 16 @ 0xd80000 │ │ │ │ + sbceq sp, r1, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #144, 24 @ 0x9000 │ │ │ │ + sbceq sp, r1, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq sp, r1, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #208, 20 @ 0xd0000 │ │ │ │ + addseq pc, r2, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r2, r9, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #64 @ 0x40 │ │ │ │ + sbceq pc, r1, #72 @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #112, 2 │ │ │ │ + sbceq r9, r1, #120, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df63d4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r3, r1, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #152 @ 0x98 │ │ │ │ + sbceq r2, r1, #160 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #88, 6 @ 0x60000001 │ │ │ │ + sbceq r1, r1, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #192, 28 @ 0xc00 │ │ │ │ + sbceq sp, r1, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #224, 22 @ 0x38000 │ │ │ │ + sbceq r2, r1, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #208, 22 @ 0x34000 │ │ │ │ + sbceq r2, r1, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #0, 6 │ │ │ │ + sbceq pc, r1, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #8, 24 @ 0x800 │ │ │ │ + sbceq r5, r1, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r1, r1, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r5, r1, #0, 24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #80, 16 @ 0x500000 │ │ │ │ + sbceq r6, r1, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #72, 26 @ 0x1200 │ │ │ │ + sbceq r1, r1, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #136 @ 0x88 │ │ │ │ + sbceq r2, r1, #144 @ 0x90 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #40, 20 @ 0x28000 │ │ │ │ + sbceq r1, r1, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #200, 30 @ 0x320 │ │ │ │ + sbceq r8, r1, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #144, 26 @ 0x2400 │ │ │ │ + sbceq pc, r1, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #152, 22 @ 0x26000 │ │ │ │ + sbceq r9, r1, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #56, 8 @ 0x38000000 │ │ │ │ + sbceq sp, r1, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r3, r1, #0, 18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #224, 14 @ 0x3800000 │ │ │ │ + sbceq ip, r1, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #160, 6 @ 0x80000002 │ │ │ │ + sbceq r2, r1, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq sl, r1, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #128, 6 │ │ │ │ + addseq r7, ip, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #16, 24 @ 0x1000 │ │ │ │ + sbceq r3, r1, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #32, 12 @ 0x2000000 │ │ │ │ + sbceq r5, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #112, 26 @ 0x1c00 │ │ │ │ + adceq r8, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #64, 4 │ │ │ │ + adceq sl, r8, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #8, 2 │ │ │ │ + adceq r9, r8, #16, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #16, 26 @ 0x400 │ │ │ │ + adceq r3, r8, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #112, 18 @ 0x1c0000 │ │ │ │ + adceq r3, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #112, 22 @ 0x1c000 │ │ │ │ + adceq r5, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #152, 24 @ 0x9800 │ │ │ │ + adceq r3, r8, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #168, 20 @ 0xa8000 │ │ │ │ + adceq r8, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #200, 6 @ 0x20000003 │ │ │ │ + adceq r4, r8, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #136, 24 @ 0x8800 │ │ │ │ + adceq r3, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #160, 4 │ │ │ │ + adceq r3, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #248, 4 @ 0x8000000f │ │ │ │ + adceq r5, r8, #0, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #184, 22 @ 0x2e000 │ │ │ │ + adceq r4, lr, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e31f04 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1590460,27 +1590460,27 @@ │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r8, lr, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r3, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r0, r0, #20736 @ 0x5100 │ │ │ │ - addseq r4, fp, #72, 6 @ 0x20000001 │ │ │ │ + addseq r4, fp, #200, 18 @ 0x320000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #200, 6 @ 0x20000003 │ │ │ │ + adceq r1, sp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, ror #13 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1590500,215 +1590500,215 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, asr #14 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #88, 22 @ 0x16000 │ │ │ │ + adceq r4, lr, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [ip, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e31ae4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq fp, r9, #0, 12 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #200, 26 @ 0x3200 │ │ │ │ + adcseq r7, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #184, 22 @ 0x2e000 │ │ │ │ + adceq r8, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #128, 28 @ 0x800 │ │ │ │ + adcseq r7, sl, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #40, 26 @ 0xa00 │ │ │ │ + adcseq sl, r9, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #128, 2 │ │ │ │ + adcseq r0, lr, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #240 @ 0xf0 │ │ │ │ + adcseq r0, r8, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e319b4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x016c6898 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl lr │ │ │ │ - addseq pc, r7, #152, 12 @ 0x9800000 │ │ │ │ + addseq pc, r7, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ - addseq pc, r7, #240, 10 @ 0x3c000000 │ │ │ │ + addseq pc, r7, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq pc, r7, #224, 10 @ 0x38000000 │ │ │ │ + addseq pc, r7, #232, 10 @ 0x3a000000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq pc, r7, #248, 10 @ 0x3e000000 │ │ │ │ + addseq pc, r7, #0, 12 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ smulbbeq r5, r8, r5 │ │ │ │ - addseq r6, ip, #152, 10 @ 0x26000000 │ │ │ │ + addseq r6, ip, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #48, 12 @ 0x3000000 │ │ │ │ + addseq pc, r7, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl lr │ │ │ │ - addseq pc, r7, #168, 14 @ 0x2a00000 │ │ │ │ + addseq pc, r7, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq pc, r7, #208, 12 @ 0xd000000 │ │ │ │ + addseq pc, r7, #216, 12 @ 0xd800000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #8, 14 @ 0x200000 │ │ │ │ + addseq pc, r7, #16, 14 @ 0x400000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsr #17 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsl r9 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #88, 16 @ 0x580000 │ │ │ │ + addseq pc, r7, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #112, 16 @ 0x700000 │ │ │ │ + addseq pc, r7, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, asr r1 │ │ │ │ - addseq pc, r7, #168, 16 @ 0xa80000 │ │ │ │ + addseq pc, r7, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #224, 14 @ 0x3800000 │ │ │ │ + addseq pc, r7, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #248, 14 @ 0x3e00000 │ │ │ │ + addseq pc, r7, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, asr r1 │ │ │ │ - addseq pc, r7, #48, 16 @ 0x300000 │ │ │ │ + addseq pc, r7, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsl #19 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r7, ip, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq r7, ip, #200, 6 @ 0x20000003 │ │ │ │ + addseq r7, ip, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq r7, ip, #216, 6 @ 0x60000003 │ │ │ │ + addseq r7, ip, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq r7, ip, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r7, ip, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, asr r1 │ │ │ │ - addseq r7, ip, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r7, ip, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r6, [ip, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror #22 │ │ │ │ - addseq pc, r7, #232, 8 @ 0xe8000000 │ │ │ │ + addseq pc, r7, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ smulbbeq r5, r8, r5 │ │ │ │ - addseq r6, ip, #200, 10 @ 0x32000000 │ │ │ │ + addseq r6, ip, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [ip, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror #22 │ │ │ │ - addseq pc, r7, #24, 10 @ 0x6000000 │ │ │ │ + addseq pc, r7, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, lsr #21 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e25c94 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #96, 6 @ 0x80000001 │ │ │ │ + adcseq sp, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #72, 10 @ 0x12000000 │ │ │ │ + adceq r6, r0, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #224, 22 @ 0x38000 │ │ │ │ + adceq r7, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #40, 16 @ 0x280000 │ │ │ │ + adcseq r1, ip, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r1, pc, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq r5, fp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r7, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1590716,15 +1590716,15 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #152, 14 @ 0x2600000 │ │ │ │ + adceq r8, r8, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r6, [ip, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1590756,111 +1590756,111 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq ip, r8, asr #22 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #144, 22 @ 0x24000 │ │ │ │ + adceq r4, lr, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [lr, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #72 @ 0x48 │ │ │ │ + adcseq r0, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #96, 26 @ 0x1800 │ │ │ │ + adcseq r6, r5, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ + adcseq r1, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r5, fp, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #240, 24 @ 0xf000 │ │ │ │ + adcseq r3, fp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #48, 2 │ │ │ │ + adcseq pc, fp, #56, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #0, 22 │ │ │ │ + sbceq sp, r0, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #16, 26 @ 0x400 │ │ │ │ + sbceq r6, r0, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #32, 18 @ 0x80000 │ │ │ │ + adcseq fp, pc, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #80, 24 @ 0x5000 │ │ │ │ + adcseq ip, lr, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #224, 20 @ 0xe0000 │ │ │ │ + adcseq ip, lr, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #88, 30 @ 0x160 │ │ │ │ + adcseq ip, lr, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #192, 20 @ 0xc0000 │ │ │ │ + adcseq r1, lr, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #40, 12 @ 0x2800000 │ │ │ │ + adceq r3, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #224, 2 @ 0x38 │ │ │ │ + adcseq sp, lr, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #200, 20 @ 0xc8000 │ │ │ │ + adcseq ip, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #176, 20 @ 0xb0000 │ │ │ │ + adcseq ip, lr, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #80, 24 @ 0x5000 │ │ │ │ + adcseq ip, ip, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #16, 22 @ 0x4000 │ │ │ │ + adcseq r2, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #64, 22 @ 0x10000 │ │ │ │ + adcseq lr, r8, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #200, 2 @ 0x32 │ │ │ │ + adcseq sp, lr, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #56, 24 @ 0x3800 │ │ │ │ + adcseq ip, lr, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #16, 8 @ 0x10000000 │ │ │ │ + adcseq sp, lr, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1590868,623 +1590868,623 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfd254 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r7, #240 @ 0xf0 │ │ │ │ + adcseq r1, r7, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, ip, #128, 24 @ 0x8000 │ │ │ │ + adcseq r9, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r7, lr, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #152, 20 @ 0x98000 │ │ │ │ + adcseq ip, lr, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #128, 20 @ 0x80000 │ │ │ │ + adcseq ip, lr, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #64, 28 @ 0x400 │ │ │ │ + adcseq r6, ip, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, ip, #112, 4 │ │ │ │ + rsbseq r4, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #176, 2 @ 0x2c │ │ │ │ + adcseq sp, lr, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #104, 20 @ 0x68000 │ │ │ │ + adcseq ip, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #32, 24 @ 0x2000 │ │ │ │ + adcseq ip, lr, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #80, 22 @ 0x14000 │ │ │ │ + sbceq r9, r0, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r3, r0, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #80, 4 │ │ │ │ + adcseq r0, r0, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #136, 14 @ 0x2200000 │ │ │ │ + adcseq fp, fp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #192, 18 @ 0x300000 │ │ │ │ + adcseq pc, r8, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #8, 12 @ 0x800000 │ │ │ │ + adcseq r4, sp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r0, lr, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r9, r8, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sl, #104, 14 @ 0x1a00000 │ │ │ │ + adceq sp, sl, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r5, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r1, r5, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #192, 16 @ 0xc00000 │ │ │ │ + adceq ip, ip, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #112, 20 @ 0x70000 │ │ │ │ + adceq r7, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r5, #184, 12 @ 0xb800000 │ │ │ │ + adceq r2, r5, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c888a4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #8, 28 @ 0x80 │ │ │ │ + adcseq fp, pc, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #168, 20 @ 0xa8000 │ │ │ │ + addseq r6, lr, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r7, fp, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #184, 4 @ 0x8000000b │ │ │ │ + adcseq sp, lr, #192, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #160, 4 │ │ │ │ + adcseq sp, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #192 @ 0xc0 │ │ │ │ + adcseq sp, lr, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #232, 30 @ 0x3a0 │ │ │ │ + adcseq ip, lr, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #112, 26 @ 0x1c00 │ │ │ │ + adceq r9, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #168 @ 0xa8 │ │ │ │ + adcseq sp, lr, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #144 @ 0x90 │ │ │ │ + adcseq sp, lr, #152 @ 0x98 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #120 @ 0x78 │ │ │ │ + adcseq sp, lr, #128 @ 0x80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #56, 22 @ 0xe000 │ │ │ │ + adcseq r2, sp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #112, 4 │ │ │ │ + adcseq sp, lr, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #80, 20 @ 0x50000 │ │ │ │ + adcseq ip, lr, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #96 @ 0x60 │ │ │ │ + adcseq sp, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #56, 20 @ 0x38000 │ │ │ │ + adcseq ip, lr, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r0, #136, 20 @ 0x88000 │ │ │ │ + adcseq r9, r0, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #32, 20 @ 0x20000 │ │ │ │ + adcseq ip, lr, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r5, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #192, 24 @ 0xc000 │ │ │ │ + adceq pc, sp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #112, 16 @ 0x700000 │ │ │ │ + sbceq r0, r0, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #216, 12 @ 0xd800000 │ │ │ │ + adcseq sp, pc, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #136, 26 @ 0x2200 │ │ │ │ + adcseq r6, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #80, 22 @ 0x14000 │ │ │ │ + adcseq r3, sp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #16, 6 @ 0x40000000 │ │ │ │ + adcseq r2, lr, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #232, 30 @ 0x3a0 │ │ │ │ + adceq r2, lr, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r7, r8, #0, 8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #80, 10 @ 0x14000000 │ │ │ │ + adceq r3, pc, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #48, 30 @ 0xc0 │ │ │ │ + adcseq r0, r4, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #48, 24 @ 0x3000 │ │ │ │ + adceq r4, ip, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #136, 22 @ 0x22000 │ │ │ │ + adcseq r5, sp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #40, 18 @ 0xa0000 │ │ │ │ + adceq sp, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #24, 6 @ 0x60000000 │ │ │ │ + adcseq sp, lr, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #40, 8 @ 0x28000000 │ │ │ │ + adcseq sp, lr, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #40, 24 @ 0x2800 │ │ │ │ + adcseq r2, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #8, 20 @ 0x8000 │ │ │ │ + adcseq ip, lr, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq ip, lr, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #8, 24 @ 0x800 │ │ │ │ + adcseq ip, lr, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #104, 24 @ 0x6800 │ │ │ │ + adcseq ip, lr, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq sp, lr, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #56, 2 │ │ │ │ + adceq r9, pc, #64, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #88, 4 @ 0x80000005 │ │ │ │ + adcseq sp, lr, #96, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #216, 18 @ 0x360000 │ │ │ │ + adcseq ip, lr, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #192, 18 @ 0x300000 │ │ │ │ + adcseq ip, lr, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #224, 16 @ 0xe00000 │ │ │ │ + adcseq fp, r5, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2432 @ 0xfffff680 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq sp, lr, #128, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #0, 6 │ │ │ │ + adcseq sp, lr, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #216, 22 @ 0x36000 │ │ │ │ + adcseq pc, r5, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #8, 24 @ 0x800 │ │ │ │ + sbceq ip, r0, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #112, 20 @ 0x70000 │ │ │ │ + adcseq sp, r9, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #48, 14 @ 0xc00000 │ │ │ │ + adcseq pc, sp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #208, 4 │ │ │ │ + adcseq r5, sl, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-1944 @ 0xfffff868 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e30dd4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #216, 18 @ 0x360000 │ │ │ │ + adcseq pc, r8, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #128, 22 @ 0x20000 │ │ │ │ + adceq r7, sp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #24, 26 @ 0x600 │ │ │ │ + adcseq r9, lr, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #40, 28 @ 0x280 │ │ │ │ + adceq r4, sl, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #160, 28 @ 0xa00 │ │ │ │ + adcseq r4, r0, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc7a14 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #240, 22 @ 0x3c000 │ │ │ │ + adcseq ip, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq ip, lr, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #216, 22 @ 0x36000 │ │ │ │ + adcseq ip, lr, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq sl, r3, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [pc], #-1056 @ 16c7344 <__bss_end__@@Base+0x86a578> │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #64, 4 │ │ │ │ + adcseq sp, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #24, 30 @ 0x60 │ │ │ │ + adcseq r0, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #144, 18 @ 0x240000 │ │ │ │ + adcseq ip, lr, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq ip, lr, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #96, 18 @ 0x180000 │ │ │ │ + adcseq ip, lr, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #72, 18 @ 0x120000 │ │ │ │ + adcseq ip, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #224, 30 @ 0x380 │ │ │ │ + adcseq sl, r5, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #80, 2 │ │ │ │ + adceq r0, lr, #88, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #240, 20 @ 0xf0000 │ │ │ │ + adceq pc, lr, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #64, 6 │ │ │ │ + sbceq r4, r2, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #176, 2 @ 0x2c │ │ │ │ + sbceq lr, r0, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r0, r6, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r3, pc, #192, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #128, 4 │ │ │ │ + rsbseq r9, ip, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r2, r7, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ + adceq r2, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-3720 @ 0xfffff178 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d336f4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #64, 30 @ 0x100 │ │ │ │ + adcseq ip, lr, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #40, 30 @ 0xa0 │ │ │ │ + adcseq ip, lr, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #72 @ 0x48 │ │ │ │ + adcseq sp, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #152, 2 @ 0x26 │ │ │ │ + adcseq sp, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #96, 6 @ 0x80000001 │ │ │ │ + adcseq sp, lr, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #232, 4 @ 0x8000000e │ │ │ │ + adcseq sp, lr, #240, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #32, 12 @ 0x2000000 │ │ │ │ + adceq r8, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #208, 30 @ 0x340 │ │ │ │ + adcseq ip, lr, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #136, 4 @ 0x80000008 │ │ │ │ + adcseq sp, lr, #144, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #48, 18 @ 0xc0000 │ │ │ │ + adcseq ip, lr, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #16, 30 @ 0x40 │ │ │ │ + adcseq ip, lr, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #248, 28 @ 0xf80 │ │ │ │ + adcseq ip, lr, #0, 30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #184, 30 @ 0x2e0 │ │ │ │ + adcseq ip, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #192, 22 @ 0x30000 │ │ │ │ + adcseq ip, lr, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #48 @ 0x30 │ │ │ │ + adcseq sp, lr, #56 @ 0x38 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #128, 2 │ │ │ │ + adcseq sp, lr, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #208, 4 │ │ │ │ + adcseq sp, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #168, 22 @ 0x2a000 │ │ │ │ + adcseq ip, lr, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #144, 22 @ 0x24000 │ │ │ │ + adcseq ip, lr, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #40, 4 @ 0x80000002 │ │ │ │ + adcseq sp, lr, #48, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #216, 30 @ 0x360 │ │ │ │ + adcseq r3, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #72, 24 @ 0x4800 │ │ │ │ + adcseq r2, ip, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq sp, lr, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #216, 6 @ 0x60000003 │ │ │ │ + adcseq sp, lr, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #184, 28 @ 0xb80 │ │ │ │ + adcseq ip, lr, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #192, 6 │ │ │ │ + adcseq sp, lr, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #56, 24 @ 0x3800 │ │ │ │ + adcseq r2, ip, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #248, 2 @ 0x3e │ │ │ │ + adcseq sp, lr, #0, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #104, 2 │ │ │ │ + adcseq sp, lr, #112, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #80, 2 │ │ │ │ + adcseq sp, lr, #88, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #72, 6 @ 0x20000001 │ │ │ │ + adcseq sp, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r7, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r6, fp, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df59b4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591492,79 +1591492,79 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d36ab4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r3, #120, 30 @ 0x1e0 │ │ │ │ + addseq r9, r3, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r3, #56, 20 @ 0x38000 │ │ │ │ + addseq r9, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r8, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #48, 16 @ 0x300000 │ │ │ │ + adceq r1, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #128, 4 │ │ │ │ + adcseq r6, r5, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #8, 30 │ │ │ │ + adceq r6, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sl, #232, 2 @ 0x3a │ │ │ │ + adceq r7, sl, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #80, 18 @ 0x140000 │ │ │ │ + adcseq fp, r7, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r2, r3, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #224, 14 @ 0x3800000 │ │ │ │ + adceq sp, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #232, 22 @ 0x3a000 │ │ │ │ + adceq r5, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #144, 24 @ 0x9000 │ │ │ │ + adceq sl, r2, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #152, 14 @ 0x2600000 │ │ │ │ + adcseq sl, ip, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r3, #8, 20 @ 0x8000 │ │ │ │ + addseq r6, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e24734 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #128, 8 @ 0x80000000 │ │ │ │ + adcseq sp, r6, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591584,75 +1591584,75 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dd2fa4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r5, sp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #216, 10 @ 0x36000000 │ │ │ │ + adceq pc, fp, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2c2b4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dd2b84 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #184, 2 @ 0x2e │ │ │ │ + sbceq r6, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dd3844 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #176, 22 @ 0x2c000 │ │ │ │ + adceq r0, r6, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r2, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #144, 12 @ 0x9000000 │ │ │ │ + adceq pc, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #160, 28 @ 0xa00 │ │ │ │ + adceq lr, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #0, 22 │ │ │ │ + adceq lr, r7, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #208, 18 @ 0x340000 │ │ │ │ + adceq lr, r7, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #0, 28 │ │ │ │ + adceq r0, r6, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #160, 12 @ 0xa000000 │ │ │ │ + adceq fp, pc, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #80, 22 @ 0x14000 │ │ │ │ + adcseq r0, ip, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-784 @ 0xfffffcf0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1591660,39 +1591660,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-3448 @ 16c7954 <__bss_end__@@Base+0x86ab88> │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #144 @ 0x90 │ │ │ │ + adceq pc, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r4, #96, 16 @ 0x600000 │ │ │ │ + adceq sp, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r4, #96, 8 @ 0x60000000 │ │ │ │ + adceq sp, r4, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r4, #16, 4 │ │ │ │ + adceq ip, r4, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ + adceq sl, r4, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r3, #8, 2 │ │ │ │ + adceq r0, r3, #16, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r0, #224, 6 @ 0x80000003 │ │ │ │ + adceq sp, r0, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-2704 @ 0xfffff570 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591708,31 +1591708,31 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df8c14 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #240, 12 @ 0xf000000 │ │ │ │ + addseq sp, r5, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #160, 24 @ 0xa000 │ │ │ │ + addseq r9, r6, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #80, 28 @ 0x500 │ │ │ │ + addseq sp, r3, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #152, 4 @ 0x80000009 │ │ │ │ + adcseq sp, pc, #160, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591744,23 +1591744,23 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfbbe4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r6, #176, 22 @ 0x2c000 │ │ │ │ + adceq sp, r6, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #216, 8 @ 0xd8000000 │ │ │ │ + adceq r8, r0, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, sp, #216, 2 @ 0x36 │ │ │ │ + addseq r5, sp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591772,63 +1591772,63 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1e214 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r0, r0, #64, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r2, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r7, #16, 30 @ 0x40 │ │ │ │ + adceq r1, r7, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #16, 18 @ 0x40000 │ │ │ │ + adceq pc, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #192, 6 │ │ │ │ + addseq sp, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r6, #168 @ 0xa8 │ │ │ │ + adceq pc, r6, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #0, 22 │ │ │ │ + rsbseq sl, ip, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ + addseq ip, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #40, 16 @ 0x280000 │ │ │ │ + adceq sp, r2, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #128 @ 0x80 │ │ │ │ + adceq fp, r7, #136 @ 0x88 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #168, 2 @ 0x2a │ │ │ │ + sbceq r0, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r6, #232, 20 @ 0xe8000 │ │ │ │ + adceq ip, r6, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, pc, #48 @ 0x30 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591836,15 +1591836,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, pc, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #24 │ │ │ │ + adcseq fp, r0, #32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591860,19 +1591860,19 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, lr, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #232, 20 @ 0xe8000 │ │ │ │ + addseq r9, ip, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r1, #56, 2 │ │ │ │ + addseq pc, r1, #64, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, lr, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1591880,527 +1591880,527 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #192, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #128, 30 @ 0x200 │ │ │ │ + adceq ip, r2, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, pc, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r2, #144, 10 @ 0x24000000 │ │ │ │ + adceq lr, r2, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, lr, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r1, #144, 8 @ 0x90000000 │ │ │ │ + addseq sp, r1, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #56, 28 @ 0x380 │ │ │ │ + addseq r0, r6, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #32, 28 @ 0x200 │ │ │ │ + addseq sp, r6, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #208, 24 @ 0xd000 │ │ │ │ + adcseq r0, r8, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #8, 24 @ 0x800 │ │ │ │ + addseq r3, r6, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #176, 24 @ 0xb000 │ │ │ │ + addseq lr, r5, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #32, 30 @ 0x80 │ │ │ │ + addseq r7, r6, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #192, 14 @ 0x3000000 │ │ │ │ + addseq pc, r5, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #216, 10 @ 0x36000000 │ │ │ │ + addseq r5, r6, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #104, 18 @ 0x1a0000 │ │ │ │ + addseq fp, r6, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #144, 24 @ 0x9000 │ │ │ │ + addseq r1, r5, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #96, 30 @ 0x180 │ │ │ │ + adcseq r5, ip, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #80, 26 @ 0x1400 │ │ │ │ + addseq r2, r6, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #64, 18 @ 0x100000 │ │ │ │ + addseq r1, r5, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #64, 24 @ 0x4000 │ │ │ │ + addseq ip, r5, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #32, 6 @ 0x80000000 │ │ │ │ + addseq sl, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #32, 18 @ 0x80000 │ │ │ │ + addseq r7, r6, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r5, #96, 12 @ 0x6000000 │ │ │ │ + addseq fp, r5, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #128, 22 @ 0x20000 │ │ │ │ + addseq r7, r6, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #40, 8 @ 0x28000000 │ │ │ │ + addseq sp, r6, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #240 @ 0xf0 │ │ │ │ + addseq lr, r5, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #240, 18 @ 0x3c0000 │ │ │ │ + addseq pc, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #8, 6 @ 0x20000000 │ │ │ │ + addseq r4, r6, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #0 │ │ │ │ + addseq r5, r6, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #128 @ 0x80 │ │ │ │ + addseq r4, r6, #136 @ 0x88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #184, 12 @ 0xb800000 │ │ │ │ + addseq fp, r6, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #16, 8 @ 0x10000000 │ │ │ │ + addseq r7, r6, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #64, 16 @ 0x400000 │ │ │ │ + adcseq r2, r6, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #240, 22 @ 0x3c000 │ │ │ │ + addseq sp, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #208, 24 @ 0xd000 │ │ │ │ + addseq r7, r6, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #176 @ 0xb0 │ │ │ │ + addseq ip, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #0, 30 │ │ │ │ + addseq r6, r6, #8, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #80, 24 @ 0x5000 │ │ │ │ + addseq r0, r5, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #120, 2 │ │ │ │ + addseq sp, r6, #128, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #224, 16 @ 0xe00000 │ │ │ │ + addseq pc, r5, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #40, 16 @ 0x280000 │ │ │ │ + addseq r4, r6, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #240, 24 @ 0xf000 │ │ │ │ + addseq r2, r5, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #112, 4 │ │ │ │ + addseq r5, r6, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #216, 26 @ 0x3600 │ │ │ │ + addseq r6, r6, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #152, 8 @ 0x98000000 │ │ │ │ + adceq fp, r7, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #136, 20 @ 0x88000 │ │ │ │ + addseq ip, r6, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #136, 28 @ 0x880 │ │ │ │ + addseq r7, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #32, 28 @ 0x200 │ │ │ │ + addseq r6, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #16, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #176, 12 @ 0xb000000 │ │ │ │ + addseq pc, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #72, 26 @ 0x1200 │ │ │ │ + addseq ip, r6, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, sp, #136, 30 @ 0x220 │ │ │ │ + addseq r4, sp, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #168, 2 @ 0x2a │ │ │ │ + addseq sl, r5, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3984 @ 0xfffff070 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-4000 @ 0xfffff060 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #168, 18 @ 0x2a0000 │ │ │ │ + addseq lr, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1f4c4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ submi r0, r2, #212, 8 @ 0xd4000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #240, 12 @ 0xf000000 │ │ │ │ + addseq r0, r6, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi r0, r2, #216, 8 @ 0xd8000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #168, 10 @ 0x2a000000 │ │ │ │ + addseq ip, r6, #176, 10 @ 0x2c000000 │ │ │ │ andgt r0, r0, r8 │ │ │ │ submi r0, r2, #220, 8 @ 0xdc000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e22754 │ │ │ │ andgt r0, r0, r9 │ │ │ │ submi r0, r2, #224, 8 @ 0xe0000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e22144 │ │ │ │ andmi r0, r0, sp │ │ │ │ submi r0, r2, #228, 8 @ 0xe4000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r0, r6, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r6, #64, 26 @ 0x1000 │ │ │ │ + adceq fp, r6, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e146d4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #216, 6 @ 0x60000003 │ │ │ │ + addseq fp, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r7, #160, 28 @ 0xa00 │ │ │ │ + adceq sl, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #128, 22 @ 0x20000 │ │ │ │ + addseq r1, r6, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #192, 18 @ 0x300000 │ │ │ │ + addseq sp, r5, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #80, 28 @ 0x500 │ │ │ │ + addseq fp, r6, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #96, 8 @ 0x60000000 │ │ │ │ + addseq sl, r5, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #8, 18 @ 0x20000 │ │ │ │ + addseq r6, r6, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #232, 28 @ 0xe80 │ │ │ │ + addseq ip, r6, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r6, #152, 16 @ 0x980000 │ │ │ │ + adceq r7, r6, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #96, 8 @ 0x60000000 │ │ │ │ + addseq r0, r6, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r6, #112, 8 @ 0x70000000 │ │ │ │ + adceq r5, r6, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #248, 12 @ 0xf800000 │ │ │ │ + addseq r3, r6, #0, 14 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #144, 22 @ 0x24000 │ │ │ │ + addseq r6, r6, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r7, #232, 8 @ 0xe8000000 │ │ │ │ + adceq r0, r7, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #160, 20 @ 0xa0000 │ │ │ │ + addseq r3, r6, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #192, 16 @ 0xc00000 │ │ │ │ + adceq r4, sp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #96, 16 @ 0x600000 │ │ │ │ + addseq r0, r5, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r9, r8, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #56, 20 @ 0x38000 │ │ │ │ + addseq r6, r6, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #32, 14 @ 0x800000 │ │ │ │ + adcseq r6, ip, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #160, 22 @ 0x28000 │ │ │ │ + adcseq r9, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #128, 30 @ 0x200 │ │ │ │ + addseq r5, r6, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #224, 16 @ 0xe00000 │ │ │ │ + addseq r3, r6, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #48, 16 @ 0x300000 │ │ │ │ + adcseq fp, r8, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #224, 18 @ 0x380000 │ │ │ │ + adceq r4, r6, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #224, 24 @ 0xe000 │ │ │ │ + adcseq r0, r7, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72, 14 @ 0x1200000 │ │ │ │ + adceq r0, sp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #192 @ 0xc0 │ │ │ │ + adcseq r6, r7, #200 @ 0xc8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #128, 2 │ │ │ │ + addseq r0, r6, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #128, 20 @ 0x80000 │ │ │ │ + addseq r5, r6, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #248, 26 @ 0x3e00 │ │ │ │ + addseq r1, r6, #0, 28 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #168, 8 @ 0xa8000000 │ │ │ │ + addseq fp, r6, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r6, #160, 10 @ 0x28000000 │ │ │ │ + adceq r9, r6, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #128, 20 @ 0x80000 │ │ │ │ + addseq r4, r6, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi r0, r2, #144, 14 @ 0x2400000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #208, 24 @ 0xd000 │ │ │ │ + adcseq r6, r6, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ submi r0, r2, #148, 14 @ 0x2500000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r6, #40, 14 @ 0xa00000 │ │ │ │ + adceq r7, r6, #48, 14 @ 0xc00000 │ │ │ │ andgt r0, r0, sp │ │ │ │ submi r0, r2, #152, 14 @ 0x2600000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #88, 18 @ 0x160000 │ │ │ │ + addseq r5, r6, #96, 18 @ 0x180000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ submi r0, r2, #156, 14 @ 0x2700000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #16, 14 @ 0x400000 │ │ │ │ + addseq r5, r6, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi r0, r2, #160, 14 @ 0x2800000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #88, 2 │ │ │ │ + addseq fp, r6, #96, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #120, 20 @ 0x78000 │ │ │ │ + addseq r2, r6, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #216, 16 @ 0xd80000 │ │ │ │ + addseq r1, r6, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #40, 2 │ │ │ │ + adcseq r9, pc, #48, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ submi r0, r2, #224, 14 @ 0x3800000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #240, 22 @ 0x3c000 │ │ │ │ + addseq r9, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #144, 10 @ 0x24000000 │ │ │ │ + addseq ip, r5, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #88, 24 @ 0x5800 │ │ │ │ + addseq sl, r6, #96, 24 @ 0x6000 │ │ │ │ andgt r0, r0, r4 │ │ │ │ submi r0, r2, #12, 16 @ 0xc0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #88, 8 @ 0x58000000 │ │ │ │ + addseq r9, r5, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #80, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #32, 4 │ │ │ │ + adcseq sl, sl, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #40, 12 @ 0x2800000 │ │ │ │ + addseq sp, r5, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #8, 28 @ 0x80 │ │ │ │ + adcseq r9, r5, #16, 28 @ 0x100 │ │ │ │ andgt r0, r0, r5, lsl r0 │ │ │ │ submi r0, r2, #96, 16 @ 0x600000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #80, 14 @ 0x1400000 │ │ │ │ + addseq r9, r5, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ submi r0, r2, #100, 16 @ 0x640000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #200, 8 @ 0xc8000000 │ │ │ │ + addseq sl, r6, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #168, 12 @ 0xa800000 │ │ │ │ + addseq sp, r6, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #8, 26 @ 0x200 │ │ │ │ + addseq ip, r5, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #72, 8 @ 0x48000000 │ │ │ │ + addseq r1, r6, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #112, 4 │ │ │ │ + adcseq sp, r7, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #136, 18 @ 0x220000 │ │ │ │ + addseq r9, r5, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r5, r6, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #232, 24 @ 0xe800 │ │ │ │ + adcseq r6, r5, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #136, 10 @ 0x22000000 │ │ │ │ + addseq r6, r5, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1592412,63 +1592412,63 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r1, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #136, 30 @ 0x220 │ │ │ │ + addseq lr, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r3, r4, #64, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq r1, ip, #224, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #200, 4 @ 0x8000000c │ │ │ │ + addseq pc, r3, #208, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r8, fp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, lr, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #32 │ │ │ │ + addseq r5, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #192, 6 │ │ │ │ + rsbseq pc, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #88, 24 @ 0x5800 │ │ │ │ + adceq r9, ip, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #224, 26 @ 0x3800 │ │ │ │ + addseq sl, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1592476,235 +1592476,235 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #0, 16 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq r7, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, ip, #120 @ 0x78 │ │ │ │ + rsbseq r4, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, ip, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r4, ip, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #64, 22 @ 0x10000 │ │ │ │ + addseq r6, r5, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #152, 20 @ 0x98000 │ │ │ │ + adcseq sp, lr, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #72, 24 @ 0x4800 │ │ │ │ + addseq r0, r4, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #232, 10 @ 0x3a000000 │ │ │ │ + adceq ip, r0, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #80, 16 @ 0x500000 │ │ │ │ + adcseq r4, sl, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #112, 2 │ │ │ │ + adcseq fp, lr, #120, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #72, 4 @ 0x80000004 │ │ │ │ + addseq r1, r6, #80, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #16, 18 @ 0x40000 │ │ │ │ + addseq fp, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #40 @ 0x28 │ │ │ │ + addseq r1, r6, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #168, 2 @ 0x2a │ │ │ │ + addseq r2, r6, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #144, 4 │ │ │ │ + addseq pc, r4, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #216, 2 @ 0x36 │ │ │ │ + addseq r7, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #160, 18 @ 0x280000 │ │ │ │ + addseq ip, r5, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #232, 18 @ 0x3a0000 │ │ │ │ + addseq ip, r4, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #184, 10 @ 0x2e000000 │ │ │ │ + addseq sl, r4, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #88, 20 @ 0x58000 │ │ │ │ + addseq r0, r5, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #96, 22 @ 0x18000 │ │ │ │ + addseq lr, r6, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #8 │ │ │ │ + addseq r2, r5, #16 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #80, 20 @ 0x50000 │ │ │ │ + addseq sl, r4, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #120, 24 @ 0x7800 │ │ │ │ + addseq pc, r5, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #248, 16 @ 0xf80000 │ │ │ │ + addseq r9, r6, #0, 18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #240, 2 @ 0x3c │ │ │ │ + addseq pc, r5, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #216 @ 0xd8 │ │ │ │ + addseq r3, r6, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #208, 8 @ 0xd0000000 │ │ │ │ + addseq lr, r6, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #88, 10 @ 0x16000000 │ │ │ │ + addseq pc, r5, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #24, 22 @ 0x6000 │ │ │ │ + addseq sl, r5, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #96, 28 @ 0x600 │ │ │ │ + addseq r8, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #168, 4 @ 0x8000000a │ │ │ │ + addseq r8, r6, #176, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #56, 24 @ 0x3800 │ │ │ │ + addseq r0, r6, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #96, 10 @ 0x18000000 │ │ │ │ + addseq sp, r5, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #64, 2 │ │ │ │ + addseq r8, r6, #72, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #48, 28 @ 0x300 │ │ │ │ + adceq sl, fp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #104, 6 @ 0xa0000001 │ │ │ │ + adceq r4, r2, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-2152 @ 0xfffff798 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #112, 26 @ 0x1c00 │ │ │ │ + adceq pc, r1, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r1, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c7c004 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #80, 6 @ 0x40000001 │ │ │ │ + adceq ip, r1, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #192, 6 │ │ │ │ + adceq sl, r1, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r2, #112, 30 @ 0x1c0 │ │ │ │ + adceq r1, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #160, 14 @ 0x2800000 │ │ │ │ + addseq r6, r5, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, lr, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #120, 16 @ 0x780000 │ │ │ │ + adcseq pc, sp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r7, r9, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #24, 8 @ 0x18000000 │ │ │ │ + adcseq r7, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r2, r0, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #88, 20 @ 0x58000 │ │ │ │ + adcseq pc, pc, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb1554 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #168, 2 @ 0x2a │ │ │ │ + adcseq r1, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #240, 24 @ 0xf000 │ │ │ │ + adcseq r0, r7, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df91e4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r8, r5, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1592712,167 +1592712,167 @@ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r3, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #184, 20 @ 0xb8000 │ │ │ │ + sbceq ip, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #136, 22 @ 0x22000 │ │ │ │ + adcseq lr, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r8, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r7, r0, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #120, 20 @ 0x78000 │ │ │ │ + sbceq r1, r0, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #200, 2 @ 0x32 │ │ │ │ + adceq r3, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r7, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq r1, r7, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc2774 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #48, 20 @ 0x30000 │ │ │ │ + adcseq lr, r0, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r5, ip, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #128, 12 @ 0x8000000 │ │ │ │ + adcseq ip, r9, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #208, 30 @ 0x340 │ │ │ │ + adcseq r6, ip, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r0, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq ip, ip, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r4, sp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #112, 12 @ 0x7000000 │ │ │ │ + adcseq ip, r9, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #40, 18 @ 0xa0000 │ │ │ │ + adcseq pc, r9, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #192, 20 @ 0xc0000 │ │ │ │ + adcseq r6, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #152, 18 @ 0x260000 │ │ │ │ + adcseq r7, r8, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #48, 26 @ 0xc00 │ │ │ │ + adcseq r9, lr, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #112, 4 │ │ │ │ + adcseq sl, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq sl, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #232, 22 @ 0x3a000 │ │ │ │ + adcseq fp, sp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #48, 26 @ 0xc00 │ │ │ │ + adceq r6, sp, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r5, r1, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sl, #240, 16 @ 0xf00000 │ │ │ │ + adceq sp, sl, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #32, 18 @ 0x80000 │ │ │ │ + adceq r4, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #40, 24 @ 0x2800 │ │ │ │ + adcseq r7, r1, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sl, #24, 12 @ 0x1800000 │ │ │ │ + adceq sl, sl, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sl, #208, 4 │ │ │ │ + adceq sl, sl, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #176, 28 @ 0xb00 │ │ │ │ + addseq fp, pc, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #80, 10 @ 0x14000000 │ │ │ │ + addseq r3, pc, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #128, 30 @ 0x200 │ │ │ │ + adceq r3, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #0, 24 │ │ │ │ + adcseq ip, r4, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, fp, #152, 14 @ 0x2600000 │ │ │ │ + adceq r2, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sp, #128, 2 │ │ │ │ + addseq ip, sp, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #144, 4 │ │ │ │ + adcseq sl, r6, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #72, 22 @ 0x12000 │ │ │ │ + adceq r2, pc, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d8c184 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1592880,411 +1592880,411 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d93de4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #80, 14 @ 0x1400000 │ │ │ │ + adcseq ip, r8, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r3, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sp, #160 @ 0xa0 │ │ │ │ + adcseq r7, sp, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sp, #8, 18 @ 0x20000 │ │ │ │ + rsbseq fp, sp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #240, 4 │ │ │ │ + adcseq r3, r1, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #24, 24 @ 0x1800 │ │ │ │ + adceq r4, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r0, ip, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r1, ip, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #216, 2 @ 0x36 │ │ │ │ + adcseq lr, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r0, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #88, 6 @ 0x60000001 │ │ │ │ + rsbseq r7, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, ip, #16, 30 @ 0x40 │ │ │ │ + rsbseq r6, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2eda4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #72, 30 @ 0x120 │ │ │ │ + rsbseq pc, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r0, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r0, r1, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, fp, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq lr, fp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #152, 24 @ 0x9800 │ │ │ │ + rsbseq fp, fp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, asr #23 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #104, 16 @ 0x680000 │ │ │ │ + adceq sl, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-2088 @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #168, 24 @ 0xa800 │ │ │ │ + rsbseq sl, fp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #120, 20 @ 0x78000 │ │ │ │ + addseq r3, r2, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2d294 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, ip, #16, 2 │ │ │ │ + rsbseq r3, ip, #24, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r3, #8, 28 @ 0x80 │ │ │ │ + adceq r1, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, ip, #128, 18 @ 0x200000 │ │ │ │ + rsbseq r3, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #128, 30 @ 0x200 │ │ │ │ + addseq r1, r2, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-2816 @ 0xfffff500 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, ip, #32, 28 @ 0x200 │ │ │ │ + rsbseq r3, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #200, 2 @ 0x32 │ │ │ │ + adceq r2, r1, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #88, 6 @ 0x60000001 │ │ │ │ + adceq r2, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #224, 26 @ 0x3800 │ │ │ │ + addseq r2, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #136, 22 @ 0x22000 │ │ │ │ + adceq r0, sp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #0 │ │ │ │ + adcseq fp, r4, #8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r1, r9, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, ip, #32, 4 │ │ │ │ + rsbseq r5, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r4, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #88, 2 │ │ │ │ + adcseq sl, r5, #96, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #32, 28 @ 0x200 │ │ │ │ + adcseq lr, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #208, 30 @ 0x340 │ │ │ │ + adcseq sl, fp, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #152, 20 @ 0x98000 │ │ │ │ + adcseq r7, r9, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #112, 16 @ 0x700000 │ │ │ │ + addseq r2, r2, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, sp, #80, 26 @ 0x1400 │ │ │ │ + addseq r9, sp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r7, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #168, 24 @ 0xa800 │ │ │ │ + sbceq r3, r2, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r3, r2, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #136, 2 @ 0x22 │ │ │ │ + addseq pc, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r3, #80, 30 @ 0x140 │ │ │ │ + adceq r1, r3, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #112, 20 @ 0x70000 │ │ │ │ + adcseq r8, fp, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #192, 4 │ │ │ │ + addseq pc, ip, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #16, 4 │ │ │ │ + adcseq lr, sp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #96, 22 @ 0x18000 │ │ │ │ + rsbseq pc, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #16, 30 @ 0x40 │ │ │ │ + addseq r1, sp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #96, 22 @ 0x18000 │ │ │ │ + addseq fp, ip, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #96, 24 @ 0x6000 │ │ │ │ + addseq sl, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #240, 16 @ 0xf00000 │ │ │ │ + addseq sl, ip, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #24, 10 @ 0x6000000 │ │ │ │ + addseq sl, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #56, 28 @ 0x380 │ │ │ │ + adceq r8, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #224, 12 @ 0xe000000 │ │ │ │ + addseq r3, r7, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #176, 20 @ 0xb0000 │ │ │ │ + addseq r1, r7, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #8, 14 @ 0x200000 │ │ │ │ + addseq pc, r6, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #208, 18 @ 0x340000 │ │ │ │ + addseq r1, r7, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #64 @ 0x40 │ │ │ │ + adceq r0, r6, #72 @ 0x48 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #80, 14 @ 0x1400000 │ │ │ │ + adceq r1, r5, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #128, 10 @ 0x20000000 │ │ │ │ + adceq r1, r5, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r4, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #0 │ │ │ │ + adceq r1, r5, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #0, 16 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #152, 16 @ 0x980000 │ │ │ │ + adceq r1, r5, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r4, sp, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #104, 16 @ 0x680000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r5, #208, 10 @ 0x34000000 │ │ │ │ + adceq r3, r5, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #112, 14 @ 0x1c00000 │ │ │ │ + addseq r4, r7, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #16, 26 @ 0x400 │ │ │ │ + adcseq r3, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #160, 16 @ 0xa00000 │ │ │ │ + adcseq r6, r1, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #152, 6 @ 0x60000002 │ │ │ │ + adceq r9, r5, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #160, 10 @ 0x28000000 │ │ │ │ + adceq lr, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #40, 28 @ 0x280 │ │ │ │ + addseq r1, pc, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #224, 24 @ 0xe000 │ │ │ │ + adceq pc, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #152, 20 @ 0x98000 │ │ │ │ + addseq r2, pc, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #200, 24 @ 0xc800 │ │ │ │ + adcseq r0, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #168, 2 @ 0x2a │ │ │ │ + addseq ip, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r3, r3, #0, 8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r3, #136, 30 @ 0x220 │ │ │ │ + adceq r4, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #16, 4 │ │ │ │ + addseq r3, pc, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, pc, #208, 22 @ 0x34000 │ │ │ │ + addseq r4, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #40, 26 @ 0xa00 │ │ │ │ + addseq ip, r1, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #96, 20 @ 0x60000 │ │ │ │ + adcseq fp, lr, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1593292,159 +1593292,159 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r5, fp, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq sp, pc, #80, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #72, 24 @ 0x4800 │ │ │ │ + adcseq r2, r8, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq lr, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1080 @ 16c9324 <__bss_end__@@Base+0x86c558> │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r1, #192, 26 @ 0x3000 │ │ │ │ + adceq r7, r1, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #160, 30 @ 0x280 │ │ │ │ + adcseq r1, pc, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #96, 18 @ 0x180000 │ │ │ │ + adceq r4, sp, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #104, 12 @ 0x6800000 │ │ │ │ + adcseq lr, sp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, lr, #88, 14 @ 0x1600000 │ │ │ │ + addseq r5, lr, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #192, 28 @ 0xc00 │ │ │ │ + adcseq r1, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #104, 4 @ 0x80000006 │ │ │ │ + sbceq fp, r0, #112, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #240, 2 @ 0x3c │ │ │ │ + addseq r4, lr, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, lr, #64, 28 @ 0x400 │ │ │ │ + addseq r8, lr, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, lr, #24, 8 @ 0x18000000 │ │ │ │ + addseq r8, lr, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, lr, #144, 12 @ 0x9000000 │ │ │ │ + addseq r7, lr, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #88, 28 @ 0x580 │ │ │ │ + addseq r6, lr, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r8, r8, #0, 22 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d85644 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #240, 8 @ 0xf0000000 │ │ │ │ + adceq r8, lr, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, lr, #24, 8 @ 0x18000000 │ │ │ │ + addseq r9, lr, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, lr, #232, 28 @ 0xe80 │ │ │ │ + addseq r7, lr, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #144, 12 @ 0x9000000 │ │ │ │ + adcseq pc, lr, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, lr, #8, 30 │ │ │ │ + addseq r9, lr, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #200, 4 @ 0x8000000c │ │ │ │ + addseq r4, lr, #208, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #144, 24 @ 0x9000 │ │ │ │ + adcseq r4, r8, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r7, #128, 16 @ 0x800000 │ │ │ │ + adceq r1, r7, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #200, 2 @ 0x32 │ │ │ │ + adcseq r1, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #16, 2 │ │ │ │ + adcseq r7, lr, #24, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #224, 2 @ 0x38 │ │ │ │ + adceq r0, sl, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #8, 18 @ 0x20000 │ │ │ │ + adcseq r9, r1, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #144 @ 0x90 │ │ │ │ + adcseq sp, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #224, 16 @ 0xe00000 │ │ │ │ + adceq r2, lr, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #136, 22 @ 0x22000 │ │ │ │ + adceq r6, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r7, r8, #224, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #32, 28 @ 0x200 │ │ │ │ + adcseq r1, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #136, 18 @ 0x220000 │ │ │ │ + adcseq r7, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1593456,135 +1593456,135 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cdc664 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #160, 4 │ │ │ │ + adcseq r6, pc, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d44ee4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #0, 24 │ │ │ │ + adcseq r9, sl, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #160, 28 @ 0xa00 │ │ │ │ + adcseq r0, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r5, r6, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #16, 30 @ 0x40 │ │ │ │ + rsbseq lr, sp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #64, 20 @ 0x40000 │ │ │ │ + adcseq r7, sl, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r0, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r0, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #112, 20 @ 0x70000 │ │ │ │ + adceq r5, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #96, 2 │ │ │ │ + adcseq fp, r7, #104, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r0, #32, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #248, 8 @ 0xf8000000 │ │ │ │ + adceq r5, ip, #0, 10 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r8, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #40, 2 │ │ │ │ + addseq r1, sl, #48, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r4, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r7, #184, 16 @ 0xb80000 │ │ │ │ + adceq r6, r7, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #208, 6 @ 0x40000003 │ │ │ │ + adceq r4, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #184, 4 @ 0x8000000b │ │ │ │ + addseq r1, sl, #192, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #80, 4 │ │ │ │ + adcseq r7, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #0, 22 │ │ │ │ + adceq sl, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248 @ 0xf8 │ │ │ │ + sbceq r2, r6, #0, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r0, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #144, 20 @ 0x90000 │ │ │ │ + adceq r4, r8, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1593596,39 +1593596,39 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #136, 2 @ 0x22 │ │ │ │ + adceq pc, r7, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-536 @ 16c97b4 <__bss_end__@@Base+0x86c9e8> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #160, 24 @ 0xa000 │ │ │ │ + adcseq r1, sp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, ip, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r5, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, fp, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq lr, fp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #56, 30 @ 0xe0 │ │ │ │ + adcseq sp, lr, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #16, 22 @ 0x4000 │ │ │ │ + adcseq r1, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1593640,355 +1593640,355 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r4, sp, #176, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #144, 30 @ 0x240 │ │ │ │ + adcseq r4, fp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq r6, ip, #0, 16 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r2, sl, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #16, 4 │ │ │ │ + adcseq r4, r7, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-1616 @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #8, 18 @ 0x20000 │ │ │ │ + adceq r2, lr, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #192, 2 @ 0x30 │ │ │ │ + adcseq r3, r1, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #144, 6 @ 0x40000002 │ │ │ │ + adceq ip, r0, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce5b94 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #16, 22 @ 0x4000 │ │ │ │ + adcseq r3, r6, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r5, r0, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #40, 30 @ 0xa0 │ │ │ │ + adcseq ip, fp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r9, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d01ba4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r3, r0, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #80 @ 0x50 │ │ │ │ + adcseq sp, r8, #88 @ 0x58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r2, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #32, 26 @ 0x800 │ │ │ │ + adcseq r6, r5, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #128, 26 @ 0x2000 │ │ │ │ + adcseq r7, r9, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #80, 28 @ 0x500 │ │ │ │ + adceq sl, ip, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #0, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #40, 30 @ 0xa0 │ │ │ │ + adcseq r3, r0, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #144, 14 @ 0x2400000 │ │ │ │ + addseq r9, r9, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #152, 4 @ 0x80000009 │ │ │ │ + sbceq r7, r0, #160, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r8, r0, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r3, pc, #176, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r4, r7, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #56, 22 @ 0xe000 │ │ │ │ + adceq r7, r0, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cecca4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r7, #248 @ 0xf8 │ │ │ │ + adceq r7, r7, #0, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #32, 6 @ 0x80000000 │ │ │ │ + adceq r3, r6, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r7, r0, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #72 @ 0x48 │ │ │ │ + adcseq sl, ip, #80 @ 0x50 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r5, sp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #96, 10 @ 0x18000000 │ │ │ │ + adceq r4, pc, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-4080 @ 16c9b14 <__bss_end__@@Base+0x86cd48> @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #40, 14 @ 0xa00000 │ │ │ │ + adceq pc, pc, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #40, 16 @ 0x280000 │ │ │ │ + adcseq r5, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r0, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #168, 2 @ 0x2a │ │ │ │ + addseq r6, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r9, lr, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r8, r0, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #224, 18 @ 0x380000 │ │ │ │ + rsbseq lr, sp, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #40, 4 @ 0x80000002 │ │ │ │ + adcseq r4, ip, #48, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #152, 4 @ 0x80000009 │ │ │ │ + adcseq pc, r8, #160, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #88, 12 @ 0x5800000 │ │ │ │ + addseq lr, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq pc, r7, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #104, 20 @ 0x68000 │ │ │ │ + adceq r4, sl, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #16, 14 @ 0x400000 │ │ │ │ + adcseq fp, r4, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #96, 16 @ 0x600000 │ │ │ │ + adcseq fp, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #40, 30 @ 0xa0 │ │ │ │ + adceq r7, fp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r0, r0, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #184 @ 0xb8 │ │ │ │ + adcseq sp, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #64, 14 @ 0x1000000 │ │ │ │ + adceq sl, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #8, 4 @ 0x80000000 │ │ │ │ + adcseq sl, sl, #16, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #136, 4 @ 0x80000008 │ │ │ │ + adceq r9, fp, #144, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #184, 22 @ 0x2e000 │ │ │ │ + adceq r4, sl, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #24, 18 @ 0x60000 │ │ │ │ + adcseq sl, fp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r5, lr, #0, 14 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq r1, sl, #0, 20 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #208, 10 @ 0x34000000 │ │ │ │ + adceq r7, lr, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #168, 26 @ 0x2a00 │ │ │ │ + adceq r9, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq r6, r0, #192, 6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #224, 28 @ 0xe00 │ │ │ │ + adceq r9, r8, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #216, 20 @ 0xd8000 │ │ │ │ + adceq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r8, r5, #144, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r2, r5, #224, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #96 @ 0x60 │ │ │ │ + adceq r7, r8, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #0, 2 │ │ │ │ + adceq r2, sl, #8, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #16, 4 │ │ │ │ + adcseq r6, r5, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq sl, r0, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #104, 2 │ │ │ │ + adceq lr, fp, #112, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #208, 12 @ 0xd000000 │ │ │ │ + addseq sl, sp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #208, 6 @ 0x40000003 │ │ │ │ + adcseq sl, r6, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #72, 6 @ 0x20000001 │ │ │ │ + adcseq r8, r1, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1593996,47 +1593996,47 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-2896 @ 16c9dd4 <__bss_end__@@Base+0x86d008> @ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r5, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sp, #144, 2 @ 0x24 │ │ │ │ + rsbseq sl, sp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq ip, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq r8, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #16, 28 @ 0x100 │ │ │ │ + rsbseq r4, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #152, 28 @ 0x980 │ │ │ │ + rsbseq r2, sp, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-688 @ 0xfffffd50 @ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq ip, ip, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r1, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594048,107 +1594048,107 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #144, 2 @ 0x24 │ │ │ │ + rsbseq pc, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #112, 4 │ │ │ │ + rsbseq r8, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #72, 4 @ 0x80000004 │ │ │ │ + adcseq sl, ip, #80, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #16, 26 @ 0x400 │ │ │ │ + addseq r3, r7, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r4, sp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #0, 14 │ │ │ │ + addseq pc, lr, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #144, 18 @ 0x240000 │ │ │ │ + adceq sl, ip, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #0, 20 │ │ │ │ + rsbseq r1, sp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r6, ip, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #160, 14 @ 0x2800000 │ │ │ │ + adcseq fp, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #200, 2 @ 0x32 │ │ │ │ + adceq r4, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sl, #32, 30 @ 0x80 │ │ │ │ + adcseq r8, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #48, 2 │ │ │ │ + rsbseq r8, fp, #56, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #224, 12 @ 0xe000000 │ │ │ │ + adcseq fp, ip, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #72, 26 @ 0x1200 │ │ │ │ + adcseq r7, lr, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #80, 2 │ │ │ │ + sbceq r5, r0, #88, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #224, 28 @ 0xe00 │ │ │ │ + adcseq r4, sl, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #104, 28 @ 0x680 │ │ │ │ + adcseq r3, r4, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq ip, lr, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r2, ip, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r8, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r9, r8, #0, 20 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594164,307 +1594164,307 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #96, 6 @ 0x80000001 │ │ │ │ + adceq r8, sp, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #184, 6 @ 0xe0000002 │ │ │ │ + adceq fp, sp, #192, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #80, 2 │ │ │ │ + adceq sl, fp, #88, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-232 @ 16ca0b4 <__bss_end__@@Base+0x86d2e8> │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [pc], #-3648 @ 16ca0c4 <__bss_end__@@Base+0x86d2f8> │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r9, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #208, 26 @ 0x3400 │ │ │ │ + addseq sp, pc, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #104, 20 @ 0x68000 │ │ │ │ + adcseq r7, sl, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq r5, fp, #208, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-3856 @ 16ca114 <__bss_end__@@Base+0x86d348> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #8, 28 @ 0x80 │ │ │ │ + adceq r7, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #232, 30 @ 0x3a0 │ │ │ │ + adcseq ip, sp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r3, #208, 20 @ 0xd0000 │ │ │ │ + addseq fp, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #136, 18 @ 0x220000 │ │ │ │ + addseq lr, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r3, #96, 4 │ │ │ │ + addseq fp, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r7, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r3, #88, 10 @ 0x16000000 │ │ │ │ + addseq sl, r3, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #160, 24 @ 0xa000 │ │ │ │ + adcseq fp, r7, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e055e4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r5, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cba044 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r7, #104, 24 @ 0x6800 │ │ │ │ + adceq r4, r7, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r6, #136, 18 @ 0x220000 │ │ │ │ + adceq sp, r6, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r7, #160, 28 @ 0xa00 │ │ │ │ + adceq r4, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, sp, #48, 24 @ 0x3000 │ │ │ │ + addseq r4, sp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, sp, #128, 20 @ 0x80000 │ │ │ │ + addseq r4, sp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, lr, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, lr, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r3, r5, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #96, 30 @ 0x180 │ │ │ │ + adcseq r4, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq sp, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r6, r4, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #208, 18 @ 0x340000 │ │ │ │ + sbceq r7, r0, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r6, #168, 4 @ 0x8000000a │ │ │ │ + adceq ip, r6, #176, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #144, 26 @ 0x2400 │ │ │ │ + sbceq sl, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r6, #224, 8 @ 0xe0000000 │ │ │ │ + adceq ip, r6, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r5, r4, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #24, 2 │ │ │ │ + adcseq r9, pc, #32, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r1, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r2, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #72, 18 @ 0x120000 │ │ │ │ + adcseq r3, r9, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, lr, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #144, 28 @ 0x900 │ │ │ │ + adcseq fp, sp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #0, 2 │ │ │ │ + adcseq sl, sl, #8, 2 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #216, 24 @ 0xd800 │ │ │ │ + addseq r3, r5, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #232, 24 @ 0xe800 │ │ │ │ + adcseq r1, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #112 @ 0x70 │ │ │ │ + adcseq r3, fp, #120 @ 0x78 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r4, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #16, 8 @ 0x10000000 │ │ │ │ + adceq r5, r2, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #232, 26 @ 0x3a00 │ │ │ │ + adceq r4, r2, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #24, 12 @ 0x1800000 │ │ │ │ + adceq lr, r1, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #96, 2 │ │ │ │ + adceq pc, r1, #104, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #192, 2 @ 0x30 │ │ │ │ + adceq r4, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #88, 12 @ 0x5800000 │ │ │ │ + adceq sp, r1, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #88, 18 @ 0x160000 │ │ │ │ + adceq pc, r1, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #176, 28 @ 0xb00 │ │ │ │ + adceq r3, r2, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #16, 14 @ 0x400000 │ │ │ │ + adceq r3, r2, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #88 @ 0x58 │ │ │ │ + adceq r4, r2, #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #32, 22 @ 0x8000 │ │ │ │ + addseq r1, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r7, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r5, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sl, #176, 24 @ 0xb000 │ │ │ │ + adceq pc, sl, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, fp, #56, 28 @ 0x380 │ │ │ │ + adceq r2, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d9a5c4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #88, 18 @ 0x160000 │ │ │ │ + adcseq r4, r5, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2cc44 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #112, 2 │ │ │ │ + adceq r0, lr, #120, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #48 @ 0x30 │ │ │ │ + adceq r2, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e176e4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594476,219 +1594476,219 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, lr, #96, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #192, 28 @ 0xc00 │ │ │ │ + adcseq fp, sp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc3c54 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, lr, #184, 22 @ 0x2e000 │ │ │ │ + addseq ip, lr, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #32, 26 @ 0x800 │ │ │ │ + addseq pc, lr, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #104, 30 @ 0x1a0 │ │ │ │ + adcseq fp, r9, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r7, #248, 8 @ 0xf8000000 │ │ │ │ + addseq r6, r7, #0, 10 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #240, 28 @ 0xf00 │ │ │ │ + adcseq r2, sl, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, ip, #160, 30 @ 0x280 │ │ │ │ + rsbseq r5, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88, 22 @ 0x16000 │ │ │ │ + adcseq r0, lr, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #8, 14 @ 0x200000 │ │ │ │ + rsbseq sl, ip, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r7, #160, 8 @ 0xa0000000 │ │ │ │ + adceq sl, r7, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #8, 14 @ 0x200000 │ │ │ │ + adcseq r4, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #64, 28 @ 0x400 │ │ │ │ + sbceq r6, r0, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq pc, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq lr, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r5, r4, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #64 @ 0x40 │ │ │ │ + adcseq r6, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #96, 6 @ 0x80000001 │ │ │ │ + adcseq lr, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq ip, pc, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r6, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, lr, #144, 24 @ 0x9000 │ │ │ │ + addseq sp, lr, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r7, #24, 24 @ 0x1800 │ │ │ │ + addseq r7, r7, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #40, 22 @ 0xa000 │ │ │ │ + adceq r8, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #224, 26 @ 0x3800 │ │ │ │ + adcseq fp, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r2, ip, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #176, 30 @ 0x2c0 │ │ │ │ + adceq r8, sp, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #192, 20 @ 0xc0000 │ │ │ │ + adceq r7, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #168, 26 @ 0x2a00 │ │ │ │ + adceq r8, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r9, r7, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #56, 10 @ 0xe000000 │ │ │ │ + adceq r9, sp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #232, 26 @ 0x3a00 │ │ │ │ + adceq r9, sp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #168, 22 @ 0x2a000 │ │ │ │ + adceq r9, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #32, 26 @ 0x800 │ │ │ │ + adceq r7, ip, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #72, 16 @ 0x480000 │ │ │ │ + adceq r8, sp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r3, #56, 30 @ 0xe0 │ │ │ │ + addseq r6, r3, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r3, #152, 8 @ 0x98000000 │ │ │ │ + addseq r7, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0afb4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #200, 18 @ 0x320000 │ │ │ │ + adceq r6, sl, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r1, #8, 4 @ 0x80000000 │ │ │ │ + addseq sp, r1, #16, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r1, #88, 6 @ 0x60000001 │ │ │ │ + addseq sp, r1, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-4072 @ 16ca834 <__bss_end__@@Base+0x86da68> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, ip, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r9, ip, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #40, 18 @ 0xa0000 │ │ │ │ + sbceq sp, r0, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #24, 8 @ 0x18000000 │ │ │ │ + adcseq pc, fp, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #80, 4 │ │ │ │ + adceq r8, r0, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #232, 26 @ 0x3a00 │ │ │ │ + sbceq lr, r0, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e05844 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594704,19 +1594704,19 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r1, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r6, #40, 8 @ 0x28000000 │ │ │ │ + adceq pc, r6, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r3, #16, 22 @ 0x4000 │ │ │ │ + addseq ip, r3, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594736,15 +1594736,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #32, 12 @ 0x2000000 │ │ │ │ + adcseq pc, r7, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, lr, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594760,107 +1594760,107 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #176, 16 @ 0xb00000 │ │ │ │ + adcseq pc, r6, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ + adcseq r1, pc, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r3, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #208, 2 @ 0x34 │ │ │ │ + rsbseq r4, lr, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r8, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #96, 4 │ │ │ │ + adcseq r6, r5, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #72, 24 @ 0x4800 │ │ │ │ + adcseq pc, r2, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r6, #224, 6 @ 0x80000003 │ │ │ │ + adceq r8, r6, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cce014 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r8, #64, 26 @ 0x1000 │ │ │ │ + adceq r0, r8, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #112, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #112, 4 │ │ │ │ + adceq r2, r8, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r7, pc, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r1, lr, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd3b04 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #72, 30 @ 0x120 │ │ │ │ + rsbseq r7, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #128, 4 │ │ │ │ + adcseq r3, sl, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #128, 14 @ 0x2000000 │ │ │ │ + addseq r2, r5, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #112, 2 │ │ │ │ + rsbseq r6, lr, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #144 @ 0x90 │ │ │ │ + adcseq ip, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r9, r1, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1594868,191 +1594868,191 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r1, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r6, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #104, 26 @ 0x1a00 │ │ │ │ + adcseq fp, r7, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r8, #104, 28 @ 0x680 │ │ │ │ + adceq r1, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d10bc4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r8, #72, 26 @ 0x1200 │ │ │ │ + adceq r1, r8, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #168 @ 0xa8 │ │ │ │ + addseq pc, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #24, 26 @ 0x600 │ │ │ │ + rsbseq r5, lr, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r8, #168 @ 0xa8 │ │ │ │ + adceq r0, r8, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #128, 8 @ 0x80000000 │ │ │ │ + adceq pc, r7, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r5, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #216 @ 0xd8 │ │ │ │ + adcseq r1, r9, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq r3, r3, #0, 20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #160, 28 @ 0xa00 │ │ │ │ + adcseq r2, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq r5, lr, #112, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #0, 28 │ │ │ │ + sbceq r2, r0, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #24, 18 @ 0x60000 │ │ │ │ + addseq lr, r4, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r2, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #224, 10 @ 0x38000000 │ │ │ │ + addseq sp, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r5, r2, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, lr, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #144, 20 @ 0x90000 │ │ │ │ + adcseq sp, sp, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #144, 30 @ 0x240 │ │ │ │ + adcseq r3, r5, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #128 @ 0x80 │ │ │ │ + adcseq r8, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #48, 26 @ 0xc00 │ │ │ │ + adcseq r6, r5, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r3, r1, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5a2a4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #72, 26 @ 0x1200 │ │ │ │ + adceq r5, ip, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r8, fp, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #136, 6 @ 0x20000002 │ │ │ │ + adceq r3, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #240, 22 @ 0x3c000 │ │ │ │ + addseq sl, sp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 22 @ 0xe000 │ │ │ │ + adcseq r0, lr, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r7, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #80, 12 @ 0x5000000 │ │ │ │ + adcseq sl, ip, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #120, 26 @ 0x1e00 │ │ │ │ + adcseq r7, r1, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #40, 16 @ 0x280000 │ │ │ │ + adceq r6, sl, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #120, 2 │ │ │ │ + adceq r6, sl, #128, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #152, 28 @ 0x980 │ │ │ │ + sbceq r0, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #32, 18 @ 0x80000 │ │ │ │ + adceq r1, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #104, 4 @ 0x80000006 │ │ │ │ + adceq r4, fp, #112, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sl, #160, 22 @ 0x28000 │ │ │ │ + adceq r9, sl, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da5974 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595060,23 +1595060,23 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5b2d4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sp, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r7, sp, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq r7, r6, #0, 16 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, ip, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r5, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e23af4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595084,147 +1595084,147 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r1, #8, 4 @ 0x80000000 │ │ │ │ + adceq r1, r1, #16, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #224, 18 @ 0x380000 │ │ │ │ + addseq pc, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #128 @ 0x80 │ │ │ │ + adceq r5, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #88, 22 @ 0x16000 │ │ │ │ + adcseq pc, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #56, 22 @ 0xe000 │ │ │ │ + adcseq r4, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r0, r0, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #232, 4 @ 0x8000000e │ │ │ │ + adceq r1, r5, #240, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #24, 30 @ 0x60 │ │ │ │ + adceq r6, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cbbc14 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #40, 22 @ 0xa000 │ │ │ │ + adcseq fp, r8, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, lr, #120, 14 @ 0x1e00000 │ │ │ │ + addseq ip, lr, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #248, 22 @ 0x3e000 │ │ │ │ + adcseq fp, r8, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbseq sp, pc, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [lr], #-4088 @ 0xfffff008 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [lr], #-2984 @ 0xfffff458 @ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, pc, #216, 24 @ 0xd800 │ │ │ │ + addseq r0, pc, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, pc, #208, 20 @ 0xd0000 │ │ │ │ + addseq r0, pc, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #16, 14 @ 0x400000 │ │ │ │ + addseq r1, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, lr, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #72, 12 @ 0x4800000 │ │ │ │ + adceq r4, lr, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #16, 24 @ 0x1000 │ │ │ │ + adcseq r3, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #208, 24 @ 0xd000 │ │ │ │ + adceq r6, lr, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r5, sp, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ + adcseq fp, fp, #0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #40, 18 @ 0xa0000 │ │ │ │ + adcseq sl, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #248, 26 @ 0x3e00 │ │ │ │ + sbceq sl, r0, #0, 28 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf05c4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r6, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, lr, #24, 12 @ 0x1800000 │ │ │ │ + addseq fp, lr, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #48, 12 @ 0x3000000 │ │ │ │ + adcseq sp, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-2536 @ 16cb0e4 <__bss_end__@@Base+0x86e318> @ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r8, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r9, r8, #128, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595240,63 +1595240,63 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, ip, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r6, ip, #16, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq pc, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r2, ip, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r2, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, fp, #72, 30 @ 0x120 │ │ │ │ + rsbseq lr, fp, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #136, 18 @ 0x220000 │ │ │ │ + adcseq sl, r6, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #192, 4 │ │ │ │ + sbceq r7, r0, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #8, 12 @ 0x800000 │ │ │ │ + adcseq r2, r9, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #176, 4 │ │ │ │ + adcseq r7, fp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #16, 24 @ 0x1000 │ │ │ │ + adceq r1, lr, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #160, 20 @ 0xa0000 │ │ │ │ + adceq pc, lr, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #80, 2 │ │ │ │ + adcseq r7, fp, #88, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595308,363 +1595308,363 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-2568 @ 0xfffff5f8 @ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r7, #144, 28 @ 0x900 │ │ │ │ + adceq r5, r7, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r7, #208, 20 @ 0xd0000 │ │ │ │ + adceq r5, r7, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #0, 14 │ │ │ │ + adcseq r8, fp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #136, 20 @ 0x88000 │ │ │ │ + adcseq ip, pc, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r9, ip, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r5, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #160 @ 0xa0 │ │ │ │ + addseq r6, r2, #168 @ 0xa8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #120 @ 0x78 │ │ │ │ + adcseq sp, r0, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #0 │ │ │ │ + adcseq r4, r7, #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r7, pc, #0, 18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #96, 14 @ 0x1800000 │ │ │ │ + adceq r7, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #136, 24 @ 0x8800 │ │ │ │ + adceq fp, pc, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #192 @ 0xc0 │ │ │ │ + adceq ip, lr, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #24, 18 @ 0x60000 │ │ │ │ + adcseq ip, r0, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r2, lr, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #184, 18 @ 0x2e0000 │ │ │ │ + adcseq ip, r8, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #112, 16 @ 0x700000 │ │ │ │ + adceq r4, sp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r0, sl, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-3648 @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r3, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #0, 14 │ │ │ │ + adceq r2, pc, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #88 @ 0x58 │ │ │ │ + adcseq r1, fp, #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #208, 4 │ │ │ │ + adcseq r4, r5, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r5, sp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq ip, sp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r8, #48, 26 @ 0xc00 │ │ │ │ + adceq r6, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-3704 @ 16cb414 <__bss_end__@@Base+0x86e648> @ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dd7de4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #144, 2 @ 0x24 │ │ │ │ + adceq sl, r2, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r2, #0, 30 │ │ │ │ + adceq r9, r2, #8, 30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce8c34 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r7, sp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce9ed4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, ip, #112 @ 0x70 │ │ │ │ + rsbseq fp, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #8, 30 │ │ │ │ + rsbseq r4, sp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r4, sp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r7, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r6, fp, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #128, 2 │ │ │ │ + adceq ip, r2, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, sp, #0, 6 │ │ │ │ + addseq r7, sp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-648 @ 16cb4f4 <__bss_end__@@Base+0x86e728> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, ip, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq lr, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r7, #96, 26 @ 0x1800 │ │ │ │ + addseq r7, r7, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r7, #136, 14 @ 0x2200000 │ │ │ │ + addseq r6, r7, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r7, #120 @ 0x78 │ │ │ │ + addseq r6, r7, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r7, #128, 28 @ 0x800 │ │ │ │ + addseq r7, r7, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, lr, #96, 8 @ 0x60000000 │ │ │ │ + addseq fp, lr, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r8, fp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r4, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r3, sp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [lr], #-448 @ 0xfffffe40 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r2, #8, 8 @ 0x8000000 │ │ │ │ + adceq r9, r2, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #0, 26 │ │ │ │ + adceq r8, r2, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r2, sp, #0, 14 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #24, 20 @ 0x18000 │ │ │ │ + adcseq r7, fp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #248, 28 @ 0xf80 │ │ │ │ + rsbseq ip, lr, #0, 30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #104 @ 0x68 │ │ │ │ + adcseq r3, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #80, 12 @ 0x5000000 │ │ │ │ + adcseq ip, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #64, 4 │ │ │ │ + adceq sl, sp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #32 │ │ │ │ + adceq r8, sp, #40 @ 0x28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #128, 16 @ 0x800000 │ │ │ │ + adceq fp, sp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #64 @ 0x40 │ │ │ │ + adceq fp, sp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #96, 8 @ 0x60000000 │ │ │ │ + adceq sl, sp, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #192, 30 @ 0x300 │ │ │ │ + adceq r9, sp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #192, 12 @ 0xc000000 │ │ │ │ + adceq fp, sp, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #96, 14 @ 0x1800000 │ │ │ │ + adceq r9, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #192, 24 @ 0xc000 │ │ │ │ + adceq r3, r1, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #72, 22 @ 0x12000 │ │ │ │ + adceq r3, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c664a4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c63b74 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r3, #72, 30 @ 0x120 │ │ │ │ + addseq sl, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #8, 2 │ │ │ │ + adceq r3, r6, #16, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #72, 10 @ 0x12000000 │ │ │ │ + adcseq pc, r5, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r0, #104, 4 @ 0x80000006 │ │ │ │ + adceq pc, r0, #112, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #104, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #104, 28 @ 0x680 │ │ │ │ + adcseq pc, pc, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r8, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r6, pc, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #128, 20 @ 0x80000 │ │ │ │ + adcseq sp, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #88, 18 @ 0x160000 │ │ │ │ + adcseq sp, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #176, 4 │ │ │ │ + adcseq r0, r0, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #32, 4 │ │ │ │ + adceq r3, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #96, 22 @ 0x18000 │ │ │ │ + adceq r3, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r6, r0, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d36c64 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595676,55 +1595676,55 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1e834 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #144, 30 @ 0x240 │ │ │ │ + adcseq pc, lr, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #208, 26 @ 0x3400 │ │ │ │ + rsbseq r2, ip, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r1, r8, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d36554 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #120, 26 @ 0x1e00 │ │ │ │ + adcseq sp, pc, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #80, 16 @ 0x500000 │ │ │ │ + adcseq fp, r8, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #136, 30 @ 0x220 │ │ │ │ + adceq sp, r2, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #200, 10 @ 0x32000000 │ │ │ │ + adceq fp, sp, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r1, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #136, 16 @ 0x880000 │ │ │ │ + adcseq sl, r7, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r3, #32 │ │ │ │ + addseq r6, r3, #40 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595740,15 +1595740,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #56 @ 0x38 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r3, r1, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595756,147 +1595756,147 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r7, ip, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #184, 14 @ 0x2e00000 │ │ │ │ + addseq sp, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #224, 2 @ 0x38 │ │ │ │ + addseq sp, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #16, 12 @ 0x1000000 │ │ │ │ + addseq r9, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #224, 28 @ 0xe00 │ │ │ │ + addseq fp, r4, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r9, r0, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r3, pc, #112, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r5, r7, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d334f4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r1, #128, 26 @ 0x2000 │ │ │ │ + adceq r4, r1, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #208, 28 @ 0xd00 │ │ │ │ + adcseq r6, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #96, 22 @ 0x18000 │ │ │ │ + adcseq r0, r7, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #16, 16 @ 0x100000 │ │ │ │ + adcseq sl, r7, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #224, 2 @ 0x38 │ │ │ │ + adceq pc, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #96, 20 @ 0x60000 │ │ │ │ + addseq pc, r4, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sl, #80, 16 @ 0x500000 │ │ │ │ + adceq fp, sl, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r6, #248, 26 @ 0x3e00 │ │ │ │ + adceq sl, r6, #0, 28 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #152, 2 @ 0x26 │ │ │ │ + addseq r0, r5, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sl, #232 @ 0xe8 │ │ │ │ + adceq ip, sl, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #24, 6 @ 0x60000000 │ │ │ │ + adceq r8, sl, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #56, 6 @ 0xe0000000 │ │ │ │ + addseq lr, r4, #64, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e01994 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #88 @ 0x58 │ │ │ │ + adceq r1, fp, #96 @ 0x60 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, fp, #48, 30 @ 0xc0 │ │ │ │ + adceq r0, fp, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #120, 10 @ 0x1e000000 │ │ │ │ + adceq sp, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #248, 28 @ 0xf80 │ │ │ │ + addseq r2, r2, #0, 30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #232, 20 @ 0xe8000 │ │ │ │ + adcseq ip, r4, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #224, 4 │ │ │ │ + adcseq r2, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595932,23 +1595932,23 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #128, 2 │ │ │ │ + addseq r3, r2, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #56, 24 @ 0x3800 │ │ │ │ + adcseq r0, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1595968,15 +1595968,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #184, 28 @ 0xb80 │ │ │ │ + adcseq r0, r7, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596040,47 +1596040,47 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #40 @ 0x28 │ │ │ │ + addseq r4, r9, #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #40, 12 @ 0x2800000 │ │ │ │ + addseq r4, r9, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #56, 4 @ 0x80000003 │ │ │ │ + adcseq pc, r2, #64, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #72, 12 @ 0x4800000 │ │ │ │ + sbceq ip, r0, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #160, 22 @ 0x28000 │ │ │ │ + adcseq r0, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #0, 30 │ │ │ │ + adcseq lr, r6, #8, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #224, 24 @ 0xe000 │ │ │ │ + adceq r3, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596096,15 +1596096,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #16, 24 @ 0x1000 │ │ │ │ + adcseq r0, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596136,23 +1596136,23 @@ │ │ │ │ andgt r0, r0, r6 │ │ │ │ submi r6, r2, #76, 10 @ 0x13000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #72, 2 │ │ │ │ andgt r0, r0, r6 │ │ │ │ submi r6, r2, #80, 10 @ 0x14000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #208, 28 @ 0xd00 │ │ │ │ + adcseq fp, sp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi r6, r2, #84, 10 @ 0x15000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #72, 2 │ │ │ │ + adcseq r2, r6, #80, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 30 @ 0xc0 │ │ │ │ + adcseq r1, r6, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596160,63 +1596160,63 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi r6, r2, #148, 10 @ 0x25000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #64 @ 0x40 │ │ │ │ + adcseq r8, sp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #0, 6 │ │ │ │ + adceq r1, pc, #8, 6 @ 0x20000000 │ │ │ │ andgt r0, r0, r9 │ │ │ │ submi r6, r2, #192, 10 @ 0x30000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #136, 4 @ 0x80000008 │ │ │ │ + adceq r0, pc, #144, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #176, 12 @ 0xb000000 │ │ │ │ + adceq sl, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r1, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #24, 14 @ 0x600000 │ │ │ │ + adcseq sl, r6, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #72, 24 @ 0x4800 │ │ │ │ + adcseq r9, r4, #80, 24 @ 0x5000 │ │ │ │ andgt r0, r0, r6 │ │ │ │ submi r6, r2, #20, 12 @ 0x1400000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r9, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ submi r6, r2, #24, 12 @ 0x1800000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #128, 26 @ 0x2000 │ │ │ │ + sbceq lr, r0, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #72, 6 @ 0x20000001 │ │ │ │ + adceq pc, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #40, 24 @ 0x2800 │ │ │ │ + adcseq ip, pc, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #184, 20 @ 0xb8000 │ │ │ │ + adcseq sp, lr, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #0, 22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596504,23 +1596504,23 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #192, 2 @ 0x30 │ │ │ │ + sbceq r2, r6, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #80, 28 @ 0x500 │ │ │ │ + adcseq r6, ip, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #248 @ 0xf8 │ │ │ │ + adcseq fp, sl, #0, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596588,15 +1596588,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #168, 8 @ 0xa8000000 │ │ │ │ + adceq sp, fp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596612,103 +1596612,103 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #120, 26 @ 0x1e00 │ │ │ │ + addseq sl, r9, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #40, 14 @ 0xa00000 │ │ │ │ + adcseq fp, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #208, 24 @ 0xd000 │ │ │ │ + adcseq r1, ip, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #0, 20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #104 @ 0x68 │ │ │ │ + adcseq r0, sp, #112 @ 0x70 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #64, 2 │ │ │ │ + sbceq r4, r0, #72, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #160, 30 @ 0x280 │ │ │ │ + adcseq r6, r8, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #112, 30 @ 0x1c0 │ │ │ │ + sbceq r4, r0, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #120, 4 @ 0x80000007 │ │ │ │ + sbceq r2, r0, #128, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #176, 20 @ 0xb0000 │ │ │ │ + adcseq sp, pc, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq sp, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r4, sl, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #80, 30 @ 0x140 │ │ │ │ + adcseq r2, pc, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #208, 20 @ 0xd0000 │ │ │ │ + adceq r7, lr, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #160, 22 @ 0x28000 │ │ │ │ + sbceq fp, r0, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r3, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #168 @ 0xa8 │ │ │ │ + adceq r6, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq r2, r0, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #104, 24 @ 0x6800 │ │ │ │ + adceq r6, ip, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #152, 28 @ 0x980 │ │ │ │ + adcseq r2, fp, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #64, 26 @ 0x1000 │ │ │ │ + adcseq r9, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596800,59 +1596800,59 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #216, 6 @ 0x60000003 │ │ │ │ + adceq r1, sp, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #80, 28 @ 0x500 │ │ │ │ + sbceq r5, r2, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #96, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #88, 30 @ 0x160 │ │ │ │ + adceq pc, lr, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #0, 12 │ │ │ │ + adcseq r1, lr, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r2, #80, 2 │ │ │ │ + addseq sp, r2, #88, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #32, 24 @ 0x2000 │ │ │ │ + sbceq sp, r0, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq r6, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596880,23 +1596880,23 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r6, r0, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #88 @ 0x58 │ │ │ │ + sbceq r6, r2, #96 @ 0x60 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #144, 22 @ 0x24000 │ │ │ │ + adcseq r7, r6, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1596996,15 +1596996,15 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #120, 30 @ 0x1e0 │ │ │ │ + adcseq fp, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1597016,315 +1597016,315 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #160, 22 @ 0x28000 │ │ │ │ + addseq r2, r2, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #0, 24 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #88, 26 @ 0x1600 │ │ │ │ + addseq r3, r2, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #96, 30 @ 0x180 │ │ │ │ + adcseq r6, r1, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #88, 20 @ 0x58000 │ │ │ │ + adcseq r5, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #240, 20 @ 0xf0000 │ │ │ │ + addseq r4, r2, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #192, 4 │ │ │ │ + addseq r4, r2, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r6, #104, 16 @ 0x680000 │ │ │ │ + adceq r1, r6, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #88, 14 @ 0x1600000 │ │ │ │ + adceq r2, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #96, 28 @ 0x600 │ │ │ │ + sbceq r2, r0, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r7, #208 @ 0xd0 │ │ │ │ + adceq r2, r7, #216 @ 0xd8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r7, #152, 8 @ 0x98000000 │ │ │ │ + adceq r1, r7, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r7, #200, 30 @ 0x320 │ │ │ │ + adceq r0, r7, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r7, #216, 24 @ 0xd800 │ │ │ │ + adceq r0, r7, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #88, 24 @ 0x5800 │ │ │ │ + adcseq r2, ip, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r8, pc, #0, 22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r7, #200, 2 @ 0x32 │ │ │ │ + adceq r8, r7, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #56, 14 @ 0xe00000 │ │ │ │ + adceq r1, sp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #56, 20 @ 0x38000 │ │ │ │ + adceq r1, sp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [lr], #-200 @ 0xffffff38 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #248, 30 @ 0x3e0 │ │ │ │ + adceq r5, ip, #0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #168, 20 @ 0xa8000 │ │ │ │ + adcseq sp, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #200 @ 0xc8 │ │ │ │ + adceq r5, ip, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #0, 22 │ │ │ │ + sbceq r5, r0, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #80, 18 @ 0x140000 │ │ │ │ + adcseq pc, r9, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r3, sp, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #208, 2 @ 0x34 │ │ │ │ + addseq r5, r4, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #248, 24 @ 0xf800 │ │ │ │ + adceq r0, r2, #0, 26 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #64 @ 0x40 │ │ │ │ + sbceq sl, r0, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r4, sp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r3, r6, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #32 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #240, 12 @ 0xf000000 │ │ │ │ + adcseq ip, r4, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #168, 20 @ 0xa8000 │ │ │ │ + sbceq ip, r0, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r0, r0, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #96, 16 @ 0x600000 │ │ │ │ + adcseq lr, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r4, #0 │ │ │ │ + adceq r4, r4, #8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #152, 24 @ 0x9800 │ │ │ │ + adceq pc, sp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r4, ip, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #200, 6 @ 0x20000003 │ │ │ │ + adcseq lr, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #248, 12 @ 0xf800000 │ │ │ │ + adcseq lr, r6, #0, 14 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #216, 6 @ 0x60000003 │ │ │ │ + adcseq lr, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #88, 20 @ 0x58000 │ │ │ │ + adcseq sp, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r4, r1, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #160, 12 @ 0xa000000 │ │ │ │ + adceq r6, r0, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #152, 6 @ 0x60000002 │ │ │ │ + adcseq r4, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #24, 18 @ 0x60000 │ │ │ │ + adcseq pc, r3, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #200, 20 @ 0xc8000 │ │ │ │ + adcseq sl, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #0, 10 │ │ │ │ + adcseq r9, r3, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #224, 26 @ 0x3800 │ │ │ │ + adcseq fp, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #0 │ │ │ │ + adcseq r4, r3, #8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #120, 28 @ 0x780 │ │ │ │ + adcseq r8, r3, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #88, 30 @ 0x160 │ │ │ │ + adcseq r9, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #72, 16 @ 0x480000 │ │ │ │ + adcseq r8, r3, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r7, r0, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r4, r0, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r3, #24, 12 @ 0x1800000 │ │ │ │ + adcseq lr, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #224, 20 @ 0xe0000 │ │ │ │ + adceq pc, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r2, sl, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #184, 24 @ 0xb800 │ │ │ │ + adcseq r6, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #176 @ 0xb0 │ │ │ │ + adcseq r7, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #232, 10 @ 0x3a000000 │ │ │ │ + adceq r7, ip, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1597332,403 +1597332,403 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #128, 8 @ 0x80000000 │ │ │ │ + adcseq sl, lr, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #104, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #192, 30 @ 0x300 │ │ │ │ + adcseq r8, sp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #56, 16 @ 0x380000 │ │ │ │ + sbceq r5, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #64, 8 @ 0x40000000 │ │ │ │ + adceq r6, sp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #160, 28 @ 0xa00 │ │ │ │ + adcseq r3, r1, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #80, 18 @ 0x140000 │ │ │ │ + adceq r5, pc, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #216, 12 @ 0xd800000 │ │ │ │ + adceq r7, sp, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r1, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #104, 20 @ 0x68000 │ │ │ │ + adcseq r0, sp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #200, 22 @ 0x32000 │ │ │ │ + adceq fp, lr, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #224, 30 @ 0x380 │ │ │ │ + adcseq r0, fp, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #80, 22 @ 0x14000 │ │ │ │ + adcseq sp, ip, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #224, 26 @ 0x3800 │ │ │ │ + adceq r5, sp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #208 @ 0xd0 │ │ │ │ + adcseq r9, sp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #112, 30 @ 0x1c0 │ │ │ │ + adceq r5, sp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #160, 10 @ 0x28000000 │ │ │ │ + adcseq lr, r9, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r8, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #72, 12 @ 0x4800000 │ │ │ │ + adcseq sp, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #200, 26 @ 0x3200 │ │ │ │ + adcseq ip, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c95c74 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e04384 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #184, 18 @ 0x2e0000 │ │ │ │ + adcseq r5, ip, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #136, 10 @ 0x22000000 │ │ │ │ + adceq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #80, 6 @ 0x40000001 │ │ │ │ + adceq sl, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #32, 22 @ 0x8000 │ │ │ │ + adceq sl, pc, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #208, 28 @ 0xd00 │ │ │ │ + adcseq r7, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #104, 4 @ 0x80000006 │ │ │ │ + adceq sl, pc, #112, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #40, 30 @ 0xa0 │ │ │ │ + adceq r0, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r8, lr, #224, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + adcseq r9, r4, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #216 @ 0xd8 │ │ │ │ + adceq r1, sl, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r0, lr, #176, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #56, 10 @ 0xe000000 │ │ │ │ + adceq r2, sl, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #176, 22 @ 0x2c000 │ │ │ │ + adcseq sp, lr, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #32, 2 │ │ │ │ + sbceq r8, r0, #40, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #64, 26 @ 0x1000 │ │ │ │ + adcseq r0, pc, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #128, 14 @ 0x2000000 │ │ │ │ + adceq sl, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r4, sl, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #8, 18 @ 0x20000 │ │ │ │ + adcseq r8, r6, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #136, 2 @ 0x22 │ │ │ │ + adcseq r7, r5, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r8, r6, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #32, 16 @ 0x200000 │ │ │ │ + adcseq lr, r9, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #240, 28 @ 0xf00 │ │ │ │ + adcseq r7, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r8, r6, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r8, r6, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #136, 8 @ 0x88000000 │ │ │ │ + adceq r1, pc, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #192, 16 @ 0xc00000 │ │ │ │ + adcseq r8, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r3, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r8, r6, #0, 8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #240, 30 @ 0x3c0 │ │ │ │ + adcseq sl, r0, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #64, 8 @ 0x40000000 │ │ │ │ + adceq r0, sl, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #48, 10 @ 0xc000000 │ │ │ │ + adceq sl, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r3, r1, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #192 @ 0xc0 │ │ │ │ + adcseq r6, fp, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #208, 18 @ 0x340000 │ │ │ │ + adcseq r3, sl, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r3, sp, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #0, 10 │ │ │ │ + adcseq sl, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #80, 6 @ 0x40000001 │ │ │ │ + adceq fp, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #0, 10 │ │ │ │ + adcseq r2, r1, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #136, 10 @ 0x22000000 │ │ │ │ + adcseq r3, r4, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #208, 22 @ 0x34000 │ │ │ │ + adcseq sp, r8, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r3, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r3, r4, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #0, 18 │ │ │ │ + adcseq r9, r4, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq sl, r6, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r9, r6, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #48, 28 @ 0x300 │ │ │ │ + adcseq r7, r6, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #88, 26 @ 0x1600 │ │ │ │ + adcseq r7, r6, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #128, 24 @ 0x8000 │ │ │ │ + adcseq r6, r7, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #8, 6 @ 0x20000000 │ │ │ │ + adceq ip, lr, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #192, 22 @ 0x30000 │ │ │ │ + adcseq r8, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r7, r8, #176, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #152, 20 @ 0x98000 │ │ │ │ + adceq ip, ip, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #144, 22 @ 0x24000 │ │ │ │ + adceq r1, pc, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #64, 26 @ 0x1000 │ │ │ │ + sbceq r9, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #64, 30 @ 0x100 │ │ │ │ + adceq sp, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #72, 8 @ 0x48000000 │ │ │ │ + adcseq r2, sl, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #72, 22 @ 0x12000 │ │ │ │ + sbceq r9, r0, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #128, 20 @ 0x80000 │ │ │ │ + adceq ip, pc, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #200, 2 @ 0x32 │ │ │ │ + adcseq sl, lr, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r7, r9, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #32, 24 @ 0x2000 │ │ │ │ + adceq r9, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #104 @ 0x68 │ │ │ │ + adcseq r3, r1, #112 @ 0x70 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #48, 22 @ 0xc000 │ │ │ │ + adcseq r7, r7, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #40, 28 @ 0x280 │ │ │ │ + adcseq r9, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #200, 24 @ 0xc800 │ │ │ │ + adcseq r6, r6, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #48, 24 @ 0x3000 │ │ │ │ + adcseq r6, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq sp, r5, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r4, r7, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #128, 16 @ 0x800000 │ │ │ │ + adcseq r9, r1, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #88, 16 @ 0x580000 │ │ │ │ + adceq ip, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r1, lr, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #48 @ 0x30 │ │ │ │ + adcseq r9, r1, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #40, 8 @ 0x28000000 │ │ │ │ + adceq sl, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1597736,123 +1597736,123 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #16, 22 @ 0x4000 │ │ │ │ + addseq sp, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #240, 30 @ 0x3c0 │ │ │ │ + adcseq fp, r0, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #40, 10 @ 0xa000000 │ │ │ │ + adceq sp, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #240, 16 @ 0xf00000 │ │ │ │ + addseq lr, ip, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r6, lr, #64, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #80, 2 │ │ │ │ + sbceq lr, r0, #88, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #248, 14 @ 0x3e00000 │ │ │ │ + addseq lr, ip, #0, 16 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #0, 26 │ │ │ │ + adceq r2, r8, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #240, 20 @ 0xf0000 │ │ │ │ + adceq r0, sl, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #224, 18 @ 0x380000 │ │ │ │ + adceq r0, sl, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #200, 14 @ 0x3200000 │ │ │ │ + adceq r0, sl, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #208, 16 @ 0xd00000 │ │ │ │ + adceq r0, sl, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sl, #128, 24 @ 0x8000 │ │ │ │ + adcseq sp, sl, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sl, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq sp, sl, #0, 20 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #200, 6 @ 0x20000003 │ │ │ │ + sbceq fp, r0, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #112, 28 @ 0x700 │ │ │ │ + adcseq lr, r9, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #160, 30 @ 0x280 │ │ │ │ + adcseq ip, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #200, 28 @ 0xc80 │ │ │ │ + adcseq ip, ip, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #104, 26 @ 0x1a00 │ │ │ │ + adcseq sp, lr, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #144, 24 @ 0x9000 │ │ │ │ + adcseq sp, lr, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #176, 22 @ 0x2c000 │ │ │ │ + adceq ip, pc, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #96, 16 @ 0x600000 │ │ │ │ + adceq r2, r8, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sl, #24 │ │ │ │ + adcseq sp, sl, #32 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #176, 30 @ 0x2c0 │ │ │ │ + adcseq fp, sl, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #208, 24 @ 0xd000 │ │ │ │ + adcseq fp, sl, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #88, 18 @ 0x160000 │ │ │ │ + adcseq sl, fp, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r5, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1597868,39 +1597868,39 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r1, lr, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #176, 2 @ 0x2c │ │ │ │ + adcseq fp, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e04804 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #16, 12 @ 0x1000000 │ │ │ │ + adcseq fp, sl, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq fp, sl, #128, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #232, 2 @ 0x3a │ │ │ │ + adcseq lr, r9, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #168, 28 @ 0xa80 │ │ │ │ + adcseq r2, r6, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1597908,139 +1597908,139 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #64, 2 │ │ │ │ + adcseq r9, r1, #72, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #104, 20 @ 0x68000 │ │ │ │ + adcseq fp, sp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adceq pc, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #200, 26 @ 0x3200 │ │ │ │ + adcseq r0, sp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #136, 24 @ 0x8800 │ │ │ │ + adcseq r9, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #16, 30 @ 0x40 │ │ │ │ + sbceq r0, r2, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #8, 18 @ 0x20000 │ │ │ │ + adcseq r6, pc, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #96, 22 @ 0x18000 │ │ │ │ + adcseq r2, r4, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #240, 2 @ 0x3c │ │ │ │ + adcseq lr, sp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r1, pc, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #56, 4 @ 0x80000003 │ │ │ │ + adcseq sl, ip, #64, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #72, 16 @ 0x480000 │ │ │ │ + adcseq lr, sp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #184, 22 @ 0x2e000 │ │ │ │ + adcseq r5, r7, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #32, 14 @ 0x800000 │ │ │ │ + adcseq r4, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #56, 22 @ 0xe000 │ │ │ │ + rsbseq pc, pc, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq pc, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #96, 26 @ 0x1800 │ │ │ │ + adcseq r2, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq ip, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #48, 4 │ │ │ │ + adcseq r6, lr, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #120, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sl, #48, 24 @ 0x3000 │ │ │ │ + adcseq ip, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #144, 20 @ 0x90000 │ │ │ │ + adceq r7, pc, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #216 @ 0xd8 │ │ │ │ + adcseq r8, lr, #224 @ 0xe0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, lr, #112, 30 @ 0x1c0 │ │ │ │ + addseq r2, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, lr, #160, 18 @ 0x280000 │ │ │ │ + addseq r0, lr, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #144 @ 0x90 │ │ │ │ + adcseq r7, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #16, 2 │ │ │ │ + rsbseq r7, lr, #24, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d4c5a4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598052,35 +1598052,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #160 @ 0xa0 │ │ │ │ + adcseq sp, ip, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r1, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #64, 18 @ 0x100000 │ │ │ │ + adcseq r3, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #120, 28 @ 0x780 │ │ │ │ + addseq ip, r9, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #152 @ 0x98 │ │ │ │ + adcseq r1, pc, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r9, r5, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r0, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598088,55 +1598088,55 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #224, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #24, 22 @ 0x6000 │ │ │ │ + adcseq sp, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #56, 2 │ │ │ │ + sbceq r0, r1, #64, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #8, 2 │ │ │ │ + sbceq pc, r0, #16, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r8, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #120, 22 @ 0x1e000 │ │ │ │ + adcseq sp, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 10 @ 0x24000000 │ │ │ │ + sbceq r2, r6, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r3, fp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #80, 10 @ 0x14000000 │ │ │ │ + adcseq sp, r0, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598144,47 +1598144,47 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-3728 @ 0xfffff170 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #240, 8 @ 0xf0000000 │ │ │ │ + adceq lr, fp, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r1, sp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #72, 6 @ 0x20000001 │ │ │ │ + adcseq sp, pc, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #96, 10 @ 0x18000000 │ │ │ │ + adceq r1, pc, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #248, 22 @ 0x3e000 │ │ │ │ + addseq r3, r9, #0, 24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #8, 2 │ │ │ │ + adcseq fp, sl, #16, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-1504 @ 16cdf44 <__bss_end__@@Base+0x871178> │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598196,99 +1598196,99 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #144, 6 @ 0x40000002 │ │ │ │ + adcseq fp, sl, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #24, 26 @ 0x600 │ │ │ │ + adceq lr, pc, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r0, fp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #112, 28 @ 0x700 │ │ │ │ + adcseq r1, r4, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #64 @ 0x40 │ │ │ │ + addseq r6, r9, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #248, 22 @ 0x3e000 │ │ │ │ + adcseq r8, r0, #0, 24 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #56, 12 @ 0x3800000 │ │ │ │ + sbceq ip, r0, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #40, 14 @ 0xa00000 │ │ │ │ + adcseq ip, fp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #216, 30 @ 0x360 │ │ │ │ + adcseq r4, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #176, 16 @ 0xb00000 │ │ │ │ + adceq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r7, r7, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #248, 20 @ 0xf8000 │ │ │ │ + adcseq ip, r4, #0, 22 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #64, 4 │ │ │ │ + adcseq r8, r5, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #80, 24 @ 0x5000 │ │ │ │ + adcseq r2, r6, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #184 @ 0xb8 │ │ │ │ + adcseq r1, lr, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #224, 24 @ 0xe000 │ │ │ │ + adcseq r1, sp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #152, 22 @ 0x26000 │ │ │ │ + adcseq r2, r7, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598296,31 +1598296,31 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r6, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #16, 24 @ 0x1000 │ │ │ │ + adcseq sl, lr, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #224 @ 0xe0 │ │ │ │ + adcseq r1, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #144, 28 @ 0x900 │ │ │ │ + adcseq r3, sp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #112, 16 @ 0x700000 │ │ │ │ + adcseq lr, pc, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598348,19 +1598348,19 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r2, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #160, 2 @ 0x28 │ │ │ │ + adcseq sl, pc, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, pc, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598376,15 +1598376,15 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #88, 2 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #96 @ 0x60 │ │ │ │ + adcseq r0, fp, #104 @ 0x68 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #80, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598396,31 +1598396,31 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #144, 4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #16, 14 @ 0x400000 │ │ │ │ + adcseq r8, r0, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #152 @ 0x98 │ │ │ │ + adcseq r8, r0, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #144 @ 0x90 │ │ │ │ + adcseq r1, sp, #152 @ 0x98 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #136 @ 0x88 │ │ │ │ + adcseq r8, r0, #144 @ 0x90 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #128, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598428,395 +1598428,395 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #112, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #0, 6 │ │ │ │ + adcseq r2, r7, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #152, 26 @ 0x2600 │ │ │ │ + sbceq r0, r0, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r4, ip, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r4, sp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #40, 16 @ 0x280000 │ │ │ │ + adcseq r2, r9, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #224, 30 @ 0x380 │ │ │ │ + adcseq r4, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r8, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #32, 14 @ 0x800000 │ │ │ │ + adcseq ip, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #224, 2 @ 0x38 │ │ │ │ + adcseq r9, sp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #88, 2 │ │ │ │ + adceq r9, fp, #96, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #128, 26 @ 0x2000 │ │ │ │ + adcseq sp, r0, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #104 @ 0x68 │ │ │ │ + adceq pc, lr, #112 @ 0x70 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #8, 18 @ 0x20000 │ │ │ │ + adcseq r3, sl, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #232 @ 0xe8 │ │ │ │ + adcseq lr, sp, #240 @ 0xf0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #160, 26 @ 0x2800 │ │ │ │ + adcseq r3, sl, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #104, 24 @ 0x6800 │ │ │ │ + adcseq r5, r7, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #104, 10 @ 0x1a000000 │ │ │ │ + adceq r3, lr, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #144, 8 @ 0x90000000 │ │ │ │ + adceq r3, lr, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #192, 6 │ │ │ │ + adceq r3, lr, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #240, 4 │ │ │ │ + adceq r3, lr, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #40, 4 @ 0x80000002 │ │ │ │ + adceq r3, lr, #48, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r1, sl, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r2, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #56, 8 @ 0x38000000 │ │ │ │ + adcseq sl, r0, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #224, 28 @ 0xe00 │ │ │ │ + adceq r0, sp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #8, 16 @ 0x80000 │ │ │ │ + adcseq r1, r8, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #208, 28 @ 0xd00 │ │ │ │ + adceq r6, lr, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r4, r1, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r2, fp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #200, 22 @ 0x32000 │ │ │ │ + adceq r7, lr, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r2, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #144, 30 @ 0x240 │ │ │ │ + adcseq r7, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r2, r5, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r9, r4, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #160, 26 @ 0x2800 │ │ │ │ + adceq ip, pc, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #128, 24 @ 0x8000 │ │ │ │ + adceq ip, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #40, 28 @ 0x280 │ │ │ │ + sbceq r8, r0, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #48, 20 @ 0x30000 │ │ │ │ + adcseq r7, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #120 @ 0x78 │ │ │ │ + adceq sp, pc, #128 @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #184, 30 @ 0x2e0 │ │ │ │ + adceq ip, pc, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #200, 30 @ 0x320 │ │ │ │ + adceq r6, lr, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #152, 30 @ 0x260 │ │ │ │ + adcseq r0, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #152, 22 @ 0x26000 │ │ │ │ + adcseq r5, r5, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r7, r6, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #24, 10 @ 0x6000000 │ │ │ │ + adceq r2, sl, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #248, 30 @ 0x3e0 │ │ │ │ + adceq r1, sl, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #152, 6 @ 0x60000002 │ │ │ │ + adceq r2, sl, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r9, r6, #96, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128, 24 @ 0x8000 │ │ │ │ + adcseq r2, r3, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r2, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #200 @ 0xc8 │ │ │ │ + adcseq r9, r6, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r6, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #240, 26 @ 0x3c00 │ │ │ │ + adceq r0, sp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #16, 10 @ 0x4000000 │ │ │ │ + adcseq sp, lr, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #200, 28 @ 0xc80 │ │ │ │ + adcseq r0, sp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #16, 6 @ 0x40000000 │ │ │ │ + adceq lr, fp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #80, 4 │ │ │ │ + adceq ip, lr, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #184, 2 @ 0x2e │ │ │ │ + adceq sl, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #88 @ 0x58 │ │ │ │ + adceq sl, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #16, 4 │ │ │ │ + sbceq pc, r0, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r7, ip, #0, 10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq ip, fp, #0, 16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #8, 24 @ 0x800 │ │ │ │ + adcseq sl, r4, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #216, 26 @ 0x3600 │ │ │ │ + adcseq r8, r6, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq sl, r7, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #168, 24 @ 0xa800 │ │ │ │ + adcseq r5, r5, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r8, sp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r7, r0, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r7, r0, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1672 @ 0xfffff978 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-608 @ 0xfffffda0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #136, 18 @ 0x220000 │ │ │ │ + adcseq lr, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #96, 12 @ 0x6000000 │ │ │ │ + adcseq sp, r9, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-2200 @ 0xfffff768 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #144 @ 0x90 │ │ │ │ + adceq ip, lr, #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1232 @ 0xfffffb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r4, ip, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r9, pc, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r8, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #152, 20 @ 0x98000 │ │ │ │ + adcseq r3, pc, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #200, 2 @ 0x32 │ │ │ │ + addseq lr, r9, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #0, 28 │ │ │ │ + adcseq lr, fp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #192, 10 @ 0x30000000 │ │ │ │ + adcseq r2, r9, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #208, 2 @ 0x34 │ │ │ │ + adcseq lr, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #184, 30 @ 0x2e0 │ │ │ │ + adceq r9, ip, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #96, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #24, 16 @ 0x180000 │ │ │ │ + adceq r9, sp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #136, 14 @ 0x2200000 │ │ │ │ + adceq fp, sp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #80, 30 @ 0x140 │ │ │ │ + adceq sl, sp, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #88, 6 @ 0x60000001 │ │ │ │ + adceq sl, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1896 @ 0xfffff898 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598828,15 +1598828,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #200, 28 @ 0xc80 │ │ │ │ + adceq r9, sp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1792 @ 0xfffff900 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598852,15 +1598852,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1320 @ 0xfffffad8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #200, 22 @ 0x32000 │ │ │ │ + adcseq pc, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598868,35 +1598868,35 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #96, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #56, 2 │ │ │ │ + adcseq sl, r5, #64, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #40, 16 @ 0x280000 │ │ │ │ + adcseq pc, sp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #240, 26 @ 0x3c00 │ │ │ │ + adcseq fp, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #184 @ 0xb8 │ │ │ │ + adcseq r8, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598904,15 +1598904,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #192 @ 0xc0 │ │ │ │ + adcseq r1, ip, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e39a84 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598920,15 +1598920,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-216 @ 16ceac4 <__bss_end__@@Base+0x871cf8> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #184, 20 @ 0xb8000 │ │ │ │ + adcseq sp, pc, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #192, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598936,43 +1598936,43 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #64 @ 0x40 │ │ │ │ + adcseq r8, r0, #72 @ 0x48 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #0, 28 │ │ │ │ + adcseq ip, r5, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r6, r0, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #160, 2 @ 0x28 │ │ │ │ + adcseq r6, r0, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #64, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #64, 2 │ │ │ │ + adcseq sl, r0, #72, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #128, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #104, 12 @ 0x6800000 │ │ │ │ + adceq pc, sp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca5ed4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1598988,31 +1598988,31 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #232, 24 @ 0xe800 │ │ │ │ + sbceq r0, r0, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #216, 30 @ 0x360 │ │ │ │ + adceq lr, sp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #248, 14 @ 0x3e00000 │ │ │ │ + adceq lr, sp, #0, 16 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #48, 24 @ 0x3000 │ │ │ │ + adcseq r1, lr, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #152, 10 @ 0x26000000 │ │ │ │ + adceq pc, sp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599020,19 +1599020,19 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #72, 20 @ 0x48000 │ │ │ │ + adcseq ip, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #64, 20 @ 0x40000 │ │ │ │ + adcseq ip, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599040,35 +1599040,35 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r7, #248, 2 @ 0x3e │ │ │ │ + adcseq r1, r7, #0, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r0, lr, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #216, 20 @ 0xd8000 │ │ │ │ + adcseq fp, r6, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #224, 2 @ 0x38 │ │ │ │ + adcseq sl, lr, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #208, 12 @ 0xd000000 │ │ │ │ + adceq r0, r6, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #160, 6 @ 0x80000002 │ │ │ │ + adcseq ip, r7, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df2e94 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599076,43 +1599076,43 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #40, 2 │ │ │ │ + adceq r3, sl, #48, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r0, lr, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #120, 18 @ 0x1e0000 │ │ │ │ + adceq r2, lr, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r0, lr, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #64, 8 @ 0x40000000 │ │ │ │ + adceq sp, sp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r0, lr, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #152, 16 @ 0x980000 │ │ │ │ + adceq r0, sp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #192 @ 0xc0 │ │ │ │ + adceq r6, r0, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599120,87 +1599120,87 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #184, 2 @ 0x2e │ │ │ │ + sbceq r7, r0, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr lr │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r3, r9, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #80, 26 @ 0x1400 │ │ │ │ + adcseq r0, pc, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #32, 14 @ 0x800000 │ │ │ │ + adcseq r5, sp, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r2, r4, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r5, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #240, 16 @ 0xf00000 │ │ │ │ + addseq r7, r2, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #184, 20 @ 0xb8000 │ │ │ │ + addseq r7, r2, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r1, [r7, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r2, sl, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #120, 10 @ 0x1e000000 │ │ │ │ + adcseq r4, ip, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #24, 14 @ 0x600000 │ │ │ │ + adcseq sp, r9, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #112, 26 @ 0x1c00 │ │ │ │ + adceq r6, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #88, 14 @ 0x1600000 │ │ │ │ + adceq r4, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r0, sp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #56, 4 @ 0x80000003 │ │ │ │ + adceq r7, pc, #64, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599208,39 +1599208,39 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r0, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r1, lr, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r3, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r0, sp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r1, sl, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #136, 22 @ 0x22000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #152, 22 @ 0x26000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #40, 20 @ 0x28000 │ │ │ │ + adcseq lr, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl r7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599248,15 +1599248,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #120, 22 @ 0x1e000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #224, 2 @ 0x38 │ │ │ │ + adceq r3, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #14 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599264,15 +1599264,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #88, 22 @ 0x16000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #128, 24 @ 0x8000 │ │ │ │ + adceq r4, sp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror #14 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599280,15 +1599280,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #56, 22 @ 0xe000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #32, 30 @ 0x80 │ │ │ │ + adceq r4, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e70790 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599296,15 +1599296,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #24, 22 @ 0x6000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r3, sp, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599336,15 +1599336,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #216, 20 @ 0xd8000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #8, 30 │ │ │ │ + adcseq r0, r4, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #16 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599384,15 +1599384,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #120, 20 @ 0x78000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #56, 30 @ 0xe0 │ │ │ │ + adceq r4, sl, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #17 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599400,15 +1599400,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #88, 20 @ 0x58000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r0, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr #17 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599416,15 +1599416,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #56, 20 @ 0x38000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r0, lr, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #128]! @ 0x80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599432,15 +1599432,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #32, 10 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #64, 10 @ 0x10000000 │ │ │ │ + adcseq pc, r7, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599452,15 +1599452,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #152, 8 @ 0x98000000 │ │ │ │ + adceq lr, fp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599472,15 +1599472,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r6, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599496,15 +1599496,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r0, lr, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror r9 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599516,15 +1599516,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #32, 10 @ 0x8000000 │ │ │ │ + adcseq lr, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e70998 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599536,15 +1599536,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r0, lr, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #19 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599556,15 +1599556,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #144, 16 @ 0x900000 │ │ │ │ + adceq pc, fp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror #19 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599576,15 +1599576,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #112, 24 @ 0x7000 │ │ │ │ + adceq r4, sp, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599596,15 +1599596,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #24, 2 │ │ │ │ + adceq r7, lr, #32, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599616,15 +1599616,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r0, lr, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #20 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599636,15 +1599636,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #128, 16 @ 0x800000 │ │ │ │ + adceq pc, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599656,15 +1599656,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r2, lr, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599680,15 +1599680,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #96, 24 @ 0x6000 │ │ │ │ + adceq r4, sp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1599704,195 +1599704,195 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #88, 16 @ 0x580000 │ │ │ │ + adcseq pc, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #112, 16 @ 0x700000 │ │ │ │ + adceq pc, fp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #88, 18 @ 0x160000 │ │ │ │ + adceq r2, lr, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #56, 16 @ 0x380000 │ │ │ │ + adcseq pc, sp, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r0, lr, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #72, 16 @ 0x480000 │ │ │ │ + adcseq pc, sp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0dc04 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r0, lr, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r0, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e70198 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r2, r5, #240, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r0, lr, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r0, lr, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r0, lr, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r0, lr, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r0, lr, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #8, 2 │ │ │ │ + adceq r7, lr, #16, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72, 16 @ 0x480000 │ │ │ │ + adcseq r0, lr, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #56, 8 @ 0x38000000 │ │ │ │ + adceq r7, ip, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, ror #1 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #136, 16 @ 0x880000 │ │ │ │ + adceq r0, sp, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #80, 24 @ 0x5000 │ │ │ │ + adceq r4, sp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r0, lr, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #120, 16 @ 0x780000 │ │ │ │ + adceq r0, sp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #24 │ │ │ │ + adceq r0, pc, #32 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #96, 16 @ 0x600000 │ │ │ │ + adceq pc, fp, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r0, lr, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #48, 8 @ 0x30000000 │ │ │ │ + adceq sp, sp, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r0, lr, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #136, 30 @ 0x220 │ │ │ │ + adcseq sp, r8, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #112, 22 @ 0x1c000 │ │ │ │ + adcseq sl, r6, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #96, 20 @ 0x60000 │ │ │ │ + adcseq r2, r3, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #160, 4 │ │ │ │ + adcseq r5, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #120, 24 @ 0x7800 │ │ │ │ + adceq r6, ip, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #112, 12 @ 0x7000000 │ │ │ │ + adceq sp, ip, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #136, 24 @ 0x8800 │ │ │ │ + adceq ip, ip, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr r4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #216, 22 @ 0x36000 │ │ │ │ + adcseq pc, fp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #64, 26 @ 0x1000 │ │ │ │ + sbceq r0, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r3, r9, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #200, 26 @ 0x3200 │ │ │ │ + adcseq fp, lr, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #16, 28 @ 0x100 │ │ │ │ + adcseq sl, r9, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 28 @ 0xc00 │ │ │ │ + adcseq r1, r6, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [lr], #-2688 @ 0xfffff580 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1599900,99 +1599900,99 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #2 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r0, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #248, 16 @ 0xf80000 │ │ │ │ + adcseq fp, r3, #0, 18 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r9, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #88, 2 │ │ │ │ + adcseq sl, ip, #96, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #144, 2 @ 0x24 │ │ │ │ + adceq r3, pc, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #112, 28 @ 0x700 │ │ │ │ + adcseq r4, r0, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #160, 4 │ │ │ │ + adcseq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsr r4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #184, 24 @ 0xb800 │ │ │ │ + adceq pc, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #72, 22 @ 0x12000 │ │ │ │ + adcseq r7, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r2, sl, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #16 │ │ │ │ + adceq r3, lr, #24 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r5, sp, #0, 18 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e97590 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r4, r8, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #208, 4 │ │ │ │ + adcseq r0, r5, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #192, 2 @ 0x30 │ │ │ │ + adcseq r7, r0, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #16, 22 @ 0x4000 │ │ │ │ + adcseq r2, sp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #128, 2 │ │ │ │ + adcseq r9, fp, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600004,59 +1600004,59 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #136, 6 @ 0x20000002 │ │ │ │ + sbceq fp, r0, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r0, sp, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #88, 16 @ 0x580000 │ │ │ │ + adcseq r6, r1, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #200 @ 0xc8 │ │ │ │ + adcseq r1, lr, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq r1, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #176, 26 @ 0x2c00 │ │ │ │ + adcseq r8, sp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr #21 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #21 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq lr, r8, #128, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #16, 14 @ 0x400000 │ │ │ │ + adcseq r9, r7, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r8, sp, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #176, 14 @ 0x2c00000 │ │ │ │ + adceq r6, sp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600076,123 +1600076,123 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #168, 16 @ 0xa80000 │ │ │ │ + adceq fp, lr, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsr #7 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #168, 12 @ 0xa800000 │ │ │ │ + adceq fp, lr, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 16 @ 0x380000 │ │ │ │ + adcseq r0, lr, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r0, r0, #144, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r0, lr, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #216, 22 @ 0x36000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #232, 22 @ 0x3a000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #56, 30 @ 0xe0 │ │ │ │ + adcseq sp, r0, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #0, 10 │ │ │ │ + adcseq r0, lr, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #80, 16 @ 0x500000 │ │ │ │ + adceq pc, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #64, 24 @ 0x4000 │ │ │ │ + adceq r4, sp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #120, 16 @ 0x780000 │ │ │ │ + adcseq r0, lr, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl r1 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #216, 14 @ 0x3600000 │ │ │ │ + adceq ip, lr, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #40, 16 @ 0x280000 │ │ │ │ + adcseq r0, lr, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #40, 8 @ 0x28000000 │ │ │ │ + adceq r7, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #248 @ 0xf8 │ │ │ │ + adceq r7, lr, #0, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r0, lr, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #24, 14 @ 0x600000 │ │ │ │ + adcseq r0, lr, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r0, lr, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #64, 16 @ 0x400000 │ │ │ │ + adceq pc, fp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #24, 8 @ 0x18000000 │ │ │ │ + adceq r7, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #24, 16 @ 0x180000 │ │ │ │ + adcseq r0, lr, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #200, 14 @ 0x3200000 │ │ │ │ + adceq ip, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r0, lr, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #248, 24 @ 0xf800 │ │ │ │ + adcseq r1, ip, #0, 26 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600208,175 +1600208,175 @@ │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1016 @ 0xfffffc08 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #8, 14 @ 0x200000 │ │ │ │ + adcseq r0, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2864 @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r0, lr, #0, 14 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #160, 26 @ 0x2800 │ │ │ │ + adcseq r6, r5, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #48, 24 @ 0x3000 │ │ │ │ + adceq r4, sp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #232, 2 @ 0x3a │ │ │ │ + adcseq r4, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r0, lr, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df3d64 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r0, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1056 @ 0xfffffbe0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #48, 16 @ 0x300000 │ │ │ │ + adceq pc, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #32, 8 @ 0x20000000 │ │ │ │ + adceq sp, sp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r0, lr, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #112 @ 0x70 │ │ │ │ + adcseq sp, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r9, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #160, 18 @ 0x280000 │ │ │ │ + sbceq lr, r5, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #0, 24 │ │ │ │ + adcseq fp, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r5, #136, 10 @ 0x22000000 │ │ │ │ + adcseq r1, r5, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #31 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #232, 2 @ 0x3a │ │ │ │ + adcseq r5, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r7, [r9, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #160 @ 0xa0 │ │ │ │ + sbceq r0, r1, #168 @ 0xa8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #88, 30 @ 0x160 │ │ │ │ + adcseq r8, r1, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #128, 30 @ 0x200 │ │ │ │ + adcseq r4, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #160, 14 @ 0x2800000 │ │ │ │ + adceq r9, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #22 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #112, 30 @ 0x1c0 │ │ │ │ + adcseq r1, r3, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #248, 24 @ 0xf800 │ │ │ │ + adcseq r9, lr, #0, 26 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, ror #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #248 @ 0xf8 │ │ │ │ + adceq r9, ip, #0, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #96, 28 @ 0x600 │ │ │ │ + adcseq fp, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #168, 2 @ 0x2a │ │ │ │ + adceq r1, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #24, 16 @ 0x180000 │ │ │ │ + adceq r0, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #16, 12 @ 0x1000000 │ │ │ │ + addseq sp, r8, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1656 @ 0xfffff988 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1704 @ 0xfffff958 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r7, r6, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r7, r6, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600384,87 +1600384,87 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-3232 @ 0xfffff360 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #24, 10 @ 0x6000000 │ │ │ │ + adcseq ip, r6, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #192, 18 @ 0x300000 │ │ │ │ + adcseq sl, r8, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #96, 6 @ 0x80000001 │ │ │ │ + adceq r7, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #128, 18 @ 0x200000 │ │ │ │ + adcseq r8, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #136, 28 @ 0x880 │ │ │ │ + adcseq r4, r0, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r6, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r4, r3, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r4, r3, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #0, 14 │ │ │ │ + adcseq pc, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #192, 2 @ 0x30 │ │ │ │ + adceq ip, ip, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #128, 14 @ 0x2000000 │ │ │ │ + adcseq lr, sp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #216, 10 @ 0x36000000 │ │ │ │ + adcseq fp, r6, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d84b44 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #72, 6 @ 0x20000001 │ │ │ │ + adceq sl, ip, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d7fba4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600480,15 +1600480,15 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [sl, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #248 @ 0xf8 │ │ │ │ + adcseq fp, r6, #0, 2 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d838e4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600500,23 +1600500,23 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #144, 22 @ 0x24000 │ │ │ │ + adcseq r0, fp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r1, fp, #0, 10 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #120, 28 @ 0x780 │ │ │ │ + adcseq r8, fp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [sl, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600524,43 +1600524,43 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r1, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #64, 30 @ 0x100 │ │ │ │ + adcseq r4, sp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr fp │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #56, 26 @ 0xe00 │ │ │ │ + adceq sl, r5, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr fp │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #136, 8 @ 0x88000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r7, sl, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andeq sl, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600576,39 +1600576,39 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #16, 22 @ 0x4000 │ │ │ │ + adceq sl, r5, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r5, #72, 22 @ 0x12000 │ │ │ │ + adceq r7, r5, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #48 @ 0x30 │ │ │ │ + sbceq fp, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq fp, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df83a4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #16, 12 @ 0x1000000 │ │ │ │ + adcseq fp, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror sp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600640,23 +1600640,23 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c926a4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #40, 8 @ 0x28000000 │ │ │ │ + addseq r1, sl, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #48, 30 @ 0xc0 │ │ │ │ + adceq r6, ip, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #168, 4 @ 0x8000000a │ │ │ │ + adceq fp, r7, #176, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2432 @ 0xfffff680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600672,51 +1600672,51 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r0, #136, 4 @ 0x80000008 │ │ │ │ + adceq sp, r0, #144, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r7, ip, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsr r6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #104, 28 @ 0x680 │ │ │ │ + adcseq sp, sp, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #216, 30 @ 0x360 │ │ │ │ + addseq r4, r2, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3504 @ 0xfffff250 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #160, 26 @ 0x2800 │ │ │ │ + addseq r2, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #248, 20 @ 0xf8000 │ │ │ │ + addseq r2, r8, #0, 22 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-288 @ 0xfffffee0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #80, 24 @ 0x5000 │ │ │ │ + addseq r2, r8, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600724,91 +1600724,91 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #136, 16 @ 0x880000 │ │ │ │ + addseq ip, r2, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #136, 20 @ 0x88000 │ │ │ │ + addseq ip, r2, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #128, 18 @ 0x200000 │ │ │ │ + addseq ip, r2, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #16, 6 @ 0x40000000 │ │ │ │ + adcseq r2, fp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1672 @ 0xfffff978 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #72, 16 @ 0x480000 │ │ │ │ + adcseq r5, r0, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #248, 4 @ 0x8000000f │ │ │ │ + addseq r6, lr, #0, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsl #10 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #128, 20 @ 0x80000 │ │ │ │ + adcseq r5, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #144, 30 @ 0x240 │ │ │ │ + adcseq fp, r9, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #56, 26 @ 0xe00 │ │ │ │ + adcseq r1, ip, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [sl, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #16 │ │ │ │ + rsbseq pc, sp, #24 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r2, fp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #144, 22 @ 0x24000 │ │ │ │ + rsbseq pc, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #7 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #112, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #168, 14 @ 0x2a00000 │ │ │ │ + adceq r8, r8, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1600824,291 +1600824,291 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #8, 8 @ 0x8000000 │ │ │ │ + adceq r7, ip, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r7, ip, #0, 8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #40, 20 @ 0x28000 │ │ │ │ + adcseq r0, lr, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #24, 20 @ 0x18000 │ │ │ │ + adcseq r0, lr, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r0, lr, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r7, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2304 @ 0xfffff700 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2328 @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r0, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #40, 30 @ 0xa0 │ │ │ │ + adcseq sp, r0, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #8, 16 @ 0x80000 │ │ │ │ + adcseq r0, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r0, lr, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r0, lr, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #24, 30 @ 0x60 │ │ │ │ + adcseq r4, r0, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-344 @ 0xfffffea8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #104, 22 @ 0x1a000 │ │ │ │ + adceq ip, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r0, r0, #128, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r0, lr, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq r0, lr, #0, 16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #8, 30 │ │ │ │ + adcseq r4, r0, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r0, lr, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #32, 16 @ 0x200000 │ │ │ │ + adceq pc, fp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #24 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #88, 22 @ 0x16000 │ │ │ │ + adceq ip, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r0, lr, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #216, 6 @ 0x60000003 │ │ │ │ + adceq r7, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #72, 16 @ 0x480000 │ │ │ │ + adcseq r6, r1, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #16, 16 @ 0x100000 │ │ │ │ + adceq pc, fp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #200, 16 @ 0xc80000 │ │ │ │ + adceq pc, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r0, lr, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #24 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr ip │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #136, 22 @ 0x22000 │ │ │ │ + adceq ip, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r0, lr, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #160, 24 @ 0xa000 │ │ │ │ + adceq r4, sp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #40, 14 @ 0xa00000 │ │ │ │ + adcseq sl, r0, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #160, 16 @ 0xa00000 │ │ │ │ + adceq pc, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #120, 22 @ 0x1e000 │ │ │ │ + adceq ip, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #40, 2 │ │ │ │ + adceq r7, lr, #48, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl r4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror r2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r0, lr, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #168, 16 @ 0xa80000 │ │ │ │ + adceq r0, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r0, lr, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #8 │ │ │ │ + adceq r0, pc, #16 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #152, 22 @ 0x26000 │ │ │ │ + adceq ip, ip, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r7, r7, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #136, 18 @ 0x220000 │ │ │ │ + adceq r2, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #29 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #120, 20 @ 0x78000 │ │ │ │ + adceq r7, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #184, 14 @ 0x2e00000 │ │ │ │ + adceq ip, lr, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #248, 28 @ 0xf80 │ │ │ │ + adcseq r4, r0, #0, 30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #0, 16 │ │ │ │ + adceq pc, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #200, 6 @ 0x20000003 │ │ │ │ + adceq r7, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #72, 8 @ 0x48000000 │ │ │ │ + adceq r7, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #16, 30 @ 0x40 │ │ │ │ + adceq r4, pc, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e98290 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [sl, #24]! │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #0, 28 │ │ │ │ + adceq r2, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #32]! │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #240, 26 @ 0x3c00 │ │ │ │ + adceq r2, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #72, 22 @ 0x12000 │ │ │ │ + adceq ip, ip, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #248, 30 @ 0x3e0 │ │ │ │ + adceq r0, pc, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ + adceq r7, ip, #192, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r0, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r1, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601136,15 +1601136,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, ror #4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #24, 22 @ 0x6000 │ │ │ │ + adcseq r7, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsl #5 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601176,67 +1601176,67 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-3256 @ 0xfffff348 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r9, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2336 @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2400 @ 0xfffff6a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r0, lr, #0, 22 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adceq ip, lr, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r7, #72, 10 @ 0x12000000 │ │ │ │ + adceq r6, r7, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #104, 16 @ 0x680000 │ │ │ │ + adceq r0, sp, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r0, lr, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r7, #128, 8 @ 0x80000000 │ │ │ │ + adceq r6, r7, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror r2 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #72, 18 @ 0x120000 │ │ │ │ + adceq r2, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1392 @ 0xfffffa90 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #240, 14 @ 0x3c00000 │ │ │ │ + adceq pc, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #24, 30 @ 0x60 │ │ │ │ + adcseq sp, r0, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601244,39 +1601244,39 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #104, 20 @ 0x68000 │ │ │ │ + adcseq r0, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #168, 6 @ 0xa0000002 │ │ │ │ + adceq r7, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #224, 14 @ 0x3800000 │ │ │ │ + adceq pc, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #24, 14 @ 0x600000 │ │ │ │ + adcseq sl, r0, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #0, 8 │ │ │ │ + adcseq r0, lr, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601300,55 +1601300,55 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #0, 20 │ │ │ │ + adcseq sl, lr, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r1, [r7, #128]! @ 0x80 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq r0, lr, #0, 20 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cbf8f4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #48, 16 @ 0x300000 │ │ │ │ + adcseq r3, r1, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #88, 16 @ 0x580000 │ │ │ │ + adceq r0, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [sl, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #48, 18 @ 0xc0000 │ │ │ │ + adcseq fp, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #104, 16 @ 0x680000 │ │ │ │ + adcseq r0, lr, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #32, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601356,31 +1601356,31 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #0, 10 │ │ │ │ + adceq lr, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #56, 22 @ 0xe000 │ │ │ │ + adceq ip, ip, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr pc │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r0, lr, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601392,351 +1601392,351 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r3, fp, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r0, lr, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #25 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r0, lr, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r0, lr, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r0, lr, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r0, lr, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r0, pc, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #32, 24 @ 0x2000 │ │ │ │ + adceq r4, sp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #1 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #192, 6 │ │ │ │ + adcseq r0, lr, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #16, 24 @ 0x1000 │ │ │ │ + adceq r4, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r0, lr, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72, 16 @ 0x480000 │ │ │ │ + adceq r0, sp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #88]! @ 0x58 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #144, 22 @ 0x24000 │ │ │ │ + adcseq r5, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #12 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror pc │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r0, lr, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi pc, r2, #24, 16 @ 0x180000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #56, 16 @ 0x380000 │ │ │ │ + adceq r0, sp, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi pc, r2, #28, 16 @ 0x1c0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #144, 24 @ 0x9000 │ │ │ │ + adceq r4, sp, #152, 24 @ 0x9800 │ │ │ │ andgt r0, r0, r9 │ │ │ │ submi pc, r2, #32, 16 @ 0x200000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88, 20 @ 0x58000 │ │ │ │ + adcseq r0, lr, #96, 20 @ 0x60000 │ │ │ │ andgt r0, r0, fp │ │ │ │ submi pc, r2, #36, 16 @ 0x240000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #152, 20 @ 0x98000 │ │ │ │ + adcseq r0, lr, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi pc, r2, #40, 16 @ 0x280000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #208, 14 @ 0x3400000 │ │ │ │ + adceq pc, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #40, 16 @ 0x280000 │ │ │ │ + adceq r0, sp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #0]! │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 18 @ 0x360000 │ │ │ │ + adcseq r0, lr, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #8, 14 @ 0x200000 │ │ │ │ + adcseq sl, r0, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #40, 22 @ 0xa000 │ │ │ │ + adceq ip, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #112, 20 @ 0x70000 │ │ │ │ + adcseq r2, r3, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r0, lr, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #232, 30 @ 0x3a0 │ │ │ │ + adceq pc, lr, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r0, lr, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #152, 14 @ 0x2600000 │ │ │ │ + adceq ip, lr, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4024 @ 0xfffff048 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, ror lr │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #48 @ 0x30 │ │ │ │ + adcseq r8, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #0, 24 │ │ │ │ + adceq r4, sp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-2824 @ 16d1414 <__bss_end__@@Base+0x874648> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #128, 6 │ │ │ │ + adcseq r0, lr, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #56, 16 @ 0x380000 │ │ │ │ + adcseq r5, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #16, 14 @ 0x400000 │ │ │ │ + adceq fp, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r0, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3840 @ 0xfffff100 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r0, lr, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r0, lr, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #248 @ 0xf8 │ │ │ │ + adcseq r5, r0, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #96, 24 @ 0x6000 │ │ │ │ + sbceq r7, r2, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #240, 22 @ 0x3c000 │ │ │ │ + adceq r4, sp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #112, 20 @ 0x70000 │ │ │ │ + adcseq r5, r9, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #64, 6 │ │ │ │ + adcseq r0, lr, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #25 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, ror #3 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r0, lr, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #192, 14 @ 0x3000000 │ │ │ │ + adceq pc, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #232, 2 @ 0x3a │ │ │ │ + adcseq r7, ip, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #56, 18 @ 0xe0000 │ │ │ │ + adceq r2, lr, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi pc, r2, #76, 20 @ 0x4c000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r0, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi pc, r2, #80, 20 @ 0x50000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #208, 20 @ 0xd0000 │ │ │ │ andgt r0, r0, r2, lsl r0 │ │ │ │ submi pc, r2, #84, 20 @ 0x54000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r0, lr, #40, 6 @ 0xa0000000 │ │ │ │ andgt r0, r0, fp │ │ │ │ submi pc, r2, #88, 20 @ 0x58000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr sl │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #64, 18 @ 0x100000 │ │ │ │ + adceq pc, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ submi pc, r2, #92, 20 @ 0x5c000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq r0, lr, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #152, 6 @ 0x60000002 │ │ │ │ + adceq r7, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #136, 6 @ 0x20000002 │ │ │ │ + adceq r7, ip, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #232, 16 @ 0xe80000 │ │ │ │ + adcseq sl, r0, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi pc, r2, #156, 20 @ 0x9c000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #16, 6 @ 0x40000000 │ │ │ │ + adcseq r0, lr, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-2192 @ 16d1604 <__bss_end__@@Base+0x874838> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #30 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r0, lr, #184, 8 @ 0xb8000000 │ │ │ │ andgt r0, r0, fp │ │ │ │ submi pc, r2, #200, 20 @ 0xc8000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #224, 22 @ 0x38000 │ │ │ │ + adceq r4, sp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r9, [r9, #24]! │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r9, r1, #0, 18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #16, 8 @ 0x10000000 │ │ │ │ + adceq sp, sp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #32, 6 @ 0x80000000 │ │ │ │ + adcseq sl, r5, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #80, 20 @ 0x50000 │ │ │ │ + adceq r6, r3, #88, 20 @ 0x58000 │ │ │ │ andgt r0, r0, sl │ │ │ │ submi pc, r2, #28, 22 @ 0x7000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #16, 16 @ 0x100000 │ │ │ │ + adcseq r3, r4, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ submi pc, r2, #32, 22 @ 0x8000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r6, r0, #128, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e98a98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601748,27 +1601748,27 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #232 @ 0xe8 │ │ │ │ + adcseq r7, r0, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #144, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #104, 20 @ 0x68000 │ │ │ │ + adcseq ip, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601780,143 +1601780,143 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r6, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #88, 8 @ 0x58000000 │ │ │ │ + sbceq lr, r0, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r1, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e70d90 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #208, 2 @ 0x34 │ │ │ │ + adcseq sl, lr, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2928 @ 0xfffff490 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #16 │ │ │ │ + adcseq r7, r0, #24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #27 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #56, 30 @ 0xe0 │ │ │ │ + adcseq r6, r0, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #104, 28 @ 0x680 │ │ │ │ + adcseq r6, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #224, 22 @ 0x38000 │ │ │ │ + sbceq fp, r0, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r5, r0, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #128, 4 │ │ │ │ + adcseq r5, r0, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1544 @ 0xfffff9f8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r5, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #224, 26 @ 0x3800 │ │ │ │ + sbceq lr, r0, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #136, 14 @ 0x2200000 │ │ │ │ + adceq ip, lr, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #128, 6 │ │ │ │ + adceq pc, lr, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r8, r2, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r0, lr, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #56 @ 0x38 │ │ │ │ + adcseq r5, r5, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #16, 20 @ 0x10000 │ │ │ │ + adcseq r3, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #184, 2 @ 0x2e │ │ │ │ + adcseq r7, r4, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #96, 30 @ 0x180 │ │ │ │ + adcseq r6, r8, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsl #6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #152, 6 @ 0x60000002 │ │ │ │ + adcseq r6, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #16, 14 @ 0x400000 │ │ │ │ + adcseq sl, r7, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1601924,539 +1601924,539 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #128, 4 │ │ │ │ + adcseq pc, sp, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #136, 18 @ 0x220000 │ │ │ │ + adcseq sp, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #32, 20 @ 0x20000 │ │ │ │ + adceq r3, pc, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r9, [r9, #64]! @ 0x40 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #200, 28 @ 0xc80 │ │ │ │ + adcseq r5, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #104, 20 @ 0x68000 │ │ │ │ + adcseq pc, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsl #10 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1496 @ 0xfffffa28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r3, r5, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #176, 14 @ 0x2c00000 │ │ │ │ + adceq pc, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #8, 20 @ 0x8000 │ │ │ │ + adcseq lr, r0, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56 @ 0x38 │ │ │ │ + adcseq r0, lr, #64 @ 0x40 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #184, 24 @ 0xb800 │ │ │ │ + adcseq r3, r1, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r8, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r0, r4, #0, 28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #184, 28 @ 0xb80 │ │ │ │ + adcseq ip, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2672 @ 0xfffff590 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr #20 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r2, r6, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-2680 @ 0xfffff588 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #224, 24 @ 0xe000 │ │ │ │ + adcseq r5, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r3, r9, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-2040 @ 0xfffff808 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r6, lr, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #176, 2 @ 0x2c │ │ │ │ + adcseq r3, r1, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2656 @ 0xfffff5a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl #21 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #144, 4 │ │ │ │ + adcseq lr, r0, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r2, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r8, r0, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #104, 2 │ │ │ │ + adcseq r9, r8, #112, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #56, 12 @ 0x3800000 │ │ │ │ + adcseq sl, ip, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #88, 24 @ 0x5800 │ │ │ │ + adcseq ip, sp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #240, 28 @ 0xf00 │ │ │ │ + adcseq sp, r0, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2640 @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #24, 30 @ 0x60 │ │ │ │ + adceq sl, ip, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1168 @ 0xfffffb70 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #128, 24 @ 0x8000 │ │ │ │ + adcseq lr, r0, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq ip, r0, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq sl, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #232, 2 @ 0x3a │ │ │ │ + adcseq lr, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #232 @ 0xe8 │ │ │ │ + adcseq r4, r6, #240 @ 0xf0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-104 @ 0xffffff98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r6, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #184 @ 0xb8 │ │ │ │ + adcseq r8, lr, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #32]! │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #72 @ 0x48 │ │ │ │ + adcseq r3, ip, #80 @ 0x50 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #136, 30 @ 0x220 │ │ │ │ + adcseq lr, fp, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #24, 14 @ 0x600000 │ │ │ │ + adceq pc, sp, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #80, 16 @ 0x500000 │ │ │ │ + adcseq lr, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r8, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-88 @ 0xffffffa8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #48, 26 @ 0xc00 │ │ │ │ + adcseq sp, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr sl │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #176, 14 @ 0x2c00000 │ │ │ │ + adceq sp, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #64, 6 │ │ │ │ + adcseq r6, r7, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #20 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r3, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #144, 26 @ 0x2400 │ │ │ │ + sbceq lr, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #192, 6 │ │ │ │ + adcseq r2, lr, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-328 @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #120 @ 0x78 │ │ │ │ + addseq sl, sp, #128 @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #32, 26 @ 0x800 │ │ │ │ + adceq fp, pc, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #128, 28 @ 0x800 │ │ │ │ + adceq fp, r0, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-2640 @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #48, 24 @ 0x3000 │ │ │ │ + adcseq r7, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #24, 22 @ 0x6000 │ │ │ │ + adceq ip, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #160, 14 @ 0x2800000 │ │ │ │ + adceq pc, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-312 @ 0xfffffec8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r0, lr, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #24, 22 @ 0x6000 │ │ │ │ + adcseq r0, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #8, 20 @ 0x8000 │ │ │ │ + adcseq r0, lr, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72, 12 @ 0x4800000 │ │ │ │ + adcseq r0, lr, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl r3 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #24, 16 @ 0x180000 │ │ │ │ + adceq r0, sp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #8, 22 @ 0x2000 │ │ │ │ + adceq ip, ip, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror r0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #144, 4 │ │ │ │ + adceq ip, r0, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r0, lr, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #200, 18 @ 0x320000 │ │ │ │ + adcseq r0, lr, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #144, 14 @ 0x2400000 │ │ │ │ + adceq pc, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r0, lr, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #248, 20 @ 0xf8000 │ │ │ │ + adceq ip, ip, #0, 22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #128, 14 @ 0x2000000 │ │ │ │ + adceq pc, fp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #120, 6 @ 0xe0000001 │ │ │ │ + adceq r7, ip, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, rrx │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88, 16 @ 0x580000 │ │ │ │ + adcseq r0, lr, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr r0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #40, 18 @ 0xa0000 │ │ │ │ + adceq r2, lr, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #232, 20 @ 0xe8000 │ │ │ │ + adceq ip, ip, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #136, 20 @ 0x88000 │ │ │ │ + adcseq r0, lr, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #184, 18 @ 0x2e0000 │ │ │ │ + adcseq r0, lr, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #8, 16 @ 0x80000 │ │ │ │ + adceq r0, sp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #216, 20 @ 0xd8000 │ │ │ │ + adceq ip, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2968 @ 0xfffff468 @ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #208, 22 @ 0x34000 │ │ │ │ + adceq r4, sp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #200, 20 @ 0xc8000 │ │ │ │ + adceq ip, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #120, 20 @ 0x78000 │ │ │ │ + adcseq r0, lr, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror #24 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72, 20 @ 0x48000 │ │ │ │ + adcseq r0, lr, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #40, 22 @ 0xa000 │ │ │ │ + adcseq r0, lr, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 20 @ 0x38000 │ │ │ │ + adcseq r0, lr, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #192, 22 @ 0x30000 │ │ │ │ + adceq r4, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr r0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r0, lr, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df7944 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #144, 30 @ 0x240 │ │ │ │ + adcseq ip, pc, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #104, 30 @ 0x1a0 │ │ │ │ + adceq lr, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #21 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #16, 12 @ 0x1000000 │ │ │ │ + adceq sp, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #40, 10 @ 0xa000000 │ │ │ │ + adceq sp, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #32 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #128, 6 │ │ │ │ + adceq sp, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df1c54 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e08bc4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r5, r1, #192, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, ror pc │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r7, [r9, #80]! @ 0x50 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #152, 24 @ 0x9800 │ │ │ │ + adcseq r0, sp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r5, sp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-1520 @ 0xfffffa10 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #88, 28 @ 0x580 │ │ │ │ + adcseq r8, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #152, 2 @ 0x26 │ │ │ │ + sbceq lr, r0, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r7, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r2, fp, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r1, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #176, 24 @ 0xb000 │ │ │ │ + adcseq r1, sp, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, asr #4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602468,35 +1602468,35 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #80 @ 0x50 │ │ │ │ + adcseq r5, r5, #88 @ 0x58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d00e14 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq r2, r0, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #200, 30 @ 0x320 │ │ │ │ + adceq pc, r3, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf1c64 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #88, 2 │ │ │ │ + adcseq r9, r8, #96, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r3, [r5, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602504,91 +1602504,91 @@ │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #72, 8 @ 0x48000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #184, 24 @ 0xb800 │ │ │ │ + adcseq r2, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r7, [r9, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #112 @ 0x70 │ │ │ │ + adcseq r1, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d01224 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r1, #112, 2 │ │ │ │ + adceq r4, r1, #120, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r3, r0, lsr #31 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #128, 18 @ 0x200000 │ │ │ │ + adceq r4, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r6, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #24, 14 @ 0x600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #16, 2 │ │ │ │ + adceq r5, ip, #24, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #8, 2 │ │ │ │ + adceq r5, ip, #16, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r1, [r7, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #8, 14 @ 0x200000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r9, lr, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #40, 10 @ 0xa000000 │ │ │ │ + adcseq sp, r5, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #30 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #248, 12 @ 0xf800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #96, 30 @ 0x180 │ │ │ │ + adcseq pc, r7, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #72, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602596,15 +1602596,15 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #232, 12 @ 0xe800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #56, 26 @ 0xe00 │ │ │ │ + adceq sl, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #32 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602620,151 +1602620,151 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r3, sl, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71f90 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #200, 12 @ 0xc800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #16 │ │ │ │ + adcseq fp, r4, #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, asr #7 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #144, 18 @ 0x240000 │ │ │ │ + adceq r4, ip, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #184, 12 @ 0xb800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #112, 30 @ 0x1c0 │ │ │ │ + adcseq pc, r7, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #176, 22 @ 0x2c000 │ │ │ │ + addseq lr, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror #31 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #168, 12 @ 0xa800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #120, 28 @ 0x780 │ │ │ │ + addseq r3, pc, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3896 @ 0xfffff0c8 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #192, 24 @ 0xc000 │ │ │ │ + addseq r8, r2, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, lsl r0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #152, 12 @ 0x9800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #216, 28 @ 0xd80 │ │ │ │ + adcseq r5, r7, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r9, r5, #0, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, asr #32 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #136, 12 @ 0x8800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #48, 8 @ 0x30000000 │ │ │ │ + adcseq fp, r8, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #112, 2 │ │ │ │ + adcseq fp, r8, #120, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, rrx │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r2, r9, #0, 12 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #208, 22 @ 0x34000 │ │ │ │ + addseq r4, r7, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #0, 28 │ │ │ │ + addseq r3, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e72090 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #0, 16 │ │ │ │ + adcseq sl, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #184, 30 @ 0x2e0 │ │ │ │ + adceq r8, r1, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-320 @ 0xfffffec0 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-904 @ 0xfffffc78 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #248, 16 @ 0xf80000 │ │ │ │ + addseq r3, r7, #0, 18 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 12 @ 0xd800000 │ │ │ │ + addseq ip, sl, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, pc, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602792,67 +1602792,67 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df50a4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #16, 16 @ 0x100000 │ │ │ │ + adcseq r2, r9, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r2, sl, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, ror r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r5, #232, 12 @ 0xe800000 │ │ │ │ + adceq r0, r5, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #128, 16 @ 0x800000 │ │ │ │ + addseq r4, r7, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2768 @ 0xfffff530 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #192, 12 @ 0xc000000 │ │ │ │ + addseq sl, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #144, 14 @ 0x2400000 │ │ │ │ + addseq ip, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #160, 10 @ 0x28000000 │ │ │ │ + addseq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #168, 22 @ 0x2a000 │ │ │ │ + adceq r3, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ + addseq sl, pc, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #16, 20 @ 0x10000 │ │ │ │ + adcseq r8, ip, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #13 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602864,27 +1602864,27 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #128 @ 0x80 │ │ │ │ + adcseq r1, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #152, 26 @ 0x2600 │ │ │ │ + adcseq r9, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #112, 2 │ │ │ │ + adcseq sl, fp, #120, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r4, lr, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602896,39 +1602896,39 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #5 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #176, 28 @ 0xb00 │ │ │ │ + adcseq r7, sl, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #248, 20 @ 0xf8000 │ │ │ │ + adcseq fp, r5, #0, 22 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r3, r0, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r5, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #32 │ │ │ │ + adcseq r5, r1, #40 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #0, 28 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602940,27 +1602940,27 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r8, pc, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #104, 22 @ 0x1a000 │ │ │ │ + adcseq sp, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r4, r7, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #0, 28 │ │ │ │ + adceq pc, sp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602968,91 +1602968,91 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #8, 6 @ 0x20000000 │ │ │ │ + sbceq sp, r0, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r1, sl, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #160, 16 @ 0xa00000 │ │ │ │ + adceq r5, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #112, 22 @ 0x1c000 │ │ │ │ + adceq lr, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #64, 12 @ 0x4000000 │ │ │ │ + adceq r5, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #16, 24 @ 0x1000 │ │ │ │ + adcseq r8, r0, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #56, 28 @ 0x380 │ │ │ │ + sbceq r0, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #152, 10 @ 0x26000000 │ │ │ │ + adceq r7, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r8, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r7, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror sl │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq ip, pc, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #0, 26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #64, 2 │ │ │ │ + adceq r7, fp, #72, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r4, r0, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #160, 30 @ 0x280 │ │ │ │ + adcseq fp, r9, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #96, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603060,15 +1603060,15 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0be94 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #136, 6 @ 0x20000002 │ │ │ │ + adcseq sp, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr r3 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603076,35 +1603076,35 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r6, r0, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #248, 30 @ 0x3e0 │ │ │ │ + adcseq sl, sl, #0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r8, r0, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #32, 14 @ 0x800000 │ │ │ │ + adcseq r8, r0, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq pc, pc, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-2424 @ 0xfffff688 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603132,99 +1603132,99 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #128, 18 @ 0x200000 │ │ │ │ + adcseq r9, fp, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #128, 22 @ 0x20000 │ │ │ │ + adceq r4, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1488 @ 0xfffffa30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #0, 20 │ │ │ │ + adceq r6, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #7 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #96, 20 @ 0x60000 │ │ │ │ + adcseq r3, r7, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r5, fp, #0, 8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #16, 28 @ 0x100 │ │ │ │ + adcseq r5, sp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r7, r5, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r4, r7, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #248, 2 @ 0x3e │ │ │ │ + adcseq r4, r7, #0, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2688 @ 0xfffff580 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror fp │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sp, #80, 24 @ 0x5000 │ │ │ │ + adceq ip, sp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #23 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3e054 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #64, 30 @ 0x100 │ │ │ │ + adcseq fp, r0, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #64, 6 │ │ │ │ + adcseq sp, r6, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #200, 20 @ 0xc8000 │ │ │ │ + adceq r8, pc, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2784 @ 0xfffff520 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #40, 10 @ 0xa000000 │ │ │ │ + adcseq pc, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1603236,23 +1603236,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r9, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #72, 6 @ 0x20000001 │ │ │ │ + adcseq lr, r8, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r5, r1, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2912 @ 0xfffff4a0 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603268,43 +1603268,43 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e327d4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r6, sp, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #120 @ 0x78 │ │ │ │ + adceq r8, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #200, 30 @ 0x320 │ │ │ │ + adcseq r6, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r8, [r9, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2880 @ 0xfffff4c0 @ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #40, 10 @ 0xa000000 │ │ │ │ + adceq r2, sl, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #192, 28 @ 0xc00 │ │ │ │ + adceq r3, lr, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r1, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603312,151 +1603312,151 @@ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq pc, r8, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #21 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2864 @ 0xfffff4d0 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r9, r8, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #48, 16 @ 0x300000 │ │ │ │ + adceq r1, r4, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #64, 22 @ 0x10000 │ │ │ │ + adcseq fp, r6, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #24, 24 @ 0x1800 │ │ │ │ + adcseq fp, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r7, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ + adceq fp, fp, #0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #8, 28 @ 0x80 │ │ │ │ + sbceq sl, r0, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1472 @ 0xfffffa40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl #22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #88, 12 @ 0x5800000 │ │ │ │ + adcseq ip, fp, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #40, 24 @ 0x2800 │ │ │ │ + adcseq fp, r8, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr fp │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-3160 @ 0xfffff3a8 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #120, 16 @ 0x780000 │ │ │ │ + adceq r4, sp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #240, 16 @ 0xf00000 │ │ │ │ + adceq fp, lr, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #48 @ 0x30 │ │ │ │ + sbceq sl, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-72 @ 0xffffffb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #16, 28 @ 0x100 │ │ │ │ + adceq r7, pc, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e12e34 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e31fe4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r1, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #0, 2 │ │ │ │ + adcseq r2, r6, #8, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r5, r8, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #240, 14 @ 0x3c00000 │ │ │ │ + adceq sp, pc, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1472 @ 0xfffffa40 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #80, 14 @ 0x1400000 │ │ │ │ + adceq r8, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r9, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #216, 26 @ 0x3600 │ │ │ │ + adceq r2, pc, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [lr], #-696 @ 0xfffffd48 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r2, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr r6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603472,31 +1603472,31 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, lr, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r1, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #136, 26 @ 0x2200 │ │ │ │ + adcseq r2, r4, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #20 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #64, 18 @ 0x100000 │ │ │ │ + adceq r4, sp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [lr], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603504,123 +1603504,123 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [sl, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #80, 26 @ 0x1400 │ │ │ │ + adcseq r2, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #0 │ │ │ │ + adcseq r0, pc, #8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #64, 6 │ │ │ │ + adcseq r2, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [lr], #-2064 @ 0xfffff7f0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #112, 4 │ │ │ │ + adcseq r2, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #208, 16 @ 0xd00000 │ │ │ │ + adcseq fp, r9, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #26 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adceq r0, lr, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq fp, r9, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #112, 26 @ 0x1c00 │ │ │ │ + adcseq r2, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r1, lr, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #208 @ 0xd0 │ │ │ │ + adceq sp, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #24, 14 @ 0x600000 │ │ │ │ + adceq ip, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #128, 20 @ 0x80000 │ │ │ │ + adceq r5, fp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #28 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0fef4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #88, 10 @ 0x16000000 │ │ │ │ + sbceq r6, r2, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror lr │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #64, 18 @ 0x100000 │ │ │ │ + sbceq r6, r2, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #112, 4 │ │ │ │ + adceq r5, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #8 │ │ │ │ + adceq r3, sl, #16 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #32, 4 │ │ │ │ + adcseq r2, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #160, 24 @ 0xa000 │ │ │ │ + adceq r5, fp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2416 @ 0xfffff690 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #0, 22 │ │ │ │ + adcseq r2, r8, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #56, 6 @ 0xe0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1603628,27 +1603628,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #56, 10 @ 0xe000000 │ │ │ │ + adcseq sl, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #88, 24 @ 0x5800 │ │ │ │ + adcseq r2, r8, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #160, 28 @ 0xa00 │ │ │ │ + adceq r8, sp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603660,27 +1603660,27 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #144, 4 │ │ │ │ + adcseq fp, lr, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #152, 18 @ 0x260000 │ │ │ │ + adcseq r0, lr, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603688,15 +1603688,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #64 @ 0x40 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #16, 14 @ 0x400000 │ │ │ │ + adcseq r5, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #56]! @ 0x38 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603748,35 +1603748,35 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r4, r9, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2648 @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r5, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #176, 26 @ 0x2c00 │ │ │ │ + adcseq lr, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #168, 4 @ 0x8000000a │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1603796,35 +1603796,35 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #40, 28 @ 0x280 │ │ │ │ + adcseq r9, sl, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #224, 28 @ 0xe00 │ │ │ │ + adcseq r1, r9, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #0, 12 │ │ │ │ + adcseq sp, r5, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #8, 26 @ 0x200 │ │ │ │ + adceq lr, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl sp │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603832,35 +1603832,35 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #72, 10 @ 0x12000000 │ │ │ │ + adcseq sp, r8, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #56, 18 @ 0xe0000 │ │ │ │ + adcseq sp, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #88, 22 @ 0x16000 │ │ │ │ + adcseq r9, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #96, 18 @ 0x180000 │ │ │ │ + adcseq ip, r8, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r9, sp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #160, 4 │ │ │ │ + adceq r8, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #27 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603872,43 +1603872,43 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #27 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #240, 2 @ 0x3c │ │ │ │ + adceq lr, r7, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c86a44 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c86274 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, sp, #8, 28 @ 0x80 │ │ │ │ + addseq r7, sp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c85fb4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #112 @ 0x70 │ │ │ │ + adcseq r1, sp, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r5, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #48, 4 │ │ │ │ + adcseq r0, ip, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr r9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603920,19 +1603920,19 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c85a84 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r4, #208, 26 @ 0x3400 │ │ │ │ + adceq r6, r4, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r8, sp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603944,35 +1603944,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #56, 8 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq pc, fp, #0, 8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #88, 14 @ 0x1600000 │ │ │ │ + adcseq lr, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r0, #48, 26 @ 0xc00 │ │ │ │ + adceq pc, r0, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r0, #48, 20 @ 0x30000 │ │ │ │ + adceq pc, r0, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #232, 18 @ 0x3a0000 │ │ │ │ + adceq r0, r6, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #27 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1603980,15 +1603980,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c858b4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #248, 28 @ 0xf80 │ │ │ │ + adceq sl, pc, #0, 30 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604000,47 +1604000,47 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfeb84 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #8, 22 @ 0x2000 │ │ │ │ + sbceq sp, r0, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r0, #152, 8 @ 0x98000000 │ │ │ │ + adceq pc, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e02064 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df3db4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #128 @ 0x80 │ │ │ │ + adcseq r9, lr, #136 @ 0x88 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r4, #0, 12 │ │ │ │ + adceq ip, r4, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr lr │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #200, 2 @ 0x32 │ │ │ │ + adcseq r1, r0, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0f2a4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604048,103 +1604048,103 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfefa4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r1, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df1c04 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #0, 2 │ │ │ │ + adcseq r1, r0, #8, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #224, 4 │ │ │ │ + adcseq r4, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0de94 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #14 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #96 @ 0x60 │ │ │ │ + adceq r4, sl, #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r3, r0, ror #31 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #96, 22 @ 0x18000 │ │ │ │ + addseq fp, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e0e704 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r3, r7, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce06a4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #160, 26 @ 0x2800 │ │ │ │ + sbceq sl, r0, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sp, #64, 10 @ 0x10000000 │ │ │ │ + adceq r2, sp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #192, 12 @ 0xc000000 │ │ │ │ + adceq r2, lr, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr #27 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r3, [r5, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r0, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r6, #24, 10 @ 0x6000000 │ │ │ │ + adceq r2, r6, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #120, 16 @ 0x780000 │ │ │ │ + adcseq ip, lr, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r6, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r2, r6, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r6, #120 @ 0x78 │ │ │ │ + adceq sp, r6, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #32]! │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1604156,75 +1604156,75 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #104, 8 @ 0x68000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sp, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r9, sp, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e03a14 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r0, sp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #104, 8 @ 0x68000000 │ │ │ │ + addseq ip, r9, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r5, #48, 30 @ 0xc0 │ │ │ │ + adceq pc, r5, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r4, #240, 18 @ 0x3c0000 │ │ │ │ + adceq r6, r4, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-296 @ 0xfffffed8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r8, [r9, #32]! │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r6, sp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #48, 16 @ 0x300000 │ │ │ │ + addseq r1, r7, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq lr, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r4, #224, 10 @ 0x38000000 │ │ │ │ + adceq r5, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #176, 12 @ 0xb000000 │ │ │ │ + adcseq sp, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #88, 10 @ 0x16000000 │ │ │ │ + addseq ip, r9, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-272 @ 0xfffffef0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604236,19 +1604236,19 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e08bd4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #16, 18 @ 0x40000 │ │ │ │ + adcseq sp, r6, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, pc │ │ │ │ @ instruction: 0x160a05d4 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #208, 4 │ │ │ │ + sbceq r9, r0, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, lr │ │ │ │ strne r0, [sl], -r8, ror #11 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sl │ │ │ │ strne r0, [sl], -ip, ror #11 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604276,23 +1604276,23 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df5294 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #0, 6 │ │ │ │ + adceq r2, pc, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r3, ip, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfcb74 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604312,19 +1604312,19 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #13 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #112, 28 @ 0x700 │ │ │ │ + adceq r5, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r3, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604344,15 +1604344,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #120, 24 @ 0x7800 │ │ │ │ + addseq ip, r9, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e064a4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604360,31 +1604360,31 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #72, 18 @ 0x120000 │ │ │ │ + adcseq r9, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2472 @ 0xfffff658 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #88 @ 0x58 │ │ │ │ + addseq lr, r9, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r2, #232, 20 @ 0xe8000 │ │ │ │ + adceq r7, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #32, 30 @ 0x80 │ │ │ │ + addseq fp, r9, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df79c4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604396,15 +1604396,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #120, 28 @ 0x780 │ │ │ │ + adceq sl, r0, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror pc @ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604412,35 +1604412,35 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #40, 26 @ 0xa00 │ │ │ │ + adceq r8, r0, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df88a4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #48, 18 @ 0xc0000 │ │ │ │ + addseq r6, r5, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #168, 22 @ 0x2a000 │ │ │ │ + adceq r4, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r2, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604448,23 +1604448,23 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #152, 28 @ 0x980 │ │ │ │ + adcseq r0, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #160, 14 @ 0x2800000 │ │ │ │ + adceq r3, r6, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df5004 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604476,15 +1604476,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #16, 28 @ 0x100 │ │ │ │ + adceq r5, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604492,15 +1604492,15 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #13 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r1, r6, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dff034 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1604528,15 +1604528,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfe884 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #128, 30 @ 0x200 │ │ │ │ + adcseq r3, r5, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, asr #15 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604556,43 +1604556,43 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r7, [r9, #112]! @ 0x70 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #72, 6 @ 0x20000001 │ │ │ │ + adcseq r7, r1, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #152, 6 @ 0x60000002 │ │ │ │ + adcseq lr, pc, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #24, 24 @ 0x1800 │ │ │ │ + adceq r5, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr #16 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #120, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #112, 8 @ 0x70000000 │ │ │ │ + sbceq r5, r0, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #136, 16 @ 0x880000 │ │ │ │ + adceq r5, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, asr r8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604600,27 +1604600,27 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df4d24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #72, 10 @ 0x12000000 │ │ │ │ + adceq sl, r0, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #17 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #40, 8 @ 0x28000000 │ │ │ │ + adceq sl, r0, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2568 @ 0xfffff5f8 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604636,15 +1604636,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d33534 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #248 @ 0xf8 │ │ │ │ + adcseq ip, r7, #0, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #17 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604656,51 +1604656,51 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #216, 30 @ 0x360 │ │ │ │ + adcseq r9, r4, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl r9 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df3654 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #152, 28 @ 0x980 │ │ │ │ + adcseq r1, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, asr #18 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #184, 6 @ 0xe0000002 │ │ │ │ + adceq r4, sl, #192, 6 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2304 @ 0xfffff700 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #160 @ 0xa0 │ │ │ │ + adcseq sp, r5, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror r9 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604708,87 +1604708,87 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr #19 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #216, 16 @ 0xd80000 │ │ │ │ + addseq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfb644 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #176, 16 @ 0xb00000 │ │ │ │ + adceq r3, sl, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #29 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r6, #216, 6 @ 0x60000003 │ │ │ │ + adceq r1, r6, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r1, r0, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #27 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #216, 18 @ 0x360000 │ │ │ │ + adcseq r6, fp, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71d98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r1, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #112, 28 @ 0x700 │ │ │ │ + adcseq r4, r7, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d34f04 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #56 @ 0x38 │ │ │ │ + adcseq r1, r0, #64 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r1, r0, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #8, 28 @ 0x80 │ │ │ │ + adcseq r6, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #136, 4 @ 0x80000008 │ │ │ │ + adcseq sp, r4, #144, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr #24 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604800,23 +1604800,23 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2568 @ 0xfffff5f8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #224, 2 @ 0x38 │ │ │ │ + adcseq sp, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r5, r4, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604852,23 +1604852,23 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r1, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #224, 2 @ 0x38 │ │ │ │ + adcseq pc, r9, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #184 @ 0xb8 │ │ │ │ + adcseq r7, r7, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #216, 10 @ 0x36000000 │ │ │ │ + adceq r8, ip, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604896,47 +1604896,47 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #248, 2 @ 0x3e │ │ │ │ + addseq sp, pc, #0, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, lr, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71c90 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #152, 28 @ 0x980 │ │ │ │ + adceq r6, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #240, 28 @ 0xf00 │ │ │ │ + adceq r4, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #72, 10 @ 0x12000000 │ │ │ │ + adcseq lr, r0, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #80, 20 @ 0x50000 │ │ │ │ + adcseq sp, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #8, 26 @ 0x200 │ │ │ │ + sbceq fp, r0, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr #3 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604948,27 +1604948,27 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #224, 20 @ 0xe0000 │ │ │ │ + adcseq lr, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-2040 @ 0xfffff808 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #0, 14 │ │ │ │ + adcseq r1, sl, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r1, sl, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604984,95 +1604984,95 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #152, 22 @ 0x26000 │ │ │ │ + adcseq r8, lr, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #240, 24 @ 0xf000 │ │ │ │ + adcseq r1, sp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #176, 24 @ 0xb000 │ │ │ │ + adcseq r0, lr, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1256 @ 0xfffffb18 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1280 @ 0xfffffb00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #208, 14 @ 0x3400000 │ │ │ │ + adceq sp, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #152, 18 @ 0x260000 │ │ │ │ + adcseq sp, r8, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #160, 10 @ 0x28000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #176, 10 @ 0x2c000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ + addseq sl, r4, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71290 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #88, 4 @ 0x80000005 │ │ │ │ + adcseq sl, ip, #96, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #40, 14 @ 0xa00000 │ │ │ │ + adcseq sl, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r7, r6, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #248, 22 @ 0x3e000 │ │ │ │ + adcseq fp, r9, #0, 24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #96, 12 @ 0x6000000 │ │ │ │ + adcseq sl, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #56 @ 0x38 │ │ │ │ + addseq r7, r2, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #40, 4 @ 0x80000002 │ │ │ │ + addseq sl, sp, #48, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ strne r1, [sl], -ip, asr #4 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r3, pc, #224, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #24, 6 @ 0x60000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1605080,39 +1605080,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2960 @ 0xfffff470 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r1, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r1, [r7, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r9, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #8, 6 @ 0x20000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #184, 12 @ 0xb800000 │ │ │ │ + adcseq lr, r6, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r9, r7, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #232, 4 @ 0x8000000e │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605120,179 +1605120,179 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #248, 4 @ 0x8000000f │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r0, r6, #128, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72 @ 0x48 │ │ │ │ + adcseq r0, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r9, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #40, 30 @ 0xa0 │ │ │ │ + addseq r0, r5, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #152, 2 @ 0x26 │ │ │ │ + adceq r0, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r0, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3024 @ 0xfffff430 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #152, 8 @ 0x98000000 │ │ │ │ + adceq r7, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #168, 22 @ 0x2a000 │ │ │ │ + adcseq lr, r9, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #40, 28 @ 0x280 │ │ │ │ + adcseq fp, pc, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #152, 28 @ 0x980 │ │ │ │ + adcseq fp, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, asr #2 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #72, 22 @ 0x12000 │ │ │ │ + adceq r4, sp, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #16, 16 @ 0x100000 │ │ │ │ + adcseq r8, sp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #0 │ │ │ │ + adceq r3, lr, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3088 @ 0xfffff3f0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r1, sl, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #0, 4 │ │ │ │ + adcseq r4, ip, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #56, 16 @ 0x380000 │ │ │ │ + adcseq r3, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #48, 24 @ 0x3000 │ │ │ │ + addseq r7, r2, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq fp, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #104, 16 @ 0x680000 │ │ │ │ + adcseq r3, r9, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r3, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3136 @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, lr, #64, 6 │ │ │ │ + rsbseq r3, lr, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, lr, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r3, lr, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #24, 4 @ 0x80000001 │ │ │ │ + rsbseq r8, ip, #32, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #152, 4 @ 0x80000009 │ │ │ │ + adcseq sl, fp, #160, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, lr, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r3, lr, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #232, 24 @ 0xe800 │ │ │ │ + adcseq r3, r1, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r8, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1448 @ 0xfffffa58 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #56, 16 @ 0x380000 │ │ │ │ + adcseq r3, sl, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #176, 14 @ 0x2c00000 │ │ │ │ + rsbseq r8, ip, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #72, 18 @ 0x120000 │ │ │ │ + adcseq r6, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #8, 6 @ 0x20000000 │ │ │ │ + adcseq pc, r2, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq pc, r2, #192, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r8, sp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #104, 8 @ 0x68000000 │ │ │ │ + adcseq pc, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl r9 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605308,15 +1605308,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e17074 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #56, 28 @ 0x380 │ │ │ │ + adcseq fp, pc, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605340,31 +1605340,31 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1a2d4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r4, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #168, 2 @ 0x2a │ │ │ │ + adcseq r4, r3, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r4, r3, #64, 6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r6, #232, 26 @ 0x3a00 │ │ │ │ + adceq r7, r6, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605372,15 +1605372,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, ror sl │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq lr, r9, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-144 @ 0xffffff70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605420,19 +1605420,19 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e309b4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #248, 26 @ 0x3e00 │ │ │ │ + adcseq lr, fp, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #96 @ 0x60 │ │ │ │ + addseq ip, r9, #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605444,127 +1605444,127 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-2304 @ 0xfffff700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r8, sp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, ror #3 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #48, 20 @ 0x30000 │ │ │ │ + adcseq lr, r6, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-3280 @ 0xfffff330 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r1, lr, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #112, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r8, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd71c4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #216, 26 @ 0x3600 │ │ │ │ + adcseq fp, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #72, 2 │ │ │ │ + adceq r7, lr, #80, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #1 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #128, 30 @ 0x200 │ │ │ │ + adcseq r6, pc, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #144 @ 0x90 │ │ │ │ + adcseq r4, r8, #152 @ 0x98 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #40, 18 @ 0xa0000 │ │ │ │ + adcseq r0, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r1, lr, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #208, 30 @ 0x340 │ │ │ │ + adcseq pc, lr, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #184, 28 @ 0xb80 │ │ │ │ + sbceq r0, r0, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cde514 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #192, 24 @ 0xc000 │ │ │ │ + adcseq r5, r5, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #16]! │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r5, r6, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #128, 28 @ 0x800 │ │ │ │ + rsbseq r5, lr, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #192, 14 @ 0x3000000 │ │ │ │ + addseq r7, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #96, 28 @ 0x600 │ │ │ │ + adcseq r4, fp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r6, #208, 14 @ 0x3400000 │ │ │ │ + adceq r5, r6, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne debcf4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1605572,15 +1605572,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #184, 22 @ 0x2e000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #112, 12 @ 0x7000000 │ │ │ │ + adceq r7, r0, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e97b98 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605596,43 +1605596,43 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-1752 @ 0xfffff928 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #72, 30 @ 0x120 │ │ │ │ + rsbseq r5, lr, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-2416 @ 0xfffff690 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #16 │ │ │ │ + rsbseq r6, lr, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #72, 16 @ 0x480000 │ │ │ │ + adcseq r1, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #24, 24 @ 0x1800 │ │ │ │ + adcseq r6, sp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r7, [r9, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #16, 24 @ 0x1000 │ │ │ │ + adcseq r5, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605640,19 +1605640,19 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #112, 30 @ 0x1c0 │ │ │ │ + adcseq r6, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #216, 28 @ 0xd80 │ │ │ │ + adcseq lr, sp, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605664,67 +1605664,67 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl ip │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #40, 20 @ 0x28000 │ │ │ │ + adcseq r9, r5, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #64, 4 │ │ │ │ + adcseq r8, r1, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r5, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-3048 @ 0xfffff418 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #56, 8 @ 0x38000000 │ │ │ │ + adcseq ip, r7, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r5, ip, #192, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sp, #64 @ 0x40 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr #29 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq sp, r6, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-2224 @ 0xfffff750 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #104, 22 @ 0x1a000 │ │ │ │ + adcseq lr, r9, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605744,103 +1605744,103 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-3064 @ 0xfffff408 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #144, 30 @ 0x240 │ │ │ │ + adcseq r6, ip, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #128, 30 @ 0x200 │ │ │ │ + adcseq r6, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #160, 4 │ │ │ │ + rsbseq r6, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #128, 6 │ │ │ │ + rsbseq r6, lr, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c8d264 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq r6, lr, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, lsr #9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r1, ip, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d08704 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r7, r0, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r6, r0, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r3, r8, lsl #31 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #184, 24 @ 0xb800 │ │ │ │ + rsbseq r0, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #128, 6 │ │ │ │ + adcseq r7, r0, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r5, lr, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [pc], #-4088 @ 16d5674 <__bss_end__@@Base+0x8788a8> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e97690 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #224, 12 @ 0xe000000 │ │ │ │ + adceq fp, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r0, ip, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #200, 2 @ 0x32 │ │ │ │ + rsbseq r3, sp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r3, r0, ror #30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #80, 16 @ 0x500000 │ │ │ │ + adcseq sl, r6, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd2c64 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605848,23 +1605848,23 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #0, 8 │ │ │ │ + sbceq lr, r0, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r3, #104, 16 @ 0x680000 │ │ │ │ + adceq r1, r3, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r5, lr, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605880,187 +1605880,187 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd3144 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #176 @ 0xb0 │ │ │ │ + adcseq sp, pc, #184 @ 0xb8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r5, lr, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r7, sp, #176, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r0, r8, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsr #20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r8, #248, 26 @ 0x3e00 │ │ │ │ + adceq r0, r8, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r8, #104, 4 @ 0x80000006 │ │ │ │ + adceq r0, r8, #112, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r5, #176, 12 @ 0xb000000 │ │ │ │ + addseq r5, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r5, lr, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq lr, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [pc], #-3888 @ 16d5844 <__bss_end__@@Base+0x878a78> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r6, r5, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq sp, [r4, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r5, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r5, #248 @ 0xf8 │ │ │ │ + addseq r4, r5, #0, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq r5, lr, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce17a4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #200, 14 @ 0x3200000 │ │ │ │ + adcseq fp, r0, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #128, 24 @ 0x8000 │ │ │ │ + adceq ip, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r5, lr, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r2, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #88, 2 │ │ │ │ + adcseq r9, lr, #96, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, ror fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq r4, lr, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #128, 4 │ │ │ │ + adcseq sl, ip, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r4, lr, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #64, 10 @ 0x10000000 │ │ │ │ + adceq pc, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r4, lr, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r2, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #184, 20 @ 0xb8000 │ │ │ │ + adceq r3, pc, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, lr, #32, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #160, 30 @ 0x280 │ │ │ │ + adcseq r1, r3, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r1, [r7, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #104, 12 @ 0x6800000 │ │ │ │ + adcseq lr, r5, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #128, 24 @ 0x8000 │ │ │ │ + adcseq r4, r9, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #224, 14 @ 0x3800000 │ │ │ │ + adcseq lr, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #0, 20 │ │ │ │ + adcseq r3, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #64, 2 │ │ │ │ + adcseq sl, sl, #72, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, pc, #80, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606084,35 +1606084,35 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eorseq r6, r7, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r0, r0, #112, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #96, 16 @ 0x600000 │ │ │ │ + adcseq lr, r6, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #160, 4 │ │ │ │ + addseq r5, r4, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #112, 6 @ 0xc0000001 │ │ │ │ + addseq r5, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r8, r5, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1280 @ 0xfffffb00 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606120,39 +1606120,39 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eorseq r6, r7, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #56, 28 @ 0x380 │ │ │ │ + adcseq r1, sp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #64, 14 @ 0x1000000 │ │ │ │ + adceq r7, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #216, 20 @ 0xd8000 │ │ │ │ + adceq sl, fp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #248 @ 0xf8 │ │ │ │ + adceq pc, sp, #0, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r1, r6, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #72, 4 @ 0x80000004 │ │ │ │ + adcseq r8, r5, #80, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #104]! @ 0x68 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606160,51 +1606160,51 @@ │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2176 @ 0xfffff780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq r1, r6, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 24 @ 0xb000 │ │ │ │ + adcseq r1, r6, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 24 @ 0xd000 │ │ │ │ + adcseq r1, r6, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 18 @ 0x340000 │ │ │ │ + adcseq r1, r6, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 18 @ 0x280000 │ │ │ │ + adcseq r1, r6, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r7, r5, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 18 @ 0x240000 │ │ │ │ + adcseq r1, r6, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl r6 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2088 @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #136, 22 @ 0x22000 │ │ │ │ + adcseq sl, r0, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-3208 @ 0xfffff378 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606212,71 +1606212,71 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-1520 @ 0xfffffa10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r2, #48, 26 @ 0xc00 │ │ │ │ + adceq r6, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c897b4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r5, #120, 30 @ 0x1e0 │ │ │ │ + addseq r5, r5, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #48, 30 @ 0xc0 │ │ │ │ + adceq ip, r1, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2008 @ 0xfffff828 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #104, 16 @ 0x680000 │ │ │ │ + adcseq lr, r6, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r1, [r7, #16]! │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r1, r6, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #32, 18 @ 0x80000 │ │ │ │ + adcseq sp, r6, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror #3 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #192, 12 @ 0xc000000 │ │ │ │ + adcseq lr, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2000 @ 0xfffff830 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #80, 18 @ 0x140000 │ │ │ │ + adcseq sp, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606284,119 +1606284,119 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-2624 @ 16d5dd4 <__bss_end__@@Base+0x879008> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #56, 18 @ 0xe0000 │ │ │ │ + adcseq sp, r6, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-1680 @ 0xfffff970 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #176, 18 @ 0x2c0000 │ │ │ │ + adceq r0, r2, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r1, r6, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #88, 30 @ 0x160 │ │ │ │ + adceq pc, r1, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #120, 20 @ 0x78000 │ │ │ │ + adceq ip, r1, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #48, 14 @ 0xc00000 │ │ │ │ + adceq ip, r1, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r1, r6, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #0, 4 │ │ │ │ + adcseq r7, r5, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, ip, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq sp, ip, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2416 @ 0xfffff690 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #80, 18 @ 0x140000 │ │ │ │ + rsbseq pc, ip, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 28 @ 0x500 │ │ │ │ + adcseq r1, r6, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 24 @ 0xc000 │ │ │ │ + adcseq r1, r6, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 24 @ 0xa000 │ │ │ │ + adcseq r1, r6, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, asr #6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #128, 18 @ 0x200000 │ │ │ │ + adcseq r1, r6, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-2960 @ 0xfffff470 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 18 @ 0x300000 │ │ │ │ + adcseq r1, r6, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-1232 @ 16d5f64 <__bss_end__@@Base+0x879198> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr #29 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r1, r6, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r1, #72, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606412,39 +1606412,39 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #136, 20 @ 0x88000 │ │ │ │ + adceq lr, r1, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 16 @ 0xc00000 │ │ │ │ + adcseq r1, r6, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #128, 6 │ │ │ │ + adcseq r7, r5, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #8, 30 │ │ │ │ + adcseq r1, r6, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #24, 28 @ 0x180 │ │ │ │ + adcseq r1, r6, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 18 @ 0x180000 │ │ │ │ + adcseq r1, r6, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, lr, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606452,175 +1606452,175 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr #26 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 18 @ 0x140000 │ │ │ │ + adcseq r1, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #240 @ 0xf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror #26 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r3, sp, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #72, 12 @ 0x4800000 │ │ │ │ + adcseq r6, r8, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r1, r6, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #144, 26 @ 0x2400 │ │ │ │ + adcseq ip, r6, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r9, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r8, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r6, #152, 20 @ 0x98000 │ │ │ │ + adceq r8, r6, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #32, 16 @ 0x200000 │ │ │ │ + adcseq r3, r1, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr r9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-2824 @ 16d6164 <__bss_end__@@Base+0x879398> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 24 @ 0x6000 │ │ │ │ + adcseq r1, r6, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl ip │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #248, 2 @ 0x3e │ │ │ │ + adcseq r7, r4, #0, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 16 @ 0xa00000 │ │ │ │ + adcseq r1, r6, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #160 @ 0xa0 │ │ │ │ + adceq r7, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #160, 24 @ 0xa000 │ │ │ │ + adcseq r0, lr, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #184, 2 @ 0x2e │ │ │ │ + adcseq sl, r5, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #8, 16 @ 0x80000 │ │ │ │ + adcseq r1, sl, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsr #24 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #136, 22 @ 0x22000 │ │ │ │ + adcseq r4, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #24 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r1, pc, #0, 22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #64 @ 0x40 │ │ │ │ + adcseq sl, ip, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #152, 22 @ 0x26000 │ │ │ │ + adcseq lr, r9, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #96, 14 @ 0x1800000 │ │ │ │ + adcseq ip, r8, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r5, r5, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r2, sl, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #24, 16 @ 0x180000 │ │ │ │ + adceq sp, fp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #22 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror r8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r4, sp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq pc, r7, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #128, 16 @ 0x800000 │ │ │ │ + adcseq lr, pc, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r5, r6, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #0 │ │ │ │ + adcseq r8, r0, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-3016 @ 16d6314 <__bss_end__@@Base+0x879548> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1606636,155 +1606636,155 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #9 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #176, 20 @ 0xb0000 │ │ │ │ + adcseq sl, r6, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #208 @ 0xd0 │ │ │ │ + adcseq r8, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r5, #232, 2 @ 0x3a │ │ │ │ + adceq fp, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #48, 22 @ 0xc000 │ │ │ │ + adcseq sp, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #240, 20 @ 0xf0000 │ │ │ │ + sbceq r6, r0, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r1, sl, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror ip │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #32, 22 @ 0x8000 │ │ │ │ + adcseq ip, r9, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r5, sp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #7 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #32, 22 @ 0x8000 │ │ │ │ + adcseq r6, sp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #240, 30 @ 0x3c0 │ │ │ │ + adceq r8, ip, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #240, 22 @ 0x3c000 │ │ │ │ + adceq r7, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r3, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-2232 @ 0xfffff748 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #152, 14 @ 0x2600000 │ │ │ │ + adceq r7, lr, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #192, 10 @ 0x30000000 │ │ │ │ + adceq r3, r4, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #24, 30 @ 0x60 │ │ │ │ + adcseq r1, r6, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, ror r3 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #152, 10 @ 0x26000000 │ │ │ │ + adcseq ip, sp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r7, r4, #16, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #0, 8 │ │ │ │ + adcseq r5, r5, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #72, 30 @ 0x120 │ │ │ │ + adcseq r3, r5, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r7, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da9354 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #144, 2 @ 0x24 │ │ │ │ + adcseq r0, r8, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #20 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #152, 30 @ 0x260 │ │ │ │ + sbceq r0, r0, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror sl │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #96, 12 @ 0x6000000 │ │ │ │ + adcseq ip, r9, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r7, lr, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r6, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, asr r8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb3624 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #128, 26 @ 0x2000 │ │ │ │ + adcseq r6, r5, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb2e44 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606800,191 +1606800,191 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr ip │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r0, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #56, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #144, 12 @ 0x9000000 │ │ │ │ + adcseq r8, sp, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sp, #96, 4 │ │ │ │ + addseq fp, sp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #216, 26 @ 0x3600 │ │ │ │ + adcseq sl, r8, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #24, 14 @ 0x600000 │ │ │ │ + adcseq ip, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r3, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #0, 18 │ │ │ │ + adcseq lr, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r5, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2456 @ 0xfffff668 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #72, 16 @ 0x480000 │ │ │ │ + adcseq sl, r7, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e98790 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #160, 28 @ 0xa00 │ │ │ │ + adcseq r1, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #64, 16 @ 0x400000 │ │ │ │ + adcseq r6, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #56, 2 │ │ │ │ + adceq r7, lr, #64, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r3, #240, 30 @ 0x3c0 │ │ │ │ + addseq r1, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr #15 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #192, 18 @ 0x300000 │ │ │ │ + adcseq ip, r8, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r3, #32, 10 @ 0x8000000 │ │ │ │ + addseq r1, r3, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #120, 8 @ 0x78000000 │ │ │ │ + addseq r4, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #48, 28 @ 0x300 │ │ │ │ + adcseq r3, sp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r8, [r9, #112]! @ 0x70 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #8, 16 @ 0x80000 │ │ │ │ + addseq r5, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #168, 22 @ 0x2a000 │ │ │ │ + sbceq fp, r0, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #200, 2 @ 0x32 │ │ │ │ + addseq r2, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #248, 26 @ 0x3e00 │ │ │ │ + adceq r4, pc, #0, 28 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2224 @ 0xfffff750 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsr #16 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #176, 12 @ 0xb000000 │ │ │ │ + addseq r3, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #40, 18 @ 0xa0000 │ │ │ │ + addseq r2, r3, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #56, 10 @ 0xe000000 │ │ │ │ + addseq pc, r2, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #32, 28 @ 0x200 │ │ │ │ + adcseq fp, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr r8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #120, 8 @ 0x78000000 │ │ │ │ + addseq r0, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #152, 30 @ 0x260 │ │ │ │ + adceq pc, lr, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #152, 8 @ 0x98000000 │ │ │ │ + adceq r1, pc, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #200, 10 @ 0x32000000 │ │ │ │ + addseq r5, r3, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #17 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #0, 10 │ │ │ │ + adcseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #200, 30 @ 0x320 │ │ │ │ + addseq r3, r3, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #88 @ 0x58 │ │ │ │ + adcseq sp, r8, #96 @ 0x60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #56, 22 @ 0xe000 │ │ │ │ + addseq r3, r3, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #128]! @ 0x80 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606992,79 +1606992,79 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1352 @ 0xfffffab8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #224, 14 @ 0x3800000 │ │ │ │ + adceq r0, sp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #200, 26 @ 0x3200 │ │ │ │ + addseq r0, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r5, lr, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #152, 24 @ 0x9800 │ │ │ │ + addseq r3, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #17 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #240, 22 @ 0x3c000 │ │ │ │ + addseq r4, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #8 │ │ │ │ + adcseq r6, pc, #16 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #16, 16 @ 0x100000 │ │ │ │ + addseq r3, r3, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-208 @ 0xffffff30 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #112, 22 @ 0x1c000 │ │ │ │ + adceq fp, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl r9 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #136, 30 @ 0x220 │ │ │ │ + addseq pc, r2, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #56, 18 @ 0xe0000 │ │ │ │ + addseq r5, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r5, sp, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #152, 20 @ 0x98000 │ │ │ │ + addseq r0, r3, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr #18 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #0, 18 │ │ │ │ + adcseq pc, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607072,63 +1607072,63 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror r9 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #248, 18 @ 0x3e0000 │ │ │ │ + addseq pc, r2, #0, 20 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #0, 20 │ │ │ │ + adcseq r3, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r1, fp, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #32, 2 │ │ │ │ + adcseq r2, r6, #40, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #128, 10 @ 0x20000000 │ │ │ │ + adceq r2, sl, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #128, 22 @ 0x20000 │ │ │ │ + adcseq fp, r6, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #232, 26 @ 0x3a00 │ │ │ │ + adceq r0, r2, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #8, 24 @ 0x800 │ │ │ │ + adcseq r7, r1, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl sp │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r4, r6, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #144, 30 @ 0x240 │ │ │ │ + adcseq r7, lr, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl sp │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607136,63 +1607136,63 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #128, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #24, 8 @ 0x18000000 │ │ │ │ + adcseq r5, r5, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #88, 16 @ 0x580000 │ │ │ │ + adcseq r6, r6, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq pc, r7, #128, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #64, 6 │ │ │ │ + adcseq pc, r7, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #88, 30 @ 0x160 │ │ │ │ + adcseq r2, pc, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #18 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #232, 26 @ 0x3a00 │ │ │ │ + adcseq r7, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3000 @ 0xfffff448 @ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #120, 10 @ 0x1e000000 │ │ │ │ + adcseq r9, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #104, 16 @ 0x680000 │ │ │ │ + adcseq r4, sl, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #80, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #96, 20 @ 0x60000 │ │ │ │ + adcseq r7, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r0, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607212,27 +1607212,27 @@ │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #88, 10 @ 0x16000000 │ │ │ │ + adceq fp, r2, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-1768 @ 16d6c74 <__bss_end__@@Base+0x879ea8> │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #24, 28 @ 0x180 │ │ │ │ + adceq r8, r0, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #136, 30 @ 0x220 │ │ │ │ + adceq r3, r1, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4da64 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607248,143 +1607248,143 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr r3 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #0, 6 │ │ │ │ + adcseq r2, lr, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #64, 24 @ 0x4000 │ │ │ │ + sbceq sp, r0, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r3, r6, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #136, 2 @ 0x22 │ │ │ │ + adceq r6, r0, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #128, 4 │ │ │ │ + adcseq r4, sp, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #24 │ │ │ │ + adcseq r9, fp, #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #152, 26 @ 0x2600 │ │ │ │ + adcseq fp, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2744 @ 0xfffff548 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #0 │ │ │ │ + adcseq sp, sp, #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #176 @ 0xb0 │ │ │ │ + adcseq r4, r5, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [lr], #-2200 @ 0xfffff768 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #248, 10 @ 0x3e000000 │ │ │ │ + adceq r4, ip, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #184, 26 @ 0x2e00 │ │ │ │ + adceq pc, fp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #16, 8 @ 0x10000000 │ │ │ │ + adceq r4, ip, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2680 @ 0xfffff588 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #152, 2 @ 0x26 │ │ │ │ + adcseq r1, ip, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #240, 28 @ 0xf00 │ │ │ │ + adcseq r2, ip, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r8, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #56, 30 @ 0xe0 │ │ │ │ + adcseq r8, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #224, 2 @ 0x38 │ │ │ │ + adcseq sl, r5, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r6, sp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #104, 18 @ 0x1a0000 │ │ │ │ + addseq lr, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #248 @ 0xf8 │ │ │ │ + adceq r5, ip, #0, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #232 @ 0xe8 │ │ │ │ + adceq r5, ip, #240 @ 0xf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #48, 20 @ 0x30000 │ │ │ │ + adcseq r7, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #200, 10 @ 0x32000000 │ │ │ │ + sbceq pc, r0, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsr r6 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r5, fp, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r1, fp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c86624 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607464,391 +1607464,391 @@ │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr r7 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #192, 4 │ │ │ │ + adcseq r2, r9, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #88, 20 @ 0x58000 │ │ │ │ + adcseq r3, r7, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #160, 22 @ 0x28000 │ │ │ │ + adceq sp, fp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #16, 2 │ │ │ │ + addseq fp, ip, #24, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r7, #128, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #8, 22 @ 0x2000 │ │ │ │ + adceq r8, r1, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r7, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #88, 2 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r4, r8, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1096 @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #200, 26 @ 0x3200 │ │ │ │ + adceq r8, r1, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r0, r8, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #104, 28 @ 0x680 │ │ │ │ + adceq lr, pc, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #184, 24 @ 0xb800 │ │ │ │ + adcseq r1, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r7, r4, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #72, 2 │ │ │ │ + sbceq r8, r0, #80, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andseq r1, lr, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sp, #112 @ 0x70 │ │ │ │ + adceq r2, sp, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #128, 2 │ │ │ │ + adcseq r9, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #25 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r8, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r4, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #40, 4 @ 0x80000002 │ │ │ │ + adcseq sl, r3, #48, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r3, #128, 26 @ 0x2000 │ │ │ │ + adcseq r5, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r3, #8, 14 @ 0x200000 │ │ │ │ + adcseq r5, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, ror fp │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r6, r3, #16, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr #27 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r8, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sp, #48, 10 @ 0xc000000 │ │ │ │ + adceq r2, sp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r6, r3, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #160, 28 @ 0xa00 │ │ │ │ + adcseq r4, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r4, r7, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r7, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #192, 26 @ 0x3000 │ │ │ │ + adcseq r0, sp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r4, sp, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r9, [r9, #16]! │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq sl, ip, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #16, 26 @ 0x400 │ │ │ │ + adcseq pc, r5, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #96, 24 @ 0x6000 │ │ │ │ + adcseq pc, r2, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #64, 18 @ 0x100000 │ │ │ │ + adcseq sl, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #192, 22 @ 0x30000 │ │ │ │ + adcseq r0, r7, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl r0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #16, 14 @ 0x400000 │ │ │ │ + adcseq r6, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #64, 20 @ 0x40000 │ │ │ │ + adcseq lr, r6, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #26 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr sp │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #80, 4 │ │ │ │ + adceq r7, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #144, 22 @ 0x24000 │ │ │ │ + adcseq r0, ip, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #40, 22 @ 0xa000 │ │ │ │ + sbceq sp, r0, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #176 @ 0xb0 │ │ │ │ + adcseq r8, pc, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 12 @ 0x9000000 │ │ │ │ + adcseq ip, r9, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r4, sp, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #144, 14 @ 0x2400000 │ │ │ │ + adcseq lr, sp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #48, 20 @ 0x30000 │ │ │ │ + adcseq r4, lr, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, asr r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r7, r1, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #152, 22 @ 0x26000 │ │ │ │ + adceq pc, sp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r2, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01ea1198 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #192, 20 @ 0xc0000 │ │ │ │ + adcseq sl, r6, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #208, 8 @ 0xd0000000 │ │ │ │ + adceq lr, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #16 │ │ │ │ + sbceq r9, r0, #24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #208 @ 0xd0 │ │ │ │ + adcseq r2, r6, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r3, fp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror r5 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r1, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq lr, fp, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 22 @ 0x14000 │ │ │ │ + adcseq r1, r6, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #64, 14 @ 0x1000000 │ │ │ │ + sbceq sp, r0, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #128, 2 │ │ │ │ + adcseq r9, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #168, 14 @ 0x2a00000 │ │ │ │ + adceq r1, sl, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #216, 8 @ 0xd8000000 │ │ │ │ + adceq r8, lr, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2480 @ 0xfffff650 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #224, 24 @ 0xe000 │ │ │ │ + adcseq r0, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq sp, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #240, 28 @ 0xf00 │ │ │ │ + adceq r0, sp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #168 @ 0xa8 │ │ │ │ + adcseq r7, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #248, 12 @ 0xf800000 │ │ │ │ + adceq r1, sl, #0, 14 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3960 @ 0xfffff088 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #136, 20 @ 0x88000 │ │ │ │ + adcseq sl, r6, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #240, 20 @ 0xf0000 │ │ │ │ + sbceq r5, r0, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r4, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #192, 24 @ 0xc000 │ │ │ │ + adcseq r0, r8, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #144, 18 @ 0x240000 │ │ │ │ + adcseq sp, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607856,39 +1607856,39 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-232 @ 0xffffff18 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #168 @ 0xa8 │ │ │ │ + adcseq r0, fp, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #128, 20 @ 0x80000 │ │ │ │ + adcseq r3, r7, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #72, 2 │ │ │ │ + adcseq r2, r3, #80, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #48, 2 │ │ │ │ + adcseq fp, ip, #56, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #128, 22 @ 0x20000 │ │ │ │ + adcseq r8, lr, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607900,31 +1607900,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #56, 20 @ 0x38000 │ │ │ │ + adcseq sp, ip, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #24, 14 @ 0x600000 │ │ │ │ + adcseq r3, sl, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r7, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r8, r7, #224, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #72, 30 @ 0x120 │ │ │ │ + adcseq r6, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607936,15 +1607936,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #168, 6 @ 0xa0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #24, 8 @ 0x18000000 │ │ │ │ + adcseq r2, r5, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1607964,95 +1607964,95 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2272 @ 0xfffff720 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #144, 28 @ 0x900 │ │ │ │ + adcseq r0, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r6, pc, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #64, 12 @ 0x4000000 │ │ │ │ + adceq r5, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #0, 18 │ │ │ │ + adcseq lr, r7, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #64, 26 @ 0x1000 │ │ │ │ + adcseq r0, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r2, r4, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4000 @ 0xfffff060 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #144, 10 @ 0x24000000 │ │ │ │ + adceq r5, pc, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #176, 12 @ 0xb000000 │ │ │ │ + sbceq r7, r0, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #72, 22 @ 0x12000 │ │ │ │ + adcseq r7, r4, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sl, #80, 10 @ 0x14000000 │ │ │ │ + adceq r7, sl, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #96, 28 @ 0x600 │ │ │ │ + adcseq r6, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-160 @ 0xffffff60 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #64, 28 @ 0x400 │ │ │ │ + adcseq r4, fp, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #16, 2 │ │ │ │ + adceq r6, sp, #24, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r6, r7, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1608060,119 +1608060,119 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #104, 6 @ 0xa0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sl, #24, 16 @ 0x180000 │ │ │ │ + adceq sp, sl, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-40 @ 0xffffffd8 │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r5, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r8, fp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #32, 8 @ 0x20000000 │ │ │ │ + adceq r5, pc, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #13 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #192 @ 0xc0 │ │ │ │ + adcseq r0, fp, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #72, 26 @ 0x1200 │ │ │ │ + adceq r8, sl, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #96, 16 @ 0x600000 │ │ │ │ + adceq r6, sp, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #13 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-4008 @ 0xfffff058 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #152, 20 @ 0x98000 │ │ │ │ + adceq r8, sl, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #56, 4 @ 0x80000003 │ │ │ │ + adceq lr, ip, #64, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #168, 30 @ 0x2a0 │ │ │ │ + adceq r3, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #13 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #112, 16 @ 0x700000 │ │ │ │ + adceq r5, pc, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #232, 20 @ 0xe8000 │ │ │ │ + adcseq lr, r6, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #40, 12 @ 0x2800000 │ │ │ │ + adcseq pc, r7, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #13 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r2, r6, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #72, 4 @ 0x80000004 │ │ │ │ + addseq r3, r9, #80, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #208, 8 @ 0xd0000000 │ │ │ │ + adceq r3, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #14 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #160, 30 @ 0x280 │ │ │ │ + adcseq r3, r5, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #104, 20 @ 0x68000 │ │ │ │ + adceq fp, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc8ff4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608184,35 +1608184,35 @@ │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #248, 12 @ 0xf800000 │ │ │ │ + adceq r5, pc, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sp, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r6, sp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #14 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sl, #216, 6 @ 0x60000003 │ │ │ │ + adceq sp, sl, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #40, 28 @ 0x280 │ │ │ │ + adceq r6, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #14 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608220,263 +1608220,263 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1376 @ 0xfffffaa0 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sl, #24, 12 @ 0x1800000 │ │ │ │ + adceq r5, sl, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sl, #152, 2 @ 0x26 │ │ │ │ + adceq r5, sl, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #15 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sl, #104 @ 0x68 │ │ │ │ + adceq sl, sl, #112 @ 0x70 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #56, 18 @ 0xe0000 │ │ │ │ + adceq r6, sp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sl, #216, 2 @ 0x36 │ │ │ │ + adceq sp, sl, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #15 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #184, 30 @ 0x2e0 │ │ │ │ + adcseq ip, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1832 @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1872 @ 0xfffff8b0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sl, #88, 24 @ 0x5800 │ │ │ │ + adceq ip, sl, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sl, #192, 28 @ 0xc00 │ │ │ │ + adceq r9, sl, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #15 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #80, 12 @ 0x5000000 │ │ │ │ + adceq sp, ip, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sl, #16, 30 @ 0x40 │ │ │ │ + adceq ip, sl, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #72, 18 @ 0x120000 │ │ │ │ + adcseq fp, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #15 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sl, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r9, sl, #0, 8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r8, sl, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #16 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sl, #80, 28 @ 0x500 │ │ │ │ + adceq r8, sl, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #56, 2 │ │ │ │ + adcseq r0, ip, #64, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #104, 6 @ 0xa0000001 │ │ │ │ + adceq fp, lr, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #16 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #8, 26 @ 0x200 │ │ │ │ + adcseq pc, r5, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sl, #8, 16 @ 0x80000 │ │ │ │ + adceq ip, sl, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #32, 22 @ 0x8000 │ │ │ │ + adcseq r2, ip, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr #16 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #48 @ 0x30 │ │ │ │ + adcseq r1, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #128, 6 │ │ │ │ + adceq r6, sl, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1936 @ 0xfffff870 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1976 @ 0xfffff848 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #40, 12 @ 0x2800000 │ │ │ │ + adcseq pc, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #144, 26 @ 0x2400 │ │ │ │ + adceq r1, fp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r6, sp, #0, 22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #208, 20 @ 0xd0000 │ │ │ │ + adceq r1, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #64, 24 @ 0x4000 │ │ │ │ + adcseq r9, r6, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r9, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl sl │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1904 @ 0xfffff890 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #248, 22 @ 0x3e000 │ │ │ │ + adceq r1, lr, #0, 24 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #112, 16 @ 0x700000 │ │ │ │ + adcseq r9, r6, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r9, r6, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r9, r1, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r9, r6, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d57714 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r9, r6, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsr #23 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r1, r6, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, ror #11 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r4, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sp, #24, 6 @ 0x60000000 │ │ │ │ + addseq fp, sp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d72d94 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 20 @ 0x50000 │ │ │ │ + adcseq r1, r6, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cab724 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #40, 14 @ 0xa00000 │ │ │ │ + adcseq ip, pc, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sp, #144, 30 @ 0x240 │ │ │ │ + addseq ip, sp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr #9 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608484,31 +1608484,31 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca0234 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r7, r0, #240, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r3, sl, #160, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsr #27 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #152, 18 @ 0x260000 │ │ │ │ + adceq r4, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #0, 18 │ │ │ │ + adcseq sp, r6, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #32, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608520,79 +1608520,79 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r7, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #80 @ 0x50 │ │ │ │ + adcseq r7, r5, #88 @ 0x58 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r5, [r9, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #112, 20 @ 0x70000 │ │ │ │ + adcseq r3, r7, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #224, 26 @ 0x3800 │ │ │ │ + adcseq r6, r5, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #40, 24 @ 0x2800 │ │ │ │ + adcseq r0, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #192, 30 @ 0x300 │ │ │ │ + adcseq r7, r5, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #104, 28 @ 0x680 │ │ │ │ + adcseq r8, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #6 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r2, pc, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #192, 6 │ │ │ │ + adcseq ip, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r7, r5, #64, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #160, 2 @ 0x28 │ │ │ │ + adceq pc, lr, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #32, 4 │ │ │ │ + adcseq r7, r5, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #120, 12 @ 0x7800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608608,51 +1608608,51 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r7, r7, #0, 12 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d73784 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #144, 28 @ 0x900 │ │ │ │ + adcseq r6, r5, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r7, r7, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d71cd4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr #26 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #88, 20 @ 0x58000 │ │ │ │ + adceq r7, pc, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d70da4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #192, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #8, 20 @ 0x8000 │ │ │ │ + adcseq r9, lr, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #176, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608660,27 +1608660,27 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #40, 16 @ 0x280000 │ │ │ │ + adcseq sl, r6, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #88, 10 @ 0x16000000 │ │ │ │ + adceq sp, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5bfa4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #184, 18 @ 0x2e0000 │ │ │ │ + adcseq lr, r6, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r7, [r9, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608692,15 +1608692,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6a034 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #8, 14 @ 0x200000 │ │ │ │ + adcseq r8, r5, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #144, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1608708,35 +1608708,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq ip, r4, #128, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r8, r5, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #96, 22 @ 0x18000 │ │ │ │ + adcseq r6, r6, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca86c4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #152, 24 @ 0x9800 │ │ │ │ + sbceq r0, r1, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1200 @ 0xfffffb50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r7, r5, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq ip, r4, #112, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608748,43 +1608748,43 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1240 @ 0xfffffb28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r8, r5, #112, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #40, 30 @ 0xa0 │ │ │ │ + adcseq r4, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #144, 4 │ │ │ │ + adcseq r7, r5, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r2, sl, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3320 @ 0xfffff308 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r6, r5, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3304 @ 0xfffff318 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r5, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3296 @ 0xfffff320 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608792,103 +1608792,103 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb2ea4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r7, r5, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #56, 16 @ 0x380000 │ │ │ │ + adcseq r5, r5, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #8]! │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r7, sl, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #160 @ 0xa0 │ │ │ │ + adcseq r8, r1, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176 @ 0xb0 │ │ │ │ + adcseq r7, r5, #184 @ 0xb8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #216, 4 @ 0x8000000d │ │ │ │ + sbceq r7, r0, #224, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3264 @ 0xfffff340 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #32, 26 @ 0x800 │ │ │ │ + adcseq r7, r8, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3248 @ 0xfffff350 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #16, 28 @ 0x100 │ │ │ │ + adcseq r6, r5, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r3, sl, #176, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsl #26 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #64 @ 0x40 │ │ │ │ + adcseq r7, r5, #72 @ 0x48 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #56, 2 │ │ │ │ + adcseq r9, sl, #64, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #208, 26 @ 0x3400 │ │ │ │ + adcseq r6, r5, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r2, fp, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #208, 6 @ 0x40000003 │ │ │ │ + adcseq ip, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r5, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq lr, r0, #0, 8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #200, 4 @ 0x8000000c │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608924,43 +1608924,43 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #240, 2 @ 0x3c │ │ │ │ + adcseq r7, r5, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #144, 30 @ 0x240 │ │ │ │ + adcseq r1, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #192, 18 @ 0x300000 │ │ │ │ + adcseq sp, r8, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #112, 28 @ 0x700 │ │ │ │ + adcseq r6, r5, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #192, 2 @ 0x30 │ │ │ │ + adcseq r9, r7, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #104, 16 @ 0x680000 │ │ │ │ + adcseq pc, sp, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #184, 20 @ 0xb8000 │ │ │ │ + adcseq fp, r4, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3648 @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608968,35 +1608968,35 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3632 @ 0xfffff1d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #216, 26 @ 0x3600 │ │ │ │ + adcseq r9, fp, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #152 @ 0x98 │ │ │ │ + adcseq r0, fp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3616 @ 0xfffff1e0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #80, 30 @ 0x140 │ │ │ │ + adceq lr, pc, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #192, 12 @ 0xc000000 │ │ │ │ + adcseq ip, r4, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #128 @ 0x80 │ │ │ │ + adceq pc, lr, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3504 @ 0xfffff250 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609004,107 +1609004,107 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #88, 30 @ 0x160 │ │ │ │ + adcseq r3, r5, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3480 @ 0xfffff268 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #96 @ 0x60 │ │ │ │ + adcseq r7, r5, #104 @ 0x68 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r0, [r7, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #128, 18 @ 0x200000 │ │ │ │ + adcseq sp, fp, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #16, 12 @ 0x1000000 │ │ │ │ + adcseq lr, r0, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr #28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r6, r5, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #200, 12 @ 0xc800000 │ │ │ │ + adcseq lr, r0, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr lr │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #144, 24 @ 0x9000 │ │ │ │ + adcseq r1, lr, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3456 @ 0xfffff280 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r1, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3440 @ 0xfffff290 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #192, 12 @ 0xc000000 │ │ │ │ + adcseq sp, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r7, ip, #0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r4, pc, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r7, r5, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq lr, pc, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r0, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r3, r0, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609112,63 +1609112,63 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3584 @ 0xfffff200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r7, r5, #224, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3576 @ 0xfffff208 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #8 │ │ │ │ + adcseq pc, r2, #16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr pc │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #0, 28 │ │ │ │ + adcseq r6, r5, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r3, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror #30 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r0, #96, 22 @ 0x18000 │ │ │ │ + sbceq r3, r0, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #112, 30 @ 0x1c0 │ │ │ │ + sbceq r0, r0, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #31 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq sl, r7, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3544 @ 0xfffff228 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #144 @ 0x90 │ │ │ │ + adcseq r1, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3528 @ 0xfffff238 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1609176,15 +1609176,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r3, pc, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1152 @ 0xfffffb80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609192,63 +1609192,63 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1144 @ 0xfffffb88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #136, 30 @ 0x220 │ │ │ │ + adcseq r6, r5, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r5, r6, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #40, 2 │ │ │ │ + adcseq r9, sl, #48, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #216, 10 @ 0x36000000 │ │ │ │ + adcseq r2, fp, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #184, 24 @ 0xb800 │ │ │ │ + sbceq lr, r0, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #152, 30 @ 0x260 │ │ │ │ + adcseq r6, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 22 @ 0x18000 │ │ │ │ + adcseq r1, r6, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, asr r5 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #128, 30 @ 0x200 │ │ │ │ + adcseq fp, r9, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1120 @ 0xfffffba0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r4, sl, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #56 @ 0x38 │ │ │ │ + adcseq pc, r9, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1232 @ 0xfffffb30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609256,55 +1609256,55 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1224 @ 0xfffffb38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 24 @ 0x9000 │ │ │ │ + adcseq r1, r6, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 18 @ 0x100000 │ │ │ │ + adcseq r1, r6, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #152, 24 @ 0x9800 │ │ │ │ + adcseq r0, r0, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #232, 18 @ 0x3a0000 │ │ │ │ + adceq r6, sp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #80, 28 @ 0x500 │ │ │ │ + adcseq sp, lr, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #216, 10 @ 0x36000000 │ │ │ │ + addseq r3, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e133e4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r1, r6, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1200 @ 0xfffffb50 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #176, 28 @ 0xb00 │ │ │ │ + adcseq r9, r8, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1184 @ 0xfffffb60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609312,15 +1609312,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1168 @ 0xfffffb70 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #16 │ │ │ │ + adceq ip, ip, #24 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609332,47 +1609332,47 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #136, 6 @ 0x20000002 │ │ │ │ + adcseq pc, r7, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3864 @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #0 │ │ │ │ + adcseq r1, fp, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #232, 28 @ 0xe80 │ │ │ │ + adceq sl, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #184, 30 @ 0x2e0 │ │ │ │ + adceq pc, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, lr, #136, 8 @ 0x88000000 │ │ │ │ + adceq lr, lr, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #40, 10 @ 0xa000000 │ │ │ │ + adcseq r1, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #12 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r5, sp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #12 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609380,43 +1609380,43 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3840 @ 0xfffff100 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #192, 26 @ 0x3000 │ │ │ │ + adcseq sl, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3824 @ 0xfffff110 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #72, 26 @ 0x1200 │ │ │ │ + adceq r7, fp, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3808 @ 0xfffff120 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #200, 24 @ 0xc800 │ │ │ │ + adcseq r3, r1, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #136, 30 @ 0x220 │ │ │ │ + adceq pc, lr, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3800 @ 0xfffff128 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r8, r1, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3784 @ 0xfffff138 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609432,35 +1609432,35 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, asr r4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r8, fp, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #8, 12 @ 0x800000 │ │ │ │ + adcseq lr, lr, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #192, 26 @ 0x3000 │ │ │ │ + sbceq lr, r0, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d18624 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #184, 24 @ 0xb800 │ │ │ │ + adcseq r5, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #128, 24 @ 0x8000 │ │ │ │ + adcseq r4, r8, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609492,55 +1609492,55 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3224 @ 0xfffff368 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #176, 4 │ │ │ │ + adcseq r5, r8, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3216 @ 0xfffff370 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #96, 2 │ │ │ │ + adcseq fp, ip, #104, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r8, r5, #128, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sp, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq fp, sp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #216, 4 @ 0x8000000d │ │ │ │ + adceq r0, sl, #224, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #192, 18 @ 0x300000 │ │ │ │ + adceq r4, ip, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr #26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r1, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #40, 12 @ 0x2800000 │ │ │ │ + adcseq fp, r9, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #224, 4 │ │ │ │ + adceq r6, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3192 @ 0xfffff388 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1609560,55 +1609560,55 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #16, 18 @ 0x40000 │ │ │ │ + adcseq r7, r6, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3400 @ 0xfffff2b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r3, fp, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #64, 6 │ │ │ │ + adcseq r3, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, lr, #32, 2 │ │ │ │ + adceq lr, lr, #40, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r2, fp, #0, 10 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, lr, #112, 30 @ 0x1c0 │ │ │ │ + adceq lr, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #8, 22 @ 0x2000 │ │ │ │ + adceq r1, sl, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-1744 @ 0xfffff930 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609628,71 +1609628,71 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [r8], #-3336 @ 0xfffff2f8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #56, 14 @ 0xe00000 │ │ │ │ + adcseq pc, sp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1400 @ 0xfffffa88 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r6, r7, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1384 @ 0xfffffa98 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #136, 18 @ 0x220000 │ │ │ │ + adcseq r4, sl, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #176, 4 │ │ │ │ + adcseq r5, r1, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #88, 22 @ 0x16000 │ │ │ │ + adcseq r5, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #16, 22 @ 0x4000 │ │ │ │ + adcseq fp, r6, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r7, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr #2 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r1, r3, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ed92a4 <__bss_end__@@Base+0x7c4d8> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r1, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #184, 22 @ 0x2e000 │ │ │ │ + addseq r1, r2, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1352 @ 0xfffffab8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1609712,47 +1609712,47 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sl │ │ │ │ strne fp, [r8], -ip, lsr #21 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160, 22 @ 0x28000 │ │ │ │ + adcseq r7, r5, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-1344 @ 16d9384 <__bss_end__@@Base+0x87c5b8> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr #23 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #176, 28 @ 0xb00 │ │ │ │ + adceq r2, lr, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq r1, lr, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r8, r6, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #72, 30 @ 0x120 │ │ │ │ + addseq ip, r2, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #16, 24 @ 0x1000 │ │ │ │ + addseq ip, r2, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e10dc4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1609764,15 +1609764,15 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r7, sp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #224, 10 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1609792,43 +1609792,43 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r2, #16, 4 │ │ │ │ + addseq sp, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #160, 2 @ 0x28 │ │ │ │ + adceq r3, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r2, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #168, 28 @ 0xa80 │ │ │ │ + adceq r9, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #192, 30 @ 0x300 │ │ │ │ + adceq r2, lr, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sl, #200 @ 0xc8 │ │ │ │ + adcseq r8, sl, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #168, 22 @ 0x2a000 │ │ │ │ + adceq r4, sl, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d03e54 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609836,35 +1609836,35 @@ │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2448 @ 0xfffff670 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #224, 26 @ 0x3800 │ │ │ │ + adceq r6, lr, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #64, 22 @ 0x10000 │ │ │ │ + adceq sl, ip, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sp, #40, 28 @ 0x280 │ │ │ │ + rsbseq fp, sp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #80, 14 @ 0x1400000 │ │ │ │ + addseq sl, r8, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #144 @ 0x90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r0, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #0, 18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609876,71 +1609876,71 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #20 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r6, lr, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #168 @ 0xa8 │ │ │ │ + adceq r3, r8, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #192, 4 │ │ │ │ + adcseq r2, r5, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #168, 2 @ 0x2a │ │ │ │ + adcseq sl, r5, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #128, 20 @ 0x80000 │ │ │ │ + adceq lr, fp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r0, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #24, 30 @ 0x60 │ │ │ │ + adcseq sl, r0, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r9, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r8, r6, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r7, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #23 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609948,31 +1609948,31 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r9, #144 @ 0x90 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #24, 2 │ │ │ │ + adcseq r8, r6, #32, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #112 @ 0x70 │ │ │ │ + adcseq r9, r5, #120 @ 0x78 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r8, [r9, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #152, 20 @ 0x98000 │ │ │ │ + adceq r2, r8, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #48, 26 @ 0xc00 │ │ │ │ + adceq r1, sl, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r9, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609984,135 +1609984,135 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e123a4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #0, 20 │ │ │ │ + adceq r1, sl, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #80, 20 @ 0x50000 │ │ │ │ + adceq sl, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, asr ip │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq ip, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #240, 10 @ 0x3c000000 │ │ │ │ + adceq sl, pc, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #25 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #0, 16 │ │ │ │ + adcseq r4, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #8, 14 @ 0x200000 │ │ │ │ + adcseq r3, r1, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #152, 2 @ 0x26 │ │ │ │ + adcseq sl, r5, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #0, 28 │ │ │ │ + adceq r7, fp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #160, 24 @ 0xa000 │ │ │ │ + adceq r3, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r4, sp, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #32, 10 @ 0x8000000 │ │ │ │ + adceq sl, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #26 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r5, r5, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf4cb4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #48, 12 @ 0x3000000 │ │ │ │ + adceq r1, lr, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr sp │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #160, 18 @ 0x280000 │ │ │ │ + adceq ip, ip, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #32, 16 @ 0x200000 │ │ │ │ + adcseq r3, pc, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #176, 12 @ 0xb000000 │ │ │ │ + adceq sl, fp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610124,35 +1610124,35 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r2, r1, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #112, 30 @ 0x1c0 │ │ │ │ + adcseq r0, r7, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r5, r5, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610160,15 +1610160,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq fp, r4, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq pc, r9, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610176,23 +1610176,23 @@ │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r2, r1, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #104, 28 @ 0x680 │ │ │ │ + adcseq r4, r1, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610204,15 +1610204,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r2, r5, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #13 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610224,43 +1610224,43 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #13 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #80, 4 │ │ │ │ + adcseq r7, r1, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3112 @ 0xfffff3d8 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r1, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #88, 8 @ 0x58000000 │ │ │ │ + adceq r3, pc, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r6, r7, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610272,39 +1610272,39 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #176, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #80, 14 @ 0x1400000 │ │ │ │ + adcseq lr, r7, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #0, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #144, 26 @ 0x2400 │ │ │ │ + adcseq sl, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r7, r1, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #88, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #112, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #216, 10 @ 0x36000000 │ │ │ │ + adcseq r3, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3080 @ 0xfffff3f8 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610312,15 +1610312,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #152, 18 @ 0x260000 │ │ │ │ + adceq r0, r1, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610328,15 +1610328,15 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r1, sl, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610344,51 +1610344,51 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #56, 14 @ 0xe00000 │ │ │ │ + addseq sp, ip, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #208, 14 @ 0x3400000 │ │ │ │ + adcseq lr, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror #25 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #56, 6 @ 0xe0000000 │ │ │ │ + addseq sp, ip, #64, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #16, 14 @ 0x400000 │ │ │ │ + addseq ip, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3040 @ 0xfffff420 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #248, 30 @ 0x3e0 │ │ │ │ + adceq r2, pc, #0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610404,15 +1610404,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r4, fp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3024 @ 0xfffff430 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610420,31 +1610420,31 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r7, r7, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #48, 12 @ 0x3000000 │ │ │ │ + adceq pc, r7, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, lsr r4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq fp, ip, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610452,39 +1610452,39 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d07a14 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r9, r4, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #248 @ 0xf8 │ │ │ │ + adcseq ip, fp, #0, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sp, #48, 10 @ 0xc000000 │ │ │ │ + addseq lr, sp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #152, 24 @ 0x9800 │ │ │ │ + adcseq fp, fp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2176 @ 0xfffff780 @ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610492,19 +1610492,19 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-3072 @ 0xfffff400 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #40, 20 @ 0x28000 │ │ │ │ + adcseq fp, fp, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r2, r6, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610548,19 +1610548,19 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #0, 20 │ │ │ │ + adcseq pc, r9, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r7, r5, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, ror #19 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610576,39 +1610576,39 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #200, 30 @ 0x320 │ │ │ │ + adceq fp, r0, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #144, 12 @ 0x9000000 │ │ │ │ + adcseq r4, r1, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq sl, lr, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #240, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #136, 22 @ 0x22000 │ │ │ │ + adcseq lr, r9, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1408 @ 0xfffffa80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610620,55 +1610620,55 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #48, 30 @ 0xc0 │ │ │ │ + adceq r2, r8, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #128, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #112, 4 │ │ │ │ + adceq sp, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-184 @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r2, ip, #0, 22 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #120, 2 │ │ │ │ + adceq r2, r4, #128, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #224, 4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #32 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq lr, lr, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r9, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610680,23 +1610680,23 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2888 @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r2, #24, 28 @ 0x180 │ │ │ │ + addseq fp, r2, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r8, fp, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r0, [r7, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610716,27 +1610716,27 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2936 @ 0xfffff488 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #160, 4 │ │ │ │ + adcseq pc, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #72, 2 │ │ │ │ + adceq r3, pc, #80, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sp, #40, 28 @ 0x280 │ │ │ │ + addseq sp, sp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610744,15 +1610744,15 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d8c204 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq lr, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2440 @ 0xfffff678 @ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610772,15 +1610772,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r8, r5, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r7, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610808,15 +1610808,15 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #16, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #64, 2 │ │ │ │ + addseq lr, ip, #72, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r7, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610832,27 +1610832,27 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #16, 28 @ 0x100 │ │ │ │ + adceq r0, sl, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne de4d34 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #128, 22 @ 0x20000 │ │ │ │ + adceq r2, r8, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-1712 @ 0xfffff950 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610872,27 +1610872,27 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #144, 30 @ 0x240 │ │ │ │ + addseq sl, ip, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d86e04 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #184 @ 0xb8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r2, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610904,31 +1610904,31 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #0, 20 │ │ │ │ + adcseq sp, r5, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, sl, #176, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #16, 2 │ │ │ │ + adcseq r2, r6, #24, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #248, 10 @ 0x3e000000 │ │ │ │ + adceq r0, sl, #0, 12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1610944,59 +1610944,59 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #72, 26 @ 0x1200 │ │ │ │ + addseq r1, sp, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr lr │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #192, 20 @ 0xc0000 │ │ │ │ + adcseq r7, r5, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #0, 28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #232, 12 @ 0xe800000 │ │ │ │ + adcseq sl, r0, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2696 @ 0xfffff578 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r9, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #96, 28 @ 0x600 │ │ │ │ + addseq sp, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror ip │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #16, 28 @ 0x100 │ │ │ │ + adcseq r3, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72, 24 @ 0x4800 │ │ │ │ + adceq r0, sp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #25 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611004,67 +1611004,67 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r6, lr, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e13654 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #40, 24 @ 0x2800 │ │ │ │ + sbceq r6, r0, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r2, sl, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #152, 18 @ 0x260000 │ │ │ │ + adcseq lr, r6, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #152, 30 @ 0x260 │ │ │ │ + sbceq r2, r0, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r8, [r9, #56]! @ 0x38 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-128 @ 0xffffff80 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #80, 28 @ 0x500 │ │ │ │ + adceq lr, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #56, 18 @ 0xe0000 │ │ │ │ + adcseq ip, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #168, 2 @ 0x2a │ │ │ │ + adceq sp, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e11ce4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #152, 28 @ 0x980 │ │ │ │ + adceq r7, ip, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df44a4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611076,75 +1611076,75 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2488 @ 0xfffff648 @ │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r9, lr, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df3e14 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #32, 24 @ 0x2000 │ │ │ │ + adceq r8, ip, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 26 @ 0x3600 │ │ │ │ + adcseq r0, lr, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #64, 18 @ 0x100000 │ │ │ │ + adceq r8, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #216, 20 @ 0xd8000 │ │ │ │ + adceq r8, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #120, 20 @ 0x78000 │ │ │ │ + adceq r5, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #208, 30 @ 0x340 │ │ │ │ + adceq fp, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl r0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, ror r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #232, 26 @ 0x3a00 │ │ │ │ + adceq fp, pc, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #128, 4 │ │ │ │ + adceq ip, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #0, 16 │ │ │ │ + adceq r8, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #136, 12 @ 0x8800000 │ │ │ │ + adceq r8, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq ip, sp, #64, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r1, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dffe44 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611168,23 +1611168,23 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e14084 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #40 @ 0x28 │ │ │ │ + adcseq r5, sl, #48 @ 0x30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df88a4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r8, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2768 @ 0xfffff530 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611204,55 +1611204,55 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-3200 @ 16daab4 <__bss_end__@@Base+0x87dce8> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #104, 2 │ │ │ │ + adcseq r9, fp, #112, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e13074 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r7, #88, 8 @ 0x58000000 │ │ │ │ + addseq r2, r7, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2288 @ 0xfffff710 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfe104 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r7, #8 │ │ │ │ + addseq r2, r7, #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #136, 24 @ 0x8800 │ │ │ │ + adcseq sl, ip, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r7, [r9, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, sp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #16, 28 @ 0x100 │ │ │ │ + adcseq r3, sp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #224, 2 @ 0x38 │ │ │ │ + adcseq r4, r5, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsl #30 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611276,51 +1611276,51 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df2e94 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #128 @ 0x80 │ │ │ │ + adcseq r4, r5, #136 @ 0x88 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r5, lr, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #30 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3976 @ 0xfffff078 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #32, 4 │ │ │ │ + adcseq lr, sp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #184, 22 @ 0x2e000 │ │ │ │ + adceq r6, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #40, 10 @ 0xa000000 │ │ │ │ + adceq r4, lr, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl #31 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq lr, sp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611328,51 +1611328,51 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #128 @ 0x80 │ │ │ │ + adcseq r0, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r1, fp, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb0fd4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #31 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #56, 2 │ │ │ │ + adcseq sl, ip, #64, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r3, r6, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r6, #144, 16 @ 0x900000 │ │ │ │ + adceq pc, r6, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl r0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-464 @ 0xfffffe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq r2, r7, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1bc74 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611396,31 +1611396,31 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, rrx │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #136, 14 @ 0x2200000 │ │ │ │ + adceq r4, r6, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq sl, lr, #0, 20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #152, 12 @ 0x9800000 │ │ │ │ + adceq r4, pc, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #1 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #48, 24 @ 0x3000 │ │ │ │ + adceq r3, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1808 @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611428,47 +1611428,47 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r8, [r9, #8]! │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r5, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r5, r5, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #16, 28 @ 0x100 │ │ │ │ + adceq sp, r1, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r5, #128 @ 0x80 │ │ │ │ + adceq r5, r5, #136 @ 0x88 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsl #2 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r5, #176, 20 @ 0xb0000 │ │ │ │ + adceq r4, r5, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r5, #112, 12 @ 0x7000000 │ │ │ │ + adceq r4, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r5, #16, 8 @ 0x10000000 │ │ │ │ + adceq r1, r5, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r6, #120, 28 @ 0x780 │ │ │ │ + adceq r5, r6, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r8, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1611492,67 +1611492,67 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r5, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r6, #64, 10 @ 0x10000000 │ │ │ │ + adceq pc, r6, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #24, 26 @ 0x600 │ │ │ │ + adcseq r1, ip, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #88, 26 @ 0x1600 │ │ │ │ + adceq ip, lr, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #56, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2336 @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #96, 4 │ │ │ │ + adcseq r9, pc, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r2, r7, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror #19 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r5, #152 @ 0x98 │ │ │ │ + adceq r4, r5, #160 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r9, lr, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r0, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #88, 2 │ │ │ │ + adcseq r2, r6, #96, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611560,239 +1611560,239 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #136, 2 @ 0x22 │ │ │ │ + adcseq r1, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r1, sl, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sl, #136, 28 @ 0x880 │ │ │ │ + adceq pc, sl, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #48, 18 @ 0xc0000 │ │ │ │ + adceq r9, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2816 @ 0xfffff500 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #240, 4 │ │ │ │ + adcseq r2, fp, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #192, 24 @ 0xc000 │ │ │ │ + adcseq fp, ip, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #128, 28 @ 0x800 │ │ │ │ + adceq pc, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #112, 4 │ │ │ │ + adcseq r7, r1, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #160, 4 │ │ │ │ + adcseq lr, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, lsr #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r5, #0, 22 │ │ │ │ + adceq ip, r5, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #160, 12 @ 0xa000000 │ │ │ │ + addseq r4, r7, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2296 @ 0xfffff708 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r5, #112, 12 @ 0x7000000 │ │ │ │ + adceq ip, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r5, #248 @ 0xf8 │ │ │ │ + adceq fp, r5, #0, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #232, 4 @ 0x8000000e │ │ │ │ + sbceq pc, r0, #240, 4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #224, 22 @ 0x38000 │ │ │ │ + adceq sl, r5, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adceq fp, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr #19 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #104, 10 @ 0x1a000000 │ │ │ │ + adceq sl, r5, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2280 @ 0xfffff718 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #240, 24 @ 0xf000 │ │ │ │ + adceq r6, r5, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #160, 20 @ 0xa0000 │ │ │ │ + adceq r6, r5, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adceq r7, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r5, #104, 2 │ │ │ │ + adceq r7, r5, #112, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #72, 20 @ 0x48000 │ │ │ │ + adcseq fp, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #160, 6 @ 0x80000002 │ │ │ │ + adceq sl, r5, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsr #21 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2800 @ 0xfffff510 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #16, 26 @ 0x400 │ │ │ │ + adcseq r9, lr, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #160, 16 @ 0xa00000 │ │ │ │ + adcseq ip, lr, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r5, #168, 20 @ 0xa8000 │ │ │ │ + adceq r8, r5, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #48, 28 @ 0x300 │ │ │ │ + adcseq r0, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #136, 18 @ 0x220000 │ │ │ │ + adcseq lr, r5, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r5, #232, 16 @ 0xe80000 │ │ │ │ + adceq r8, r5, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #56, 2 │ │ │ │ + adcseq r4, ip, #64, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r5, #160, 14 @ 0x2800000 │ │ │ │ + adceq r7, r5, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2256 @ 0xfffff730 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #240, 16 @ 0xf00000 │ │ │ │ + adceq r6, r5, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #3 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #8, 8 @ 0x8000000 │ │ │ │ + adceq r6, r5, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r5, #0, 6 │ │ │ │ + adceq r6, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r5, #64, 6 │ │ │ │ + adceq r4, r5, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #176, 30 @ 0x2c0 │ │ │ │ + adceq pc, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #208, 22 @ 0x34000 │ │ │ │ + adceq r9, r5, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611804,43 +1611804,43 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2784 @ 0xfffff520 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r5, #56, 16 @ 0x380000 │ │ │ │ + adceq r5, r5, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r5, #176, 24 @ 0xb000 │ │ │ │ + adceq r3, r5, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r5, #240, 16 @ 0xf00000 │ │ │ │ + adceq r3, r5, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror r6 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r5, #232, 2 @ 0x3a │ │ │ │ + adceq r3, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611856,27 +1611856,27 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #192, 22 @ 0x30000 │ │ │ │ + adceq pc, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #120, 14 @ 0x1e00000 │ │ │ │ + adceq r9, r5, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, sl, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #64, 10 @ 0x10000000 │ │ │ │ + adceq r9, r5, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2200 @ 0xfffff768 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611896,23 +1611896,23 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r9, #80, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r5, #160, 28 @ 0xa00 │ │ │ │ + adceq r0, r5, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #200, 18 @ 0x320000 │ │ │ │ + adceq pc, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2768 @ 0xfffff530 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611940,15 +1611940,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, sl, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #72, 18 @ 0x120000 │ │ │ │ + adceq r4, fp, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2176 @ 0xfffff780 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1611964,19 +1611964,19 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r1, r8, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq lr, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e03ba4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612004,91 +1612004,91 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e01e74 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #8, 26 @ 0x200 │ │ │ │ + adcseq r3, r1, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r7, r1, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsl #23 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2752 @ 0xfffff540 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #184, 2 @ 0x2e │ │ │ │ + adceq sp, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e030d4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #16, 2 │ │ │ │ + adcseq sl, r7, #24, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc6614 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #64, 26 @ 0x1000 │ │ │ │ + sbceq r6, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-1736 @ 0xfffff938 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc9c64 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #144, 8 @ 0x90000000 │ │ │ │ + addseq sl, pc, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2136 @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror r4 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #120, 2 │ │ │ │ + adceq ip, r0, #128, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #16, 6 @ 0x40000000 │ │ │ │ + sbceq r8, r2, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-464 @ 16db844 <__bss_end__@@Base+0x87ea78> │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r3, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r7, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r3, r9, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, asr #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612096,47 +1612096,47 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r7, r2, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr r4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #184, 18 @ 0x2e0000 │ │ │ │ + addseq lr, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #208, 14 @ 0x3400000 │ │ │ │ + addseq lr, r2, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #192, 28 @ 0xc00 │ │ │ │ + adcseq r3, r1, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #8, 24 @ 0x800 │ │ │ │ + addseq r3, r2, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2736 @ 0xfffff550 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #224 @ 0xe0 │ │ │ │ + addseq r2, r2, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq fp, r4, #32, 12 @ 0x2000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612144,39 +1612144,39 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsr #2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #56, 2 │ │ │ │ + adcseq r4, r7, #64, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r2, #240, 4 │ │ │ │ + addseq sl, r2, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #8, 12 @ 0x800000 │ │ │ │ + adcseq r1, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #192, 10 @ 0x30000000 │ │ │ │ + adcseq r8, r5, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #72, 24 @ 0x4800 │ │ │ │ + adcseq r2, fp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, ror ip │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612184,115 +1612184,115 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d60b84 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r2, #72, 2 │ │ │ │ + addseq r9, r2, #80, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #16, 4 │ │ │ │ + sbceq r8, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r4, r5, #240, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #24, 18 @ 0x60000 │ │ │ │ + adceq sl, ip, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #88, 12 @ 0x5800000 │ │ │ │ + adcseq ip, pc, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71898 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r3, r6, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, pc, #216 @ 0xd8 │ │ │ │ + addseq r7, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #224, 10 @ 0x38000000 │ │ │ │ + adceq ip, pc, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2720 @ 0xfffff560 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, pc, #88, 16 @ 0x580000 │ │ │ │ + addseq r4, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #48, 30 @ 0xc0 │ │ │ │ + adcseq r1, r1, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, asr fp │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #16, 14 @ 0x400000 │ │ │ │ + adcseq lr, r6, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ed49f4 <__bss_end__@@Base+0x77c28> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r3, sl, #112, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #24, 20 @ 0x18000 │ │ │ │ + addseq r2, r2, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca1f54 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #144, 8 @ 0x90000000 │ │ │ │ + adceq fp, r7, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #48, 16 @ 0x300000 │ │ │ │ + adcseq r6, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #80, 12 @ 0x5000000 │ │ │ │ + adcseq lr, sp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612300,43 +1612300,43 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #216, 30 @ 0x360 │ │ │ │ + adcseq sp, sp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2040 @ 0xfffff808 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r4, r7, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #16, 30 @ 0x40 │ │ │ │ + adceq r4, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r1, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #144, 8 @ 0x90000000 │ │ │ │ + adceq r2, r1, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612348,31 +1612348,31 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4e074 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r2, r8, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #128, 30 @ 0x200 │ │ │ │ + addseq ip, r1, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #184, 10 @ 0x2e000000 │ │ │ │ + adceq r7, ip, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr pc │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #136, 18 @ 0x220000 │ │ │ │ + sbceq r8, r0, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612380,27 +1612380,27 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2016 @ 0xfffff820 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbseq sp, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, ror #30 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq pc, pc, #0, 8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r2, #0, 10 │ │ │ │ + addseq fp, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612416,23 +1612416,23 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2000 @ 0xfffff830 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #64, 14 @ 0x1000000 │ │ │ │ + addseq ip, r2, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #160, 26 @ 0x2800 │ │ │ │ + adcseq pc, r2, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq lr, r8, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, asr #31 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612460,35 +1612460,35 @@ │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #32 │ │ │ │ + adcseq sl, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #184, 28 @ 0xb80 │ │ │ │ + adcseq r6, pc, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, lsr #32 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #144, 16 @ 0x900000 │ │ │ │ + rsbseq lr, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1976 @ 0xfffff848 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612504,43 +1612504,43 @@ │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #192, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, pc, #16 │ │ │ │ + addseq r0, pc, #24 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-1184 @ 0xfffffb60 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #0, 16 │ │ │ │ + adceq pc, r4, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, lsl #1 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1960 @ 0xfffff858 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sp, #184, 4 @ 0x8000000b │ │ │ │ + addseq pc, sp, #192, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, lr, #8, 16 @ 0x80000 │ │ │ │ + addseq r1, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #184, 30 @ 0x2e0 │ │ │ │ + adcseq r6, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d971b4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612552,15 +1612552,15 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d95244 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sp, #144, 16 @ 0x900000 │ │ │ │ + addseq lr, sp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2672 @ 0xfffff590 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612568,115 +1612568,115 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, ror #1 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, lr, #112, 24 @ 0x7000 │ │ │ │ + addseq r0, lr, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sp, #216, 18 @ 0x360000 │ │ │ │ + addseq pc, sp, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r8, lsl r1 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, lr, #168 @ 0xa8 │ │ │ │ + addseq r1, lr, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, lr, #152, 6 @ 0x60000002 │ │ │ │ + addseq r1, lr, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq r3, r6, #0, 16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1936 @ 0xfffff870 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #64, 18 @ 0x100000 │ │ │ │ + adcseq r5, r0, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, lr, #56, 12 @ 0x3800000 │ │ │ │ + addseq r3, lr, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #88, 28 @ 0x580 │ │ │ │ + adcseq r3, sp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #19 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, lr, #96, 4 │ │ │ │ + addseq r3, lr, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq r6, r0, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #112, 12 @ 0x7000000 │ │ │ │ + addseq r4, lr, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1920 @ 0xfffff880 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #136, 30 @ 0x220 │ │ │ │ + adcseq fp, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r4, r0, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sp, #24, 30 @ 0x60 │ │ │ │ + addseq lr, sp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r8, lsr fp │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r4, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #120, 2 │ │ │ │ + sbceq lr, r0, #128, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r2, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2648 @ 0xfffff5a8 @ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r2, r7, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c7f414 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612688,47 +1612688,47 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, lr, #216, 26 @ 0x3600 │ │ │ │ + addseq r5, lr, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #10 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r6, r8, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1896 @ 0xfffff898 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #136, 26 @ 0x2200 │ │ │ │ + sbceq sp, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #16, 16 @ 0x100000 │ │ │ │ + addseq r4, lr, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsr #10 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #240, 28 @ 0xf00 │ │ │ │ + adcseq r9, r4, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #128, 20 @ 0x80000 │ │ │ │ + adcseq sl, r6, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612744,31 +1612744,31 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r7, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #56, 16 @ 0x380000 │ │ │ │ + adcseq r1, ip, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r0, r5, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #48, 16 @ 0x300000 │ │ │ │ + adcseq r7, r4, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612776,19 +1612776,19 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2624 @ 0xfffff5c0 @ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #248 @ 0xf8 │ │ │ │ + adcseq r0, pc, #0, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #8, 26 @ 0x200 │ │ │ │ + rsbseq r4, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612800,83 +1612800,83 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d882a4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #96, 16 @ 0x600000 │ │ │ │ + adcseq r7, lr, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsr #25 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1856 @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, lr, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r0, lr, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, asr #25 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r7, r8, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #24, 22 @ 0x6000 │ │ │ │ + adcseq r6, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c7cff4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #168, 20 @ 0xa8000 │ │ │ │ + adcseq sp, sp, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, sp, #0, 20 │ │ │ │ + addseq r6, sp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e97d90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r7, #88, 22 @ 0x16000 │ │ │ │ + adceq r1, r7, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #8, 30 │ │ │ │ + adcseq r5, r7, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, lr, #248, 30 @ 0x3e0 │ │ │ │ + addseq r4, lr, #0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e97d98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #160, 14 @ 0x2800000 │ │ │ │ + adcseq ip, ip, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612884,39 +1612884,39 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2600 @ 0xfffff5d8 @ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #120, 22 @ 0x1e000 │ │ │ │ + adcseq sp, fp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #24, 18 @ 0x60000 │ │ │ │ + adcseq sl, ip, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #208, 30 @ 0x340 │ │ │ │ + sbceq r0, r0, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r9, lr, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ strne r7, [sl], -r8, lsr #28 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r0, lr, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ strne r7, [sl], -ip, lsr #28 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #232, 16 @ 0xe80000 │ │ │ │ + adcseq pc, fp, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #136, 28 @ 0x880 │ │ │ │ + rsbseq pc, sp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r0, [r7, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612928,43 +1612928,43 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r1, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #136, 16 @ 0x880000 │ │ │ │ + adceq r4, sp, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r0, lr, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #40, 14 @ 0xa00000 │ │ │ │ + sbceq sp, r0, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #0, 26 │ │ │ │ + adceq r7, sp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2592 @ 0xfffff5e0 @ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #184, 2 @ 0x2e │ │ │ │ + adcseq r1, ip, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71b90 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612972,59 +1612972,59 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #248, 24 @ 0xf800 │ │ │ │ + sbceq r0, r0, #0, 26 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #32, 2 │ │ │ │ + adceq r9, r8, #40, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #128, 26 @ 0x2000 │ │ │ │ + adceq r5, r8, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #240, 6 @ 0xc0000003 │ │ │ │ + adceq sl, r8, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #168, 2 @ 0x2a │ │ │ │ + adceq r7, r8, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #64, 8 @ 0x40000000 │ │ │ │ + adceq r5, r8, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #200, 16 @ 0xc80000 │ │ │ │ + adceq sl, r8, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #96, 18 @ 0x180000 │ │ │ │ + adceq r4, r8, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1792 @ 0xfffff900 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613032,15 +1613032,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf4c24 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #168, 14 @ 0x2a00000 │ │ │ │ + addseq r8, sp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r8, [r9, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613104,71 +1613104,71 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf4484 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #224, 2 @ 0x38 │ │ │ │ + addseq r8, sp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d85264 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, asr fp │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #96, 4 │ │ │ │ + adcseq r7, r5, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d06a74 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #144, 30 @ 0x240 │ │ │ │ + adcseq r6, r5, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1720 @ 0xfffff948 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #80, 4 │ │ │ │ + adcseq r7, r5, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d35374 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #192, 28 @ 0xc00 │ │ │ │ + adcseq r6, r5, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r8, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d35f64 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e98198 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 20 @ 0x10000 │ │ │ │ + adcseq r1, r6, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, sp, #200, 28 @ 0xc80 │ │ │ │ + addseq r6, sp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1704 @ 0xfffff958 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613204,15 +1613204,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2200 @ 0xfffff768 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #0 │ │ │ │ + adcseq r9, fp, #8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d59a54 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613220,15 +1613220,15 @@ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cec4b4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, sp, #104, 12 @ 0x6800000 │ │ │ │ + addseq r7, sp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cebf54 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613240,119 +1613240,119 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne db9844 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq sl, r0, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d06e84 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d9c774 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, sp, #152, 2 @ 0x26 │ │ │ │ + addseq r7, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 20 │ │ │ │ + adcseq r1, r6, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #128, 14 @ 0x2000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #80, 26 @ 0x1400 │ │ │ │ + adcseq r4, fp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, ror r2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 28 @ 0x900 │ │ │ │ + adcseq r1, r6, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [pc], #-2760 @ 16dcb24 <__bss_end__@@Base+0x87fd58> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r1, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #0, 22 │ │ │ │ + adcseq r4, sl, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r5, sl, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r1, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #144, 14 @ 0x2400000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r4, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #8 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #32, 18 @ 0x80000 │ │ │ │ + adcseq r6, lr, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #152, 20 @ 0x98000 │ │ │ │ + adcseq r1, r6, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r6, lr, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #128, 28 @ 0x800 │ │ │ │ + adcseq r1, r6, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3568 @ 0xfffff210 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #112, 28 @ 0x700 │ │ │ │ + adcseq r1, r6, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 18 @ 0x380000 │ │ │ │ + adcseq r1, r6, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #136, 20 @ 0x88000 │ │ │ │ + adcseq r1, r6, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #7 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #88, 22 @ 0x16000 │ │ │ │ + adcseq pc, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3408 @ 0xfffff2b0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613360,15 +1613360,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r3, sp, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r1, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613408,119 +1613408,119 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #0, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #232, 2 @ 0x3a │ │ │ │ + rsbseq r8, lr, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r0, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r8, lsl #24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #232, 26 @ 0x3a00 │ │ │ │ + adceq r7, ip, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r0, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r6, lr, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #216, 26 @ 0x3600 │ │ │ │ + adceq fp, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r9, #232, 2 @ 0x3a │ │ │ │ + addseq sp, r9, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r0, lr, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d44f64 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #200, 22 @ 0x32000 │ │ │ │ + adceq r2, lr, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, ror #26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #56, 26 @ 0xe00 │ │ │ │ + adcseq sp, fp, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #168, 24 @ 0xa800 │ │ │ │ + adcseq sp, fp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #224, 4 │ │ │ │ + rsbseq pc, sp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d45314 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #200, 20 @ 0xc8000 │ │ │ │ + addseq r1, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #240, 10 @ 0x3c000000 │ │ │ │ + adceq r8, r0, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e70c98 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #152, 18 @ 0x260000 │ │ │ │ + adceq r8, r0, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #64, 26 @ 0x1000 │ │ │ │ + adceq r5, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #72, 28 @ 0x480 │ │ │ │ + adcseq r2, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613536,99 +1613536,99 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr #10 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r6, lr, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #112, 20 @ 0x70000 │ │ │ │ + adcseq sl, r7, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq r6, lr, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r9, ip, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #48, 4 │ │ │ │ + addseq sl, r8, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #144 @ 0x90 │ │ │ │ + addseq sl, r8, #152 @ 0x98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ + adceq r2, r4, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #216, 6 @ 0x60000003 │ │ │ │ + addseq sl, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #216, 2 @ 0x36 │ │ │ │ + adcseq r3, r5, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-1144 @ 16dcfe4 <__bss_end__@@Base+0x880218> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #216, 22 @ 0x36000 │ │ │ │ + adcseq r1, fp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r3, #168, 14 @ 0x2a00000 │ │ │ │ + adceq r0, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq lr, r0, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #248, 10 @ 0x3e000000 │ │ │ │ + addseq sl, r8, #0, 12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r3, r5, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq ip, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #232, 4 @ 0x8000000e │ │ │ │ + adcseq ip, sp, #240, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r4, #64, 22 @ 0x10000 │ │ │ │ + adceq ip, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #176, 12 @ 0xb000000 │ │ │ │ + addseq r3, r2, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #8, 10 @ 0x2000000 │ │ │ │ + adceq r3, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613636,15 +1613636,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2808 @ 0xfffff508 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r3, r5, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613660,15 +1613660,15 @@ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #0, 6 │ │ │ │ + rsbseq fp, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2872 @ 0xfffff4c8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613684,15 +1613684,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsl #27 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #232, 20 @ 0xe8000 │ │ │ │ + adcseq fp, r5, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq sl, r4, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1613768,15 +1613768,15 @@ │ │ │ │ eoreq sl, r4, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq sl, r4, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r1, r1, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2648 @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1613784,19 +1613784,19 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #120, 30 @ 0x1e0 │ │ │ │ + sbceq r6, r0, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #0, 6 │ │ │ │ + adcseq r7, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2920 @ 0xfffff498 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1613868,15 +1613868,15 @@ │ │ │ │ ldrbeq sp, [r8], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror r0 │ │ │ │ ldrbeq sp, [r8], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r6, ip, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1248 @ 0xfffffb20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1613888,15 +1613888,15 @@ │ │ │ │ ldrbeq sp, [r8], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e26764 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #80, 22 @ 0x14000 │ │ │ │ + adcseq r6, r6, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1512 @ 0xfffffa18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1613936,15 +1613936,15 @@ │ │ │ │ ldrbeq sp, [r8], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e26384 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 22 @ 0x10000 │ │ │ │ + adcseq r1, r6, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-664 @ 0xfffffd68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ @@ -1613968,15 +1613968,15 @@ │ │ │ │ ldrbeq sp, [r8], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror r0 │ │ │ │ ldrbeq sp, [r8], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #152, 16 @ 0x980000 │ │ │ │ + adcseq r7, fp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614068,15 +1614068,15 @@ │ │ │ │ ldrbeq sp, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, ror r0 │ │ │ │ ldrbeq sp, [r8], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #248, 26 @ 0x3e00 │ │ │ │ + adcseq r1, ip, #0, 28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614132,15 +1614132,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ ldrbeq sp, [r8], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r5, fp, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #192, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614184,15 +1614184,15 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsl #23 │ │ │ │ eoreq sl, r4, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #72, 30 @ 0x120 │ │ │ │ + addseq lr, r2, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq sl, r4, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614200,15 +1614200,15 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ eoreq sl, r4, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, sp, #16, 14 @ 0x400000 │ │ │ │ + addseq r9, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ eoreq sl, r4, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614224,103 +1614224,103 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #56, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #136, 26 @ 0x2200 │ │ │ │ + addseq lr, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d406e4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r2, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #96, 24 @ 0x6000 │ │ │ │ + rsbseq ip, pc, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #120, 26 @ 0x1e00 │ │ │ │ + addseq lr, r2, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl #28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r5, sl, #0, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r1, r0, lsl lr │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #8, 28 @ 0x80 │ │ │ │ + adcseq r1, r6, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r7, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #136, 28 @ 0x880 │ │ │ │ + adcseq r8, fp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce92d4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r2, r0, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r4, #184, 22 @ 0x2e000 │ │ │ │ + adceq sp, r4, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r0, #40 @ 0x28 │ │ │ │ + adceq pc, r0, #48 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r0, ror #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #64, 22 @ 0x10000 │ │ │ │ + rsbseq r9, lr, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 28 @ 0xa00 │ │ │ │ + adcseq r1, r6, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r3, fp, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #240, 30 @ 0x3c0 │ │ │ │ + adcseq sl, r5, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r8, r0, lsl #23 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614340,23 +1614340,23 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-1992 @ 16ddbb4 <__bss_end__@@Base+0x880de8> @ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r2, #88, 4 @ 0x80000005 │ │ │ │ + addseq r9, r2, #96, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #128, 6 │ │ │ │ + adcseq r5, ip, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #32 │ │ │ │ + sbceq fp, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r0, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614364,31 +1614364,31 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #104, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #248, 26 @ 0x3e00 │ │ │ │ + adcseq r1, r6, #0, 28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #232, 12 @ 0xe800000 │ │ │ │ + adceq r7, sp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e561f4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #232, 20 @ 0xe8000 │ │ │ │ + sbceq sp, r0, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c9b674 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614400,23 +1614400,23 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c98344 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #200 @ 0xc8 │ │ │ │ + adceq r0, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #0, 30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #40, 24 @ 0x2800 │ │ │ │ + sbceq ip, r0, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c94aa4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614432,23 +1614432,23 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ stlexheq r1, r0, [r7] │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #216, 20 @ 0xd8000 │ │ │ │ + sbceq sp, r0, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cfda44 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #240, 18 @ 0x3c0000 │ │ │ │ + adceq r2, sl, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614456,119 +1614456,119 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1520 @ 0xfffffa10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #240, 2 @ 0x3c │ │ │ │ + adcseq r0, ip, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #200, 16 @ 0xc80000 │ │ │ │ + adcseq r2, r4, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e71298 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #48, 16 @ 0x300000 │ │ │ │ + adcseq r2, r4, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r1, [r7, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #40, 14 @ 0xa00000 │ │ │ │ + adceq r7, sp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #232, 26 @ 0x3a00 │ │ │ │ + adcseq r1, r6, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 28 @ 0x600 │ │ │ │ + adcseq r1, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #40, 22 @ 0xa000 │ │ │ │ + adcseq r7, r4, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #128, 24 @ 0x8000 │ │ │ │ + adcseq r0, sl, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #144, 20 @ 0x90000 │ │ │ │ + adcseq r2, r3, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #72, 28 @ 0x480 │ │ │ │ + sbceq r2, r0, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, lsl ip │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #208, 22 @ 0x34000 │ │ │ │ + adcseq r0, sl, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #232 @ 0xe8 │ │ │ │ + adcseq r8, pc, #240 @ 0xf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r2, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 26 │ │ │ │ + adcseq r1, r6, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r2, pc, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #224, 22 @ 0x38000 │ │ │ │ + adceq r7, lr, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 20 @ 0x40000 │ │ │ │ + adcseq r1, r6, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r2, #48, 26 @ 0xc00 │ │ │ │ + addseq fp, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 22 @ 0x8000 │ │ │ │ + adcseq r1, r6, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-560 @ 0xfffffdd0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1614580,27 +1614580,27 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, asr lr │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #184, 22 @ 0x2e000 │ │ │ │ + adcseq ip, r0, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r7, r8, ror #28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #32, 22 @ 0x8000 │ │ │ │ + adcseq ip, r0, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r9, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614616,15 +1614616,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #216, 2 @ 0x36 │ │ │ │ + adceq r3, pc, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614632,23 +1614632,23 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r3, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #16 │ │ │ │ + adceq r2, pc, #24 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614656,15 +1614656,15 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #64, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #88, 10 @ 0x16000000 │ │ │ │ + adceq r2, sl, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r9, r0, ror #7 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614688,55 +1614688,55 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #120, 2 │ │ │ │ + adcseq sl, r5, #128, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e55244 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #104, 12 @ 0x6800000 │ │ │ │ + adceq pc, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #0, 16 │ │ │ │ + adcseq lr, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #96, 28 @ 0x600 │ │ │ │ + adcseq r1, r4, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #0, 16 │ │ │ │ + adcseq r3, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #48, 16 @ 0x300000 │ │ │ │ + addseq r1, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #72, 20 @ 0x48000 │ │ │ │ + adcseq r7, fp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 22 @ 0x4000 │ │ │ │ + adcseq r1, r6, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #64, 8 @ 0x40000000 │ │ │ │ + adcseq sl, r0, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614748,39 +1614748,39 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq lr, sp, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e8ff90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #16 │ │ │ │ + sbceq r1, r0, #24 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #168, 26 @ 0x2a00 │ │ │ │ + sbceq lr, r0, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #216, 22 @ 0x36000 │ │ │ │ + adceq r6, r3, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-2512 @ 16de274 <__bss_end__@@Base+0x8814a8> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #160, 2 @ 0x28 │ │ │ │ + adcseq pc, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2232 @ 0xfffff748 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614788,15 +1614788,15 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2256 @ 0xfffff730 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #32 │ │ │ │ + adcseq r8, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1776 @ 0xfffff910 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614820,15 +1614820,15 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #16 │ │ │ │ + adcseq r8, r0, #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614848,15 +1614848,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #112, 26 @ 0x1c00 │ │ │ │ + adcseq fp, r5, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r3, fp, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614868,223 +1614868,223 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ + addseq r1, r2, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #248, 2 @ 0x3e │ │ │ │ + sbceq r3, r6, #0, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #16, 30 @ 0x40 │ │ │ │ + adcseq lr, r8, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #8 │ │ │ │ + adcseq sl, r4, #16 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #96, 30 @ 0x180 │ │ │ │ + adcseq fp, r5, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #152, 22 @ 0x26000 │ │ │ │ + adceq r6, pc, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #208, 22 @ 0x34000 │ │ │ │ + adcseq r8, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r5, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #152, 16 @ 0x980000 │ │ │ │ + adcseq r2, r0, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, ror r4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl r2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #128, 4 │ │ │ │ + adcseq r2, r0, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r9, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #96, 12 @ 0x6000000 │ │ │ │ + adceq r5, r3, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #112, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #120, 24 @ 0x7800 │ │ │ │ + rsbseq ip, pc, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #64, 26 @ 0x1000 │ │ │ │ + adceq r7, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #136, 14 @ 0x2200000 │ │ │ │ + adceq r6, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #0, 26 │ │ │ │ + adcseq ip, pc, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r7, r1, #64, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #16, 24 @ 0x1000 │ │ │ │ + adcseq r9, r7, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #192, 18 @ 0x300000 │ │ │ │ + adcseq pc, r6, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #176, 28 @ 0xb00 │ │ │ │ + adceq r3, lr, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r8, r0, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #96, 18 @ 0x180000 │ │ │ │ + adcseq r5, r8, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #192, 20 @ 0xc0000 │ │ │ │ + adcseq r8, r0, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-1224 @ 16de5c4 <__bss_end__@@Base+0x8817f8> │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-3296 @ 16de5d4 <__bss_end__@@Base+0x881808> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + adceq sp, pc, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #120 @ 0x78 │ │ │ │ + adcseq r8, r0, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-3120 @ 16de604 <__bss_end__@@Base+0x881838> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #56, 6 @ 0xe0000000 │ │ │ │ + adceq r3, pc, #64, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-320 @ 16de624 <__bss_end__@@Base+0x881858> │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #136, 10 @ 0x22000000 │ │ │ │ + adceq fp, lr, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #96 @ 0x60 │ │ │ │ + adcseq r8, r0, #104 @ 0x68 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r9, lr, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #96, 24 @ 0x6000 │ │ │ │ + adcseq lr, r8, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r1, sp, #64, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-1912 @ 16de6a4 <__bss_end__@@Base+0x8818d8> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #64, 12 @ 0x4000000 │ │ │ │ + adcseq fp, r9, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r8, #88 @ 0x58 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #128, 4 │ │ │ │ + adcseq r8, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [pc], #-616 @ 16de6f4 <__bss_end__@@Base+0x881928> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r1, r4, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #144, 4 │ │ │ │ + rsbseq lr, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #112, 28 @ 0x700 │ │ │ │ + adcseq r0, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r5, r0, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, sp, #64, 22 @ 0x10000 │ │ │ │ + addseq r6, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615096,263 +1615096,263 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-2696 @ 16de784 <__bss_end__@@Base+0x8819b8> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #128, 20 @ 0x80000 │ │ │ │ + adcseq ip, pc, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #192 @ 0xc0 │ │ │ │ + adcseq r3, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #0, 20 │ │ │ │ + adceq r7, sp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r4, r7, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r7, r0, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r9, sp, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #24, 2 │ │ │ │ + adcseq r6, r5, #32, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, lr, #8, 16 @ 0x80000 │ │ │ │ + addseq r3, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-664 @ 16de834 <__bss_end__@@Base+0x881a68> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r5, r7, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #96, 18 @ 0x180000 │ │ │ │ + adceq r7, fp, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r7, #24, 26 @ 0x600 │ │ │ │ + adcseq r1, r7, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #120, 4 @ 0x80000007 │ │ │ │ + adceq lr, pc, #128, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #184, 30 @ 0x2e0 │ │ │ │ + adceq sp, pc, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #176, 26 @ 0x2c00 │ │ │ │ + adcseq fp, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, fp, #168, 30 @ 0x2a0 │ │ │ │ + adceq ip, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r1, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, fp, #216, 16 @ 0xd80000 │ │ │ │ + adceq ip, fp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #8, 22 @ 0x2000 │ │ │ │ + adcseq ip, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, fp, #128, 12 @ 0x8000000 │ │ │ │ + adceq ip, fp, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r4, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r3, pc, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, fp, #72, 8 @ 0x48000000 │ │ │ │ + adceq ip, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #8, 2 │ │ │ │ + adcseq r6, ip, #16, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r8, ip, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #112, 30 @ 0x1c0 │ │ │ │ + adceq fp, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #184, 8 @ 0xb8000000 │ │ │ │ + adceq fp, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [pc], #-128 @ 16de964 <__bss_end__@@Base+0x881b98> │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #32, 10 @ 0x8000000 │ │ │ │ + adcseq sl, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #24, 18 @ 0x60000 │ │ │ │ + adceq r9, fp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #192, 2 @ 0x30 │ │ │ │ + adceq pc, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, fp, #112, 30 @ 0x1c0 │ │ │ │ + adceq r8, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #184, 20 @ 0xb8000 │ │ │ │ + adcseq r2, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, fp, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r8, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #96, 22 @ 0x18000 │ │ │ │ + adcseq r7, r4, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #0, 4 │ │ │ │ + adceq r7, fp, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #224, 26 @ 0x3800 │ │ │ │ + adcseq r1, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #120, 16 @ 0x780000 │ │ │ │ + adcseq sl, r7, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #0, 2 │ │ │ │ + adcseq r6, pc, #8, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq sl, r6, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #232 @ 0xe8 │ │ │ │ + adcseq r8, lr, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #24, 16 @ 0x180000 │ │ │ │ + sbceq r1, r2, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #8, 8 @ 0x8000000 │ │ │ │ + adceq sp, sp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #16, 16 @ 0x100000 │ │ │ │ + adcseq r4, fp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r1, lr, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #216, 22 @ 0x36000 │ │ │ │ + adcseq r0, fp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #16, 12 @ 0x1000000 │ │ │ │ + addseq r8, r2, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #64, 14 @ 0x1000000 │ │ │ │ + adceq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d179a4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #192, 4 │ │ │ │ + addseq r8, r2, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d24364 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #200, 30 @ 0x320 │ │ │ │ + addseq r7, r2, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #144, 16 @ 0x900000 │ │ │ │ + adcseq lr, fp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r7, #96, 8 @ 0x60000000 │ │ │ │ + adceq r7, r7, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r4, r7, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #176, 16 @ 0xb00000 │ │ │ │ + addseq r8, r2, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615360,71 +1615360,71 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r7, #0, 6 │ │ │ │ + adceq r5, r7, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r3, sl, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #8, 26 @ 0x200 │ │ │ │ + adcseq r1, ip, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #136, 14 @ 0x2200000 │ │ │ │ + adceq r7, sp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #0, 26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #80, 26 @ 0x1400 │ │ │ │ + adcseq r3, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #144 @ 0x90 │ │ │ │ + adcseq sl, lr, #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #120, 4 @ 0x80000007 │ │ │ │ + addseq r8, r7, #128, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #232, 30 @ 0x3a0 │ │ │ │ + adcseq sp, sp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r6, r0, #160, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 18 @ 0x320000 │ │ │ │ + adcseq ip, r9, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1de24 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #152, 26 @ 0x2600 │ │ │ │ + adcseq ip, r7, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615448,39 +1615448,39 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #0, 10 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #200, 22 @ 0x32000 │ │ │ │ + adcseq r9, r5, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r4, sp, #112, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r8, sp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #136, 20 @ 0x88000 │ │ │ │ + adcseq r4, r7, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615488,15 +1615488,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #16, 22 @ 0x4000 │ │ │ │ + adceq r4, lr, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615528,27 +1615528,27 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #232, 10 @ 0x3a000000 │ │ │ │ + adceq lr, pc, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #128, 8 @ 0x80000000 │ │ │ │ + adceq lr, pc, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #72, 24 @ 0x4800 │ │ │ │ + adceq sp, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615568,27 +1615568,27 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #24, 22 @ 0x6000 │ │ │ │ + adcseq r6, sp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #128 @ 0x80 │ │ │ │ + adcseq r0, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #104, 12 @ 0x6800000 │ │ │ │ + adceq r1, lr, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, pc, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615600,35 +1615600,35 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r8, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #56, 12 @ 0x3800000 │ │ │ │ + adcseq fp, fp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #40, 2 │ │ │ │ + sbceq r8, r0, #48, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #160, 10 @ 0x28000000 │ │ │ │ + adceq r2, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r5, ip, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615636,75 +1615636,75 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #0, 14 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #128, 12 @ 0x8000000 │ │ │ │ + adcseq ip, r4, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r9, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #48 @ 0x30 │ │ │ │ + adceq r3, lr, #56 @ 0x38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r2, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #80 @ 0x50 │ │ │ │ + adcseq r0, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sp, #168, 26 @ 0x2a00 │ │ │ │ + adceq ip, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #64, 22 @ 0x10000 │ │ │ │ + adcseq r6, r6, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #16, 4 │ │ │ │ + adcseq pc, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #80 @ 0x50 │ │ │ │ + adcseq r8, r0, #88 @ 0x58 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #112, 6 @ 0xc0000001 │ │ │ │ + adceq pc, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq ip, sp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #208, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #112, 30 @ 0x1c0 │ │ │ │ + adcseq r2, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615712,63 +1615712,63 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #224, 14 @ 0x3800000 │ │ │ │ + adceq r8, lr, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #192 @ 0xc0 │ │ │ │ + adcseq r6, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq lr, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq ip, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #8, 24 @ 0x800 │ │ │ │ + adcseq r5, r4, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #200, 30 @ 0x320 │ │ │ │ + adcseq r2, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #248, 4 @ 0x8000000f │ │ │ │ + adceq r0, r1, #0, 6 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #32, 16 @ 0x200000 │ │ │ │ + adcseq lr, pc, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #80, 22 @ 0x14000 │ │ │ │ + adceq sl, ip, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq pc, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #80, 22 @ 0x14000 │ │ │ │ + adcseq r7, r4, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-144 @ 0xffffff70 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1615780,163 +1615780,163 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3680 @ 0xfffff1a0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #0, 14 │ │ │ │ + adcseq r8, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq pc, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #176, 28 @ 0xb00 │ │ │ │ + adceq r3, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r0, r0, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq ip, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-360 @ 0xfffffe98 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #120, 4 @ 0x80000007 │ │ │ │ + adceq sp, fp, #128, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r6, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r8, r0, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #0, 22 │ │ │ │ + adceq r8, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r9, lr, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #152 @ 0x98 │ │ │ │ + adcseq sp, pc, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #40, 18 @ 0xa0000 │ │ │ │ + adceq r8, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #32, 16 @ 0x200000 │ │ │ │ + adceq r5, sp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r5, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #8, 28 @ 0x80 │ │ │ │ + adceq r2, lr, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #64, 22 @ 0x10000 │ │ │ │ + adcseq r6, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq fp, r4, #64, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #160, 30 @ 0x280 │ │ │ │ + adceq r9, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #224, 6 @ 0x80000003 │ │ │ │ + adcseq ip, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r8, lr, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #96, 16 @ 0x600000 │ │ │ │ + adcseq r5, r0, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #48, 24 @ 0x3000 │ │ │ │ + adceq r4, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #208, 24 @ 0xd000 │ │ │ │ + adcseq r3, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r4, r7, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r3, sl, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #64, 22 @ 0x10000 │ │ │ │ + adcseq r3, r7, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-2864 @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r3, r7, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x0159a998 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #24, 8 @ 0x18000000 │ │ │ │ + sbceq lr, r0, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r3, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r4, ip, #240, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r5, sp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r6, fp, #0, 8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #56, 16 @ 0x380000 │ │ │ │ + adcseq sl, r6, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615944,271 +1615944,271 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #24, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #160, 4 │ │ │ │ + adcseq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #64, 18 @ 0x100000 │ │ │ │ + adcseq pc, r9, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #0, 16 │ │ │ │ + adcseq sl, r6, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #32, 30 @ 0x80 │ │ │ │ + adceq r5, fp, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #208, 6 @ 0x40000003 │ │ │ │ + adceq r6, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #136, 2 @ 0x22 │ │ │ │ + sbceq lr, r0, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #24, 28 @ 0x180 │ │ │ │ + adcseq r1, r4, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #80, 6 @ 0x40000001 │ │ │ │ + adcseq sp, r6, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r0, r6, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r2, r9, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #232, 28 @ 0xe80 │ │ │ │ + adceq r4, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #240, 30 @ 0x3c0 │ │ │ │ + adceq r4, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #8, 8 @ 0x8000000 │ │ │ │ + adcseq r0, r6, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #40, 22 @ 0xa000 │ │ │ │ + adcseq fp, r6, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #112, 2 │ │ │ │ + adceq r3, pc, #120, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r2, fp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #40, 24 @ 0x2800 │ │ │ │ + adcseq r7, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #112, 4 │ │ │ │ + adcseq ip, r0, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #48, 28 @ 0x300 │ │ │ │ + sbceq r0, r2, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #8, 20 @ 0x8000 │ │ │ │ + adcseq lr, r6, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #240, 20 @ 0xf0000 │ │ │ │ + adcseq ip, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #208, 18 @ 0x340000 │ │ │ │ + adcseq r1, sl, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #216, 30 @ 0x360 │ │ │ │ + adcseq r6, ip, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #40, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #56, 26 @ 0xe00 │ │ │ │ + adcseq sp, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #64, 26 @ 0x1000 │ │ │ │ + adcseq r3, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #216, 20 @ 0xd8000 │ │ │ │ + adceq r5, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #0, 14 │ │ │ │ + adcseq r5, lr, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #8, 8 @ 0x8000000 │ │ │ │ + adcseq r6, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #48, 2 │ │ │ │ + adcseq sl, sl, #56, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r0, r6, #144, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #136, 2 @ 0x22 │ │ │ │ + adcseq sl, pc, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #112, 10 @ 0x1c000000 │ │ │ │ + adceq sl, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #208, 2 @ 0x34 │ │ │ │ + adcseq fp, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #144, 4 │ │ │ │ + adcseq r4, sp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq sl, lr, #128, 6 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #200 @ 0xc8 │ │ │ │ + adcseq r8, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #40, 28 @ 0x280 │ │ │ │ + adcseq pc, pc, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r4, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #160, 24 @ 0xa000 │ │ │ │ + adcseq pc, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #40, 22 @ 0xa000 │ │ │ │ + adcseq r1, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #176, 22 @ 0x2c000 │ │ │ │ + adceq pc, sp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #224, 10 @ 0x38000000 │ │ │ │ + adcseq ip, r0, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #96 @ 0x60 │ │ │ │ + adcseq r3, sp, #104 @ 0x68 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #24, 6 @ 0x60000000 │ │ │ │ + adceq sp, sp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #64, 14 @ 0x1000000 │ │ │ │ + adcseq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #112, 20 @ 0x70000 │ │ │ │ + adceq fp, fp, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #48, 18 @ 0xc0000 │ │ │ │ + adceq r4, fp, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #232, 2 @ 0x3a │ │ │ │ + rsbseq r2, lr, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #216, 30 @ 0x360 │ │ │ │ + addseq r4, r9, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #216, 24 @ 0xd800 │ │ │ │ + adcseq r3, r1, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r2, lr, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r7, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #136, 26 @ 0x2200 │ │ │ │ + sbceq r0, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r2, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r2, r9, #16, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r4, #64, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1616216,207 +1616216,207 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r4, #0, 10 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r8, ip, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #248, 26 @ 0x3e00 │ │ │ │ + adcseq sp, r5, #0, 28 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #192, 20 @ 0xc0000 │ │ │ │ + adceq ip, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #120, 26 @ 0x1e00 │ │ │ │ + adceq r5, fp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #200, 18 @ 0x320000 │ │ │ │ + sbceq r4, r0, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #208, 22 @ 0x34000 │ │ │ │ + adcseq r5, r6, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #192, 12 @ 0xc000000 │ │ │ │ + adcseq fp, ip, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r3, ip, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #208, 22 @ 0x34000 │ │ │ │ + adcseq r0, r7, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #240, 30 @ 0x3c0 │ │ │ │ + adceq r2, r8, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #104, 28 @ 0x680 │ │ │ │ + adceq r2, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #48, 10 @ 0xc000000 │ │ │ │ + adceq r0, sl, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r2, r5, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #88, 24 @ 0x5800 │ │ │ │ + addseq r2, pc, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #224, 2 @ 0x38 │ │ │ │ + addseq pc, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #56, 28 @ 0x380 │ │ │ │ + rsbseq r8, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #176, 24 @ 0xb000 │ │ │ │ + adceq r7, r8, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r2, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #8, 28 @ 0x80 │ │ │ │ + adceq r1, sl, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #8, 18 @ 0x20000 │ │ │ │ + adcseq r2, r7, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1040 @ 0xfffffbf0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r4, #168, 28 @ 0xa80 │ │ │ │ + adcseq r8, r4, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2a884 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #216, 18 @ 0x360000 │ │ │ │ + adcseq r2, r7, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #24, 24 @ 0x1800 │ │ │ │ + adceq r2, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #160, 2 @ 0x28 │ │ │ │ + adceq r5, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq lr, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3656 @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #32, 8 @ 0x20000000 │ │ │ │ + adceq r2, r8, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r1, sl, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #8, 26 @ 0x200 │ │ │ │ + adceq r0, sp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #72, 26 @ 0x1200 │ │ │ │ + adceq r3, r8, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #88, 4 @ 0x80000005 │ │ │ │ + adceq pc, lr, #96, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r0, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #104, 24 @ 0x6800 │ │ │ │ + adcseq r7, r6, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #152, 24 @ 0x9800 │ │ │ │ + adcseq r9, r8, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #208, 14 @ 0x3400000 │ │ │ │ + adcseq lr, pc, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #192, 26 @ 0x3000 │ │ │ │ + adcseq lr, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #240 @ 0xf0 │ │ │ │ + adcseq sl, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #8, 30 │ │ │ │ + adcseq r4, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #72, 4 @ 0x80000004 │ │ │ │ + adceq lr, fp, #80, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #176, 24 @ 0xb000 │ │ │ │ + adceq r6, lr, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r0, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #32, 22 @ 0x8000 │ │ │ │ + adcseq r2, sp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #192, 14 @ 0x3000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #144, 4 │ │ │ │ + adceq fp, r0, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r7, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [lr], #-848 @ 0xfffffcb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1616424,623 +1616424,623 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-3640 @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #8, 8 @ 0x8000000 │ │ │ │ + adcseq sp, lr, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r8, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r6, #136, 2 @ 0x22 │ │ │ │ + adcseq r9, r6, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #48, 28 @ 0x300 │ │ │ │ + sbceq r2, r0, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #144 @ 0x90 │ │ │ │ + adceq pc, lr, #152 @ 0x98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #200, 24 @ 0xc800 │ │ │ │ + adcseq r1, sp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne edf2d4 <__bss_end__@@Base+0x82508> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #96, 30 @ 0x180 │ │ │ │ + adcseq r8, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #104, 18 @ 0x1a0000 │ │ │ │ + addseq sl, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #56, 20 @ 0x38000 │ │ │ │ + adcseq sp, r4, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #152, 2 @ 0x26 │ │ │ │ + adceq ip, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf8844 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #88, 20 @ 0x58000 │ │ │ │ + adcseq r2, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r2, lr, #16, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #160, 18 @ 0x280000 │ │ │ │ + adceq r4, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #80, 14 @ 0x1400000 │ │ │ │ + adcseq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce1234 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #184, 14 @ 0x2e00000 │ │ │ │ + adceq fp, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #120, 24 @ 0x7800 │ │ │ │ + adcseq r8, r6, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #40, 24 @ 0x2800 │ │ │ │ + rsbseq pc, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #24 │ │ │ │ + adcseq r7, r7, #32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq sp, r4, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-968 @ 0xfffffc38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #128, 20 @ 0x80000 │ │ │ │ + adcseq r5, sp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e218b4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #168, 2 @ 0x2a │ │ │ │ + adcseq sl, r6, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #224, 24 @ 0xe000 │ │ │ │ + adcseq r6, r1, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1504 @ 0xfffffa20 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #192, 24 @ 0xc000 │ │ │ │ + adcseq r8, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r9, r1, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #216, 22 @ 0x36000 │ │ │ │ + adcseq fp, sp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #0, 22 │ │ │ │ + adceq fp, r0, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #104, 8 @ 0x68000000 │ │ │ │ + adcseq r4, r7, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r7, r5, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r9, fp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r7, r5, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, ror #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r7, r5, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #144, 2 @ 0x24 │ │ │ │ + adcseq r7, r5, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #160, 28 @ 0xa00 │ │ │ │ + adceq r3, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #80, 26 @ 0x1400 │ │ │ │ + adceq r3, r4, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r8, r5, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r8, r5, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #128 @ 0x80 │ │ │ │ + adcseq r7, r5, #136 @ 0x88 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r8, r5, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sp, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r9, sp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d22ec4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #224, 30 @ 0x380 │ │ │ │ + adcseq r7, r5, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r9, r7, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #184, 8 @ 0xb8000000 │ │ │ │ + addseq sp, r6, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r7, #232, 26 @ 0x3a00 │ │ │ │ + adceq sp, r7, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #240, 22 @ 0x3c000 │ │ │ │ + adceq sl, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r7, r5, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #0, 24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #72, 6 @ 0x20000001 │ │ │ │ + adcseq r7, r5, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #24, 28 @ 0x180 │ │ │ │ + rsbseq r8, sp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #40, 24 @ 0x2800 │ │ │ │ + adcseq sp, pc, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #192, 2 @ 0x30 │ │ │ │ + adcseq r7, r5, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq ip, ip, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0f3a4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #16, 28 @ 0x100 │ │ │ │ + sbceq r2, r0, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #64, 28 @ 0x400 │ │ │ │ + adcseq r6, r5, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #56, 14 @ 0xe00000 │ │ │ │ + adcseq ip, pc, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r3, sp, #64, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r8, r5, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #72, 22 @ 0x12000 │ │ │ │ + adcseq r2, sp, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r3, sp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #224, 2 @ 0x38 │ │ │ │ + adcseq r7, r5, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0e8f4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #96, 28 @ 0x600 │ │ │ │ + adcseq r6, r5, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, ip, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq sp, ip, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0e2c4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #16, 22 @ 0x4000 │ │ │ │ + adcseq ip, r9, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #88, 22 @ 0x16000 │ │ │ │ + adcseq sp, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #248, 24 @ 0xf800 │ │ │ │ + adcseq r6, r5, #0, 26 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1592 @ 16e0194 <__bss_end__@@Base+0x8833c8> │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sp, #136, 22 @ 0x22000 │ │ │ │ + rsbseq sl, sp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq r7, r5, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sp, #56, 28 @ 0x380 │ │ │ │ + rsbseq sl, sp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3840 @ 0xfffff100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r7, #216, 18 @ 0x360000 │ │ │ │ + adceq ip, r7, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #16, 4 │ │ │ │ + adcseq r7, r5, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #184, 28 @ 0xb80 │ │ │ │ + adceq sl, r2, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #128, 28 @ 0x800 │ │ │ │ + adcseq r6, r5, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #168 @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sp, #64, 26 @ 0x1000 │ │ │ │ + rsbseq sl, sp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #0, 26 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sp, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq sl, sp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r0, #24, 2 │ │ │ │ + adceq sp, r0, #32, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #72, 4 @ 0x80000004 │ │ │ │ + adceq sl, r0, #80, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq sp, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r2, sp, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #144 @ 0x90 │ │ │ │ + adcseq sp, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #88, 26 @ 0x1600 │ │ │ │ + adcseq r1, r6, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #40, 30 @ 0xa0 │ │ │ │ + adcseq r9, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 22 │ │ │ │ + adcseq r1, r6, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #240, 2 @ 0x3c │ │ │ │ + rsbseq r2, sp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #16, 10 @ 0x4000000 │ │ │ │ + addseq r4, r7, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq pc, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r2, #96, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #208, 26 @ 0x3400 │ │ │ │ + adceq fp, r7, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r0, r0, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r4, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r4, r4, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #32, 2 │ │ │ │ + adcseq r6, ip, #40, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #224, 18 @ 0x380000 │ │ │ │ + adcseq sp, r5, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #112, 4 │ │ │ │ + adcseq r4, sl, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #72, 12 @ 0x4800000 │ │ │ │ + adcseq ip, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #208, 18 @ 0x340000 │ │ │ │ + adcseq sp, r5, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #184, 20 @ 0xb8000 │ │ │ │ + adcseq sp, r6, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ + adcseq sl, r8, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #88, 22 @ 0x16000 │ │ │ │ + adcseq r2, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #24, 12 @ 0x1800000 │ │ │ │ + adcseq fp, r9, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #0, 10 │ │ │ │ + adcseq r7, ip, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #88, 8 @ 0x58000000 │ │ │ │ + adcseq sl, lr, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #240, 4 │ │ │ │ + adcseq lr, r6, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #208, 24 @ 0xd000 │ │ │ │ + adcseq r3, sp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #208, 2 @ 0x34 │ │ │ │ + adcseq r4, r5, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #224, 4 │ │ │ │ + adcseq fp, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #8, 8 @ 0x8000000 │ │ │ │ + adceq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 18 @ 0x80000 │ │ │ │ + adcseq r1, r6, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r2, #32, 8 @ 0x20000000 │ │ │ │ + adceq pc, r2, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #192, 18 @ 0x300000 │ │ │ │ + adcseq sp, r5, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #0, 22 │ │ │ │ + rsbseq sp, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #32 │ │ │ │ + sbceq sl, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #16, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #120, 10 @ 0x1e000000 │ │ │ │ + adcseq r2, r6, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r2, r2, #192, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #160, 20 @ 0xa0000 │ │ │ │ + sbceq r5, r2, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #16 │ │ │ │ + sbceq fp, r0, #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #136, 22 @ 0x22000 │ │ │ │ + adcseq fp, r4, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #208, 24 @ 0xd000 │ │ │ │ + sbceq r1, r2, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #40, 2 │ │ │ │ + adcseq pc, fp, #48, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617056,127 +1617056,127 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #88, 18 @ 0x160000 │ │ │ │ + adcseq r6, r7, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #168, 30 @ 0x2a0 │ │ │ │ + adceq r6, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #160, 26 @ 0x2800 │ │ │ │ + adceq r6, pc, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #240, 4 │ │ │ │ + adcseq r7, r7, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #144, 26 @ 0x2400 │ │ │ │ + adceq sl, sp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #32, 4 │ │ │ │ + adceq fp, sp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #152, 24 @ 0x9800 │ │ │ │ + adceq sl, sp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #168, 22 @ 0x2a000 │ │ │ │ + adceq sl, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #152, 24 @ 0x9800 │ │ │ │ + adceq r8, sp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #40, 2 │ │ │ │ + adceq sl, sp, #48, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #0, 12 │ │ │ │ + adceq r9, sp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #48, 2 │ │ │ │ + adceq fp, sp, #56, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #8, 30 │ │ │ │ + adceq r7, sp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #136, 28 @ 0x880 │ │ │ │ + adceq sl, sp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #160, 16 @ 0xa00000 │ │ │ │ + adceq sl, sp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #8, 18 @ 0x20000 │ │ │ │ + adceq r9, sp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #112, 18 @ 0x1c0000 │ │ │ │ + adceq sl, sp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #0, 14 │ │ │ │ + adceq r8, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r8, #128, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #56, 2 │ │ │ │ + adceq r8, sp, #64, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #0, 22 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #80, 16 @ 0x500000 │ │ │ │ + adceq sp, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #56, 22 @ 0xe000 │ │ │ │ + adcseq r2, ip, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #40, 24 @ 0x2800 │ │ │ │ + adceq r7, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #232, 24 @ 0xe800 │ │ │ │ + adceq r9, sp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #176, 26 @ 0x2c00 │ │ │ │ + adcseq pc, r2, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #160, 20 @ 0xa0000 │ │ │ │ + adceq r9, sp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4b984 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617224,19 +1617224,19 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-1808 @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #248, 28 @ 0xf80 │ │ │ │ + adceq sp, r3, #0, 30 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #216, 18 @ 0x360000 │ │ │ │ + addseq sl, r9, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617260,123 +1617260,123 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1bdb4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #96, 6 @ 0x80000001 │ │ │ │ + adcseq ip, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sp], #-1248 @ 0xfffffb20 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #216, 14 @ 0x3600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #8, 16 @ 0x80000 │ │ │ │ + adceq r3, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #120, 12 @ 0x7800000 │ │ │ │ + adceq r0, r0, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #144, 22 @ 0x24000 │ │ │ │ + sbceq r0, r1, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsl #26 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c7e024 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #240, 20 @ 0xf0000 │ │ │ │ + adceq r8, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r2, r4, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c792d4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-664 @ 16e0a24 <__bss_end__@@Base+0x883c58> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #72, 2 │ │ │ │ + adceq sl, r3, #80, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #240, 20 @ 0xf0000 │ │ │ │ + adcseq fp, r6, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #8, 18 @ 0x20000 │ │ │ │ + adceq r7, r3, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #72, 2 │ │ │ │ + adcseq fp, r9, #80, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #88, 12 @ 0x5800000 │ │ │ │ + adceq r9, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r9, r5, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #224, 18 @ 0x380000 │ │ │ │ + adcseq r1, sl, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #160, 28 @ 0xa00 │ │ │ │ + adceq r8, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4f674 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r7, #0, 10 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #160, 2 @ 0x28 │ │ │ │ + adceq r7, r3, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #88, 24 @ 0x5800 │ │ │ │ + adceq sl, r3, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r4, #184, 28 @ 0xb80 │ │ │ │ + adceq r6, r4, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r4, #120, 24 @ 0x7800 │ │ │ │ + adceq r7, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r9, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617400,47 +1617400,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3552 @ 0xfffff220 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #0, 16 │ │ │ │ + adcseq pc, sp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d17ef4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #128, 28 @ 0x800 │ │ │ │ + adceq r9, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #224 @ 0xe0 │ │ │ │ + adceq r1, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, ror #4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #248, 4 @ 0x8000000f │ │ │ │ + adceq r9, r3, #0, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #160, 20 @ 0xa0000 │ │ │ │ + adcseq fp, r4, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #152, 24 @ 0x9800 │ │ │ │ + adcseq r3, pc, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617456,15 +1617456,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #88, 18 @ 0x160000 │ │ │ │ + adceq r1, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r7, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617472,63 +1617472,63 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4afa4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #224 @ 0xe0 │ │ │ │ + adcseq fp, sl, #232 @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq r3, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #192, 18 @ 0x300000 │ │ │ │ + adceq r4, fp, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #104, 26 @ 0x1a00 │ │ │ │ + adcseq r0, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #48, 2 │ │ │ │ + adcseq r9, r8, #56, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #32, 30 @ 0x80 │ │ │ │ + adcseq r4, sp, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #192, 30 @ 0x300 │ │ │ │ + adcseq sl, fp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #56, 26 @ 0xe00 │ │ │ │ + adceq r7, r0, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1d374 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #96, 24 @ 0x6000 │ │ │ │ + adceq r7, r0, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #152, 22 @ 0x26000 │ │ │ │ + adcseq r6, r1, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d36ae4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1617544,667 +1617544,667 @@ │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #160 @ 0xa0 │ │ │ │ + adcseq r1, lr, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #104, 22 @ 0x1a000 │ │ │ │ + adcseq fp, r6, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq fp, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r6, r5, #192, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #120, 22 @ 0x1e000 │ │ │ │ + adcseq ip, lr, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #144, 6 @ 0x40000002 │ │ │ │ + adcseq sp, lr, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #152, 26 @ 0x2600 │ │ │ │ + adcseq r8, sp, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #224, 28 @ 0xe00 │ │ │ │ + adcseq ip, lr, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq ip, sp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #96, 22 @ 0x18000 │ │ │ │ + adcseq ip, lr, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #72, 22 @ 0x12000 │ │ │ │ + adcseq ip, lr, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #200, 28 @ 0xc80 │ │ │ │ + adcseq ip, lr, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1072 @ 0xfffffbd0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1088 @ 0xfffffbc0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r4, r7, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r2, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #104, 8 @ 0x68000000 │ │ │ │ + adceq r6, r0, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r0, r5, #240, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r9, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r4, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #40, 24 @ 0x2800 │ │ │ │ + adcseq fp, sp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r3, r8, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #0, 28 │ │ │ │ + adcseq r1, ip, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq fp, r0, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sl, #96, 30 @ 0x180 │ │ │ │ + adceq pc, sl, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #16, 14 @ 0x400000 │ │ │ │ + adceq r6, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #136, 4 @ 0x80000008 │ │ │ │ + adceq r1, fp, #144, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #48, 2 │ │ │ │ + adceq r1, fp, #56, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, fp, #40, 24 @ 0x2800 │ │ │ │ + adceq r3, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r7, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r1, r7, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #48, 22 @ 0xc000 │ │ │ │ + adcseq ip, lr, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #24, 22 @ 0x6000 │ │ │ │ + adcseq ip, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #0, 22 │ │ │ │ + adcseq ip, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r5, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r1, r5, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #224, 2 @ 0x38 │ │ │ │ + adcseq r8, sp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r9, r0, #0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #120, 4 @ 0x80000007 │ │ │ │ + adceq r7, ip, #128, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r5, r9, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #48, 22 @ 0xc000 │ │ │ │ + adcseq r9, lr, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r5, r9, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #120, 28 @ 0x780 │ │ │ │ + adcseq r4, r9, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, pc, #216, 20 @ 0xd8000 │ │ │ │ + adceq r9, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #112, 8 @ 0x70000000 │ │ │ │ + adceq r9, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #64, 22 @ 0x10000 │ │ │ │ + adcseq pc, r9, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #160, 16 @ 0xa00000 │ │ │ │ + adcseq r5, r9, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #224, 26 @ 0x3800 │ │ │ │ + adcseq r5, r5, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq pc, fp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r5, #200, 18 @ 0x320000 │ │ │ │ + adceq r2, r5, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #16, 18 @ 0x40000 │ │ │ │ + adceq r9, r5, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #136, 24 @ 0x8800 │ │ │ │ + sbceq r0, r1, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #192, 22 @ 0x30000 │ │ │ │ + adceq pc, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq lr, r8, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #88, 30 @ 0x160 │ │ │ │ + adcseq sp, lr, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #160, 30 @ 0x280 │ │ │ │ + adcseq ip, lr, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #56, 2 │ │ │ │ + adcseq sp, lr, #64, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #136, 30 @ 0x220 │ │ │ │ + adcseq ip, lr, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #32, 2 │ │ │ │ + adcseq sp, lr, #40, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #8, 2 │ │ │ │ + adcseq sp, lr, #16, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #112, 30 @ 0x1c0 │ │ │ │ + adcseq ip, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #240 @ 0xf0 │ │ │ │ + adcseq sp, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #216 @ 0xd8 │ │ │ │ + adcseq sp, lr, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #128, 2 │ │ │ │ + adcseq r0, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r2, r7, #0, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r2, r7, #64, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r0, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #24, 18 @ 0x60000 │ │ │ │ + adcseq ip, lr, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #0, 18 │ │ │ │ + adcseq ip, lr, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #40, 16 @ 0x280000 │ │ │ │ + adcseq r3, sl, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r4, #216, 26 @ 0x3600 │ │ │ │ + adcseq r8, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #232, 16 @ 0xe80000 │ │ │ │ + adcseq ip, lr, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #16, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #24 │ │ │ │ + adcseq sp, lr, #32 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #8, 6 @ 0x20000000 │ │ │ │ + sbceq pc, r0, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #208, 16 @ 0xd00000 │ │ │ │ + adcseq ip, lr, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #0 │ │ │ │ + adcseq sp, lr, #8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #184, 16 @ 0xb80000 │ │ │ │ + adcseq ip, lr, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #152, 18 @ 0x260000 │ │ │ │ + sbceq r8, r0, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #8, 26 @ 0x200 │ │ │ │ + adceq lr, pc, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #64, 16 @ 0x400000 │ │ │ │ + adceq fp, ip, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #0, 18 │ │ │ │ + adcseq r0, sp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r7, #248, 2 @ 0x3e │ │ │ │ + adcseq r8, r7, #0, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d96ce4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #240 @ 0xf0 │ │ │ │ + adcseq sl, r7, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #0, 12 │ │ │ │ + adcseq r0, sp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #40 @ 0x28 │ │ │ │ + adcseq sp, r5, #48 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #216, 18 @ 0x360000 │ │ │ │ + adcseq fp, r5, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #184, 24 @ 0xb800 │ │ │ │ + adcseq r1, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r5, r7, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r5, r7, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #112, 20 @ 0x70000 │ │ │ │ + adcseq r4, r7, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #8, 14 @ 0x200000 │ │ │ │ + adcseq r9, r7, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #192, 24 @ 0xc000 │ │ │ │ + adcseq r3, sp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, ip, #80, 12 @ 0x5000000 │ │ │ │ + adcseq pc, ip, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #160, 26 @ 0x2800 │ │ │ │ + sbceq r7, r0, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r1, r0, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #240, 26 @ 0x3c00 │ │ │ │ + adceq pc, sp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, ip, #120, 22 @ 0x1e000 │ │ │ │ + adcseq lr, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-2656 @ 16e1514 <__bss_end__@@Base+0x884748> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #24, 26 @ 0x600 │ │ │ │ + sbceq r0, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r6, r0, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #48, 24 @ 0x3000 │ │ │ │ + sbceq sp, r0, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #208, 26 @ 0x3400 │ │ │ │ + adcseq r8, sp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r2, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #64, 22 @ 0x10000 │ │ │ │ + adcseq r7, r7, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, ip, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq pc, ip, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r8, r1, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #104, 4 @ 0x80000006 │ │ │ │ + adcseq sl, r0, #112, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #112, 8 @ 0x70000000 │ │ │ │ + adcseq ip, r5, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r6, r0, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r6, r7, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #72, 28 @ 0x480 │ │ │ │ + adcseq r1, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r0, lr, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r5, r6, #0, 8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #128, 30 @ 0x200 │ │ │ │ + adcseq r7, lr, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #16, 14 @ 0x400000 │ │ │ │ + sbceq sp, r0, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #200, 30 @ 0x320 │ │ │ │ + adcseq r9, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #208, 30 @ 0x340 │ │ │ │ + adcseq r0, ip, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq pc, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #24, 30 @ 0x60 │ │ │ │ + adcseq fp, r0, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #64, 30 @ 0x100 │ │ │ │ + adceq r4, sl, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #240, 12 @ 0xf000000 │ │ │ │ + adcseq fp, r0, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #160, 6 @ 0x80000002 │ │ │ │ + adcseq pc, r7, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r9, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #88, 20 @ 0x58000 │ │ │ │ + adcseq sl, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #224, 28 @ 0xe00 │ │ │ │ + adcseq r3, r6, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #80, 4 │ │ │ │ + adceq fp, ip, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #136, 10 @ 0x22000000 │ │ │ │ + adcseq r8, pc, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #88, 30 @ 0x160 │ │ │ │ + adcseq r4, r6, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #224, 26 @ 0x3800 │ │ │ │ + adcseq r4, r6, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq fp, pc, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #104, 20 @ 0x68000 │ │ │ │ + sbceq r9, r0, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #72, 30 @ 0x120 │ │ │ │ + adcseq r0, sl, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r0, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #96, 26 @ 0x1800 │ │ │ │ + sbceq r1, r0, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #128, 20 @ 0x80000 │ │ │ │ + adceq pc, sp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r3, pc, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq ip, lr, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #128, 22 @ 0x20000 │ │ │ │ + adceq pc, sp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #128, 22 @ 0x20000 │ │ │ │ + adcseq r6, r8, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #96, 2 │ │ │ │ + adcseq sl, fp, #104, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r7, r4, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618212,19 +1618212,19 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [pc], #-32 @ 16e1834 <__bss_end__@@Base+0x884a68> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #16, 4 │ │ │ │ + adcseq sp, lr, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq sp, lr, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618232,59 +1618232,59 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #80, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r2, r6, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-1832 @ 16e18a4 <__bss_end__@@Base+0x884ad8> │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r8, r3, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq lr, r5, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #208, 4 │ │ │ │ + adceq r1, sl, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #208, 2 @ 0x34 │ │ │ │ + adceq r1, sl, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #0, 18 │ │ │ │ + adceq r1, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r4, r1, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #168, 24 @ 0xa800 │ │ │ │ + adceq r2, pc, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #240, 10 @ 0x3c000000 │ │ │ │ + adceq r2, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618292,19 +1618292,19 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq sp, sp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #72, 14 @ 0x1200000 │ │ │ │ + adceq sp, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r7, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618320,103 +1618320,103 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #96, 6 @ 0x80000001 │ │ │ │ + adcseq sp, r6, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #72, 6 @ 0x20000001 │ │ │ │ + adcseq r1, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r7, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e22c74 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r3, #96, 18 @ 0x180000 │ │ │ │ + addseq r7, r3, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ + adcseq fp, lr, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #32, 16 @ 0x200000 │ │ │ │ + adcseq fp, r8, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #216, 10 @ 0x36000000 │ │ │ │ + adceq r1, fp, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r5, r4, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #224, 30 @ 0x380 │ │ │ │ + adcseq r1, pc, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #216, 22 @ 0x36000 │ │ │ │ + adcseq fp, r9, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, fp, #16, 28 @ 0x100 │ │ │ │ + adceq r0, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e41164 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e412b4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #80, 22 @ 0x14000 │ │ │ │ + adceq r6, sl, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sl, #160, 28 @ 0xa00 │ │ │ │ + adceq r5, sl, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r8, ip, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq fp, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #160, 12 @ 0xa000000 │ │ │ │ + adcseq ip, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [lr], #-504 @ 0xfffffe08 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r3, r6, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r7, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618424,119 +1618424,119 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e41524 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, fp, #128, 2 │ │ │ │ + adceq r8, fp, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #48, 24 @ 0x3000 │ │ │ │ + adcseq r3, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #160, 2 @ 0x28 │ │ │ │ + sbceq r7, r0, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #64, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #128, 4 │ │ │ │ + adcseq r4, r6, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #144, 12 @ 0x9000000 │ │ │ │ + adceq r6, pc, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #56, 2 │ │ │ │ + adcseq pc, r2, #64, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #0, 8 │ │ │ │ + sbceq r6, r2, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #200, 18 @ 0x320000 │ │ │ │ + adceq r5, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r3, #0, 24 │ │ │ │ + addseq r8, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #48, 14 @ 0xc00000 │ │ │ │ + adceq lr, sp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r3, #192, 14 @ 0x3000000 │ │ │ │ + addseq r8, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #152, 8 @ 0x98000000 │ │ │ │ + sbceq r1, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r3, #8, 14 @ 0x200000 │ │ │ │ + addseq r9, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r0, #0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #24, 16 @ 0x180000 │ │ │ │ + adcseq sp, r6, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r3, #152, 8 @ 0x98000000 │ │ │ │ + addseq r9, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r3, #48, 8 @ 0x30000000 │ │ │ │ + addseq r8, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq r2, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r8, r5, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #184, 20 @ 0xb8000 │ │ │ │ + adceq sl, sp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #56, 20 @ 0x38000 │ │ │ │ + adceq r8, sp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #24, 20 @ 0x18000 │ │ │ │ + adcseq r9, lr, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #176, 4 │ │ │ │ + adcseq sl, r7, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #152, 24 @ 0x9800 │ │ │ │ + sbceq r5, r2, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-2848 @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #24, 14 @ 0x600000 │ │ │ │ + adcseq r8, r5, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618560,111 +1618560,111 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r0, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r6, #64, 12 @ 0x4000000 │ │ │ │ + adceq r1, r6, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #152, 2 @ 0x26 │ │ │ │ + adcseq r6, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #152, 22 @ 0x26000 │ │ │ │ + adcseq lr, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #16, 28 @ 0x100 │ │ │ │ + adcseq lr, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-2376 @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #200, 16 @ 0xc80000 │ │ │ │ + adceq r0, r6, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r7, r2, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4d104 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #208, 12 @ 0xd000000 │ │ │ │ + adceq fp, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #80, 24 @ 0x5000 │ │ │ │ + addseq r7, r9, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca7144 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r4, sp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r4, #72, 10 @ 0x12000000 │ │ │ │ + adceq lr, r4, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #216, 24 @ 0xd800 │ │ │ │ + adceq r0, r6, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r8, fp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #16, 16 @ 0x100000 │ │ │ │ + adceq lr, r7, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-80 @ 0xffffffb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #32 │ │ │ │ + adcseq r5, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #120 @ 0x78 │ │ │ │ + adcseq r5, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e01f24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618672,103 +1618672,103 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1e064 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #88, 10 @ 0x16000000 │ │ │ │ + adceq sp, pc, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cbaa64 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #16, 14 @ 0x400000 │ │ │ │ + adcseq r1, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, pc, #216, 30 @ 0x360 │ │ │ │ + adceq sl, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq fp, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #152, 2 @ 0x26 │ │ │ │ + adcseq r9, r7, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #96 @ 0x60 │ │ │ │ + adcseq r3, ip, #104 @ 0x68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r8, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #160, 2 @ 0x28 │ │ │ │ + adceq r6, r3, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #80, 26 @ 0x1400 │ │ │ │ + adceq r3, sl, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r4, #192, 30 @ 0x300 │ │ │ │ + adceq r6, r4, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #24, 8 @ 0x18000000 │ │ │ │ + adceq r2, lr, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e12df4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r4, #176, 26 @ 0x2c00 │ │ │ │ + adceq ip, r4, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #64, 18 @ 0x100000 │ │ │ │ + adcseq r0, sp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #56, 16 @ 0x380000 │ │ │ │ + adcseq r3, pc, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #120, 16 @ 0x780000 │ │ │ │ + sbceq r5, r4, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d313a4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r0, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r3, #144, 6 @ 0x40000002 │ │ │ │ + adceq r0, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r6, #16, 12 @ 0x1000000 │ │ │ │ + adceq r2, r6, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #32, 26 @ 0x800 │ │ │ │ + sbceq r6, r0, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #200, 18 @ 0x320000 │ │ │ │ + rsbseq ip, lr, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb6424 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618776,219 +1618776,219 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #168, 8 @ 0xa8000000 │ │ │ │ + adceq lr, r7, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #16, 20 @ 0x10000 │ │ │ │ + adcseq r2, sp, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #160, 26 @ 0x2800 │ │ │ │ + adcseq ip, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r4, #232, 26 @ 0x3a00 │ │ │ │ + adceq r7, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d383b4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #120, 26 @ 0x1e00 │ │ │ │ + adcseq sp, sp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #136, 30 @ 0x220 │ │ │ │ + adcseq r1, pc, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #184, 2 @ 0x2e │ │ │ │ + adcseq r1, r3, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #224 @ 0xe0 │ │ │ │ + adcseq r1, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #224, 18 @ 0x380000 │ │ │ │ + adcseq r5, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #232, 2 @ 0x3a │ │ │ │ + adceq r3, r6, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e08284 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #112, 18 @ 0x1c0000 │ │ │ │ + addseq fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e07334 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #16, 2 │ │ │ │ + addseq lr, r3, #24, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #240 @ 0xf0 │ │ │ │ + adcseq lr, pc, #248 @ 0xf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e16a24 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r6, #152, 24 @ 0x9800 │ │ │ │ + adceq sp, r6, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r6, lr, #0, 22 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r8, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #144 @ 0x90 │ │ │ │ + adcseq r0, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #80 @ 0x50 │ │ │ │ + adcseq sp, r5, #88 @ 0x58 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r2, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #120, 6 @ 0xe0000001 │ │ │ │ + adceq r3, sl, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r5, r0, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #40, 28 @ 0x280 │ │ │ │ + sbceq r6, r0, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #32, 26 @ 0x800 │ │ │ │ + adcseq r1, r0, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #144 @ 0x90 │ │ │ │ + adceq r7, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r1, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r1, r0, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r1, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #120, 24 @ 0x7800 │ │ │ │ + adceq fp, pc, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r5, r5, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #104, 24 @ 0x6800 │ │ │ │ + adceq r3, sl, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #112, 22 @ 0x1c000 │ │ │ │ + adcseq sp, fp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r6, #112, 28 @ 0x700 │ │ │ │ + adceq ip, r6, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #64, 12 @ 0x4000000 │ │ │ │ + adceq r4, lr, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #48, 30 @ 0xc0 │ │ │ │ + adcseq r4, r7, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #176, 28 @ 0xb00 │ │ │ │ + adcseq sl, sl, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r1, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r5, r5, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq sl, sl, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #56, 2 │ │ │ │ + adcseq sp, r4, #64, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #120, 28 @ 0x780 │ │ │ │ + adcseq pc, pc, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 16 @ 0x900000 │ │ │ │ + adcseq r1, r6, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1618996,35 +1618996,35 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r6, #112, 24 @ 0x7000 │ │ │ │ + adceq ip, r6, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #128, 16 @ 0x800000 │ │ │ │ + adcseq r1, r6, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d24514 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r1, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #136, 26 @ 0x2200 │ │ │ │ + adcseq r2, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619052,139 +1619052,139 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #248, 12 @ 0xf800000 │ │ │ │ + adcseq sp, r5, #0, 14 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128, 26 @ 0x2000 │ │ │ │ + adcseq r2, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #120, 14 @ 0x1e00000 │ │ │ │ + addseq sp, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, lr, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #200, 24 @ 0xc800 │ │ │ │ + adcseq ip, sp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r1, #200, 2 @ 0x32 │ │ │ │ + addseq lr, r1, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #248, 12 @ 0xf800000 │ │ │ │ + adceq fp, pc, #0, 14 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #152, 4 @ 0x80000009 │ │ │ │ + addseq sp, r4, #160, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #184, 20 @ 0xb8000 │ │ │ │ + adceq ip, ip, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #248, 20 @ 0xf8000 │ │ │ │ + adcseq ip, r9, #0, 22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #104, 2 │ │ │ │ + adcseq fp, r9, #112, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #192, 14 @ 0x3000000 │ │ │ │ + addseq r8, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r6, ip, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #88 @ 0x58 │ │ │ │ + addseq r9, r4, #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #16, 22 @ 0x4000 │ │ │ │ + adceq r6, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #192, 6 │ │ │ │ + adcseq sl, r7, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #8, 2 │ │ │ │ + adcseq sl, r7, #16, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r2, r4, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #48, 6 @ 0xc0000000 │ │ │ │ + addseq r7, r2, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #128, 8 @ 0x80000000 │ │ │ │ + addseq r7, r2, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d24f04 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #48, 12 @ 0x3000000 │ │ │ │ + addseq r0, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r6, #48, 4 │ │ │ │ + adceq fp, r6, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #16, 4 │ │ │ │ + adcseq r0, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #152, 22 @ 0x26000 │ │ │ │ + adcseq ip, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #224, 26 @ 0x3800 │ │ │ │ + adceq r4, r6, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #96, 30 @ 0x180 │ │ │ │ + addseq r8, r4, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #0, 6 │ │ │ │ + adcseq r4, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #80, 4 │ │ │ │ + adcseq r2, r6, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2e124 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619192,27 +1619192,27 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #200, 18 @ 0x320000 │ │ │ │ + adcseq r1, lr, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #0, 14 │ │ │ │ + adceq r7, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #72, 24 @ 0x4800 │ │ │ │ + adcseq r1, lr, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619220,15 +1619220,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce6f54 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #40, 28 @ 0x280 │ │ │ │ + adcseq sp, r5, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619236,39 +1619236,39 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-1752 @ 16e2834 <__bss_end__@@Base+0x885a68> @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #168, 30 @ 0x2a0 │ │ │ │ + adceq pc, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r9, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r6, r5, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r5, r4, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619280,39 +1619280,39 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r1, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #32, 30 @ 0x80 │ │ │ │ + adcseq r1, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #16 │ │ │ │ + adceq fp, r2, #24 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #160, 18 @ 0x280000 │ │ │ │ + adcseq r2, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r1, sl, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r4, #216, 2 @ 0x36 │ │ │ │ + adceq r4, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619324,23 +1619324,23 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #232, 4 @ 0x8000000e │ │ │ │ + addseq r6, r5, #240, 4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #120, 2 │ │ │ │ + addseq r6, r5, #128, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sp, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619372,23 +1619372,23 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r4, #24, 24 @ 0x1800 │ │ │ │ + addseq r4, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r4, r1, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619400,175 +1619400,175 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2bb84 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #96, 20 @ 0x60000 │ │ │ │ + addseq pc, r3, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #168, 6 @ 0xa0000002 │ │ │ │ + addseq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sp, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r0, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #208, 2 @ 0x34 │ │ │ │ + addseq r3, r4, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #24, 30 @ 0x60 │ │ │ │ + addseq r2, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #24, 12 @ 0x1800000 │ │ │ │ + addseq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #152, 24 @ 0x9800 │ │ │ │ + addseq pc, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #200, 10 @ 0x32000000 │ │ │ │ + addseq r2, r2, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r2, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #16, 16 @ 0x100000 │ │ │ │ + addseq r2, r4, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ca8804 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #192, 20 @ 0xc0000 │ │ │ │ + addseq r0, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #32, 16 @ 0x200000 │ │ │ │ + adcseq r3, r4, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r2, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #88, 18 @ 0x160000 │ │ │ │ + addseq r0, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e54974 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #120, 12 @ 0x7800000 │ │ │ │ + addseq pc, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dd3154 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r3, r4, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #240, 2 @ 0x3c │ │ │ │ + addseq r0, r4, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dfd504 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #0, 16 │ │ │ │ + adcseq r6, r5, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r2, #8, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #192, 16 @ 0xc00000 │ │ │ │ + adceq pc, r7, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r4, r4, #0, 18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, lr, #0, 26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #128, 4 │ │ │ │ + adceq pc, r7, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #8, 30 │ │ │ │ + adcseq sp, r0, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #152, 6 @ 0x60000002 │ │ │ │ + addseq r8, r5, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #56, 30 @ 0xe0 │ │ │ │ + adceq fp, lr, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #104, 16 @ 0x680000 │ │ │ │ + adceq pc, r3, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #200, 18 @ 0x320000 │ │ │ │ + adceq pc, r3, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #8, 26 @ 0x200 │ │ │ │ + adcseq r7, sl, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #8, 18 @ 0x20000 │ │ │ │ + adceq ip, r0, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #88, 4 @ 0x80000005 │ │ │ │ + addseq r1, r4, #96, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #184, 16 @ 0xb80000 │ │ │ │ + addseq r1, r4, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #40, 14 @ 0xa00000 │ │ │ │ + addseq r0, r5, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619576,63 +1619576,63 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq fp, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #8, 8 @ 0x8000000 │ │ │ │ + addseq sl, r4, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sp, #96, 28 @ 0x600 │ │ │ │ + rsbseq r6, sp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df09f4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #24, 8 @ 0x18000000 │ │ │ │ + adceq sp, r2, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #64, 24 @ 0x4000 │ │ │ │ + addseq r8, r4, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #168, 2 @ 0x2a │ │ │ │ + addseq r8, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r7, r4, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3504 @ 0xfffff250 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3520 @ 0xfffff240 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #104, 24 @ 0x6800 │ │ │ │ + adcseq r1, sl, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #56, 30 @ 0xe0 │ │ │ │ + adcseq r1, sp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ddcf84 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619644,79 +1619644,79 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-3776 @ 0xfffff140 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #208, 14 @ 0x3400000 │ │ │ │ + adceq lr, r1, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #136, 22 @ 0x22000 │ │ │ │ + adceq r5, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-936 @ 0xfffffc58 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #96, 6 @ 0x80000001 │ │ │ │ + addseq lr, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #112 @ 0x70 │ │ │ │ + rsbseq r5, sp, #120 @ 0x78 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #40, 14 @ 0xa00000 │ │ │ │ + sbceq r5, r2, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c96e44 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #144, 28 @ 0x900 │ │ │ │ + adceq r9, r1, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r9, r1, #0, 8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #0, 28 │ │ │ │ + adcseq lr, sp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #72, 28 @ 0x480 │ │ │ │ + adceq sl, r1, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r7, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #24, 22 @ 0x6000 │ │ │ │ + adcseq fp, r5, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r2, #64, 24 @ 0x4000 │ │ │ │ + adceq r1, r2, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-800 @ 0xfffffce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r8, sp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r5, #0, 30 │ │ │ │ + addseq r7, r5, #8, 30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, lr, #184 @ 0xb8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1619728,315 +1619728,315 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e00864 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #48 @ 0x30 │ │ │ │ + adcseq r7, r5, #56 @ 0x38 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #112 @ 0x70 │ │ │ │ + adcseq sp, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #16, 22 @ 0x4000 │ │ │ │ + adceq sl, lr, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r8, lr, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #128, 6 │ │ │ │ + sbceq lr, r5, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r2, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq lr, r7, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r3, r9, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ccaba4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc5594 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sp, #24, 12 @ 0x1800000 │ │ │ │ + addseq fp, sp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #208, 16 @ 0xd00000 │ │ │ │ + adcseq sl, r8, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #96, 24 @ 0x6000 │ │ │ │ + addseq r6, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #216, 30 @ 0x360 │ │ │ │ + adceq r2, lr, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #96, 2 │ │ │ │ + sbceq lr, r0, #104, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #8, 30 │ │ │ │ + adcseq r3, r5, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #32, 18 @ 0x80000 │ │ │ │ + adceq r8, pc, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #144, 18 @ 0x240000 │ │ │ │ + adcseq r2, r3, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #96, 6 @ 0x80000001 │ │ │ │ + adcseq pc, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ccca74 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #88 @ 0x58 │ │ │ │ + sbceq r5, r0, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r1, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #224, 18 @ 0x380000 │ │ │ │ + adcseq sl, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq r9, lr, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #32, 4 │ │ │ │ + adcseq lr, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #144, 2 @ 0x24 │ │ │ │ + adcseq r9, r8, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #8, 20 @ 0x8000 │ │ │ │ + adcseq sp, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #136, 24 @ 0x8800 │ │ │ │ + adcseq r1, lr, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #184, 28 @ 0xb80 │ │ │ │ + adcseq r0, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #72, 22 @ 0x12000 │ │ │ │ + adcseq r6, sp, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #88, 28 @ 0x580 │ │ │ │ + sbceq r9, r0, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #152, 30 @ 0x260 │ │ │ │ + adcseq sp, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #64 @ 0x40 │ │ │ │ + sbceq fp, r0, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #8, 16 @ 0x80000 │ │ │ │ + adcseq pc, sp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r1, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #112, 10 @ 0x1c000000 │ │ │ │ + adceq lr, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #136, 26 @ 0x2200 │ │ │ │ + adcseq sp, sp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #224, 4 │ │ │ │ + adcseq r5, sl, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #24, 24 @ 0x1800 │ │ │ │ + adcseq r5, sp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #32, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #136, 18 @ 0x220000 │ │ │ │ + addseq r4, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #96 @ 0x60 │ │ │ │ + adceq r2, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #176, 22 @ 0x2c000 │ │ │ │ + adcseq lr, r9, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #0, 16 │ │ │ │ + adcseq r2, r9, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r7, r0, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #160, 30 @ 0x280 │ │ │ │ + adcseq r0, r3, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #24, 28 @ 0x180 │ │ │ │ + adcseq r5, sp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #120, 30 @ 0x1e0 │ │ │ │ + adcseq fp, r9, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #96, 22 @ 0x18000 │ │ │ │ + sbceq r9, r0, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #152, 22 @ 0x26000 │ │ │ │ + adcseq r7, lr, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #160, 16 @ 0xa00000 │ │ │ │ + sbceq r9, r0, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #224, 8 @ 0xe0000000 │ │ │ │ + adceq lr, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #96, 8 @ 0x60000000 │ │ │ │ + adceq sl, fp, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #240, 30 @ 0x3c0 │ │ │ │ + adceq r6, lr, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #184, 24 @ 0xb800 │ │ │ │ + adcseq ip, sp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r7, fp, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #104 @ 0x68 │ │ │ │ + adcseq sp, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #16, 10 @ 0x4000000 │ │ │ │ + adcseq fp, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #168, 12 @ 0xa800000 │ │ │ │ + adceq r4, ip, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r8, r8, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r8, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #176, 28 @ 0xb00 │ │ │ │ + sbceq r7, r0, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #120, 24 @ 0x7800 │ │ │ │ + adcseq r8, pc, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #184, 22 @ 0x2e000 │ │ │ │ + adcseq r8, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #208, 8 @ 0xd0000000 │ │ │ │ + adceq r4, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #96, 28 @ 0x600 │ │ │ │ + adcseq sp, lr, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #208, 4 │ │ │ │ + adcseq sl, r7, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r2, r5, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #216, 16 @ 0xd80000 │ │ │ │ + adceq fp, lr, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r2, fp, #0, 8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #128, 30 @ 0x200 │ │ │ │ + sbceq r4, r0, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c8e5b4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620060,15 +1620060,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c94334 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #72, 14 @ 0x1200000 │ │ │ │ + adcseq lr, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c89774 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620084,339 +1620084,339 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c91bf4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r8, r1, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #96, 2 │ │ │ │ + adceq r8, r1, #104, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #176, 16 @ 0xb00000 │ │ │ │ + adceq r8, r1, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #24, 8 @ 0x18000000 │ │ │ │ + addseq fp, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #72, 20 @ 0x48000 │ │ │ │ + adcseq r6, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #208, 26 @ 0x3400 │ │ │ │ + adcseq pc, r2, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #152 @ 0x98 │ │ │ │ + adceq r2, lr, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #56, 16 @ 0x380000 │ │ │ │ + adcseq r7, r4, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #192, 8 @ 0xc0000000 │ │ │ │ + adceq r8, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #176, 22 @ 0x2c000 │ │ │ │ + adcseq lr, fp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r5, lr, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #24, 18 @ 0x60000 │ │ │ │ + adcseq r6, lr, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #88, 22 @ 0x16000 │ │ │ │ + adceq r4, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r6, ip, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #40, 6 @ 0xa0000000 │ │ │ │ + adceq sp, sp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #16, 22 @ 0x4000 │ │ │ │ + adcseq r6, sp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #152, 30 @ 0x260 │ │ │ │ + adcseq r4, r6, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r3, sl, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #64, 30 @ 0x100 │ │ │ │ + adcseq r4, r7, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r4, r7, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #72, 10 @ 0x12000000 │ │ │ │ + adceq r4, lr, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r6, r8, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #32, 14 @ 0x800000 │ │ │ │ + adcseq pc, sp, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #120, 26 @ 0x1e00 │ │ │ │ + adcseq r1, r6, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #56, 28 @ 0x380 │ │ │ │ + sbceq r9, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #184, 4 @ 0x8000000b │ │ │ │ + adcseq lr, r0, #192, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #200, 22 @ 0x32000 │ │ │ │ + adceq r0, sl, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r4, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #64, 4 │ │ │ │ + adcseq r2, r6, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r6, pc, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r4, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #80, 12 @ 0x5000000 │ │ │ │ + adcseq sl, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r2, r0, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r1, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #200, 28 @ 0xc80 │ │ │ │ + adcseq r6, r4, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #248, 22 @ 0x3e000 │ │ │ │ + adcseq sl, r9, #0, 24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #0, 4 │ │ │ │ + adceq r7, sp, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sl, #160, 20 @ 0xa0000 │ │ │ │ + adceq r5, sl, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sl, #176, 24 @ 0xb000 │ │ │ │ + adceq r5, sl, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #144, 4 │ │ │ │ + adcseq pc, lr, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sl, #72, 14 @ 0x1200000 │ │ │ │ + adceq ip, sl, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #0, 18 │ │ │ │ + adcseq sl, ip, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #184 @ 0xb8 │ │ │ │ + adceq r5, pc, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r4, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sl, #160, 24 @ 0xa000 │ │ │ │ + adceq r6, sl, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #160, 22 @ 0x28000 │ │ │ │ + adcseq r0, r7, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sl, #104, 26 @ 0x1a00 │ │ │ │ + adceq pc, sl, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #32, 2 │ │ │ │ + adceq r7, sp, #40, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #88, 24 @ 0x5800 │ │ │ │ + adceq r6, sp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #192, 12 @ 0xc000000 │ │ │ │ + addseq r1, r5, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, fp, #104, 20 @ 0x68000 │ │ │ │ + adceq r2, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #136, 2 @ 0x22 │ │ │ │ + addseq r1, r5, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #16, 12 @ 0x1000000 │ │ │ │ + addseq r3, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r8, r8, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq r8, pc, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r2, pc, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #40, 8 @ 0x28000000 │ │ │ │ + addseq r2, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq sp, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #248, 24 @ 0xf800 │ │ │ │ + adcseq ip, r4, #0, 26 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, fp, #0, 20 │ │ │ │ + adceq r1, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sp, #168, 24 @ 0xa800 │ │ │ │ + addseq fp, sp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r9, r1, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb9294 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #120, 20 @ 0x78000 │ │ │ │ + adcseq ip, r8, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #72, 28 @ 0x480 │ │ │ │ + adceq ip, lr, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #32 │ │ │ │ + sbceq r9, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #120, 16 @ 0x780000 │ │ │ │ + adcseq r7, r7, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb4324 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #24, 16 @ 0x180000 │ │ │ │ + adcseq r9, r8, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sp, #208 @ 0xd0 │ │ │ │ + addseq sp, sp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #176, 24 @ 0xb000 │ │ │ │ + sbceq lr, r0, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #112 @ 0x70 │ │ │ │ + adcseq pc, pc, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #144, 12 @ 0x9000000 │ │ │ │ + adcseq r7, r5, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sp, #16, 12 @ 0x1000000 │ │ │ │ + addseq ip, sp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #208, 30 @ 0x340 │ │ │ │ + adcseq r7, r5, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r8, r5, #96, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #88, 30 @ 0x160 │ │ │ │ + adcseq lr, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r8, r5, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #104, 4 @ 0x80000006 │ │ │ │ + adcseq sp, r8, #112, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne db7004 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620428,199 +1620428,199 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cae6f4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r7, r5, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d681f4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r7, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #48, 28 @ 0x300 │ │ │ │ + adcseq r4, fp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ccadc4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #224, 22 @ 0x38000 │ │ │ │ + adcseq r3, sl, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, lr, #184, 16 @ 0xb80000 │ │ │ │ + addseq lr, lr, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #80, 28 @ 0x500 │ │ │ │ + adcseq r6, r5, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc8284 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #208, 2 @ 0x34 │ │ │ │ + adcseq r7, r5, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cc7d84 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #192, 20 @ 0xc0000 │ │ │ │ + adcseq sl, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d666c4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #104, 28 @ 0x680 │ │ │ │ + sbceq r0, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #224, 4 │ │ │ │ + adceq r8, lr, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #144, 18 @ 0x240000 │ │ │ │ + sbceq r4, r0, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dad8e4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sp, #144, 16 @ 0x900000 │ │ │ │ + addseq ip, sp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #128, 24 @ 0x8000 │ │ │ │ + sbceq r0, r1, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r7, r5, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r7, r5, #0, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #160, 30 @ 0x280 │ │ │ │ + adceq r1, sl, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sl, #216, 28 @ 0xd80 │ │ │ │ + adceq r1, sl, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160 @ 0xa0 │ │ │ │ + adcseq r7, r5, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #184, 28 @ 0xb80 │ │ │ │ + adcseq r2, r4, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #0 │ │ │ │ + adceq r3, pc, #8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #40, 22 @ 0xa000 │ │ │ │ + addseq r7, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 28 @ 0x400 │ │ │ │ + adcseq r1, r6, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-3464 @ 16e3ca4 <__bss_end__@@Base+0x886ed8> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #40 @ 0x28 │ │ │ │ + adcseq r2, r6, #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #16, 14 @ 0x400000 │ │ │ │ + adceq r3, r1, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #128, 14 @ 0x2000000 │ │ │ │ + adceq sl, r5, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #192, 28 @ 0xc00 │ │ │ │ + adcseq r6, sp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d22954 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r0, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #104, 28 @ 0x680 │ │ │ │ + addseq ip, r2, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #128, 14 @ 0x2000000 │ │ │ │ + adceq r6, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #200, 20 @ 0xc8000 │ │ │ │ + sbceq sp, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #144, 4 │ │ │ │ + adceq r8, lr, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #224, 26 @ 0x3800 │ │ │ │ + adceq r4, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #136, 26 @ 0x2200 │ │ │ │ + adcseq fp, r8, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #208, 4 │ │ │ │ + adceq r2, sl, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #184, 14 @ 0x2e00000 │ │ │ │ + adceq r8, lr, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r8, r6, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r8, fp, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3872 @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620632,19 +1620632,19 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #0, 14 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #88, 6 @ 0x60000001 │ │ │ │ + sbceq fp, r0, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #0, 6 │ │ │ │ + adcseq r2, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d47414 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620672,163 +1620672,163 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #72, 16 @ 0x480000 │ │ │ │ + adceq r0, r1, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3616 @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3776 @ 0xfffff140 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #64, 20 @ 0x40000 │ │ │ │ + adceq r4, sp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #240, 24 @ 0xf000 │ │ │ │ + adcseq ip, pc, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-1960 @ 16e3f04 <__bss_end__@@Base+0x887138> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r7, r5, #240, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #192, 10 @ 0x30000000 │ │ │ │ + sbceq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #200, 20 @ 0xc8000 │ │ │ │ + adceq r9, fp, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, ip, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r3, ip, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #56, 16 @ 0x380000 │ │ │ │ + adcseq r8, r5, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d06184 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #200, 16 @ 0xc80000 │ │ │ │ + adcseq pc, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #16, 24 @ 0x1000 │ │ │ │ + adcseq r2, ip, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, fp, #144, 14 @ 0x2400000 │ │ │ │ + adceq sl, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r8, #200 @ 0xc8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #232, 18 @ 0x3a0000 │ │ │ │ + adceq r9, fp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r8, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #200, 22 @ 0x32000 │ │ │ │ + adceq pc, lr, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #216, 26 @ 0x3600 │ │ │ │ + rsbseq sp, sp, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #168, 4 @ 0x8000000a │ │ │ │ + adceq r9, r1, #176, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r3, r8, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #168, 26 @ 0x2a00 │ │ │ │ + adcseq sl, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #96, 20 @ 0x60000 │ │ │ │ + adcseq fp, sp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #40, 18 @ 0xa0000 │ │ │ │ + adcseq r0, sp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #16, 18 @ 0x40000 │ │ │ │ + adcseq r0, sp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #88, 24 @ 0x5800 │ │ │ │ + adcseq sl, r0, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #32, 8 @ 0x20000000 │ │ │ │ + adcseq fp, pc, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #208, 4 │ │ │ │ + adcseq r3, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r6, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #88 @ 0x58 │ │ │ │ + addseq sp, ip, #96 @ 0x60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #160, 22 @ 0x28000 │ │ │ │ + addseq ip, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r7, r7, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sl, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r7, r5, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #192, 2 @ 0x30 │ │ │ │ + sbceq r3, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5d474 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1620836,259 +1620836,259 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #16 │ │ │ │ + adcseq r4, r1, #24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #56, 28 @ 0x380 │ │ │ │ + adceq ip, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #184, 28 @ 0xb80 │ │ │ │ + adceq r4, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #40 @ 0x28 │ │ │ │ + sbceq r3, r2, #48 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r1, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r9, sl, #128, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #88, 12 @ 0x5800000 │ │ │ │ + addseq pc, ip, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r9, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r1, #88, 6 @ 0x60000001 │ │ │ │ + adceq r1, r1, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #88, 6 @ 0x60000001 │ │ │ │ + adceq pc, lr, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #216, 24 @ 0xd800 │ │ │ │ + sbceq r2, r0, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #64, 6 │ │ │ │ + addseq ip, ip, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq sp, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #192, 24 @ 0xc000 │ │ │ │ + adcseq r1, r4, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #0, 24 │ │ │ │ + adcseq r3, r4, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #88, 18 @ 0x160000 │ │ │ │ + adceq r9, ip, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r4, r1, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #144, 8 @ 0x90000000 │ │ │ │ + adcseq sl, lr, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #88, 28 @ 0x580 │ │ │ │ + addseq fp, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r2, sl, #208, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq fp, lr, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #0, 10 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #0, 28 │ │ │ │ + adcseq sl, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #240, 24 @ 0xf000 │ │ │ │ + adceq r0, sl, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #176, 24 @ 0xb000 │ │ │ │ + adceq r6, ip, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r2, lr, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #48, 16 @ 0x300000 │ │ │ │ + adcseq r2, r9, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #200, 12 @ 0xc800000 │ │ │ │ + adceq r0, sl, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #72, 26 @ 0x1200 │ │ │ │ + addseq sp, ip, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r7, r0, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #8, 26 @ 0x200 │ │ │ │ + adcseq r7, r8, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #176, 22 @ 0x2c000 │ │ │ │ + adcseq sl, ip, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #216, 6 @ 0x60000003 │ │ │ │ + adceq r8, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, pc, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #8, 4 @ 0x80000000 │ │ │ │ + adceq r8, ip, #16, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, pc, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #56 @ 0x38 │ │ │ │ + adceq r8, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #224, 30 @ 0x380 │ │ │ │ + adceq r8, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #216, 24 @ 0xd800 │ │ │ │ + adceq r8, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #0, 26 │ │ │ │ + addseq r1, r7, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #128, 8 @ 0x80000000 │ │ │ │ + adcseq sl, r0, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r1, #216, 14 @ 0x3600000 │ │ │ │ + addseq pc, r1, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r1, #16, 14 @ 0x400000 │ │ │ │ + addseq pc, r1, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r1, #224, 4 │ │ │ │ + addseq pc, r1, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #224 @ 0xe0 │ │ │ │ + addseq pc, r6, #232 @ 0xe8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #120, 30 @ 0x1e0 │ │ │ │ + addseq lr, r6, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e001b4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sl, #72, 22 @ 0x12000 │ │ │ │ + adcseq pc, sl, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sp, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #120, 22 @ 0x1e000 │ │ │ │ + adceq fp, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #40, 26 @ 0xa00 │ │ │ │ + sbceq r0, r0, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #144 @ 0x90 │ │ │ │ + adcseq r9, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d481a4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r8, r5, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #96, 28 @ 0x600 │ │ │ │ + adcseq r0, r8, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #160, 18 @ 0x280000 │ │ │ │ + adcseq lr, lr, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621096,43 +1621096,43 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r6, #56, 14 @ 0xe00000 │ │ │ │ + adceq pc, r6, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #184, 28 @ 0xb80 │ │ │ │ + adcseq sl, sl, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #152, 30 @ 0x260 │ │ │ │ + adceq lr, pc, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl sl │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #232 @ 0xe8 │ │ │ │ + sbceq r3, r2, #240 @ 0xf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r5, #48, 30 @ 0xc0 │ │ │ │ + adceq sp, r5, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r8, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621148,55 +1621148,55 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb97f4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r5, #184, 2 @ 0x2e │ │ │ │ + adceq sp, r5, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r5, #248, 2 @ 0x3e │ │ │ │ + adceq r9, r5, #0, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r5, #152, 24 @ 0x9800 │ │ │ │ + adceq r0, r5, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r5, #72, 8 @ 0x48000000 │ │ │ │ + adceq r0, r5, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r5, #136, 18 @ 0x220000 │ │ │ │ + adceq sl, r5, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #176, 28 @ 0xb00 │ │ │ │ + adcseq r3, r1, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #200, 22 @ 0x32000 │ │ │ │ + adcseq r5, sp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #248, 22 @ 0x3e000 │ │ │ │ + adcseq fp, sp, #0, 24 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r5, #8, 22 @ 0x2000 │ │ │ │ + adceq sp, r5, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r5, #72, 28 @ 0x480 │ │ │ │ + adceq r2, r5, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r7, r2, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621204,51 +1621204,51 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ccfbf4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r2, lr, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #240, 22 @ 0x3c000 │ │ │ │ + adcseq r0, r7, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #96, 8 @ 0x60000000 │ │ │ │ + adcseq sl, r0, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #112, 4 │ │ │ │ + adcseq r8, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #88, 22 @ 0x16000 │ │ │ │ + addseq r2, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, pc, #240, 28 @ 0xf00 │ │ │ │ + addseq r9, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r2, r4, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #120, 8 @ 0x78000000 │ │ │ │ + addseq r3, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r2, #224, 10 @ 0x38000000 │ │ │ │ + addseq r9, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #192, 18 @ 0x300000 │ │ │ │ + addseq r3, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621260,27 +1621260,27 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da5fb4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, pc, #8, 28 @ 0x80 │ │ │ │ + addseq r6, pc, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d72c94 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6f864 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, pc, #0, 22 │ │ │ │ + addseq r6, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621288,43 +1621288,43 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6d2e4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #160, 26 @ 0x2800 │ │ │ │ + adcseq sl, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da71a4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d43fb4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, pc, #168, 12 @ 0xa800000 │ │ │ │ + addseq r5, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, pc, #184, 22 @ 0x2e000 │ │ │ │ + addseq r5, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, pc, #104, 2 │ │ │ │ + addseq r5, pc, #112, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #120, 26 @ 0x1e00 │ │ │ │ + adceq r3, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #8, 26 @ 0x200 │ │ │ │ + adcseq r9, sl, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cac874 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621340,23 +1621340,23 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r2, #168, 18 @ 0x2a0000 │ │ │ │ + addseq fp, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r1, #184 @ 0xb8 │ │ │ │ + addseq sp, r1, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #240, 26 @ 0x3c00 │ │ │ │ + adcseq sp, r5, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621388,251 +1621388,251 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #72, 24 @ 0x4800 │ │ │ │ + rsbseq ip, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #208, 4 │ │ │ │ + adcseq r4, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #24, 24 @ 0x1800 │ │ │ │ + adcseq r5, r9, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [lr], #-1392 @ 0xfffffa90 @ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sp, #240, 2 @ 0x3c │ │ │ │ + addseq pc, sp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da28a4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne da1854 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r2, sl, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c835b4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r6, ip, #0, 14 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c84114 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r7, r0, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d8feb4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + adcseq fp, lr, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #152, 10 @ 0x26000000 │ │ │ │ + addseq r4, lr, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sp, #192, 26 @ 0x3000 │ │ │ │ + addseq pc, sp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r4, lr, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r0, r1, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, pc, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r6, pc, #0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq fp, r0, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #64, 2 │ │ │ │ + adcseq pc, lr, #72, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #8, 8 @ 0x8000000 │ │ │ │ + adcseq ip, pc, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #216, 10 @ 0x36000000 │ │ │ │ + adceq r7, ip, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #240, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #168, 26 @ 0x2a00 │ │ │ │ + adcseq ip, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #192, 10 @ 0x30000000 │ │ │ │ + adcseq sp, sp, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #192, 4 │ │ │ │ + adceq r1, r4, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #96, 22 @ 0x18000 │ │ │ │ + adcseq sp, ip, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #160, 18 @ 0x280000 │ │ │ │ + adcseq r8, pc, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #88, 20 @ 0x58000 │ │ │ │ + adcseq r5, r1, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #0, 14 │ │ │ │ + adcseq fp, ip, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #24, 2 │ │ │ │ + adcseq sp, fp, #32, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #112, 16 @ 0x700000 │ │ │ │ + adcseq sl, r7, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #112, 2 │ │ │ │ + adcseq r9, lr, #120, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r1, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #192, 22 @ 0x30000 │ │ │ │ + adcseq r5, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r7, lr, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq pc, fp, #0, 10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r0, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #72, 28 @ 0x480 │ │ │ │ + rsbseq r7, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #32 │ │ │ │ + adcseq r9, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #8, 18 @ 0x20000 │ │ │ │ + adcseq r6, lr, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #216, 22 @ 0x36000 │ │ │ │ + sbceq lr, r0, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #224, 20 @ 0xe0000 │ │ │ │ + adceq r5, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r8, lr, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #160, 24 @ 0xa000 │ │ │ │ + adcseq r5, fp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r1, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #88, 14 @ 0x1600000 │ │ │ │ + adceq r7, lr, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #128, 28 @ 0x800 │ │ │ │ + adcseq r3, sp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #112, 26 @ 0x1c00 │ │ │ │ + adceq r5, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #8, 6 @ 0x20000000 │ │ │ │ + adcseq pc, r7, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0c8a4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621648,127 +1621648,127 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0d404 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, sp, #96, 2 │ │ │ │ + addseq r2, sp, #104, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5fb24 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 26 @ 0x800 │ │ │ │ + adcseq r1, r6, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #120, 20 @ 0x78000 │ │ │ │ + adcseq r1, r6, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [pc], #-3032 @ 16e4e34 <__bss_end__@@Base+0x888068> │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, sp, #160, 24 @ 0xa000 │ │ │ │ + addseq r6, sp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #64, 6 │ │ │ │ + adcseq lr, sp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d3f8e4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #32, 12 @ 0x2000000 │ │ │ │ + adcseq sp, r5, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #208, 28 @ 0xd00 │ │ │ │ + adcseq sl, sl, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #24, 10 @ 0x6000000 │ │ │ │ + adcseq sp, r5, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #64, 4 │ │ │ │ + adcseq sl, sl, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 26 @ 0x400 │ │ │ │ + adcseq r1, r6, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #104, 20 @ 0x68000 │ │ │ │ + adcseq r1, r6, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 20 @ 0x30000 │ │ │ │ + adcseq r1, r6, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 24 @ 0xf000 │ │ │ │ + adcseq r1, r6, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 20 @ 0x20000 │ │ │ │ + adcseq r1, r6, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 24 @ 0xe000 │ │ │ │ + adcseq r1, r6, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #16, 12 @ 0x1000000 │ │ │ │ + adcseq sp, r5, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #192, 28 @ 0xc00 │ │ │ │ + adcseq sl, sl, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #8, 10 @ 0x2000000 │ │ │ │ + adcseq sp, r5, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #48, 4 │ │ │ │ + adcseq sl, sl, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #208, 12 @ 0xd000000 │ │ │ │ + adcseq fp, ip, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r1, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #128, 14 @ 0x2000000 │ │ │ │ + adceq sl, sp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r7, lr, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r8, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r7, lr, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r8, #32, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621784,47 +1621784,47 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r0, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r2, r5, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #88, 16 @ 0x580000 │ │ │ │ + rsbseq pc, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #168 @ 0xa8 │ │ │ │ + adcseq r2, r6, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r8, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #200, 28 @ 0xc80 │ │ │ │ + adcseq ip, sp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r8, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #112, 16 @ 0x700000 │ │ │ │ + adcseq r1, r6, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 24 @ 0x5000 │ │ │ │ + adcseq r1, r6, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621832,71 +1621832,71 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-1536 @ 16e50c4 <__bss_end__@@Base+0x8882f8> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r1, r6, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #72, 26 @ 0x1200 │ │ │ │ + adcseq r1, r6, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 28 @ 0xd00 │ │ │ │ + adcseq r1, r6, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne c9e304 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #72 @ 0x48 │ │ │ │ + adcseq r2, r6, #80 @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #152, 28 @ 0x980 │ │ │ │ + sbceq fp, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r7, r3, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-3616 @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #32 │ │ │ │ + adcseq r7, r5, #40 @ 0x28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-3064 @ 0xfffff408 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq r3, r2, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r0, r7, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r2, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621908,15 +1621908,15 @@ │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #128, 12 @ 0x8000000 │ │ │ │ + adcseq pc, lr, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r2, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621928,87 +1621928,87 @@ │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cd1d24 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #64, 18 @ 0x100000 │ │ │ │ + adceq r4, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r0, r8, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-3648 @ 0xfffff1c0 @ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq pc, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r2, #96, 12 @ 0x6000000 │ │ │ │ + sbceq r3, r2, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #80, 18 @ 0x140000 │ │ │ │ + addseq r7, r9, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r1, r6, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r9, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #56, 26 @ 0xe00 │ │ │ │ + adcseq r1, r6, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #200, 18 @ 0x320000 │ │ │ │ + adcseq lr, r6, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 16 @ 0x600000 │ │ │ │ + adcseq r1, r6, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 24 @ 0x4000 │ │ │ │ + adcseq r1, r6, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq pc, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #224 @ 0xe0 │ │ │ │ + adcseq r2, r6, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-3224 @ 0xfffff368 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #56, 2 │ │ │ │ + adcseq r2, r6, #64, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #80, 16 @ 0x500000 │ │ │ │ + adcseq r1, r6, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 24 @ 0x3000 │ │ │ │ + adcseq r1, r6, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e58a04 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622016,539 +1622016,539 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #32, 28 @ 0x200 │ │ │ │ + adceq r7, pc, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #40, 20 @ 0x28000 │ │ │ │ + adcseq ip, r0, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r5, #176, 8 @ 0xb0000000 │ │ │ │ + adceq sp, r5, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-2592 @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r6, lr, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 28 @ 0xb00 │ │ │ │ + adcseq r1, r6, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #120 @ 0x78 │ │ │ │ + adcseq ip, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #56 @ 0x38 │ │ │ │ + adcseq r2, r6, #64 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #40, 22 @ 0xa000 │ │ │ │ + adcseq r4, fp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #96, 2 │ │ │ │ + adceq r3, pc, #104, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #176, 14 @ 0x2c00000 │ │ │ │ + adceq r3, r6, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #208, 6 @ 0x40000003 │ │ │ │ + sbceq r6, r0, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 16 @ 0x400000 │ │ │ │ + adcseq r1, r6, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 24 @ 0x2000 │ │ │ │ + adcseq r1, r6, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #248, 26 @ 0x3e00 │ │ │ │ + adcseq r3, sl, #0, 28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #48, 28 @ 0x300 │ │ │ │ + adcseq r6, r5, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 2 @ 0x2c │ │ │ │ + adcseq r7, r5, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #192, 26 @ 0x3000 │ │ │ │ + adcseq r6, r5, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r2, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #176, 26 @ 0x2c00 │ │ │ │ + adcseq r6, r5, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #16 │ │ │ │ + adcseq r7, r5, #24 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #144, 4 │ │ │ │ + adcseq r6, r5, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #0 │ │ │ │ + adcseq r7, r5, #8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-2928 @ 0xfffff490 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #72, 20 @ 0x48000 │ │ │ │ + adcseq ip, sp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r4, r1, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160, 2 @ 0x28 │ │ │ │ + adcseq r7, r5, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #72, 6 @ 0x20000001 │ │ │ │ + adcseq fp, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #136, 30 @ 0x220 │ │ │ │ + adceq lr, pc, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #32, 28 @ 0x200 │ │ │ │ + adcseq r6, r5, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #0, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r2, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq fp, lr, #64, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq lr, lr, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r6, r5, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #184, 26 @ 0x2e00 │ │ │ │ + adcseq r3, sl, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #144, 4 │ │ │ │ + adceq ip, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #16, 26 @ 0x400 │ │ │ │ + adcseq r1, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #16, 14 @ 0x400000 │ │ │ │ + adcseq fp, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #184, 2 @ 0x2e │ │ │ │ + adcseq r9, fp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #224 @ 0xe0 │ │ │ │ + adceq pc, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #200, 10 @ 0x32000000 │ │ │ │ + adcseq r4, sl, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #136, 2 @ 0x22 │ │ │ │ + adcseq sl, r5, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #160, 30 @ 0x280 │ │ │ │ + adcseq r6, r4, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 16 @ 0x300000 │ │ │ │ + adcseq r1, r6, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 24 @ 0x1000 │ │ │ │ + adcseq r1, r6, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #232, 24 @ 0xe800 │ │ │ │ + adceq r6, lr, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #216, 26 @ 0x3600 │ │ │ │ + adcseq r1, r6, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #96, 14 @ 0x1800000 │ │ │ │ + adceq ip, lr, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #32, 16 @ 0x200000 │ │ │ │ + adcseq r1, r6, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 24 │ │ │ │ + adcseq r1, r6, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 16 @ 0x100000 │ │ │ │ + adcseq r1, r6, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 22 @ 0x3c000 │ │ │ │ + adcseq r1, r6, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #88, 22 @ 0x16000 │ │ │ │ + adcseq fp, r6, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #24 │ │ │ │ + adcseq r1, fp, #32 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #200, 26 @ 0x3200 │ │ │ │ + adcseq r1, r6, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #152 @ 0x98 │ │ │ │ + adcseq r2, r6, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #48, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 16 │ │ │ │ + adcseq r1, r6, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 22 @ 0x38000 │ │ │ │ + adcseq r1, r6, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #136, 12 @ 0x8800000 │ │ │ │ + adceq r4, pc, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #184, 26 @ 0x2e00 │ │ │ │ + adcseq r1, r6, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #136 @ 0x88 │ │ │ │ + adcseq r2, r6, #144 @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #8, 2 │ │ │ │ + adcseq r6, r5, #16, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #40, 28 @ 0x280 │ │ │ │ + adcseq r1, r6, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #32, 30 @ 0x80 │ │ │ │ + rsbseq r9, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #184 @ 0xb8 │ │ │ │ + adcseq r2, r6, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ mvneq sl, r8, lsl r9 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r1, r6, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #120 @ 0x78 │ │ │ │ + adcseq r2, r6, #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r1, r6, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #0, 24 │ │ │ │ + rsbseq lr, sp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 22 @ 0x34000 │ │ │ │ + adcseq r1, r6, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1d4d4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #152, 26 @ 0x2600 │ │ │ │ + adcseq r1, r6, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #104 @ 0x68 │ │ │ │ + adcseq r2, r6, #112 @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #32, 24 @ 0x2000 │ │ │ │ + adceq r0, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r1, r6, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 22 @ 0x30000 │ │ │ │ + adcseq r1, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1360 @ 0xfffffab0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1376 @ 0xfffffaa0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r8, #232, 30 @ 0x3a0 │ │ │ │ + addseq fp, r8, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r7, r5, #208, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d19514 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #16, 14 @ 0x400000 │ │ │ │ + adcseq r4, sl, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d19094 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #136, 26 @ 0x2200 │ │ │ │ + adcseq r1, r6, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #88 @ 0x58 │ │ │ │ + adcseq r2, r6, #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #192, 28 @ 0xc00 │ │ │ │ + adcseq r0, r8, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r2, r0, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r1, r6, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r1, r6, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #120, 26 @ 0x1e00 │ │ │ │ + adcseq sl, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #16, 18 @ 0x40000 │ │ │ │ + adcseq r1, r6, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #128, 24 @ 0x8000 │ │ │ │ + adcseq r1, r6, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r1, r6, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 22 @ 0x28000 │ │ │ │ + adcseq r1, r6, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #40, 18 @ 0xa0000 │ │ │ │ + adcseq r6, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #128, 30 @ 0x200 │ │ │ │ + sbceq r0, r0, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #64, 12 @ 0x4000000 │ │ │ │ + adceq r1, lr, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #152, 30 @ 0x260 │ │ │ │ + adcseq sp, lr, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r2, r9, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #208, 22 @ 0x34000 │ │ │ │ + adcseq pc, sp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #72, 24 @ 0x4800 │ │ │ │ + rsbseq pc, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r2, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r9, r5, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #0, 12 │ │ │ │ + adcseq r9, sp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r1, r6, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #144, 22 @ 0x24000 │ │ │ │ + adcseq r1, r6, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d15bd4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #144 @ 0x90 │ │ │ │ + adcseq r7, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r4, sl, #160, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq r8, r4, #0, 20 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #208, 4 │ │ │ │ + addseq r6, r2, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r1, r6, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #128, 22 @ 0x20000 │ │ │ │ + adcseq r1, r6, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [pc], #-280 @ 16e5b34 <__bss_end__@@Base+0x888d68> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r7, r5, #192, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #0, 14 │ │ │ │ + adcseq r4, sl, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r1, lr, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #0, 18 │ │ │ │ + adcseq r1, r6, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #112, 24 @ 0x7000 │ │ │ │ + adcseq r1, r6, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r7, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #112 @ 0x70 │ │ │ │ + adcseq r7, r5, #120 @ 0x78 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #224, 22 @ 0x38000 │ │ │ │ + adceq r6, fp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r4, sl, #144, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622556,15 +1622556,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #24, 4 @ 0x80000001 │ │ │ │ + adceq r6, fp, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622580,119 +1622580,119 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #0, 16 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #144, 26 @ 0x2400 │ │ │ │ + adcseq ip, sp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #64, 22 @ 0x10000 │ │ │ │ + adcseq r4, r9, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #184, 16 @ 0xb80000 │ │ │ │ + adcseq r5, r4, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r7, fp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq ip, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #224, 28 @ 0xe00 │ │ │ │ + adcseq r4, r0, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #232, 30 @ 0x3a0 │ │ │ │ + addseq ip, r9, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #168, 24 @ 0xa800 │ │ │ │ + adcseq ip, sp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r7, #192 @ 0xc0 │ │ │ │ + adceq r9, r7, #200 @ 0xc8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #168, 4 @ 0x8000000a │ │ │ │ + adcseq sp, pc, #176, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r7, #8, 30 │ │ │ │ + adceq r7, r7, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r7, #56, 20 @ 0x38000 │ │ │ │ + adceq r7, r7, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #96, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq sl, r6, #0, 16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r1, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r1, #64, 28 @ 0x400 │ │ │ │ + adceq r0, r1, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r6, #248, 8 @ 0xf8000000 │ │ │ │ + adceq r3, r6, #0, 10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r7, #160, 6 @ 0x80000002 │ │ │ │ + adceq r6, r7, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #72, 2 │ │ │ │ + adcseq sl, ip, #80, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r5, r0, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #0, 18 │ │ │ │ + adcseq sp, sp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622700,99 +1622700,99 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #192, 4 │ │ │ │ + adceq sp, sp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #64, 8 @ 0x40000000 │ │ │ │ + adcseq fp, lr, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #56, 22 @ 0xe000 │ │ │ │ + adcseq r7, r4, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #80, 8 @ 0x50000000 │ │ │ │ + adcseq fp, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #200, 6 @ 0x20000003 │ │ │ │ + adcseq ip, fp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #64, 20 @ 0x40000 │ │ │ │ + adcseq r5, r1, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #112, 22 @ 0x1c000 │ │ │ │ + adcseq sp, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #88, 28 @ 0x580 │ │ │ │ + adcseq r8, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r4, sp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #152, 14 @ 0x2600000 │ │ │ │ + adcseq lr, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #104, 16 @ 0x680000 │ │ │ │ + adceq r5, sp, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r5, r8, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #16, 14 @ 0x400000 │ │ │ │ + adcseq r2, r4, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #144 @ 0x90 │ │ │ │ + adcseq r8, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-3152 @ 16e5f64 <__bss_end__@@Base+0x889198> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #184, 20 @ 0xb8000 │ │ │ │ + sbceq sp, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #136 @ 0x88 │ │ │ │ + rsbseq r4, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #224, 22 @ 0x38000 │ │ │ │ + rsbseq sp, sp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r2, #72, 10 @ 0x12000000 │ │ │ │ + addseq r5, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq fp, r5, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622800,339 +1622800,339 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r2, #0, 28 │ │ │ │ + sbceq r2, r2, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #16, 26 @ 0x400 │ │ │ │ + adcseq r4, r5, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #184, 2 @ 0x2e │ │ │ │ + adceq sp, fp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, lr, #32 │ │ │ │ + addseq sl, lr, #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r8, r0, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #32 │ │ │ │ + adcseq lr, r9, #40 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #16, 14 @ 0x400000 │ │ │ │ + adcseq pc, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #160, 10 @ 0x28000000 │ │ │ │ + adceq r7, lr, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #80, 18 @ 0x140000 │ │ │ │ + adcseq r5, r0, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #224, 10 @ 0x38000000 │ │ │ │ + adceq r4, sl, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #184, 26 @ 0x2e00 │ │ │ │ + adceq r4, fp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #80, 4 │ │ │ │ + adcseq fp, r4, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #40, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #160, 22 @ 0x28000 │ │ │ │ + adcseq r5, r5, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #200 @ 0xc8 │ │ │ │ + adcseq r0, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #240, 28 @ 0xf00 │ │ │ │ + adceq r3, lr, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #80 @ 0x50 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq r6, lr, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #192, 30 @ 0x300 │ │ │ │ + sbceq r2, r0, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r5, fp, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #0, 24 │ │ │ │ + adcseq r0, fp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, pc, #40, 2 │ │ │ │ + addseq lr, pc, #48, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #0, 10 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #64, 16 @ 0x400000 │ │ │ │ + adcseq r7, sl, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r6, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r0, r7, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #40, 10 @ 0xa000000 │ │ │ │ + adcseq sp, lr, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, fp, #24, 6 @ 0x60000000 │ │ │ │ + adceq r8, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #128 @ 0x80 │ │ │ │ + adceq r9, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, fp, #32 │ │ │ │ + adceq r8, fp, #40 @ 0x28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r2, r7, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #176, 20 @ 0xb0000 │ │ │ │ + adceq sl, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #216, 24 @ 0xd800 │ │ │ │ + adcseq r3, sl, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #120, 6 @ 0xe0000001 │ │ │ │ + adceq pc, sp, #128, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #136, 14 @ 0x2200000 │ │ │ │ + adcseq fp, sp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #224 @ 0xe0 │ │ │ │ + adcseq sl, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #152, 12 @ 0x9800000 │ │ │ │ + adcseq sp, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #0, 26 │ │ │ │ + adcseq r2, ip, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #24, 6 @ 0x60000000 │ │ │ │ + adceq r9, r8, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #168, 20 @ 0xa8000 │ │ │ │ + sbceq sp, r0, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #200, 24 @ 0xc800 │ │ │ │ + adcseq r2, sp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #112 @ 0x70 │ │ │ │ + adcseq r4, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #144, 28 @ 0x900 │ │ │ │ + adcseq sl, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #24 │ │ │ │ + adcseq r2, r6, #32 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #56, 22 @ 0xe000 │ │ │ │ + adceq r4, sp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #208, 4 │ │ │ │ + adcseq r2, r9, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #144, 20 @ 0x90000 │ │ │ │ + sbceq r1, r0, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ee11e4 <__bss_end__@@Base+0x84418> │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r6, #168, 28 @ 0xa80 │ │ │ │ + adcseq r8, r6, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, pc, #136, 28 @ 0x880 │ │ │ │ + adceq ip, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #88, 2 │ │ │ │ + adceq r3, lr, #96, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r8, #48, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #24, 30 @ 0x60 │ │ │ │ + adcseq r5, r7, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #200, 14 @ 0x3200000 │ │ │ │ + adcseq ip, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq r1, ip, #0, 16 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #96, 14 @ 0x1800000 │ │ │ │ + adceq r0, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #120, 28 @ 0x780 │ │ │ │ + sbceq r0, r0, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #128, 20 @ 0x80000 │ │ │ │ + adcseq sp, lr, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #160, 14 @ 0x2800000 │ │ │ │ + adcseq lr, r0, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #104, 28 @ 0x680 │ │ │ │ + sbceq r9, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #48, 20 @ 0x30000 │ │ │ │ + adceq r7, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #224, 16 @ 0xe00000 │ │ │ │ + adcseq sl, r0, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #72, 30 @ 0x120 │ │ │ │ + adceq lr, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #0, 22 │ │ │ │ + adceq r6, ip, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #240, 26 @ 0x3c00 │ │ │ │ + adcseq pc, r5, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq lr, lr, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #184, 30 @ 0x2e0 │ │ │ │ + adcseq r7, r6, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #160, 18 @ 0x280000 │ │ │ │ + adcseq r8, fp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-3816 @ 0xfffff118 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623152,131 +1623152,131 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e57d84 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r7, r5, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e5b224 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r4, #200, 26 @ 0x3200 │ │ │ │ + addseq r4, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r7, #24 │ │ │ │ + adceq pc, r7, #32 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #176, 28 @ 0xb00 │ │ │ │ + adcseq r6, r5, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e5a8e4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #64, 4 │ │ │ │ + adcseq r7, r5, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e59424 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #64, 8 @ 0x40000000 │ │ │ │ + adceq r8, r2, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3720 @ 0xfffff178 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #120, 6 @ 0xe0000001 │ │ │ │ + adceq r8, r2, #128, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r1, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #96, 20 @ 0x60000 │ │ │ │ + adcseq r1, r6, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #0, 20 │ │ │ │ + rsbseq pc, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #160, 28 @ 0xa00 │ │ │ │ + adcseq r6, r5, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #48, 4 │ │ │ │ + adcseq r7, r5, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r3, sp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #128, 20 @ 0x80000 │ │ │ │ + adcseq r2, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #56, 10 @ 0xe000000 │ │ │ │ + adceq sp, ip, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #40, 12 @ 0x2800000 │ │ │ │ + addseq r7, r9, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #176, 20 @ 0xb0000 │ │ │ │ + addseq r6, r9, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e5cf34 <__bss_end__@@Base+0x168> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #192, 14 @ 0x3000000 │ │ │ │ + addseq r6, r9, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #128, 12 @ 0x8000000 │ │ │ │ + addseq r6, r9, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #16, 28 @ 0x100 │ │ │ │ + addseq r1, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #8, 16 @ 0x80000 │ │ │ │ + adcseq ip, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r3, pc, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #168, 4 @ 0x8000000a │ │ │ │ + adcseq sl, fp, #176, 4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r1, sp, #144, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-496 @ 0xfffffe10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1623288,159 +1623288,159 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-736 @ 0xfffffd20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #224, 30 @ 0x380 │ │ │ │ + adcseq r6, r5, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #232, 26 @ 0x3a00 │ │ │ │ + adcseq r3, sl, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #8 │ │ │ │ + adcseq fp, fp, #16 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r8, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #248 @ 0xf8 │ │ │ │ + adcseq sl, r7, #0, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #128, 4 │ │ │ │ + adcseq r7, r5, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq fp, sp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #216, 28 @ 0xd80 │ │ │ │ + adcseq r4, r1, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #96, 4 │ │ │ │ + adcseq r7, r4, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #64, 16 @ 0x400000 │ │ │ │ + adcseq r3, r1, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r7, ip, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #208, 30 @ 0x340 │ │ │ │ + adcseq r6, r5, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #216, 26 @ 0x3600 │ │ │ │ + adcseq r3, sl, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #184, 16 @ 0xb80000 │ │ │ │ + adcseq r6, r1, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 22 @ 0xc000 │ │ │ │ + adcseq r1, r6, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r4, #64, 26 @ 0x1000 │ │ │ │ + adcseq lr, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #104, 26 @ 0x1a00 │ │ │ │ + adcseq r1, r6, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-432 @ 16e68a4 <__bss_end__@@Base+0x889ad8> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #160, 30 @ 0x280 │ │ │ │ + adcseq r6, r5, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r3, sl, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #192, 30 @ 0x300 │ │ │ │ + adcseq r6, r5, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #200, 26 @ 0x3200 │ │ │ │ + adcseq r3, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #136, 2 @ 0x22 │ │ │ │ + adceq r8, pc, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #152, 20 @ 0x98000 │ │ │ │ + adcseq r3, r0, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #168, 12 @ 0xa800000 │ │ │ │ + adcseq lr, r6, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #136, 14 @ 0x2200000 │ │ │ │ + adcseq pc, r7, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #184, 18 @ 0x2e0000 │ │ │ │ + adceq ip, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #144 @ 0x90 │ │ │ │ + adcseq r2, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #64, 16 @ 0x400000 │ │ │ │ + adceq r8, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #112, 4 │ │ │ │ + adcseq r7, r5, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r4, sl, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r6, r7, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r8, ip, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #240, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #192, 26 @ 0x3000 │ │ │ │ + adcseq r2, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #80, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623448,83 +1623448,83 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r1, r1, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #112, 4 │ │ │ │ + adcseq r2, r0, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r0, sl, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #8, 20 @ 0x8000 │ │ │ │ + adceq r6, ip, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #24 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r6, r1, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #0, 22 │ │ │ │ + adceq r8, sp, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #32, 18 @ 0x80000 │ │ │ │ + adceq r8, sp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #40, 8 @ 0x28000000 │ │ │ │ + adceq r9, sp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #184, 12 @ 0xb800000 │ │ │ │ + adceq sl, sp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #104 @ 0x68 │ │ │ │ + adceq r9, sp, #112 @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r5, r6, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #144, 24 @ 0x9000 │ │ │ │ + adceq ip, ip, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #152, 24 @ 0x9800 │ │ │ │ + adcseq ip, sp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #136 @ 0x88 │ │ │ │ + adcseq sp, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128, 18 @ 0x200000 │ │ │ │ + adcseq r2, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #152, 16 @ 0x980000 │ │ │ │ + adcseq r2, r3, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e51bd4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623540,107 +1623540,107 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160, 4 │ │ │ │ + adcseq r7, r5, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq r1, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1b4a4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r8, r0, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #64, 4 │ │ │ │ + adcseq r7, r4, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #72, 18 @ 0x120000 │ │ │ │ + adcseq r8, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #136, 30 @ 0x220 │ │ │ │ + adceq r0, r0, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cca614 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r5, r4, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d1c6f4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #192, 24 @ 0xc000 │ │ │ │ + adceq r6, r3, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #176 @ 0xb0 │ │ │ │ + adceq r9, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-3296 @ 16e6c44 <__bss_end__@@Base+0x889e78> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r8, r3, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #40 @ 0x28 │ │ │ │ + adceq r7, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e43f54 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #232, 18 @ 0x3a0000 │ │ │ │ + adceq r8, r3, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #104, 8 @ 0x68000000 │ │ │ │ + adceq sl, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq ip, ip, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r3, sl, #96, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e558c4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r0, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #8, 20 @ 0x8000 │ │ │ │ + addseq r8, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r7, #104, 2 │ │ │ │ + adcseq r3, r7, #112, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e55864 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623648,15 +1623648,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e558a4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r3, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r2, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623680,15 +1623680,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #200, 2 @ 0x32 │ │ │ │ + adcseq sl, r5, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2dbe4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623696,15 +1623696,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r8, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r5, sl, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsl #28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1623712,39 +1623712,39 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x016e6e98 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq lr, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq lr, r5, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #224, 18 @ 0x380000 │ │ │ │ + sbceq lr, r5, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #200, 18 @ 0x320000 │ │ │ │ + sbceq lr, r5, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq lr, r5, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq lr, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq lr, r5, #0, 20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsr #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1623808,27 +1623808,27 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r6, [lr, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #0, 20 │ │ │ │ + sbceq lr, r5, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, asr #31 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [lr, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #72, 20 @ 0x48000 │ │ │ │ + sbceq lr, r5, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-2520 @ 16e6ff4 <__bss_end__@@Base+0x88a228> │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1623916,219 +1623916,219 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, ror #15 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #192, 16 @ 0xc00000 │ │ │ │ + addseq pc, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #136, 18 @ 0x220000 │ │ │ │ + addseq pc, r8, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #128, 18 @ 0x200000 │ │ │ │ + addseq pc, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq pc, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r8, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #160, 6 @ 0x80000002 │ │ │ │ + addseq pc, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq lr, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #8, 10 @ 0x2000000 │ │ │ │ + adcseq lr, r8, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq lr, r8, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #64, 20 @ 0x40000 │ │ │ │ + adcseq lr, r8, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq pc, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #96, 30 @ 0x180 │ │ │ │ + adcseq r1, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #0, 20 │ │ │ │ + adcseq r1, r9, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq pc, r8, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #72, 30 @ 0x120 │ │ │ │ + adcseq r1, r9, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #0, 4 │ │ │ │ + adcseq r1, r9, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r2, r9, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r2, r9, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r2, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r2, r9, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #88, 16 @ 0x580000 │ │ │ │ + adcseq r2, r9, #0, 14 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r2, r9, #96, 16 @ 0x600000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adcseq r2, r9, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r2, r9, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #72, 16 @ 0x480000 │ │ │ │ + adcseq r2, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #8, 20 @ 0x8000 │ │ │ │ + adcseq r2, r9, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-976 @ 0xfffffc30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-992 @ 0xfffffc20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #80, 20 @ 0x50000 │ │ │ │ + adcseq r2, r9, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r3, r9, #128, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #144, 10 @ 0x24000000 │ │ │ │ + adcseq r3, r9, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #120, 16 @ 0x780000 │ │ │ │ + adcseq r3, r9, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #136, 18 @ 0x220000 │ │ │ │ + adcseq r3, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r4, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r3, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r3, r9, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #200, 10 @ 0x32000000 │ │ │ │ + adcseq r4, r9, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r4, r9, #0, 18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #72, 22 @ 0x12000 │ │ │ │ + adcseq r4, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #144, 24 @ 0x9000 │ │ │ │ + adcseq r4, r9, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #184, 24 @ 0xb800 │ │ │ │ + adcseq r4, r9, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r7, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r7, r9, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r7, r9, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #40, 24 @ 0x2800 │ │ │ │ + adcseq r5, r9, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-1936 @ 0xfffff870 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1624332,15 +1624332,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cfe0b4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #80, 18 @ 0x140000 │ │ │ │ + addseq r3, r8, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [lr, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624380,23 +1624380,23 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, asr #17 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #128, 12 @ 0x8000000 │ │ │ │ + adceq r1, lr, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #16, 18 @ 0x40000 │ │ │ │ + addseq r3, r8, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #0, 18 │ │ │ │ + addseq pc, r7, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [lr, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624436,27 +1624436,27 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, ror #25 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r7, r1, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #80, 28 @ 0x500 │ │ │ │ + adceq pc, r3, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #72, 28 @ 0x480 │ │ │ │ + adceq pc, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #176, 24 @ 0xb000 │ │ │ │ + sbceq r0, r1, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1624464,44 +1624464,40 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-2264 @ 0xfffff728 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r1, lr, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #200, 8 @ 0xc8000000 │ │ │ │ + adceq r2, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #56, 10 @ 0xe000000 │ │ │ │ + adcseq sl, r0, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + adceq lr, fp, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #248, 8 @ 0xf8000000 │ │ │ │ @@ -1624529,61 +1624525,61 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #192, 12 @ 0xc000000 │ │ │ │ + adcseq sl, r0, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r7, r0, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #152, 20 @ 0x98000 │ │ │ │ + adceq r2, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r2, #32, 4 │ │ │ │ + addseq sp, r2, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #0, 6 │ │ │ │ + rsbseq r9, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #8, 16 @ 0x80000 │ │ │ │ + adceq r2, r1, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r2, #96, 2 │ │ │ │ + addseq sp, r2, #104, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #88, 22 @ 0x16000 │ │ │ │ + adceq r2, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1624605,62 +1624601,66 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq sl, r0, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adcseq sl, r0, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq sl, r0, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #136, 26 @ 0x2200 │ │ │ │ + addseq r1, sp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq sl, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-2400 @ 16e7c64 <__bss_end__@@Base+0x88ae98> │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #80, 10 @ 0x14000000 │ │ │ │ + adcseq sl, r0, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq sl, r0, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq sl, r0, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #96, 22 @ 0x18000 │ │ │ │ + adceq r2, r4, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #152, 20 @ 0x98000 │ │ │ │ + addseq ip, r2, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #64, 10 @ 0x10000000 │ │ │ │ + adcseq sl, r0, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #72, 10 @ 0x12000000 │ │ │ │ + adcseq sl, r0, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #0, 6 │ │ │ │ + addseq r3, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [lr, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624700,15 +1624700,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsr #27 │ │ │ │ andmi r0, r0, r1 │ │ │ │ submi lr, r4, #92, 26 @ 0x1700 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #136, 4 @ 0x80000008 │ │ │ │ + addseq r2, r8, #144, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi lr, r4, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r7, [lr, #-216]! @ 0xffffff28 │ │ │ │ andgt r0, r0, r1 │ │ │ │ submi lr, r4, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624748,15 +1624748,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, ror #28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #200, 4 @ 0x8000000c │ │ │ │ + addseq r6, r8, #208, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, ror lr │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624796,15 +1624796,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsr #30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176, 30 @ 0x2c0 │ │ │ │ + addseq r2, r8, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsr pc │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624844,27 +1624844,27 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsl r0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #104, 20 @ 0x68000 │ │ │ │ + adcseq sp, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r7, r0, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #104, 22 @ 0x1a000 │ │ │ │ + addseq r8, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #232, 30 @ 0x3a0 │ │ │ │ + addseq fp, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, lsr #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624873,18 +1624873,18 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, asr #32 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, rrx │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #192, 14 @ 0x3000000 │ │ │ │ + addseq r3, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq lr, r8, ror r0 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1624900,63 +1624900,63 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ blne ce8d94 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #224, 20 @ 0xe0000 │ │ │ │ + addseq r6, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #168, 30 @ 0x2a0 │ │ │ │ + addseq r3, ip, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #200, 20 @ 0xc8000 │ │ │ │ + addseq r6, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #168, 20 @ 0xa8000 │ │ │ │ + addseq r4, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #160, 30 @ 0x280 │ │ │ │ + addseq fp, sl, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [pc, #-168] @ 16e807c <__bss_end__@@Base+0x88b2b0> │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - addseq r4, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq r4, fp, #40, 24 @ 0x2800 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #80, 22 @ 0x14000 │ │ │ │ + addseq r0, ip, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r2, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #56, 16 @ 0x380000 │ │ │ │ + addseq r2, ip, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #216, 24 @ 0xd800 │ │ │ │ + addseq r1, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #56, 30 @ 0xe0 │ │ │ │ + addseq ip, r8, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3640 @ 0xfffff1c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1624972,707 +1624972,707 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #48, 16 @ 0x300000 │ │ │ │ + addseq ip, sl, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r1, pc, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r2, fp, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #88, 6 @ 0x60000001 │ │ │ │ + ldrbeq r9, [pc], #-3696 @ 16e8214 <__bss_end__@@Base+0x88b448> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, lr, #32 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, pc, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq lr, fp, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq ip, pc, #64, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, sl, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #56, 10 @ 0xe000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #0, 8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, pc, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ + addseq sl, fp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #224, 28 @ 0xe00 │ │ │ │ + adcseq r0, sp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #56, 30 @ 0xe0 │ │ │ │ + adcseq sl, lr, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #80 @ 0x50 │ │ │ │ + addseq ip, sl, #88 @ 0x58 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r8, pc, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + ldrbeq lr, [sp], #-488 @ 0xfffffe18 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq ip, pc, #0, 12 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r9, pc, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r7, pc, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #232, 4 @ 0x8000000e │ │ │ │ + addseq pc, sl, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, lr, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, ip, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #232, 22 @ 0x3a000 │ │ │ │ + adcseq fp, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #88, 16 @ 0x580000 │ │ │ │ + adcseq sl, r7, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r5, fp, #0, 22 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #0, 22 │ │ │ │ + adcseq r7, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r9, fp, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, pc, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq fp, pc, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r6, fp, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, pc, #48, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #16 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r6, pc, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #48, 10 @ 0xc000000 │ │ │ │ + addseq r5, fp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, fp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r6, fp, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, fp, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r3, r9, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #208 @ 0xd0 │ │ │ │ + adcseq r6, r7, #216 @ 0xd8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #128, 8 @ 0x80000000 │ │ │ │ + adceq sp, sp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r9, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #16, 26 @ 0x400 │ │ │ │ + adcseq ip, pc, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #24, 16 @ 0x180000 │ │ │ │ + adceq r3, lr, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r5, sp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r2, r0, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #32, 12 @ 0x2000000 │ │ │ │ + addseq r6, r5, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #208, 30 @ 0x340 │ │ │ │ + adcseq r1, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #192, 30 @ 0x300 │ │ │ │ + sbceq r0, r0, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #64, 16 @ 0x400000 │ │ │ │ + addseq r3, r8, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, ip, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, lr, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #96, 6 @ 0x80000001 │ │ │ │ + addseq sl, fp, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r8, fp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbseq sl, lr, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #128, 6 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r2, pc, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r6, fp, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, r8, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #48, 18 @ 0xc0000 │ │ │ │ + addseq fp, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 4 │ │ │ │ + addseq r2, r8, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq fp, pc, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r5, pc, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #72, 26 @ 0x1200 │ │ │ │ + rsbeq fp, pc, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #240, 14 @ 0x3c00000 │ │ │ │ + addseq sp, sl, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r2, r9, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r1, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, pc, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, ip, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r8, lr, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, pc, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r3, ip, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #32, 6 @ 0x80000000 │ │ │ │ + adcseq ip, sp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #136, 4 @ 0x80000008 │ │ │ │ + adcseq sp, pc, #144, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r3, r8, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #120, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, pc, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r2, r9, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sp, sl, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r0, ip, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #112, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #184, 8 @ 0xb8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, r0, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq sl, pc, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-4016 @ 0xfffff050 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-4032 @ 0xfffff040 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r5, pc, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #80, 16 @ 0x500000 │ │ │ │ + addseq r5, fp, #8, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #128, 18 @ 0x200000 │ │ │ │ + adceq sl, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #40, 18 @ 0xa0000 │ │ │ │ + adceq sl, ip, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #88, 10 @ 0x16000000 │ │ │ │ + addseq lr, r9, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r9, lr, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #232, 24 @ 0xe800 │ │ │ │ + addseq lr, r8, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-1152 @ 16e87f4 <__bss_end__@@Base+0x88ba28> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #48, 18 @ 0xc0000 │ │ │ │ + adceq sl, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #64, 18 @ 0x100000 │ │ │ │ + adceq sl, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #72, 18 @ 0x120000 │ │ │ │ + adceq sl, ip, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #80, 18 @ 0x140000 │ │ │ │ + adceq sl, ip, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-400 @ 0xfffffe70 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-416 @ 0xfffffe60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #208, 6 @ 0x40000003 │ │ │ │ + addseq r6, lr, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #88, 18 @ 0x160000 │ │ │ │ + adceq sl, ip, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #96, 18 @ 0x180000 │ │ │ │ + adceq sl, ip, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #104, 18 @ 0x1a0000 │ │ │ │ + adceq sl, ip, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #112, 18 @ 0x1c0000 │ │ │ │ + adceq sl, ip, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adceq sl, ip, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #144, 4 │ │ │ │ + addseq r6, r8, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #0, 20 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, ip, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, r9, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #216, 2 @ 0x36 │ │ │ │ + rsbeq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #232, 18 @ 0x3a0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, pc, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1232 @ 0xfffffb30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1248 @ 0xfffffb20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #248, 20 @ 0xf8000 │ │ │ │ + addseq fp, fp, #224, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r7, fp, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, fp, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #72, 16 @ 0x480000 │ │ │ │ + rsbseq fp, lr, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #0, 12 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, pc, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, fp, #104, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #136, 8 @ 0x88000000 │ │ │ │ + adceq r7, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq sp, r6, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #24, 18 @ 0x60000 │ │ │ │ + addseq r3, r8, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #32, 18 @ 0x80000 │ │ │ │ + addseq r3, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #48, 18 @ 0xc0000 │ │ │ │ + addseq r3, r8, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #56, 18 @ 0xe0000 │ │ │ │ + addseq r3, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r6, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq sp, r6, #112, 18 @ 0x1c0000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #144, 22 @ 0x24000 │ │ │ │ + sbceq r9, r0, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #120, 28 @ 0x780 │ │ │ │ + addseq ip, sl, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 26 @ 0x3a00 │ │ │ │ + addseq ip, sl, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #56, 30 @ 0xe0 │ │ │ │ + addseq ip, sl, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #168, 28 @ 0xa80 │ │ │ │ + addseq ip, sl, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r5, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r5, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq r0, pc, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r0, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r8, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r8, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #152, 2 @ 0x26 │ │ │ │ + addseq sp, sl, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #8, 2 │ │ │ │ + addseq sp, sl, #16, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #248 @ 0xf8 │ │ │ │ + addseq sp, sl, #0, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #104 @ 0x68 │ │ │ │ + addseq sp, sl, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #64, 4 │ │ │ │ + addseq sp, sl, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #176, 2 @ 0x2c │ │ │ │ + addseq sp, sl, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #232, 4 @ 0x8000000e │ │ │ │ + addseq sp, sl, #240, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #88, 4 @ 0x80000005 │ │ │ │ + addseq sp, sl, #96, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #64 @ 0x40 │ │ │ │ + rsbseq ip, lr, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq fp, lr, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r4, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r4, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #88, 10 @ 0x16000000 │ │ │ │ + addseq r2, r9, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r2, r9, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #24, 8 @ 0x18000000 │ │ │ │ + addseq sp, sl, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #136, 6 @ 0x20000002 │ │ │ │ + addseq sp, sl, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r5, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #88, 6 @ 0x60000001 │ │ │ │ + rsbseq r5, pc, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r4, pc, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #144, 4 │ │ │ │ + rsbseq r4, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #24, 8 @ 0x18000000 │ │ │ │ + addseq lr, fp, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #136, 6 @ 0x20000002 │ │ │ │ + addseq lr, fp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r1, pc, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r1, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625684,307 +1625684,307 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #208, 20 @ 0xd0000 │ │ │ │ + addseq lr, sl, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #64, 20 @ 0x40000 │ │ │ │ + addseq lr, sl, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #208, 14 @ 0x3400000 │ │ │ │ + addseq lr, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #64, 14 @ 0x1000000 │ │ │ │ + addseq lr, sl, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq sl, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq sl, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #8, 8 @ 0x8000000 │ │ │ │ + rsbseq lr, lr, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq lr, lr, #128, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r1, pc, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r1, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #144, 20 @ 0x90000 │ │ │ │ + rsbseq fp, lr, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #0, 20 │ │ │ │ + rsbseq fp, lr, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #144, 18 @ 0x240000 │ │ │ │ + addseq lr, sl, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #0, 18 │ │ │ │ + addseq lr, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #48, 20 @ 0x30000 │ │ │ │ + addseq lr, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #160, 18 @ 0x280000 │ │ │ │ + addseq lr, sl, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #200, 18 @ 0x320000 │ │ │ │ + rsbseq fp, pc, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq fp, pc, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq fp, lr, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq fp, lr, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #208, 2 @ 0x34 │ │ │ │ + rsbseq r3, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #168 @ 0xa8 │ │ │ │ + rsbseq r3, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #32, 20 @ 0x20000 │ │ │ │ + addseq pc, r8, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #144, 18 @ 0x240000 │ │ │ │ + addseq pc, r8, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq sl, pc, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #40, 26 @ 0xa00 │ │ │ │ + rsbseq sl, pc, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r0, r4, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq pc, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq pc, lr, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #144 @ 0x90 │ │ │ │ + addseq pc, sl, #152 @ 0x98 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #0 │ │ │ │ + addseq pc, sl, #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #128, 4 │ │ │ │ + rsbseq r4, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #240, 2 @ 0x3c │ │ │ │ + rsbseq r4, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #32, 26 @ 0x800 │ │ │ │ + rsbseq sl, pc, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #80, 24 @ 0x5000 │ │ │ │ + rsbseq sl, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #232, 30 @ 0x3a0 │ │ │ │ + addseq lr, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #88, 30 @ 0x160 │ │ │ │ + addseq lr, sl, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #80, 28 @ 0x500 │ │ │ │ + rsbseq sl, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #192, 26 @ 0x3000 │ │ │ │ + rsbseq sl, pc, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #224, 22 @ 0x38000 │ │ │ │ + sbceq r5, r2, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r4, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r4, pc, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #176, 14 @ 0x2c00000 │ │ │ │ + addseq pc, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #32, 14 @ 0x800000 │ │ │ │ + addseq pc, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #208, 20 @ 0xd0000 │ │ │ │ + addseq pc, r8, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #64, 20 @ 0x40000 │ │ │ │ + addseq pc, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #216, 6 @ 0x60000003 │ │ │ │ + addseq pc, sl, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #72, 6 @ 0x20000001 │ │ │ │ + addseq pc, sl, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #96, 24 @ 0x6000 │ │ │ │ + addseq pc, sl, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #208, 22 @ 0x34000 │ │ │ │ + addseq pc, sl, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #240, 4 │ │ │ │ + rsbseq r2, pc, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #96, 4 │ │ │ │ + rsbseq r2, pc, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #88, 16 @ 0x580000 │ │ │ │ + addseq pc, sl, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #200, 14 @ 0x3200000 │ │ │ │ + addseq pc, sl, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #104, 20 @ 0x68000 │ │ │ │ + addseq pc, sl, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #216, 18 @ 0x360000 │ │ │ │ + addseq pc, sl, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #24, 26 @ 0x600 │ │ │ │ + addseq pc, sl, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #136, 24 @ 0x8800 │ │ │ │ + addseq pc, sl, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #112, 28 @ 0x700 │ │ │ │ + addseq lr, sl, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #224, 26 @ 0x3800 │ │ │ │ + addseq lr, sl, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #40, 30 @ 0xa0 │ │ │ │ + addseq lr, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #152, 28 @ 0x980 │ │ │ │ + addseq lr, sl, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #128, 2 │ │ │ │ + rsbseq fp, pc, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #64 @ 0x40 │ │ │ │ + rsbseq fp, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #0, 12 │ │ │ │ + rsbseq pc, lr, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq pc, lr, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625996,2431 +1625996,2431 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq sp, lr, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #32, 22 @ 0x8000 │ │ │ │ + rsbseq sp, lr, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r2, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r2, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #248 @ 0xf8 │ │ │ │ + addseq r1, fp, #0, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #104 @ 0x68 │ │ │ │ + addseq r1, fp, #112 @ 0x70 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r0, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #88, 14 @ 0x1600000 │ │ │ │ + addseq r0, fp, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r4, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq r4, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #120, 22 @ 0x1e000 │ │ │ │ + addseq pc, r8, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #232, 20 @ 0xe8000 │ │ │ │ + addseq pc, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #40, 18 @ 0xa0000 │ │ │ │ + addseq r0, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 16 @ 0x980000 │ │ │ │ + addseq r0, fp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 2 @ 0x26 │ │ │ │ + addseq r0, fp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #8, 2 │ │ │ │ + addseq r0, fp, #16, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #136, 16 @ 0x880000 │ │ │ │ + rsbseq pc, lr, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq pc, lr, #0, 16 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #88, 30 @ 0x160 │ │ │ │ + sbceq r1, r2, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq r6, pc, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r6, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #24, 28 @ 0x180 │ │ │ │ + rsbseq r9, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r9, pc, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #0, 10 │ │ │ │ + addseq r0, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #112, 8 @ 0x70000000 │ │ │ │ + addseq r0, fp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #176, 26 @ 0x2c00 │ │ │ │ + addseq r0, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #32, 26 @ 0x800 │ │ │ │ + addseq r0, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #240, 12 @ 0xf000000 │ │ │ │ + addseq r2, r9, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 12 @ 0x6000000 │ │ │ │ + addseq r2, r9, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #0, 6 │ │ │ │ + rsbseq r7, pc, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #112, 4 │ │ │ │ + rsbseq r7, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #8, 12 @ 0x800000 │ │ │ │ + addseq r1, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r1, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #64, 4 │ │ │ │ + addseq r0, fp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #176, 2 @ 0x2c │ │ │ │ + addseq r0, fp, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #248, 4 @ 0x8000000f │ │ │ │ + addseq r8, fp, #0, 6 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #104, 4 @ 0x80000006 │ │ │ │ + addseq r8, fp, #112, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #224, 16 @ 0xe00000 │ │ │ │ + addseq fp, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #80, 16 @ 0x500000 │ │ │ │ + addseq fp, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #152, 8 @ 0x98000000 │ │ │ │ + addseq r1, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #8, 8 @ 0x8000000 │ │ │ │ + addseq r1, ip, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #216, 4 @ 0x8000000d │ │ │ │ + addseq r1, fp, #224, 4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #72, 4 @ 0x80000004 │ │ │ │ + addseq r1, fp, #80, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #120, 16 @ 0x780000 │ │ │ │ + sbceq r8, r2, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #32, 24 @ 0x2000 │ │ │ │ + addseq pc, r8, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #144, 22 @ 0x24000 │ │ │ │ + addseq pc, r8, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #32, 28 @ 0x200 │ │ │ │ + sbceq lr, r5, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #216 @ 0xd8 │ │ │ │ + addseq r4, fp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #72 @ 0x48 │ │ │ │ + addseq r4, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #32, 6 @ 0x80000000 │ │ │ │ + addseq sp, fp, #0, 12 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #248, 20 @ 0xf8000 │ │ │ │ + addseq r1, fp, #0, 22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #104, 20 @ 0x68000 │ │ │ │ + addseq r1, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #216, 28 @ 0xd80 │ │ │ │ + addseq pc, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #72, 28 @ 0x480 │ │ │ │ + addseq pc, r8, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #56, 24 @ 0x3800 │ │ │ │ + addseq r1, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #168, 22 @ 0x2a000 │ │ │ │ + addseq r1, fp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #120, 26 @ 0x1e00 │ │ │ │ + addseq pc, r8, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #232, 24 @ 0xe800 │ │ │ │ + addseq pc, r8, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #144, 22 @ 0x24000 │ │ │ │ + addseq r1, fp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #0, 22 │ │ │ │ + addseq r1, fp, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #232, 2 @ 0x3a │ │ │ │ + addseq ip, fp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #88, 2 │ │ │ │ + addseq ip, fp, #96, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #48, 16 @ 0x300000 │ │ │ │ + addseq r2, r5, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #160, 14 @ 0x2800000 │ │ │ │ + addseq r2, r5, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #0, 26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #96, 4 │ │ │ │ + addseq r0, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #208, 2 @ 0x34 │ │ │ │ + addseq r0, r9, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #128, 26 @ 0x2000 │ │ │ │ + addseq r1, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #240, 24 @ 0xf000 │ │ │ │ + addseq r1, fp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #248, 28 @ 0xf80 │ │ │ │ + addseq r1, fp, #0, 30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #104, 28 @ 0x680 │ │ │ │ + addseq r1, fp, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r6, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #88, 30 @ 0x160 │ │ │ │ + rsbseq r6, pc, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #128, 30 @ 0x200 │ │ │ │ + addseq pc, r8, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #240, 28 @ 0xf00 │ │ │ │ + addseq pc, r8, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #88 @ 0x58 │ │ │ │ + addseq r0, r9, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #200, 30 @ 0x320 │ │ │ │ + addseq pc, r8, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #0, 28 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r2, fp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #88, 6 @ 0x60000001 │ │ │ │ + addseq r2, fp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #144, 8 @ 0x90000000 │ │ │ │ + addseq r2, fp, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #0, 8 │ │ │ │ + addseq r2, fp, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #0, 24 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #160, 16 @ 0xa00000 │ │ │ │ + addseq r2, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #16, 16 @ 0x100000 │ │ │ │ + addseq r2, fp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #160, 14 @ 0x2800000 │ │ │ │ + addseq r2, r9, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #16, 14 @ 0x400000 │ │ │ │ + addseq r2, r9, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #184, 20 @ 0xb8000 │ │ │ │ + addseq r2, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #40, 20 @ 0x28000 │ │ │ │ + addseq r2, fp, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #176, 2 @ 0x2c │ │ │ │ + addseq r0, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #32, 2 │ │ │ │ + addseq r0, r9, #40, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #200, 28 @ 0xc80 │ │ │ │ + addseq r2, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #56, 28 @ 0x380 │ │ │ │ + addseq r2, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #192, 10 @ 0x30000000 │ │ │ │ + addseq r0, r9, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #48, 10 @ 0xc000000 │ │ │ │ + addseq r0, r9, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #184 @ 0xb8 │ │ │ │ + addseq r3, fp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #40 @ 0x28 │ │ │ │ + addseq r3, fp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #16 │ │ │ │ + addseq r3, fp, #24 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #128, 30 @ 0x200 │ │ │ │ + addseq r2, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #136, 18 @ 0x220000 │ │ │ │ + addseq r3, fp, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #248, 16 @ 0xf80000 │ │ │ │ + addseq r3, fp, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r8, lr, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r8, lr, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #136, 28 @ 0x880 │ │ │ │ + sbceq r1, r2, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e53634 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r0, r9, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #32, 6 @ 0x80000000 │ │ │ │ + addseq r0, r9, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #16, 12 @ 0x1000000 │ │ │ │ + addseq r2, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #128, 10 @ 0x20000000 │ │ │ │ + addseq r2, fp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #88, 10 @ 0x16000000 │ │ │ │ + addseq r2, fp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r2, fp, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #8, 6 @ 0x20000000 │ │ │ │ + addseq r0, r9, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #120, 4 @ 0x80000007 │ │ │ │ + addseq r0, r9, #128, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #208, 22 @ 0x34000 │ │ │ │ + rsbseq fp, lr, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #64, 22 @ 0x10000 │ │ │ │ + rsbseq fp, lr, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r3, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #192, 6 │ │ │ │ + rsbseq r3, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #0, 2 │ │ │ │ + addseq r0, r9, #8, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #112 @ 0x70 │ │ │ │ + addseq r0, r9, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #8, 28 @ 0x80 │ │ │ │ + addseq sp, fp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #120, 26 @ 0x1e00 │ │ │ │ + addseq sp, fp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #104, 6 @ 0xa0000001 │ │ │ │ + addseq lr, fp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #216, 4 @ 0x8000000d │ │ │ │ + addseq lr, fp, #224, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq r3, fp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #72, 16 @ 0x480000 │ │ │ │ + addseq r3, fp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #24, 10 @ 0x6000000 │ │ │ │ + addseq r0, r9, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #136, 8 @ 0x88000000 │ │ │ │ + addseq r0, r9, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #48, 20 @ 0x30000 │ │ │ │ + addseq r3, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #160, 18 @ 0x280000 │ │ │ │ + addseq r3, fp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #16, 24 @ 0x1000 │ │ │ │ + addseq r3, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r3, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #32 │ │ │ │ + addseq r2, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #144, 30 @ 0x240 │ │ │ │ + addseq r1, ip, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #88, 12 @ 0x5800000 │ │ │ │ + addseq sl, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #200, 10 @ 0x32000000 │ │ │ │ + addseq sl, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #64, 18 @ 0x100000 │ │ │ │ + addseq r4, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #176, 16 @ 0xb00000 │ │ │ │ + addseq r4, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #64, 14 @ 0x1000000 │ │ │ │ + addseq r4, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #176, 12 @ 0xb000000 │ │ │ │ + addseq r4, fp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #128, 20 @ 0x80000 │ │ │ │ + addseq r4, fp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r4, fp, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #8, 8 @ 0x8000000 │ │ │ │ + addseq r4, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r4, fp, #128, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #176, 22 @ 0x2c000 │ │ │ │ + addseq r4, fp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #32, 22 @ 0x8000 │ │ │ │ + addseq r4, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #224, 4 │ │ │ │ + addseq r4, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #80, 4 │ │ │ │ + addseq r4, fp, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #136, 2 @ 0x22 │ │ │ │ + addseq r4, fp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #248 @ 0xf8 │ │ │ │ + addseq r4, fp, #0, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #136 @ 0x88 │ │ │ │ + addseq r5, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #248, 30 @ 0x3e0 │ │ │ │ + addseq r5, fp, #0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #248, 26 @ 0x3e00 │ │ │ │ + addseq r4, fp, #0, 28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #104, 26 @ 0x1a00 │ │ │ │ + addseq r4, fp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #72, 30 @ 0x120 │ │ │ │ + addseq r4, fp, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #184, 28 @ 0xb80 │ │ │ │ + addseq r4, fp, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #160, 28 @ 0xa00 │ │ │ │ + addseq r4, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #16, 28 @ 0x100 │ │ │ │ + addseq r4, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq r4, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #88, 30 @ 0x160 │ │ │ │ + addseq r4, fp, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r2, pc, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r2, pc, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #32, 2 │ │ │ │ + addseq r5, fp, #40, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #144 @ 0x90 │ │ │ │ + addseq r5, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #192, 2 @ 0x30 │ │ │ │ + addseq r5, fp, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #48, 2 │ │ │ │ + addseq r5, fp, #56, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #112, 4 │ │ │ │ + addseq r5, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #224, 2 @ 0x38 │ │ │ │ + addseq r5, fp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq r1, pc, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r1, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r0, pc, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r0, pc, #128, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #40, 16 @ 0x280000 │ │ │ │ + addseq r5, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #152, 14 @ 0x2600000 │ │ │ │ + addseq r5, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r6, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r6, pc, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq pc, lr, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq pc, lr, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #88, 26 @ 0x1600 │ │ │ │ + addseq r5, fp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #200, 24 @ 0xc800 │ │ │ │ + addseq r5, fp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #0 │ │ │ │ + addseq r6, fp, #8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #112, 30 @ 0x1c0 │ │ │ │ + addseq r5, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #176 @ 0xb0 │ │ │ │ + addseq r6, fp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #32 │ │ │ │ + addseq r6, fp, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq lr, lr, #0, 12 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq lr, lr, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r0, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #216, 12 @ 0xd800000 │ │ │ │ + addseq r0, r9, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #16, 16 @ 0x100000 │ │ │ │ + addseq r0, r9, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #128, 14 @ 0x2000000 │ │ │ │ + addseq r0, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r5, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #0, 18 │ │ │ │ + rsbseq r5, pc, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r4, pc, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r4, pc, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #24, 24 @ 0x1800 │ │ │ │ + addseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r5, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #128, 8 @ 0x80000000 │ │ │ │ + addseq pc, sl, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #240, 6 @ 0xc0000003 │ │ │ │ + addseq pc, sl, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #168, 26 @ 0x2a00 │ │ │ │ + addseq r3, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #24, 26 @ 0x600 │ │ │ │ + addseq r3, ip, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r6, fp, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #40, 18 @ 0xa0000 │ │ │ │ + addseq r6, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #80, 26 @ 0x1400 │ │ │ │ + addseq lr, fp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #192, 24 @ 0xc000 │ │ │ │ + addseq lr, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #112, 28 @ 0x700 │ │ │ │ + addseq r6, fp, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #224, 26 @ 0x3800 │ │ │ │ + addseq r6, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #208, 6 @ 0x40000003 │ │ │ │ + addseq r7, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #64, 6 │ │ │ │ + addseq r7, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #112, 12 @ 0x7000000 │ │ │ │ + addseq r0, r9, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #224, 10 @ 0x38000000 │ │ │ │ + addseq r0, r9, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #24, 10 @ 0x6000000 │ │ │ │ + addseq r7, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #136, 8 @ 0x88000000 │ │ │ │ + addseq r7, fp, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #32, 6 @ 0x80000000 │ │ │ │ + addseq r7, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #144, 4 │ │ │ │ + addseq r7, fp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #96, 12 @ 0x6000000 │ │ │ │ + addseq r6, fp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #208, 10 @ 0x34000000 │ │ │ │ + addseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r6, fp, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #40, 14 @ 0xa00000 │ │ │ │ + addseq r6, fp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #128, 8 @ 0x80000000 │ │ │ │ + addseq r6, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r6, fp, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r8, lr, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r8, lr, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #240, 16 @ 0xf00000 │ │ │ │ + adceq r2, lr, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #32, 26 @ 0x800 │ │ │ │ + adcseq pc, r5, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #8, 12 @ 0x800000 │ │ │ │ + adcseq pc, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #24, 10 @ 0x6000000 │ │ │ │ + adcseq fp, pc, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #128, 24 @ 0x8000 │ │ │ │ + adcseq r8, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #176, 4 │ │ │ │ + adcseq r7, r5, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #208, 2 @ 0x34 │ │ │ │ + addseq r7, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #64, 2 │ │ │ │ + addseq r7, fp, #72, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #200, 10 @ 0x32000000 │ │ │ │ + addseq r7, fp, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #56, 10 @ 0xe000000 │ │ │ │ + addseq r7, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #152, 18 @ 0x260000 │ │ │ │ + addseq r7, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #8, 18 @ 0x20000 │ │ │ │ + addseq r7, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152, 16 @ 0x980000 │ │ │ │ + rsbseq lr, lr, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #8, 16 @ 0x80000 │ │ │ │ + rsbseq lr, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #88, 22 @ 0x16000 │ │ │ │ + addseq r7, fp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #200, 20 @ 0xc8000 │ │ │ │ + addseq r7, fp, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #48 @ 0x30 │ │ │ │ + adcseq r9, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #104, 22 @ 0x1a000 │ │ │ │ + addseq r7, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq lr, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #224, 4 │ │ │ │ + rsbseq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #96, 28 @ 0x600 │ │ │ │ + rsbseq lr, lr, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #208, 26 @ 0x3400 │ │ │ │ + rsbseq lr, lr, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r0, pc, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r0, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #144, 18 @ 0x240000 │ │ │ │ + addseq r8, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #0, 18 │ │ │ │ + addseq r8, fp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #224, 16 @ 0xe00000 │ │ │ │ + addseq r8, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #80, 16 @ 0x500000 │ │ │ │ + addseq r8, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #184, 2 @ 0x2e │ │ │ │ + addseq r8, fp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #40, 2 │ │ │ │ + addseq r8, fp, #48, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq r8, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r8, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #200 @ 0xc8 │ │ │ │ + sbceq r7, r2, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #72, 12 @ 0x4800000 │ │ │ │ + addseq r8, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r8, fp, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #184, 16 @ 0xb80000 │ │ │ │ + addseq r0, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #40, 16 @ 0x280000 │ │ │ │ + addseq r0, r9, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #88, 18 @ 0x160000 │ │ │ │ + addseq r0, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #200, 16 @ 0xc80000 │ │ │ │ + addseq r0, r9, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #24, 2 │ │ │ │ + addseq r8, fp, #32, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #136 @ 0x88 │ │ │ │ + addseq r8, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #232, 12 @ 0xe800000 │ │ │ │ + addseq r8, fp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88, 12 @ 0x5800000 │ │ │ │ + addseq r8, fp, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #136, 10 @ 0x22000000 │ │ │ │ + addseq r9, fp, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #248, 8 @ 0xf8000000 │ │ │ │ + addseq r9, fp, #0, 10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #56, 12 @ 0x3800000 │ │ │ │ + addseq r9, fp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r9, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #216, 12 @ 0xd800000 │ │ │ │ + addseq r9, fp, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #72, 12 @ 0x4800000 │ │ │ │ + addseq r9, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #192, 18 @ 0x300000 │ │ │ │ + addseq r2, r9, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #16, 18 @ 0x40000 │ │ │ │ + addseq r2, r9, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #232, 28 @ 0xe80 │ │ │ │ + addseq r8, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88, 28 @ 0x580 │ │ │ │ + addseq r8, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #120, 28 @ 0x780 │ │ │ │ + addseq r9, r9, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #232, 26 @ 0x3a00 │ │ │ │ + addseq r9, r9, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #24, 30 @ 0x60 │ │ │ │ + addseq r9, r9, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #136, 28 @ 0x880 │ │ │ │ + addseq r9, r9, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #8, 28 @ 0x80 │ │ │ │ + rsbseq sl, lr, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq sl, lr, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, sp, #248, 26 @ 0x3e00 │ │ │ │ + addseq r9, sp, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ceaba4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r0, r9, #0, 20 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r0, r9, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #112, 2 │ │ │ │ + addseq r9, fp, #120, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #224 @ 0xe0 │ │ │ │ + addseq r9, fp, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #16 │ │ │ │ + addseq r9, fp, #24 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #128, 30 @ 0x200 │ │ │ │ + addseq r8, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #48, 24 @ 0x3000 │ │ │ │ + addseq r8, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #160, 22 @ 0x28000 │ │ │ │ + addseq r8, fp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #24, 28 @ 0x180 │ │ │ │ + addseq r9, fp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #136, 26 @ 0x2200 │ │ │ │ + addseq r9, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #24, 4 @ 0x80000001 │ │ │ │ + addseq r9, fp, #32, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #136, 2 @ 0x22 │ │ │ │ + addseq r9, fp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #152, 24 @ 0x9800 │ │ │ │ + addseq r0, r9, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #8, 24 @ 0x800 │ │ │ │ + addseq r0, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #112, 26 @ 0x1c00 │ │ │ │ + addseq r9, fp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #224, 24 @ 0xe000 │ │ │ │ + addseq r9, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #72, 22 @ 0x12000 │ │ │ │ + addseq r0, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #184, 20 @ 0xb8000 │ │ │ │ + addseq r0, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 24 @ 0xb800 │ │ │ │ + addseq r9, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #40, 24 @ 0x2800 │ │ │ │ + addseq r9, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r5, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbseq r5, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #128, 20 @ 0x80000 │ │ │ │ + addseq ip, r4, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #240, 18 @ 0x3c0000 │ │ │ │ + addseq ip, r4, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #128, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #128, 6 │ │ │ │ + addseq r9, fp, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #240, 4 │ │ │ │ + addseq r9, fp, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #24, 30 @ 0x60 │ │ │ │ + rsbseq r9, lr, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #136, 28 @ 0x880 │ │ │ │ + rsbseq r9, lr, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq pc, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #8, 12 @ 0x800000 │ │ │ │ + rsbseq pc, lr, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #96, 4 │ │ │ │ + addseq fp, fp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #208, 2 @ 0x34 │ │ │ │ + addseq fp, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 22 @ 0x18000 │ │ │ │ + addseq r2, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 20 @ 0xd0000 │ │ │ │ + addseq r2, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r9, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r4, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r4, pc, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #120 @ 0x78 │ │ │ │ + addseq fp, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq sl, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 30 @ 0x340 │ │ │ │ + addseq sl, fp, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #64, 30 @ 0x100 │ │ │ │ + addseq sl, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #168, 6 @ 0xa0000002 │ │ │ │ + addseq fp, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #24, 6 @ 0x60000000 │ │ │ │ + addseq fp, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #16, 2 │ │ │ │ + addseq r9, r4, #24, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #128 @ 0x80 │ │ │ │ + addseq r9, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #176, 10 @ 0x2c000000 │ │ │ │ + addseq fp, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #32, 10 @ 0x8000000 │ │ │ │ + addseq fp, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #104, 12 @ 0x6800000 │ │ │ │ + addseq fp, fp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #216, 10 @ 0x36000000 │ │ │ │ + addseq fp, fp, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #32, 22 @ 0x8000 │ │ │ │ + addseq sl, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #144, 20 @ 0x90000 │ │ │ │ + addseq sl, fp, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #0, 6 │ │ │ │ + addseq fp, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #112, 4 │ │ │ │ + addseq fp, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 22 @ 0x34000 │ │ │ │ + addseq sl, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #64, 22 @ 0x10000 │ │ │ │ + addseq sl, fp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r2, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r2, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #248, 26 @ 0x3e00 │ │ │ │ + addseq r0, r9, #0, 28 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #104, 26 @ 0x1a00 │ │ │ │ + addseq r0, r9, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r3, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r3, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #96, 18 @ 0x180000 │ │ │ │ + addseq pc, r8, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #208, 16 @ 0xd00000 │ │ │ │ + addseq pc, r8, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #248, 28 @ 0xf80 │ │ │ │ + rsbseq fp, lr, #0, 30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #104, 28 @ 0x680 │ │ │ │ + rsbseq fp, lr, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #168, 28 @ 0xa80 │ │ │ │ + addseq r0, r9, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #24, 28 @ 0x180 │ │ │ │ + addseq r0, r9, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #160 @ 0xa0 │ │ │ │ + addseq ip, fp, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #16 │ │ │ │ + addseq ip, fp, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #72, 2 │ │ │ │ + addseq ip, fp, #80, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #184 @ 0xb8 │ │ │ │ + addseq ip, fp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq fp, pc, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq fp, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r6, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r6, pc, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsbseq r7, pc, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq r7, pc, #0, 10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #144, 4 │ │ │ │ + addseq ip, fp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #0, 4 │ │ │ │ + addseq ip, fp, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #216, 6 @ 0x60000003 │ │ │ │ + addseq ip, fp, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #72, 6 @ 0x20000001 │ │ │ │ + addseq ip, fp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #128, 8 @ 0x80000000 │ │ │ │ + addseq ip, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #240, 6 @ 0xc0000003 │ │ │ │ + addseq ip, fp, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #208, 4 │ │ │ │ + rsbseq fp, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #64, 4 │ │ │ │ + rsbseq fp, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #88, 30 @ 0x160 │ │ │ │ + addseq r0, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #200, 28 @ 0xc80 │ │ │ │ + addseq r0, r9, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #56, 22 @ 0xe000 │ │ │ │ + rsbseq r1, pc, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r1, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbseq r0, pc, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r0, pc, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #224, 16 @ 0xe00000 │ │ │ │ + addseq ip, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #80, 16 @ 0x500000 │ │ │ │ + addseq ip, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #144, 18 @ 0x240000 │ │ │ │ + addseq ip, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #0, 18 │ │ │ │ + addseq ip, fp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #56, 24 @ 0x3800 │ │ │ │ + addseq ip, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #168, 22 @ 0x2a000 │ │ │ │ + addseq ip, fp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #120, 22 @ 0x1e000 │ │ │ │ + addseq ip, fp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #232, 20 @ 0xe8000 │ │ │ │ + addseq ip, fp, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq sp, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #152, 10 @ 0x26000000 │ │ │ │ + addseq sp, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #208, 20 @ 0xd0000 │ │ │ │ + addseq ip, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq ip, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #32, 26 @ 0x800 │ │ │ │ + rsbseq r1, pc, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r1, pc, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r1, r9, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #72, 8 @ 0x48000000 │ │ │ │ + addseq r1, r9, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #32 │ │ │ │ + addseq r1, r9, #40 @ 0x28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #120, 30 @ 0x1e0 │ │ │ │ + addseq r0, r9, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #120, 2 │ │ │ │ + addseq r1, r9, #128, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #232 @ 0xe8 │ │ │ │ + addseq r1, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #208, 4 │ │ │ │ + addseq r1, r9, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #64, 4 │ │ │ │ + addseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #200 @ 0xc8 │ │ │ │ + addseq r1, r9, #208 @ 0xd0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #56 @ 0x38 │ │ │ │ + addseq r1, r9, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #32, 4 │ │ │ │ + addseq r1, r9, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #144, 2 @ 0x24 │ │ │ │ + addseq r1, r9, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r1, r9, #128, 6 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #232, 4 @ 0x8000000e │ │ │ │ + addseq r1, r9, #240, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #232, 24 @ 0xe800 │ │ │ │ + addseq ip, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #88, 24 @ 0x5800 │ │ │ │ + addseq ip, fp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #144, 26 @ 0x2400 │ │ │ │ + addseq ip, fp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #0, 26 │ │ │ │ + addseq ip, fp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #64, 28 @ 0x400 │ │ │ │ + addseq ip, fp, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #176, 26 @ 0x2c00 │ │ │ │ + addseq ip, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #176, 28 @ 0xb00 │ │ │ │ + addseq sp, fp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #32, 28 @ 0x200 │ │ │ │ + addseq sp, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #40, 8 @ 0x28000000 │ │ │ │ + addseq r1, r9, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #152, 6 @ 0x60000002 │ │ │ │ + addseq r1, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r1, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r1, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #32, 4 │ │ │ │ + addseq sp, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #144, 2 @ 0x24 │ │ │ │ + addseq sp, fp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #192, 16 @ 0xc00000 │ │ │ │ + addseq sp, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #48, 16 @ 0x300000 │ │ │ │ + addseq sp, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r7, pc, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r7, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq r2, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r2, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq sl, lr, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #96, 16 @ 0x600000 │ │ │ │ + rsbseq sl, lr, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 26 @ 0x1800 │ │ │ │ + addseq r2, r9, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 24 @ 0xd000 │ │ │ │ + addseq r2, r9, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq fp, lr, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #40, 16 @ 0x280000 │ │ │ │ + rsbseq fp, lr, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r4, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #88, 30 @ 0x160 │ │ │ │ + rsbseq r4, pc, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #128, 14 @ 0x2000000 │ │ │ │ + addseq r1, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #240, 12 @ 0xf000000 │ │ │ │ + addseq r1, r9, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #104, 18 @ 0x1a0000 │ │ │ │ + addseq sp, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq sp, fp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #88, 24 @ 0x5800 │ │ │ │ + addseq r2, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #200, 22 @ 0x32000 │ │ │ │ + addseq r2, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #136, 30 @ 0x220 │ │ │ │ + addseq ip, fp, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #248, 28 @ 0xf80 │ │ │ │ + addseq ip, fp, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #48 @ 0x30 │ │ │ │ + addseq sp, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #160, 30 @ 0x280 │ │ │ │ + addseq ip, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #128, 10 @ 0x20000000 │ │ │ │ + addseq r1, r9, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r1, r9, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r5, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbseq r5, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #88, 26 @ 0x1600 │ │ │ │ + addseq sp, fp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #200, 24 @ 0xc800 │ │ │ │ + addseq sp, fp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #184, 16 @ 0xb80000 │ │ │ │ + addseq lr, fp, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #40, 16 @ 0x280000 │ │ │ │ + addseq lr, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #32, 30 @ 0x80 │ │ │ │ + addseq r7, fp, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #144, 28 @ 0x900 │ │ │ │ + addseq r7, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #128, 2 │ │ │ │ + rsbseq fp, lr, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #240 @ 0xf0 │ │ │ │ + rsbseq fp, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #216, 12 @ 0xd800000 │ │ │ │ + addseq r1, r9, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #72, 12 @ 0x4800000 │ │ │ │ + addseq r1, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #40, 22 @ 0xa000 │ │ │ │ + sbceq r5, r4, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #248, 26 @ 0x3e00 │ │ │ │ + addseq lr, fp, #0, 28 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #104, 26 @ 0x1a00 │ │ │ │ + addseq lr, fp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r9, pc, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r9, pc, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r2, pc, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r2, pc, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq sl, lr, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq sl, lr, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r8, lr, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #72, 28 @ 0x480 │ │ │ │ + rsbseq r8, lr, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r8, lr, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r8, lr, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #200, 6 @ 0x20000003 │ │ │ │ + addseq pc, fp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #56, 6 @ 0xe0000000 │ │ │ │ + addseq pc, fp, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #56, 28 @ 0x380 │ │ │ │ + rsbseq r8, lr, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r8, lr, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r1, r9, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #232, 16 @ 0xe80000 │ │ │ │ + addseq r1, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #216 @ 0xd8 │ │ │ │ + rsbseq fp, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #72 @ 0x48 │ │ │ │ + rsbseq fp, pc, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #32, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #200, 16 @ 0xc80000 │ │ │ │ + addseq r1, r9, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #56, 16 @ 0x380000 │ │ │ │ + addseq r1, r9, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #40, 4 @ 0x80000002 │ │ │ │ + addseq r0, ip, #48, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #152, 2 @ 0x26 │ │ │ │ + addseq r0, ip, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #64, 18 @ 0x100000 │ │ │ │ + addseq r1, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #176, 16 @ 0xb00000 │ │ │ │ + addseq r1, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #120, 24 @ 0x7800 │ │ │ │ + rsbseq lr, lr, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq lr, lr, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #24, 12 @ 0x1800000 │ │ │ │ + addseq pc, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #136, 10 @ 0x22000000 │ │ │ │ + addseq pc, fp, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #184, 12 @ 0xb800000 │ │ │ │ + addseq pc, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq pc, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #248, 4 @ 0x8000000f │ │ │ │ + addseq r0, fp, #0, 6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 4 @ 0x80000006 │ │ │ │ + addseq r0, fp, #112, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #72, 10 @ 0x12000000 │ │ │ │ + addseq r0, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r0, ip, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r0, ip, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #96, 10 @ 0x18000000 │ │ │ │ + addseq r0, ip, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #24, 30 @ 0x60 │ │ │ │ + addseq r6, fp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #136, 28 @ 0x880 │ │ │ │ + addseq r6, fp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #200, 30 @ 0x320 │ │ │ │ + addseq r7, fp, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #56, 30 @ 0xe0 │ │ │ │ + addseq r7, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #64, 10 @ 0x10000000 │ │ │ │ + addseq r1, ip, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r1, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #192 @ 0xc0 │ │ │ │ + addseq r2, ip, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #48 @ 0x30 │ │ │ │ + addseq r2, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #96, 14 @ 0x1800000 │ │ │ │ + addseq pc, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq pc, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #192, 2 @ 0x30 │ │ │ │ + rsbseq sl, lr, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #48, 2 │ │ │ │ + rsbseq sl, lr, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq lr, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq lr, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #16, 26 @ 0x400 │ │ │ │ + addseq pc, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #128, 24 @ 0x8000 │ │ │ │ + addseq pc, fp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #176, 26 @ 0x2c00 │ │ │ │ + addseq pc, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #32, 26 @ 0x800 │ │ │ │ + addseq pc, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #240, 28 @ 0xf00 │ │ │ │ + addseq pc, fp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #96, 28 @ 0x600 │ │ │ │ + addseq pc, fp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #40, 20 @ 0x28000 │ │ │ │ + addseq r1, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #152, 18 @ 0x260000 │ │ │ │ + addseq r1, r9, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #208, 10 @ 0x34000000 │ │ │ │ + addseq r8, r9, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #64, 10 @ 0x10000000 │ │ │ │ + addseq r8, r9, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq lr, lr, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq lr, lr, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #24, 24 @ 0x1800 │ │ │ │ + addseq r0, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #136, 22 @ 0x22000 │ │ │ │ + addseq r0, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #56 @ 0x38 │ │ │ │ + addseq r0, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #168, 30 @ 0x2a0 │ │ │ │ + addseq pc, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #224 @ 0xe0 │ │ │ │ + addseq r0, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #80 @ 0x50 │ │ │ │ + addseq r0, ip, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #0, 28 │ │ │ │ + addseq r2, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #112, 26 @ 0x1c00 │ │ │ │ + addseq r2, r9, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #0, 22 │ │ │ │ + rsbseq sl, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #112, 20 @ 0x70000 │ │ │ │ + rsbseq sl, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #216, 2 @ 0x36 │ │ │ │ + rsbseq sl, pc, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #72, 2 │ │ │ │ + rsbseq sl, pc, #80, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #160, 12 @ 0xa000000 │ │ │ │ + addseq r0, ip, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #16, 12 @ 0x1000000 │ │ │ │ + addseq r0, ip, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r2, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r2, pc, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #160, 22 @ 0x28000 │ │ │ │ + rsbseq sl, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbseq sl, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 16 @ 0x600000 │ │ │ │ + addseq r2, r9, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 14 @ 0x3400000 │ │ │ │ + addseq r2, r9, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r8, lr, #176, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #24 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r8, lr, #64, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #136, 22 @ 0x22000 │ │ │ │ + addseq r1, r9, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #248, 20 @ 0xf8000 │ │ │ │ + addseq r1, r9, #0, 22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #224, 20 @ 0xe0000 │ │ │ │ + addseq r1, r9, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #80, 20 @ 0x50000 │ │ │ │ + addseq r1, r9, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r3, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #128, 26 @ 0x2000 │ │ │ │ + addseq r0, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #240, 24 @ 0xf000 │ │ │ │ + addseq r0, ip, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq r6, pc, #0, 10 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq r6, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r1, ip, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #88, 10 @ 0x16000000 │ │ │ │ + addseq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-3568 @ 16eb674 <__bss_end__@@Base+0x88e8a8> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-3424 @ 16eb684 <__bss_end__@@Base+0x88e8b8> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #48, 14 @ 0xc00000 │ │ │ │ + addseq r1, ip, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #160, 12 @ 0xa000000 │ │ │ │ + addseq r1, ip, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #80, 4 │ │ │ │ + rsbseq ip, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #192, 2 @ 0x30 │ │ │ │ + rsbseq ip, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #112, 26 @ 0x1c00 │ │ │ │ + addseq r1, r9, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #224, 24 @ 0xe000 │ │ │ │ + addseq r1, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #216, 22 @ 0x36000 │ │ │ │ + addseq r1, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #72, 22 @ 0x12000 │ │ │ │ + addseq r1, ip, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #128, 12 @ 0x8000000 │ │ │ │ + addseq r8, r9, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r8, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #48, 26 @ 0xc00 │ │ │ │ + rsbseq r3, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r3, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #248, 2 @ 0x3e │ │ │ │ + addseq r1, ip, #0, 4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #104, 2 │ │ │ │ + addseq r1, ip, #112, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #72, 2 │ │ │ │ + addseq r1, ip, #80, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #184 @ 0xb8 │ │ │ │ + addseq r1, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1628428,415 +1628428,415 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-3424 @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #216, 28 @ 0xd80 │ │ │ │ + addseq r1, ip, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #72, 28 @ 0x480 │ │ │ │ + addseq r1, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #48, 24 @ 0x3000 │ │ │ │ + addseq r1, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #160, 22 @ 0x28000 │ │ │ │ + addseq r1, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #208, 24 @ 0xd000 │ │ │ │ + addseq r1, r9, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #64, 24 @ 0x4000 │ │ │ │ + addseq r1, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #56, 28 @ 0x380 │ │ │ │ + addseq r1, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #168, 26 @ 0x2a00 │ │ │ │ + addseq r1, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #208, 4 │ │ │ │ + rsbseq pc, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #64, 4 │ │ │ │ + rsbseq pc, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r1, ip, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #96, 6 @ 0x80000001 │ │ │ │ + addseq r1, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #32, 6 @ 0x80000000 │ │ │ │ + sbceq r0, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #176, 4 │ │ │ │ + addseq r1, ip, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #32, 4 │ │ │ │ + addseq r1, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #184, 4 @ 0x8000000b │ │ │ │ + addseq r2, ip, #192, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #40, 4 @ 0x80000002 │ │ │ │ + addseq r2, ip, #48, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #56, 28 @ 0x380 │ │ │ │ + addseq r0, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #168, 26 @ 0x2a00 │ │ │ │ + addseq r0, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #88, 30 @ 0x160 │ │ │ │ + addseq r2, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #200, 28 @ 0xc80 │ │ │ │ + addseq r2, r9, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #24, 16 @ 0x180000 │ │ │ │ + addseq r3, ip, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 14 @ 0x2200000 │ │ │ │ + addseq r3, ip, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq sl, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #160, 4 │ │ │ │ + rsbseq sl, pc, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #240, 30 @ 0x3c0 │ │ │ │ + addseq r2, r9, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 30 @ 0x180 │ │ │ │ + addseq r2, r9, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r6, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #208, 24 @ 0xd000 │ │ │ │ + rsbseq r6, pc, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r7, pc, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r7, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #80, 22 @ 0x14000 │ │ │ │ + adcseq r4, r9, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #152 @ 0x98 │ │ │ │ + adcseq ip, ip, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #80, 28 @ 0x500 │ │ │ │ + addseq r0, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #192, 26 @ 0x3000 │ │ │ │ + addseq r0, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #248, 24 @ 0xf800 │ │ │ │ + addseq r0, fp, #0, 26 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 24 @ 0x6800 │ │ │ │ + addseq r0, fp, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #56, 24 @ 0x3800 │ │ │ │ + addseq r0, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #168, 22 @ 0x2a000 │ │ │ │ + addseq r0, fp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #248, 28 @ 0xf80 │ │ │ │ + addseq r0, fp, #0, 30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 28 @ 0x680 │ │ │ │ + addseq r0, fp, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #40, 14 @ 0xa00000 │ │ │ │ + addseq r2, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #152, 12 @ 0x9800000 │ │ │ │ + addseq r2, ip, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #96, 20 @ 0x60000 │ │ │ │ + addseq r2, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #208, 18 @ 0x340000 │ │ │ │ + addseq r2, ip, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #144, 20 @ 0x90000 │ │ │ │ + addseq r1, ip, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #0, 20 │ │ │ │ + addseq r1, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r3, pc, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r3, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #0, 18 │ │ │ │ + addseq r2, ip, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #112, 16 @ 0x700000 │ │ │ │ + addseq r2, ip, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #40, 28 @ 0x280 │ │ │ │ + addseq r1, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #152, 26 @ 0x2600 │ │ │ │ + addseq r1, r9, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #208, 28 @ 0xd00 │ │ │ │ + addseq r2, ip, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #64, 28 @ 0x400 │ │ │ │ + addseq r2, ip, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #48, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #64 @ 0x40 │ │ │ │ + addseq r2, r9, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #176, 30 @ 0x2c0 │ │ │ │ + addseq r1, r9, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #48 @ 0x30 │ │ │ │ + addseq r3, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #160, 30 @ 0x280 │ │ │ │ + addseq r2, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #144, 30 @ 0x240 │ │ │ │ + addseq r1, r9, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #0, 30 │ │ │ │ + addseq r1, r9, #8, 30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #88, 4 @ 0x80000005 │ │ │ │ + addseq r3, ip, #96, 4 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #200, 2 @ 0x32 │ │ │ │ + addseq r3, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #128, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #248 @ 0xf8 │ │ │ │ + addseq r2, r9, #0, 2 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #104 @ 0x68 │ │ │ │ + addseq r2, r9, #112 @ 0x70 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #176, 2 @ 0x2c │ │ │ │ + addseq r2, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #32, 2 │ │ │ │ + addseq r2, r9, #40, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #88, 10 @ 0x16000000 │ │ │ │ + rsbseq r9, lr, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r9, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #224, 28 @ 0xe00 │ │ │ │ + addseq r1, r9, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #80, 28 @ 0x500 │ │ │ │ + addseq r1, r9, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #136, 26 @ 0x2200 │ │ │ │ + addseq r2, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #248, 24 @ 0xf800 │ │ │ │ + addseq r2, ip, #0, 26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r4, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r4, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r4, pc, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r4, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #224, 22 @ 0x38000 │ │ │ │ + rsbseq r1, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r1, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r1, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r1, pc, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r3, pc, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r2, pc, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r3, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r3, pc, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #80, 22 @ 0x14000 │ │ │ │ + addseq lr, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #192, 20 @ 0xc0000 │ │ │ │ + addseq lr, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #96, 2 │ │ │ │ + sbceq r7, r2, #104, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #96, 4 │ │ │ │ + addseq r2, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 2 @ 0x34 │ │ │ │ + addseq r2, r9, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #64, 18 @ 0x100000 │ │ │ │ + addseq r3, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #176, 16 @ 0xb00000 │ │ │ │ + addseq r3, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1628844,1047 +1628844,1047 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #216, 30 @ 0x360 │ │ │ │ + rsbseq r3, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 30 @ 0x120 │ │ │ │ + rsbseq r3, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #56 @ 0x38 │ │ │ │ + rsbseq fp, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq sl, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #88, 30 @ 0x160 │ │ │ │ + rsbseq r9, pc, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #200, 28 @ 0xc80 │ │ │ │ + rsbseq r9, pc, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r7, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r7, pc, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #112, 4 │ │ │ │ + rsbseq r3, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 2 @ 0x38 │ │ │ │ + rsbseq r3, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #72, 24 @ 0x4800 │ │ │ │ + rsbseq sl, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq sl, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq sl, lr, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #224, 24 @ 0xe000 │ │ │ │ + rsbseq sl, lr, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r9, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r9, pc, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r3, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r3, pc, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #144, 2 @ 0x24 │ │ │ │ + rsbseq pc, lr, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #0, 2 │ │ │ │ + rsbseq pc, lr, #8, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq sl, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #64, 6 │ │ │ │ + rsbseq sl, pc, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #192, 28 @ 0xc00 │ │ │ │ + rsbseq r9, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #48, 28 @ 0x300 │ │ │ │ + rsbseq r9, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #56 @ 0x38 │ │ │ │ + rsbseq r1, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq r0, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq fp, pc, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq fp, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r5, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r5, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r5, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r5, pc, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r4, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r4, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #160, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #8, 30 │ │ │ │ + rsbseq pc, lr, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #120, 28 @ 0x780 │ │ │ │ + rsbseq pc, lr, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r5, pc, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r5, pc, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq fp, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq fp, pc, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #128, 26 @ 0x2000 │ │ │ │ + rsbseq r9, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r9, pc, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #128 @ 0x80 │ │ │ │ + rsbseq r7, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r6, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq fp, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq fp, pc, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r8, lr, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #200, 18 @ 0x320000 │ │ │ │ + rsbseq r8, lr, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r2, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r2, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #72 @ 0x48 │ │ │ │ + rsbseq ip, pc, #80 @ 0x50 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #144, 2 @ 0x24 │ │ │ │ + addseq r2, fp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #0, 2 │ │ │ │ + addseq r2, fp, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #152, 20 @ 0x98000 │ │ │ │ + rsbseq r4, pc, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #8, 20 @ 0x8000 │ │ │ │ + rsbseq r4, pc, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq pc, lr, #48, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #152, 2 @ 0x26 │ │ │ │ + rsbseq pc, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq fp, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq fp, pc, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 2 │ │ │ │ + addseq r3, fp, #104, 2 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #208 @ 0xd0 │ │ │ │ + addseq r3, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #176, 4 │ │ │ │ + addseq r3, fp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #32, 4 │ │ │ │ + addseq r3, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r2, pc, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r2, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r0, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq r0, pc, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #136, 10 @ 0x22000000 │ │ │ │ + rsbseq r1, lr, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r1, lr, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #160, 30 @ 0x280 │ │ │ │ + rsbseq fp, lr, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #16, 30 @ 0x40 │ │ │ │ + rsbseq fp, lr, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #128, 2 │ │ │ │ + rsbseq r1, pc, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #240 @ 0xf0 │ │ │ │ + rsbseq r1, pc, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r8, lr, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 20 @ 0x60000 │ │ │ │ + rsbseq r8, lr, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r3, pc, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r3, pc, #128, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r0, pc, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbseq r0, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72, 30 @ 0x120 │ │ │ │ + rsbseq sl, lr, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #184, 28 @ 0xb80 │ │ │ │ + rsbseq sl, lr, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #192 @ 0xc0 │ │ │ │ + addseq r9, fp, #200 @ 0xc8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #48 @ 0x30 │ │ │ │ + addseq r9, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq pc, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #200, 20 @ 0xc8000 │ │ │ │ + adcseq fp, r4, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #104, 2 │ │ │ │ + adcseq r6, lr, #112, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r3, r9, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #88, 18 @ 0x160000 │ │ │ │ + addseq sl, fp, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #200, 16 @ 0xc80000 │ │ │ │ + addseq sl, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #160 @ 0xa0 │ │ │ │ + adcseq sl, lr, #168 @ 0xa8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #32, 4 │ │ │ │ + adcseq r7, r4, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #16, 20 @ 0x10000 │ │ │ │ + adcseq r4, lr, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #8, 28 @ 0x80 │ │ │ │ + adcseq fp, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r3, pc, #208, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #232, 28 @ 0xe80 │ │ │ │ + adcseq r5, r7, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #248, 4 @ 0x8000000f │ │ │ │ + adcseq ip, sp, #0, 6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #112, 24 @ 0x7000 │ │ │ │ + adceq r9, ip, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #240, 30 @ 0x3c0 │ │ │ │ + addseq r9, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #96, 30 @ 0x180 │ │ │ │ + addseq r9, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #160 @ 0xa0 │ │ │ │ + addseq sl, fp, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #16 │ │ │ │ + addseq sl, fp, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #72, 2 │ │ │ │ + addseq sl, fp, #80, 2 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #184 @ 0xb8 │ │ │ │ + addseq sl, fp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #248, 2 @ 0x3e │ │ │ │ + addseq sl, fp, #0, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #104, 2 │ │ │ │ + addseq sl, fp, #112, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #160, 4 │ │ │ │ + addseq sl, fp, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #16, 4 │ │ │ │ + addseq sl, fp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #88, 6 @ 0x60000001 │ │ │ │ + addseq sl, fp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq sl, fp, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #16, 8 @ 0x10000000 │ │ │ │ + addseq sl, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #128, 6 │ │ │ │ + addseq sl, fp, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #184, 8 @ 0xb8000000 │ │ │ │ + addseq sl, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #40, 8 @ 0x28000000 │ │ │ │ + addseq sl, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #96, 10 @ 0x18000000 │ │ │ │ + addseq sl, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 8 @ 0xd0000000 │ │ │ │ + addseq sl, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #8, 12 @ 0x800000 │ │ │ │ + addseq sl, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq sl, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #184, 12 @ 0xb800000 │ │ │ │ + addseq sl, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq sl, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #88, 14 @ 0x1600000 │ │ │ │ + addseq sl, fp, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #200, 12 @ 0xc800000 │ │ │ │ + addseq sl, fp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq sl, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq sl, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #168, 16 @ 0xa80000 │ │ │ │ + addseq sl, fp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #24, 16 @ 0x180000 │ │ │ │ + addseq sl, fp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r5, ip, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #96 @ 0x60 │ │ │ │ + adceq r3, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq sl, pc, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq sl, pc, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r4, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r4, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq ip, pc, #0, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq ip, pc, #112, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #224, 10 @ 0x38000000 │ │ │ │ + addseq r2, ip, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #80, 10 @ 0x14000000 │ │ │ │ + addseq r2, ip, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r0, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r0, lr, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r7, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r7, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #200, 22 @ 0x32000 │ │ │ │ + addseq r6, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #56, 22 @ 0xe000 │ │ │ │ + addseq r6, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #32, 10 @ 0x8000000 │ │ │ │ + addseq ip, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #144, 8 @ 0x90000000 │ │ │ │ + addseq ip, fp, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #224, 20 @ 0xe0000 │ │ │ │ + addseq fp, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #80, 20 @ 0x50000 │ │ │ │ + addseq fp, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #216 @ 0xd8 │ │ │ │ + addseq sp, fp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #72 @ 0x48 │ │ │ │ + addseq sp, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r6, pc, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 20 @ 0xe8000 │ │ │ │ + rsbseq r6, pc, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #248, 2 @ 0x3e │ │ │ │ + rsbseq r5, pc, #0, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #104, 2 │ │ │ │ + rsbseq r5, pc, #112, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #208, 4 │ │ │ │ + rsbseq lr, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #64, 4 │ │ │ │ + rsbseq lr, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r6, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #128, 4 │ │ │ │ + rsbseq r6, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r9, pc, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r9, pc, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #144, 4 │ │ │ │ + rsbseq sl, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #0, 4 │ │ │ │ + rsbseq sl, pc, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r3, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r3, pc, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbseq fp, pc, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #48, 22 @ 0xc000 │ │ │ │ + rsbseq fp, pc, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq pc, lr, #128, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq pc, lr, #240, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r9, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r9, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #240 @ 0xf0 │ │ │ │ + rsbseq r9, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #96 @ 0x60 │ │ │ │ + rsbseq r9, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r8, lr, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq r8, lr, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #104, 28 @ 0x680 │ │ │ │ + addseq pc, sl, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #216, 26 @ 0x3600 │ │ │ │ + addseq pc, sl, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r5, pc, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r5, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #8, 30 │ │ │ │ + addseq pc, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #120, 28 @ 0x780 │ │ │ │ + addseq pc, sl, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #176, 30 @ 0x2c0 │ │ │ │ + addseq pc, sl, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #32, 30 @ 0x80 │ │ │ │ + addseq pc, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r4, pc, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r4, pc, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbseq sl, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq sl, pc, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq r6, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r6, pc, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r6, pc, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r6, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #80 @ 0x50 │ │ │ │ + addseq r0, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #192, 30 @ 0x300 │ │ │ │ + addseq pc, sl, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #136, 20 @ 0x88000 │ │ │ │ + rsbseq lr, lr, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq lr, lr, #0, 20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r3, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #56, 4 @ 0x80000003 │ │ │ │ + addseq r1, fp, #64, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #168, 2 @ 0x2a │ │ │ │ + addseq r1, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #80, 4 │ │ │ │ + rsbseq r2, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #192, 2 @ 0x30 │ │ │ │ + rsbseq r2, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbseq sl, pc, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #208, 18 @ 0x340000 │ │ │ │ + rsbseq sl, pc, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #208, 18 @ 0x340000 │ │ │ │ + rsbseq pc, lr, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #64, 18 @ 0x100000 │ │ │ │ + rsbseq pc, lr, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #0, 10 │ │ │ │ + rsbseq r3, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r3, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r6, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r6, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #48, 2 │ │ │ │ + rsbseq r4, pc, #56, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #160 @ 0xa0 │ │ │ │ + rsbseq r4, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r3, pc, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r3, pc, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #88, 14 @ 0x1600000 │ │ │ │ + addseq r1, fp, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #200, 12 @ 0xc800000 │ │ │ │ + addseq r1, fp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #168, 12 @ 0xa800000 │ │ │ │ + addseq r1, fp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #24, 12 @ 0x1800000 │ │ │ │ + addseq r1, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #40, 10 @ 0xa000000 │ │ │ │ + addseq r8, r9, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #152, 8 @ 0x98000000 │ │ │ │ + addseq r8, r9, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #144, 16 @ 0x900000 │ │ │ │ + addseq r1, fp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #0, 16 │ │ │ │ + addseq r1, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #40, 28 @ 0x280 │ │ │ │ + addseq pc, r8, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #152, 26 @ 0x2600 │ │ │ │ + addseq pc, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #144, 2 @ 0x24 │ │ │ │ + rsbseq r9, lr, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #0, 2 │ │ │ │ + rsbseq r9, lr, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #216, 18 @ 0x360000 │ │ │ │ + rsbseq lr, lr, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #72, 18 @ 0x120000 │ │ │ │ + rsbseq lr, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq pc, lr, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-208 @ 0xffffff30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-224 @ 0xffffff20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq pc, lr, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #208, 2 @ 0x34 │ │ │ │ + rsbseq r4, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #64, 2 │ │ │ │ + rsbseq r4, pc, #72, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #248 @ 0xf8 │ │ │ │ + rsbseq r0, pc, #0, 2 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #104 @ 0x68 │ │ │ │ + rsbseq r0, pc, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r9, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r9, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #144, 18 @ 0x240000 │ │ │ │ + addseq fp, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #0, 18 │ │ │ │ + addseq fp, fp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #96, 16 @ 0x600000 │ │ │ │ + addseq r6, fp, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #208, 14 @ 0x3400000 │ │ │ │ + addseq r6, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r6, pc, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #136, 18 @ 0x220000 │ │ │ │ + rsbseq r6, pc, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r2, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r2, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #88, 28 @ 0x580 │ │ │ │ + rsbseq r1, pc, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r1, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1629912,27 +1629912,27 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #88, 14 @ 0x1600000 │ │ │ │ + addseq sp, sl, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #200, 12 @ 0xc800000 │ │ │ │ + addseq sp, sl, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r2, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r2, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1629944,91 +1629944,91 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #96, 24 @ 0x6000 │ │ │ │ + rsbseq fp, pc, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #208, 22 @ 0x34000 │ │ │ │ + rsbseq fp, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #8, 16 @ 0x80000 │ │ │ │ + addseq sp, sl, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #120, 14 @ 0x1e00000 │ │ │ │ + addseq sp, sl, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #176, 16 @ 0xb00000 │ │ │ │ + addseq sp, sl, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #32, 16 @ 0x200000 │ │ │ │ + addseq sp, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #96, 18 @ 0x180000 │ │ │ │ + addseq sp, sl, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #208, 16 @ 0xd00000 │ │ │ │ + addseq sp, sl, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-32 @ 0xffffffe0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r0, pc, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #88, 16 @ 0x580000 │ │ │ │ + rsbseq r0, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq sl, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq sl, lr, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #120 @ 0x78 │ │ │ │ + rsbseq r6, pc, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r5, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #80, 10 @ 0x14000000 │ │ │ │ + addseq lr, sl, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #192, 8 @ 0xc0000000 │ │ │ │ + addseq lr, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #16, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630048,91 +1630048,91 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #48, 2 │ │ │ │ + rsbseq sl, pc, #56, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #160 @ 0xa0 │ │ │ │ + rsbseq sl, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r7, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r7, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #80, 28 @ 0x500 │ │ │ │ + rsbseq fp, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #192, 26 @ 0x3000 │ │ │ │ + rsbseq fp, pc, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #232 @ 0xe8 │ │ │ │ + rsbseq ip, pc, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #88 @ 0x58 │ │ │ │ + rsbseq ip, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #152, 30 @ 0x260 │ │ │ │ + rsbseq r8, lr, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #8, 30 │ │ │ │ + rsbseq r8, lr, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #184, 20 @ 0xb8000 │ │ │ │ + addseq sp, sl, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #40, 20 @ 0x28000 │ │ │ │ + addseq sp, sl, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #16, 20 @ 0x10000 │ │ │ │ + addseq sp, sl, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #128, 18 @ 0x200000 │ │ │ │ + addseq sp, sl, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #168, 24 @ 0xa800 │ │ │ │ + addseq sp, sl, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #24, 24 @ 0x1800 │ │ │ │ + addseq sp, sl, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #96, 22 @ 0x18000 │ │ │ │ + addseq sp, sl, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #208, 20 @ 0xd0000 │ │ │ │ + addseq sp, sl, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #0, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630152,19 +1630152,19 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2400 @ 0xfffff6a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq fp, lr, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #96, 18 @ 0x180000 │ │ │ │ + rsbseq fp, lr, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #0, 28 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630184,27 +1630184,27 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf7404 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #0, 24 │ │ │ │ + addseq sp, sl, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #112, 22 @ 0x1c000 │ │ │ │ + addseq sp, sl, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #136, 12 @ 0x8800000 │ │ │ │ + addseq pc, sl, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #248, 10 @ 0x3e000000 │ │ │ │ + addseq pc, sl, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-16 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630216,139 +1630216,139 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2272 @ 0xfffff720 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #216, 30 @ 0x360 │ │ │ │ + rsbseq r5, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #72, 30 @ 0x120 │ │ │ │ + rsbseq r5, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r8, pc, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq r8, pc, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq pc, lr, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq pc, lr, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #192, 22 @ 0x30000 │ │ │ │ + rsbseq pc, lr, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #48, 22 @ 0xc000 │ │ │ │ + rsbseq pc, lr, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r0, pc, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r0, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq fp, pc, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #128, 6 │ │ │ │ + rsbseq fp, pc, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2384 @ 0xfffff6b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq fp, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #208, 4 │ │ │ │ + rsbseq fp, pc, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #32, 2 │ │ │ │ + rsbseq sl, lr, #40, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #144 @ 0x90 │ │ │ │ + rsbseq sl, lr, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r8, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq r8, pc, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #80, 20 @ 0x50000 │ │ │ │ + addseq r0, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #192, 18 @ 0x300000 │ │ │ │ + addseq r0, fp, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #128, 6 │ │ │ │ + rsbseq r1, pc, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #240, 4 │ │ │ │ + rsbseq r1, pc, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq sl, lr, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq sl, lr, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #232, 24 @ 0xe800 │ │ │ │ + rsbseq sp, lr, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #88, 24 @ 0x5800 │ │ │ │ + rsbseq sp, lr, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf7114 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630360,27 +1630360,27 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf7dc4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #0, 22 │ │ │ │ + rsbseq r9, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #112, 20 @ 0x70000 │ │ │ │ + rsbseq r9, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #40, 22 @ 0xa000 │ │ │ │ + rsbseq lr, lr, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152, 20 @ 0x98000 │ │ │ │ + rsbseq lr, lr, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630392,211 +1630392,211 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cee0a4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #32, 18 @ 0x80000 │ │ │ │ + rsbseq pc, lr, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #144, 16 @ 0x900000 │ │ │ │ + rsbseq pc, lr, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #56, 28 @ 0x380 │ │ │ │ + rsbseq sp, lr, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq sp, lr, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #32, 4 │ │ │ │ + rsbseq r1, pc, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #144, 2 @ 0x24 │ │ │ │ + rsbseq r1, pc, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq r8, pc, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq r8, pc, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #88, 26 @ 0x1600 │ │ │ │ + addseq sp, sl, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #200, 24 @ 0xc800 │ │ │ │ + addseq sp, sl, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq ip, lr, #80, 4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #184, 2 @ 0x2e │ │ │ │ + rsbseq ip, lr, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #0, 20 │ │ │ │ + rsbseq r7, pc, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #112, 18 @ 0x1c0000 │ │ │ │ + rsbseq r7, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r1, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r1, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #24 │ │ │ │ + rsbseq lr, lr, #32 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #136, 30 @ 0x220 │ │ │ │ + rsbseq sp, lr, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #248 @ 0xf8 │ │ │ │ + rsbseq ip, lr, #0, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #104 @ 0x68 │ │ │ │ + rsbseq ip, lr, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r5, pc, #160, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r5, pc, #16, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #8, 26 @ 0x200 │ │ │ │ + rsbseq fp, pc, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #120, 24 @ 0x7800 │ │ │ │ + rsbseq fp, pc, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2072 @ 0xfffff7e8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #0, 20 │ │ │ │ + rsbseq r1, pc, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #112, 18 @ 0x1c0000 │ │ │ │ + rsbseq r1, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #32, 4 │ │ │ │ + rsbseq fp, lr, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #144, 2 @ 0x24 │ │ │ │ + rsbseq fp, lr, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #96, 8 @ 0x60000000 │ │ │ │ + addseq r0, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #208, 6 @ 0x40000003 │ │ │ │ + addseq r0, r9, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r3, pc, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r3, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #144 @ 0x90 │ │ │ │ + rsbseq sl, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #0 │ │ │ │ + rsbseq sl, pc, #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #88, 18 @ 0x160000 │ │ │ │ + rsbseq r4, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r4, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #160, 30 @ 0x280 │ │ │ │ + rsbseq pc, lr, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #16, 30 @ 0x40 │ │ │ │ + rsbseq pc, lr, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #112, 2 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq r1, pc, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r1, pc, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #16, 16 @ 0x100000 │ │ │ │ + rsbseq fp, lr, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq fp, lr, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #240, 28 @ 0xf00 │ │ │ │ + rsbseq fp, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #96, 28 @ 0x600 │ │ │ │ + rsbseq fp, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630616,27 +1630616,27 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r9, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbseq r9, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq r8, lr, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #136, 10 @ 0x22000000 │ │ │ │ + rsbseq r8, lr, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630656,27 +1630656,27 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq fp, lr, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq fp, lr, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #72, 2 │ │ │ │ + rsbseq r5, pc, #80, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #184 @ 0xb8 │ │ │ │ + rsbseq r5, pc, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630696,59 +1630696,59 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cf7704 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r8, pc, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r8, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r1, pc, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r1, pc, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #0, 28 │ │ │ │ + addseq sp, sl, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #112, 26 @ 0x1c00 │ │ │ │ + addseq sp, sl, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #144, 16 @ 0x900000 │ │ │ │ + adcseq r5, lr, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #24, 28 @ 0x180 │ │ │ │ + addseq sp, sl, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r7, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r7, pc, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #240 @ 0xf0 │ │ │ │ + rsbseq pc, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #96 @ 0x60 │ │ │ │ + rsbseq pc, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630760,91 +1630760,91 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #88, 30 @ 0x160 │ │ │ │ + addseq sp, sl, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #200, 28 @ 0xc80 │ │ │ │ + addseq sp, sl, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r6, pc, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r6, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r1, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r1, pc, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r8, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r8, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #0, 12 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #8, 2 │ │ │ │ + rsbseq r2, pc, #16, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120 @ 0x78 │ │ │ │ + rsbseq r2, pc, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r7, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r7, pc, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r0, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r0, pc, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r8, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #240, 20 @ 0xf0000 │ │ │ │ + addseq r8, fp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cee734 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630856,159 +1630856,159 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r4, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r4, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #240, 18 @ 0x3c0000 │ │ │ │ + addseq lr, r9, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #96, 18 @ 0x180000 │ │ │ │ + addseq lr, r9, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r9, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, ror #20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r7, pc, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r7, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r9, pc, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r9, pc, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r9, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #96, 30 @ 0x180 │ │ │ │ + rsbseq r9, pc, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #0 │ │ │ │ + addseq lr, sl, #8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #112, 30 @ 0x1c0 │ │ │ │ + addseq sp, sl, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r5, pc, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r5, pc, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #136, 30 @ 0x220 │ │ │ │ + rsbseq sl, pc, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #248, 28 @ 0xf80 │ │ │ │ + rsbseq sl, pc, #0, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #64, 6 │ │ │ │ + rsbseq r5, pc, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #176, 4 │ │ │ │ + rsbseq r5, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #136, 20 @ 0x88000 │ │ │ │ + addseq r2, r9, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r2, r9, #0, 20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #152, 28 @ 0x980 │ │ │ │ + rsbseq r4, pc, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #8, 28 @ 0x80 │ │ │ │ + rsbseq r4, pc, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #96, 8 @ 0x60000000 │ │ │ │ + addseq fp, fp, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #208, 6 @ 0x40000003 │ │ │ │ + addseq fp, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #176 @ 0xb0 │ │ │ │ + addseq lr, sl, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #32 │ │ │ │ + addseq lr, sl, #40 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #88, 2 │ │ │ │ + addseq lr, sl, #96, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #200 @ 0xc8 │ │ │ │ + addseq lr, sl, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #0, 4 │ │ │ │ + addseq lr, sl, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #112, 2 │ │ │ │ + addseq lr, sl, #120, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r8, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r8, pc, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r2, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #0, 18 │ │ │ │ + rsbseq r2, pc, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2736 @ 0xfffff550 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631036,59 +1631036,59 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr #19 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq fp, lr, #128, 6 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq fp, lr, #240, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #152 @ 0x98 │ │ │ │ + rsbseq r3, pc, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #8 │ │ │ │ + rsbseq r3, pc, #16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r6, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #192, 6 │ │ │ │ + rsbseq r6, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq fp, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #152, 16 @ 0x980000 │ │ │ │ + rsbseq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #48, 6 @ 0xc0000000 │ │ │ │ + addseq ip, fp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #160, 4 │ │ │ │ + addseq ip, fp, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #80, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631100,43 +1631100,43 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r3, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r3, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #48 @ 0x30 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #168, 4 @ 0x8000000a │ │ │ │ + addseq lr, sl, #176, 4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #24, 4 @ 0x80000001 │ │ │ │ + addseq lr, sl, #32, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq sl, pc, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq sl, pc, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631148,51 +1631148,51 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #16, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #232 @ 0xe8 │ │ │ │ + rsbseq r8, pc, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #88 @ 0x58 │ │ │ │ + rsbseq r8, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #168 @ 0xa8 │ │ │ │ + rsbseq r5, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #24 │ │ │ │ + rsbseq r5, pc, #32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbseq fp, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #128, 20 @ 0x80000 │ │ │ │ + rsbseq fp, pc, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #88, 16 @ 0x580000 │ │ │ │ + rsbseq sl, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq r9, lr, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #0, 6 │ │ │ │ + rsbseq r9, lr, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631204,207 +1631204,207 @@ │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #200, 24 @ 0xc800 │ │ │ │ + rsbseq sl, lr, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #56, 24 @ 0x3800 │ │ │ │ + rsbseq sl, lr, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq lr, lr, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq lr, lr, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq fp, pc, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq fp, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #16, 26 @ 0x400 │ │ │ │ + rsbseq fp, lr, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #128, 24 @ 0x8000 │ │ │ │ + rsbseq fp, lr, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq sl, pc, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq sl, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq r2, pc, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq r2, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq ip, ip, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #128, 4 │ │ │ │ + rsbseq r8, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq lr, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #8, 12 @ 0x800000 │ │ │ │ + rsbseq lr, lr, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #80, 4 │ │ │ │ + rsbseq r8, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #192, 2 @ 0x30 │ │ │ │ + rsbseq r8, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #112 @ 0x70 │ │ │ │ + rsbseq r4, pc, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 30 @ 0x380 │ │ │ │ + rsbseq r3, pc, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #144, 2 @ 0x24 │ │ │ │ + rsbseq r8, pc, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #0, 2 │ │ │ │ + rsbseq r8, pc, #8, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #64 @ 0x40 │ │ │ │ + rsbseq r8, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq r7, pc, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #144, 28 @ 0x900 │ │ │ │ + rsbseq r5, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #0, 28 │ │ │ │ + rsbseq r5, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e58484 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e58254 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #8, 24 @ 0x800 │ │ │ │ + rsbseq r9, lr, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r9, lr, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #136, 16 @ 0x880000 │ │ │ │ + rsbseq fp, pc, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq fp, pc, #0, 16 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-1920 @ 0xfffff880 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r0, pc, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #152, 22 @ 0x26000 │ │ │ │ + rsbseq r0, pc, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #8, 18 @ 0x20000 │ │ │ │ + rsbseq sl, pc, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #120, 16 @ 0x780000 │ │ │ │ + rsbseq sl, pc, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r7, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #80, 28 @ 0x500 │ │ │ │ + rsbseq r7, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #64, 30 @ 0x100 │ │ │ │ + rsbseq r4, pc, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r4, pc, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r3, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r3, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #104, 28 @ 0x680 │ │ │ │ + rsbseq pc, lr, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #216, 26 @ 0x3600 │ │ │ │ + rsbseq pc, lr, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #144, 30 @ 0x240 │ │ │ │ + rsbseq r7, pc, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #0, 30 │ │ │ │ + rsbseq r7, pc, #8, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631424,19 +1631424,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cef364 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #248, 6 @ 0xe0000003 │ │ │ │ + addseq lr, sl, #0, 8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #104, 6 @ 0xa0000001 │ │ │ │ + addseq lr, sl, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631464,275 +1631464,275 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r5, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r5, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #192, 28 @ 0xc00 │ │ │ │ + adceq r3, r3, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-2248 @ 16ee784 <__bss_end__@@Base+0x8919b8> │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #56, 28 @ 0x380 │ │ │ │ + rsbseq r0, pc, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r0, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r7, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r7, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #160, 8 @ 0xa0000000 │ │ │ │ + addseq lr, sl, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #16, 8 @ 0x10000000 │ │ │ │ + addseq lr, sl, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2744 @ 0xfffff548 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #208, 14 @ 0x3400000 │ │ │ │ + addseq r1, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #64, 14 @ 0x1000000 │ │ │ │ + addseq r1, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #128, 26 @ 0x2000 │ │ │ │ + rsbseq r7, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r7, pc, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r5, pc, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1744 @ 0xfffff930 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1760 @ 0xfffff920 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r5, pc, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r5, pc, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r5, pc, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #88, 28 @ 0x580 │ │ │ │ + rsbseq fp, lr, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #200, 26 @ 0x3200 │ │ │ │ + rsbseq fp, lr, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r5, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r5, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3400 @ 0xfffff2b8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3336 @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #136, 30 @ 0x220 │ │ │ │ + addseq r0, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #248, 28 @ 0xf80 │ │ │ │ + addseq r0, ip, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r3, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r3, pc, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #56, 28 @ 0x380 │ │ │ │ + rsbseq r7, pc, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r7, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2712 @ 0xfffff568 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-2568 @ 0xfffff5f8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq sl, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #56, 20 @ 0x38000 │ │ │ │ + rsbseq sl, lr, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r0, pc, #96, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #200, 2 @ 0x32 │ │ │ │ + rsbseq r0, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2104 @ 0xfffff7c8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq lr, lr, #48, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152, 2 @ 0x26 │ │ │ │ + rsbseq lr, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #248, 10 @ 0x3e000000 │ │ │ │ + addseq lr, sl, #0, 12 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #104, 10 @ 0x1a000000 │ │ │ │ + addseq lr, sl, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r7, pc, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r7, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r7, pc, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r7, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq sl, lr, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq sl, lr, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r3, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r3, pc, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r7, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r7, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r0, pc, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r0, pc, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #192, 2 @ 0x30 │ │ │ │ + rsbseq r6, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #48, 2 │ │ │ │ + rsbseq r6, pc, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-2856 @ 0xfffff4d8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631744,151 +1631744,151 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r6, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r6, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r3, pc, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r3, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #192, 2 @ 0x30 │ │ │ │ + rsbseq r7, pc, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #48, 2 │ │ │ │ + rsbseq r7, pc, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #56, 14 @ 0xe00000 │ │ │ │ + addseq r8, r9, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #168, 12 @ 0xa800000 │ │ │ │ + addseq r8, r9, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r3, sl, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #160, 30 @ 0x280 │ │ │ │ + rsbseq lr, lr, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #16, 30 @ 0x40 │ │ │ │ + rsbseq lr, lr, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #104, 20 @ 0x68000 │ │ │ │ + addseq r6, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #216, 18 @ 0x360000 │ │ │ │ + addseq r6, fp, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r6, fp, #64, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #168, 4 @ 0x8000000a │ │ │ │ + addseq r6, fp, #176, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #144, 4 │ │ │ │ + addseq r6, fp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #0, 4 │ │ │ │ + addseq r6, fp, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r6, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbseq r6, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #64, 4 │ │ │ │ + rsbseq r9, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #176, 2 @ 0x2c │ │ │ │ + rsbseq r9, lr, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #120, 10 @ 0x1e000000 │ │ │ │ + addseq sp, sl, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #232, 8 @ 0xe8000000 │ │ │ │ + addseq sp, sl, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #200, 8 @ 0xc8000000 │ │ │ │ + addseq sp, sl, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #56, 8 @ 0x38000000 │ │ │ │ + addseq sp, sl, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #176, 12 @ 0xb000000 │ │ │ │ + addseq sp, sl, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #32, 12 @ 0x2000000 │ │ │ │ + addseq sp, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r2, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r2, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #160, 12 @ 0xa000000 │ │ │ │ + addseq lr, sl, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #16, 12 @ 0x1000000 │ │ │ │ + addseq lr, sl, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631900,427 +1631900,427 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #104, 16 @ 0x680000 │ │ │ │ + addseq lr, sl, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #216, 14 @ 0x3600000 │ │ │ │ + addseq lr, sl, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #120, 22 @ 0x1e000 │ │ │ │ + addseq lr, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #232, 20 @ 0xe8000 │ │ │ │ + addseq lr, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #184, 24 @ 0xb800 │ │ │ │ + addseq lr, sl, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #40, 24 @ 0x2800 │ │ │ │ + addseq lr, sl, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #64, 2 │ │ │ │ + addseq pc, sl, #72, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #176 @ 0xb0 │ │ │ │ + addseq pc, sl, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #0, 18 │ │ │ │ + addseq pc, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #112, 16 @ 0x700000 │ │ │ │ + addseq pc, sl, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r5, fp, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r5, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #64, 12 @ 0x4000000 │ │ │ │ + addseq r2, r9, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r2, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #152, 16 @ 0x980000 │ │ │ │ + addseq lr, r9, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #8, 16 @ 0x80000 │ │ │ │ + addseq lr, r9, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #48, 10 @ 0xc000000 │ │ │ │ + addseq pc, sl, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #160, 8 @ 0xa0000000 │ │ │ │ + addseq pc, sl, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #208, 10 @ 0x34000000 │ │ │ │ + addseq pc, sl, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #64, 10 @ 0x10000000 │ │ │ │ + addseq pc, sl, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #224, 2 @ 0x38 │ │ │ │ + addseq pc, sl, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #80, 2 │ │ │ │ + addseq pc, sl, #88, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #136, 8 @ 0x88000000 │ │ │ │ + addseq r8, r9, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r8, r9, #0, 8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #192, 18 @ 0x300000 │ │ │ │ + addseq pc, sl, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #48, 18 @ 0xc0000 │ │ │ │ + addseq pc, sl, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #8, 22 @ 0x2000 │ │ │ │ + addseq pc, sl, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #120, 20 @ 0x78000 │ │ │ │ + addseq pc, sl, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #64, 16 @ 0x400000 │ │ │ │ + addseq fp, fp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #176, 14 @ 0x2c00000 │ │ │ │ + addseq fp, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #184, 22 @ 0x2e000 │ │ │ │ + addseq pc, sl, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #40, 22 @ 0xa000 │ │ │ │ + addseq pc, sl, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #184, 26 @ 0x2e00 │ │ │ │ + addseq pc, sl, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #40, 26 @ 0xa00 │ │ │ │ + addseq pc, sl, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #88, 8 @ 0x58000000 │ │ │ │ + addseq r0, fp, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #200, 6 @ 0x20000003 │ │ │ │ + addseq r0, fp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r0, fp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #32, 6 @ 0x80000000 │ │ │ │ + addseq r0, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #8, 12 @ 0x800000 │ │ │ │ + rsbseq fp, lr, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq fp, lr, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #168, 2 @ 0x2a │ │ │ │ + rsbseq ip, lr, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #24, 2 │ │ │ │ + rsbseq ip, lr, #32, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #104, 24 @ 0x6800 │ │ │ │ + rsbseq pc, lr, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #216, 22 @ 0x36000 │ │ │ │ + rsbseq pc, lr, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #248, 20 @ 0xf8000 │ │ │ │ + addseq r0, fp, #0, 22 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 20 @ 0x68000 │ │ │ │ + addseq r0, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #240 @ 0xf0 │ │ │ │ + addseq r0, fp, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #96 @ 0x60 │ │ │ │ + addseq r0, fp, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #168, 30 @ 0x2a0 │ │ │ │ + addseq r0, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #24, 30 @ 0x60 │ │ │ │ + addseq r0, fp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #80 @ 0x50 │ │ │ │ + addseq r1, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #192, 30 @ 0x300 │ │ │ │ + addseq r0, fp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #16 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #144, 2 @ 0x24 │ │ │ │ + rsbseq ip, pc, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #0, 2 │ │ │ │ + rsbseq ip, pc, #8, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq sl, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq sl, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r6, fp, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #40, 10 @ 0xa000000 │ │ │ │ + addseq r6, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #32, 18 @ 0x80000 │ │ │ │ + addseq pc, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #144, 16 @ 0x900000 │ │ │ │ + addseq pc, fp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq pc, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq pc, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r1, fp, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #48, 8 @ 0x30000000 │ │ │ │ + addseq r1, fp, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq fp, lr, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq fp, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r0, pc, #0, 14 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq r0, pc, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #80, 20 @ 0x50000 │ │ │ │ + addseq r1, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #192, 18 @ 0x300000 │ │ │ │ + addseq r1, fp, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r8, lr, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #0, 26 │ │ │ │ + rsbseq r8, lr, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r2, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r2, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #200, 24 @ 0xc800 │ │ │ │ + addseq pc, r8, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #56, 24 @ 0x3800 │ │ │ │ + addseq pc, r8, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #216, 24 @ 0xd800 │ │ │ │ + addseq r1, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #72, 24 @ 0x4800 │ │ │ │ + addseq r1, fp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #32, 2 │ │ │ │ + rsbseq r6, pc, #40, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #144 @ 0x90 │ │ │ │ + rsbseq r6, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #80, 28 @ 0x500 │ │ │ │ + addseq r1, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #192, 26 @ 0x3000 │ │ │ │ + addseq r1, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq r3, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #152, 10 @ 0x26000000 │ │ │ │ + addseq r3, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #192, 30 @ 0x300 │ │ │ │ + addseq r1, fp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #48, 30 @ 0xc0 │ │ │ │ + addseq r1, fp, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #112, 22 @ 0x1c000 │ │ │ │ + addseq r2, fp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #224, 20 @ 0xe0000 │ │ │ │ + addseq r2, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #16, 4 │ │ │ │ + addseq r3, fp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #128, 2 │ │ │ │ + addseq r3, fp, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r2, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r2, pc, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #136, 30 @ 0x220 │ │ │ │ + rsbseq r0, pc, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #248, 28 @ 0xf80 │ │ │ │ + rsbseq r0, pc, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq r1, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r1, pc, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1632332,375 +1632332,375 @@ │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #184, 12 @ 0xb800000 │ │ │ │ + addseq r2, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq r2, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #96 @ 0x60 │ │ │ │ + rsbseq sl, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #208, 30 @ 0x340 │ │ │ │ + rsbseq r9, lr, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #80, 18 @ 0x140000 │ │ │ │ + addseq r2, fp, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #192, 16 @ 0xc00000 │ │ │ │ + addseq r2, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #0, 20 │ │ │ │ + addseq r2, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r2, fp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #88, 22 @ 0x16000 │ │ │ │ + adcseq r6, sp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r6, r5, #96, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq r9, pc, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq lr, lr, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq lr, lr, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r4, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r4, pc, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #192, 30 @ 0x300 │ │ │ │ + rsbseq r9, lr, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r9, lr, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #24, 2 │ │ │ │ + rsbseq r7, pc, #32, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #136 @ 0x88 │ │ │ │ + rsbseq r7, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq fp, lr, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq fp, lr, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #224 @ 0xe0 │ │ │ │ + rsbseq fp, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #80 @ 0x50 │ │ │ │ + rsbseq fp, lr, #88 @ 0x58 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r5, pc, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r5, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 22 @ 0x18000 │ │ │ │ + addseq r3, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #208, 20 @ 0xd0000 │ │ │ │ + addseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-3016 @ 0xfffff438 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r2, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #96, 14 @ 0x1800000 │ │ │ │ + addseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #192, 24 @ 0xc000 │ │ │ │ + addseq r3, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #48, 24 @ 0x3000 │ │ │ │ + addseq r3, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #144, 14 @ 0x2400000 │ │ │ │ + addseq r3, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #0, 14 │ │ │ │ + addseq r3, fp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #216, 12 @ 0xd800000 │ │ │ │ + addseq r3, fp, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #72, 12 @ 0x4800000 │ │ │ │ + addseq r3, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #104, 26 @ 0x1a00 │ │ │ │ + addseq r3, fp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #216, 24 @ 0xd800 │ │ │ │ + addseq r3, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #200, 28 @ 0xc80 │ │ │ │ + addseq r3, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #56, 28 @ 0x380 │ │ │ │ + addseq r3, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #32, 28 @ 0x200 │ │ │ │ + addseq r3, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #144, 26 @ 0x2400 │ │ │ │ + addseq r3, fp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #128, 30 @ 0x200 │ │ │ │ + addseq r3, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #240, 28 @ 0xf00 │ │ │ │ + addseq r3, fp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #48 @ 0x30 │ │ │ │ + addseq r4, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #160, 30 @ 0x280 │ │ │ │ + addseq r3, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r4, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #96, 14 @ 0x1800000 │ │ │ │ + addseq r4, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #160, 30 @ 0x280 │ │ │ │ + rsbseq r1, pc, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #16, 30 @ 0x40 │ │ │ │ + rsbseq r1, pc, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r4, fp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #96, 10 @ 0x18000000 │ │ │ │ + addseq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r2, pc, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #88, 16 @ 0x580000 │ │ │ │ + rsbseq r2, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r8, lr, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #16, 22 @ 0x4000 │ │ │ │ + rsbseq r8, lr, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r4, fp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #16, 8 @ 0x10000000 │ │ │ │ + addseq r4, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #64, 10 @ 0x10000000 │ │ │ │ + addseq r4, fp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r4, fp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #32, 24 @ 0x2000 │ │ │ │ + rsbseq sl, lr, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #144, 22 @ 0x24000 │ │ │ │ + rsbseq sl, lr, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #32, 20 @ 0x20000 │ │ │ │ + rsbseq sl, lr, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #144, 18 @ 0x240000 │ │ │ │ + rsbseq sl, lr, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #160, 12 @ 0xa000000 │ │ │ │ + addseq r4, fp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #16, 12 @ 0x1000000 │ │ │ │ + addseq r4, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #16, 18 @ 0x40000 │ │ │ │ + addseq r6, fp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #128, 16 @ 0x800000 │ │ │ │ + addseq r6, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #152, 16 @ 0x980000 │ │ │ │ + addseq r4, fp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq r4, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r2, pc, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r2, pc, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #24, 22 @ 0x6000 │ │ │ │ + addseq r4, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #136, 20 @ 0x88000 │ │ │ │ + addseq r4, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #56, 4 @ 0x80000003 │ │ │ │ + addseq r4, fp, #64, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #168, 2 @ 0x2a │ │ │ │ + addseq r4, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #216, 24 @ 0xd800 │ │ │ │ + addseq r4, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #72, 24 @ 0x4800 │ │ │ │ + addseq r4, fp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #184, 4 @ 0x8000000b │ │ │ │ + rsbseq fp, pc, #192, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq fp, pc, #48, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #216, 22 @ 0x36000 │ │ │ │ + rsbseq lr, lr, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #72, 22 @ 0x12000 │ │ │ │ + rsbseq lr, lr, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #16, 6 @ 0x40000000 │ │ │ │ + addseq r5, fp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #128, 4 │ │ │ │ + addseq r5, fp, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1632712,275 +1632712,275 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #48 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 20 @ 0xd0000 │ │ │ │ + addseq r5, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq r5, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #88 @ 0x58 │ │ │ │ + rsbseq r2, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #200, 30 @ 0x320 │ │ │ │ + rsbseq r1, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r6, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r6, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #72 @ 0x48 │ │ │ │ + rsbseq r0, pc, #80 @ 0x50 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq pc, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #192, 4 │ │ │ │ + rsbseq r1, pc, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #48, 4 │ │ │ │ + rsbseq r1, pc, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r6, pc, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r6, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq fp, lr, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #40, 26 @ 0xa00 │ │ │ │ + rsbseq fp, lr, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r4, pc, #0, 20 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r4, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r5, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #176, 14 @ 0x2c00000 │ │ │ │ + rsbseq r5, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #24, 26 @ 0x600 │ │ │ │ + rsbseq pc, lr, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #136, 24 @ 0x8800 │ │ │ │ + rsbseq pc, lr, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq lr, lr, #0, 16 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq lr, lr, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r5, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #64, 8 @ 0x40000000 │ │ │ │ + addseq r5, fp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #96, 4 │ │ │ │ + rsbseq sl, lr, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #208, 2 @ 0x34 │ │ │ │ + rsbseq sl, lr, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #128, 14 @ 0x2000000 │ │ │ │ + addseq r5, fp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #240, 12 @ 0xf000000 │ │ │ │ + addseq r5, fp, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #192, 26 @ 0x3000 │ │ │ │ + rsbseq lr, lr, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #48, 26 @ 0xc00 │ │ │ │ + rsbseq lr, lr, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #112, 20 @ 0x70000 │ │ │ │ + rsbseq pc, lr, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #224, 18 @ 0x380000 │ │ │ │ + rsbseq pc, lr, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #168, 2 @ 0x2a │ │ │ │ + rsbseq r0, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #24, 2 │ │ │ │ + rsbseq r0, pc, #32, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #96, 18 @ 0x180000 │ │ │ │ + addseq r5, fp, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 16 @ 0xd00000 │ │ │ │ + addseq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #24, 20 @ 0x18000 │ │ │ │ + addseq r5, fp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #136, 18 @ 0x220000 │ │ │ │ + addseq r5, fp, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #192, 28 @ 0xc00 │ │ │ │ + addseq r5, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #48, 28 @ 0x300 │ │ │ │ + addseq r5, fp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #96, 30 @ 0x180 │ │ │ │ + addseq r5, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 28 @ 0xd00 │ │ │ │ + addseq r5, fp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #200, 26 @ 0x3200 │ │ │ │ + addseq r9, r9, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #56, 26 @ 0xe00 │ │ │ │ + addseq r9, r9, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #112, 22 @ 0x1c000 │ │ │ │ + addseq r5, fp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #224, 20 @ 0xe0000 │ │ │ │ + addseq r5, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #16, 28 @ 0x100 │ │ │ │ + addseq r5, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #128, 26 @ 0x2000 │ │ │ │ + addseq r5, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq ip, lr, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq ip, lr, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #96, 2 │ │ │ │ + addseq r6, fp, #104, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #208 @ 0xd0 │ │ │ │ + addseq r6, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #48, 14 @ 0xc00000 │ │ │ │ + addseq r7, fp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #160, 12 @ 0xa000000 │ │ │ │ + addseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq sl, lr, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq sl, lr, #128, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #136, 26 @ 0x2200 │ │ │ │ + rsbseq sp, lr, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #248, 24 @ 0xf800 │ │ │ │ + rsbseq sp, lr, #0, 26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #112 @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1632992,347 +1632992,347 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #208, 14 @ 0x3400000 │ │ │ │ + addseq r7, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #64, 14 @ 0x1000000 │ │ │ │ + addseq r7, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2576 @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2432 @ 0xfffff680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #176, 24 @ 0xb000 │ │ │ │ + addseq r5, fp, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ + addseq r5, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #224, 6 @ 0x80000003 │ │ │ │ + addseq r6, fp, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #80, 6 @ 0x40000001 │ │ │ │ + addseq r6, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #8, 14 @ 0x200000 │ │ │ │ + addseq r6, fp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #120, 12 @ 0x7800000 │ │ │ │ + addseq r6, fp, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq sl, lr, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq sl, lr, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #200, 30 @ 0x320 │ │ │ │ + addseq r6, fp, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #56, 30 @ 0xe0 │ │ │ │ + addseq r6, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq r5, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #64, 12 @ 0x4000000 │ │ │ │ + addseq r5, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #40, 12 @ 0x2800000 │ │ │ │ + addseq r5, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #152, 10 @ 0x26000000 │ │ │ │ + addseq r5, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #24, 26 @ 0x600 │ │ │ │ + rsbseq lr, lr, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #136, 24 @ 0x8800 │ │ │ │ + rsbseq lr, lr, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #128 @ 0x80 │ │ │ │ + addseq r7, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #240, 30 @ 0x3c0 │ │ │ │ + addseq r6, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #120, 4 @ 0x80000007 │ │ │ │ + addseq r7, fp, #128, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #232, 2 @ 0x3a │ │ │ │ + addseq r7, fp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #112, 12 @ 0x7000000 │ │ │ │ + addseq r7, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #224, 10 @ 0x38000000 │ │ │ │ + addseq r7, fp, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #112, 8 @ 0x70000000 │ │ │ │ + addseq r7, fp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #224, 6 @ 0x80000003 │ │ │ │ + addseq r7, fp, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #192, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #56, 20 @ 0x38000 │ │ │ │ + addseq r7, fp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r7, fp, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r0, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r0, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #160, 24 @ 0xa000 │ │ │ │ + addseq r7, fp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #16, 24 @ 0x1000 │ │ │ │ + addseq r7, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #72, 26 @ 0x1200 │ │ │ │ + addseq r7, fp, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #184, 24 @ 0xb800 │ │ │ │ + addseq r7, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r2, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #24, 28 @ 0x180 │ │ │ │ + rsbseq r2, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #120 @ 0x78 │ │ │ │ + addseq r8, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq r7, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #80, 8 @ 0x50000000 │ │ │ │ + addseq r8, fp, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #192, 6 │ │ │ │ + addseq r8, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #192 @ 0xc0 │ │ │ │ + rsbseq lr, lr, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #48 @ 0x30 │ │ │ │ + rsbseq lr, lr, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #16, 10 @ 0x4000000 │ │ │ │ + addseq r8, fp, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #128, 8 @ 0x80000000 │ │ │ │ + addseq r8, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #160, 14 @ 0x2800000 │ │ │ │ + addseq r8, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #16, 14 @ 0x400000 │ │ │ │ + addseq r8, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #240, 26 @ 0x3c00 │ │ │ │ + addseq r7, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #96, 26 @ 0x1800 │ │ │ │ + addseq r7, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbseq fp, pc, #32, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #136, 2 @ 0x22 │ │ │ │ + rsbseq fp, pc, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #248, 28 @ 0xf80 │ │ │ │ + rsbseq r1, pc, #0, 30 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #104, 28 @ 0x680 │ │ │ │ + rsbseq r1, pc, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #168, 28 @ 0xa80 │ │ │ │ + rsbseq sl, lr, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #24, 28 @ 0x180 │ │ │ │ + rsbseq sl, lr, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #136, 18 @ 0x220000 │ │ │ │ + rsbseq sl, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #248, 16 @ 0xf80000 │ │ │ │ + rsbseq sl, lr, #0, 18 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r4, pc, #0, 28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r4, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r6, pc, #0, 28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r6, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r9, fp, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #72, 8 @ 0x48000000 │ │ │ │ + addseq r9, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r9, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #232, 12 @ 0xe800000 │ │ │ │ + addseq r9, fp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #216, 24 @ 0xd800 │ │ │ │ + addseq r8, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #72, 24 @ 0x4800 │ │ │ │ + addseq r8, fp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #136, 26 @ 0x2200 │ │ │ │ + addseq r8, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #248, 24 @ 0xf800 │ │ │ │ + addseq r8, fp, #0, 26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #56, 28 @ 0x380 │ │ │ │ + addseq r8, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #168, 26 @ 0x2a00 │ │ │ │ + addseq r8, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq r9, fp, #208, 4 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #56, 4 @ 0x80000003 │ │ │ │ + addseq r9, fp, #64, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1633344,331 +1633344,331 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #40, 8 @ 0x28000000 │ │ │ │ + addseq r9, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #152, 6 @ 0x60000002 │ │ │ │ + addseq r9, fp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq ip, lr, #0, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq ip, lr, #112, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r7, pc, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r7, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #112, 24 @ 0x7000 │ │ │ │ + rsbseq fp, lr, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #224, 22 @ 0x38000 │ │ │ │ + rsbseq fp, lr, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #104, 22 @ 0x1a000 │ │ │ │ + addseq r9, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r9, fp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #16, 24 @ 0x1000 │ │ │ │ + addseq r9, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r9, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #240, 22 @ 0x3c000 │ │ │ │ + addseq r0, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #96, 22 @ 0x18000 │ │ │ │ + addseq r0, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #40, 22 @ 0xa000 │ │ │ │ + addseq ip, r4, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #152, 20 @ 0x98000 │ │ │ │ + addseq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #168, 20 @ 0xa8000 │ │ │ │ + addseq r0, r9, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #24, 20 @ 0x18000 │ │ │ │ + addseq r0, r9, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #40, 16 @ 0x280000 │ │ │ │ + addseq r9, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #152, 14 @ 0x2600000 │ │ │ │ + addseq r9, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 28 @ 0xb80 │ │ │ │ + addseq r9, fp, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #40, 28 @ 0x280 │ │ │ │ + addseq r9, fp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq r0, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r0, pc, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r0, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #192, 6 │ │ │ │ + rsbseq r0, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #64, 26 @ 0x1000 │ │ │ │ + addseq r0, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #176, 24 @ 0xb000 │ │ │ │ + addseq r0, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #120, 24 @ 0x7800 │ │ │ │ + addseq sl, fp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #232, 22 @ 0x3a000 │ │ │ │ + addseq sl, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #40, 26 @ 0xa00 │ │ │ │ + addseq sl, fp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #152, 24 @ 0x9800 │ │ │ │ + addseq sl, fp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e132f4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e13324 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #32, 30 @ 0x80 │ │ │ │ + addseq sl, fp, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #144, 28 @ 0x900 │ │ │ │ + addseq sl, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #120, 28 @ 0x780 │ │ │ │ + addseq sl, fp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #232, 26 @ 0x3a00 │ │ │ │ + addseq sl, fp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #32, 2 │ │ │ │ + addseq fp, fp, #40, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #144 @ 0x90 │ │ │ │ + addseq fp, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #200, 2 @ 0x32 │ │ │ │ + addseq fp, fp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #56, 2 │ │ │ │ + addseq fp, fp, #64, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #16, 10 @ 0x4000000 │ │ │ │ + addseq fp, fp, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #128, 8 @ 0x80000000 │ │ │ │ + addseq fp, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 26 @ 0x3400 │ │ │ │ + addseq sl, fp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #64, 26 @ 0x1000 │ │ │ │ + addseq sl, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #16, 14 @ 0x400000 │ │ │ │ + addseq fp, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #128, 12 @ 0x8000000 │ │ │ │ + addseq fp, fp, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq fp, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #176, 18 @ 0x2c0000 │ │ │ │ + addseq fp, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #8 │ │ │ │ + addseq ip, fp, #16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #120, 30 @ 0x1e0 │ │ │ │ + addseq fp, fp, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #72 @ 0x48 │ │ │ │ + rsbseq fp, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #88, 30 @ 0x160 │ │ │ │ + rsbseq sl, lr, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #72, 30 @ 0x120 │ │ │ │ + rsbseq r2, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r2, pc, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #64, 30 @ 0x100 │ │ │ │ + rsbseq r6, pc, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r6, pc, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-3304 @ 16f08b4 <__bss_end__@@Base+0x893ae8> │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-3160 @ 16f08c4 <__bss_end__@@Base+0x893af8> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #208, 10 @ 0x34000000 │ │ │ │ + addseq ip, fp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #64, 10 @ 0x10000000 │ │ │ │ + addseq ip, fp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq pc, lr, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #40, 26 @ 0xa00 │ │ │ │ + rsbseq pc, lr, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r9, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r9, pc, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #104, 28 @ 0x680 │ │ │ │ + rsbseq r9, lr, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #216, 26 @ 0x3600 │ │ │ │ + rsbseq r9, lr, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #88, 30 @ 0x160 │ │ │ │ + adceq r3, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, ror #23 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #48, 20 @ 0x30000 │ │ │ │ + addseq ip, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #160, 18 @ 0x280000 │ │ │ │ + addseq ip, fp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r5, pc, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq r5, pc, #0, 8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1633680,611 +1633680,611 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #104, 4 @ 0x80000006 │ │ │ │ + addseq pc, fp, #112, 4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #216, 2 @ 0x36 │ │ │ │ + addseq pc, fp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #248, 24 @ 0xf800 │ │ │ │ + addseq r3, ip, #0, 26 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #104, 24 @ 0x6800 │ │ │ │ + addseq r3, ip, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #104, 22 @ 0x1a000 │ │ │ │ + addseq sp, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq sp, fp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #112, 14 @ 0x1c00000 │ │ │ │ + addseq sp, fp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #224, 12 @ 0xe000000 │ │ │ │ + addseq sp, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #8, 20 @ 0x8000 │ │ │ │ + rsbseq r3, pc, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq r3, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2888 @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [ip], #-2744 @ 0xfffff548 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #224, 28 @ 0xe00 │ │ │ │ + addseq ip, fp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #80, 28 @ 0x500 │ │ │ │ + addseq ip, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #0 │ │ │ │ + addseq lr, fp, #8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #112, 30 @ 0x1c0 │ │ │ │ + addseq sp, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #176 @ 0xb0 │ │ │ │ + addseq lr, fp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #32 │ │ │ │ + addseq lr, fp, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #32, 26 @ 0x800 │ │ │ │ + addseq r6, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #144, 24 @ 0x9000 │ │ │ │ + addseq r6, fp, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #96, 2 │ │ │ │ + addseq lr, fp, #104, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #208 @ 0xd0 │ │ │ │ + addseq lr, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #8, 4 @ 0x80000000 │ │ │ │ + addseq lr, fp, #16, 4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #120, 2 │ │ │ │ + addseq lr, fp, #128, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq pc, lr, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq pc, lr, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #184, 4 @ 0x8000000b │ │ │ │ + addseq lr, fp, #192, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #40, 4 @ 0x80000002 │ │ │ │ + addseq lr, fp, #48, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #88, 30 @ 0x160 │ │ │ │ + addseq sp, fp, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #200, 28 @ 0xc80 │ │ │ │ + addseq sp, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #184, 8 @ 0xb8000000 │ │ │ │ + addseq lr, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #40, 8 @ 0x28000000 │ │ │ │ + addseq lr, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #104, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #112, 10 @ 0x1c000000 │ │ │ │ + addseq lr, fp, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #224, 8 @ 0xe0000000 │ │ │ │ + addseq lr, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #24, 12 @ 0x1800000 │ │ │ │ + addseq lr, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #136, 10 @ 0x22000000 │ │ │ │ + addseq lr, fp, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq fp, lr, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq fp, lr, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #120, 20 @ 0x78000 │ │ │ │ + rsbseq fp, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq fp, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #24, 24 @ 0x1800 │ │ │ │ + addseq sp, fp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq sp, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #184, 24 @ 0xb800 │ │ │ │ + addseq sp, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #40, 24 @ 0x2800 │ │ │ │ + addseq sp, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq sl, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq sl, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r9, lr, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r9, lr, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #32, 26 @ 0x800 │ │ │ │ + rsbseq r9, lr, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #208, 8 @ 0xd0000000 │ │ │ │ + addseq sp, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #64, 8 @ 0x40000000 │ │ │ │ + addseq sp, fp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq sp, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #232, 8 @ 0xe8000000 │ │ │ │ + addseq sp, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #200, 12 @ 0xc800000 │ │ │ │ + addseq sp, fp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #56, 12 @ 0x3800000 │ │ │ │ + addseq sp, fp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #200, 2 @ 0x32 │ │ │ │ + addseq pc, fp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #56, 2 │ │ │ │ + addseq pc, fp, #64, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #112, 14 @ 0x1c00000 │ │ │ │ + addseq lr, fp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #224, 12 @ 0xe000000 │ │ │ │ + addseq lr, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #40, 12 @ 0x2800000 │ │ │ │ + addseq r1, r9, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #152, 10 @ 0x26000000 │ │ │ │ + addseq r1, r9, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #248, 18 @ 0x3e0000 │ │ │ │ + addseq lr, fp, #0, 20 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #104, 18 @ 0x1a0000 │ │ │ │ + addseq lr, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #192, 4 │ │ │ │ + addseq sp, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #48, 4 │ │ │ │ + addseq sp, fp, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq sp, fp, #128, 6 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #232, 4 @ 0x8000000e │ │ │ │ + addseq sp, fp, #240, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #24, 16 @ 0x180000 │ │ │ │ + addseq sp, fp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #136, 14 @ 0x2200000 │ │ │ │ + addseq sp, fp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #192, 20 @ 0xc0000 │ │ │ │ + addseq sp, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #48, 20 @ 0x30000 │ │ │ │ + addseq sp, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #8, 20 @ 0x8000 │ │ │ │ + addseq sp, fp, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #120, 18 @ 0x1e0000 │ │ │ │ + addseq sp, fp, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #192, 12 @ 0xc000000 │ │ │ │ + addseq lr, fp, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #48, 12 @ 0x3000000 │ │ │ │ + addseq lr, fp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #48, 22 @ 0xc000 │ │ │ │ + rsbseq fp, lr, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq fp, lr, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #176, 20 @ 0xb0000 │ │ │ │ + addseq lr, fp, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #32, 20 @ 0x20000 │ │ │ │ + addseq lr, fp, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #200, 30 @ 0x320 │ │ │ │ + addseq lr, fp, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #56, 30 @ 0xe0 │ │ │ │ + addseq lr, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #144, 16 @ 0x900000 │ │ │ │ + addseq r1, ip, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #0, 16 │ │ │ │ + addseq r1, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #32, 2 │ │ │ │ + addseq pc, fp, #40, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #144 @ 0x90 │ │ │ │ + addseq pc, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #0, 24 │ │ │ │ + addseq lr, fp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #112, 22 @ 0x1c000 │ │ │ │ + addseq lr, fp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ceaf24 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ceacf4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #176, 24 @ 0xb000 │ │ │ │ + addseq lr, fp, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #32, 24 @ 0x2000 │ │ │ │ + addseq lr, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #64, 24 @ 0x4000 │ │ │ │ + addseq fp, fp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #176, 22 @ 0x2c000 │ │ │ │ + addseq fp, fp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #224, 24 @ 0xe000 │ │ │ │ + addseq fp, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #80, 24 @ 0x5000 │ │ │ │ + addseq fp, fp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #184, 30 @ 0x2e0 │ │ │ │ + addseq r9, r9, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #40, 30 @ 0xa0 │ │ │ │ + addseq r9, r9, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #120 @ 0x78 │ │ │ │ + addseq pc, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #232, 30 @ 0x3a0 │ │ │ │ + addseq lr, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #120, 24 @ 0x7800 │ │ │ │ + addseq r6, fp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #232, 22 @ 0x3a000 │ │ │ │ + addseq r6, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #152, 22 @ 0x26000 │ │ │ │ + addseq fp, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #8, 22 @ 0x2000 │ │ │ │ + addseq fp, fp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #40, 16 @ 0x280000 │ │ │ │ + addseq r1, r9, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #152, 14 @ 0x2600000 │ │ │ │ + addseq r1, r9, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r9, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq r9, pc, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #32, 6 @ 0x80000000 │ │ │ │ + addseq pc, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #144, 4 │ │ │ │ + addseq pc, fp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72, 16 @ 0x480000 │ │ │ │ + rsbseq sl, lr, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq sl, lr, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #200, 22 @ 0x32000 │ │ │ │ + addseq pc, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #56, 22 @ 0xe000 │ │ │ │ + addseq pc, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r0, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #16, 8 @ 0x10000000 │ │ │ │ + addseq r0, ip, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #72, 14 @ 0x1200000 │ │ │ │ + addseq r0, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #184, 12 @ 0xb800000 │ │ │ │ + addseq r0, ip, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #120 @ 0x78 │ │ │ │ + addseq r1, r5, #128 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #232, 30 @ 0x3a0 │ │ │ │ + addseq r0, r5, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #200, 26 @ 0x3200 │ │ │ │ + addseq r6, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #56, 26 @ 0xe00 │ │ │ │ + addseq r6, fp, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #120, 16 @ 0x780000 │ │ │ │ + addseq r0, ip, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r0, ip, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #136, 26 @ 0x2200 │ │ │ │ + addseq fp, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #248, 24 @ 0xf800 │ │ │ │ + addseq fp, fp, #0, 26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #200, 28 @ 0xc80 │ │ │ │ + addseq fp, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #56, 28 @ 0x380 │ │ │ │ + addseq fp, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #200, 24 @ 0xc800 │ │ │ │ + addseq r0, ip, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #56, 24 @ 0x3800 │ │ │ │ + addseq r0, ip, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #80, 28 @ 0x500 │ │ │ │ + addseq pc, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #192, 26 @ 0x3000 │ │ │ │ + addseq pc, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #112, 24 @ 0x7000 │ │ │ │ + addseq pc, fp, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #224, 22 @ 0x38000 │ │ │ │ + addseq pc, fp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #40, 28 @ 0x280 │ │ │ │ + addseq fp, fp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #152, 26 @ 0x2600 │ │ │ │ + addseq fp, fp, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #152, 30 @ 0x260 │ │ │ │ + addseq pc, fp, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #8, 30 │ │ │ │ + addseq pc, fp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r5, pc, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r5, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #136, 2 @ 0x22 │ │ │ │ + addseq r0, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #248 @ 0xf8 │ │ │ │ + addseq r0, ip, #0, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #208, 4 │ │ │ │ + addseq r0, ip, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #64, 4 │ │ │ │ + addseq r0, ip, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq sp, lr, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3784 @ 0xfffff138 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1634292,127 +1634292,127 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3760 @ 0xfffff150 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #232, 28 @ 0xe80 │ │ │ │ + rsbseq sp, lr, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r0, ip, #0, 8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #104, 6 @ 0xa0000001 │ │ │ │ + addseq r0, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r1, pc, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq r1, pc, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #168, 2 @ 0x2a │ │ │ │ + rsbseq r2, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #24, 2 │ │ │ │ + rsbseq r2, pc, #32, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r1, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq r1, pc, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #96, 4 │ │ │ │ + rsbseq r7, pc, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #208, 2 @ 0x34 │ │ │ │ + rsbseq r7, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r4, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r4, pc, #64, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #208, 28 @ 0xd00 │ │ │ │ + rsbseq sp, lr, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #64, 28 @ 0x400 │ │ │ │ + rsbseq sp, lr, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #232, 28 @ 0xe80 │ │ │ │ + addseq r0, ip, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #88, 28 @ 0x580 │ │ │ │ + addseq r0, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #56, 22 @ 0xe000 │ │ │ │ + addseq r1, ip, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #168, 20 @ 0xa8000 │ │ │ │ + addseq r1, ip, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #120, 2 │ │ │ │ + rsbseq lr, lr, #128, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #232 @ 0xe8 │ │ │ │ + rsbseq lr, lr, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #80, 18 @ 0x140000 │ │ │ │ + rsbseq fp, lr, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq fp, lr, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1634424,327 +1634424,327 @@ │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq sl, lr, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #8, 14 @ 0x200000 │ │ │ │ + rsbseq sl, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #208 @ 0xd0 │ │ │ │ + rsbseq r1, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #64 @ 0x40 │ │ │ │ + rsbseq r1, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq fp, pc, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #32, 26 @ 0x800 │ │ │ │ + rsbseq fp, pc, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #112, 4 │ │ │ │ + rsbseq r6, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #224, 2 @ 0x38 │ │ │ │ + rsbseq r6, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #64, 18 @ 0x100000 │ │ │ │ + addseq lr, r9, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #176, 16 @ 0xb00000 │ │ │ │ + addseq lr, r9, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #144, 26 @ 0x2400 │ │ │ │ + addseq r1, ip, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #0, 26 │ │ │ │ + addseq r1, ip, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #168, 28 @ 0xa80 │ │ │ │ + addseq r2, r9, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #24, 28 @ 0x180 │ │ │ │ + addseq r2, r9, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #184, 10 @ 0x2e000000 │ │ │ │ + addseq sl, r9, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #40, 10 @ 0xa000000 │ │ │ │ + addseq sl, r9, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #248, 8 @ 0xf8000000 │ │ │ │ + addseq sl, r9, #0, 10 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #104, 8 @ 0x68000000 │ │ │ │ + addseq sl, r9, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #72, 24 @ 0x4800 │ │ │ │ + rsbseq sp, lr, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq sp, lr, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #120, 30 @ 0x1e0 │ │ │ │ + addseq r1, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #232, 28 @ 0xe80 │ │ │ │ + addseq r1, ip, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #0, 10 │ │ │ │ + rsbseq r0, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r0, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #144, 28 @ 0x900 │ │ │ │ + rsbseq r6, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #0, 28 │ │ │ │ + rsbseq r6, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #240, 28 @ 0xf00 │ │ │ │ + rsbseq sl, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #96, 28 @ 0x600 │ │ │ │ + rsbseq sl, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #104, 2 │ │ │ │ + addseq r2, ip, #112, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #216 @ 0xd8 │ │ │ │ + addseq r2, ip, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #16, 4 │ │ │ │ + addseq r2, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #128, 2 │ │ │ │ + addseq r2, ip, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq ip, lr, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq ip, lr, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #104, 30 @ 0x1a0 │ │ │ │ + addseq fp, fp, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #216, 28 @ 0xd80 │ │ │ │ + addseq fp, fp, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [pc], #-776 @ 16f1824 <__bss_end__@@Base+0x894a58> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [pc], #-784 @ 16f1834 <__bss_end__@@Base+0x894a68> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #96, 6 @ 0x80000001 │ │ │ │ + addseq r2, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #208, 4 │ │ │ │ + addseq r2, ip, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #48, 10 @ 0xc000000 │ │ │ │ + addseq r2, ip, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r2, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #0, 8 │ │ │ │ + addseq r2, ip, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #112, 6 @ 0xc0000001 │ │ │ │ + addseq r2, ip, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #136, 12 @ 0x8800000 │ │ │ │ + addseq r2, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #248, 10 @ 0x3e000000 │ │ │ │ + addseq r2, ip, #0, 12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #24, 22 @ 0x6000 │ │ │ │ + addseq r6, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #136, 20 @ 0x88000 │ │ │ │ + addseq r6, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #32, 2 │ │ │ │ + addseq r7, fp, #40, 2 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #144 @ 0x90 │ │ │ │ + addseq r7, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #112, 20 @ 0x70000 │ │ │ │ + addseq pc, fp, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #224, 18 @ 0x380000 │ │ │ │ + addseq pc, fp, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #24, 22 @ 0x6000 │ │ │ │ + addseq pc, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #136, 20 @ 0x88000 │ │ │ │ + addseq pc, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r1, ip, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #88, 18 @ 0x160000 │ │ │ │ + addseq r1, ip, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r2, ip, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #32, 18 @ 0x80000 │ │ │ │ + addseq r2, ip, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #160, 22 @ 0x28000 │ │ │ │ + addseq r2, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #16, 22 @ 0x4000 │ │ │ │ + addseq r2, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #96 @ 0x60 │ │ │ │ + addseq sl, r9, #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #208, 30 @ 0x340 │ │ │ │ + addseq r9, r9, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #24, 22 @ 0x6000 │ │ │ │ + rsbseq sp, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq ip, lr, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r0, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r0, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #40, 6 @ 0xa0000000 │ │ │ │ + addseq pc, sl, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #152, 4 @ 0x80000009 │ │ │ │ + addseq pc, sl, #160, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq lr, lr, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq lr, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #56, 24 @ 0x3800 │ │ │ │ + addseq r2, ip, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #168, 22 @ 0x2a000 │ │ │ │ + addseq r2, ip, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #192, 30 @ 0x300 │ │ │ │ + addseq r0, r5, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #48, 30 @ 0xc0 │ │ │ │ + addseq r0, r5, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1634756,3071 +1634756,3071 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, pc, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #232 @ 0xe8 │ │ │ │ + addseq r3, ip, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #88 @ 0x58 │ │ │ │ + addseq r3, ip, #96 @ 0x60 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #160, 2 @ 0x28 │ │ │ │ + addseq r3, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #16, 2 │ │ │ │ + addseq r3, ip, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #72, 8 @ 0x48000000 │ │ │ │ + addseq r3, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r3, ip, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #72 @ 0x48 │ │ │ │ + rsbseq pc, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq lr, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq sl, lr, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq sl, lr, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #192, 4 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #48, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r0, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #80, 28 @ 0x500 │ │ │ │ + rsbseq r0, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #40, 16 @ 0x280000 │ │ │ │ + addseq ip, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #152, 14 @ 0x2600000 │ │ │ │ + addseq ip, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #24, 22 @ 0x6000 │ │ │ │ + rsbseq pc, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #136, 20 @ 0x88000 │ │ │ │ + rsbseq pc, lr, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #200, 12 @ 0xc800000 │ │ │ │ + addseq r3, ip, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #56, 12 @ 0x3800000 │ │ │ │ + addseq r3, ip, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #216, 24 @ 0xd800 │ │ │ │ + addseq r2, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #72, 24 @ 0x4800 │ │ │ │ + addseq r2, ip, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r3, ip, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #232, 12 @ 0xe800000 │ │ │ │ + addseq r3, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-2960 @ 16f1c44 <__bss_end__@@Base+0x894e78> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #144 @ 0x90 │ │ │ │ + addseq r3, r9, #152 @ 0x98 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #0 │ │ │ │ + addseq r3, r9, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #112, 20 @ 0x70000 │ │ │ │ + addseq r3, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #224, 18 @ 0x380000 │ │ │ │ + addseq r3, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #0, 10 │ │ │ │ + rsbseq sl, lr, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq sl, lr, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #24, 22 @ 0x6000 │ │ │ │ + addseq r3, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 20 @ 0x88000 │ │ │ │ + addseq r3, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #72 @ 0x48 │ │ │ │ + rsbseq r9, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r8, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #200, 22 @ 0x32000 │ │ │ │ + addseq r3, ip, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #56, 22 @ 0xe000 │ │ │ │ + addseq r3, ip, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #0, 30 │ │ │ │ + rsbseq lr, lr, #8, 30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #112, 28 @ 0x700 │ │ │ │ + rsbseq lr, lr, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, pc, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #144, 28 @ 0x900 │ │ │ │ + rsbseq r3, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #0, 28 │ │ │ │ + rsbseq r3, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r7, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #136, 22 @ 0x22000 │ │ │ │ + addseq ip, sl, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 22 @ 0x4000 │ │ │ │ + addseq ip, sl, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 24 @ 0x1000 │ │ │ │ + addseq ip, sl, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152, 22 @ 0x26000 │ │ │ │ + addseq ip, sl, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #112, 6 @ 0xc0000001 │ │ │ │ + addseq sp, sl, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #248, 4 @ 0x8000000f │ │ │ │ + addseq sp, sl, #0, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152, 24 @ 0x9800 │ │ │ │ + addseq ip, sl, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #32, 24 @ 0x2000 │ │ │ │ + addseq ip, sl, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 30 @ 0x360 │ │ │ │ + addseq ip, sl, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #96, 30 @ 0x180 │ │ │ │ + addseq ip, sl, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #96 @ 0x60 │ │ │ │ + addseq sp, sl, #104 @ 0x68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 30 @ 0x3a0 │ │ │ │ + addseq ip, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #40, 26 @ 0xa00 │ │ │ │ + addseq ip, sl, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #176, 24 @ 0xb000 │ │ │ │ + addseq ip, sl, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #192, 26 @ 0x3000 │ │ │ │ + addseq ip, sl, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #72, 26 @ 0x1200 │ │ │ │ + addseq ip, sl, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #64, 6 │ │ │ │ + addseq lr, sl, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #200, 4 @ 0x8000000c │ │ │ │ + addseq lr, sl, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #240, 16 @ 0xf00000 │ │ │ │ + addseq lr, sl, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #120, 16 @ 0x780000 │ │ │ │ + addseq lr, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #48, 14 @ 0xc00000 │ │ │ │ + addseq lr, sl, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #184, 12 @ 0xb800000 │ │ │ │ + addseq lr, sl, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #8, 24 @ 0x800 │ │ │ │ + addseq lr, sl, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #144, 22 @ 0x24000 │ │ │ │ + addseq lr, sl, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #200, 26 @ 0x3200 │ │ │ │ + addseq lr, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #80, 26 @ 0x1400 │ │ │ │ + addseq lr, sl, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #64, 26 @ 0x1000 │ │ │ │ + addseq lr, sl, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #200, 24 @ 0xc800 │ │ │ │ + addseq lr, sl, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #136, 4 @ 0x80000008 │ │ │ │ + addseq pc, sl, #144, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #16, 4 │ │ │ │ + addseq pc, sl, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #16, 14 @ 0x400000 │ │ │ │ + addseq pc, sl, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #152, 12 @ 0x9800000 │ │ │ │ + addseq pc, sl, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 10 @ 0x26000000 │ │ │ │ + addseq r0, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #32, 10 @ 0x8000000 │ │ │ │ + addseq r0, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #64, 14 @ 0x1000000 │ │ │ │ + addseq r0, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #200, 12 @ 0xc800000 │ │ │ │ + addseq r0, fp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #32, 12 @ 0x2000000 │ │ │ │ + addseq r0, fp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r0, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r0, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #16, 22 @ 0x4000 │ │ │ │ + addseq r0, fp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #176, 12 @ 0xb000000 │ │ │ │ + addseq r0, fp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #56, 12 @ 0x3800000 │ │ │ │ + addseq r0, fp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #136, 2 @ 0x22 │ │ │ │ + addseq r1, fp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #16, 2 │ │ │ │ + addseq r1, fp, #24, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #128, 16 @ 0x800000 │ │ │ │ + addseq r0, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq r0, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r0, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r0, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #16, 8 @ 0x10000000 │ │ │ │ + addseq r1, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #152, 6 @ 0x60000002 │ │ │ │ + addseq r1, fp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #96, 10 @ 0x18000000 │ │ │ │ + addseq r1, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r1, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #40, 18 @ 0xa0000 │ │ │ │ + addseq r1, fp, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #176, 16 @ 0xb00000 │ │ │ │ + addseq r1, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r1, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r1, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r1, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r1, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r1, fp, #128, 6 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #0, 6 │ │ │ │ + addseq r1, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #88, 24 @ 0x5800 │ │ │ │ + addseq r3, ip, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #224, 22 @ 0x38000 │ │ │ │ + addseq r3, ip, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #248, 22 @ 0x3e000 │ │ │ │ + addseq r2, fp, #0, 24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #128, 22 @ 0x20000 │ │ │ │ + addseq r2, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r3, fp, #64, 6 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #192, 4 │ │ │ │ + addseq r3, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #80 @ 0x50 │ │ │ │ + addseq r2, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #216, 30 @ 0x360 │ │ │ │ + addseq r1, fp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #224 @ 0xe0 │ │ │ │ + addseq r2, fp, #232 @ 0xe8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #104 @ 0x68 │ │ │ │ + addseq r2, fp, #112 @ 0x70 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #32, 4 │ │ │ │ + addseq r2, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #168, 2 @ 0x2a │ │ │ │ + addseq r2, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #72, 14 @ 0x1200000 │ │ │ │ + addseq r2, fp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq r2, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #32, 28 @ 0x200 │ │ │ │ + addseq r2, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #168, 26 @ 0x2a00 │ │ │ │ + addseq r2, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #48, 16 @ 0x300000 │ │ │ │ + addseq r3, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r3, fp, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #144, 26 @ 0x2400 │ │ │ │ + addseq r2, fp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #24, 26 @ 0x600 │ │ │ │ + addseq r2, fp, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #120, 24 @ 0x7800 │ │ │ │ + addseq r2, fp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #0, 24 │ │ │ │ + addseq r2, fp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #208, 6 @ 0x40000003 │ │ │ │ + addseq r3, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #88, 6 @ 0x60000001 │ │ │ │ + addseq r3, fp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 8 @ 0x60000000 │ │ │ │ + addseq r3, fp, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r3, fp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r3, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #0, 10 │ │ │ │ + addseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #176, 4 │ │ │ │ + addseq r2, fp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #56, 4 @ 0x80000003 │ │ │ │ + addseq r2, fp, #64, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #96, 30 @ 0x180 │ │ │ │ + addseq r2, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #232, 28 @ 0xe80 │ │ │ │ + addseq r2, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r3, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #112, 8 @ 0x70000000 │ │ │ │ + addseq r3, fp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #64, 6 │ │ │ │ + addseq r2, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq r2, fp, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #192, 20 @ 0xc0000 │ │ │ │ + addseq r3, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #72, 20 @ 0x48000 │ │ │ │ + addseq r3, fp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #104, 6 @ 0xa0000001 │ │ │ │ + addseq r4, fp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #240, 4 │ │ │ │ + addseq r4, fp, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #224, 18 @ 0x380000 │ │ │ │ + addseq r4, fp, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r4, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #56, 24 @ 0x3800 │ │ │ │ + addseq r4, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #192, 22 @ 0x30000 │ │ │ │ + addseq r4, fp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #96, 26 @ 0x1800 │ │ │ │ + addseq r4, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #232, 24 @ 0xe800 │ │ │ │ + addseq r4, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #144, 6 @ 0x40000002 │ │ │ │ + addseq r5, fp, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #24, 6 @ 0x60000000 │ │ │ │ + addseq r5, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #32, 8 @ 0x20000000 │ │ │ │ + addseq r5, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r5, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #104, 16 @ 0x680000 │ │ │ │ + addseq r7, fp, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r7, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #192, 16 @ 0xc00000 │ │ │ │ + addseq r5, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #72, 16 @ 0x480000 │ │ │ │ + addseq r5, fp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #232, 2 @ 0x3a │ │ │ │ + addseq r6, fp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #112, 2 │ │ │ │ + addseq r6, fp, #120, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #24, 10 @ 0x6000000 │ │ │ │ + addseq r6, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r6, fp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #248, 16 @ 0xf80000 │ │ │ │ + addseq r7, fp, #0, 18 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #128, 16 @ 0x800000 │ │ │ │ + addseq r7, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r8, fp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #96, 20 @ 0x60000 │ │ │ │ + addseq r8, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #184, 20 @ 0xb8000 │ │ │ │ + addseq r7, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq r7, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #128, 28 @ 0x800 │ │ │ │ + addseq r7, fp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #8, 28 @ 0x80 │ │ │ │ + addseq r7, fp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88, 4 @ 0x80000005 │ │ │ │ + addseq r8, fp, #96, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #224, 2 @ 0x38 │ │ │ │ + addseq r8, fp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #64, 16 @ 0x400000 │ │ │ │ + addseq r8, fp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #200, 14 @ 0x3200000 │ │ │ │ + addseq r8, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r8, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #56, 10 @ 0xe000000 │ │ │ │ + addseq r8, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #144, 6 @ 0x40000002 │ │ │ │ + addseq r8, fp, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #24, 6 @ 0x60000000 │ │ │ │ + addseq r8, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #112, 30 @ 0x1c0 │ │ │ │ + addseq r8, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #248, 28 @ 0xf80 │ │ │ │ + addseq r8, fp, #0, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 16 @ 0xb80000 │ │ │ │ + addseq r9, fp, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #64, 16 @ 0x400000 │ │ │ │ + addseq r9, fp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r9, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #192, 16 @ 0xc00000 │ │ │ │ + addseq r9, fp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r9, fp, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #64, 18 @ 0x100000 │ │ │ │ + addseq r9, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #208, 20 @ 0xd0000 │ │ │ │ + addseq r9, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #88, 20 @ 0x58000 │ │ │ │ + addseq r9, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #64, 20 @ 0x40000 │ │ │ │ + addseq r9, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq r9, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #72, 30 @ 0x120 │ │ │ │ + addseq r9, fp, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #208, 28 @ 0xd00 │ │ │ │ + addseq r9, fp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #120, 20 @ 0x78000 │ │ │ │ + addseq sl, fp, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #0, 20 │ │ │ │ + addseq sl, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #232, 18 @ 0x3a0000 │ │ │ │ + addseq sl, fp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq sl, fp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #152, 14 @ 0x2600000 │ │ │ │ + addseq fp, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #32, 14 @ 0x800000 │ │ │ │ + addseq fp, fp, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #240, 20 @ 0xf0000 │ │ │ │ + addseq ip, sl, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #120, 20 @ 0x78000 │ │ │ │ + addseq ip, sl, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #96, 12 @ 0x6000000 │ │ │ │ + addseq ip, fp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #232, 10 @ 0x3a000000 │ │ │ │ + addseq ip, fp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #232, 12 @ 0xe800000 │ │ │ │ + addseq ip, fp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #112, 12 @ 0x7000000 │ │ │ │ + addseq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #120, 2 │ │ │ │ + addseq sp, fp, #128, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #0, 2 │ │ │ │ + addseq sp, fp, #8, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #80, 18 @ 0x140000 │ │ │ │ + addseq lr, fp, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq lr, fp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #32, 8 @ 0x20000000 │ │ │ │ + addseq sp, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #168, 6 @ 0xa0000002 │ │ │ │ + addseq sp, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #32, 30 @ 0x80 │ │ │ │ + addseq lr, fp, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #168, 28 @ 0xa80 │ │ │ │ + addseq lr, fp, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #144, 28 @ 0x900 │ │ │ │ + addseq lr, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #24, 28 @ 0x180 │ │ │ │ + addseq lr, fp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #232, 8 @ 0xe8000000 │ │ │ │ + addseq pc, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #112, 8 @ 0x70000000 │ │ │ │ + addseq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #88, 8 @ 0x58000000 │ │ │ │ + addseq pc, fp, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #224, 6 @ 0x80000003 │ │ │ │ + addseq pc, fp, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #120, 10 @ 0x1e000000 │ │ │ │ + addseq pc, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #0, 10 │ │ │ │ + addseq pc, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #128, 16 @ 0x800000 │ │ │ │ + addseq pc, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq pc, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #160, 18 @ 0x280000 │ │ │ │ + addseq r0, ip, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #40, 18 @ 0xa0000 │ │ │ │ + addseq r0, ip, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #200, 20 @ 0xc8000 │ │ │ │ + addseq r0, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #80, 20 @ 0x50000 │ │ │ │ + addseq r0, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #8, 18 @ 0x20000 │ │ │ │ + addseq r0, ip, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #144, 16 @ 0x900000 │ │ │ │ + addseq r0, ip, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #240, 14 @ 0x3c00000 │ │ │ │ + addseq pc, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #120, 14 @ 0x1e00000 │ │ │ │ + addseq pc, fp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #48, 20 @ 0x30000 │ │ │ │ + addseq r0, ip, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r0, ip, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #104, 22 @ 0x1a000 │ │ │ │ + addseq r0, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #240, 20 @ 0xf0000 │ │ │ │ + addseq r0, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #88, 6 @ 0x60000001 │ │ │ │ + addseq r0, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #224, 4 │ │ │ │ + addseq r0, ip, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #224, 14 @ 0x3800000 │ │ │ │ + addseq r0, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r0, ip, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #80, 6 @ 0x40000001 │ │ │ │ + addseq r1, ip, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #216, 4 @ 0x8000000d │ │ │ │ + addseq r1, ip, #224, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #32 │ │ │ │ + addseq r1, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #168, 30 @ 0x2a0 │ │ │ │ + addseq r0, ip, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #168 @ 0xa8 │ │ │ │ + addseq r1, ip, #176 @ 0xb0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #48 @ 0x30 │ │ │ │ + addseq r1, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #136, 12 @ 0x8800000 │ │ │ │ + addseq r1, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #16, 12 @ 0x1000000 │ │ │ │ + addseq r1, ip, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #240, 24 @ 0xf000 │ │ │ │ + addseq r1, ip, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #120, 24 @ 0x7800 │ │ │ │ + addseq r1, ip, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #104, 24 @ 0x6800 │ │ │ │ + addseq r1, ip, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #240, 22 @ 0x3c000 │ │ │ │ + addseq r1, ip, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #144, 8 @ 0x90000000 │ │ │ │ + addseq r2, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #24, 8 @ 0x18000000 │ │ │ │ + addseq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r2, ip, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #64, 14 @ 0x1000000 │ │ │ │ + addseq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #248, 20 @ 0xf8000 │ │ │ │ + addseq r2, ip, #0, 22 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #128, 20 @ 0x80000 │ │ │ │ + addseq r2, ip, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #80, 16 @ 0x500000 │ │ │ │ + addseq r2, ip, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #216, 14 @ 0x3600000 │ │ │ │ + addseq r2, ip, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #0, 12 │ │ │ │ + addseq sp, sl, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #136, 10 @ 0x22000000 │ │ │ │ + addseq sp, sl, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 10 @ 0x22000000 │ │ │ │ + addseq r3, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #16, 10 @ 0x4000000 │ │ │ │ + addseq r3, ip, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #32, 28 @ 0x200 │ │ │ │ + addseq r2, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #168, 26 @ 0x2a00 │ │ │ │ + addseq r2, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #112, 30 @ 0x1c0 │ │ │ │ + addseq r2, ip, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #248, 28 @ 0xf80 │ │ │ │ + addseq r2, ip, #0, 30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #0, 6 │ │ │ │ + addseq r3, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 4 @ 0x80000008 │ │ │ │ + addseq r3, ip, #144, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #152, 6 @ 0x60000002 │ │ │ │ + addseq r3, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #32, 6 @ 0x80000000 │ │ │ │ + addseq r3, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r3, ip, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #104, 8 @ 0x68000000 │ │ │ │ + addseq r3, ip, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #112, 14 @ 0x1c00000 │ │ │ │ + addseq ip, fp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #248, 12 @ 0xf800000 │ │ │ │ + addseq ip, fp, #0, 14 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq r3, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #160, 10 @ 0x28000000 │ │ │ │ + addseq r3, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #160, 16 @ 0xa00000 │ │ │ │ + addseq r3, ip, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #40, 16 @ 0x280000 │ │ │ │ + addseq r3, ip, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #208, 18 @ 0x340000 │ │ │ │ + addseq r3, ip, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #88, 18 @ 0x160000 │ │ │ │ + addseq r3, ip, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r0, sp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #208, 10 @ 0x34000000 │ │ │ │ + adceq lr, ip, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #8, 12 @ 0x800000 │ │ │ │ + adceq lr, ip, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #72, 12 @ 0x4800000 │ │ │ │ + adceq lr, ip, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #136, 12 @ 0x8800000 │ │ │ │ + adceq lr, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #200, 12 @ 0xc800000 │ │ │ │ + adceq lr, ip, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #0, 14 │ │ │ │ + adceq lr, ip, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #64, 14 @ 0x1000000 │ │ │ │ + adceq lr, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #128, 14 @ 0x2000000 │ │ │ │ + adceq lr, ip, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #192, 14 @ 0x3000000 │ │ │ │ + adceq lr, ip, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #0, 16 │ │ │ │ + adceq lr, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #72, 16 @ 0x480000 │ │ │ │ + adceq lr, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #136, 16 @ 0x880000 │ │ │ │ + adceq lr, ip, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #200, 16 @ 0xc80000 │ │ │ │ + adceq lr, ip, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #8, 18 @ 0x20000 │ │ │ │ + adceq lr, ip, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #72, 18 @ 0x120000 │ │ │ │ + adceq lr, ip, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #136, 18 @ 0x220000 │ │ │ │ + adceq lr, ip, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #200, 18 @ 0x320000 │ │ │ │ + adceq lr, ip, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #0, 20 │ │ │ │ + adceq lr, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #64, 20 @ 0x40000 │ │ │ │ + adceq lr, ip, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #136, 20 @ 0x88000 │ │ │ │ + adceq lr, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #192, 20 @ 0xc0000 │ │ │ │ + adceq lr, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #0, 22 │ │ │ │ + adceq lr, ip, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #64, 22 @ 0x10000 │ │ │ │ + adceq lr, ip, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #128, 22 @ 0x20000 │ │ │ │ + adceq lr, ip, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #184, 22 @ 0x2e000 │ │ │ │ + adceq lr, ip, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #248, 22 @ 0x3e000 │ │ │ │ + adceq lr, ip, #0, 24 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #56, 24 @ 0x3800 │ │ │ │ + adceq lr, ip, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #120, 24 @ 0x7800 │ │ │ │ + adceq lr, ip, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #184, 24 @ 0xb800 │ │ │ │ + adceq lr, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #248, 24 @ 0xf800 │ │ │ │ + adceq lr, ip, #0, 26 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #56, 26 @ 0xe00 │ │ │ │ + adceq lr, ip, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #112, 26 @ 0x1c00 │ │ │ │ + adceq lr, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #176, 26 @ 0x2c00 │ │ │ │ + adceq lr, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #240, 26 @ 0x3c00 │ │ │ │ + adceq lr, ip, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #48, 28 @ 0x300 │ │ │ │ + adceq lr, ip, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #112, 28 @ 0x700 │ │ │ │ + adceq lr, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #176, 28 @ 0xb00 │ │ │ │ + adceq lr, ip, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #248, 28 @ 0xf80 │ │ │ │ + adceq lr, ip, #0, 30 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #56, 30 @ 0xe0 │ │ │ │ + adceq lr, ip, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #120, 30 @ 0x1e0 │ │ │ │ + adceq lr, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #184, 30 @ 0x2e0 │ │ │ │ + adceq lr, ip, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #248, 30 @ 0x3e0 │ │ │ │ + adceq pc, ip, #0 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #56 @ 0x38 │ │ │ │ + adceq pc, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #120 @ 0x78 │ │ │ │ + adceq pc, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #184 @ 0xb8 │ │ │ │ + adceq pc, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #248 @ 0xf8 │ │ │ │ + adceq pc, ip, #0, 2 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #48, 2 │ │ │ │ + adceq pc, ip, #56, 2 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #112, 2 │ │ │ │ + adceq pc, ip, #120, 2 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #176, 2 @ 0x2c │ │ │ │ + adceq pc, ip, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #240, 2 @ 0x3c │ │ │ │ + adceq pc, ip, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #48, 4 │ │ │ │ + adceq pc, ip, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #104, 4 @ 0x80000006 │ │ │ │ + adceq pc, ip, #112, 4 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #168, 4 @ 0x8000000a │ │ │ │ + adceq pc, ip, #176, 4 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #232, 4 @ 0x8000000e │ │ │ │ + adceq pc, ip, #240, 4 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #40, 6 @ 0xa0000000 │ │ │ │ + adceq pc, ip, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #112, 6 @ 0xc0000001 │ │ │ │ + adceq pc, ip, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #168, 6 @ 0xa0000002 │ │ │ │ + adceq pc, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #232, 6 @ 0xa0000003 │ │ │ │ + adceq pc, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #40, 8 @ 0x28000000 │ │ │ │ + adceq pc, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #96, 8 @ 0x60000000 │ │ │ │ + adceq pc, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #160, 8 @ 0xa0000000 │ │ │ │ + adceq pc, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #216, 8 @ 0xd8000000 │ │ │ │ + adceq pc, ip, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #16, 10 @ 0x4000000 │ │ │ │ + adceq pc, ip, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #72, 10 @ 0x12000000 │ │ │ │ + adceq pc, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #136, 10 @ 0x22000000 │ │ │ │ + adceq pc, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #200, 10 @ 0x32000000 │ │ │ │ + adceq pc, ip, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #8, 12 @ 0x800000 │ │ │ │ + adceq pc, ip, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 12 @ 0x4000000 │ │ │ │ + adceq pc, ip, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 12 @ 0x8000000 │ │ │ │ + adceq pc, ip, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 12 @ 0xc000000 │ │ │ │ + adceq pc, ip, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #0, 14 │ │ │ │ + adceq pc, ip, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 14 @ 0x1000000 │ │ │ │ + adceq pc, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 14 @ 0x2000000 │ │ │ │ + adceq pc, ip, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 14 @ 0x3000000 │ │ │ │ + adceq pc, ip, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #0, 16 │ │ │ │ + adceq pc, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 16 @ 0x400000 │ │ │ │ + adceq pc, ip, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 16 @ 0x800000 │ │ │ │ + adceq pc, ip, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 16 @ 0xc00000 │ │ │ │ + adceq pc, ip, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #0, 18 │ │ │ │ + adceq pc, ip, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 18 @ 0x100000 │ │ │ │ + adceq pc, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 18 @ 0x200000 │ │ │ │ + adceq pc, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 18 @ 0x300000 │ │ │ │ + adceq pc, ip, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #0, 20 │ │ │ │ + adceq pc, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 20 @ 0x40000 │ │ │ │ + adceq pc, ip, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 20 @ 0x80000 │ │ │ │ + adceq pc, ip, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 20 @ 0xc0000 │ │ │ │ + adceq pc, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #8, 22 @ 0x2000 │ │ │ │ + adceq pc, ip, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #72, 22 @ 0x12000 │ │ │ │ + adceq pc, ip, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #136, 22 @ 0x22000 │ │ │ │ + adceq pc, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #200, 22 @ 0x32000 │ │ │ │ + adceq pc, ip, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #8, 24 @ 0x800 │ │ │ │ + adceq pc, ip, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #72, 24 @ 0x4800 │ │ │ │ + adceq pc, ip, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #136, 24 @ 0x8800 │ │ │ │ + adceq pc, ip, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #200, 24 @ 0xc800 │ │ │ │ + adceq pc, ip, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #8, 26 @ 0x200 │ │ │ │ + adceq pc, ip, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #72, 26 @ 0x1200 │ │ │ │ + adceq pc, ip, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #136, 26 @ 0x2200 │ │ │ │ + adceq pc, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #200, 26 @ 0x3200 │ │ │ │ + adceq pc, ip, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #8, 28 @ 0x80 │ │ │ │ + adceq pc, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #72, 28 @ 0x480 │ │ │ │ + adceq pc, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 28 @ 0x800 │ │ │ │ + adceq pc, ip, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #192, 28 @ 0xc00 │ │ │ │ + adceq pc, ip, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #0, 30 │ │ │ │ + adceq pc, ip, #8, 30 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #64, 30 @ 0x100 │ │ │ │ + adceq pc, ip, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #128, 30 @ 0x200 │ │ │ │ + adceq pc, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, ip, #200, 30 @ 0x320 │ │ │ │ + adceq pc, ip, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #8 │ │ │ │ + adceq r0, sp, #16 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72 @ 0x48 │ │ │ │ + adceq r0, sp, #80 @ 0x50 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #136 @ 0x88 │ │ │ │ + adceq r0, sp, #144 @ 0x90 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #200 @ 0xc8 │ │ │ │ + adceq r0, sp, #208 @ 0xd0 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #8, 2 │ │ │ │ + adceq r0, sp, #16, 2 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72, 2 │ │ │ │ + adceq r0, sp, #80, 2 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #136, 2 @ 0x22 │ │ │ │ + adceq r0, sp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #200, 2 @ 0x32 │ │ │ │ + adceq r0, sp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #8, 4 @ 0x80000000 │ │ │ │ + adceq r0, sp, #16, 4 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #72, 4 @ 0x80000004 │ │ │ │ + adceq r0, sp, #80, 4 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #136, 4 @ 0x80000008 │ │ │ │ + adceq r0, sp, #144, 4 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #192, 4 │ │ │ │ + adceq r0, sp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #0, 6 │ │ │ │ + adceq r0, sp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #64, 6 │ │ │ │ + adceq r0, sp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #128, 6 │ │ │ │ + adceq r0, sp, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #192, 6 │ │ │ │ + adceq r0, sp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #0, 8 │ │ │ │ + adceq r0, sp, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #56, 8 @ 0x38000000 │ │ │ │ + adceq r0, sp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #120, 8 @ 0x78000000 │ │ │ │ + adceq r0, sp, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r0, sp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne cfdbd4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, r9, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #0 │ │ │ │ + adcseq r5, sl, #8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq fp, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #96, 8 @ 0x60000000 │ │ │ │ + adcseq fp, pc, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #120, 8 @ 0x78000000 │ │ │ │ + adcseq fp, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #136, 8 @ 0x88000000 │ │ │ │ + adcseq fp, pc, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq fp, pc, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq fp, pc, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #136, 6 @ 0x20000002 │ │ │ │ + adcseq ip, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq ip, pc, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #224, 24 @ 0xe000 │ │ │ │ + addseq fp, sl, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #96, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r6, pc, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #96, 6 @ 0x80000001 │ │ │ │ + addseq r0, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, pc, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, fp, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq ip, fp, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #128, 26 @ 0x2000 │ │ │ │ + addseq r8, r9, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, pc, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, lr, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #8, 30 │ │ │ │ + addseq r5, r8, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #32, 20 @ 0x20000 │ │ │ │ + addseq ip, fp, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, ip, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r3, fp, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, pc, #80, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r5, pc, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #224, 10 @ 0x38000000 │ │ │ │ + addseq r7, fp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r7, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r7, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, ip, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #128, 16 @ 0x800000 │ │ │ │ + addseq r6, fp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r1, pc, #16, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #0, 30 │ │ │ │ + addseq r5, r8, #8, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #136, 28 @ 0x880 │ │ │ │ + adceq sl, r0, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #112, 22 @ 0x1c000 │ │ │ │ + adcseq fp, r6, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #40, 6 @ 0xa0000000 │ │ │ │ + addseq sp, r8, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, pc, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r9, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq r8, lr, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, fp, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq ip, fp, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq r2, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, r9, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r8, fp, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, lr, #96, 16 @ 0x600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r8, pc, #0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r1, ip, #48, 10 @ 0xc000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, fp, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #208, 2 @ 0x34 │ │ │ │ + sbceq r3, r6, #112, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, ip, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #8 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq ip, fp, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #232, 16 @ 0xe80000 │ │ │ │ + addseq ip, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq sl, pc, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r6, pc, #240, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq pc, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r4, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, fp, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16 │ │ │ │ + addseq ip, sl, #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r3, pc, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #24 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, pc, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, fp, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r6, fp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #0, 16 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, pc, #192, 6 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #64, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq lr, sl, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #80, 14 @ 0x1400000 │ │ │ │ + addseq r6, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r6, fp, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #88, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #208, 14 @ 0x3400000 │ │ │ │ + addseq lr, sl, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, pc, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r8, pc, #48, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, sl, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #96, 28 @ 0x600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sl, fp, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r6, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, pc, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #40, 14 @ 0xa00000 │ │ │ │ + adcseq sl, r6, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #152 @ 0x98 │ │ │ │ + adceq fp, lr, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #72, 30 @ 0x120 │ │ │ │ + adcseq sp, lr, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #168, 6 @ 0xa0000002 │ │ │ │ + adceq fp, lr, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq sp, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r2, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r0, pc, #0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2d584 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #72, 2 │ │ │ │ + adcseq fp, ip, #80, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #120, 22 @ 0x1e000 │ │ │ │ + addseq lr, r6, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #72, 18 @ 0x120000 │ │ │ │ + adcseq ip, fp, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #32, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, pc, #0, 26 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, pc, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, fp, #112, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, sl, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, r0, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r6, fp, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #56, 22 @ 0xe000 │ │ │ │ + addseq sl, r9, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, r4, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #224, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, r9, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq ip, pc, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, r9, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #240 @ 0xf0 │ │ │ │ + adceq fp, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #224 @ 0xe0 │ │ │ │ + adceq fp, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #128, 10 @ 0x20000000 │ │ │ │ + adceq lr, ip, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r0, pc, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #184, 30 @ 0x2e0 │ │ │ │ + adcseq lr, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152, 16 @ 0x980000 │ │ │ │ + addseq ip, sl, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #80, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r8, fp, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r6, r8, #192, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq sl, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #104, 26 @ 0x1a00 │ │ │ │ + addseq r3, fp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, pc, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #184, 4 @ 0x8000000b │ │ │ │ + addseq r8, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, fp, #128, 6 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, fp, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sl, fp, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #24 │ │ │ │ + rsbeq sl, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #240, 16 @ 0xf00000 │ │ │ │ + adceq fp, r2, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-248 @ 16f3c44 <__bss_end__@@Base+0x896e78> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #80, 6 @ 0x40000001 │ │ │ │ + addseq sp, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-520 @ 16f3c64 <__bss_end__@@Base+0x896e98> │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #16 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r6, r8, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #64, 12 @ 0x4000000 │ │ │ │ + addseq fp, fp, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #0, 12 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq pc, sl, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, fp, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, pc, #208, 22 @ 0x34000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, pc, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, fp, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #216, 6 @ 0x60000003 │ │ │ │ + addseq ip, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-272 @ 0xfffffef0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-288 @ 0xfffffee0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq lr, r7, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r5, pc, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, pc, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, r9, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #224, 12 @ 0xe000000 │ │ │ │ + adcseq sp, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #104, 28 @ 0x680 │ │ │ │ + addseq r2, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r7, pc, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq lr, lr, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #24, 16 @ 0x180000 │ │ │ │ + addseq r9, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, lr, #0, 26 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r3, ip, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, pc, #40, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq sl, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, lr, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, sl, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r6, pc, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + ldrbeq lr, [sp], #-1896 @ 0xfffff898 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #0, 26 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq lr, r7, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, pc, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r1, pc, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, pc, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, pc, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, pc, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r9, pc, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, fp, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #192, 30 @ 0x300 │ │ │ │ + addseq r1, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, pc, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #88, 8 @ 0x58000000 │ │ │ │ + addseq sp, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r4, fp, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #88 @ 0x58 │ │ │ │ + rsbseq fp, pc, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #224, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, pc, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r9, fp, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r0, pc, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq fp, pc, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #16, 10 @ 0x4000000 │ │ │ │ + addseq r4, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, lr, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #112, 28 @ 0x700 │ │ │ │ + addseq r1, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, pc, #96, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #168, 24 @ 0xa800 │ │ │ │ + addseq r6, fp, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq lr, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, sl, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + ldrsbeq sl, [r9, #-168] @ 0xffffff58 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r8, pc, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #88, 26 @ 0x1600 │ │ │ │ + rsbseq fp, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r9, fp, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #88, 12 @ 0x5800000 │ │ │ │ + cmpeq r9, r8, ror fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #80, 2 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq sp, sl, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #200, 12 @ 0xc800000 │ │ │ │ + addseq r9, fp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #160, 6 @ 0x80000002 │ │ │ │ + addseq sp, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #144, 2 @ 0x24 │ │ │ │ + rsbseq ip, lr, #224, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq fp, pc, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #208, 18 @ 0x340000 │ │ │ │ + rsbseq r9, pc, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq lr, fp, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, fp, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #128, 2 │ │ │ │ + addseq r8, fp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #112, 2 │ │ │ │ + blne cfe0b4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #152, 8 @ 0x98000000 │ │ │ │ + addseq r5, fp, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, pc, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #40, 26 @ 0xa00 │ │ │ │ + rsbseq fp, pc, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #104 @ 0x68 │ │ │ │ + addseq r6, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r7, pc, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #208, 30 @ 0x340 │ │ │ │ + rsbseq r1, pc, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r9, fp, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #144, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq fp, pc, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r1, pc, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + ldrbeq sp, [lr], #-3824 @ 0xfffff110 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, pc, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq sl, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, lr, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, pc, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #56, 4 @ 0x80000003 │ │ │ │ + addseq sp, r8, #64, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r4, pc, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + ldrbeq lr, [sp], #-480 @ 0xfffffe20 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq fp, lr, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, lr, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, ip, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, pc, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r9, fp, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, lr, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, ip, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r8, fp, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq r6, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #152, 22 @ 0x26000 │ │ │ │ + addseq pc, r7, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq ip, lr, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r1, pc, #0, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sl, r9, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #232, 22 @ 0x3a000 │ │ │ │ + addseq r6, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq sl, pc, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, pc, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, r9, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, sl, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, pc, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #8, 22 @ 0x2000 │ │ │ │ + addseq fp, sl, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #152, 16 @ 0x980000 │ │ │ │ + rsbseq sl, pc, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #144, 10 @ 0x24000000 │ │ │ │ + addseq sp, sl, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq sl, pc, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r0, pc, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #80, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, r8, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #232, 10 @ 0x3a000000 │ │ │ │ + addseq lr, sl, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, ip, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r7, pc, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, fp, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r2, r9, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #160, 16 @ 0xa00000 │ │ │ │ + addseq fp, fp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176, 14 @ 0x2c00000 │ │ │ │ + addseq r2, r8, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq r9, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r9, [pc], #-3696 @ 16f4464 <__bss_end__@@Base+0x897698> │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, ip, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, pc, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, lr, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r6, pc, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, fp, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #128, 30 @ 0x200 │ │ │ │ + addseq r9, fp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, fp, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, r5, #192, 2 @ 0x30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, ip, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 28 @ 0x880 │ │ │ │ + addseq r3, ip, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, fp, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r7, r0, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, pc, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, ip, #16 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r4, fp, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + adceq r7, r9, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sl, fp, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #104 @ 0x68 │ │ │ │ + rsbeq r9, pc, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, pc, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, lr, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #216, 18 @ 0x360000 │ │ │ │ + adcseq r3, sl, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #160, 2 @ 0x28 │ │ │ │ + adcseq fp, r9, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #144, 2 @ 0x24 │ │ │ │ + adcseq fp, r9, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #80, 16 @ 0x500000 │ │ │ │ + adcseq r0, sl, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #120, 28 @ 0x780 │ │ │ │ + rsbseq r7, ip, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ + sbceq pc, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #56, 16 @ 0x380000 │ │ │ │ + adcseq r0, sl, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #64, 16 @ 0x400000 │ │ │ │ + adcseq r0, sl, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #72, 16 @ 0x480000 │ │ │ │ + adcseq r0, sl, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r2, r5, #0, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #64, 24 @ 0x4000 │ │ │ │ + addseq fp, sl, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq lr, fp, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq r9, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbeq sl, pc, #0, 12 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, lr, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r0, pc, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #8, 12 @ 0x800000 │ │ │ │ + rsbseq r4, pc, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + blne cfedd4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #40, 14 @ 0xa00000 │ │ │ │ + addseq ip, fp, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r4, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, pc, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #56 @ 0x38 │ │ │ │ + addseq lr, fp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #24, 18 @ 0x60000 │ │ │ │ + adcseq pc, r9, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #24, 18 @ 0x60000 │ │ │ │ + adcseq lr, r7, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #16, 18 @ 0x40000 │ │ │ │ + adcseq lr, r7, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #64, 18 @ 0x100000 │ │ │ │ + adcseq lr, r7, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #40, 18 @ 0xa0000 │ │ │ │ + adcseq lr, r7, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #48, 18 @ 0xc0000 │ │ │ │ + adcseq lr, r7, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #80, 18 @ 0x140000 │ │ │ │ + adcseq lr, r7, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #104, 16 @ 0x680000 │ │ │ │ + adcseq sl, r7, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #24 │ │ │ │ + adcseq lr, sp, #32 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #144, 10 @ 0x24000000 │ │ │ │ + adceq r7, lr, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #32, 10 @ 0x8000000 │ │ │ │ + adceq r0, sp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-1888 @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #192, 12 @ 0xc000000 │ │ │ │ + addseq r1, sl, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r5, fp, #64, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #96, 16 @ 0x600000 │ │ │ │ + adcseq sl, r7, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #152, 14 @ 0x2600000 │ │ │ │ + addseq ip, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #224, 14 @ 0x3800000 │ │ │ │ + addseq ip, pc, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #32, 12 @ 0x2000000 │ │ │ │ + addseq sp, r8, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [lr], #-1720 @ 0xfffff948 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #112 @ 0x70 │ │ │ │ + addseq r9, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #192, 26 @ 0x3000 │ │ │ │ + adcseq pc, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #64, 18 @ 0x100000 │ │ │ │ + rsbseq ip, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r3, r8, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r3, r8, #192, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r2, #16, 10 @ 0x4000000 │ │ │ │ + addseq fp, r2, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #112 @ 0x70 │ │ │ │ + adceq r9, r1, #120 @ 0x78 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r0, sl, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #208, 12 @ 0xd000000 │ │ │ │ + adcseq pc, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #200, 10 @ 0x32000000 │ │ │ │ + adceq r7, ip, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #64, 24 @ 0x4000 │ │ │ │ + addseq lr, r6, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, pc, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r4, fp, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r7, fp, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r4, fp, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #80, 12 @ 0x5000000 │ │ │ │ + addseq r3, fp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, r9, #0, 8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, sl, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, lr, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #0, 12 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, pc, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #32, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r2, fp, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r8, lr, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #248, 16 @ 0xf80000 │ │ │ │ + adcseq fp, pc, #0, 18 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #160, 6 @ 0x80000002 │ │ │ │ + sbceq fp, r0, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #104, 26 @ 0x1a00 │ │ │ │ + adcseq sp, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #48, 10 @ 0xc000000 │ │ │ │ + adceq r0, sp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #64, 10 @ 0x10000000 │ │ │ │ + adceq r0, sp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #80, 10 @ 0x14000000 │ │ │ │ + adceq r0, sp, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #88, 10 @ 0x16000000 │ │ │ │ + adceq r0, sp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #64, 16 @ 0x400000 │ │ │ │ + adcseq fp, r8, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r7, r8, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #120, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #32 │ │ │ │ + adcseq fp, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3344 @ 0xfffff2f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1637828,5063 +1637828,5063 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [ip], #-3304 @ 0xfffff318 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #96, 10 @ 0x18000000 │ │ │ │ + adceq r0, sp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #248, 12 @ 0xf800000 │ │ │ │ + addseq r3, r7, #0, 14 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #40, 10 @ 0xa000000 │ │ │ │ + adceq r0, sp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #56, 10 @ 0xe000000 │ │ │ │ + adceq r0, sp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #48, 28 @ 0x300 │ │ │ │ + addseq r2, r8, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq pc, lr, #56, 10 @ 0xe000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, lr, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #104, 16 @ 0x680000 │ │ │ │ + rsbseq sl, lr, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #240, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r7, fp, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, r9, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #224, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r3, fp, #0, 12 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72, 26 @ 0x1200 │ │ │ │ + rsbseq fp, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r7, fp, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r9, fp, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, ip, #96, 16 @ 0x600000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, fp, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, ip, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #32 │ │ │ │ + addseq pc, fp, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #208, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #16, 22 @ 0x4000 │ │ │ │ + addseq ip, fp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, pc, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, pc, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sl, fp, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #0, 10 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sl, fp, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r8, lr, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r5, pc, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r8, fp, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #120 @ 0x78 │ │ │ │ + adceq r2, lr, #128 @ 0x80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #160, 28 @ 0xa00 │ │ │ │ + addseq r1, r8, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, ip, #0, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r2, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #144, 28 @ 0x900 │ │ │ │ + addseq fp, fp, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #8, 30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #168, 2 @ 0x2a │ │ │ │ + addseq lr, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #40, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq fp, pc, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq lr, lr, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq ip, pc, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, fp, #160, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #104, 24 @ 0x6800 │ │ │ │ + addseq r8, r8, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #128, 10 @ 0x20000000 │ │ │ │ + addseq sp, sl, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r1, ip, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq pc, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, pc, #112, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, fp, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #32, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, pc, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r7, fp, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, fp, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, pc, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, r9, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, pc, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r4, r7, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r4, r7, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #24, 2 │ │ │ │ + adcseq r8, r1, #32, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #8, 2 │ │ │ │ + adcseq r8, r1, #16, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #88, 22 @ 0x16000 │ │ │ │ + adcseq sp, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #72, 22 @ 0x12000 │ │ │ │ + adcseq sp, r4, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #216, 18 @ 0x360000 │ │ │ │ + addseq r3, r8, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #80, 16 @ 0x500000 │ │ │ │ + addseq sp, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, r9, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq ip, pc, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, ip, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, ip, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq pc, lr, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq fp, fp, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r6, fp, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #160, 8 @ 0xa0000000 │ │ │ │ + addseq pc, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #56, 6 @ 0xe0000000 │ │ │ │ + addseq sp, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152 @ 0x98 │ │ │ │ + addseq ip, sl, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #128, 6 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq fp, pc, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #208, 22 @ 0x34000 │ │ │ │ + rsbeq r5, pc, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq sl, pc, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, fp, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r4, pc, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r0, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #200, 18 @ 0x320000 │ │ │ │ + addseq fp, fp, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #128, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, r9, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, lr, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #248, 4 @ 0x8000000f │ │ │ │ + addseq r2, r8, #0, 6 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #136, 4 @ 0x80000008 │ │ │ │ + addseq sp, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, pc, #32, 2 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq sl, pc, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r5, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, fp, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #120, 8 @ 0x78000000 │ │ │ │ + addseq sl, fp, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + cmpeq r9, r0, lsr #20 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq ip, pc, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r7, fp, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r0, ip, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [lr], #-3824 @ 0xfffff110 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, lr, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq sl, lr, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, lr, #32 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #0, 22 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, lr, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, fp, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r1, r9, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #160, 6 @ 0x80000002 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r3, pc, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq lr, fp, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, pc, #80, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r5, fp, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #192, 28 @ 0xc00 │ │ │ │ + addseq r5, r8, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #192, 28 @ 0xc00 │ │ │ │ + addseq fp, sl, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #0, 22 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq lr, fp, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #64, 6 │ │ │ │ + rsbseq sl, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq fp, pc, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #208, 22 @ 0x34000 │ │ │ │ + addseq fp, fp, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r0, pc, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, ip, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #0, 28 │ │ │ │ + addseq sp, sl, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #136 @ 0x88 │ │ │ │ + rsbseq r8, r0, #160, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, fp, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r6, r8, #176, 4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r1, fp, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #72, 24 @ 0x4800 │ │ │ │ + adcseq r7, r1, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #32, 20 @ 0x20000 │ │ │ │ + adcseq lr, r0, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-1880 @ 0xfffff8a8 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r9, pc, #8, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-488 @ 0xfffffe18 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r1, ip, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-480 @ 0xfffffe20 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, fp, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, fp, #0, 26 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r8, pc, #24 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, pc, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r1, pc, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r6, fp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r7, fp, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #32, 8 @ 0x20000000 │ │ │ │ + addseq r2, r8, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, ip, #16, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r2, pc, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #104, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + blne cfe804 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #200, 20 @ 0xc8000 │ │ │ │ + addseq r0, r9, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, sl, #120, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, pc, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, pc, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, sl, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #96, 28 @ 0x600 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + ldrbeq r9, [pc], #-2344 @ 16f53b4 <__bss_end__@@Base+0x8985e8> │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-2024 @ 16f53c4 <__bss_end__@@Base+0x8985f8> │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, lr, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #152 @ 0x98 │ │ │ │ + rsbseq r3, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, sl, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #0, 12 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r7, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, pc, #56, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r5, pc, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #104, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, pc, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r1, pc, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #32 │ │ │ │ + addseq r4, fp, #32, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, lr, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #128, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, ip, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #168, 4 @ 0x8000000a │ │ │ │ + addseq sp, sl, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, lr, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #248 @ 0xf8 │ │ │ │ + rsbseq r5, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq sl, lr, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq sl, pc, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r5, fp, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #216, 4 @ 0x8000000d │ │ │ │ + addseq pc, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, fp, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq r9, r0, ror #21 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r1, fp, #120, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, r9, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, lr, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #32 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, fp, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, lr, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, pc, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, pc, #0, 16 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r9, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq r8, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, fp, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r3, ip, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #32, 10 @ 0x8000000 │ │ │ │ + addseq lr, r9, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, sl, #192, 6 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne cfeb24 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r9, fp, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq fp, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r6, fp, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, ip, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r5, fp, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #192, 30 @ 0x300 │ │ │ │ + rsbseq r0, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r8, lr, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, fp, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #192, 4 │ │ │ │ + addseq sp, r8, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + cmpeq r9, r0, lsr sl │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #64, 24 @ 0x4000 │ │ │ │ + addseq r0, fp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, r5, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, pc, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq sl, pc, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #64, 12 @ 0x4000000 │ │ │ │ + addseq ip, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r6, fp, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + ldrbeq sl, [pc], #-2920 @ 16f5754 <__bss_end__@@Base+0x898988> │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, ip, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r0, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r3, fp, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, pc, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + ldrbeq lr, [sp], #-1888 @ 0xfffff8a0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, pc, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #64 @ 0x40 │ │ │ │ + blne cff774 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r5, pc, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, pc, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r7, pc, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, pc, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r9, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, pc, #64, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #96, 14 @ 0x1800000 │ │ │ │ + addseq r2, fp, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq fp, pc, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r4, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r0, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq fp, fp, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #0, 8 │ │ │ │ + rsbseq r8, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r3, r8, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #8, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq ip, pc, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r4, fp, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r9, ip, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r9, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq pc, lr, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #176, 4 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq ip, fp, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, lr, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sl, fp, #0, 22 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq ip, pc, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r4, fp, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sl, fp, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #104, 22 @ 0x1a000 │ │ │ │ + addseq pc, sl, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #16, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r2, pc, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #24, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, lr, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #0, 2 │ │ │ │ + rsbseq pc, lr, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r9, ip, #0, 14 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #8, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r7, pc, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, r9, #104, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq sp, fp, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #80, 12 @ 0x5000000 │ │ │ │ + addseq pc, sl, #120 @ 0x78 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, lr, #144, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r8, fp, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, pc, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r8, fp, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r9, fp, #72, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + cmpeq r9, r8, lsr sl │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, lr, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #0, 16 │ │ │ │ + rsbseq r9, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, r3, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #144, 16 @ 0x900000 │ │ │ │ + addseq pc, sl, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, fp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #56, 22 @ 0xe000 │ │ │ │ + addseq r0, r9, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #216, 26 @ 0x3600 │ │ │ │ + addseq r8, fp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, fp, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #224, 26 @ 0x3800 │ │ │ │ + addseq r1, ip, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq lr, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #168 @ 0xa8 │ │ │ │ + addseq fp, fp, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r7, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #136, 18 @ 0x220000 │ │ │ │ + addseq r3, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ submi r6, r6, #112, 6 @ 0xc0000001 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, r9, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ submi r6, r6, #116, 6 @ 0xd0000001 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #176, 2 @ 0x2c │ │ │ │ - andgt r0, r0, r3 │ │ │ │ + rsbseq fp, lr, #16, 22 @ 0x4000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ submi r6, r6, #120, 6 @ 0xe0000001 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #176, 30 @ 0x2c0 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ + addseq sp, sl, #160, 20 @ 0xa0000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ submi r6, r6, #124, 6 @ 0xf0000001 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq fp, fp, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ submi r6, r6, #128, 6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, lr, #144, 10 @ 0x24000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, lr, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r2, fp, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq lr, lr, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #16 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #80, 6 @ 0x40000001 │ │ │ │ + addseq r5, fp, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #144, 4 │ │ │ │ + rsbseq r9, ip, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r3, fp, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbeq r9, pc, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r7, pc, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #0, 22 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r8, fp, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #144, 22 @ 0x24000 │ │ │ │ + rsbeq r7, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, lr, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, lr, #24, 28 @ 0x180 │ │ │ │ + addseq r9, fp, #88, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #160 @ 0xa0 │ │ │ │ + rsbseq sl, pc, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #176, 2 @ 0x2c │ │ │ │ + addseq ip, sl, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq fp, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, r5, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r2, fp, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r6, fp, #176, 22 @ 0x2c000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #160, 26 @ 0x2800 │ │ │ │ + rsbeq ip, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #24 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, lr, #240, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #72, 10 @ 0x12000000 │ │ │ │ + addseq r2, fp, #16, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #128, 14 @ 0x2000000 │ │ │ │ + addseq lr, fp, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, pc, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r7, fp, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #224, 8 @ 0xe0000000 │ │ │ │ + addseq sp, sl, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r2, r9, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #120, 8 @ 0x78000000 │ │ │ │ + addseq r3, r8, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sl, fp, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #32, 20 @ 0x20000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, pc, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, pc, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, pc, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #112, 30 @ 0x1c0 │ │ │ │ + addseq r5, fp, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq r9, lr, #32, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq fp, fp, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sl, fp, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r9, pc, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, sl, #112 @ 0x70 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, sl, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152, 18 @ 0x260000 │ │ │ │ + addseq ip, sl, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, pc, #0, 6 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #128, 2 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r3, pc, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, r8, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #96, 24 @ 0x6000 │ │ │ │ + rsbseq fp, lr, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq pc, lr, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r2, r9, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r8, fp, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, sl, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq fp, pc, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r0, pc, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #240, 12 @ 0xf000000 │ │ │ │ + addseq r3, r8, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, pc, #48, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #64, 6 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r0, fp, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r3, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #48, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, sl, #128, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, r9, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq ip, pc, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, pc, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #112, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, sl, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq pc, sl, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #24, 22 @ 0x6000 │ │ │ │ + addseq r8, r8, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, fp, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #248, 2 @ 0x3e │ │ │ │ + rsbseq r2, pc, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r6, pc, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #96, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, lr, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, pc, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, fp, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #40, 14 @ 0xa00000 │ │ │ │ + addseq r0, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq ip, sl, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r9, pc, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + addseq lr, sl, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #240, 4 │ │ │ │ + addseq ip, sl, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r8, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #152, 18 @ 0x260000 │ │ │ │ + addseq r0, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, r9, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, pc, #232, 20 @ 0xe8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r0, fp, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, lr, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #96, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, pc, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #88, 28 @ 0x580 │ │ │ │ + rsbseq lr, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #0, 8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, fp, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq pc, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, pc, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r5, pc, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, pc, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r8, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, pc, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, lr, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #48, 26 @ 0xc00 │ │ │ │ + addseq r9, r9, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, fp, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #216, 6 @ 0x60000003 │ │ │ │ + addseq r6, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, sl, #0, 24 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, fp, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, pc, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #160, 18 @ 0x280000 │ │ │ │ + addseq r9, r9, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sp, sl, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #72, 24 @ 0x4800 │ │ │ │ + addseq pc, sl, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #128, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r6, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #104, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r3, fp, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r2, r9, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, pc, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, ip, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r8, fp, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq sl, lr, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r8, fp, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #208, 28 @ 0xd00 │ │ │ │ + addseq pc, fp, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, pc, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #104, 8 @ 0x68000000 │ │ │ │ + addseq r1, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, pc, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r1, ip, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq pc, fp, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r9, fp, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r3, ip, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, pc, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sl, fp, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, sl, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq lr, fp, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, sl, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, r9, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #176, 20 @ 0xb0000 │ │ │ │ + rsbseq lr, lr, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #40, 26 @ 0xa00 │ │ │ │ + addseq fp, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r9, fp, #0, 24 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #176, 22 @ 0x2c000 │ │ │ │ + addseq pc, sl, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r4, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #80, 28 @ 0x500 │ │ │ │ + rsbseq r1, pc, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq pc, lr, #56 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, pc, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, pc, #104, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r7, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r8, fp, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #240 @ 0xf0 │ │ │ │ + addseq r8, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r4, fp, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #88, 12 @ 0x5800000 │ │ │ │ + addseq r7, ip, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, pc, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + addseq r8, r8, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #72, 12 @ 0x4800000 │ │ │ │ + addseq r8, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #48, 26 @ 0xc00 │ │ │ │ + addseq ip, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq lr, lr, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #40, 26 @ 0xa00 │ │ │ │ + cmpeq r9, r8, asr #21 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r3, r6, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #96 @ 0x60 │ │ │ │ + addseq ip, sl, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq ip, sl, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq lr, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, pc, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #40, 20 @ 0x28000 │ │ │ │ + addseq r8, r8, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #64, 4 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r0, pc, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, sl, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, sl, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r9, pc, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, lr, #24 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, r3, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, ip, #240, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #152, 28 @ 0x980 │ │ │ │ + rsbeq ip, pc, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, r9, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #216 @ 0xd8 │ │ │ │ + addseq r3, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d00454 │ │ │ │ + addseq r0, fp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq pc, lr, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #224, 22 @ 0x38000 │ │ │ │ + addseq r9, fp, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq r9, pc, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #160, 30 @ 0x280 │ │ │ │ + cmpeq r9, r8, lsr #20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, r9, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, pc, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #104, 22 @ 0x1a000 │ │ │ │ + addseq r1, ip, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r6, fp, #0, 18 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r0, pc, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #240, 6 @ 0xc0000003 │ │ │ │ + addseq ip, sl, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #184, 24 @ 0xb800 │ │ │ │ + addseq lr, fp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r8, lr, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, pc, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #144, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sp, sl, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r5, fp, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #152 @ 0x98 │ │ │ │ + rsbseq pc, lr, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq fp, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #64, 4 │ │ │ │ + addseq r1, r9, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, pc, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #72, 4 @ 0x80000004 │ │ │ │ + addseq pc, sl, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, pc, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq pc, sl, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r1, pc, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #16, 4 │ │ │ │ + addseq sp, sl, #112, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r4, fp, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r9, pc, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne cffcf4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sp, sl, #232, 14 @ 0x3a00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sl, [pc], #-2920 @ 16f6844 <__bss_end__@@Base+0x899a78> │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-1888 @ 0xfffff8a0 │ │ │ │ + addseq r4, fp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, sl, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 6 @ 0xe0000000 │ │ │ │ + addseq lr, fp, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #224, 30 @ 0x380 │ │ │ │ + addseq r2, r8, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, pc, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #152, 28 @ 0x980 │ │ │ │ + addseq r2, ip, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, pc, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq fp, pc, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #248, 22 @ 0x3e000 │ │ │ │ + addseq r7, fp, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r8, ror fp │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, fp, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq ip, pc, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r3, fp, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d01054 │ │ │ │ + rsbseq r8, lr, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, pc, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #32, 28 @ 0x200 │ │ │ │ + addseq r1, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 30 @ 0x200 │ │ │ │ + addseq ip, fp, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #176, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, pc, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq fp, pc, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbseq fp, pc, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, r9, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #72, 8 @ 0x48000000 │ │ │ │ + addseq r1, fp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq fp, fp, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, pc, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #192, 26 @ 0x3000 │ │ │ │ + rsbseq lr, lr, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, r9, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #72, 18 @ 0x120000 │ │ │ │ + addseq pc, r7, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, pc, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #200, 30 @ 0x320 │ │ │ │ + addseq r0, fp, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #56, 14 @ 0xe00000 │ │ │ │ + addseq r0, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, fp, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sl, fp, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, pc, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq lr, lr, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, r9, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r6, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r4, fp, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r5, pc, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #80, 20 @ 0x50000 │ │ │ │ + addseq ip, sl, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #24, 28 @ 0x180 │ │ │ │ + rsbseq sl, lr, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r2, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #0, 12 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r6, fp, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, lr, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #88, 30 @ 0x160 │ │ │ │ + rsbseq r1, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, pc, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #160, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, r9, #96, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r8, pc, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #152, 16 @ 0x980000 │ │ │ │ + rsbeq sl, pc, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + blne d00904 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #32, 10 @ 0x8000000 │ │ │ │ + addseq r2, r8, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r2, r5, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r9, pc, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r7, fp, #192, 6 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #160, 16 @ 0xa00000 │ │ │ │ + addseq r5, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, lr, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r4, fp, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #176 @ 0xb0 │ │ │ │ + rsbseq r7, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #8, 12 @ 0x800000 │ │ │ │ + rsbseq r9, pc, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne cf79b4 │ │ │ │ + addseq lr, sl, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, lr, #224, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, lr, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #160, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, ip, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #248, 24 @ 0xf800 │ │ │ │ + addseq r2, r9, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r1, ip, #64, 6 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #80, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r5, fp, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #0, 28 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r9, fp, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, lr, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, r9, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, sl, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq fp, lr, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, pc, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #216 @ 0xd8 │ │ │ │ + addseq sp, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #136, 4 @ 0x80000008 │ │ │ │ + addseq sp, r8, #144, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + blne d011e4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, lr, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq ip, pc, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, lr, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, pc, #216, 16 @ 0xd80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq lr, lr, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, fp, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, fp, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, ip, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r7, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r9, pc, #16, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #176, 20 @ 0xb0000 │ │ │ │ + addseq r3, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrsbeq sl, [r9, #-168] @ 0xffffff58 │ │ │ │ + addseq sp, fp, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r8, asr #21 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r8, lsr sl │ │ │ │ + addseq pc, sl, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r6, r8, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r8, lsr #20 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r0, lsr #20 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, fp, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, pc, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #0, 28 │ │ │ │ + ldrsbeq sl, [r9, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, ip, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #0, 26 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, fp, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r2, fp, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq pc, fp, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #96, 12 @ 0x6000000 │ │ │ │ + addseq r2, r8, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r5, fp, #128, 6 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r2, fp, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ + blne d00c24 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r9, [pc], #-2344 @ 16f6ef4 <__bss_end__@@Base+0x89a128> │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, pc, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, lr, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, pc, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r8, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, pc, #64, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r0, r9, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #64, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r7, pc, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r5, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #240, 22 @ 0x3c000 │ │ │ │ + addseq pc, r7, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #160, 2 @ 0x28 │ │ │ │ + addseq r2, r9, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq sp, lr, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r5, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sl, fp, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #216, 28 @ 0xd80 │ │ │ │ + addseq r2, r9, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #0, 16 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, fp, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #0, 22 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, sl, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, pc, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #120, 2 │ │ │ │ + addseq r3, fp, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2472 @ 0xfffff658 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #216, 30 @ 0x360 │ │ │ │ + rsbseq sl, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #112 @ 0x70 │ │ │ │ + rsbseq r2, pc, #128, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, lr, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq lr, lr, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, pc, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #0, 12 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, pc, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r6, fp, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, r8, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r7, ip, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq fp, fp, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #80, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq lr, r7, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #136, 16 @ 0x880000 │ │ │ │ + rsbeq sl, pc, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r4, fp, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, r0, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d010e4 │ │ │ │ + addseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r8, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d010e4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, ip, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r1, pc, #232, 18 @ 0x3a0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r6, pc, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #64, 12 @ 0x4000000 │ │ │ │ + addseq r6, r8, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r1, r9, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq ip, fp, #120 @ 0x78 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r0, ror #21 │ │ │ │ + addseq sl, fp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrsbeq sl, [r9, #-160] @ 0xffffff60 │ │ │ │ + rsbseq r2, pc, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, sl, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #32, 20 @ 0x20000 │ │ │ │ + addseq r6, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #160, 16 @ 0xa00000 │ │ │ │ + addseq r9, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, pc, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r8, r0, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, fp, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, pc, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216 @ 0xd8 │ │ │ │ + addseq ip, sl, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, pc, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, pc, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r2, fp, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r0, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, pc, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r5, pc, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #16, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq ip, fp, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq fp, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, lr, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, pc, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r9, pc, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #32, 28 @ 0x200 │ │ │ │ + addseq ip, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #0, 22 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + blne d012f4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, pc, #64, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #104, 30 @ 0x1a0 │ │ │ │ + addseq r9, fp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r8, fp, #40, 28 @ 0x280 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r9, pc, #0, 28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #0, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r3, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #56, 18 @ 0xe0000 │ │ │ │ + addseq r0, r9, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq fp, pc, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, lr, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #72 @ 0x48 │ │ │ │ + addseq r2, r8, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq ip, pc, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, lr, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #64, 4 │ │ │ │ + addseq pc, fp, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #136, 28 @ 0x880 │ │ │ │ + addseq r5, fp, #16, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 24 @ 0x5000 │ │ │ │ + addseq r1, ip, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, pc, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #176, 2 @ 0x2c │ │ │ │ + addseq lr, fp, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq ip, lr, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #48, 18 @ 0xc0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, lr, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, fp, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #112, 28 @ 0x700 │ │ │ │ + rsbseq lr, lr, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, r9, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq ip, fp, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r1, r9, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #48, 26 @ 0xc00 │ │ │ │ + rsbseq r3, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, ip, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sp, fp, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + blne d01cd4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq ip, pc, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq pc, fp, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #32, 8 @ 0x20000000 │ │ │ │ + addseq ip, sl, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, ip, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, pc, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, sl, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, pc, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, lr, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, fp, #0, 12 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sl, r9, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #72, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, ip, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq sl, lr, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, lr, #192, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq pc, lr, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #48, 24 @ 0x3000 │ │ │ │ + addseq r5, r8, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq lr, fp, #224, 22 @ 0x38000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r9, pc, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq sl, pc, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, ip, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, pc, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq fp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r4, fp, #0, 22 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbeq sl, pc, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #0, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, fp, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, r9, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + blne d014b4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r7, fp, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #88, 8 @ 0x58000000 │ │ │ │ + addseq ip, sl, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #88, 2 │ │ │ │ + rsbseq fp, lr, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #56, 6 @ 0xe0000000 │ │ │ │ + rsbeq fp, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, pc, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq fp, fp, #240, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, pc, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, pc, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r8, lr, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r9, fp, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #112, 30 @ 0x1c0 │ │ │ │ + addseq r1, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #0, 6 │ │ │ │ + addseq r6, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #240, 26 @ 0x3c00 │ │ │ │ + addseq sl, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, lr, #0, 26 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, fp, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, fp, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq ip, r4, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-1896 @ 0xfffff898 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq ip, r4, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #64, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, pc, #80, 22 @ 0x14000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, lr, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sp, lr, #40, 28 @ 0x280 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r7, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #16, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r9, r0, lsr sl │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ + addseq r2, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r9, r9, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #64, 6 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, pc, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r6, pc, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, lr, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq sl, pc, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #8 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, pc, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #32, 30 @ 0x80 │ │ │ │ + addseq r7, fp, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #200, 12 @ 0xc800000 │ │ │ │ + addseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #112, 6 @ 0xc0000001 │ │ │ │ + addseq r6, ip, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + ldrbeq sl, [pc], #-2928 @ 16f7984 <__bss_end__@@Base+0x89abb8> │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sl, fp, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq sp, fp, #176, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r8, fp, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r6, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq r3, fp, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq fp, lr, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #128, 28 @ 0x800 │ │ │ │ + rsbeq r9, pc, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r1, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #64, 28 @ 0x400 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r2, ip, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #64, 12 @ 0x4000000 │ │ │ │ + addseq lr, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #40, 30 @ 0xa0 │ │ │ │ + addseq r2, r8, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #16, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, lr, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r8, pc, #40, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r9, pc, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, fp, #8, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, fp, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #72, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, r3, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq sp, sl, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r5, pc, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r8, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #208, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r7, pc, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r1, fp, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r7, pc, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #16, 8 @ 0x10000000 │ │ │ │ + adcseq sl, r7, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #112, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r6, pc, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #192, 24 @ 0xc000 │ │ │ │ + addseq sl, r9, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #192, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r8, pc, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq sp, fp, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq ip, fp, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, pc, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #144, 24 @ 0x9000 │ │ │ │ + addseq r1, fp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #0, 2 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #0, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + ldrbeq lr, [sp], #-1880 @ 0xfffff8a8 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, pc, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #248, 18 @ 0x3e0000 │ │ │ │ + addseq r8, r8, #0, 20 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, fp, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #0, 2 │ │ │ │ + rsbeq r8, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #248 @ 0xf8 │ │ │ │ + addseq lr, sl, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq ip, pc, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #120, 16 @ 0x780000 │ │ │ │ + addseq r5, fp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #0, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq fp, pc, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq lr, fp, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, pc, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d01174 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r5, fp, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq pc, lr, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq lr, [sp], #-472 @ 0xfffffe28 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #40, 28 @ 0x280 │ │ │ │ + addseq r8, r8, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r9, r9, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, lr, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, r9, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, pc, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #80 @ 0x50 │ │ │ │ + addseq r3, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sl, fp, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, pc, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #208, 20 @ 0xd0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r2, fp, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #8, 24 @ 0x800 │ │ │ │ + addseq r7, fp, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #8, 22 @ 0x2000 │ │ │ │ + rsbseq sl, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #104 @ 0x68 │ │ │ │ + addseq sp, fp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq pc, lr, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, r9, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #208, 24 @ 0xd000 │ │ │ │ + addseq pc, r7, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, fp, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq r0, pc, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, sl, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d01d74 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, pc, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #112, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq fp, fp, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, lr, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, pc, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, pc, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #200, 12 @ 0xc800000 │ │ │ │ + addseq ip, fp, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #96, 30 @ 0x180 │ │ │ │ + rsbseq r7, pc, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, pc, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r9, fp, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #112, 28 @ 0x700 │ │ │ │ + addseq fp, sl, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #136, 2 @ 0x22 │ │ │ │ + addseq r9, fp, #96, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, pc, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq ip, sl, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #0, 26 │ │ │ │ + addseq lr, fp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sl, [pc], #-2936 @ 16f7ea4 <__bss_end__@@Base+0x89b0d8> │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, pc, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r8, r0, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #128, 2 │ │ │ │ + rsbseq r9, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #32, 8 @ 0x20000000 │ │ │ │ + addseq pc, r8, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, r0, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r6, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, pc, #48, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq fp, pc, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r2, fp, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #0, 12 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r1, fp, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq fp, pc, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq sp, fp, #160, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #16, 28 @ 0x100 │ │ │ │ + addseq lr, fp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r3, fp, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, fp, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, lr, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, lr, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq fp, pc, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #48, 14 @ 0xc00000 │ │ │ │ + addseq ip, sl, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sl, [pc], #-2928 @ 16f7fd4 <__bss_end__@@Base+0x89b208> │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq sl, fp, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq ip, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #144, 4 │ │ │ │ + rsbseq pc, lr, #176, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, lr, #224, 4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, pc, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r8, fp, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq pc, lr, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r2, pc, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r7, pc, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq ip, pc, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r3, fp, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #32, 2 │ │ │ │ + addseq r6, r8, #40, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq fp, pc, #0, 12 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, pc, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, lr, #208, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, pc, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 4 │ │ │ │ + rsbeq r9, pc, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #48, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #184, 22 @ 0x2e000 │ │ │ │ + addseq ip, sl, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #120, 28 @ 0x780 │ │ │ │ + blne d01614 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #24, 2 │ │ │ │ + addseq fp, fp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, pc, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq pc, fp, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r3, r8, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r5, fp, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq pc, sl, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, r9, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r9, lr, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r9, pc, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq sl, pc, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r5, fp, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #128, 28 @ 0x800 │ │ │ │ + addseq r1, r9, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, pc, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #192, 28 @ 0xc00 │ │ │ │ + addseq r5, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, pc, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ + addseq r2, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, pc, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r9, fp, #0, 8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #192, 6 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq fp, pc, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #112, 12 @ 0x7000000 │ │ │ │ + addseq pc, r8, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r0, r9, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, lr, #48, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r2, pc, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq lr, r9, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, fp, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq lr, sl, #144, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r8, lr, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #168, 22 @ 0x2a000 │ │ │ │ + addseq r5, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #32, 6 @ 0x80000000 │ │ │ │ + addseq r1, r9, #88, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, fp, #88, 22 @ 0x16000 │ │ │ │ + addseq pc, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r5, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #96 @ 0x60 │ │ │ │ + rsbeq sl, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #64, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r5, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r0, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r7, fp, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r0, r9, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #16, 28 @ 0x100 │ │ │ │ + addseq r2, r9, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #224, 2 @ 0x38 │ │ │ │ + rsbseq r5, pc, #48, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #88, 30 @ 0x160 │ │ │ │ + addseq r1, r8, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, ip, #96, 16 @ 0x600000 │ │ │ │ + rsbseq pc, lr, #40 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, fp, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, fp, #128, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #40, 2 │ │ │ │ + addseq lr, sl, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #160, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, sl, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [sp], #-472 @ 0xfffffe28 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sp, sl, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #0, 26 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r2, r9, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, pc, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq ip, pc, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r8, fp, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, sl, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r7, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r0, pc, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #72, 30 @ 0x120 │ │ │ │ + addseq r1, r8, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r3, fp, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r2, pc, #0, 24 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, fp, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, lr, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #72, 6 @ 0x20000001 │ │ │ │ + addseq r2, r5, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #64, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, pc, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r1, r9, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq sl, pc, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + ldrbeq sl, [pc], #-2936 @ 16f84f4 <__bss_end__@@Base+0x89b728> │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, lr, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #224, 20 @ 0xe0000 │ │ │ │ + addseq r8, r8, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq sl, pc, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r9, fp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, r9, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, fp, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq ip, fp, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #16, 22 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, fp, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq pc, fp, #64, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r1, r9, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r6, fp, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, fp, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, pc, #48, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, sl, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, pc, #88, 14 @ 0x1600000 │ │ │ │ + addseq r2, r9, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq r5, pc, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r7, fp, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, pc, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #88, 4 @ 0x80000005 │ │ │ │ + addseq r1, fp, #64 @ 0x40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, sl, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + ldrbeq ip, [ip], #-2912 @ 0xfffff4a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r1, ip, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, pc, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + blne cf93e4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-568 @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #40, 18 @ 0xa0000 │ │ │ │ + addseq r9, fp, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq lr, sl, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq sp, fp, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #224, 18 @ 0x380000 │ │ │ │ + addseq r4, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #208, 22 @ 0x34000 │ │ │ │ + addseq pc, r8, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r2, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #104, 28 @ 0x680 │ │ │ │ + addseq r0, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #48, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, pc, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #32, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, r9, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #192, 6 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, pc, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #192, 16 @ 0xc00000 │ │ │ │ + addseq r2, fp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #16, 20 @ 0x10000 │ │ │ │ + addseq pc, r7, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #240, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, lr, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r4, fp, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq fp, fp, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #192, 30 @ 0x300 │ │ │ │ + addseq r9, fp, #80, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r2, r9, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq ip, r4, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #184, 20 @ 0xb8000 │ │ │ │ + addseq r5, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, pc, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, lr, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, pc, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r4, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r4, fp, #16, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #232, 2 @ 0x3a │ │ │ │ + addseq pc, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #24, 8 @ 0x18000000 │ │ │ │ + addseq r6, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, lr, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #56, 4 @ 0x80000003 │ │ │ │ + addseq r3, fp, #192, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #48, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, fp, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #152, 6 @ 0x60000002 │ │ │ │ + addseq r8, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq r8, r0, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, pc, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #32, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, pc, #0, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r0, fp, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, pc, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + addseq r2, fp, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #24, 20 @ 0x18000 │ │ │ │ + rsbseq sl, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r0, r4, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #96, 26 @ 0x1800 │ │ │ │ + adcseq r3, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #112, 26 @ 0x1c00 │ │ │ │ + adcseq r3, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #152, 26 @ 0x2600 │ │ │ │ + adcseq r3, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #240, 22 @ 0x3c000 │ │ │ │ + adceq pc, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #200, 26 @ 0x3200 │ │ │ │ + adceq pc, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #160, 26 @ 0x2800 │ │ │ │ + adcseq r3, r3, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #176, 26 @ 0x2c00 │ │ │ │ + adcseq r3, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #200, 26 @ 0x3200 │ │ │ │ + adcseq r3, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #208, 26 @ 0x3400 │ │ │ │ + adcseq r3, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r4, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #144, 30 @ 0x240 │ │ │ │ + adcseq r4, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #160, 30 @ 0x280 │ │ │ │ + adcseq r4, r3, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r4, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r4, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r4, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r3, #24 │ │ │ │ + adcseq r5, r3, #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r3, #32 │ │ │ │ + adcseq r5, r3, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r6, r3, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r6, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #96, 24 @ 0x6000 │ │ │ │ + addseq lr, r9, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r3, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r6, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #200 @ 0xc8 │ │ │ │ + adcseq r8, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #240, 16 @ 0xf00000 │ │ │ │ + adceq r8, r1, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #248 @ 0xf8 │ │ │ │ + adcseq r8, r3, #0, 2 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #184, 26 @ 0x2e00 │ │ │ │ + addseq lr, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #32, 2 │ │ │ │ + adcseq r8, r3, #40, 2 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #72, 2 │ │ │ │ + adcseq r8, r3, #80, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #88, 2 │ │ │ │ + adcseq r8, r3, #96, 2 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #128, 2 │ │ │ │ + adcseq r8, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #144, 2 @ 0x24 │ │ │ │ + adcseq r8, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #184, 2 @ 0x2e │ │ │ │ + adcseq r8, r3, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #200, 2 @ 0x32 │ │ │ │ + adcseq r8, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #240, 2 @ 0x3c │ │ │ │ + adcseq r8, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #248, 2 @ 0x3e │ │ │ │ + adcseq r8, r3, #0, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #24, 4 @ 0x80000001 │ │ │ │ + adcseq r8, r3, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #40, 4 @ 0x80000002 │ │ │ │ + adcseq r8, r3, #48, 4 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #16, 28 @ 0x100 │ │ │ │ + adceq r2, pc, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #176, 18 @ 0x2c0000 │ │ │ │ + addseq lr, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #80, 4 │ │ │ │ + adcseq r8, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r2, sl, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r8, r3, #128, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r8, r3, #144, 4 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #24, 24 @ 0x1800 │ │ │ │ + adcseq r7, r1, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r8, r3, #192, 4 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #224, 4 │ │ │ │ + adcseq r8, r3, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #0, 6 │ │ │ │ + adcseq r8, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r8, r3, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq r8, r3, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r8, r3, #64, 6 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r8, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r8, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #152, 6 @ 0x60000002 │ │ │ │ + adcseq r8, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #136, 22 @ 0x22000 │ │ │ │ + adcseq r8, r3, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #200, 22 @ 0x32000 │ │ │ │ + adcseq r8, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #160, 6 @ 0x80000002 │ │ │ │ + addseq lr, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r3, #208, 22 @ 0x34000 │ │ │ │ + adcseq r8, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #144, 2 @ 0x24 │ │ │ │ + adcseq r9, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #208, 2 @ 0x34 │ │ │ │ + adcseq r9, r3, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #216, 2 @ 0x36 │ │ │ │ + adcseq r9, r3, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #224, 2 @ 0x38 │ │ │ │ + adcseq r9, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r9, r3, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r9, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq r9, r3, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r9, r3, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r9, r3, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r9, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r9, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r9, r3, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #0, 16 │ │ │ │ + adcseq r9, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #32, 16 @ 0x200000 │ │ │ │ + adcseq r9, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #72, 16 @ 0x480000 │ │ │ │ + adcseq r9, r3, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #112, 16 @ 0x700000 │ │ │ │ + adcseq r9, r3, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #120, 16 @ 0x780000 │ │ │ │ + adcseq r9, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #184, 4 @ 0x8000000b │ │ │ │ + addseq r2, r9, #192, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #168, 16 @ 0xa80000 │ │ │ │ + adcseq r9, r3, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r9, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r9, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #0, 18 │ │ │ │ + adcseq r9, r3, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #8, 18 @ 0x20000 │ │ │ │ + adcseq r9, r3, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r9, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #88, 18 @ 0x160000 │ │ │ │ + adcseq r9, r3, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #96, 18 @ 0x180000 │ │ │ │ + adcseq r9, r3, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #136, 18 @ 0x220000 │ │ │ │ + adcseq r9, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r1, #152, 28 @ 0x980 │ │ │ │ + adcseq sp, r1, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r9, r3, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #208, 18 @ 0x340000 │ │ │ │ + adcseq r9, r3, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r9, r3, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #0, 20 │ │ │ │ + adcseq r9, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #40, 20 @ 0x28000 │ │ │ │ + adcseq r9, r3, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #48, 20 @ 0x30000 │ │ │ │ + adcseq r9, r3, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #80, 20 @ 0x50000 │ │ │ │ + adcseq r9, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #88, 20 @ 0x58000 │ │ │ │ + adcseq r9, r3, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #120, 20 @ 0x78000 │ │ │ │ + adcseq r9, r3, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #136, 20 @ 0x88000 │ │ │ │ + adcseq r9, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r9, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #64, 30 @ 0x100 │ │ │ │ + adcseq r3, r0, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r9, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r9, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r9, r3, #0, 22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #0, 22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #32, 22 @ 0x8000 │ │ │ │ + adcseq r9, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #40, 22 @ 0xa000 │ │ │ │ + adcseq r9, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #48, 22 @ 0xc000 │ │ │ │ + adcseq r9, r3, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #64, 22 @ 0x10000 │ │ │ │ + adcseq r9, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #96, 22 @ 0x18000 │ │ │ │ + adcseq r9, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #136, 22 @ 0x22000 │ │ │ │ + adcseq r9, r3, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #144, 22 @ 0x24000 │ │ │ │ + adcseq r9, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r9, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #216, 22 @ 0x36000 │ │ │ │ + adcseq r9, r3, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #224, 22 @ 0x38000 │ │ │ │ + adcseq r9, r3, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #0, 24 │ │ │ │ + adcseq r9, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #8, 24 @ 0x800 │ │ │ │ + adcseq r9, r3, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-3744 @ 0xfffff160 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #144, 4 │ │ │ │ + addseq lr, r8, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #40, 24 @ 0x2800 │ │ │ │ + adcseq r9, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #128, 16 @ 0x800000 │ │ │ │ + addseq r2, r9, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #72, 24 @ 0x4800 │ │ │ │ + adcseq r9, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #104, 24 @ 0x6800 │ │ │ │ + adcseq r9, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #128, 24 @ 0x8000 │ │ │ │ + adcseq r9, r3, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #136, 24 @ 0x8800 │ │ │ │ + adcseq r9, r3, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #176, 24 @ 0xb000 │ │ │ │ + adcseq r9, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #192, 24 @ 0xc000 │ │ │ │ + adcseq r9, r3, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #208, 24 @ 0xd000 │ │ │ │ + adcseq r9, r3, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r3, #224, 24 @ 0xe000 │ │ │ │ + adcseq r9, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #56, 4 @ 0x80000003 │ │ │ │ + adcseq sl, r3, #64, 4 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #96, 4 │ │ │ │ + adcseq sl, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #120, 4 @ 0x80000007 │ │ │ │ + adcseq sl, r3, #128, 4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #152, 4 @ 0x80000009 │ │ │ │ + adcseq sl, r3, #160, 4 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #184, 4 @ 0x8000000b │ │ │ │ + adcseq sl, r3, #192, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #208, 4 │ │ │ │ + adcseq sl, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #248, 4 @ 0x8000000f │ │ │ │ + adcseq sl, r3, #0, 6 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #112 @ 0x70 │ │ │ │ + adcseq r2, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #32, 6 @ 0x80000000 │ │ │ │ + adcseq sl, r3, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #152, 28 @ 0x980 │ │ │ │ + adcseq r4, r1, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #96, 6 @ 0x80000001 │ │ │ │ + adcseq sl, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq sl, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq sl, r3, #128, 6 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r3, #160, 6 @ 0x80000002 │ │ │ │ + adcseq sl, r3, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #8, 18 @ 0x20000 │ │ │ │ + adcseq fp, r3, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #40, 18 @ 0xa0000 │ │ │ │ + adcseq fp, r3, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq fp, r3, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r1, #96 @ 0x60 │ │ │ │ + adcseq pc, r1, #104 @ 0x68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq fp, r3, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #112, 8 @ 0x70000000 │ │ │ │ + adceq sp, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #136, 20 @ 0x88000 │ │ │ │ + adceq r7, pc, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #144, 18 @ 0x240000 │ │ │ │ + adcseq fp, r3, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #176 @ 0xb0 │ │ │ │ + adceq lr, sp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq fp, r3, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #208, 18 @ 0x340000 │ │ │ │ + adcseq fp, r3, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #16, 20 @ 0x10000 │ │ │ │ + adcseq fp, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r9, lr, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #24, 20 @ 0x18000 │ │ │ │ + adcseq fp, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #56, 20 @ 0x38000 │ │ │ │ + adcseq fp, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r3, #64, 20 @ 0x40000 │ │ │ │ + adcseq fp, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #120, 24 @ 0x7800 │ │ │ │ + adcseq ip, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #136, 24 @ 0x8800 │ │ │ │ + adcseq ip, r3, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #168, 24 @ 0xa800 │ │ │ │ + adcseq ip, r3, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #232, 24 @ 0xe800 │ │ │ │ + adcseq ip, r3, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r1, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq sp, r1, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #240, 24 @ 0xf000 │ │ │ │ + adcseq ip, r3, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #112, 30 @ 0x1c0 │ │ │ │ + adcseq sp, r3, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #136, 30 @ 0x220 │ │ │ │ + adcseq sp, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ + adcseq sp, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #232, 30 @ 0x3a0 │ │ │ │ + adcseq sp, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #208, 2 @ 0x34 │ │ │ │ + addseq sl, r9, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #240, 30 @ 0x3c0 │ │ │ │ + adcseq sp, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #176, 4 │ │ │ │ + adcseq pc, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #208, 4 │ │ │ │ + adcseq pc, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #16, 6 @ 0x40000000 │ │ │ │ + adcseq pc, r3, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #128, 28 @ 0x800 │ │ │ │ + addseq r4, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #24, 6 @ 0x60000000 │ │ │ │ + adcseq pc, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq pc, r3, #64, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #72, 6 @ 0x20000001 │ │ │ │ + adcseq pc, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #128, 28 @ 0x800 │ │ │ │ + addseq pc, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r3, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq pc, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r0, r4, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r0, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r0, r4, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r0, r4, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r0, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r0, r4, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r0, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r0, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r0, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r0, r4, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #144, 12 @ 0x9000000 │ │ │ │ + adcseq r0, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r0, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r0, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ submi ip, r6, #240 @ 0xf0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ submi ip, r6, #244 @ 0xf4 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-3112 @ 0xfffff3d8 │ │ │ │ andgt r0, r0, ip │ │ │ │ submi ip, r6, #248 @ 0xf8 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #32, 14 @ 0x800000 │ │ │ │ + adcseq r0, r4, #40, 14 @ 0xa00000 │ │ │ │ andgt r0, r0, r8, lsl r0 │ │ │ │ submi ip, r6, #252 @ 0xfc │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r0, r4, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ submi ip, r6, #0, 2 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r0, r4, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq r0, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r4, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r0, r4, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r0, lr, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #96, 22 @ 0x18000 │ │ │ │ + adcseq r7, lr, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #144, 16 @ 0x900000 │ │ │ │ + adcseq r6, r1, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r6, r1, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r6, r1, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r6, r1, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r6, r1, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adcseq r6, r1, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq r9, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sp, lr, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, fp, #8, 30 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r1, ip, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r8, pc, #64, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r5, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, sl, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq sl, fp, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ + addseq r9, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, pc, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r3, fp, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, fp, #48, 26 @ 0xc00 │ │ │ │ + addseq pc, sl, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, fp, #72, 28 @ 0x480 │ │ │ │ + addseq r2, fp, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq r0, fp, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r9, fp, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r2, ip, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, pc, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq fp, pc, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + addseq r1, fp, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq lr, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #0, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, r0, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r4, pc, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, fp, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, ip, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r8, r9, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #24, 14 @ 0x600000 │ │ │ │ + addseq ip, fp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r5, pc, #8, 30 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #8, 26 @ 0x200 │ │ │ │ + rsbseq r3, pc, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, sl, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, sl, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, pc, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r2, pc, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r7, fp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, lr, #144, 16 @ 0x900000 │ │ │ │ + blne d02cc4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #184, 4 @ 0x8000000b │ │ │ │ + addseq r1, fp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r5, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r8, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d03cd4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, pc, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r2, r9, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, lr, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, sl, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r0, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, pc, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, pc, #128, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, pc, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbeq fp, pc, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #80, 20 @ 0x50000 │ │ │ │ + addseq r6, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, pc, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, pc, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r9, #0, 24 │ │ │ │ + rsbseq r4, pc, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, sl, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq r8, fp, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #96, 16 @ 0x600000 │ │ │ │ + rsbseq fp, lr, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, fp, #208, 8 @ 0xd0000000 │ │ │ │ + rsbeq lr, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq ip, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 6 │ │ │ │ + rsbseq lr, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, fp, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq r6, fp, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, fp, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + addseq sp, sl, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #8, 30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + addseq pc, r8, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r4, fp, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #48, 2 │ │ │ │ + rsbseq r5, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq lr, lr, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r0, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, lr, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #128, 26 @ 0x2000 │ │ │ │ + adceq r3, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #168, 28 @ 0xa80 │ │ │ │ + adceq lr, r7, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1c354 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1642896,59 +1642896,59 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1bca4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #96, 26 @ 0x1800 │ │ │ │ + sbceq sp, r0, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1bd04 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq lr, sl, #128, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, ip, #56, 10 @ 0xe000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq sp, sl, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, lr, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, pc, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ eorpl pc, r4, #52, 16 @ 0x340000 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r9, pc, #24, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ eorpl pc, r4, #56, 16 @ 0x380000 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #0, 14 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ + rsbseq sl, pc, #248, 24 @ 0xf800 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ eorpl pc, r4, #60, 16 @ 0x3c0000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq sp, [ip], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #128, 16 @ 0x800000 │ │ │ │ + sbceq r8, r2, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df3134 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1642964,104 +1642964,104 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df2b54 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #152, 16 @ 0x980000 │ │ │ │ + sbceq r8, r2, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ blne e1be94 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ blne e1bee4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq pc, sl, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq r8, lr, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [ip], #-2912 @ 0xfffff4a0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, pc, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, lr, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d038d4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r5, fp, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - blne d038c4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + addseq r0, r9, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, pc, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ + addseq pc, sl, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #40, 20 @ 0x28000 │ │ │ │ + rsbseq sl, pc, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, fp, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + addseq lr, sl, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bac <__bss_end__@@Base+0x89cde0> │ │ │ │ - addseq r0, ip, #88, 20 @ 0x58000 │ │ │ │ + addseq r0, ip, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bbc <__bss_end__@@Base+0x89cdf0> │ │ │ │ - addseq r2, ip, #224, 14 @ 0x3800000 │ │ │ │ + addseq r2, ip, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bcc <__bss_end__@@Base+0x89ce00> │ │ │ │ - addseq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ + addseq r2, ip, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bdc <__bss_end__@@Base+0x89ce10> │ │ │ │ - addseq r1, ip, #248, 22 @ 0x3e000 │ │ │ │ + addseq r1, ip, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bec <__bss_end__@@Base+0x89ce20> │ │ │ │ - sbceq r0, r4, #192, 2 @ 0x30 │ │ │ │ + sbceq r0, r4, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9bfc <__bss_end__@@Base+0x89ce30> │ │ │ │ - rsbeq r8, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r0, pc, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c0c <__bss_end__@@Base+0x89ce40> │ │ │ │ - rsbseq r0, pc, #200, 6 @ 0x20000003 │ │ │ │ + addseq r2, fp, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c1c <__bss_end__@@Base+0x89ce50> │ │ │ │ - rsbeq sl, pc, #56, 4 @ 0x80000003 │ │ │ │ + ldrbeq r9, [pc], #-2256 @ 16f9c48 <__bss_end__@@Base+0x89ce7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c2c <__bss_end__@@Base+0x89ce60> │ │ │ │ - rsbeq r8, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq fp, lr, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c3c <__bss_end__@@Base+0x89ce70> │ │ │ │ - rsbeq r8, pc, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r9, pc, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #200, 30 @ 0x320 │ │ │ │ @@ -1643073,238 +1643073,238 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c8c <__bss_end__@@Base+0x89cec0> │ │ │ │ - addseq r3, ip, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, fp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9c9c <__bss_end__@@Base+0x89ced0> │ │ │ │ - rsbeq ip, pc, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq ip, pc, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9cac <__bss_end__@@Base+0x89cee0> │ │ │ │ - rsbeq r8, pc, #48, 10 @ 0xc000000 │ │ │ │ + addseq sp, sl, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9cbc <__bss_end__@@Base+0x89cef0> │ │ │ │ - rsbseq pc, lr, #144, 6 @ 0x40000002 │ │ │ │ + addseq r1, fp, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9ccc <__bss_end__@@Base+0x89cf00> │ │ │ │ - addseq r3, ip, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r5, pc, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9cdc <__bss_end__@@Base+0x89cf10> │ │ │ │ - rsbeq r9, pc, #128, 16 @ 0x800000 │ │ │ │ + addseq sl, fp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9cec <__bss_end__@@Base+0x89cf20> │ │ │ │ - rsbeq r9, pc, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq sl, lr, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9cfc <__bss_end__@@Base+0x89cf30> │ │ │ │ - rsbeq sl, pc, #0, 6 │ │ │ │ + addseq ip, fp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9d0c <__bss_end__@@Base+0x89cf40> │ │ │ │ - rsbeq r9, pc, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r7, pc, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9d1c <__bss_end__@@Base+0x89cf50> │ │ │ │ - addseq pc, r8, #240, 20 @ 0xf0000 │ │ │ │ + addseq r2, ip, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9d2c <__bss_end__@@Base+0x89cf60> │ │ │ │ - rsbeq ip, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq ip, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16f9d3c <__bss_end__@@Base+0x89cf70> │ │ │ │ - rsbseq lr, lr, #0, 20 │ │ │ │ + rsbeq r9, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r4, r0, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #144, 14 @ 0x2400000 │ │ │ │ + adcseq fp, sp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #120, 20 @ 0x78000 │ │ │ │ + adcseq fp, sp, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #16, 24 @ 0x1000 │ │ │ │ + adcseq fp, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #168, 28 @ 0xa80 │ │ │ │ + adcseq fp, sp, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r5, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #80, 24 @ 0x5000 │ │ │ │ + rsbseq pc, fp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #176, 20 @ 0xb0000 │ │ │ │ + adceq r2, sl, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #184, 20 @ 0xb8000 │ │ │ │ + adceq r2, sl, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #24, 20 @ 0x18000 │ │ │ │ + adceq r2, sl, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #64, 8 @ 0x40000000 │ │ │ │ + adcseq sp, lr, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #32, 20 @ 0x20000 │ │ │ │ + adceq r6, ip, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #88, 26 @ 0x1600 │ │ │ │ + adceq r5, ip, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #96, 26 @ 0x1800 │ │ │ │ + adceq r5, ip, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #24, 20 @ 0x18000 │ │ │ │ + adceq r6, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #160, 16 @ 0xa00000 │ │ │ │ + adceq r5, ip, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #128, 26 @ 0x2000 │ │ │ │ + adceq r5, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #112, 26 @ 0x1c00 │ │ │ │ + adceq r5, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #104, 26 @ 0x1a00 │ │ │ │ + adceq r5, ip, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #168, 16 @ 0xa80000 │ │ │ │ + adceq r5, ip, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #120, 26 @ 0x1e00 │ │ │ │ + adceq r5, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #136, 26 @ 0x2200 │ │ │ │ + adceq r5, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r3, pc, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #88, 26 @ 0x1600 │ │ │ │ + sbceq r0, r0, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #72, 26 @ 0x1200 │ │ │ │ + sbceq r0, r0, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #168, 18 @ 0x2a0000 │ │ │ │ + adceq r4, fp, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #80, 26 @ 0x1400 │ │ │ │ + sbceq r0, r0, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #144, 18 @ 0x240000 │ │ │ │ + adceq r4, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #8, 4 @ 0x80000000 │ │ │ │ + adcseq lr, sp, #16, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #48 @ 0x30 │ │ │ │ + adcseq lr, sp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #144, 20 @ 0x90000 │ │ │ │ + adceq r2, r4, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #88, 28 @ 0x580 │ │ │ │ + adceq r2, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #96, 28 @ 0x600 │ │ │ │ + adceq r2, r4, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #160, 22 @ 0x28000 │ │ │ │ + adcseq r7, r6, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r7, r6, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #64, 6 │ │ │ │ + adceq sl, ip, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #160, 26 @ 0x2800 │ │ │ │ + adceq r9, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #8 │ │ │ │ + adceq sl, ip, #16 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #200, 30 @ 0x320 │ │ │ │ + adceq r9, ip, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #168, 26 @ 0x2a00 │ │ │ │ + adceq r9, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r0, r0, #176, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #8, 4 @ 0x80000000 │ │ │ │ + sbceq r3, r6, #16, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #56, 10 @ 0xe000000 │ │ │ │ + adceq r4, lr, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3536 @ 0xfffff230 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1643340,132 +1643340,132 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [ip], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r4, sp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, lr, #104, 4 @ 0x80000006 │ │ │ │ + addseq lr, lr, #112, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbseq pc, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #136, 20 @ 0x88000 │ │ │ │ + addseq r4, r7, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r8, ip, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r6, pc, #192, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #40, 20 @ 0x28000 │ │ │ │ + adcseq r2, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #248, 16 @ 0xf80000 │ │ │ │ + adcseq sp, r6, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r1, r3, #208, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa14c <__bss_end__@@Base+0x89d380> │ │ │ │ - rsbseq sl, lr, #128, 26 @ 0x2000 │ │ │ │ + rsbseq r7, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa15c <__bss_end__@@Base+0x89d390> │ │ │ │ - addseq r2, ip, #0, 30 │ │ │ │ + addseq pc, sl, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa16c <__bss_end__@@Base+0x89d3a0> │ │ │ │ - addseq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq lr, lr, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa17c <__bss_end__@@Base+0x89d3b0> │ │ │ │ - rsbseq r8, lr, #8, 26 @ 0x200 │ │ │ │ + rsbseq sp, lr, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa18c <__bss_end__@@Base+0x89d3c0> │ │ │ │ - rsbseq r8, lr, #80, 28 @ 0x500 │ │ │ │ + addseq r3, ip, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa19c <__bss_end__@@Base+0x89d3d0> │ │ │ │ - rsbseq sl, lr, #32, 28 @ 0x200 │ │ │ │ + addseq r9, fp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1ac <__bss_end__@@Base+0x89d3e0> │ │ │ │ - rsbseq r8, lr, #16, 30 @ 0x40 │ │ │ │ + rsbseq r1, pc, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1bc <__bss_end__@@Base+0x89d3f0> │ │ │ │ - addseq lr, fp, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq r0, pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1cc <__bss_end__@@Base+0x89d400> │ │ │ │ - addseq r0, ip, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq fp, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1dc <__bss_end__@@Base+0x89d410> │ │ │ │ - rsbseq fp, lr, #240, 4 │ │ │ │ + addseq r6, fp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1ec <__bss_end__@@Base+0x89d420> │ │ │ │ - rsbseq r0, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r8, pc, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa1fc <__bss_end__@@Base+0x89d430> │ │ │ │ - rsbseq fp, lr, #24, 30 @ 0x60 │ │ │ │ + rsbeq r5, pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa20c <__bss_end__@@Base+0x89d440> │ │ │ │ - rsbseq pc, lr, #56, 8 @ 0x38000000 │ │ │ │ + addseq r5, fp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa21c <__bss_end__@@Base+0x89d450> │ │ │ │ - rsbseq sp, lr, #240, 28 @ 0xf00 │ │ │ │ + addseq r0, fp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa22c <__bss_end__@@Base+0x89d460> │ │ │ │ - rsbseq lr, lr, #160, 20 @ 0xa0000 │ │ │ │ + addseq r6, fp, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa23c <__bss_end__@@Base+0x89d470> │ │ │ │ - rsbseq sp, lr, #144, 30 @ 0x240 │ │ │ │ + addseq r0, fp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa24c <__bss_end__@@Base+0x89d480> │ │ │ │ - addseq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ + addseq r0, ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa25c <__bss_end__@@Base+0x89d490> │ │ │ │ - addseq r1, ip, #224, 4 │ │ │ │ + rsbseq sl, lr, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa26c <__bss_end__@@Base+0x89d4a0> │ │ │ │ - rsbseq r4, pc, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r7, fp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa27c <__bss_end__@@Base+0x89d4b0> │ │ │ │ - addseq ip, r8, #136, 28 @ 0x880 │ │ │ │ + addseq sl, fp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa28c <__bss_end__@@Base+0x89d4c0> │ │ │ │ - rsbseq r4, pc, #16, 20 @ 0x10000 │ │ │ │ + addseq r7, fp, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ cmpeq r2, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df35b4 │ │ │ │ @@ -1643569,879 +1643569,879 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r5, #24, 8 @ 0x18000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa44c <__bss_end__@@Base+0x89d680> │ │ │ │ - rsbseq r5, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq sl, lr, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa45c <__bss_end__@@Base+0x89d690> │ │ │ │ - addseq r3, ip, #144, 4 │ │ │ │ + rsbseq r3, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa46c <__bss_end__@@Base+0x89d6a0> │ │ │ │ - rsbseq r9, pc, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r2, pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa47c <__bss_end__@@Base+0x89d6b0> │ │ │ │ - rsbseq sl, pc, #224, 6 @ 0x80000003 │ │ │ │ + addseq r6, fp, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa48c <__bss_end__@@Base+0x89d6c0> │ │ │ │ - addseq r0, r9, #136, 14 @ 0x2200000 │ │ │ │ + addseq pc, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa49c <__bss_end__@@Base+0x89d6d0> │ │ │ │ - addseq pc, r8, #152, 22 @ 0x26000 │ │ │ │ + addseq fp, fp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4ac <__bss_end__@@Base+0x89d6e0> │ │ │ │ - rsbseq sl, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq fp, pc, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4bc <__bss_end__@@Base+0x89d6f0> │ │ │ │ - addseq sl, fp, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq r6, r8, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4cc <__bss_end__@@Base+0x89d700> │ │ │ │ - addseq r0, r9, #48, 16 @ 0x300000 │ │ │ │ + rsbeq fp, pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4dc <__bss_end__@@Base+0x89d710> │ │ │ │ - addseq sp, sl, #48, 20 @ 0x30000 │ │ │ │ + addseq sp, sl, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4ec <__bss_end__@@Base+0x89d720> │ │ │ │ - addseq r2, r9, #56, 18 @ 0xe0000 │ │ │ │ + ldrbeq ip, [ip], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa4fc <__bss_end__@@Base+0x89d730> │ │ │ │ - addseq sp, sl, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r1, pc, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa50c <__bss_end__@@Base+0x89d740> │ │ │ │ - addseq r3, ip, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq fp, pc, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa51c <__bss_end__@@Base+0x89d750> │ │ │ │ - addseq r7, fp, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r0, ip, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa52c <__bss_end__@@Base+0x89d760> │ │ │ │ - addseq sp, sl, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r8, lr, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa53c <__bss_end__@@Base+0x89d770> │ │ │ │ - addseq r9, fp, #48, 28 @ 0x300 │ │ │ │ + rsbseq r0, pc, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa54c <__bss_end__@@Base+0x89d780> │ │ │ │ - addseq r3, ip, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r3, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa55c <__bss_end__@@Base+0x89d790> │ │ │ │ - addseq r2, fp, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r2, fp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa56c <__bss_end__@@Base+0x89d7a0> │ │ │ │ - addseq pc, sl, #40, 30 @ 0xa0 │ │ │ │ + rsbseq r2, pc, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa57c <__bss_end__@@Base+0x89d7b0> │ │ │ │ - addseq sp, sl, #216, 20 @ 0xd8000 │ │ │ │ + addseq r2, r9, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa58c <__bss_end__@@Base+0x89d7c0> │ │ │ │ - addseq lr, sl, #72, 20 @ 0x48000 │ │ │ │ + addseq sp, sl, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa59c <__bss_end__@@Base+0x89d7d0> │ │ │ │ - addseq r5, fp, #0 │ │ │ │ + addseq r0, ip, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5ac <__bss_end__@@Base+0x89d7e0> │ │ │ │ - addseq pc, sl, #200, 30 @ 0x320 │ │ │ │ + rsbseq sl, lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5bc <__bss_end__@@Base+0x89d7f0> │ │ │ │ - addseq r2, fp, #48, 20 @ 0x30000 │ │ │ │ + rsbseq fp, lr, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5cc <__bss_end__@@Base+0x89d800> │ │ │ │ - addseq r5, fp, #152 @ 0x98 │ │ │ │ + rsbseq r8, r0, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5dc <__bss_end__@@Base+0x89d810> │ │ │ │ - addseq sl, fp, #208, 4 │ │ │ │ + rsbeq sl, pc, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5ec <__bss_end__@@Base+0x89d820> │ │ │ │ - addseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ + ldrbeq sl, [pc], #-3168 @ 16fa618 <__bss_end__@@Base+0x89d84c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa5fc <__bss_end__@@Base+0x89d830> │ │ │ │ - addseq r0, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq r4, fp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa60c <__bss_end__@@Base+0x89d840> │ │ │ │ - addseq ip, fp, #8, 18 @ 0x20000 │ │ │ │ + addseq r0, ip, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa61c <__bss_end__@@Base+0x89d850> │ │ │ │ - addseq r1, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq r0, r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa62c <__bss_end__@@Base+0x89d860> │ │ │ │ - addseq r9, fp, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq fp, pc, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa63c <__bss_end__@@Base+0x89d870> │ │ │ │ - addseq sp, fp, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq r3, pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa64c <__bss_end__@@Base+0x89d880> │ │ │ │ - addseq ip, fp, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r4, pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa65c <__bss_end__@@Base+0x89d890> │ │ │ │ - addseq sl, fp, #32, 16 @ 0x200000 │ │ │ │ + addseq fp, fp, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa66c <__bss_end__@@Base+0x89d8a0> │ │ │ │ - addseq sp, fp, #240, 4 │ │ │ │ + addseq r7, fp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa67c <__bss_end__@@Base+0x89d8b0> │ │ │ │ - addseq pc, fp, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r1, fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa68c <__bss_end__@@Base+0x89d8c0> │ │ │ │ - addseq r0, ip, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq fp, lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa69c <__bss_end__@@Base+0x89d8d0> │ │ │ │ - addseq r3, ip, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r8, pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6ac <__bss_end__@@Base+0x89d8e0> │ │ │ │ - addseq r2, fp, #32, 26 @ 0x800 │ │ │ │ + addseq ip, fp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6bc <__bss_end__@@Base+0x89d8f0> │ │ │ │ - addseq r2, fp, #240, 28 @ 0xf00 │ │ │ │ + addseq sp, fp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6cc <__bss_end__@@Base+0x89d900> │ │ │ │ - ldrbeq ip, [ip], #-1840 @ 0xfffff8d0 │ │ │ │ + addseq r2, r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6dc <__bss_end__@@Base+0x89d910> │ │ │ │ - addseq ip, fp, #0, 14 │ │ │ │ + addseq r2, fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6ec <__bss_end__@@Base+0x89d920> │ │ │ │ - addseq r1, ip, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r6, pc, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa6fc <__bss_end__@@Base+0x89d930> │ │ │ │ - addseq r1, fp, #24, 2 │ │ │ │ + addseq r0, ip, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa70c <__bss_end__@@Base+0x89d940> │ │ │ │ - addseq r2, fp, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r5, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa71c <__bss_end__@@Base+0x89d950> │ │ │ │ - addseq r2, fp, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq fp, pc, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa72c <__bss_end__@@Base+0x89d960> │ │ │ │ - addseq r3, fp, #200, 4 @ 0x8000000c │ │ │ │ + addseq r1, fp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa73c <__bss_end__@@Base+0x89d970> │ │ │ │ - rsbseq r3, pc, #128, 18 @ 0x200000 │ │ │ │ + addseq pc, fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #192, 26 @ 0x3000 │ │ │ │ + adcseq fp, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #136, 20 @ 0x88000 │ │ │ │ + addseq fp, sl, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa76c <__bss_end__@@Base+0x89d9a0> │ │ │ │ - rsbseq r3, pc, #224, 16 @ 0xe00000 │ │ │ │ + addseq ip, fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa77c <__bss_end__@@Base+0x89d9b0> │ │ │ │ - addseq r0, fp, #112, 24 @ 0x7000 │ │ │ │ + addseq r8, r9, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa78c <__bss_end__@@Base+0x89d9c0> │ │ │ │ - addseq lr, sl, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r4, pc, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa79c <__bss_end__@@Base+0x89d9d0> │ │ │ │ - addseq r0, fp, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq lr, lr, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7ac <__bss_end__@@Base+0x89d9e0> │ │ │ │ - addseq r0, fp, #160, 16 @ 0xa00000 │ │ │ │ + addseq ip, fp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7bc <__bss_end__@@Base+0x89d9f0> │ │ │ │ - addseq r0, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq r0, ip, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7cc <__bss_end__@@Base+0x89da00> │ │ │ │ - addseq r0, fp, #200, 26 @ 0x3200 │ │ │ │ + addseq r3, fp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7dc <__bss_end__@@Base+0x89da10> │ │ │ │ - addseq r0, fp, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r6, pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7ec <__bss_end__@@Base+0x89da20> │ │ │ │ - addseq pc, sl, #0, 12 │ │ │ │ + rsbseq r5, pc, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa7fc <__bss_end__@@Base+0x89da30> │ │ │ │ - addseq r0, fp, #112, 20 @ 0x70000 │ │ │ │ + rsbseq r4, pc, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa80c <__bss_end__@@Base+0x89da40> │ │ │ │ - addseq lr, sl, #32, 4 │ │ │ │ + addseq r7, fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq ip, pc, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa82c <__bss_end__@@Base+0x89da60> │ │ │ │ - addseq r5, r8, #8, 26 @ 0x200 │ │ │ │ + rsbseq r7, pc, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa83c <__bss_end__@@Base+0x89da70> │ │ │ │ - rsbeq ip, pc, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r0, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa84c <__bss_end__@@Base+0x89da80> │ │ │ │ - rsbeq ip, pc, #144, 10 @ 0x24000000 │ │ │ │ + addseq r6, fp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa85c <__bss_end__@@Base+0x89da90> │ │ │ │ - addseq r1, fp, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r0, pc, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa86c <__bss_end__@@Base+0x89daa0> │ │ │ │ - rsbseq r8, lr, #152, 16 @ 0x980000 │ │ │ │ + rsbseq sl, pc, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa87c <__bss_end__@@Base+0x89dab0> │ │ │ │ - rsbseq r8, r0, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r3, pc, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa88c <__bss_end__@@Base+0x89dac0> │ │ │ │ - rsbseq r8, lr, #144, 10 @ 0x24000000 │ │ │ │ + rsbseq r8, pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa89c <__bss_end__@@Base+0x89dad0> │ │ │ │ - rsbseq ip, lr, #112 @ 0x70 │ │ │ │ + rsbseq r8, lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa8ac <__bss_end__@@Base+0x89dae0> │ │ │ │ - rsbseq r4, pc, #72, 2 │ │ │ │ + addseq r0, fp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa8bc <__bss_end__@@Base+0x89daf0> │ │ │ │ - rsbseq sl, lr, #192, 6 │ │ │ │ + addseq ip, fp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa8cc <__bss_end__@@Base+0x89db00> │ │ │ │ - addseq r1, r9, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r2, pc, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #8, 24 @ 0x800 │ │ │ │ + addseq fp, sl, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa8ec <__bss_end__@@Base+0x89db20> │ │ │ │ - rsbseq r7, pc, #240, 12 @ 0xf000000 │ │ │ │ + addseq r0, r9, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa8fc <__bss_end__@@Base+0x89db30> │ │ │ │ - addseq r1, r9, #160, 10 @ 0x28000000 │ │ │ │ + addseq r7, fp, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa90c <__bss_end__@@Base+0x89db40> │ │ │ │ - addseq r2, r9, #0, 20 │ │ │ │ + addseq r2, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa91c <__bss_end__@@Base+0x89db50> │ │ │ │ - rsbeq fp, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbeq r7, pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa92c <__bss_end__@@Base+0x89db60> │ │ │ │ - addseq sl, fp, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r1, ip, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa93c <__bss_end__@@Base+0x89db70> │ │ │ │ - rsbeq r9, pc, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r0, fp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa94c <__bss_end__@@Base+0x89db80> │ │ │ │ - rsbeq r5, pc, #32, 30 @ 0x80 │ │ │ │ + addseq r3, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa95c <__bss_end__@@Base+0x89db90> │ │ │ │ - rsbseq r7, r0, #144, 30 @ 0x240 │ │ │ │ + addseq r0, ip, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa96c <__bss_end__@@Base+0x89dba0> │ │ │ │ - rsbeq r7, pc, #240, 22 @ 0x3c000 │ │ │ │ + addseq ip, fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa97c <__bss_end__@@Base+0x89dbb0> │ │ │ │ - rsbeq r8, pc, #64, 14 @ 0x1000000 │ │ │ │ + addseq ip, fp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa98c <__bss_end__@@Base+0x89dbc0> │ │ │ │ - rsbseq r8, r0, #128, 6 │ │ │ │ + rsbeq r9, pc, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #96, 26 @ 0x1800 │ │ │ │ + addseq r5, r8, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9ac <__bss_end__@@Base+0x89dbe0> │ │ │ │ - rsbeq r8, pc, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r6, pc, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9bc <__bss_end__@@Base+0x89dbf0> │ │ │ │ - rsbeq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq pc, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9cc <__bss_end__@@Base+0x89dc00> │ │ │ │ - rsbeq fp, pc, #160, 10 @ 0x28000000 │ │ │ │ + addseq r4, fp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9dc <__bss_end__@@Base+0x89dc10> │ │ │ │ - rsbseq r8, lr, #176, 4 │ │ │ │ + addseq fp, fp, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9ec <__bss_end__@@Base+0x89dc20> │ │ │ │ - rsbseq sl, lr, #96, 12 @ 0x6000000 │ │ │ │ + addseq r5, fp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fa9fc <__bss_end__@@Base+0x89dc30> │ │ │ │ - rsbseq sl, lr, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r3, pc, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa0c <__bss_end__@@Base+0x89dc40> │ │ │ │ - rsbseq fp, lr, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r3, pc, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa1c <__bss_end__@@Base+0x89dc50> │ │ │ │ - rsbseq fp, lr, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r3, pc, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa2c <__bss_end__@@Base+0x89dc60> │ │ │ │ - rsbseq fp, lr, #112, 28 @ 0x700 │ │ │ │ + rsbseq r8, pc, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa3c <__bss_end__@@Base+0x89dc70> │ │ │ │ - rsbseq lr, lr, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r8, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa4c <__bss_end__@@Base+0x89dc80> │ │ │ │ - rsbseq r6, pc, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r2, fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #8, 30 │ │ │ │ + addseq r1, r8, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa6c <__bss_end__@@Base+0x89dca0> │ │ │ │ - rsbseq r7, pc, #224, 16 @ 0xe00000 │ │ │ │ + addseq r1, fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa7c <__bss_end__@@Base+0x89dcb0> │ │ │ │ - rsbseq r6, pc, #112, 8 @ 0x70000000 │ │ │ │ + addseq r6, fp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa8c <__bss_end__@@Base+0x89dcc0> │ │ │ │ - rsbseq r6, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r5, pc, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faa9c <__bss_end__@@Base+0x89dcd0> │ │ │ │ - rsbseq r6, pc, #248, 30 @ 0x3e0 │ │ │ │ + addseq lr, sl, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faaac <__bss_end__@@Base+0x89dce0> │ │ │ │ - rsbseq r7, pc, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r6, fp, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faabc <__bss_end__@@Base+0x89dcf0> │ │ │ │ - addseq r0, r9, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r6, fp, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faacc <__bss_end__@@Base+0x89dd00> │ │ │ │ - addseq r0, r9, #208, 28 @ 0xd00 │ │ │ │ + rsbeq r8, pc, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faadc <__bss_end__@@Base+0x89dd10> │ │ │ │ - addseq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ + addseq lr, sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faaec <__bss_end__@@Base+0x89dd20> │ │ │ │ - addseq r1, r9, #248, 12 @ 0xf800000 │ │ │ │ + addseq r0, r9, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faafc <__bss_end__@@Base+0x89dd30> │ │ │ │ - addseq r2, r9, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq sl, pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab0c <__bss_end__@@Base+0x89dd40> │ │ │ │ - addseq r2, r9, #208, 22 @ 0x34000 │ │ │ │ + addseq r3, ip, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #64, 30 @ 0x100 │ │ │ │ + addseq ip, r8, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab2c <__bss_end__@@Base+0x89dd60> │ │ │ │ - addseq r0, fp, #184, 2 @ 0x2e │ │ │ │ + addseq lr, sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab3c <__bss_end__@@Base+0x89dd70> │ │ │ │ - addseq r8, r9, #72, 10 @ 0x12000000 │ │ │ │ + addseq sl, fp, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab4c <__bss_end__@@Base+0x89dd80> │ │ │ │ - addseq sp, sl, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq r6, pc, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab5c <__bss_end__@@Base+0x89dd90> │ │ │ │ - addseq r0, fp, #200, 30 @ 0x320 │ │ │ │ + rsbseq r5, pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab6c <__bss_end__@@Base+0x89dda0> │ │ │ │ - addseq r3, fp, #248, 28 @ 0xf80 │ │ │ │ + rsbseq sl, pc, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab7c <__bss_end__@@Base+0x89ddb0> │ │ │ │ - addseq r4, fp, #0, 2 │ │ │ │ + rsbseq r9, pc, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab8c <__bss_end__@@Base+0x89ddc0> │ │ │ │ - addseq r8, fp, #136, 8 @ 0x88000000 │ │ │ │ + addseq r0, fp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fab9c <__bss_end__@@Base+0x89ddd0> │ │ │ │ - addseq r9, fp, #216, 28 @ 0xd80 │ │ │ │ + addseq sp, sl, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fabac <__bss_end__@@Base+0x89dde0> │ │ │ │ - addseq r9, fp, #240, 12 @ 0xf000000 │ │ │ │ + addseq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fabbc <__bss_end__@@Base+0x89ddf0> │ │ │ │ - addseq r9, fp, #160, 6 @ 0x80000002 │ │ │ │ + addseq r6, fp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fabcc <__bss_end__@@Base+0x89de00> │ │ │ │ - addseq sp, fp, #56, 20 @ 0x38000 │ │ │ │ + addseq r9, r9, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #160, 18 @ 0x280000 │ │ │ │ + addseq r8, r8, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fabec <__bss_end__@@Base+0x89de20> │ │ │ │ - addseq r9, fp, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq ip, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fabfc <__bss_end__@@Base+0x89de30> │ │ │ │ - addseq fp, fp, #152 @ 0x98 │ │ │ │ + sbceq lr, r5, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac0c <__bss_end__@@Base+0x89de40> │ │ │ │ - addseq sl, fp, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq ip, pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac1c <__bss_end__@@Base+0x89de50> │ │ │ │ - addseq sp, fp, #128, 18 @ 0x200000 │ │ │ │ + addseq r0, r9, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac2c <__bss_end__@@Base+0x89de60> │ │ │ │ - addseq sp, fp, #208, 24 @ 0xd000 │ │ │ │ + addseq r1, r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac3c <__bss_end__@@Base+0x89de70> │ │ │ │ - addseq sp, fp, #48, 24 @ 0x3000 │ │ │ │ + addseq r8, fp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac4c <__bss_end__@@Base+0x89de80> │ │ │ │ - addseq r1, ip, #168, 12 @ 0xa800000 │ │ │ │ + ldrbeq r7, [sp], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac5c <__bss_end__@@Base+0x89de90> │ │ │ │ - addseq fp, fp, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq sl, pc, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac6c <__bss_end__@@Base+0x89dea0> │ │ │ │ - rsbseq r9, pc, #120, 20 @ 0x78000 │ │ │ │ + ldrbeq lr, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac7c <__bss_end__@@Base+0x89deb0> │ │ │ │ - rsbeq sl, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r0, pc, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fac8c <__bss_end__@@Base+0x89dec0> │ │ │ │ - cmpeq r9, r8, asr #19 │ │ │ │ + addseq r8, fp, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #80 @ 0x50 │ │ │ │ + addseq sp, r8, #88 @ 0x58 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16facac <__bss_end__@@Base+0x89dee0> │ │ │ │ - rsbeq r5, pc, #248, 30 @ 0x3e0 │ │ │ │ + addseq r8, fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16facbc <__bss_end__@@Base+0x89def0> │ │ │ │ - rsbeq r8, pc, #120 @ 0x78 │ │ │ │ + addseq sp, fp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faccc <__bss_end__@@Base+0x89df00> │ │ │ │ - rsbeq r8, pc, #224, 10 @ 0x38000000 │ │ │ │ + addseq sl, fp, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16facdc <__bss_end__@@Base+0x89df10> │ │ │ │ - rsbeq r6, pc, #112, 2 │ │ │ │ + rsbeq sl, pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16facec <__bss_end__@@Base+0x89df20> │ │ │ │ - rsbeq r6, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbseq r0, pc, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16facfc <__bss_end__@@Base+0x89df30> │ │ │ │ - rsbeq r9, pc, #128, 8 @ 0x80000000 │ │ │ │ + addseq fp, fp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad0c <__bss_end__@@Base+0x89df40> │ │ │ │ - rsbeq sl, pc, #248, 8 @ 0xf8000000 │ │ │ │ + addseq pc, sl, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad1c <__bss_end__@@Base+0x89df50> │ │ │ │ - rsbeq r9, pc, #48, 10 @ 0xc000000 │ │ │ │ + addseq lr, fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad2c <__bss_end__@@Base+0x89df60> │ │ │ │ - rsbeq r9, pc, #24, 14 @ 0x600000 │ │ │ │ + rsbseq r4, pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad3c <__bss_end__@@Base+0x89df70> │ │ │ │ - rsbeq sl, pc, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r1, pc, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad4c <__bss_end__@@Base+0x89df80> │ │ │ │ - rsbeq fp, pc, #248, 8 @ 0xf8000000 │ │ │ │ + addseq lr, fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #200, 24 @ 0xc800 │ │ │ │ + addseq r8, r8, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad6c <__bss_end__@@Base+0x89dfa0> │ │ │ │ - rsbseq r8, r0, #208, 4 │ │ │ │ + addseq ip, fp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad7c <__bss_end__@@Base+0x89dfb0> │ │ │ │ - rsbeq fp, pc, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r2, r8, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad8c <__bss_end__@@Base+0x89dfc0> │ │ │ │ - rsbseq r8, lr, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r5, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fad9c <__bss_end__@@Base+0x89dfd0> │ │ │ │ - rsbseq r6, r5, #112, 30 @ 0x1c0 │ │ │ │ + rsbseq r7, pc, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fadac <__bss_end__@@Base+0x89dfe0> │ │ │ │ - rsbseq lr, r3, #64, 30 @ 0x100 │ │ │ │ + addseq r1, r9, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fadbc <__bss_end__@@Base+0x89dff0> │ │ │ │ - rsbseq r9, lr, #144, 28 @ 0x900 │ │ │ │ + rsbseq r7, pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fadcc <__bss_end__@@Base+0x89e000> │ │ │ │ - rsbseq sl, lr, #120, 8 @ 0x78000000 │ │ │ │ + addseq pc, fp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faddc <__bss_end__@@Base+0x89e010> │ │ │ │ - rsbseq sl, lr, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq sp, lr, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fadec <__bss_end__@@Base+0x89e020> │ │ │ │ - rsbseq sl, lr, #16, 14 @ 0x400000 │ │ │ │ + ldrbeq r9, [sp], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fadfc <__bss_end__@@Base+0x89e030> │ │ │ │ - rsbseq sp, lr, #0, 26 │ │ │ │ + rsbseq pc, lr, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae0c <__bss_end__@@Base+0x89e040> │ │ │ │ - addseq r9, fp, #224, 20 @ 0xe0000 │ │ │ │ + addseq r3, ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #128, 2 │ │ │ │ + addseq r2, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae2c <__bss_end__@@Base+0x89e060> │ │ │ │ - rsbseq lr, lr, #128, 6 │ │ │ │ + rsbseq r4, pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae3c <__bss_end__@@Base+0x89e070> │ │ │ │ - rsbseq sl, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq sl, pc, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae4c <__bss_end__@@Base+0x89e080> │ │ │ │ - rsbseq ip, lr, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq pc, lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae5c <__bss_end__@@Base+0x89e090> │ │ │ │ - rsbseq sp, lr, #96, 24 @ 0x6000 │ │ │ │ + addseq sp, sl, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae6c <__bss_end__@@Base+0x89e0a0> │ │ │ │ - addseq r2, ip, #136, 20 @ 0x88000 │ │ │ │ + blne cfb618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae7c <__bss_end__@@Base+0x89e0b0> │ │ │ │ - rsbseq lr, lr, #16, 12 @ 0x1000000 │ │ │ │ + addseq r2, ip, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae8c <__bss_end__@@Base+0x89e0c0> │ │ │ │ - rsbseq lr, lr, #200, 12 @ 0xc800000 │ │ │ │ + addseq r7, fp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fae9c <__bss_end__@@Base+0x89e0d0> │ │ │ │ - rsbseq pc, lr, #232, 18 @ 0x3a0000 │ │ │ │ + addseq sp, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faeac <__bss_end__@@Base+0x89e0e0> │ │ │ │ - rsbseq r0, pc, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r7, pc, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faebc <__bss_end__@@Base+0x89e0f0> │ │ │ │ - rsbseq r0, pc, #0, 30 │ │ │ │ + rsbseq r1, pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faecc <__bss_end__@@Base+0x89e100> │ │ │ │ - rsbseq r1, pc, #248 @ 0xf8 │ │ │ │ + rsbseq r1, pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #168, 30 @ 0x2a0 │ │ │ │ + addseq fp, sl, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faeec <__bss_end__@@Base+0x89e120> │ │ │ │ - rsbseq r1, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsbseq fp, pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faefc <__bss_end__@@Base+0x89e130> │ │ │ │ - rsbseq r1, pc, #24, 30 @ 0x60 │ │ │ │ + rsbseq r6, pc, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf0c <__bss_end__@@Base+0x89e140> │ │ │ │ - rsbseq r1, pc, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq r4, pc, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf1c <__bss_end__@@Base+0x89e150> │ │ │ │ - rsbseq r1, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq r9, pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf2c <__bss_end__@@Base+0x89e160> │ │ │ │ - rsbseq r1, pc, #112, 28 @ 0x700 │ │ │ │ + addseq pc, fp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf3c <__bss_end__@@Base+0x89e170> │ │ │ │ - rsbseq r3, pc, #136, 14 @ 0x2200000 │ │ │ │ + addseq r9, sp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf4c <__bss_end__@@Base+0x89e180> │ │ │ │ - rsbseq r3, pc, #88, 26 @ 0x1600 │ │ │ │ + addseq sp, fp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf5c <__bss_end__@@Base+0x89e190> │ │ │ │ - rsbseq r4, pc, #248, 2 @ 0x3e │ │ │ │ + addseq r4, fp, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf6c <__bss_end__@@Base+0x89e1a0> │ │ │ │ - rsbseq r5, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq fp, pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf7c <__bss_end__@@Base+0x89e1b0> │ │ │ │ - rsbseq r5, pc, #8, 28 @ 0x80 │ │ │ │ + rsbseq r9, pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faf8c <__bss_end__@@Base+0x89e1c0> │ │ │ │ - rsbseq r6, pc, #232, 2 @ 0x3a │ │ │ │ + addseq r9, fp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #192, 26 @ 0x3000 │ │ │ │ + addseq r3, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fafac <__bss_end__@@Base+0x89e1e0> │ │ │ │ - rsbseq r6, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r0, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fafbc <__bss_end__@@Base+0x89e1f0> │ │ │ │ - rsbseq r6, pc, #80, 12 @ 0x5000000 │ │ │ │ + addseq r1, fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fafcc <__bss_end__@@Base+0x89e200> │ │ │ │ - rsbseq r6, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq fp, pc, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fafdc <__bss_end__@@Base+0x89e210> │ │ │ │ - rsbseq r7, pc, #120, 4 @ 0x80000007 │ │ │ │ + addseq r4, fp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fafec <__bss_end__@@Base+0x89e220> │ │ │ │ - rsbseq r8, pc, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq lr, lr, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16faffc <__bss_end__@@Base+0x89e230> │ │ │ │ - rsbseq r8, pc, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r2, pc, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb00c <__bss_end__@@Base+0x89e240> │ │ │ │ - rsbseq r7, pc, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r6, fp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb01c <__bss_end__@@Base+0x89e250> │ │ │ │ - rsbseq r7, pc, #176, 26 @ 0x2c00 │ │ │ │ + addseq lr, fp, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb02c <__bss_end__@@Base+0x89e260> │ │ │ │ - rsbseq r8, pc, #176, 8 @ 0xb0000000 │ │ │ │ + addseq lr, sl, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb03c <__bss_end__@@Base+0x89e270> │ │ │ │ - rsbseq fp, pc, #0, 16 │ │ │ │ + rsbseq sl, lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb04c <__bss_end__@@Base+0x89e280> │ │ │ │ - rsbseq r9, pc, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq r8, pc, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #176, 2 @ 0x2c │ │ │ │ + addseq r3, r8, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb06c <__bss_end__@@Base+0x89e2a0> │ │ │ │ - addseq r2, r5, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq fp, lr, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb07c <__bss_end__@@Base+0x89e2b0> │ │ │ │ - addseq r6, fp, #168, 8 @ 0xa8000000 │ │ │ │ + ldrbeq sl, [sp], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb08c <__bss_end__@@Base+0x89e2c0> │ │ │ │ - addseq r0, r9, #40, 6 @ 0xa0000000 │ │ │ │ + blne d04ed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb09c <__bss_end__@@Base+0x89e2d0> │ │ │ │ - addseq r0, r9, #152, 30 @ 0x260 │ │ │ │ + addseq sp, sl, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0ac <__bss_end__@@Base+0x89e2e0> │ │ │ │ - addseq r2, r9, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r9, fp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0bc <__bss_end__@@Base+0x89e2f0> │ │ │ │ - addseq r1, r9, #160, 18 @ 0x280000 │ │ │ │ + rsbseq ip, lr, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0cc <__bss_end__@@Base+0x89e300> │ │ │ │ - addseq r1, r9, #8, 30 │ │ │ │ + rsbeq fp, pc, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0dc <__bss_end__@@Base+0x89e310> │ │ │ │ - addseq r8, r9, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq r9, pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0ec <__bss_end__@@Base+0x89e320> │ │ │ │ - addseq sl, r9, #48, 10 @ 0xc000000 │ │ │ │ + addseq lr, fp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb0fc <__bss_end__@@Base+0x89e330> │ │ │ │ - addseq sl, r9, #112, 8 @ 0x70000000 │ │ │ │ + addseq r1, fp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb10c <__bss_end__@@Base+0x89e340> │ │ │ │ - addseq sp, sl, #40, 16 @ 0x280000 │ │ │ │ + addseq r8, fp, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r4, sp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r7, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb13c <__bss_end__@@Base+0x89e370> │ │ │ │ - addseq lr, r9, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r1, ip, #184, 20 @ 0xb8000 │ │ │ │ eorpl r6, r5, #200, 6 @ 0x20000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb14c <__bss_end__@@Base+0x89e380> │ │ │ │ - addseq ip, sl, #176, 28 @ 0xb00 │ │ │ │ + addseq r5, fp, #224, 28 @ 0xe00 │ │ │ │ eorpl r6, r5, #212, 6 @ 0x50000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb15c <__bss_end__@@Base+0x89e390> │ │ │ │ - addseq sp, sl, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq r4, pc, #248, 6 @ 0xe0000003 │ │ │ │ eorpl r6, r5, #220, 6 @ 0x70000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb16c <__bss_end__@@Base+0x89e3a0> │ │ │ │ - addseq sp, sl, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq r8, pc, #136, 12 @ 0x8800000 │ │ │ │ eorpl r6, r5, #232, 6 @ 0xa0000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb17c <__bss_end__@@Base+0x89e3b0> │ │ │ │ - addseq sp, sl, #32, 24 @ 0x2000 │ │ │ │ + rsbseq fp, pc, #240, 8 @ 0xf0000000 │ │ │ │ eorpl r6, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb18c <__bss_end__@@Base+0x89e3c0> │ │ │ │ - addseq sp, sl, #208, 24 @ 0xd000 │ │ │ │ + blne e1db98 │ │ │ │ eorpl r6, r5, #252, 6 @ 0xf0000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb19c <__bss_end__@@Base+0x89e3d0> │ │ │ │ - addseq sp, sl, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r1, pc, #176, 6 @ 0xc0000002 │ │ │ │ eorpl r6, r5, #4, 8 @ 0x4000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb1ac <__bss_end__@@Base+0x89e3e0> │ │ │ │ - addseq lr, sl, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r9, fp, #88, 8 @ 0x58000000 │ │ │ │ eorpl r6, r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb1bc <__bss_end__@@Base+0x89e3f0> │ │ │ │ - addseq sp, sl, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq fp, pc, #248, 8 @ 0xf8000000 │ │ │ │ eorpl r6, r5, #24, 8 @ 0x18000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb1cc <__bss_end__@@Base+0x89e400> │ │ │ │ - addseq pc, sl, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r1, pc, #128, 18 @ 0x200000 │ │ │ │ eorpl r6, r5, #36, 8 @ 0x24000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-304 @ 0xfffffed0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-320 @ 0xfffffec0 │ │ │ │ @@ -1644453,574 +1644453,574 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1792 @ 0xfffff900 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb21c <__bss_end__@@Base+0x89e450> │ │ │ │ - addseq r1, fp, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r3, r6, #160, 24 @ 0xa000 │ │ │ │ eorpl r6, r5, #44, 8 @ 0x2c000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb22c <__bss_end__@@Base+0x89e460> │ │ │ │ - addseq r0, fp, #112, 28 @ 0x700 │ │ │ │ + rsbseq r2, pc, #8, 14 @ 0x200000 │ │ │ │ eorpl r6, r5, #56, 8 @ 0x38000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-4080 @ 0xfffff010 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb25c <__bss_end__@@Base+0x89e490> │ │ │ │ - addseq r2, fp, #96, 6 @ 0x80000001 │ │ │ │ + addseq r1, fp, #64, 30 @ 0x100 │ │ │ │ eorpl r6, r5, #64, 8 @ 0x40000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb26c <__bss_end__@@Base+0x89e4a0> │ │ │ │ - addseq r2, fp, #8, 8 @ 0x8000000 │ │ │ │ + rsbeq sl, pc, #0, 6 │ │ │ │ eorpl r6, r5, #72, 8 @ 0x48000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-880 @ 0xfffffc90 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-896 @ 0xfffffc80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb29c <__bss_end__@@Base+0x89e4d0> │ │ │ │ - addseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq sp, lr, #200, 22 @ 0x32000 │ │ │ │ eorpl r6, r5, #84, 8 @ 0x54000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb2ac <__bss_end__@@Base+0x89e4e0> │ │ │ │ - addseq r4, fp, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r9, pc, #232, 18 @ 0x3a0000 │ │ │ │ eorpl r6, r5, #92, 8 @ 0x5c000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-80 @ 0xffffffb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-96 @ 0xffffffa0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb2dc <__bss_end__@@Base+0x89e510> │ │ │ │ - addseq r2, fp, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r3, pc, #240, 30 @ 0x3c0 │ │ │ │ eorpl r6, r5, #104, 8 @ 0x68000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb2ec <__bss_end__@@Base+0x89e520> │ │ │ │ - addseq r3, fp, #216 @ 0xd8 │ │ │ │ + addseq r2, ip, #176, 8 @ 0xb0000000 │ │ │ │ eorpl r6, r5, #112, 8 @ 0x70000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb2fc <__bss_end__@@Base+0x89e530> │ │ │ │ - addseq r4, fp, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq fp, lr, #80, 22 @ 0x14000 │ │ │ │ eorpl r6, r5, #124, 8 @ 0x7c000000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb30c <__bss_end__@@Base+0x89e540> │ │ │ │ - addseq r3, fp, #224, 24 @ 0xe000 │ │ │ │ + rsbseq sl, lr, #40, 28 @ 0x280 │ │ │ │ eorpl r6, r5, #132, 8 @ 0x84000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1680 @ 0xfffff970 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1696 @ 0xfffff960 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb33c <__bss_end__@@Base+0x89e570> │ │ │ │ - addseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r0, ip, #120, 6 @ 0xe0000001 │ │ │ │ eorpl r6, r5, #144, 8 @ 0x90000000 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq r7, fp, #112, 20 @ 0x70000 │ │ │ │ + adcseq r7, fp, #120, 20 @ 0x78000 │ │ │ │ andpl r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1312 @ 0xfffffae0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #144, 18 @ 0x240000 │ │ │ │ + addseq pc, r7, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb38c <__bss_end__@@Base+0x89e5c0> │ │ │ │ - addseq r3, fp, #136, 22 @ 0x22000 │ │ │ │ + rsbseq r3, pc, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1120 @ 0xfffffba0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb3bc <__bss_end__@@Base+0x89e5f0> │ │ │ │ - addseq r3, fp, #56, 24 @ 0x3800 │ │ │ │ + addseq r9, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb3cc <__bss_end__@@Base+0x89e600> │ │ │ │ - addseq r5, fp, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq ip, lr, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1616 @ 0xfffff9b0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb3fc <__bss_end__@@Base+0x89e630> │ │ │ │ - addseq r4, fp, #16, 16 @ 0x100000 │ │ │ │ + addseq r1, ip, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb40c <__bss_end__@@Base+0x89e640> │ │ │ │ - addseq r8, fp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r8, fp, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3888 @ 0xfffff0d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq fp, [ip], #-3904 @ 0xfffff0c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb43c <__bss_end__@@Base+0x89e670> │ │ │ │ - addseq r5, fp, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r6, pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb44c <__bss_end__@@Base+0x89e680> │ │ │ │ - addseq r6, fp, #176, 4 │ │ │ │ + addseq r0, r9, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-848 @ 0xfffffcb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-864 @ 0xfffffca0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb47c <__bss_end__@@Base+0x89e6b0> │ │ │ │ - addseq r8, fp, #144 @ 0x90 │ │ │ │ + rsbseq sl, lr, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb48c <__bss_end__@@Base+0x89e6c0> │ │ │ │ - addseq r8, fp, #24, 14 @ 0x600000 │ │ │ │ + rsbseq fp, lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-48 @ 0xffffffd0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-64 @ 0xffffffc0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb4bc <__bss_end__@@Base+0x89e6f0> │ │ │ │ - addseq r8, fp, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r1, pc, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb4cc <__bss_end__@@Base+0x89e700> │ │ │ │ - addseq r8, fp, #96, 12 @ 0x6000000 │ │ │ │ + addseq r9, r9, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-624 @ 0xfffffd90 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-640 @ 0xfffffd80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb4fc <__bss_end__@@Base+0x89e730> │ │ │ │ - addseq r9, fp, #160, 14 @ 0x2800000 │ │ │ │ + addseq r5, fp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #136, 18 @ 0x220000 │ │ │ │ + addseq pc, r7, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #72 @ 0x48 │ │ │ │ + adcseq r1, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #64 @ 0x40 │ │ │ │ + adcseq r1, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #40, 10 @ 0xa000000 │ │ │ │ + addseq r6, r8, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb54c <__bss_end__@@Base+0x89e780> │ │ │ │ - addseq fp, fp, #64, 2 │ │ │ │ + rsbeq r9, pc, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb55c <__bss_end__@@Base+0x89e790> │ │ │ │ - addseq r9, fp, #0, 10 │ │ │ │ + rsbseq r2, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb56c <__bss_end__@@Base+0x89e7a0> │ │ │ │ - addseq sl, fp, #24 │ │ │ │ + addseq r1, r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb57c <__bss_end__@@Base+0x89e7b0> │ │ │ │ - addseq r9, fp, #80, 12 @ 0x5000000 │ │ │ │ + addseq lr, sl, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb58c <__bss_end__@@Base+0x89e7c0> │ │ │ │ - addseq sp, fp, #56, 16 @ 0x380000 │ │ │ │ + rsbseq r3, pc, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb59c <__bss_end__@@Base+0x89e7d0> │ │ │ │ - addseq r7, fp, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq sl, pc, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb5ac <__bss_end__@@Base+0x89e7e0> │ │ │ │ - addseq sl, fp, #160, 24 @ 0xa000 │ │ │ │ + addseq sp, sl, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb5bc <__bss_end__@@Base+0x89e7f0> │ │ │ │ - addseq lr, fp, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq sl, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb5cc <__bss_end__@@Base+0x89e800> │ │ │ │ - addseq fp, fp, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r0, pc, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb5dc <__bss_end__@@Base+0x89e810> │ │ │ │ - addseq fp, fp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq pc, r8, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb5ec <__bss_end__@@Base+0x89e820> │ │ │ │ - addseq ip, fp, #192 @ 0xc0 │ │ │ │ + addseq lr, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160 @ 0xa0 │ │ │ │ + addseq r3, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb60c <__bss_end__@@Base+0x89e840> │ │ │ │ - addseq lr, fp, #64, 30 @ 0x100 │ │ │ │ + addseq r0, ip, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb61c <__bss_end__@@Base+0x89e850> │ │ │ │ - addseq lr, fp, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r7, pc, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb62c <__bss_end__@@Base+0x89e860> │ │ │ │ - addseq sp, fp, #208, 28 @ 0xd00 │ │ │ │ + addseq r0, fp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb63c <__bss_end__@@Base+0x89e870> │ │ │ │ - addseq lr, fp, #216 @ 0xd8 │ │ │ │ + addseq r2, r9, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb64c <__bss_end__@@Base+0x89e880> │ │ │ │ - addseq lr, fp, #144, 10 @ 0x24000000 │ │ │ │ + addseq fp, fp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb65c <__bss_end__@@Base+0x89e890> │ │ │ │ - addseq pc, fp, #64, 6 │ │ │ │ + rsbeq r9, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb66c <__bss_end__@@Base+0x89e8a0> │ │ │ │ - ldrbeq r9, [pc], #-2256 @ 16fb698 <__bss_end__@@Base+0x89e8cc> │ │ │ │ + addseq r0, ip, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb67c <__bss_end__@@Base+0x89e8b0> │ │ │ │ - addseq pc, fp, #224, 2 @ 0x38 │ │ │ │ + rsbseq r1, pc, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb68c <__bss_end__@@Base+0x89e8c0> │ │ │ │ - addseq r0, ip, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq sl, lr, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb69c <__bss_end__@@Base+0x89e8d0> │ │ │ │ - addseq r0, ip, #24, 8 @ 0x18000000 │ │ │ │ + addseq pc, fp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb6ac <__bss_end__@@Base+0x89e8e0> │ │ │ │ - addseq pc, fp, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r6, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #200, 2 @ 0x32 │ │ │ │ + addseq sp, r8, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb6cc <__bss_end__@@Base+0x89e900> │ │ │ │ - addseq pc, fp, #64, 22 @ 0x10000 │ │ │ │ + addseq r1, fp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb6dc <__bss_end__@@Base+0x89e910> │ │ │ │ - addseq pc, fp, #136, 24 @ 0x8800 │ │ │ │ + addseq r9, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb6ec <__bss_end__@@Base+0x89e920> │ │ │ │ - addseq r0, ip, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r0, fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb6fc <__bss_end__@@Base+0x89e930> │ │ │ │ - addseq r0, ip, #96, 28 @ 0x600 │ │ │ │ + rsbseq r6, r5, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb70c <__bss_end__@@Base+0x89e940> │ │ │ │ - addseq r0, ip, #0, 30 │ │ │ │ + addseq r3, ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb71c <__bss_end__@@Base+0x89e950> │ │ │ │ - addseq r1, ip, #192 @ 0xc0 │ │ │ │ + addseq sp, fp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb72c <__bss_end__@@Base+0x89e960> │ │ │ │ - addseq pc, sl, #160, 12 @ 0xa000000 │ │ │ │ + ldrbeq lr, [sp], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb73c <__bss_end__@@Base+0x89e970> │ │ │ │ - ldrbeq sl, [sp], #-2752 @ 0xfffff540 │ │ │ │ + rsbeq sl, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb74c <__bss_end__@@Base+0x89e980> │ │ │ │ - ldrbeq r6, [pc], #-640 @ 16fb778 <__bss_end__@@Base+0x89e9ac> │ │ │ │ + addseq r0, ip, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb75c <__bss_end__@@Base+0x89e990> │ │ │ │ - ldrbeq r9, [pc], #-3432 @ 16fb788 <__bss_end__@@Base+0x89e9bc> │ │ │ │ + addseq r4, fp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb76c <__bss_end__@@Base+0x89e9a0> │ │ │ │ - blne d05f78 │ │ │ │ + addseq fp, fp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #192, 26 @ 0x3000 │ │ │ │ + addseq r1, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb78c <__bss_end__@@Base+0x89e9c0> │ │ │ │ - blne e1e198 │ │ │ │ + addseq r9, fp, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb79c <__bss_end__@@Base+0x89e9d0> │ │ │ │ - blne e65528 <__bss_end__@@Base+0x875c> │ │ │ │ + addseq sl, fp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7ac <__bss_end__@@Base+0x89e9e0> │ │ │ │ - rsbseq r8, lr, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7bc <__bss_end__@@Base+0x89e9f0> │ │ │ │ - blne d04b48 │ │ │ │ + rsbseq r2, pc, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7cc <__bss_end__@@Base+0x89ea00> │ │ │ │ - cmpeq r9, r0, lsr #22 │ │ │ │ + rsbseq r8, lr, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7dc <__bss_end__@@Base+0x89ea10> │ │ │ │ - addseq r0, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq lr, fp, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7ec <__bss_end__@@Base+0x89ea20> │ │ │ │ - addseq ip, sl, #240, 30 @ 0x3c0 │ │ │ │ + rsbeq r9, pc, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb7fc <__bss_end__@@Base+0x89ea30> │ │ │ │ - addseq lr, sl, #152, 22 @ 0x26000 │ │ │ │ + rsbeq sl, pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb80c <__bss_end__@@Base+0x89ea40> │ │ │ │ - addseq r2, fp, #208, 4 │ │ │ │ + rsbseq r9, lr, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb81c <__bss_end__@@Base+0x89ea50> │ │ │ │ - addseq r7, fp, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r0, pc, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb82c <__bss_end__@@Base+0x89ea60> │ │ │ │ - addseq r0, fp, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r4, pc, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #248, 22 @ 0x3e000 │ │ │ │ + addseq r4, r7, #0, 24 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #232, 22 @ 0x3a000 │ │ │ │ + addseq r4, r7, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #136, 14 @ 0x2200000 │ │ │ │ + addseq r4, r7, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb86c <__bss_end__@@Base+0x89eaa0> │ │ │ │ - addseq r0, fp, #64, 12 @ 0x4000000 │ │ │ │ + addseq r7, r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #128, 20 @ 0x80000 │ │ │ │ + addseq r4, r7, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #40, 16 @ 0x280000 │ │ │ │ + sbceq ip, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb89c <__bss_end__@@Base+0x89ead0> │ │ │ │ - addseq r0, fp, #16, 16 @ 0x100000 │ │ │ │ + addseq ip, fp, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb8ac <__bss_end__@@Base+0x89eae0> │ │ │ │ - addseq r0, fp, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r3, pc, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb8bc <__bss_end__@@Base+0x89eaf0> │ │ │ │ - addseq r2, fp, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq fp, pc, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb8cc <__bss_end__@@Base+0x89eb00> │ │ │ │ - addseq r1, fp, #64, 18 @ 0x100000 │ │ │ │ + addseq lr, fp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb8dc <__bss_end__@@Base+0x89eb10> │ │ │ │ - rsbseq sl, lr, #64, 20 @ 0x40000 │ │ │ │ + addseq r4, fp, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df4954 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r4, r7, #88, 20 @ 0x58000 │ │ │ │ + addseq r4, r7, #96, 20 @ 0x60000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r4, r7, #104, 20 @ 0x68000 │ │ │ │ + addseq r4, r7, #112, 20 @ 0x70000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb91c <__bss_end__@@Base+0x89eb50> │ │ │ │ - rsbeq r7, pc, #8, 28 @ 0x80 │ │ │ │ + addseq r7, fp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb92c <__bss_end__@@Base+0x89eb60> │ │ │ │ - addseq r0, ip, #176, 30 @ 0x2c0 │ │ │ │ + addseq ip, fp, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb93c <__bss_end__@@Base+0x89eb70> │ │ │ │ - rsbeq fp, pc, #192, 2 @ 0x30 │ │ │ │ + addseq r4, fp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb94c <__bss_end__@@Base+0x89eb80> │ │ │ │ - rsbeq r7, pc, #168, 30 @ 0x2a0 │ │ │ │ + addseq r3, fp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb95c <__bss_end__@@Base+0x89eb90> │ │ │ │ - rsbeq fp, pc, #96, 4 │ │ │ │ + addseq r1, r9, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb96c <__bss_end__@@Base+0x89eba0> │ │ │ │ - addseq r8, fp, #0, 30 │ │ │ │ + addseq pc, sl, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb97c <__bss_end__@@Base+0x89ebb0> │ │ │ │ - addseq r5, fp, #80, 16 @ 0x500000 │ │ │ │ + rsbseq fp, lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb98c <__bss_end__@@Base+0x89ebc0> │ │ │ │ - rsbeq fp, pc, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r5, pc, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb99c <__bss_end__@@Base+0x89ebd0> │ │ │ │ - rsbseq r8, lr, #192, 30 @ 0x300 │ │ │ │ + addseq r1, fp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb9ac <__bss_end__@@Base+0x89ebe0> │ │ │ │ - rsbseq r8, lr, #200, 22 @ 0x32000 │ │ │ │ + rsbseq r8, lr, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb9bc <__bss_end__@@Base+0x89ebf0> │ │ │ │ - rsbseq sl, lr, #232, 20 @ 0xe8000 │ │ │ │ + rsbseq pc, lr, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb9cc <__bss_end__@@Base+0x89ec00> │ │ │ │ - rsbeq ip, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq fp, lr, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb9dc <__bss_end__@@Base+0x89ec10> │ │ │ │ - rsbseq lr, lr, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq sl, lr, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fb9ec <__bss_end__@@Base+0x89ec20> │ │ │ │ - rsbseq r9, lr, #216, 30 @ 0x360 │ │ │ │ + addseq r7, fp, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #72, 20 @ 0x48000 │ │ │ │ + addseq r4, r7, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #56, 20 @ 0x38000 │ │ │ │ + addseq r4, r7, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #208, 16 @ 0xd00000 │ │ │ │ + addseq r4, r7, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #216, 16 @ 0xd80000 │ │ │ │ + addseq r4, r7, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #232, 16 @ 0xe80000 │ │ │ │ + addseq r4, r7, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r0, r0, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #40, 20 @ 0x28000 │ │ │ │ + addseq r4, r7, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r5, fp, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fba7c <__bss_end__@@Base+0x89ecb0> │ │ │ │ - rsbseq r9, lr, #8, 6 @ 0x20000000 │ │ │ │ + addseq lr, r9, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #48, 8 @ 0x30000000 │ │ │ │ + adceq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fba9c <__bss_end__@@Base+0x89ecd0> │ │ │ │ - rsbseq sl, lr, #56, 2 │ │ │ │ + addseq r3, fp, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbaac <__bss_end__@@Base+0x89ece0> │ │ │ │ - rsbseq sl, lr, #152, 22 @ 0x26000 │ │ │ │ + rsbseq fp, pc, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #24, 22 @ 0x6000 │ │ │ │ + adcseq sl, r8, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbacc <__bss_end__@@Base+0x89ed00> │ │ │ │ - rsbseq sl, lr, #192, 10 @ 0x30000000 │ │ │ │ + addseq r7, fp, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #224, 26 @ 0x3800 │ │ │ │ + adcseq r1, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq lr, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1645036,4676 +1645036,4676 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df51f4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r4, r7, #176, 16 @ 0xb00000 │ │ │ │ + addseq r4, r7, #184, 16 @ 0xb80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r4, r7, #192, 16 @ 0xc00000 │ │ │ │ + addseq r4, r7, #200, 16 @ 0xc80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbb5c <__bss_end__@@Base+0x89ed90> │ │ │ │ - addseq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ + ldrbeq sl, [sp], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbb6c <__bss_end__@@Base+0x89eda0> │ │ │ │ - rsbseq sl, lr, #64, 24 @ 0x4000 │ │ │ │ + addseq r0, ip, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbb7c <__bss_end__@@Base+0x89edb0> │ │ │ │ - rsbseq fp, lr, #56, 12 @ 0x3800000 │ │ │ │ + addseq lr, fp, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbb8c <__bss_end__@@Base+0x89edc0> │ │ │ │ - rsbseq fp, lr, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r1, ip, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbb9c <__bss_end__@@Base+0x89edd0> │ │ │ │ - rsbseq fp, lr, #208, 26 @ 0x3400 │ │ │ │ + addseq pc, fp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbac <__bss_end__@@Base+0x89ede0> │ │ │ │ - rsbseq ip, lr, #32, 2 │ │ │ │ + rsbseq sl, lr, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbbc <__bss_end__@@Base+0x89edf0> │ │ │ │ - rsbseq lr, lr, #16, 16 @ 0x100000 │ │ │ │ + addseq ip, fp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbcc <__bss_end__@@Base+0x89ee00> │ │ │ │ - rsbseq lr, lr, #216, 26 @ 0x3600 │ │ │ │ + rsbseq fp, pc, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbdc <__bss_end__@@Base+0x89ee10> │ │ │ │ - rsbseq lr, lr, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r7, pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbec <__bss_end__@@Base+0x89ee20> │ │ │ │ - rsbseq pc, lr, #224, 26 @ 0x3800 │ │ │ │ + addseq r9, fp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbbfc <__bss_end__@@Base+0x89ee30> │ │ │ │ - addseq r6, fp, #120, 2 │ │ │ │ + addseq sl, fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbc0c <__bss_end__@@Base+0x89ee40> │ │ │ │ - rsbseq r0, pc, #192, 18 @ 0x300000 │ │ │ │ + addseq r3, ip, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbc1c <__bss_end__@@Base+0x89ee50> │ │ │ │ - rsbseq r0, pc, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq r5, pc, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbc2c <__bss_end__@@Base+0x89ee60> │ │ │ │ - rsbseq r6, pc, #144, 14 @ 0x2400000 │ │ │ │ + addseq r8, fp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #232, 22 @ 0x3a000 │ │ │ │ + adcseq sl, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #80, 30 @ 0x140 │ │ │ │ + adcseq r6, ip, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #96, 2 │ │ │ │ + adcseq r8, r9, #104, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #72, 30 @ 0x120 │ │ │ │ + adcseq r7, r9, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #168, 16 @ 0xa80000 │ │ │ │ + adcseq r8, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r8, r9, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r8, r9, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r8, r9, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #24, 22 @ 0x6000 │ │ │ │ + adcseq r8, r9, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #88 @ 0x58 │ │ │ │ + adcseq r8, r9, #96 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #216, 2 @ 0x36 │ │ │ │ + adcseq r8, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r8, r9, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #184, 16 @ 0xb80000 │ │ │ │ + adcseq r8, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #8, 22 @ 0x2000 │ │ │ │ + adcseq r8, r9, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #144, 28 @ 0x900 │ │ │ │ + adcseq r7, r9, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #240 @ 0xf0 │ │ │ │ + adcseq r8, r9, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #24, 28 @ 0x180 │ │ │ │ + adcseq r7, r9, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r8, r9, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #32, 2 │ │ │ │ + adcseq r8, r9, #40, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #72, 28 @ 0x480 │ │ │ │ + adcseq r7, r9, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #48, 16 @ 0x300000 │ │ │ │ + adcseq r8, r9, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r8, r9, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r8, r9, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r8, r9, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #104, 28 @ 0x680 │ │ │ │ + adcseq r7, r9, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #232 @ 0xe8 │ │ │ │ + adcseq r8, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #48 @ 0x30 │ │ │ │ + adcseq r8, r9, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r8, r9, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r8, r9, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #232, 2 @ 0x3a │ │ │ │ + adcseq r8, r9, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r8, r9, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r7, r9, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #16, 2 │ │ │ │ + adcseq r8, r9, #24, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r8, r9, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #240, 28 @ 0xf00 │ │ │ │ + adcseq r7, r9, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r7, r9, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #200, 2 @ 0x32 │ │ │ │ + adcseq r8, r9, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #0, 8 │ │ │ │ + adcseq r8, r9, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #224 @ 0xe0 │ │ │ │ + adcseq r8, r9, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #40, 22 @ 0xa000 │ │ │ │ + adcseq r8, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r8, r9, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #56 @ 0x38 │ │ │ │ + adcseq r8, r9, #64 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r8, r9, #224, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r8, r9, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r8, r9, #0, 8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r9, #216, 22 @ 0x36000 │ │ │ │ + adcseq r8, r9, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #16, 30 @ 0x40 │ │ │ │ + adcseq r7, r9, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #248, 28 @ 0xf80 │ │ │ │ + addseq fp, sl, #0, 30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf3c <__bss_end__@@Base+0x89f170> │ │ │ │ - addseq sp, fp, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r0, ip, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf4c <__bss_end__@@Base+0x89f180> │ │ │ │ - rsbseq r2, pc, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r2, pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf5c <__bss_end__@@Base+0x89f190> │ │ │ │ - rsbseq r2, pc, #136, 22 @ 0x22000 │ │ │ │ + addseq fp, fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf6c <__bss_end__@@Base+0x89f1a0> │ │ │ │ - rsbseq r3, pc, #8, 28 @ 0x80 │ │ │ │ + addseq r3, fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf7c <__bss_end__@@Base+0x89f1b0> │ │ │ │ - rsbseq r3, pc, #232, 30 @ 0x3a0 │ │ │ │ + addseq sp, fp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf8c <__bss_end__@@Base+0x89f1c0> │ │ │ │ - rsbseq r4, pc, #184, 28 @ 0xb80 │ │ │ │ + addseq pc, fp, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbf9c <__bss_end__@@Base+0x89f1d0> │ │ │ │ - addseq r0, ip, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq fp, pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbfac <__bss_end__@@Base+0x89f1e0> │ │ │ │ - rsbseq r4, pc, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq sp, lr, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbfbc <__bss_end__@@Base+0x89f1f0> │ │ │ │ - rsbseq r5, pc, #24, 14 @ 0x600000 │ │ │ │ + addseq r2, fp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbfcc <__bss_end__@@Base+0x89f200> │ │ │ │ - rsbseq r5, pc, #80, 30 @ 0x140 │ │ │ │ + rsbeq ip, pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fbfdc <__bss_end__@@Base+0x89f210> │ │ │ │ - rsbseq r5, pc, #128, 12 @ 0x8000000 │ │ │ │ + addseq r2, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #176, 18 @ 0x2c0000 │ │ │ │ + adceq r4, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r3, sl, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #216, 12 @ 0xd800000 │ │ │ │ + adcseq lr, r6, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #200, 22 @ 0x32000 │ │ │ │ + sbceq lr, r0, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #112, 26 @ 0x1c00 │ │ │ │ + adcseq sp, lr, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #24, 10 @ 0x6000000 │ │ │ │ + adceq lr, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #216, 16 @ 0xd80000 │ │ │ │ + adcseq sp, r6, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #40, 4 @ 0x80000002 │ │ │ │ + adcseq pc, r2, #48, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r6, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #8, 10 @ 0x2000000 │ │ │ │ + adcseq sl, r7, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #80, 20 @ 0x50000 │ │ │ │ + adcseq ip, sp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #96, 18 @ 0x180000 │ │ │ │ + adcseq fp, lr, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0ac <__bss_end__@@Base+0x89f2e0> │ │ │ │ - rsbseq r6, pc, #136, 4 @ 0x80000008 │ │ │ │ + addseq sp, sl, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0bc <__bss_end__@@Base+0x89f2f0> │ │ │ │ - rsbseq r6, pc, #72, 16 @ 0x480000 │ │ │ │ + addseq r1, ip, #112, 6 @ 0xc0000001 │ │ │ │ submi r0, r7, #8, 16 @ 0x80000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0cc <__bss_end__@@Base+0x89f300> │ │ │ │ - rsbseq r7, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq pc, lr, #224, 8 @ 0xe0000000 │ │ │ │ submi r0, r7, #16, 16 @ 0x100000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0dc <__bss_end__@@Base+0x89f310> │ │ │ │ - rsbseq r6, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbseq sl, pc, #176 @ 0xb0 │ │ │ │ submi r0, r7, #20, 16 @ 0x140000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0ec <__bss_end__@@Base+0x89f320> │ │ │ │ - rsbseq r7, pc, #184, 6 @ 0xe0000002 │ │ │ │ + addseq lr, fp, #240, 8 @ 0xf0000000 │ │ │ │ submi r0, r7, #28, 16 @ 0x1c0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc0fc <__bss_end__@@Base+0x89f330> │ │ │ │ - rsbseq r8, pc, #8, 2 │ │ │ │ + rsbseq r5, pc, #8, 8 @ 0x8000000 │ │ │ │ submi r0, r7, #36, 16 @ 0x240000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc10c <__bss_end__@@Base+0x89f340> │ │ │ │ - rsbseq r8, pc, #200, 2 @ 0x32 │ │ │ │ + addseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ submi r0, r7, #44, 16 @ 0x2c0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc11c <__bss_end__@@Base+0x89f350> │ │ │ │ - rsbseq r8, pc, #136, 4 @ 0x80000008 │ │ │ │ + addseq ip, fp, #176, 30 @ 0x2c0 │ │ │ │ submi r0, r7, #52, 16 @ 0x340000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-1704 @ 16fc154 <__bss_end__@@Base+0x89f388> │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ submi r0, r7, #60, 16 @ 0x3c0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #80, 28 @ 0x500 │ │ │ │ + sbceq r9, r0, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r8 │ │ │ │ submi r0, r7, #68, 16 @ 0x440000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc14c <__bss_end__@@Base+0x89f380> │ │ │ │ - rsbseq r8, pc, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r4, pc, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc15c <__bss_end__@@Base+0x89f390> │ │ │ │ - rsbseq r8, pc, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r2, r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc16c <__bss_end__@@Base+0x89f3a0> │ │ │ │ - rsbseq r8, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r1, pc, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc17c <__bss_end__@@Base+0x89f3b0> │ │ │ │ - rsbseq r8, pc, #56, 14 @ 0xe00000 │ │ │ │ + addseq sp, fp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc18c <__bss_end__@@Base+0x89f3c0> │ │ │ │ - rsbseq r9, pc, #248, 10 @ 0x3e000000 │ │ │ │ + addseq r2, r9, #224, 24 @ 0xe000 │ │ │ │ submi r0, r7, #152, 16 @ 0x980000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc19c <__bss_end__@@Base+0x89f3d0> │ │ │ │ - rsbseq r9, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r9, lr, #168, 24 @ 0xa800 │ │ │ │ submi r0, r7, #156, 16 @ 0x9c0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #96, 12 @ 0x6000000 │ │ │ │ + adceq r4, lr, #104, 12 @ 0x6800000 │ │ │ │ andgt r0, r0, lr, ror #2 │ │ │ │ submi r0, r7, #164, 16 @ 0xa40000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #104, 8 @ 0x68000000 │ │ │ │ + adceq r3, pc, #112, 8 @ 0x70000000 │ │ │ │ andgt r0, r0, r8 │ │ │ │ submi r0, r7, #172, 16 @ 0xac0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc1cc <__bss_end__@@Base+0x89f400> │ │ │ │ - addseq r2, r9, #216, 14 @ 0x3600000 │ │ │ │ + addseq pc, fp, #24, 30 @ 0x60 │ │ │ │ submi r0, r7, #180, 16 @ 0xb40000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc1dc <__bss_end__@@Base+0x89f410> │ │ │ │ - rsbseq r9, pc, #64, 14 @ 0x1000000 │ │ │ │ + addseq r1, ip, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc1ec <__bss_end__@@Base+0x89f420> │ │ │ │ - rsbseq r9, pc, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq sl, lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc1fc <__bss_end__@@Base+0x89f430> │ │ │ │ - addseq ip, r4, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq pc, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc20c <__bss_end__@@Base+0x89f440> │ │ │ │ - rsbseq r9, pc, #144, 16 @ 0x900000 │ │ │ │ + addseq fp, fp, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc21c <__bss_end__@@Base+0x89f450> │ │ │ │ - rsbseq r9, pc, #56, 28 @ 0x380 │ │ │ │ + addseq r6, fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc22c <__bss_end__@@Base+0x89f460> │ │ │ │ - rsbseq fp, pc, #48, 4 │ │ │ │ + addseq pc, fp, #56, 12 @ 0x3800000 │ │ │ │ submi r0, r7, #32, 18 @ 0x80000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc23c <__bss_end__@@Base+0x89f470> │ │ │ │ - addseq r1, ip, #56 @ 0x38 │ │ │ │ + addseq sp, fp, #64, 20 @ 0x40000 │ │ │ │ submi r0, r7, #40, 18 @ 0xa0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc24c <__bss_end__@@Base+0x89f480> │ │ │ │ - addseq r3, fp, #152, 26 @ 0x2600 │ │ │ │ + addseq pc, r8, #0, 30 │ │ │ │ submi r0, r7, #44, 18 @ 0xb0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc25c <__bss_end__@@Base+0x89f490> │ │ │ │ - addseq r0, r9, #216, 2 @ 0x36 │ │ │ │ + rsbeq sl, pc, #64, 30 @ 0x100 │ │ │ │ submi r0, r7, #52, 18 @ 0xd0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc26c <__bss_end__@@Base+0x89f4a0> │ │ │ │ - addseq r0, r9, #128, 4 │ │ │ │ + rsbeq r5, pc, #208, 14 @ 0x3400000 │ │ │ │ submi r0, r7, #60, 18 @ 0xf0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [pc], #-3704 @ 16fc2a4 <__bss_end__@@Base+0x89f4d8> │ │ │ │ andmi r0, r0, lr, asr r2 │ │ │ │ submi r0, r7, #68, 18 @ 0x110000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #48, 30 @ 0xc0 │ │ │ │ + adcseq r3, r5, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ submi r0, r7, #76, 18 @ 0x130000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc29c <__bss_end__@@Base+0x89f4d0> │ │ │ │ - addseq r0, r9, #112, 18 @ 0x1c0000 │ │ │ │ + rsbseq sl, pc, #208, 26 @ 0x3400 │ │ │ │ submi r0, r7, #84, 18 @ 0x150000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2ac <__bss_end__@@Base+0x89f4e0> │ │ │ │ - addseq r1, r9, #152, 2 @ 0x26 │ │ │ │ + addseq pc, fp, #48, 26 @ 0xc00 │ │ │ │ submi r0, r7, #92, 18 @ 0x170000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2bc <__bss_end__@@Base+0x89f4f0> │ │ │ │ - addseq r1, r9, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq r4, pc, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2cc <__bss_end__@@Base+0x89f500> │ │ │ │ - addseq r2, r9, #32, 28 @ 0x200 │ │ │ │ + rsbseq r8, r0, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2dc <__bss_end__@@Base+0x89f510> │ │ │ │ - addseq r7, fp, #64, 30 @ 0x100 │ │ │ │ + addseq sl, fp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2ec <__bss_end__@@Base+0x89f520> │ │ │ │ - addseq lr, r9, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r5, pc, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc2fc <__bss_end__@@Base+0x89f530> │ │ │ │ - addseq r3, r9, #8 │ │ │ │ + addseq r2, r9, #120 @ 0x78 │ │ │ │ submi r0, r7, #176, 18 @ 0x2c0000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc30c <__bss_end__@@Base+0x89f540> │ │ │ │ - addseq lr, sl, #208 @ 0xd0 │ │ │ │ + rsbseq lr, lr, #136, 6 @ 0x20000002 │ │ │ │ submi r0, r7, #180, 18 @ 0x2d0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-3832 @ 0xfffff108 │ │ │ │ ldrdgt r0, [r0], -r4 │ │ │ │ submi r0, r7, #188, 18 @ 0x2f0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r7, r8, #240, 6 @ 0xc0000003 │ │ │ │ andgt r0, r0, r8 │ │ │ │ submi r0, r7, #196, 18 @ 0x310000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc33c <__bss_end__@@Base+0x89f570> │ │ │ │ - addseq lr, sl, #40 @ 0x28 │ │ │ │ + addseq sp, fp, #64, 16 @ 0x400000 │ │ │ │ submi r0, r7, #204, 18 @ 0x330000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc34c <__bss_end__@@Base+0x89f580> │ │ │ │ - addseq pc, sl, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq r5, pc, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc35c <__bss_end__@@Base+0x89f590> │ │ │ │ - addseq lr, sl, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq sl, pc, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc36c <__bss_end__@@Base+0x89f5a0> │ │ │ │ - addseq r0, fp, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r5, pc, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r7, r8, #16, 6 @ 0x40000000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r8, r2, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r8, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #136, 26 @ 0x2200 │ │ │ │ + adcseq r8, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc3cc <__bss_end__@@Base+0x89f600> │ │ │ │ - addseq r2, fp, #24, 16 @ 0x180000 │ │ │ │ + addseq pc, sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc3dc <__bss_end__@@Base+0x89f610> │ │ │ │ - addseq r1, fp, #112, 28 @ 0x700 │ │ │ │ + addseq r9, fp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc3ec <__bss_end__@@Base+0x89f620> │ │ │ │ - addseq r1, fp, #200, 26 @ 0x3200 │ │ │ │ + sbceq r7, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #152, 26 @ 0x2600 │ │ │ │ + adcseq ip, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r9, r7, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc41c <__bss_end__@@Base+0x89f650> │ │ │ │ - addseq r4, fp, #184, 12 @ 0xb800000 │ │ │ │ + rsbeq ip, pc, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc42c <__bss_end__@@Base+0x89f660> │ │ │ │ - addseq r7, fp, #240, 30 @ 0x3c0 │ │ │ │ + addseq r7, fp, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #48, 30 @ 0xc0 │ │ │ │ + adcseq sl, lr, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc45c <__bss_end__@@Base+0x89f690> │ │ │ │ - addseq r3, fp, #64, 28 @ 0x400 │ │ │ │ + addseq r0, ip, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc46c <__bss_end__@@Base+0x89f6a0> │ │ │ │ - sbceq r3, r6, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r8, lr, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #128, 18 @ 0x200000 │ │ │ │ + adcseq sp, lr, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc48c <__bss_end__@@Base+0x89f6c0> │ │ │ │ - addseq pc, fp, #40, 26 @ 0xa00 │ │ │ │ + rsbseq fp, lr, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc49c <__bss_end__@@Base+0x89f6d0> │ │ │ │ - addseq r8, fp, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r9, lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #208 @ 0xd0 │ │ │ │ + adcseq r6, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #104, 20 @ 0x68000 │ │ │ │ + adcseq r7, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r3, r8, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc4ec <__bss_end__@@Base+0x89f720> │ │ │ │ - sbceq r3, r6, #16, 4 │ │ │ │ + rsbseq lr, lr, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc4fc <__bss_end__@@Base+0x89f730> │ │ │ │ - addseq r4, fp, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r2, ip, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r1, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc51c <__bss_end__@@Base+0x89f750> │ │ │ │ - addseq r5, fp, #72, 8 @ 0x48000000 │ │ │ │ + addseq r1, fp, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc52c <__bss_end__@@Base+0x89f760> │ │ │ │ - addseq r7, fp, #72, 20 @ 0x48000 │ │ │ │ + addseq r1, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #72, 22 @ 0x12000 │ │ │ │ + adcseq r1, ip, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc54c <__bss_end__@@Base+0x89f780> │ │ │ │ - addseq r7, fp, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r3, pc, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc55c <__bss_end__@@Base+0x89f790> │ │ │ │ - addseq r7, fp, #232, 6 @ 0xa0000003 │ │ │ │ + addseq lr, fp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #72, 28 @ 0x480 │ │ │ │ + adcseq r6, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #80, 14 @ 0x1400000 │ │ │ │ + adcseq ip, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc58c <__bss_end__@@Base+0x89f7c0> │ │ │ │ - addseq r7, fp, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r2, pc, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc59c <__bss_end__@@Base+0x89f7d0> │ │ │ │ - addseq r8, fp, #48, 2 │ │ │ │ + addseq r5, fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #0, 6 │ │ │ │ + adcseq r8, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc5bc <__bss_end__@@Base+0x89f7f0> │ │ │ │ - addseq fp, fp, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r5, pc, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc5cc <__bss_end__@@Base+0x89f800> │ │ │ │ - addseq r8, fp, #88, 16 @ 0x580000 │ │ │ │ + addseq lr, fp, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r5, sp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc5ec <__bss_end__@@Base+0x89f820> │ │ │ │ - addseq sl, fp, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq sl, pc, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc5fc <__bss_end__@@Base+0x89f830> │ │ │ │ - addseq lr, fp, #128, 2 │ │ │ │ + rsbeq fp, pc, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r2, r9, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc61c <__bss_end__@@Base+0x89f850> │ │ │ │ - addseq lr, fp, #48, 16 @ 0x300000 │ │ │ │ + addseq fp, fp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc62c <__bss_end__@@Base+0x89f860> │ │ │ │ - addseq lr, fp, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r0, pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #200 @ 0xc8 │ │ │ │ + addseq r8, r7, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #208, 26 @ 0x3400 │ │ │ │ + adcseq r9, fp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc65c <__bss_end__@@Base+0x89f890> │ │ │ │ - addseq pc, fp, #200, 26 @ 0x3200 │ │ │ │ + addseq r0, ip, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc66c <__bss_end__@@Base+0x89f8a0> │ │ │ │ - addseq ip, fp, #96, 2 │ │ │ │ + addseq sp, sl, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #144, 28 @ 0x900 │ │ │ │ + adcseq r7, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc68c <__bss_end__@@Base+0x89f8c0> │ │ │ │ - addseq fp, fp, #88, 24 @ 0x5800 │ │ │ │ + addseq r2, ip, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc69c <__bss_end__@@Base+0x89f8d0> │ │ │ │ - addseq fp, fp, #160, 26 @ 0x2800 │ │ │ │ + addseq sp, fp, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r8, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc6bc <__bss_end__@@Base+0x89f8f0> │ │ │ │ - addseq fp, fp, #224, 28 @ 0xe00 │ │ │ │ + cmpeq r9, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc6cc <__bss_end__@@Base+0x89f900> │ │ │ │ - addseq pc, fp, #176, 30 @ 0x2c0 │ │ │ │ + addseq r1, fp, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #184, 22 @ 0x2e000 │ │ │ │ + adcseq r8, sp, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc6ec <__bss_end__@@Base+0x89f920> │ │ │ │ - addseq r2, ip, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r8, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc6fc <__bss_end__@@Base+0x89f930> │ │ │ │ - addseq r2, ip, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r1, ip, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r1, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc72c <__bss_end__@@Base+0x89f960> │ │ │ │ - addseq r2, ip, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r0, fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc73c <__bss_end__@@Base+0x89f970> │ │ │ │ - ldrbeq sl, [sp], #-2408 @ 0xfffff698 │ │ │ │ + addseq pc, fp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #192, 6 │ │ │ │ + adcseq ip, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc75c <__bss_end__@@Base+0x89f990> │ │ │ │ - addseq r2, fp, #64, 4 │ │ │ │ + rsbeq r6, pc, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc76c <__bss_end__@@Base+0x89f9a0> │ │ │ │ - addseq r3, ip, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq sl, lr, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #56 @ 0x38 │ │ │ │ + adcseq lr, fp, #64 @ 0x40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc78c <__bss_end__@@Base+0x89f9c0> │ │ │ │ - ldrbeq sl, [sp], #-2576 @ 0xfffff5f0 │ │ │ │ + rsbseq r9, pc, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc79c <__bss_end__@@Base+0x89f9d0> │ │ │ │ - blne cfcf48 │ │ │ │ + rsbseq r1, pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #128, 22 @ 0x20000 │ │ │ │ + adcseq lr, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc7bc <__bss_end__@@Base+0x89f9f0> │ │ │ │ - addseq r2, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r5, fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc7cc <__bss_end__@@Base+0x89fa00> │ │ │ │ - ldrbeq lr, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ + addseq r6, fp, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r9, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc7ec <__bss_end__@@Base+0x89fa20> │ │ │ │ - ldrbeq lr, [sp], #-2440 @ 0xfffff678 │ │ │ │ + addseq r7, fp, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc7fc <__bss_end__@@Base+0x89fa30> │ │ │ │ - blne d06908 │ │ │ │ + addseq pc, fp, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc81c <__bss_end__@@Base+0x89fa50> │ │ │ │ - rsbseq r8, r0, #64, 4 │ │ │ │ + rsbseq r2, pc, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc82c <__bss_end__@@Base+0x89fa60> │ │ │ │ - rsbseq r8, lr, #0, 16 │ │ │ │ + rsbeq r8, pc, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #40, 16 @ 0x280000 │ │ │ │ + adcseq r6, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc84c <__bss_end__@@Base+0x89fa80> │ │ │ │ - ldrbeq lr, [sp], #-384 @ 0xfffffe80 │ │ │ │ + addseq r1, ip, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc85c <__bss_end__@@Base+0x89fa90> │ │ │ │ - ldrbeq lr, [sp], #-1792 @ 0xfffff900 │ │ │ │ + addseq r0, r9, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #112 @ 0x70 │ │ │ │ + adcseq r8, r1, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc87c <__bss_end__@@Base+0x89fab0> │ │ │ │ - addseq lr, sl, #192, 12 @ 0xc000000 │ │ │ │ + addseq ip, sl, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc88c <__bss_end__@@Base+0x89fac0> │ │ │ │ - addseq ip, sl, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r8, pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #96, 2 │ │ │ │ + adcseq r3, r3, #104, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc8ac <__bss_end__@@Base+0x89fae0> │ │ │ │ - addseq r2, fp, #8, 24 @ 0x800 │ │ │ │ + rsbseq r4, pc, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc8bc <__bss_end__@@Base+0x89faf0> │ │ │ │ - addseq r1, ip, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r6, pc, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #240, 4 │ │ │ │ + adcseq r5, sp, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc8dc <__bss_end__@@Base+0x89fb10> │ │ │ │ - addseq r3, fp, #80, 12 @ 0x5000000 │ │ │ │ + addseq lr, sl, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc8ec <__bss_end__@@Base+0x89fb20> │ │ │ │ - rsbeq sl, pc, #112, 26 @ 0x1c00 │ │ │ │ + ldrbeq sp, [lr], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #88, 22 @ 0x16000 │ │ │ │ + adcseq r7, lr, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc90c <__bss_end__@@Base+0x89fb40> │ │ │ │ - rsbeq sl, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq fp, lr, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc91c <__bss_end__@@Base+0x89fb50> │ │ │ │ - rsbeq fp, pc, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r3, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-2328 @ 16fc954 <__bss_end__@@Base+0x89fb88> │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #72, 8 @ 0x48000000 │ │ │ │ + adcseq sp, r5, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc94c <__bss_end__@@Base+0x89fb80> │ │ │ │ - addseq r1, r9, #88, 28 @ 0x580 │ │ │ │ + addseq sp, sl, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc95c <__bss_end__@@Base+0x89fb90> │ │ │ │ - rsbeq ip, pc, #224, 4 │ │ │ │ + addseq r7, fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #32, 28 @ 0x200 │ │ │ │ + adcseq pc, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc97c <__bss_end__@@Base+0x89fbb0> │ │ │ │ - rsbseq r2, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r4, pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc98c <__bss_end__@@Base+0x89fbc0> │ │ │ │ - addseq r8, r9, #0, 8 │ │ │ │ + ldrbeq r6, [pc], #-640 @ 16fc9b8 <__bss_end__@@Base+0x89fbec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #136, 18 @ 0x220000 │ │ │ │ + sbceq r6, r0, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc9ac <__bss_end__@@Base+0x89fbe0> │ │ │ │ - addseq sp, sl, #112 @ 0x70 │ │ │ │ + rsbseq r7, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc9bc <__bss_end__@@Base+0x89fbf0> │ │ │ │ - addseq sp, sl, #136, 18 @ 0x220000 │ │ │ │ + rsbseq r1, pc, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #216, 26 @ 0x3600 │ │ │ │ + adcseq r5, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc9dc <__bss_end__@@Base+0x89fc10> │ │ │ │ - addseq r0, fp, #120, 8 @ 0x78000000 │ │ │ │ + addseq r3, ip, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fc9ec <__bss_end__@@Base+0x89fc20> │ │ │ │ - addseq r0, fp, #32, 30 @ 0x80 │ │ │ │ + addseq r3, fp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #120, 30 @ 0x1e0 │ │ │ │ + adcseq sp, r8, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca0c <__bss_end__@@Base+0x89fc40> │ │ │ │ - addseq pc, sl, #24, 4 @ 0x80000001 │ │ │ │ + rsbseq pc, lr, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca1c <__bss_end__@@Base+0x89fc50> │ │ │ │ - addseq sl, fp, #48, 12 @ 0x3000000 │ │ │ │ + addseq r1, ip, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #64, 18 @ 0x100000 │ │ │ │ + adcseq r8, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca3c <__bss_end__@@Base+0x89fc70> │ │ │ │ - rsbeq lr, r7, #72, 28 @ 0x480 │ │ │ │ + addseq ip, sl, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca4c <__bss_end__@@Base+0x89fc80> │ │ │ │ - rsbeq r5, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbseq pc, lr, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #112, 26 @ 0x1c00 │ │ │ │ + adcseq sp, sp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca6c <__bss_end__@@Base+0x89fca0> │ │ │ │ - rsbeq sl, pc, #8, 28 @ 0x80 │ │ │ │ + rsbseq r5, pc, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca7c <__bss_end__@@Base+0x89fcb0> │ │ │ │ - rsbseq r2, pc, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq sl, lr, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #24, 14 @ 0x600000 │ │ │ │ + sbceq sl, r0, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fca9c <__bss_end__@@Base+0x89fcd0> │ │ │ │ - rsbeq sl, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r9, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcaac <__bss_end__@@Base+0x89fce0> │ │ │ │ - rsbeq ip, pc, #192, 20 @ 0xc0000 │ │ │ │ + addseq r5, fp, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r1, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcacc <__bss_end__@@Base+0x89fd00> │ │ │ │ - rsbseq r1, lr, #0, 10 │ │ │ │ + addseq pc, fp, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcadc <__bss_end__@@Base+0x89fd10> │ │ │ │ - rsbseq sl, lr, #216, 2 @ 0x36 │ │ │ │ + addseq r2, fp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #176, 28 @ 0xb00 │ │ │ │ + adcseq r1, pc, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcafc <__bss_end__@@Base+0x89fd30> │ │ │ │ - rsbseq sl, lr, #32, 6 @ 0x80000000 │ │ │ │ + addseq ip, r8, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb0c <__bss_end__@@Base+0x89fd40> │ │ │ │ - rsbseq sl, lr, #128, 4 │ │ │ │ + addseq r0, fp, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #160, 30 @ 0x280 │ │ │ │ + adcseq r7, r5, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb2c <__bss_end__@@Base+0x89fd60> │ │ │ │ - rsbseq ip, lr, #96, 8 @ 0x60000000 │ │ │ │ + addseq r2, r9, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb3c <__bss_end__@@Base+0x89fd70> │ │ │ │ - rsbseq pc, lr, #48, 26 @ 0xc00 │ │ │ │ + rsbseq lr, lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #160, 22 @ 0x28000 │ │ │ │ + adcseq r2, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb5c <__bss_end__@@Base+0x89fd90> │ │ │ │ - rsbseq lr, lr, #120, 28 @ 0x780 │ │ │ │ + addseq r0, fp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb6c <__bss_end__@@Base+0x89fda0> │ │ │ │ - rsbseq pc, lr, #144, 24 @ 0x9000 │ │ │ │ + rsbseq fp, lr, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #168, 12 @ 0xa800000 │ │ │ │ + adcseq sp, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb8c <__bss_end__@@Base+0x89fdc0> │ │ │ │ - rsbseq r2, pc, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq sl, pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcb9c <__bss_end__@@Base+0x89fdd0> │ │ │ │ - rsbseq r5, pc, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r0, pc, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #192, 4 │ │ │ │ + adcseq sp, sp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcbbc <__bss_end__@@Base+0x89fdf0> │ │ │ │ - rsbseq r5, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r6, pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcbcc <__bss_end__@@Base+0x89fe00> │ │ │ │ - rsbseq r7, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r9, pc, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #56, 22 @ 0xe000 │ │ │ │ + adceq r2, pc, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcbec <__bss_end__@@Base+0x89fe20> │ │ │ │ - rsbseq sl, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbeq r8, pc, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcbfc <__bss_end__@@Base+0x89fe30> │ │ │ │ - addseq pc, sl, #128, 20 @ 0x80000 │ │ │ │ + addseq sp, fp, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r4, r9, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc1c <__bss_end__@@Base+0x89fe50> │ │ │ │ - addseq pc, sl, #144, 24 @ 0x9000 │ │ │ │ + addseq r3, ip, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc2c <__bss_end__@@Base+0x89fe60> │ │ │ │ - addseq r1, ip, #40, 4 @ 0x80000002 │ │ │ │ + addseq sl, r9, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #104, 24 @ 0x6800 │ │ │ │ + adcseq r0, pc, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc4c <__bss_end__@@Base+0x89fe80> │ │ │ │ - addseq pc, fp, #216, 12 @ 0xd800000 │ │ │ │ + addseq fp, fp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc5c <__bss_end__@@Base+0x89fe90> │ │ │ │ - addseq r4, fp, #128, 6 │ │ │ │ + addseq pc, sl, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r1, r0, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc7c <__bss_end__@@Base+0x89feb0> │ │ │ │ - addseq r1, ip, #80, 28 @ 0x500 │ │ │ │ + ldrbeq sl, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcc8c <__bss_end__@@Base+0x89fec0> │ │ │ │ - addseq sl, fp, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq fp, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r1, r0, #240, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fccac <__bss_end__@@Base+0x89fee0> │ │ │ │ - rsbseq sl, pc, #64, 10 @ 0x10000000 │ │ │ │ + addseq r6, fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fccbc <__bss_end__@@Base+0x89fef0> │ │ │ │ - rsbseq r7, pc, #200, 20 @ 0xc8000 │ │ │ │ + addseq r0, ip, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r3, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fccdc <__bss_end__@@Base+0x89ff10> │ │ │ │ - rsbseq sl, pc, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r5, fp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fccec <__bss_end__@@Base+0x89ff20> │ │ │ │ - rsbseq r9, pc, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r0, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #16, 20 @ 0x10000 │ │ │ │ + adceq r2, sl, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #56, 20 @ 0x38000 │ │ │ │ + adcseq ip, r6, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd1c <__bss_end__@@Base+0x89ff50> │ │ │ │ - addseq r4, fp, #176, 2 @ 0x2c │ │ │ │ + rsbseq r8, lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd2c <__bss_end__@@Base+0x89ff60> │ │ │ │ - addseq r1, r9, #232, 24 @ 0xe800 │ │ │ │ + ldrbeq sl, [sp], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #224, 2 @ 0x38 │ │ │ │ + adcseq r0, r7, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd4c <__bss_end__@@Base+0x89ff80> │ │ │ │ - addseq r1, r9, #160, 26 @ 0x2800 │ │ │ │ + blne d00358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd5c <__bss_end__@@Base+0x89ff90> │ │ │ │ - addseq sp, sl, #184, 2 @ 0x2e │ │ │ │ + rsbseq sl, lr, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #128, 8 @ 0x80000000 │ │ │ │ + adceq r6, pc, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd7c <__bss_end__@@Base+0x89ffb0> │ │ │ │ - addseq pc, sl, #224, 18 @ 0x380000 │ │ │ │ + addseq r0, fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd8c <__bss_end__@@Base+0x89ffc0> │ │ │ │ - addseq r4, fp, #88, 4 @ 0x80000005 │ │ │ │ + addseq r0, r5, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcd9c <__bss_end__@@Base+0x89ffd0> │ │ │ │ - addseq r4, fp, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r3, pc, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcdac <__bss_end__@@Base+0x89ffe0> │ │ │ │ - addseq r4, fp, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq sl, pc, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #56, 20 @ 0x38000 │ │ │ │ + adcseq r2, r9, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r9, sp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #144, 16 @ 0x900000 │ │ │ │ + adceq r5, ip, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcdec <__bss_end__@@Base+0x8a0020> │ │ │ │ - addseq r7, fp, #64, 10 @ 0x10000000 │ │ │ │ + addseq ip, fp, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcdfc <__bss_end__@@Base+0x8a0030> │ │ │ │ - addseq r4, fp, #144, 20 @ 0x90000 │ │ │ │ + addseq r5, fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #48, 24 @ 0x3000 │ │ │ │ + adcseq lr, r7, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce1c <__bss_end__@@Base+0x8a0050> │ │ │ │ - addseq ip, fp, #152, 8 @ 0x98000000 │ │ │ │ + addseq r2, ip, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce2c <__bss_end__@@Base+0x8a0060> │ │ │ │ - addseq r2, fp, #112 @ 0x70 │ │ │ │ + addseq r1, r9, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #32, 2 │ │ │ │ + adcseq r6, pc, #40, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #88, 30 @ 0x160 │ │ │ │ + adceq r4, sp, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce5c <__bss_end__@@Base+0x8a0090> │ │ │ │ - addseq r2, fp, #176, 2 @ 0x2c │ │ │ │ + addseq r1, ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce6c <__bss_end__@@Base+0x8a00a0> │ │ │ │ - rsbseq r9, r0, #40 @ 0x28 │ │ │ │ + ldrbeq lr, [sp], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r9, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce8c <__bss_end__@@Base+0x8a00c0> │ │ │ │ - rsbeq r8, pc, #224, 14 @ 0x3800000 │ │ │ │ + addseq r2, fp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fce9c <__bss_end__@@Base+0x8a00d0> │ │ │ │ - rsbeq r8, pc, #136, 16 @ 0x880000 │ │ │ │ + rsbseq fp, pc, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #216, 28 @ 0xd80 │ │ │ │ + adceq r1, lr, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcebc <__bss_end__@@Base+0x8a00f0> │ │ │ │ - rsbeq sl, pc, #72 @ 0x48 │ │ │ │ + addseq r1, r9, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcecc <__bss_end__@@Base+0x8a0100> │ │ │ │ - rsbseq sl, lr, #232, 24 @ 0xe800 │ │ │ │ + addseq r2, ip, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #48, 10 @ 0xc000000 │ │ │ │ + adcseq pc, sp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fceec <__bss_end__@@Base+0x8a0120> │ │ │ │ - rsbseq r9, r0, #200 @ 0xc8 │ │ │ │ + rsbseq fp, pc, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcefc <__bss_end__@@Base+0x8a0130> │ │ │ │ - rsbseq r9, lr, #224, 26 @ 0x3800 │ │ │ │ + addseq r1, ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r2, fp, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf1c <__bss_end__@@Base+0x8a0150> │ │ │ │ - rsbseq r1, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r5, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf2c <__bss_end__@@Base+0x8a0160> │ │ │ │ - rsbseq fp, lr, #88 @ 0x58 │ │ │ │ + blne cf6cd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #160, 18 @ 0x280000 │ │ │ │ + adcseq ip, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf4c <__bss_end__@@Base+0x8a0180> │ │ │ │ - rsbseq fp, lr, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r7, pc, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf5c <__bss_end__@@Base+0x8a0190> │ │ │ │ - rsbseq r5, pc, #40, 24 @ 0x2800 │ │ │ │ + rsbseq fp, pc, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #104, 16 @ 0x680000 │ │ │ │ + adcseq sp, r0, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf7c <__bss_end__@@Base+0x8a01b0> │ │ │ │ - addseq pc, r8, #160, 26 @ 0x2800 │ │ │ │ + rsbseq r7, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcf8c <__bss_end__@@Base+0x8a01c0> │ │ │ │ - rsbseq r7, pc, #88, 8 @ 0x58000000 │ │ │ │ + addseq r2, fp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #160, 4 │ │ │ │ + adcseq r2, pc, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcfac <__bss_end__@@Base+0x8a01e0> │ │ │ │ - addseq r4, fp, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq r1, pc, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcfbc <__bss_end__@@Base+0x8a01f0> │ │ │ │ - rsbseq fp, pc, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq fp, pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #16, 26 @ 0x400 │ │ │ │ + adcseq sl, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcfdc <__bss_end__@@Base+0x8a0210> │ │ │ │ - addseq sp, sl, #16, 2 │ │ │ │ + addseq r4, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fcfec <__bss_end__@@Base+0x8a0220> │ │ │ │ - addseq sp, fp, #160, 10 @ 0x28000000 │ │ │ │ + addseq r0, r9, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #0, 18 │ │ │ │ + adcseq r5, r1, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd00c <__bss_end__@@Base+0x8a0240> │ │ │ │ - addseq r7, fp, #112, 22 @ 0x1c000 │ │ │ │ + addseq fp, fp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd01c <__bss_end__@@Base+0x8a0250> │ │ │ │ - addseq r9, fp, #64, 4 │ │ │ │ + addseq r2, ip, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #144, 24 @ 0x9000 │ │ │ │ + adcseq ip, sp, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd03c <__bss_end__@@Base+0x8a0270> │ │ │ │ - addseq fp, fp, #184, 22 @ 0x2e000 │ │ │ │ + adceq r3, r3, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd04c <__bss_end__@@Base+0x8a0280> │ │ │ │ - addseq r4, fp, #24, 28 @ 0x180 │ │ │ │ + rsbeq ip, pc, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd05c <__bss_end__@@Base+0x8a0290> │ │ │ │ - addseq r9, fp, #80, 8 @ 0x50000000 │ │ │ │ + addseq r4, fp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd06c <__bss_end__@@Base+0x8a02a0> │ │ │ │ - addseq sp, fp, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq pc, lr, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd07c <__bss_end__@@Base+0x8a02b0> │ │ │ │ - cmpeq r9, r0, ror sl │ │ │ │ + addseq fp, fp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd08c <__bss_end__@@Base+0x8a02c0> │ │ │ │ - rsbeq r6, r8, #80, 4 │ │ │ │ + rsbseq r8, lr, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd09c <__bss_end__@@Base+0x8a02d0> │ │ │ │ - rsbeq r5, pc, #112, 22 @ 0x1c000 │ │ │ │ + addseq sl, fp, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd0ac <__bss_end__@@Base+0x8a02e0> │ │ │ │ - addseq r8, fp, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq fp, pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r8, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #104, 30 @ 0x1a0 │ │ │ │ + adceq pc, lr, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd0dc <__bss_end__@@Base+0x8a0310> │ │ │ │ - rsbeq r5, pc, #192, 18 @ 0x300000 │ │ │ │ + addseq r4, fp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd0ec <__bss_end__@@Base+0x8a0320> │ │ │ │ - rsbeq r8, pc, #96, 20 @ 0x60000 │ │ │ │ + addseq sl, fp, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd0fc <__bss_end__@@Base+0x8a0330> │ │ │ │ - rsbeq r8, pc, #40, 18 @ 0xa0000 │ │ │ │ + addseq pc, sl, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd10c <__bss_end__@@Base+0x8a0340> │ │ │ │ - rsbeq r8, pc, #40, 28 @ 0x280 │ │ │ │ + rsbseq r1, pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #136, 22 @ 0x22000 │ │ │ │ + sbceq r9, r0, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #88 @ 0x58 │ │ │ │ + sbceq fp, r0, #96 @ 0x60 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r4, r7, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #120, 2 │ │ │ │ + adcseq fp, r9, #128, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd15c <__bss_end__@@Base+0x8a0390> │ │ │ │ - rsbeq r8, pc, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq r8, lr, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd16c <__bss_end__@@Base+0x8a03a0> │ │ │ │ - rsbeq r8, pc, #128, 30 @ 0x200 │ │ │ │ + rsbseq pc, lr, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd17c <__bss_end__@@Base+0x8a03b0> │ │ │ │ - rsbeq r8, pc, #208, 28 @ 0xd00 │ │ │ │ + blne d07288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd18c <__bss_end__@@Base+0x8a03c0> │ │ │ │ - rsbeq r9, pc, #168 @ 0xa8 │ │ │ │ + addseq r0, r9, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd19c <__bss_end__@@Base+0x8a03d0> │ │ │ │ - addseq r8, fp, #232, 2 @ 0x3a │ │ │ │ + addseq sp, fp, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd1ac <__bss_end__@@Base+0x8a03e0> │ │ │ │ - rsbeq r9, pc, #64, 6 │ │ │ │ + addseq lr, sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #168, 20 @ 0xa8000 │ │ │ │ + adceq fp, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd1cc <__bss_end__@@Base+0x8a0400> │ │ │ │ - rsbeq r9, pc, #0, 30 │ │ │ │ + addseq r2, ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd1dc <__bss_end__@@Base+0x8a0410> │ │ │ │ - rsbeq sl, pc, #136, 22 @ 0x22000 │ │ │ │ + addseq r8, fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #8, 20 @ 0x8000 │ │ │ │ + adceq r2, sl, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r1, sl, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd21c <__bss_end__@@Base+0x8a0450> │ │ │ │ - rsbeq sl, pc, #0, 14 │ │ │ │ + rsbseq r0, pc, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd22c <__bss_end__@@Base+0x8a0460> │ │ │ │ - rsbeq sl, pc, #224, 20 @ 0xe0000 │ │ │ │ + addseq r8, fp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #40, 2 │ │ │ │ + adcseq fp, r9, #48, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd24c <__bss_end__@@Base+0x8a0480> │ │ │ │ - rsbeq fp, pc, #80, 12 @ 0x5000000 │ │ │ │ + addseq r9, fp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd25c <__bss_end__@@Base+0x8a0490> │ │ │ │ - rsbeq sl, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r3, pc, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #248, 16 @ 0xf80000 │ │ │ │ + adcseq sl, fp, #0, 18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd27c <__bss_end__@@Base+0x8a04b0> │ │ │ │ - rsbeq sl, pc, #64, 30 @ 0x100 │ │ │ │ + addseq r2, ip, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd28c <__bss_end__@@Base+0x8a04c0> │ │ │ │ - rsbeq fp, pc, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r9, r0, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #24, 18 @ 0x60000 │ │ │ │ + adceq r9, ip, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd2ac <__bss_end__@@Base+0x8a04e0> │ │ │ │ - rsbeq fp, pc, #240, 12 @ 0xf000000 │ │ │ │ + addseq pc, sl, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd2bc <__bss_end__@@Base+0x8a04f0> │ │ │ │ - rsbeq fp, pc, #216, 16 @ 0xd80000 │ │ │ │ + addseq r0, fp, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #16, 22 @ 0x4000 │ │ │ │ + adcseq r4, fp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd2dc <__bss_end__@@Base+0x8a0510> │ │ │ │ - rsbeq fp, pc, #200, 24 @ 0xc800 │ │ │ │ + addseq r0, r9, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd2ec <__bss_end__@@Base+0x8a0520> │ │ │ │ - rsbeq fp, pc, #120, 22 @ 0x1e000 │ │ │ │ + addseq r8, fp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #104, 12 @ 0x6800000 │ │ │ │ + adcseq pc, lr, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd30c <__bss_end__@@Base+0x8a0540> │ │ │ │ - rsbeq fp, pc, #32, 24 @ 0x2000 │ │ │ │ + addseq r0, fp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd31c <__bss_end__@@Base+0x8a0550> │ │ │ │ - rsbeq fp, pc, #128, 26 @ 0x2000 │ │ │ │ + addseq r1, ip, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd32c <__bss_end__@@Base+0x8a0560> │ │ │ │ - rsbeq ip, pc, #48, 4 │ │ │ │ + addseq lr, fp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd33c <__bss_end__@@Base+0x8a0570> │ │ │ │ - rsbeq ip, pc, #112, 14 @ 0x1c00000 │ │ │ │ + addseq fp, fp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd34c <__bss_end__@@Base+0x8a0580> │ │ │ │ - addseq r0, ip, #152, 16 @ 0x980000 │ │ │ │ + addseq r7, fp, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd35c <__bss_end__@@Base+0x8a0590> │ │ │ │ - rsbseq r8, r0, #32, 8 @ 0x20000000 │ │ │ │ + addseq r2, fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd36c <__bss_end__@@Base+0x8a05a0> │ │ │ │ - rsbseq r8, r0, #120, 10 @ 0x1e000000 │ │ │ │ + addseq r0, r9, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd37c <__bss_end__@@Base+0x8a05b0> │ │ │ │ - rsbseq r7, r5, #24 │ │ │ │ + rsbseq fp, lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd38c <__bss_end__@@Base+0x8a05c0> │ │ │ │ - rsbseq r8, r0, #72, 12 @ 0x4800000 │ │ │ │ + addseq sp, sl, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd39c <__bss_end__@@Base+0x8a05d0> │ │ │ │ - rsbseq r6, r5, #200, 28 @ 0xc80 │ │ │ │ + addseq fp, fp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3ac <__bss_end__@@Base+0x8a05e0> │ │ │ │ - rsbseq fp, lr, #248 @ 0xf8 │ │ │ │ + rsbseq sl, lr, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3bc <__bss_end__@@Base+0x8a05f0> │ │ │ │ - rsbseq r7, r5, #88, 2 │ │ │ │ + rsbseq r9, lr, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3cc <__bss_end__@@Base+0x8a0600> │ │ │ │ - rsbseq sl, lr, #0, 18 │ │ │ │ + addseq r2, fp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3dc <__bss_end__@@Base+0x8a0610> │ │ │ │ - rsbseq r9, lr, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r4, pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3ec <__bss_end__@@Base+0x8a0620> │ │ │ │ - rsbseq sl, lr, #152, 18 @ 0x260000 │ │ │ │ + rsbseq lr, lr, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd3fc <__bss_end__@@Base+0x8a0630> │ │ │ │ - rsbseq fp, lr, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r6, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd40c <__bss_end__@@Base+0x8a0640> │ │ │ │ - rsbseq fp, lr, #152, 2 @ 0x26 │ │ │ │ + addseq r5, fp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd41c <__bss_end__@@Base+0x8a0650> │ │ │ │ - rsbseq fp, lr, #128, 10 @ 0x20000000 │ │ │ │ + addseq r3, fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd42c <__bss_end__@@Base+0x8a0660> │ │ │ │ - addseq r5, fp, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq r9, pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd43c <__bss_end__@@Base+0x8a0670> │ │ │ │ - rsbseq fp, lr, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r7, pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd44c <__bss_end__@@Base+0x8a0680> │ │ │ │ - rsbseq fp, lr, #8, 20 @ 0x8000 │ │ │ │ + addseq r8, fp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd45c <__bss_end__@@Base+0x8a0690> │ │ │ │ - rsbseq ip, lr, #192, 2 @ 0x30 │ │ │ │ + addseq ip, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd46c <__bss_end__@@Base+0x8a06a0> │ │ │ │ - rsbseq ip, lr, #112, 4 │ │ │ │ + addseq r3, fp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd47c <__bss_end__@@Base+0x8a06b0> │ │ │ │ - rsbseq ip, lr, #16, 6 @ 0x40000000 │ │ │ │ + blne e67208 <__bss_end__@@Base+0xa43c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd48c <__bss_end__@@Base+0x8a06c0> │ │ │ │ - rsbseq sp, lr, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r0, pc, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd49c <__bss_end__@@Base+0x8a06d0> │ │ │ │ - rsbseq sp, lr, #176, 26 @ 0x2c00 │ │ │ │ + addseq r2, ip, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd4ac <__bss_end__@@Base+0x8a06e0> │ │ │ │ - rsbseq sp, lr, #192, 22 @ 0x30000 │ │ │ │ + addseq r8, fp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd4bc <__bss_end__@@Base+0x8a06f0> │ │ │ │ - rsbseq sp, lr, #72, 28 @ 0x480 │ │ │ │ + rsbseq sl, pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd4cc <__bss_end__@@Base+0x8a0700> │ │ │ │ - rsbseq lr, lr, #240 @ 0xf0 │ │ │ │ + rsbseq fp, lr, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd4dc <__bss_end__@@Base+0x8a0710> │ │ │ │ - rsbseq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ + addseq ip, r4, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #48, 12 @ 0x3000000 │ │ │ │ + adcseq fp, fp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd4fc <__bss_end__@@Base+0x8a0730> │ │ │ │ - rsbseq pc, lr, #0, 16 │ │ │ │ + addseq r2, fp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd50c <__bss_end__@@Base+0x8a0740> │ │ │ │ - rsbseq lr, lr, #56, 26 @ 0xe00 │ │ │ │ + addseq r6, fp, #56, 18 @ 0xe0000 │ │ │ │ submi r2, r7, #20, 14 @ 0x500000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd51c <__bss_end__@@Base+0x8a0750> │ │ │ │ - rsbseq lr, lr, #80, 22 @ 0x14000 │ │ │ │ + rsbeq ip, pc, #208, 12 @ 0xd000000 │ │ │ │ submi r2, r7, #24, 14 @ 0x600000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd52c <__bss_end__@@Base+0x8a0760> │ │ │ │ - rsbseq lr, lr, #24, 30 @ 0x60 │ │ │ │ + rsbseq sl, lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #16, 14 @ 0x400000 │ │ │ │ + adcseq r7, r0, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-3816 @ 16fd574 <__bss_end__@@Base+0x8a07a8> │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd55c <__bss_end__@@Base+0x8a0790> │ │ │ │ - rsbseq pc, lr, #72, 4 @ 0x80000004 │ │ │ │ + addseq r2, fp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd56c <__bss_end__@@Base+0x8a07a0> │ │ │ │ - rsbseq r0, pc, #16, 10 @ 0x4000000 │ │ │ │ + addseq lr, fp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #192 @ 0xc0 │ │ │ │ + adcseq ip, lr, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd58c <__bss_end__@@Base+0x8a07c0> │ │ │ │ - rsbseq r0, pc, #200, 10 @ 0x32000000 │ │ │ │ + rsbeq sl, pc, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd59c <__bss_end__@@Base+0x8a07d0> │ │ │ │ - rsbseq r0, pc, #208, 2 @ 0x34 │ │ │ │ + addseq r6, fp, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #80, 14 @ 0x1400000 │ │ │ │ + sbceq lr, r0, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd5bc <__bss_end__@@Base+0x8a07f0> │ │ │ │ - rsbseq r0, pc, #128, 4 │ │ │ │ + addseq sp, sl, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd5cc <__bss_end__@@Base+0x8a0800> │ │ │ │ - rsbseq r0, pc, #32, 6 @ 0x80000000 │ │ │ │ + sbceq lr, r5, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #152, 26 @ 0x2600 │ │ │ │ + adcseq r5, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd5ec <__bss_end__@@Base+0x8a0820> │ │ │ │ - rsbseq r0, pc, #24, 14 @ 0x600000 │ │ │ │ + addseq sl, fp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd5fc <__bss_end__@@Base+0x8a0830> │ │ │ │ - rsbseq r0, pc, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r9, pc, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #56, 18 @ 0xe0000 │ │ │ │ + adcseq r0, pc, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd61c <__bss_end__@@Base+0x8a0850> │ │ │ │ - rsbseq r0, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq lr, lr, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd62c <__bss_end__@@Base+0x8a0860> │ │ │ │ - rsbseq r0, pc, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r9, pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #232, 28 @ 0xe80 │ │ │ │ + adceq r7, lr, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd64c <__bss_end__@@Base+0x8a0880> │ │ │ │ - rsbseq r1, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq sl, pc, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd65c <__bss_end__@@Base+0x8a0890> │ │ │ │ - rsbseq r0, pc, #64, 24 @ 0x4000 │ │ │ │ + addseq r5, fp, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq fp, r9, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd67c <__bss_end__@@Base+0x8a08b0> │ │ │ │ - rsbseq r1, pc, #152, 2 @ 0x26 │ │ │ │ + rsbseq r9, lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd68c <__bss_end__@@Base+0x8a08c0> │ │ │ │ - rsbseq r1, pc, #48, 16 @ 0x300000 │ │ │ │ + addseq fp, fp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #128, 28 @ 0x800 │ │ │ │ + adcseq r5, lr, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd6ac <__bss_end__@@Base+0x8a08e0> │ │ │ │ - rsbseq r1, pc, #88, 22 @ 0x16000 │ │ │ │ + addseq r9, fp, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd6bc <__bss_end__@@Base+0x8a08f0> │ │ │ │ - rsbseq r1, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbeq r9, pc, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r4, r0, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd6dc <__bss_end__@@Base+0x8a0910> │ │ │ │ - rsbseq r2, pc, #104, 4 @ 0x80000006 │ │ │ │ + addseq lr, sl, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd6ec <__bss_end__@@Base+0x8a0920> │ │ │ │ - rsbseq r1, pc, #248, 22 @ 0x3e000 │ │ │ │ + addseq ip, sl, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r2, r7, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd70c <__bss_end__@@Base+0x8a0940> │ │ │ │ - rsbseq r1, pc, #48, 26 @ 0xc00 │ │ │ │ + rsbseq r5, pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd71c <__bss_end__@@Base+0x8a0950> │ │ │ │ - rsbseq r2, pc, #200, 2 @ 0x32 │ │ │ │ + rsbeq r9, pc, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd72c <__bss_end__@@Base+0x8a0960> │ │ │ │ - rsbseq r1, pc, #208, 30 @ 0x340 │ │ │ │ + rsbseq r3, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd73c <__bss_end__@@Base+0x8a0970> │ │ │ │ - rsbseq r2, pc, #8, 18 @ 0x20000 │ │ │ │ + addseq pc, r8, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r0, #184 @ 0xb8 │ │ │ │ + adcseq pc, r0, #192 @ 0xc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd75c <__bss_end__@@Base+0x8a0990> │ │ │ │ - rsbseq r3, pc, #32, 20 @ 0x20000 │ │ │ │ + rsbseq fp, lr, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd76c <__bss_end__@@Base+0x8a09a0> │ │ │ │ - rsbseq r3, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq pc, lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq pc, r0, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd78c <__bss_end__@@Base+0x8a09c0> │ │ │ │ - rsbseq r2, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbeq r8, pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd79c <__bss_end__@@Base+0x8a09d0> │ │ │ │ - rsbseq r3, pc, #192, 20 @ 0xc0000 │ │ │ │ + addseq r2, r9, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #56, 26 @ 0xe00 │ │ │ │ + sbceq r8, r0, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd7bc <__bss_end__@@Base+0x8a09f0> │ │ │ │ - rsbseq r3, pc, #168, 24 @ 0xa800 │ │ │ │ + addseq r7, fp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd7cc <__bss_end__@@Base+0x8a0a00> │ │ │ │ - rsbseq r3, pc, #176, 28 @ 0xb00 │ │ │ │ + addseq pc, sl, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r1, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd7ec <__bss_end__@@Base+0x8a0a20> │ │ │ │ - rsbseq r5, pc, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq fp, pc, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd7fc <__bss_end__@@Base+0x8a0a30> │ │ │ │ - rsbseq r5, pc, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r0, pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #112, 14 @ 0x1c00000 │ │ │ │ + sbceq fp, r0, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd81c <__bss_end__@@Base+0x8a0a50> │ │ │ │ - rsbseq r5, pc, #0, 8 │ │ │ │ + rsbseq ip, pc, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd82c <__bss_end__@@Base+0x8a0a60> │ │ │ │ - addseq pc, fp, #16, 16 @ 0x100000 │ │ │ │ + addseq r0, fp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r8, r2, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r4, fp, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd85c <__bss_end__@@Base+0x8a0a90> │ │ │ │ - rsbseq r6, pc, #56, 2 │ │ │ │ + rsbseq r3, pc, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd86c <__bss_end__@@Base+0x8a0aa0> │ │ │ │ - rsbseq r7, pc, #144 @ 0x90 │ │ │ │ + rsbseq r5, pc, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd87c <__bss_end__@@Base+0x8a0ab0> │ │ │ │ - rsbseq r7, pc, #56, 2 │ │ │ │ + addseq ip, sl, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd89c <__bss_end__@@Base+0x8a0ad0> │ │ │ │ - rsbseq r7, pc, #0, 10 │ │ │ │ + sbceq r0, r4, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd8ac <__bss_end__@@Base+0x8a0ae0> │ │ │ │ - rsbseq r9, pc, #24, 22 @ 0x6000 │ │ │ │ + rsbeq fp, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #80, 26 @ 0x1400 │ │ │ │ + addseq sp, r8, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd8cc <__bss_end__@@Base+0x8a0b00> │ │ │ │ - rsbseq r7, pc, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r7, pc, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd8dc <__bss_end__@@Base+0x8a0b10> │ │ │ │ - rsbseq sl, pc, #168 @ 0xa8 │ │ │ │ + addseq sl, fp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd8ec <__bss_end__@@Base+0x8a0b20> │ │ │ │ - rsbseq sl, pc, #8 │ │ │ │ + addseq lr, sl, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd8fc <__bss_end__@@Base+0x8a0b30> │ │ │ │ - addseq r5, fp, #176, 6 @ 0xc0000002 │ │ │ │ + addseq pc, sl, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r7, pc, #128, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd91c <__bss_end__@@Base+0x8a0b50> │ │ │ │ - rsbseq sl, pc, #8, 4 @ 0x80000000 │ │ │ │ + addseq sp, fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd92c <__bss_end__@@Base+0x8a0b60> │ │ │ │ - rsbseq sl, pc, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq r2, pc, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, lr, #24, 18 @ 0x60000 │ │ │ │ + adceq sp, lr, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd94c <__bss_end__@@Base+0x8a0b80> │ │ │ │ - rsbseq sl, pc, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r6, pc, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd95c <__bss_end__@@Base+0x8a0b90> │ │ │ │ - rsbseq sl, pc, #80, 2 │ │ │ │ + addseq fp, fp, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #168, 30 @ 0x2a0 │ │ │ │ + adceq sl, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd97c <__bss_end__@@Base+0x8a0bb0> │ │ │ │ - addseq lr, fp, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r8, lr, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd98c <__bss_end__@@Base+0x8a0bc0> │ │ │ │ - rsbseq sl, pc, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r6, pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r0, r6, #112, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd9ac <__bss_end__@@Base+0x8a0be0> │ │ │ │ - rsbseq sl, pc, #104, 28 @ 0x680 │ │ │ │ + addseq r0, fp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd9bc <__bss_end__@@Base+0x8a0bf0> │ │ │ │ - rsbseq fp, pc, #56, 12 @ 0x3800000 │ │ │ │ + addseq r0, fp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r7, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd9dc <__bss_end__@@Base+0x8a0c10> │ │ │ │ - rsbseq fp, pc, #136, 10 @ 0x22000000 │ │ │ │ + addseq ip, sl, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fd9ec <__bss_end__@@Base+0x8a0c20> │ │ │ │ - rsbseq fp, pc, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r9, pc, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r8, lr, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda0c <__bss_end__@@Base+0x8a0c40> │ │ │ │ - rsbseq fp, pc, #208, 12 @ 0xd000000 │ │ │ │ + addseq lr, sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda1c <__bss_end__@@Base+0x8a0c50> │ │ │ │ - rsbseq fp, pc, #136, 20 @ 0x88000 │ │ │ │ + rsbseq r8, pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #136 @ 0x88 │ │ │ │ + adcseq sl, lr, #144 @ 0x90 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda3c <__bss_end__@@Base+0x8a0c70> │ │ │ │ - rsbseq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ + addseq r0, r9, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda4c <__bss_end__@@Base+0x8a0c80> │ │ │ │ - addseq pc, r8, #216, 16 @ 0xd80000 │ │ │ │ + addseq sl, r9, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r4, sp, #96, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda6c <__bss_end__@@Base+0x8a0ca0> │ │ │ │ - addseq pc, r8, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r9, pc, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda7c <__bss_end__@@Base+0x8a0cb0> │ │ │ │ - addseq pc, r8, #208, 30 @ 0x340 │ │ │ │ + addseq r0, fp, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #32, 18 @ 0x80000 │ │ │ │ + adceq r1, pc, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fda9c <__bss_end__@@Base+0x8a0cd0> │ │ │ │ - addseq r0, r9, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r1, lr, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdaac <__bss_end__@@Base+0x8a0ce0> │ │ │ │ - addseq r0, r9, #112, 26 @ 0x1c00 │ │ │ │ + ldrbeq sl, [sp], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #72, 26 @ 0x1200 │ │ │ │ + adcseq sp, fp, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdacc <__bss_end__@@Base+0x8a0d00> │ │ │ │ - addseq r0, r9, #32, 28 @ 0x200 │ │ │ │ + rsbseq sl, pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdadc <__bss_end__@@Base+0x8a0d10> │ │ │ │ - addseq r8, r9, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq lr, lr, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdaec <__bss_end__@@Base+0x8a0d20> │ │ │ │ - addseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ + addseq r0, fp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdafc <__bss_end__@@Base+0x8a0d30> │ │ │ │ - addseq r1, r9, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq pc, lr, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb0c <__bss_end__@@Base+0x8a0d40> │ │ │ │ - addseq r1, r9, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r5, pc, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb1c <__bss_end__@@Base+0x8a0d50> │ │ │ │ - addseq r2, r9, #136, 16 @ 0x880000 │ │ │ │ + addseq r2, r8, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb2c <__bss_end__@@Base+0x8a0d60> │ │ │ │ - addseq r9, r9, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r3, pc, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb3c <__bss_end__@@Base+0x8a0d70> │ │ │ │ - addseq r9, r9, #144, 28 @ 0x900 │ │ │ │ + rsbseq r6, pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb4c <__bss_end__@@Base+0x8a0d80> │ │ │ │ - addseq r9, r9, #216, 30 @ 0x360 │ │ │ │ + rsbseq r8, pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb5c <__bss_end__@@Base+0x8a0d90> │ │ │ │ - addseq sp, sl, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq r5, pc, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb6c <__bss_end__@@Base+0x8a0da0> │ │ │ │ - addseq lr, r9, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq fp, lr, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb7c <__bss_end__@@Base+0x8a0db0> │ │ │ │ - addseq sp, sl, #96, 4 │ │ │ │ + ldrbeq ip, [ip], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb8c <__bss_end__@@Base+0x8a0dc0> │ │ │ │ - addseq sp, sl, #120, 22 @ 0x1e000 │ │ │ │ + addseq r9, r9, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdb9c <__bss_end__@@Base+0x8a0dd0> │ │ │ │ - addseq sp, sl, #32, 28 @ 0x200 │ │ │ │ + addseq sp, fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r1, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #128, 24 @ 0x8000 │ │ │ │ + adcseq r2, r8, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r5, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r5, r8, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #208, 6 @ 0x40000003 │ │ │ │ + adcseq sl, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #112, 22 @ 0x1c000 │ │ │ │ + adceq r6, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #40, 2 │ │ │ │ + adcseq pc, lr, #48, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc1c <__bss_end__@@Base+0x8a0e50> │ │ │ │ - addseq pc, sl, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r1, fp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc2c <__bss_end__@@Base+0x8a0e60> │ │ │ │ - addseq lr, sl, #168, 18 @ 0x2a0000 │ │ │ │ + addseq ip, sl, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #80, 24 @ 0x5000 │ │ │ │ + adceq r5, sp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #16 │ │ │ │ + adcseq lr, r9, #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc5c <__bss_end__@@Base+0x8a0e90> │ │ │ │ - addseq lr, sl, #8, 18 @ 0x20000 │ │ │ │ + addseq sp, fp, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc6c <__bss_end__@@Base+0x8a0ea0> │ │ │ │ - addseq lr, sl, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r5, pc, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc7c <__bss_end__@@Base+0x8a0eb0> │ │ │ │ - addseq pc, sl, #40, 14 @ 0xa00000 │ │ │ │ + addseq r8, r9, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdc8c <__bss_end__@@Base+0x8a0ec0> │ │ │ │ - addseq pc, sl, #208, 14 @ 0x3400000 │ │ │ │ + addseq sp, sl, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdcac <__bss_end__@@Base+0x8a0ee0> │ │ │ │ - addseq pc, sl, #56, 18 @ 0xe0000 │ │ │ │ + addseq pc, sl, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdcbc <__bss_end__@@Base+0x8a0ef0> │ │ │ │ - addseq pc, sl, #128, 28 @ 0x800 │ │ │ │ + rsbseq r6, pc, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #176, 16 @ 0xb00000 │ │ │ │ + adcseq sl, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdcdc <__bss_end__@@Base+0x8a0f10> │ │ │ │ - addseq lr, sl, #48, 24 @ 0x3000 │ │ │ │ + addseq r3, fp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdcec <__bss_end__@@Base+0x8a0f20> │ │ │ │ - addseq pc, sl, #120, 16 @ 0x780000 │ │ │ │ + addseq r2, r9, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdcfc <__bss_end__@@Base+0x8a0f30> │ │ │ │ - addseq r0, fp, #16, 2 │ │ │ │ + rsbseq sl, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd0c <__bss_end__@@Base+0x8a0f40> │ │ │ │ - addseq r0, fp, #104 @ 0x68 │ │ │ │ + addseq r1, ip, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r5, sp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd2c <__bss_end__@@Base+0x8a0f60> │ │ │ │ - addseq r0, fp, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r8, fp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd3c <__bss_end__@@Base+0x8a0f70> │ │ │ │ - addseq r4, fp, #200, 22 @ 0x32000 │ │ │ │ + rsbseq sl, lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #96, 2 │ │ │ │ + adcseq r6, lr, #104, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd5c <__bss_end__@@Base+0x8a0f90> │ │ │ │ - addseq r6, fp, #64, 22 @ 0x10000 │ │ │ │ + addseq r8, fp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd6c <__bss_end__@@Base+0x8a0fa0> │ │ │ │ - addseq r1, fp, #32, 12 @ 0x2000000 │ │ │ │ + addseq pc, fp, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r7, r0, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd8c <__bss_end__@@Base+0x8a0fc0> │ │ │ │ - addseq r1, fp, #80, 4 │ │ │ │ + rsbseq r6, pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdd9c <__bss_end__@@Base+0x8a0fd0> │ │ │ │ - addseq r1, fp, #200, 18 @ 0x320000 │ │ │ │ + addseq r1, r9, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r6, r7, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fddbc <__bss_end__@@Base+0x8a0ff0> │ │ │ │ - addseq r1, fp, #248, 24 @ 0xf800 │ │ │ │ + rsbeq r8, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fddcc <__bss_end__@@Base+0x8a1000> │ │ │ │ - addseq r1, fp, #56, 30 @ 0xe0 │ │ │ │ + addseq r1, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r8, r7, #0, 8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #0, 8 │ │ │ │ + addseq r8, r7, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #8, 8 @ 0x8000000 │ │ │ │ + addseq r8, r7, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #16, 8 @ 0x10000000 │ │ │ │ + addseq r8, r7, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #24, 8 @ 0x18000000 │ │ │ │ + addseq r8, r7, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r1, r8, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #80, 10 @ 0x14000000 │ │ │ │ + addseq r8, r7, #88, 10 @ 0x16000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #96, 10 @ 0x18000000 │ │ │ │ + addseq r8, r7, #104, 10 @ 0x1a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fde5c <__bss_end__@@Base+0x8a1090> │ │ │ │ - addseq r2, fp, #8, 2 │ │ │ │ + addseq pc, fp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fde6c <__bss_end__@@Base+0x8a10a0> │ │ │ │ - addseq r2, fp, #64, 28 @ 0x400 │ │ │ │ + addseq r9, fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fde7c <__bss_end__@@Base+0x8a10b0> │ │ │ │ - addseq r2, fp, #136, 30 @ 0x220 │ │ │ │ + addseq r3, ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fde8c <__bss_end__@@Base+0x8a10c0> │ │ │ │ - addseq r3, fp, #48 @ 0x30 │ │ │ │ + rsbseq r6, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #64, 20 @ 0x40000 │ │ │ │ + adcseq sl, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdeac <__bss_end__@@Base+0x8a10e0> │ │ │ │ - addseq r2, fp, #232, 20 @ 0xe8000 │ │ │ │ + addseq sl, fp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdebc <__bss_end__@@Base+0x8a10f0> │ │ │ │ - addseq r3, fp, #40, 4 @ 0x80000002 │ │ │ │ + addseq pc, fp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #80, 22 @ 0x14000 │ │ │ │ + adcseq r0, r7, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdedc <__bss_end__@@Base+0x8a1110> │ │ │ │ - addseq r3, fp, #160, 10 @ 0x28000000 │ │ │ │ + addseq lr, sl, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdeec <__bss_end__@@Base+0x8a1120> │ │ │ │ - addseq r2, fp, #208, 8 @ 0xd0000000 │ │ │ │ + addseq lr, fp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r0, pc, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf0c <__bss_end__@@Base+0x8a1140> │ │ │ │ - addseq r4, fp, #240, 24 @ 0xf000 │ │ │ │ + addseq lr, r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf1c <__bss_end__@@Base+0x8a1150> │ │ │ │ - addseq r2, fp, #136, 10 @ 0x22000000 │ │ │ │ + addseq r0, r9, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r0, r1, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf3c <__bss_end__@@Base+0x8a1170> │ │ │ │ - addseq r2, fp, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq lr, lr, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf4c <__bss_end__@@Base+0x8a1180> │ │ │ │ - addseq r3, fp, #168, 18 @ 0x2a0000 │ │ │ │ + addseq sl, fp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #184, 22 @ 0x2e000 │ │ │ │ + sbceq lr, r0, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf6c <__bss_end__@@Base+0x8a11a0> │ │ │ │ - addseq r5, fp, #160, 10 @ 0x28000000 │ │ │ │ + addseq r9, fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf7c <__bss_end__@@Base+0x8a11b0> │ │ │ │ - addseq r5, fp, #160, 14 @ 0x2800000 │ │ │ │ + addseq pc, sl, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #16, 4 │ │ │ │ + adcseq r6, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdf9c <__bss_end__@@Base+0x8a11d0> │ │ │ │ - addseq r5, fp, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r4, pc, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdfac <__bss_end__@@Base+0x8a11e0> │ │ │ │ - addseq r5, fp, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r1, pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdfbc <__bss_end__@@Base+0x8a11f0> │ │ │ │ - addseq r7, fp, #16, 18 @ 0x40000 │ │ │ │ + rsbseq lr, lr, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fdfcc <__bss_end__@@Base+0x8a1200> │ │ │ │ - addseq r6, fp, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r7, pc, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #40 @ 0x28 │ │ │ │ + adcseq r9, fp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #224, 28 @ 0xe00 │ │ │ │ + adcseq fp, sp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #72, 8 @ 0x48000000 │ │ │ │ + adcseq r3, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe00c <__bss_end__@@Base+0x8a1240> │ │ │ │ - addseq r6, fp, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r8, lr, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe01c <__bss_end__@@Base+0x8a1250> │ │ │ │ - addseq r6, fp, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r7, pc, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #8, 4 @ 0x80000000 │ │ │ │ + adcseq pc, r2, #16, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #56, 20 @ 0x38000 │ │ │ │ + adcseq ip, sp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe04c <__bss_end__@@Base+0x8a1280> │ │ │ │ - addseq r7, fp, #72, 2 │ │ │ │ + addseq r7, fp, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe05c <__bss_end__@@Base+0x8a1290> │ │ │ │ - addseq r6, fp, #48, 18 @ 0xc0000 │ │ │ │ + addseq r8, fp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe06c <__bss_end__@@Base+0x8a12a0> │ │ │ │ - addseq r8, fp, #208, 14 @ 0x3400000 │ │ │ │ + addseq r4, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe07c <__bss_end__@@Base+0x8a12b0> │ │ │ │ - addseq r6, fp, #64, 30 @ 0x100 │ │ │ │ + sbceq r1, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #24, 12 @ 0x1800000 │ │ │ │ + adceq fp, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe09c <__bss_end__@@Base+0x8a12d0> │ │ │ │ - addseq r7, fp, #152 @ 0x98 │ │ │ │ + rsbseq r0, pc, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0ac <__bss_end__@@Base+0x8a12e0> │ │ │ │ - addseq r6, fp, #248, 30 @ 0x3e0 │ │ │ │ + addseq r8, fp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0bc <__bss_end__@@Base+0x8a12f0> │ │ │ │ - addseq sp, fp, #8, 2 │ │ │ │ + addseq ip, fp, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0cc <__bss_end__@@Base+0x8a1300> │ │ │ │ - addseq r7, fp, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq lr, lr, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0dc <__bss_end__@@Base+0x8a1310> │ │ │ │ - addseq r7, fp, #144, 8 @ 0x90000000 │ │ │ │ + adceq r5, r3, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0ec <__bss_end__@@Base+0x8a1320> │ │ │ │ - addseq r7, fp, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r3, r6, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe0fc <__bss_end__@@Base+0x8a1330> │ │ │ │ - addseq r7, fp, #72, 14 @ 0x1200000 │ │ │ │ + addseq ip, sl, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe10c <__bss_end__@@Base+0x8a1340> │ │ │ │ - addseq r7, fp, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq fp, pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe11c <__bss_end__@@Base+0x8a1350> │ │ │ │ - addseq r7, fp, #192, 24 @ 0xc000 │ │ │ │ + addseq ip, sl, #88, 26 @ 0x1600 │ │ │ │ eorpl r7, r8, #112, 20 @ 0x70000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe12c <__bss_end__@@Base+0x8a1360> │ │ │ │ - addseq r7, fp, #152, 28 @ 0x980 │ │ │ │ + addseq ip, fp, #16, 4 │ │ │ │ eorpl r7, r8, #168, 20 @ 0xa8000 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #72, 30 @ 0x120 │ │ │ │ + addseq r7, r7, #80, 30 @ 0x140 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #88, 30 @ 0x160 │ │ │ │ + addseq r7, r7, #96, 30 @ 0x180 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe15c <__bss_end__@@Base+0x8a1390> │ │ │ │ - addseq r7, fp, #24, 24 @ 0x1800 │ │ │ │ + rsbseq lr, lr, #168, 2 @ 0x2a │ │ │ │ eorpl r7, r8, #16, 22 @ 0x4000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe16c <__bss_end__@@Base+0x8a13a0> │ │ │ │ - addseq fp, fp, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq fp, pc, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe17c <__bss_end__@@Base+0x8a13b0> │ │ │ │ - addseq r7, fp, #16, 28 @ 0x100 │ │ │ │ + rsbseq pc, lr, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe18c <__bss_end__@@Base+0x8a13c0> │ │ │ │ - addseq r9, fp, #144, 2 @ 0x24 │ │ │ │ + addseq pc, sl, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe19c <__bss_end__@@Base+0x8a13d0> │ │ │ │ - addseq lr, fp, #40, 20 @ 0x28000 │ │ │ │ + addseq r5, fp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1ac <__bss_end__@@Base+0x8a13e0> │ │ │ │ - addseq fp, fp, #136, 8 @ 0x88000000 │ │ │ │ + addseq sp, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1bc <__bss_end__@@Base+0x8a13f0> │ │ │ │ - addseq fp, fp, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r9, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1cc <__bss_end__@@Base+0x8a1400> │ │ │ │ - addseq fp, fp, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq fp, lr, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1dc <__bss_end__@@Base+0x8a1410> │ │ │ │ - addseq fp, fp, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r8, r0, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1ec <__bss_end__@@Base+0x8a1420> │ │ │ │ - addseq r9, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r2, ip, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe1fc <__bss_end__@@Base+0x8a1430> │ │ │ │ - addseq r9, fp, #48, 24 @ 0x3000 │ │ │ │ + rsbeq ip, pc, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe20c <__bss_end__@@Base+0x8a1440> │ │ │ │ - addseq ip, fp, #168, 4 @ 0x8000000a │ │ │ │ + addseq r7, fp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe21c <__bss_end__@@Base+0x8a1450> │ │ │ │ - addseq ip, r8, #224, 28 @ 0xe00 │ │ │ │ + addseq r2, r9, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe22c <__bss_end__@@Base+0x8a1460> │ │ │ │ - ldrbeq r9, [pc], #-3608 @ 16fe258 <__bss_end__@@Base+0x8a148c> │ │ │ │ + addseq r0, fp, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe23c <__bss_end__@@Base+0x8a1470> │ │ │ │ - addseq sl, fp, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq pc, lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe24c <__bss_end__@@Base+0x8a1480> │ │ │ │ - addseq lr, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r9, fp, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r7, fp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe26c <__bss_end__@@Base+0x8a14a0> │ │ │ │ - addseq lr, fp, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r1, pc, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe27c <__bss_end__@@Base+0x8a14b0> │ │ │ │ - addseq lr, fp, #40, 24 @ 0x2800 │ │ │ │ + rsbeq r9, pc, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe28c <__bss_end__@@Base+0x8a14c0> │ │ │ │ - addseq lr, fp, #200, 24 @ 0xc800 │ │ │ │ + sbceq r4, r2, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe29c <__bss_end__@@Base+0x8a14d0> │ │ │ │ - addseq lr, fp, #112, 26 @ 0x1c00 │ │ │ │ + addseq r2, r9, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2ac <__bss_end__@@Base+0x8a14e0> │ │ │ │ - addseq ip, fp, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r8, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2bc <__bss_end__@@Base+0x8a14f0> │ │ │ │ - addseq fp, fp, #88, 20 @ 0x58000 │ │ │ │ + addseq r0, ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2cc <__bss_end__@@Base+0x8a1500> │ │ │ │ - addseq ip, fp, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r6, fp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2dc <__bss_end__@@Base+0x8a1510> │ │ │ │ - addseq r8, fp, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r0, pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2ec <__bss_end__@@Base+0x8a1520> │ │ │ │ - addseq ip, fp, #176, 22 @ 0x2c000 │ │ │ │ + addseq sp, fp, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe2fc <__bss_end__@@Base+0x8a1530> │ │ │ │ - addseq ip, fp, #8, 26 @ 0x200 │ │ │ │ + addseq r2, ip, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe30c <__bss_end__@@Base+0x8a1540> │ │ │ │ - addseq sp, fp, #80 @ 0x50 │ │ │ │ + rsbeq ip, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe31c <__bss_end__@@Base+0x8a1550> │ │ │ │ - addseq sp, fp, #152, 2 @ 0x26 │ │ │ │ + rsbseq r4, pc, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe32c <__bss_end__@@Base+0x8a1560> │ │ │ │ - addseq sp, fp, #40, 28 @ 0x280 │ │ │ │ + addseq sp, sl, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe33c <__bss_end__@@Base+0x8a1570> │ │ │ │ - addseq sp, fp, #128, 26 @ 0x2000 │ │ │ │ + addseq r5, fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe34c <__bss_end__@@Base+0x8a1580> │ │ │ │ - addseq pc, fp, #152 @ 0x98 │ │ │ │ + rsbseq pc, lr, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe35c <__bss_end__@@Base+0x8a1590> │ │ │ │ - addseq lr, fp, #240, 30 @ 0x3c0 │ │ │ │ + addseq fp, fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe36c <__bss_end__@@Base+0x8a15a0> │ │ │ │ - addseq pc, fp, #64, 18 @ 0x100000 │ │ │ │ + addseq r1, r9, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #208, 30 @ 0x340 │ │ │ │ + adcseq r4, sl, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe38c <__bss_end__@@Base+0x8a15c0> │ │ │ │ - addseq pc, fp, #64, 2 │ │ │ │ + rsbseq r6, pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe39c <__bss_end__@@Base+0x8a15d0> │ │ │ │ - addseq r0, ip, #144, 22 @ 0x24000 │ │ │ │ + addseq pc, sl, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3ac <__bss_end__@@Base+0x8a15e0> │ │ │ │ - addseq pc, fp, #16, 30 @ 0x40 │ │ │ │ + rsbseq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ eorpl r7, r8, #204, 30 @ 0x330 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3bc <__bss_end__@@Base+0x8a15f0> │ │ │ │ - addseq r1, ip, #112, 2 │ │ │ │ + addseq lr, sl, #56, 24 @ 0x3800 │ │ │ │ eorpl r7, r8, #212, 30 @ 0x350 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3cc <__bss_end__@@Base+0x8a1600> │ │ │ │ - addseq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r1, pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3dc <__bss_end__@@Base+0x8a1610> │ │ │ │ - addseq r1, ip, #240, 28 @ 0xf00 │ │ │ │ + addseq sp, sl, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3ec <__bss_end__@@Base+0x8a1620> │ │ │ │ - addseq r2, ip, #224 @ 0xe0 │ │ │ │ + addseq r3, fp, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe3fc <__bss_end__@@Base+0x8a1630> │ │ │ │ - addseq r2, ip, #48, 4 │ │ │ │ + rsbeq r9, pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe40c <__bss_end__@@Base+0x8a1640> │ │ │ │ - addseq r2, ip, #24, 22 @ 0x6000 │ │ │ │ + addseq sp, sl, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe41c <__bss_end__@@Base+0x8a1650> │ │ │ │ - addseq r2, ip, #72, 28 @ 0x480 │ │ │ │ + addseq ip, fp, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe42c <__bss_end__@@Base+0x8a1660> │ │ │ │ - addseq r2, ip, #216, 18 @ 0x360000 │ │ │ │ + addseq r4, fp, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe43c <__bss_end__@@Base+0x8a1670> │ │ │ │ - addseq r3, ip, #208, 2 @ 0x34 │ │ │ │ + addseq sp, sl, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe44c <__bss_end__@@Base+0x8a1680> │ │ │ │ - addseq r4, fp, #112, 18 @ 0x1c0000 │ │ │ │ + addseq lr, fp, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe45c <__bss_end__@@Base+0x8a1690> │ │ │ │ - ldrbeq sl, [pc], #-3168 @ 16fe488 <__bss_end__@@Base+0x8a16bc> │ │ │ │ + rsbseq r3, pc, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe46c <__bss_end__@@Base+0x8a16a0> │ │ │ │ - blne cf8218 │ │ │ │ + addseq r2, ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe47c <__bss_end__@@Base+0x8a16b0> │ │ │ │ - ldrbeq sl, [pc], #-2832 @ 16fe4a8 <__bss_end__@@Base+0x8a16dc> │ │ │ │ + rsbeq sl, pc, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe48c <__bss_end__@@Base+0x8a16c0> │ │ │ │ - blne cfeef8 │ │ │ │ + rsbeq sl, pc, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe49c <__bss_end__@@Base+0x8a16d0> │ │ │ │ - addseq ip, sl, #24, 22 @ 0x6000 │ │ │ │ + addseq r7, fp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe4ac <__bss_end__@@Base+0x8a16e0> │ │ │ │ - blne d07df8 │ │ │ │ + rsbseq fp, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #240, 4 │ │ │ │ + adcseq sl, sl, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe4cc <__bss_end__@@Base+0x8a1700> │ │ │ │ - blne d08318 │ │ │ │ + addseq r0, fp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe4dc <__bss_end__@@Base+0x8a1710> │ │ │ │ - rsbeq r5, pc, #120, 24 @ 0x7800 │ │ │ │ + rsbeq ip, pc, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe4ec <__bss_end__@@Base+0x8a1720> │ │ │ │ - rsbeq fp, pc, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r3, fp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe4fc <__bss_end__@@Base+0x8a1730> │ │ │ │ - addseq r7, r9, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r8, lr, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe50c <__bss_end__@@Base+0x8a1740> │ │ │ │ - rsbseq r8, lr, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r6, pc, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe51c <__bss_end__@@Base+0x8a1750> │ │ │ │ - rsbseq fp, lr, #48, 26 @ 0xc00 │ │ │ │ + addseq ip, fp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe52c <__bss_end__@@Base+0x8a1760> │ │ │ │ - rsbseq r8, lr, #104, 24 @ 0x6800 │ │ │ │ + rsbseq fp, pc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe53c <__bss_end__@@Base+0x8a1770> │ │ │ │ - rsbseq pc, lr, #104 @ 0x68 │ │ │ │ + rsbseq fp, pc, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe54c <__bss_end__@@Base+0x8a1780> │ │ │ │ - rsbseq pc, lr, #240, 4 │ │ │ │ + addseq r3, fp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe55c <__bss_end__@@Base+0x8a1790> │ │ │ │ - rsbseq r2, pc, #128 @ 0x80 │ │ │ │ + rsbseq fp, pc, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe56c <__bss_end__@@Base+0x8a17a0> │ │ │ │ - rsbseq r0, pc, #192, 14 @ 0x3000000 │ │ │ │ + addseq pc, r8, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe57c <__bss_end__@@Base+0x8a17b0> │ │ │ │ - rsbseq r2, pc, #32, 2 │ │ │ │ + addseq r0, fp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe58c <__bss_end__@@Base+0x8a17c0> │ │ │ │ - rsbseq r2, pc, #40, 10 @ 0xa000000 │ │ │ │ + addseq sl, fp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe59c <__bss_end__@@Base+0x8a17d0> │ │ │ │ - rsbseq r4, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbseq r2, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5ac <__bss_end__@@Base+0x8a17e0> │ │ │ │ - rsbseq r5, pc, #200, 24 @ 0xc800 │ │ │ │ + rsbseq lr, lr, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5bc <__bss_end__@@Base+0x8a17f0> │ │ │ │ - rsbseq r5, pc, #104, 26 @ 0x1a00 │ │ │ │ + addseq r0, r9, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5cc <__bss_end__@@Base+0x8a1800> │ │ │ │ - rsbseq r6, pc, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r1, pc, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5dc <__bss_end__@@Base+0x8a1810> │ │ │ │ - rsbseq r6, pc, #112, 26 @ 0x1c00 │ │ │ │ + addseq pc, sl, #208, 30 @ 0x340 │ │ │ │ eorpl r8, r8, #164, 6 @ 0x90000002 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5ec <__bss_end__@@Base+0x8a1820> │ │ │ │ - rsbseq fp, pc, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r0, r9, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe5fc <__bss_end__@@Base+0x8a1830> │ │ │ │ - addseq r8, fp, #248, 20 @ 0xf8000 │ │ │ │ + addseq sp, fp, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe60c <__bss_end__@@Base+0x8a1840> │ │ │ │ - rsbseq fp, pc, #64, 18 @ 0x100000 │ │ │ │ + addseq sl, fp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe61c <__bss_end__@@Base+0x8a1850> │ │ │ │ - addseq r2, r9, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r7, pc, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe62c <__bss_end__@@Base+0x8a1860> │ │ │ │ - addseq pc, r8, #248, 28 @ 0xf80 │ │ │ │ + rsbseq lr, lr, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe63c <__bss_end__@@Base+0x8a1870> │ │ │ │ - addseq lr, sl, #72, 14 @ 0x1200000 │ │ │ │ + addseq r0, r9, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe64c <__bss_end__@@Base+0x8a1880> │ │ │ │ - addseq r0, fp, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq r6, pc, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe65c <__bss_end__@@Base+0x8a1890> │ │ │ │ - addseq r1, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq r4, fp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe66c <__bss_end__@@Base+0x8a18a0> │ │ │ │ - addseq r5, fp, #232, 20 @ 0xe8000 │ │ │ │ + addseq r3, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe67c <__bss_end__@@Base+0x8a18b0> │ │ │ │ - addseq r8, fp, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq sl, lr, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe68c <__bss_end__@@Base+0x8a18c0> │ │ │ │ - addseq r7, fp, #240, 2 @ 0x3c │ │ │ │ + rsbseq r2, pc, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe69c <__bss_end__@@Base+0x8a18d0> │ │ │ │ - addseq lr, fp, #224, 4 │ │ │ │ + rsbseq fp, lr, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe6ac <__bss_end__@@Base+0x8a18e0> │ │ │ │ - addseq lr, fp, #144, 6 @ 0x40000002 │ │ │ │ + addseq r6, fp, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe6bc <__bss_end__@@Base+0x8a18f0> │ │ │ │ - addseq lr, fp, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq fp, lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe6cc <__bss_end__@@Base+0x8a1900> │ │ │ │ - addseq ip, fp, #88, 28 @ 0x580 │ │ │ │ + rsbseq r1, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #120, 16 @ 0x780000 │ │ │ │ + adcseq r4, ip, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe6ec <__bss_end__@@Base+0x8a1920> │ │ │ │ - addseq ip, fp, #0, 30 │ │ │ │ + rsbseq r8, pc, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe6fc <__bss_end__@@Base+0x8a1930> │ │ │ │ - addseq ip, fp, #168, 30 @ 0x2a0 │ │ │ │ + addseq r0, r9, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe70c <__bss_end__@@Base+0x8a1940> │ │ │ │ - addseq r1, ip, #104, 6 @ 0xa0000001 │ │ │ │ + addseq r3, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe71c <__bss_end__@@Base+0x8a1950> │ │ │ │ - addseq sp, fp, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq sl, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #208 @ 0xd0 │ │ │ │ + adcseq sl, lr, #216 @ 0xd8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #176, 4 │ │ │ │ + rsbseq r3, fp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r8, r2, #0, 18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #0, 18 │ │ │ │ + sbceq r8, r2, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe76c <__bss_end__@@Base+0x8a19a0> │ │ │ │ - addseq r0, ip, #192, 8 @ 0xc0000000 │ │ │ │ + ldrbeq ip, [ip], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe77c <__bss_end__@@Base+0x8a19b0> │ │ │ │ - addseq r0, ip, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r0, r5, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe78c <__bss_end__@@Base+0x8a19c0> │ │ │ │ - addseq sp, fp, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq r9, pc, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #144, 24 @ 0x9000 │ │ │ │ + adcseq r0, lr, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7ac <__bss_end__@@Base+0x8a19e0> │ │ │ │ - addseq pc, fp, #152, 16 @ 0x980000 │ │ │ │ + addseq r7, fp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7bc <__bss_end__@@Base+0x8a19f0> │ │ │ │ - ldrbeq sl, [sp], #-2248 @ 0xfffff738 │ │ │ │ + addseq r5, fp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7cc <__bss_end__@@Base+0x8a1a00> │ │ │ │ - rsbseq pc, lr, #192, 30 @ 0x300 │ │ │ │ + rsbseq sl, lr, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7dc <__bss_end__@@Base+0x8a1a10> │ │ │ │ - rsbeq r9, pc, #0, 26 │ │ │ │ + addseq r4, fp, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7ec <__bss_end__@@Base+0x8a1a20> │ │ │ │ - rsbeq r9, pc, #64, 28 @ 0x400 │ │ │ │ + rsbseq r7, pc, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe7fc <__bss_end__@@Base+0x8a1a30> │ │ │ │ - rsbeq r9, pc, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq r9, pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe80c <__bss_end__@@Base+0x8a1a40> │ │ │ │ - rsbeq sl, pc, #80, 8 @ 0x50000000 │ │ │ │ + addseq lr, sl, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe81c <__bss_end__@@Base+0x8a1a50> │ │ │ │ - addseq r3, fp, #80, 20 @ 0x50000 │ │ │ │ + rsbseq ip, lr, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe82c <__bss_end__@@Base+0x8a1a60> │ │ │ │ - rsbseq fp, lr, #184, 30 @ 0x2e0 │ │ │ │ + addseq r0, ip, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe83c <__bss_end__@@Base+0x8a1a70> │ │ │ │ - rsbseq pc, lr, #160, 2 @ 0x28 │ │ │ │ + addseq r2, r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe84c <__bss_end__@@Base+0x8a1a80> │ │ │ │ - rsbseq pc, lr, #144, 20 @ 0x90000 │ │ │ │ + addseq r1, ip, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe85c <__bss_end__@@Base+0x8a1a90> │ │ │ │ - rsbseq ip, pc, #112, 4 │ │ │ │ + addseq lr, fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #16, 18 @ 0x40000 │ │ │ │ + sbceq r8, r2, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #24, 18 @ 0x60000 │ │ │ │ + sbceq r8, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #32, 18 @ 0x80000 │ │ │ │ + sbceq r8, r2, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r8, r2, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe8cc <__bss_end__@@Base+0x8a1b00> │ │ │ │ - rsbseq fp, pc, #128, 24 @ 0x8000 │ │ │ │ + addseq fp, fp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe8dc <__bss_end__@@Base+0x8a1b10> │ │ │ │ - addseq pc, r8, #72, 20 @ 0x48000 │ │ │ │ + addseq r5, fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe8ec <__bss_end__@@Base+0x8a1b20> │ │ │ │ - addseq pc, r8, #152, 18 @ 0x260000 │ │ │ │ + addseq r9, fp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe8fc <__bss_end__@@Base+0x8a1b30> │ │ │ │ - addseq pc, r8, #64, 24 @ 0x4000 │ │ │ │ + addseq r2, ip, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe90c <__bss_end__@@Base+0x8a1b40> │ │ │ │ - addseq r0, r9, #56, 10 @ 0xe000000 │ │ │ │ + addseq r1, r9, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #248, 28 @ 0xf80 │ │ │ │ + adceq pc, fp, #0, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r8, lr, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq r8, lr, #112, 8 @ 0x70000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe93c <__bss_end__@@Base+0x8a1b70> │ │ │ │ - addseq pc, fp, #128, 14 @ 0x2000000 │ │ │ │ + addseq pc, sl, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe94c <__bss_end__@@Base+0x8a1b80> │ │ │ │ - addseq r0, r9, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq fp, lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #224 @ 0xe0 │ │ │ │ + adceq r0, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe96c <__bss_end__@@Base+0x8a1ba0> │ │ │ │ - addseq r9, r9, #240, 26 @ 0x3c00 │ │ │ │ + rsbeq ip, pc, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe97c <__bss_end__@@Base+0x8a1bb0> │ │ │ │ - addseq r2, r9, #40, 2 │ │ │ │ + mvnseq r5, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe98c <__bss_end__@@Base+0x8a1bc0> │ │ │ │ - addseq lr, sl, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq pc, lr, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ + sbceq r8, r2, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #112 @ 0x70 │ │ │ │ + adcseq r0, r5, #120 @ 0x78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe9bc <__bss_end__@@Base+0x8a1bf0> │ │ │ │ - addseq sp, fp, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq ip, pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe9cc <__bss_end__@@Base+0x8a1c00> │ │ │ │ - addseq sp, fp, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq r9, lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe9dc <__bss_end__@@Base+0x8a1c10> │ │ │ │ - addseq ip, fp, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r5, pc, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe9ec <__bss_end__@@Base+0x8a1c20> │ │ │ │ - addseq r2, ip, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq lr, lr, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fe9fc <__bss_end__@@Base+0x8a1c30> │ │ │ │ - addseq r1, fp, #224, 30 @ 0x380 │ │ │ │ + addseq r2, fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea0c <__bss_end__@@Base+0x8a1c40> │ │ │ │ - rsbseq fp, pc, #56, 22 @ 0xe000 │ │ │ │ + addseq pc, fp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea1c <__bss_end__@@Base+0x8a1c50> │ │ │ │ - addseq ip, r8, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq r8, pc, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea2c <__bss_end__@@Base+0x8a1c60> │ │ │ │ - addseq r0, ip, #192, 18 @ 0x300000 │ │ │ │ + addseq r3, fp, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea3c <__bss_end__@@Base+0x8a1c70> │ │ │ │ - rsbseq sl, lr, #152, 30 @ 0x260 │ │ │ │ + addseq sp, fp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea4c <__bss_end__@@Base+0x8a1c80> │ │ │ │ - adceq r5, r3, #88, 4 @ 0x80000005 │ │ │ │ + addseq pc, sl, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea5c <__bss_end__@@Base+0x8a1c90> │ │ │ │ - rsbseq r3, pc, #48, 2 │ │ │ │ + rsbeq lr, r7, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea6c <__bss_end__@@Base+0x8a1ca0> │ │ │ │ - rsbeq r5, pc, #16, 26 @ 0x400 │ │ │ │ + addseq r5, fp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea7c <__bss_end__@@Base+0x8a1cb0> │ │ │ │ - sbceq r4, r2, #72, 6 @ 0x20000001 │ │ │ │ + addseq r7, fp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea8c <__bss_end__@@Base+0x8a1cc0> │ │ │ │ - sbceq r7, r2, #208 @ 0xd0 │ │ │ │ + rsbseq r2, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fea9c <__bss_end__@@Base+0x8a1cd0> │ │ │ │ - rsbeq r5, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbseq r7, r0, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feaac <__bss_end__@@Base+0x8a1ce0> │ │ │ │ - rsbeq r9, pc, #88, 24 @ 0x5800 │ │ │ │ + addseq r1, ip, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feabc <__bss_end__@@Base+0x8a1cf0> │ │ │ │ - rsbeq r9, pc, #160, 26 @ 0x2800 │ │ │ │ + addseq r2, fp, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feacc <__bss_end__@@Base+0x8a1d00> │ │ │ │ - rsbeq r8, pc, #0, 22 │ │ │ │ + addseq r3, fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feadc <__bss_end__@@Base+0x8a1d10> │ │ │ │ - rsbeq r9, pc, #0, 22 │ │ │ │ + addseq r2, fp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feaec <__bss_end__@@Base+0x8a1d20> │ │ │ │ - rsbeq r8, pc, #152, 22 @ 0x26000 │ │ │ │ + addseq pc, fp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feafc <__bss_end__@@Base+0x8a1d30> │ │ │ │ - rsbeq r9, pc, #160, 30 @ 0x280 │ │ │ │ + addseq r4, fp, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb0c <__bss_end__@@Base+0x8a1d40> │ │ │ │ - rsbeq sl, pc, #152, 2 @ 0x26 │ │ │ │ + addseq r2, fp, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb1c <__bss_end__@@Base+0x8a1d50> │ │ │ │ - rsbeq fp, pc, #0, 6 │ │ │ │ + ldrbeq r8, [sp], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb2c <__bss_end__@@Base+0x8a1d60> │ │ │ │ - ldrbeq sp, [lr], #-3736 @ 0xfffff168 │ │ │ │ + rsbseq r4, pc, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb3c <__bss_end__@@Base+0x8a1d70> │ │ │ │ - rsbeq ip, pc, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r8, lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb4c <__bss_end__@@Base+0x8a1d80> │ │ │ │ - rsbseq r1, pc, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r7, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb5c <__bss_end__@@Base+0x8a1d90> │ │ │ │ - rsbeq ip, pc, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r8, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb6c <__bss_end__@@Base+0x8a1da0> │ │ │ │ - rsbseq pc, lr, #72, 18 @ 0x120000 │ │ │ │ + rsbseq fp, pc, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb7c <__bss_end__@@Base+0x8a1db0> │ │ │ │ - rsbseq pc, lr, #224, 22 @ 0x38000 │ │ │ │ + addseq r0, r9, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb8c <__bss_end__@@Base+0x8a1dc0> │ │ │ │ - rsbseq pc, lr, #24, 30 @ 0x60 │ │ │ │ + rsbeq r8, pc, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feb9c <__bss_end__@@Base+0x8a1dd0> │ │ │ │ - rsbseq r0, pc, #32, 2 │ │ │ │ + rsbseq r6, r5, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febac <__bss_end__@@Base+0x8a1de0> │ │ │ │ - rsbseq r4, pc, #168 @ 0xa8 │ │ │ │ + addseq r2, r9, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febbc <__bss_end__@@Base+0x8a1df0> │ │ │ │ - rsbseq r4, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq ip, lr, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febcc <__bss_end__@@Base+0x8a1e00> │ │ │ │ - rsbseq r4, pc, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r5, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febdc <__bss_end__@@Base+0x8a1e10> │ │ │ │ - rsbseq fp, pc, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq lr, r3, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febec <__bss_end__@@Base+0x8a1e20> │ │ │ │ - rsbseq r4, pc, #192, 10 @ 0x30000000 │ │ │ │ + addseq sl, fp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16febfc <__bss_end__@@Base+0x8a1e30> │ │ │ │ - rsbseq fp, pc, #216, 22 @ 0x36000 │ │ │ │ + ldrbeq ip, [ip], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec0c <__bss_end__@@Base+0x8a1e40> │ │ │ │ - addseq r0, r5, #240, 30 @ 0x3c0 │ │ │ │ + addseq r2, fp, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec1c <__bss_end__@@Base+0x8a1e50> │ │ │ │ - addseq r0, r9, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq lr, lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec2c <__bss_end__@@Base+0x8a1e60> │ │ │ │ - addseq r0, r9, #144, 8 @ 0x90000000 │ │ │ │ + addseq lr, sl, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec3c <__bss_end__@@Base+0x8a1e70> │ │ │ │ - addseq r1, r9, #240, 4 │ │ │ │ + rsbseq r7, pc, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec4c <__bss_end__@@Base+0x8a1e80> │ │ │ │ - addseq ip, sl, #240, 26 @ 0x3c00 │ │ │ │ + addseq r3, fp, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec5c <__bss_end__@@Base+0x8a1e90> │ │ │ │ - addseq r2, r9, #216, 24 @ 0xd800 │ │ │ │ + rsbseq sl, pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec6c <__bss_end__@@Base+0x8a1ea0> │ │ │ │ - addseq lr, sl, #232, 26 @ 0x3a00 │ │ │ │ + rsbseq r2, pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec7c <__bss_end__@@Base+0x8a1eb0> │ │ │ │ - addseq sp, sl, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq sl, lr, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec8c <__bss_end__@@Base+0x8a1ec0> │ │ │ │ - addseq r0, ip, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq lr, lr, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fec9c <__bss_end__@@Base+0x8a1ed0> │ │ │ │ - addseq pc, sl, #48, 22 @ 0xc000 │ │ │ │ + rsbseq r1, pc, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fecac <__bss_end__@@Base+0x8a1ee0> │ │ │ │ - addseq r3, fp, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq fp, pc, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fecbc <__bss_end__@@Base+0x8a1ef0> │ │ │ │ - addseq r3, fp, #136, 2 @ 0x22 │ │ │ │ + rsbseq sl, pc, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feccc <__bss_end__@@Base+0x8a1f00> │ │ │ │ - addseq r0, fp, #112, 4 │ │ │ │ + addseq r6, fp, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fecdc <__bss_end__@@Base+0x8a1f10> │ │ │ │ - addseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ + adceq r3, r3, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fecec <__bss_end__@@Base+0x8a1f20> │ │ │ │ - addseq r8, fp, #80, 24 @ 0x5000 │ │ │ │ + addseq ip, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fecfc <__bss_end__@@Base+0x8a1f30> │ │ │ │ - addseq fp, fp, #216, 6 @ 0x60000003 │ │ │ │ + addseq sl, fp, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed0c <__bss_end__@@Base+0x8a1f40> │ │ │ │ - addseq r8, fp, #96, 28 @ 0x600 │ │ │ │ + addseq r5, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed1c <__bss_end__@@Base+0x8a1f50> │ │ │ │ - addseq lr, fp, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq sl, pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed2c <__bss_end__@@Base+0x8a1f60> │ │ │ │ - addseq r0, ip, #160, 2 @ 0x28 │ │ │ │ + addseq r4, fp, #96, 4 │ │ │ │ eorpl fp, r8, #164, 2 @ 0x29 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed3c <__bss_end__@@Base+0x8a1f70> │ │ │ │ - addseq pc, fp, #152, 4 @ 0x80000009 │ │ │ │ + ldrbeq sl, [pc], #-2832 @ 16fed68 <__bss_end__@@Base+0x8a1f9c> │ │ │ │ eorpl fp, r8, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #16, 26 @ 0x400 │ │ │ │ + adceq r2, ip, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed6c <__bss_end__@@Base+0x8a1fa0> │ │ │ │ - addseq r1, ip, #80, 22 @ 0x14000 │ │ │ │ + addseq sl, fp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed7c <__bss_end__@@Base+0x8a1fb0> │ │ │ │ - ldrbeq sl, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ + rsbseq r8, pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed8c <__bss_end__@@Base+0x8a1fc0> │ │ │ │ - addseq r1, ip, #8, 26 @ 0x200 │ │ │ │ + addseq r1, ip, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fed9c <__bss_end__@@Base+0x8a1fd0> │ │ │ │ - addseq ip, sl, #160, 22 @ 0x28000 │ │ │ │ + addseq r2, fp, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fedac <__bss_end__@@Base+0x8a1fe0> │ │ │ │ - addseq ip, sl, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r8, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fedbc <__bss_end__@@Base+0x8a1ff0> │ │ │ │ - addseq ip, sl, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r1, pc, #144, 14 @ 0x2400000 │ │ │ │ eorpl fp, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fedcc <__bss_end__@@Base+0x8a2000> │ │ │ │ - addseq r1, fp, #184, 16 @ 0xb80000 │ │ │ │ + rsbeq r5, pc, #208, 26 @ 0x3400 │ │ │ │ eorpl fp, r8, #112, 6 @ 0xc0000001 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feddc <__bss_end__@@Base+0x8a2010> │ │ │ │ - addseq sp, sl, #0, 6 │ │ │ │ + addseq r1, r9, #160, 2 @ 0x28 │ │ │ │ eorpl fp, r8, #136, 6 @ 0x20000002 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fedec <__bss_end__@@Base+0x8a2020> │ │ │ │ - addseq ip, r8, #160, 30 @ 0x280 │ │ │ │ + addseq fp, fp, #136, 30 @ 0x220 │ │ │ │ eorpl fp, r8, #160, 6 @ 0x80000002 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fedfc <__bss_end__@@Base+0x8a2030> │ │ │ │ - rsbseq r7, r0, #144, 28 @ 0x900 │ │ │ │ + addseq sl, fp, #216, 16 @ 0xd80000 │ │ │ │ eorpl fp, r8, #184, 6 @ 0xe0000002 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee0c <__bss_end__@@Base+0x8a2040> │ │ │ │ - rsbeq r5, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r2, pc, #200, 10 @ 0x32000000 │ │ │ │ eorpl fp, r8, #208, 6 @ 0x40000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee1c <__bss_end__@@Base+0x8a2050> │ │ │ │ - rsbeq r5, pc, #112, 16 @ 0x700000 │ │ │ │ + addseq pc, sl, #88, 6 @ 0x60000001 │ │ │ │ eorpl fp, r8, #232, 6 @ 0xa0000003 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee2c <__bss_end__@@Base+0x8a2060> │ │ │ │ - rsbeq sl, pc, #168, 14 @ 0x2a00000 │ │ │ │ + addseq r6, fp, #72, 22 @ 0x12000 │ │ │ │ eorpl fp, r8, #0, 8 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #40, 24 @ 0x2800 │ │ │ │ + adceq r2, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee4c <__bss_end__@@Base+0x8a2080> │ │ │ │ - rsbeq r5, pc, #24, 18 @ 0x60000 │ │ │ │ + addseq r9, fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee5c <__bss_end__@@Base+0x8a2090> │ │ │ │ - rsbeq r9, pc, #248, 2 @ 0x3e │ │ │ │ + rsbseq r3, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee6c <__bss_end__@@Base+0x8a20a0> │ │ │ │ - rsbeq r9, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq ip, pc, #192, 20 @ 0xc0000 │ │ │ │ eorpl fp, r8, #132, 14 @ 0x2100000 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee7c <__bss_end__@@Base+0x8a20b0> │ │ │ │ - rsbeq sl, pc, #232 @ 0xe8 │ │ │ │ + addseq lr, fp, #208, 20 @ 0xd0000 │ │ │ │ eorpl fp, r8, #156, 14 @ 0x2700000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ + adceq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fee9c <__bss_end__@@Base+0x8a20d0> │ │ │ │ - rsbeq sl, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbseq r5, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feeac <__bss_end__@@Base+0x8a20e0> │ │ │ │ - rsbeq fp, pc, #136 @ 0x88 │ │ │ │ + addseq r1, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feebc <__bss_end__@@Base+0x8a20f0> │ │ │ │ - rsbeq sl, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq sl, pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16feecc <__bss_end__@@Base+0x8a2100> │ │ │ │ - rsbeq fp, pc, #32, 28 @ 0x200 │ │ │ │ + rsbseq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ eorpl fp, r8, #52, 18 @ 0xd0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #32, 18 @ 0x80000 │ │ │ │ + adceq r2, ip, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #128 @ 0x80 │ │ │ │ + addseq r8, r7, #136 @ 0x88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #144 @ 0x90 │ │ │ │ + addseq r8, r7, #152 @ 0x98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef0c <__bss_end__@@Base+0x8a2140> │ │ │ │ - rsbeq fp, pc, #40, 2 │ │ │ │ + addseq r2, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef1c <__bss_end__@@Base+0x8a2150> │ │ │ │ - addseq r9, fp, #96, 20 @ 0x60000 │ │ │ │ + rsbseq r8, r0, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef2c <__bss_end__@@Base+0x8a2160> │ │ │ │ - rsbseq r8, lr, #208, 18 @ 0x340000 │ │ │ │ + rsbseq sl, pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef3c <__bss_end__@@Base+0x8a2170> │ │ │ │ - rsbseq r9, lr, #128, 22 @ 0x20000 │ │ │ │ + addseq r3, ip, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef4c <__bss_end__@@Base+0x8a2180> │ │ │ │ - rsbseq r9, lr, #8, 2 │ │ │ │ + addseq ip, fp, #104, 24 @ 0x6800 │ │ │ │ eorpl fp, r8, #236, 20 @ 0xec000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #32, 4 │ │ │ │ + adceq r1, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef6c <__bss_end__@@Base+0x8a21a0> │ │ │ │ - rsbseq sl, lr, #152 @ 0x98 │ │ │ │ + rsbseq fp, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef7c <__bss_end__@@Base+0x8a21b0> │ │ │ │ - rsbseq pc, lr, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq pc, lr, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fef8c <__bss_end__@@Base+0x8a21c0> │ │ │ │ - rsbseq lr, lr, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq sl, pc, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #112, 8 @ 0x70000000 │ │ │ │ + adceq r1, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fefac <__bss_end__@@Base+0x8a21e0> │ │ │ │ - rsbseq pc, lr, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq r9, pc, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fefbc <__bss_end__@@Base+0x8a21f0> │ │ │ │ - rsbseq lr, lr, #80, 18 @ 0x140000 │ │ │ │ + addseq r1, ip, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fefcc <__bss_end__@@Base+0x8a2200> │ │ │ │ - rsbseq r0, pc, #16, 18 @ 0x40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + addseq pc, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r2, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r8, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #136, 18 @ 0x220000 │ │ │ │ + sbceq r8, r2, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #144, 18 @ 0x240000 │ │ │ │ + sbceq r8, r2, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r0, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff08c <__bss_end__@@Base+0x8a22c0> │ │ │ │ - rsbseq pc, lr, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r7, pc, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff09c <__bss_end__@@Base+0x8a22d0> │ │ │ │ - rsbseq r0, pc, #232, 24 @ 0xe800 │ │ │ │ + addseq r9, fp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0ac <__bss_end__@@Base+0x8a22e0> │ │ │ │ - rsbseq r1, pc, #152, 24 @ 0x9800 │ │ │ │ + addseq r8, fp, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0bc <__bss_end__@@Base+0x8a22f0> │ │ │ │ - rsbseq r0, pc, #88, 28 @ 0x580 │ │ │ │ + rsbeq r9, pc, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0cc <__bss_end__@@Base+0x8a2300> │ │ │ │ - rsbseq r0, pc, #176, 30 @ 0x2c0 │ │ │ │ + addseq r3, ip, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0dc <__bss_end__@@Base+0x8a2310> │ │ │ │ - rsbseq r1, pc, #56, 4 @ 0x80000003 │ │ │ │ + addseq r3, fp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0ec <__bss_end__@@Base+0x8a2320> │ │ │ │ - rsbseq r4, pc, #248, 12 @ 0xf800000 │ │ │ │ + addseq r0, r9, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff0fc <__bss_end__@@Base+0x8a2330> │ │ │ │ - rsbseq r1, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq fp, pc, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff10c <__bss_end__@@Base+0x8a2340> │ │ │ │ - rsbseq r1, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbseq fp, lr, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff11c <__bss_end__@@Base+0x8a2350> │ │ │ │ - rsbseq r1, pc, #176, 20 @ 0xb0000 │ │ │ │ + rsbseq ip, pc, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff12c <__bss_end__@@Base+0x8a2360> │ │ │ │ - rsbseq r2, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq sl, lr, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ blne e74a44 <__bss_end__@@Base+0x17c78> │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff14c <__bss_end__@@Base+0x8a2380> │ │ │ │ - rsbseq r2, pc, #232, 20 @ 0xe8000 │ │ │ │ + addseq r1, r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff15c <__bss_end__@@Base+0x8a2390> │ │ │ │ - rsbseq r3, pc, #128, 4 │ │ │ │ + addseq pc, fp, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff16c <__bss_end__@@Base+0x8a23a0> │ │ │ │ - rsbseq r3, pc, #16 │ │ │ │ + addseq r4, fp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e74ac4 <__bss_end__@@Base+0x17cf8> │ │ │ │ andmi r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e74ff4 <__bss_end__@@Base+0x18228> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #160, 18 @ 0x280000 │ │ │ │ + sbceq r8, r2, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r8, r2, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff1bc <__bss_end__@@Base+0x8a23f0> │ │ │ │ - rsbseq r2, pc, #40, 24 @ 0x2800 │ │ │ │ + addseq r1, ip, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff1cc <__bss_end__@@Base+0x8a2400> │ │ │ │ - rsbseq r3, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbseq r7, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff1dc <__bss_end__@@Base+0x8a2410> │ │ │ │ - rsbseq r3, pc, #80, 30 @ 0x140 │ │ │ │ + addseq lr, fp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff1ec <__bss_end__@@Base+0x8a2420> │ │ │ │ - rsbseq r4, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq fp, lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff1fc <__bss_end__@@Base+0x8a2430> │ │ │ │ - rsbseq r4, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r7, r5, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff20c <__bss_end__@@Base+0x8a2440> │ │ │ │ - addseq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ + addseq sp, fp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff21c <__bss_end__@@Base+0x8a2450> │ │ │ │ - rsbseq r4, pc, #208, 24 @ 0xd000 │ │ │ │ + rsbseq lr, lr, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff22c <__bss_end__@@Base+0x8a2460> │ │ │ │ - rsbseq r5, pc, #112, 2 │ │ │ │ + addseq r1, r9, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff23c <__bss_end__@@Base+0x8a2470> │ │ │ │ - rsbseq r5, pc, #88, 20 @ 0x58000 │ │ │ │ + addseq fp, fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff24c <__bss_end__@@Base+0x8a2480> │ │ │ │ - rsbseq r5, pc, #144, 22 @ 0x24000 │ │ │ │ + addseq r1, r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff25c <__bss_end__@@Base+0x8a2490> │ │ │ │ - rsbseq r6, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r3, pc, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff26c <__bss_end__@@Base+0x8a24a0> │ │ │ │ - rsbseq r7, pc, #56, 24 @ 0x3800 │ │ │ │ + addseq r0, ip, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff27c <__bss_end__@@Base+0x8a24b0> │ │ │ │ - rsbseq r7, pc, #248, 24 @ 0xf800 │ │ │ │ + addseq sp, fp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff28c <__bss_end__@@Base+0x8a24c0> │ │ │ │ - rsbseq r9, pc, #248, 24 @ 0xf800 │ │ │ │ + rsbeq fp, pc, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff29c <__bss_end__@@Base+0x8a24d0> │ │ │ │ - addseq pc, fp, #8, 10 @ 0x2000000 │ │ │ │ + ldrbeq ip, [ip], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2ac <__bss_end__@@Base+0x8a24e0> │ │ │ │ - rsbseq sl, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbeq fp, pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2bc <__bss_end__@@Base+0x8a24f0> │ │ │ │ - rsbseq sl, pc, #48, 26 @ 0xc00 │ │ │ │ + addseq pc, fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2cc <__bss_end__@@Base+0x8a2500> │ │ │ │ - rsbseq sl, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq lr, lr, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2dc <__bss_end__@@Base+0x8a2510> │ │ │ │ - addseq r2, ip, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r5, pc, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2ec <__bss_end__@@Base+0x8a2520> │ │ │ │ - addseq r0, r5, #56, 30 @ 0xe0 │ │ │ │ + addseq lr, sl, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff2fc <__bss_end__@@Base+0x8a2530> │ │ │ │ - addseq r9, r4, #136 @ 0x88 │ │ │ │ + rsbseq fp, pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff30c <__bss_end__@@Base+0x8a2540> │ │ │ │ - addseq r0, r9, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq sp, lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff31c <__bss_end__@@Base+0x8a2550> │ │ │ │ - addseq r0, r9, #16, 24 @ 0x1000 │ │ │ │ + addseq lr, fp, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff32c <__bss_end__@@Base+0x8a2560> │ │ │ │ - addseq r0, r9, #104, 22 @ 0x1a000 │ │ │ │ + addseq r9, r9, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #200, 22 @ 0x32000 │ │ │ │ + adcseq r7, r1, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff34c <__bss_end__@@Base+0x8a2580> │ │ │ │ - addseq r1, r9, #64 @ 0x40 │ │ │ │ + addseq r0, ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff35c <__bss_end__@@Base+0x8a2590> │ │ │ │ - addseq r1, r9, #240 @ 0xf0 │ │ │ │ + rsbseq sl, lr, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff36c <__bss_end__@@Base+0x8a25a0> │ │ │ │ - addseq r1, r9, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq lr, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #136, 4 @ 0x80000008 │ │ │ │ + adceq r3, pc, #144, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #48, 6 @ 0xc0000000 │ │ │ │ + adceq r3, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff39c <__bss_end__@@Base+0x8a25d0> │ │ │ │ - addseq r2, r9, #208, 28 @ 0xd00 │ │ │ │ + rsbseq pc, lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff3ac <__bss_end__@@Base+0x8a25e0> │ │ │ │ - addseq r2, r9, #120, 26 @ 0x1e00 │ │ │ │ + addseq lr, fp, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff3bc <__bss_end__@@Base+0x8a25f0> │ │ │ │ - addseq r8, r9, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r9, pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff3cc <__bss_end__@@Base+0x8a2600> │ │ │ │ - addseq r5, fp, #136, 26 @ 0x2200 │ │ │ │ + rsbeq sl, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #80, 26 @ 0x1400 │ │ │ │ + sbceq r9, r0, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #224, 20 @ 0xe0000 │ │ │ │ + adceq r2, sl, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff3fc <__bss_end__@@Base+0x8a2630> │ │ │ │ - addseq lr, sl, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r0, ip, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff40c <__bss_end__@@Base+0x8a2640> │ │ │ │ - addseq r5, fp, #56, 2 │ │ │ │ + rsbseq r5, pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff41c <__bss_end__@@Base+0x8a2650> │ │ │ │ - addseq r6, fp, #216 @ 0xd8 │ │ │ │ + rsbseq fp, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff42c <__bss_end__@@Base+0x8a2660> │ │ │ │ - addseq r5, fp, #232, 2 @ 0x3a │ │ │ │ + addseq r4, fp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff43c <__bss_end__@@Base+0x8a2670> │ │ │ │ - addseq r5, fp, #56, 28 @ 0x380 │ │ │ │ + rsbeq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff44c <__bss_end__@@Base+0x8a2680> │ │ │ │ - addseq r6, fp, #144, 28 @ 0x900 │ │ │ │ + addseq pc, fp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff45c <__bss_end__@@Base+0x8a2690> │ │ │ │ - addseq r8, fp, #0, 26 │ │ │ │ + sbceq r0, r4, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #208, 24 @ 0xd000 │ │ │ │ + adcseq fp, sp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #16, 14 @ 0x400000 │ │ │ │ + addseq r8, r7, #24, 14 @ 0x600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff48c <__bss_end__@@Base+0x8a26c0> │ │ │ │ - addseq r6, fp, #216, 14 @ 0x3600000 │ │ │ │ + ldrbeq r9, [pc], #-3608 @ 16ff4b8 <__bss_end__@@Base+0x8a26ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff49c <__bss_end__@@Base+0x8a26d0> │ │ │ │ - addseq r3, fp, #96, 6 @ 0x80000001 │ │ │ │ + addseq r7, fp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff4ac <__bss_end__@@Base+0x8a26e0> │ │ │ │ - addseq r6, fp, #48, 10 @ 0xc000000 │ │ │ │ + addseq pc, r8, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff4bc <__bss_end__@@Base+0x8a26f0> │ │ │ │ - addseq r8, fp, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq fp, lr, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #0, 14 │ │ │ │ + addseq r8, r7, #8, 14 @ 0x200000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff4dc <__bss_end__@@Base+0x8a2710> │ │ │ │ - addseq lr, fp, #48, 4 │ │ │ │ + rsbeq fp, pc, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff4ec <__bss_end__@@Base+0x8a2720> │ │ │ │ - addseq lr, fp, #40 @ 0x28 │ │ │ │ + addseq r1, fp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff4fc <__bss_end__@@Base+0x8a2730> │ │ │ │ - addseq ip, sl, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r2, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff50c <__bss_end__@@Base+0x8a2740> │ │ │ │ - addseq lr, fp, #232, 12 @ 0xe800000 │ │ │ │ + addseq sl, fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff51c <__bss_end__@@Base+0x8a2750> │ │ │ │ - addseq fp, fp, #64, 28 @ 0x400 │ │ │ │ + rsbseq r3, pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff52c <__bss_end__@@Base+0x8a2760> │ │ │ │ - addseq ip, fp, #24 │ │ │ │ + rsbseq r4, pc, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff53c <__bss_end__@@Base+0x8a2770> │ │ │ │ - addseq ip, fp, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r8, lr, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff54c <__bss_end__@@Base+0x8a2780> │ │ │ │ - addseq ip, fp, #72, 20 @ 0x48000 │ │ │ │ + addseq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff55c <__bss_end__@@Base+0x8a2790> │ │ │ │ - addseq ip, fp, #96, 24 @ 0x6000 │ │ │ │ + addseq r1, fp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff56c <__bss_end__@@Base+0x8a27a0> │ │ │ │ - addseq sp, fp, #224, 20 @ 0xe0000 │ │ │ │ + addseq sl, fp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r8, r2, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r8, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5ac <__bss_end__@@Base+0x8a27e0> │ │ │ │ - addseq pc, fp, #144, 10 @ 0x24000000 │ │ │ │ + addseq r2, ip, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5bc <__bss_end__@@Base+0x8a27f0> │ │ │ │ - addseq r1, ip, #184, 16 @ 0xb80000 │ │ │ │ + addseq r2, fp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5cc <__bss_end__@@Base+0x8a2800> │ │ │ │ - addseq r2, ip, #120, 16 @ 0x780000 │ │ │ │ + addseq r1, fp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5dc <__bss_end__@@Base+0x8a2810> │ │ │ │ - rsbeq r8, pc, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq ip, pc, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5ec <__bss_end__@@Base+0x8a2820> │ │ │ │ - addseq r2, ip, #136, 2 @ 0x22 │ │ │ │ + addseq r9, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff5fc <__bss_end__@@Base+0x8a2830> │ │ │ │ - addseq r3, fp, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq pc, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff60c <__bss_end__@@Base+0x8a2840> │ │ │ │ - addseq r2, ip, #0, 26 │ │ │ │ + ldrbeq r9, [pc], #-3432 @ 16ff638 <__bss_end__@@Base+0x8a286c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff61c <__bss_end__@@Base+0x8a2850> │ │ │ │ - addseq ip, sl, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq sl, lr, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff62c <__bss_end__@@Base+0x8a2860> │ │ │ │ - addseq r3, ip, #96 @ 0x60 │ │ │ │ + rsbseq sp, lr, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff63c <__bss_end__@@Base+0x8a2870> │ │ │ │ - addseq r2, r8, #208 @ 0xd0 │ │ │ │ + addseq r6, fp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff64c <__bss_end__@@Base+0x8a2880> │ │ │ │ - blne d02c58 │ │ │ │ + rsbeq r8, pc, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff65c <__bss_end__@@Base+0x8a2890> │ │ │ │ - rsbeq r8, pc, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r4, pc, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff66c <__bss_end__@@Base+0x8a28a0> │ │ │ │ - rsbeq r9, pc, #168, 4 @ 0x8000000a │ │ │ │ + addseq r8, r9, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff67c <__bss_end__@@Base+0x8a28b0> │ │ │ │ - rsbseq lr, lr, #72, 4 @ 0x80000004 │ │ │ │ + addseq r5, fp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff68c <__bss_end__@@Base+0x8a28c0> │ │ │ │ - rsbseq lr, lr, #56 @ 0x38 │ │ │ │ + rsbseq r5, pc, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff69c <__bss_end__@@Base+0x8a28d0> │ │ │ │ - rsbseq lr, lr, #32, 8 @ 0x20000000 │ │ │ │ + rsbeq r5, pc, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff6ac <__bss_end__@@Base+0x8a28e0> │ │ │ │ - rsbseq lr, lr, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r9, lr, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #16, 18 @ 0x40000 │ │ │ │ + adcseq r4, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff6cc <__bss_end__@@Base+0x8a2900> │ │ │ │ - rsbseq pc, lr, #8, 2 │ │ │ │ + rsbeq r9, pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff6dc <__bss_end__@@Base+0x8a2910> │ │ │ │ - rsbseq r1, pc, #72 @ 0x48 │ │ │ │ + rsbeq r7, pc, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff6ec <__bss_end__@@Base+0x8a2920> │ │ │ │ - rsbseq r0, pc, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq r6, pc, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff6fc <__bss_end__@@Base+0x8a2930> │ │ │ │ - rsbseq pc, lr, #56, 22 @ 0xe000 │ │ │ │ + addseq r1, fp, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #208, 18 @ 0x340000 │ │ │ │ + sbceq r8, r2, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq r8, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq r8, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq r8, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq r8, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq r8, r2, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff76c <__bss_end__@@Base+0x8a29a0> │ │ │ │ - rsbseq r3, pc, #248, 22 @ 0x3e000 │ │ │ │ + addseq r7, fp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff77c <__bss_end__@@Base+0x8a29b0> │ │ │ │ - rsbseq r4, pc, #136, 8 @ 0x88000000 │ │ │ │ + addseq r2, ip, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff78c <__bss_end__@@Base+0x8a29c0> │ │ │ │ - rsbseq r5, pc, #56, 10 @ 0xe000000 │ │ │ │ + addseq sl, fp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff79c <__bss_end__@@Base+0x8a29d0> │ │ │ │ - rsbseq fp, pc, #40, 26 @ 0xa00 │ │ │ │ + addseq ip, fp, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff7ac <__bss_end__@@Base+0x8a29e0> │ │ │ │ - addseq r1, r9, #160, 14 @ 0x2800000 │ │ │ │ + addseq r8, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff7bc <__bss_end__@@Base+0x8a29f0> │ │ │ │ - addseq lr, sl, #120, 2 │ │ │ │ + rsbseq r6, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff7cc <__bss_end__@@Base+0x8a2a00> │ │ │ │ - addseq pc, sl, #184 @ 0xb8 │ │ │ │ + addseq r3, fp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r8, r2, #0, 20 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #40, 20 @ 0x28000 │ │ │ │ + sbceq r8, r2, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #64, 20 @ 0x40000 │ │ │ │ + sbceq r8, r2, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff80c <__bss_end__@@Base+0x8a2a40> │ │ │ │ - addseq r3, fp, #0, 18 │ │ │ │ + rsbseq fp, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff81c <__bss_end__@@Base+0x8a2a50> │ │ │ │ - addseq r6, fp, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq r9, pc, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff82c <__bss_end__@@Base+0x8a2a60> │ │ │ │ - addseq r4, fp, #40, 22 @ 0xa000 │ │ │ │ + addseq r1, r9, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff83c <__bss_end__@@Base+0x8a2a70> │ │ │ │ - addseq r6, fp, #64, 26 @ 0x1000 │ │ │ │ + addseq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff84c <__bss_end__@@Base+0x8a2a80> │ │ │ │ - addseq r6, fp, #88, 6 @ 0x60000001 │ │ │ │ + addseq lr, fp, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff85c <__bss_end__@@Base+0x8a2a90> │ │ │ │ - addseq r4, fp, #80 @ 0x50 │ │ │ │ + rsbseq ip, lr, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff86c <__bss_end__@@Base+0x8a2aa0> │ │ │ │ - addseq r4, fp, #80, 24 @ 0x5000 │ │ │ │ + addseq r1, r9, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff87c <__bss_end__@@Base+0x8a2ab0> │ │ │ │ - addseq r6, fp, #48, 14 @ 0xc00000 │ │ │ │ + addseq r3, ip, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff88c <__bss_end__@@Base+0x8a2ac0> │ │ │ │ - addseq r6, fp, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq r9, pc, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff89c <__bss_end__@@Base+0x8a2ad0> │ │ │ │ - addseq r6, fp, #232, 26 @ 0x3a00 │ │ │ │ + addseq r8, fp, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff8ac <__bss_end__@@Base+0x8a2ae0> │ │ │ │ - addseq r8, fp, #136, 30 @ 0x220 │ │ │ │ + rsbseq r9, r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff8bc <__bss_end__@@Base+0x8a2af0> │ │ │ │ - addseq lr, sl, #208, 24 @ 0xd000 │ │ │ │ + addseq sp, sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff8cc <__bss_end__@@Base+0x8a2b00> │ │ │ │ - addseq r9, fp, #232 @ 0xe8 │ │ │ │ + addseq ip, r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff8ec <__bss_end__@@Base+0x8a2b20> │ │ │ │ - addseq sl, fp, #112, 2 │ │ │ │ + rsbeq r8, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff8fc <__bss_end__@@Base+0x8a2b30> │ │ │ │ - addseq fp, fp, #216, 2 @ 0x36 │ │ │ │ + blne d0a108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff90c <__bss_end__@@Base+0x8a2b40> │ │ │ │ - addseq ip, fp, #72, 10 @ 0x12000000 │ │ │ │ + addseq r1, fp, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff91c <__bss_end__@@Base+0x8a2b50> │ │ │ │ - addseq sp, fp, #144, 22 @ 0x24000 │ │ │ │ + rsbseq r8, r0, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff92c <__bss_end__@@Base+0x8a2b60> │ │ │ │ - addseq lr, sl, #88, 26 @ 0x1600 │ │ │ │ + blne d00398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff93c <__bss_end__@@Base+0x8a2b70> │ │ │ │ - addseq ip, fp, #240, 20 @ 0xf0000 │ │ │ │ + addseq r9, r9, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff94c <__bss_end__@@Base+0x8a2b80> │ │ │ │ - ldrbeq r7, [sp], #-2672 @ 0xfffff590 │ │ │ │ + rsbeq r8, pc, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff95c <__bss_end__@@Base+0x8a2b90> │ │ │ │ - rsbseq lr, lr, #160, 2 @ 0x28 │ │ │ │ + rsbseq lr, lr, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #120, 20 @ 0x78000 │ │ │ │ + sbceq r8, r2, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff98c <__bss_end__@@Base+0x8a2bc0> │ │ │ │ - rsbseq r1, pc, #216, 16 @ 0xd80000 │ │ │ │ + addseq sp, fp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff99c <__bss_end__@@Base+0x8a2bd0> │ │ │ │ - rsbseq r5, pc, #192 @ 0xc0 │ │ │ │ + addseq ip, fp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9ac <__bss_end__@@Base+0x8a2be0> │ │ │ │ - rsbseq r6, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbseq r3, pc, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9bc <__bss_end__@@Base+0x8a2bf0> │ │ │ │ - rsbseq r7, pc, #136, 22 @ 0x22000 │ │ │ │ + addseq r1, fp, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9cc <__bss_end__@@Base+0x8a2c00> │ │ │ │ - rsbseq r6, pc, #144, 22 @ 0x24000 │ │ │ │ + addseq r4, fp, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9dc <__bss_end__@@Base+0x8a2c10> │ │ │ │ - rsbseq sl, pc, #0, 30 │ │ │ │ + addseq r2, ip, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9ec <__bss_end__@@Base+0x8a2c20> │ │ │ │ - addseq r2, r9, #24, 14 @ 0x600000 │ │ │ │ + rsbseq r9, pc, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ff9fc <__bss_end__@@Base+0x8a2c30> │ │ │ │ - addseq r4, fp, #24, 12 @ 0x1800000 │ │ │ │ + addseq r1, fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa0c <__bss_end__@@Base+0x8a2c40> │ │ │ │ - addseq r4, fp, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r8, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa1c <__bss_end__@@Base+0x8a2c50> │ │ │ │ - addseq r4, fp, #96, 30 @ 0x180 │ │ │ │ + addseq lr, sl, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa2c <__bss_end__@@Base+0x8a2c60> │ │ │ │ - addseq r5, fp, #208, 24 @ 0xd000 │ │ │ │ + rsbeq ip, pc, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa3c <__bss_end__@@Base+0x8a2c70> │ │ │ │ - addseq r9, fp, #248, 4 @ 0x8000000f │ │ │ │ + addseq r5, fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa4c <__bss_end__@@Base+0x8a2c80> │ │ │ │ - addseq r1, ip, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq fp, pc, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa6c <__bss_end__@@Base+0x8a2ca0> │ │ │ │ - addseq ip, fp, #8, 4 @ 0x80000000 │ │ │ │ + addseq lr, fp, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa7c <__bss_end__@@Base+0x8a2cb0> │ │ │ │ - addseq fp, fp, #128, 30 @ 0x200 │ │ │ │ + rsbseq sl, pc, #16, 4 │ │ │ │ submi r6, r7, #132, 4 @ 0x40000008 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #0, 26 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ submi r6, r7, #136, 4 @ 0x80000008 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffa9c <__bss_end__@@Base+0x8a2cd0> │ │ │ │ - addseq r1, ip, #96, 18 @ 0x180000 │ │ │ │ + addseq r5, fp, #216, 24 @ 0xd800 │ │ │ │ submi r6, r7, #140, 4 @ 0xc0000008 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffaac <__bss_end__@@Base+0x8a2ce0> │ │ │ │ - addseq r1, ip, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq pc, lr, #200, 12 @ 0xc800000 │ │ │ │ submi r6, r7, #144, 4 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffabc <__bss_end__@@Base+0x8a2cf0> │ │ │ │ - rsbeq ip, pc, #136, 22 @ 0x22000 │ │ │ │ + addseq r2, ip, #96, 10 @ 0x18000000 │ │ │ │ submi r6, r7, #148, 4 @ 0x40000009 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffacc <__bss_end__@@Base+0x8a2d00> │ │ │ │ - rsbseq r9, r0, #104, 2 │ │ │ │ + addseq r8, r9, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffadc <__bss_end__@@Base+0x8a2d10> │ │ │ │ - rsbseq lr, lr, #176, 16 @ 0xb00000 │ │ │ │ + addseq r0, r9, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffaec <__bss_end__@@Base+0x8a2d20> │ │ │ │ - rsbseq pc, lr, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r4, pc, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffafc <__bss_end__@@Base+0x8a2d30> │ │ │ │ - rsbseq r6, pc, #240, 16 @ 0xf00000 │ │ │ │ + ldrbeq lr, [sp], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb0c <__bss_end__@@Base+0x8a2d40> │ │ │ │ - addseq sl, fp, #152, 28 @ 0x980 │ │ │ │ + addseq sl, fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb1c <__bss_end__@@Base+0x8a2d50> │ │ │ │ - rsbseq r9, pc, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r7, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #128, 20 @ 0x80000 │ │ │ │ + sbceq r8, r2, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r8, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb4c <__bss_end__@@Base+0x8a2d80> │ │ │ │ - addseq r1, fp, #112, 20 @ 0x70000 │ │ │ │ + addseq r1, fp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb5c <__bss_end__@@Base+0x8a2d90> │ │ │ │ - rsbseq r9, pc, #224, 18 @ 0x380000 │ │ │ │ + addseq r6, fp, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb6c <__bss_end__@@Base+0x8a2da0> │ │ │ │ - addseq r1, fp, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r9, lr, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb7c <__bss_end__@@Base+0x8a2db0> │ │ │ │ - addseq r1, ip, #8, 20 @ 0x8000 │ │ │ │ + addseq sp, fp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb8c <__bss_end__@@Base+0x8a2dc0> │ │ │ │ - addseq lr, sl, #160, 28 @ 0xa00 │ │ │ │ + rsbseq pc, lr, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffb9c <__bss_end__@@Base+0x8a2dd0> │ │ │ │ - addseq pc, sl, #88, 2 │ │ │ │ + sbceq r0, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffbac <__bss_end__@@Base+0x8a2de0> │ │ │ │ - addseq r6, fp, #40 @ 0x28 │ │ │ │ + rsbseq r0, pc, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffbbc <__bss_end__@@Base+0x8a2df0> │ │ │ │ - addseq r0, fp, #64, 18 @ 0x100000 │ │ │ │ + addseq pc, sl, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffbcc <__bss_end__@@Base+0x8a2e00> │ │ │ │ - addseq sl, fp, #72, 30 @ 0x120 │ │ │ │ + rsbseq r7, pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffbdc <__bss_end__@@Base+0x8a2e10> │ │ │ │ - addseq r1, ip, #176, 20 @ 0xb0000 │ │ │ │ + addseq fp, fp, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r8, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffbfc <__bss_end__@@Base+0x8a2e30> │ │ │ │ - addseq r0, fp, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r8, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc0c <__bss_end__@@Base+0x8a2e40> │ │ │ │ - addseq r2, r8, #40, 2 │ │ │ │ + rsbseq r8, pc, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc1c <__bss_end__@@Base+0x8a2e50> │ │ │ │ - rsbseq r9, lr, #48, 26 @ 0xc00 │ │ │ │ + rsbseq r6, pc, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc2c <__bss_end__@@Base+0x8a2e60> │ │ │ │ - rsbseq r5, pc, #248, 20 @ 0xf8000 │ │ │ │ + addseq ip, fp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc3c <__bss_end__@@Base+0x8a2e70> │ │ │ │ - rsbseq r2, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r7, pc, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc4c <__bss_end__@@Base+0x8a2e80> │ │ │ │ - rsbseq r7, pc, #88, 28 @ 0x580 │ │ │ │ + rsbseq r8, lr, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc5c <__bss_end__@@Base+0x8a2e90> │ │ │ │ - rsbseq r7, pc, #8, 30 │ │ │ │ + addseq r8, fp, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc6c <__bss_end__@@Base+0x8a2ea0> │ │ │ │ - addseq r1, r9, #184, 30 @ 0x2e0 │ │ │ │ + addseq r8, fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r5, sl, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc8c <__bss_end__@@Base+0x8a2ec0> │ │ │ │ - rsbseq r6, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r9, pc, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffc9c <__bss_end__@@Base+0x8a2ed0> │ │ │ │ - rsbseq sl, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r0, pc, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #96, 18 @ 0x180000 │ │ │ │ + adcseq r3, r9, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffcbc <__bss_end__@@Base+0x8a2ef0> │ │ │ │ - rsbseq sl, pc, #24, 22 @ 0x6000 │ │ │ │ + addseq r6, fp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffccc <__bss_end__@@Base+0x8a2f00> │ │ │ │ - addseq pc, sl, #48, 26 @ 0xc00 │ │ │ │ + cmpeq r9, r0, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r8, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffcec <__bss_end__@@Base+0x8a2f20> │ │ │ │ - rsbseq sl, pc, #120, 20 @ 0x78000 │ │ │ │ + addseq lr, fp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffcfc <__bss_end__@@Base+0x8a2f30> │ │ │ │ - addseq r1, ip, #152, 30 @ 0x260 │ │ │ │ + rsbseq r4, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r8, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd1c <__bss_end__@@Base+0x8a2f50> │ │ │ │ - rsbseq fp, pc, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq ip, pc, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd2c <__bss_end__@@Base+0x8a2f60> │ │ │ │ - addseq pc, r8, #80, 28 @ 0x500 │ │ │ │ + rsbseq r9, pc, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd3c <__bss_end__@@Base+0x8a2f70> │ │ │ │ - addseq r2, r9, #112 @ 0x70 │ │ │ │ + addseq pc, r8, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd4c <__bss_end__@@Base+0x8a2f80> │ │ │ │ - addseq r8, fp, #112, 4 │ │ │ │ + addseq r3, ip, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd5c <__bss_end__@@Base+0x8a2f90> │ │ │ │ - addseq pc, sl, #224, 26 @ 0x3800 │ │ │ │ + cmpeq r9, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd6c <__bss_end__@@Base+0x8a2fa0> │ │ │ │ - addseq r1, fp, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq r0, pc, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd7c <__bss_end__@@Base+0x8a2fb0> │ │ │ │ - addseq r1, fp, #128, 10 @ 0x20000000 │ │ │ │ + rsbeq fp, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd8c <__bss_end__@@Base+0x8a2fc0> │ │ │ │ - addseq r8, fp, #200, 6 @ 0x20000003 │ │ │ │ + addseq r2, fp, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffd9c <__bss_end__@@Base+0x8a2fd0> │ │ │ │ - addseq sp, fp, #72, 8 @ 0x48000000 │ │ │ │ + addseq r1, fp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffdac <__bss_end__@@Base+0x8a2fe0> │ │ │ │ - addseq sl, fp, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq sl, pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffdbc <__bss_end__@@Base+0x8a2ff0> │ │ │ │ - addseq sl, fp, #128, 10 @ 0x20000000 │ │ │ │ + addseq sp, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffdcc <__bss_end__@@Base+0x8a3000> │ │ │ │ - addseq fp, fp, #16, 22 @ 0x4000 │ │ │ │ + addseq lr, fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffddc <__bss_end__@@Base+0x8a3010> │ │ │ │ - addseq ip, fp, #88, 16 @ 0x580000 │ │ │ │ + addseq r3, fp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffdec <__bss_end__@@Base+0x8a3020> │ │ │ │ - addseq sp, fp, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r9, lr, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffdfc <__bss_end__@@Base+0x8a3030> │ │ │ │ - addseq r0, ip, #248, 24 @ 0xf800 │ │ │ │ + rsbseq pc, lr, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe0c <__bss_end__@@Base+0x8a3040> │ │ │ │ - addseq pc, fp, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq sl, pc, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe1c <__bss_end__@@Base+0x8a3050> │ │ │ │ - addseq r2, ip, #56 @ 0x38 │ │ │ │ + addseq sl, fp, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe2c <__bss_end__@@Base+0x8a3060> │ │ │ │ - addseq r1, ip, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq ip, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe3c <__bss_end__@@Base+0x8a3070> │ │ │ │ - addseq r2, ip, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq pc, lr, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe4c <__bss_end__@@Base+0x8a3080> │ │ │ │ - addseq r3, ip, #192, 6 │ │ │ │ + rsbseq sl, lr, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe5c <__bss_end__@@Base+0x8a3090> │ │ │ │ - addseq r2, ip, #80, 24 @ 0x5000 │ │ │ │ + rsbseq fp, pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r8, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r8, r2, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r8, r2, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffe9c <__bss_end__@@Base+0x8a30d0> │ │ │ │ - rsbeq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ + addseq r7, fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffeac <__bss_end__@@Base+0x8a30e0> │ │ │ │ - rsbeq r9, pc, #80, 2 │ │ │ │ + rsbseq pc, lr, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r8, r2, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffedc <__bss_end__@@Base+0x8a3110> │ │ │ │ - rsbeq r9, pc, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r2, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffeec <__bss_end__@@Base+0x8a3120> │ │ │ │ - rsbeq sl, pc, #80, 12 @ 0x5000000 │ │ │ │ + addseq r1, r9, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffefc <__bss_end__@@Base+0x8a3130> │ │ │ │ - rsbeq r9, pc, #184, 18 @ 0x2e0000 │ │ │ │ + blne d09848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff0c <__bss_end__@@Base+0x8a3140> │ │ │ │ - rsbeq fp, pc, #48, 16 @ 0x300000 │ │ │ │ + rsbeq ip, pc, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff1c <__bss_end__@@Base+0x8a3150> │ │ │ │ - rsbseq r2, pc, #96, 12 @ 0x6000000 │ │ │ │ + addseq r3, fp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff2c <__bss_end__@@Base+0x8a3160> │ │ │ │ - rsbeq ip, pc, #16, 16 @ 0x100000 │ │ │ │ + rsbeq fp, pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r7, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff5c <__bss_end__@@Base+0x8a3190> │ │ │ │ - rsbseq r1, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r7, pc, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff6c <__bss_end__@@Base+0x8a31a0> │ │ │ │ - rsbseq r9, lr, #104 @ 0x68 │ │ │ │ + rsbseq ip, lr, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #120, 28 @ 0x780 │ │ │ │ + adcseq r3, sp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r7, ip, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fff9c <__bss_end__@@Base+0x8a31d0> │ │ │ │ - rsbseq pc, lr, #88, 14 @ 0x1600000 │ │ │ │ + addseq pc, fp, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fffac <__bss_end__@@Base+0x8a31e0> │ │ │ │ - rsbseq r2, pc, #0, 14 │ │ │ │ + rsbseq r5, pc, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #72, 8 @ 0x48000000 │ │ │ │ + adceq r0, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fffcc <__bss_end__@@Base+0x8a3200> │ │ │ │ - rsbseq r2, pc, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r8, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fffdc <__bss_end__@@Base+0x8a3210> │ │ │ │ - rsbseq r7, pc, #184, 30 @ 0x2e0 │ │ │ │ + addseq ip, sl, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16fffec <__bss_end__@@Base+0x8a3220> │ │ │ │ - rsbseq r4, pc, #192, 20 @ 0xc0000 │ │ │ │ + addseq r1, ip, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 16ffffc <__bss_end__@@Base+0x8a3230> │ │ │ │ - rsbseq r4, pc, #0, 24 │ │ │ │ + addseq fp, fp, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170000c <__bss_end__@@Base+0x8a3240> │ │ │ │ - rsbseq r5, pc, #32 │ │ │ │ + rsbseq r3, pc, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170001c <__bss_end__@@Base+0x8a3250> │ │ │ │ - rsbseq sl, pc, #152, 12 @ 0x9800000 │ │ │ │ + addseq pc, fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170002c <__bss_end__@@Base+0x8a3260> │ │ │ │ - rsbseq r8, pc, #96 @ 0x60 │ │ │ │ + addseq r5, fp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170003c <__bss_end__@@Base+0x8a3270> │ │ │ │ - rsbseq r7, pc, #216, 2 @ 0x36 │ │ │ │ + addseq lr, sl, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170004c <__bss_end__@@Base+0x8a3280> │ │ │ │ - rsbseq r6, pc, #144, 18 @ 0x240000 │ │ │ │ + addseq r1, r9, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170005c <__bss_end__@@Base+0x8a3290> │ │ │ │ - rsbseq sl, pc, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq r9, lr, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170006c <__bss_end__@@Base+0x8a32a0> │ │ │ │ - rsbseq r9, pc, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq r9, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170007c <__bss_end__@@Base+0x8a32b0> │ │ │ │ - rsbseq sl, pc, #152, 24 @ 0x9800 │ │ │ │ + rsbeq sl, pc, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170008c <__bss_end__@@Base+0x8a32c0> │ │ │ │ - addseq r1, r9, #64, 16 @ 0x400000 │ │ │ │ + addseq r5, fp, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170009c <__bss_end__@@Base+0x8a32d0> │ │ │ │ - addseq r0, r9, #184, 24 @ 0xb800 │ │ │ │ + addseq r1, r9, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r8, r2, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17000cc <__bss_end__@@Base+0x8a3300> │ │ │ │ - addseq r1, r9, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq sl, pc, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17000dc <__bss_end__@@Base+0x8a3310> │ │ │ │ - addseq r1, r9, #72, 24 @ 0x4800 │ │ │ │ + addseq r5, fp, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17000ec <__bss_end__@@Base+0x8a3320> │ │ │ │ - addseq r9, r9, #48, 30 @ 0xc0 │ │ │ │ + rsbseq sl, pc, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17000fc <__bss_end__@@Base+0x8a3330> │ │ │ │ - addseq r1, fp, #112 @ 0x70 │ │ │ │ + rsbseq r2, pc, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170010c <__bss_end__@@Base+0x8a3340> │ │ │ │ - addseq lr, sl, #24, 12 @ 0x1800000 │ │ │ │ + addseq r9, fp, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170011c <__bss_end__@@Base+0x8a3350> │ │ │ │ - addseq pc, sl, #8 │ │ │ │ + rsbeq fp, pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170012c <__bss_end__@@Base+0x8a3360> │ │ │ │ - addseq pc, sl, #80, 6 @ 0x40000001 │ │ │ │ + addseq pc, r8, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170013c <__bss_end__@@Base+0x8a3370> │ │ │ │ - addseq pc, sl, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r0, r9, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170014c <__bss_end__@@Base+0x8a3380> │ │ │ │ - addseq r3, fp, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r8, lr, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170015c <__bss_end__@@Base+0x8a3390> │ │ │ │ - addseq r1, fp, #176, 2 @ 0x2c │ │ │ │ + rsbseq r2, pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170016c <__bss_end__@@Base+0x8a33a0> │ │ │ │ - addseq r3, fp, #80, 16 @ 0x500000 │ │ │ │ + addseq lr, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170017c <__bss_end__@@Base+0x8a33b0> │ │ │ │ - addseq r5, fp, #136, 4 @ 0x80000008 │ │ │ │ + addseq ip, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e75a94 <__bss_end__@@Base+0x18cc8> │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170019c <__bss_end__@@Base+0x8a33d0> │ │ │ │ - addseq r5, fp, #216, 28 @ 0xd80 │ │ │ │ + addseq lr, sl, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17001ac <__bss_end__@@Base+0x8a33e0> │ │ │ │ - addseq r5, fp, #72, 12 @ 0x4800000 │ │ │ │ + addseq r3, ip, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17001bc <__bss_end__@@Base+0x8a33f0> │ │ │ │ - addseq fp, fp, #88, 16 @ 0x580000 │ │ │ │ + addseq r0, r9, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #48, 26 @ 0xc00 │ │ │ │ + adcseq r1, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17001dc <__bss_end__@@Base+0x8a3410> │ │ │ │ - addseq r5, fp, #120, 30 @ 0x1e0 │ │ │ │ + addseq pc, r8, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17001ec <__bss_end__@@Base+0x8a3420> │ │ │ │ - addseq r8, fp, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r7, r5, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17001fc <__bss_end__@@Base+0x8a3430> │ │ │ │ - addseq r9, fp, #232, 24 @ 0xe800 │ │ │ │ + rsbeq sl, pc, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r8, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r8, r7, #248, 8 @ 0xf8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #0, 10 │ │ │ │ + addseq r8, r7, #8, 10 @ 0x2000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #16, 10 @ 0x4000000 │ │ │ │ + addseq r8, r7, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170024c <__bss_end__@@Base+0x8a3480> │ │ │ │ - addseq sl, fp, #72, 26 @ 0x1200 │ │ │ │ + addseq r5, fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170025c <__bss_end__@@Base+0x8a3490> │ │ │ │ - addseq r9, fp, #56 @ 0x38 │ │ │ │ + blne d095e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #40, 22 @ 0xa000 │ │ │ │ + sbceq r8, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170027c <__bss_end__@@Base+0x8a34b0> │ │ │ │ - addseq sl, fp, #192 @ 0xc0 │ │ │ │ + addseq r7, fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170028c <__bss_end__@@Base+0x8a34c0> │ │ │ │ - addseq r9, fp, #144, 26 @ 0x2400 │ │ │ │ + addseq r1, r9, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #144, 22 @ 0x24000 │ │ │ │ + sbceq r8, r2, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #192, 26 @ 0x3000 │ │ │ │ + adceq r7, sp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17002bc <__bss_end__@@Base+0x8a34f0> │ │ │ │ - addseq sl, fp, #240, 26 @ 0x3c00 │ │ │ │ + addseq pc, r8, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17002cc <__bss_end__@@Base+0x8a3500> │ │ │ │ - addseq fp, fp, #8, 18 @ 0x20000 │ │ │ │ + addseq r1, r9, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #8, 24 @ 0x800 │ │ │ │ + sbceq r8, r2, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r8, r7, #176, 8 @ 0xb0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r8, r7, #192, 8 @ 0xc0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r8, r7, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170031c <__bss_end__@@Base+0x8a3550> │ │ │ │ - addseq r0, ip, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r4, pc, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170032c <__bss_end__@@Base+0x8a3560> │ │ │ │ - addseq r0, ip, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq r5, pc, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #48, 24 @ 0x3000 │ │ │ │ + sbceq r8, r2, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #96, 8 @ 0x60000000 │ │ │ │ + addseq r8, r7, #104, 8 @ 0x68000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #112, 8 @ 0x70000000 │ │ │ │ + addseq r8, r7, #120, 8 @ 0x78000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #128, 8 @ 0x80000000 │ │ │ │ + addseq r8, r7, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170037c <__bss_end__@@Base+0x8a35b0> │ │ │ │ - addseq r1, ip, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq lr, lr, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170038c <__bss_end__@@Base+0x8a35c0> │ │ │ │ - addseq ip, fp, #240, 10 @ 0x3c000000 │ │ │ │ + addseq pc, sl, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170039c <__bss_end__@@Base+0x8a35d0> │ │ │ │ - addseq r3, ip, #144, 20 @ 0x90000 │ │ │ │ + addseq lr, sl, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17003ac <__bss_end__@@Base+0x8a35e0> │ │ │ │ - addseq r2, ip, #168, 30 @ 0x2a0 │ │ │ │ + addseq pc, sl, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17003bc <__bss_end__@@Base+0x8a35f0> │ │ │ │ - addseq r2, ip, #88, 10 @ 0x16000000 │ │ │ │ + addseq sp, sl, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17003cc <__bss_end__@@Base+0x8a3600> │ │ │ │ - addseq r2, ip, #160, 12 @ 0xa000000 │ │ │ │ + addseq r2, r9, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r3, sp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17003ec <__bss_end__@@Base+0x8a3620> │ │ │ │ - addseq r3, ip, #64, 22 @ 0x10000 │ │ │ │ + rsbseq r2, pc, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17003fc <__bss_end__@@Base+0x8a3630> │ │ │ │ - rsbseq r9, lr, #160, 24 @ 0xa000 │ │ │ │ + rsbeq ip, pc, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170040c <__bss_end__@@Base+0x8a3640> │ │ │ │ - addseq sp, sl, #144, 10 @ 0x24000000 │ │ │ │ + addseq r8, fp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df9904 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df9434 │ │ │ │ @@ -1649717,758 +1649717,758 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df9594 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170045c <__bss_end__@@Base+0x8a3690> │ │ │ │ - addseq r1, fp, #128, 14 @ 0x2000000 │ │ │ │ + addseq ip, sl, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170046c <__bss_end__@@Base+0x8a36a0> │ │ │ │ - addseq r5, r8, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r0, pc, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170047c <__bss_end__@@Base+0x8a36b0> │ │ │ │ - rsbeq sl, pc, #40, 24 @ 0x2800 │ │ │ │ + addseq r3, fp, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170048c <__bss_end__@@Base+0x8a36c0> │ │ │ │ - rsbeq fp, pc, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r2, pc, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170049c <__bss_end__@@Base+0x8a36d0> │ │ │ │ - rsbeq fp, pc, #120, 30 @ 0x1e0 │ │ │ │ + addseq fp, fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #32, 30 @ 0x80 │ │ │ │ + adcseq r5, r5, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #32, 14 @ 0x800000 │ │ │ │ + addseq r8, r7, #40, 14 @ 0xa00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17004cc <__bss_end__@@Base+0x8a3700> │ │ │ │ - rsbeq ip, pc, #56 @ 0x38 │ │ │ │ + rsbseq sp, lr, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17004dc <__bss_end__@@Base+0x8a3710> │ │ │ │ - rsbeq ip, pc, #232 @ 0xe8 │ │ │ │ + addseq ip, r4, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17004ec <__bss_end__@@Base+0x8a3720> │ │ │ │ - rsbeq ip, pc, #144, 2 @ 0x24 │ │ │ │ + rsbseq r6, pc, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17004fc <__bss_end__@@Base+0x8a3730> │ │ │ │ - sbceq r1, r2, #216, 28 @ 0xd80 │ │ │ │ + addseq r1, r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170050c <__bss_end__@@Base+0x8a3740> │ │ │ │ - rsbseq r4, r8, #16, 26 @ 0x400 │ │ │ │ + rsbseq sl, pc, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170051c <__bss_end__@@Base+0x8a3750> │ │ │ │ - rsbeq ip, pc, #32, 20 @ 0x20000 │ │ │ │ + addseq r1, ip, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170052c <__bss_end__@@Base+0x8a3760> │ │ │ │ - rsbseq r0, lr, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r1, pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #224, 30 @ 0x380 │ │ │ │ + sbceq r7, r0, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170054c <__bss_end__@@Base+0x8a3780> │ │ │ │ - rsbseq r8, lr, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r9, lr, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170055c <__bss_end__@@Base+0x8a3790> │ │ │ │ - rsbseq r8, lr, #24, 22 @ 0x6000 │ │ │ │ + rsbeq sl, pc, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170056c <__bss_end__@@Base+0x8a37a0> │ │ │ │ - rsbseq r9, lr, #184, 2 @ 0x2e │ │ │ │ + addseq r9, fp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #184, 20 @ 0xb8000 │ │ │ │ + sbceq r6, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170058c <__bss_end__@@Base+0x8a37c0> │ │ │ │ - rsbseq r9, lr, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r1, r9, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170059c <__bss_end__@@Base+0x8a37d0> │ │ │ │ - rsbseq fp, lr, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, fp, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r6, r5, #0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17005bc <__bss_end__@@Base+0x8a37f0> │ │ │ │ - rsbseq sl, lr, #192, 28 @ 0xc00 │ │ │ │ + addseq ip, fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17005cc <__bss_end__@@Base+0x8a3800> │ │ │ │ - rsbseq fp, lr, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq fp, pc, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17005dc <__bss_end__@@Base+0x8a3810> │ │ │ │ - rsbseq fp, lr, #168, 20 @ 0xa8000 │ │ │ │ + addseq r1, fp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17005ec <__bss_end__@@Base+0x8a3820> │ │ │ │ - rsbseq fp, lr, #72, 22 @ 0x12000 │ │ │ │ + addseq pc, fp, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #88, 24 @ 0x5800 │ │ │ │ + sbceq r8, r2, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170060c <__bss_end__@@Base+0x8a3840> │ │ │ │ - rsbseq fp, lr, #136, 24 @ 0x8800 │ │ │ │ + addseq r1, r9, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170061c <__bss_end__@@Base+0x8a3850> │ │ │ │ - addseq r3, ip, #232, 22 @ 0x3a000 │ │ │ │ + addseq r6, fp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170062c <__bss_end__@@Base+0x8a3860> │ │ │ │ - rsbseq pc, lr, #216, 8 @ 0xd8000000 │ │ │ │ + addseq sp, fp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170063c <__bss_end__@@Base+0x8a3870> │ │ │ │ - rsbseq r0, pc, #112 @ 0x70 │ │ │ │ + addseq pc, sl, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170064c <__bss_end__@@Base+0x8a3880> │ │ │ │ - rsbseq r1, pc, #64, 8 @ 0x40000000 │ │ │ │ + addseq r2, r9, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170065c <__bss_end__@@Base+0x8a3890> │ │ │ │ - rsbseq r2, pc, #160, 14 @ 0x2800000 │ │ │ │ + addseq r3, ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170066c <__bss_end__@@Base+0x8a38a0> │ │ │ │ - rsbseq r2, pc, #200, 24 @ 0xc800 │ │ │ │ + addseq r7, fp, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #144, 24 @ 0x9000 │ │ │ │ + addseq r7, r2, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170068c <__bss_end__@@Base+0x8a38c0> │ │ │ │ - rsbseq r2, pc, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r0, pc, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170069c <__bss_end__@@Base+0x8a38d0> │ │ │ │ - rsbseq r2, pc, #32, 28 @ 0x200 │ │ │ │ + addseq r0, fp, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17006ac <__bss_end__@@Base+0x8a38e0> │ │ │ │ - rsbseq r2, pc, #112, 30 @ 0x1c0 │ │ │ │ + addseq lr, sl, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17006bc <__bss_end__@@Base+0x8a38f0> │ │ │ │ - rsbseq r3, pc, #232, 2 @ 0x3a │ │ │ │ + ldrbeq ip, [ip], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r9, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17006dc <__bss_end__@@Base+0x8a3910> │ │ │ │ - rsbseq r3, pc, #200, 6 @ 0x20000003 │ │ │ │ + addseq r1, ip, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17006ec <__bss_end__@@Base+0x8a3920> │ │ │ │ - rsbseq r3, pc, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq r0, pc, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #40, 16 @ 0x280000 │ │ │ │ + adcseq r7, sl, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170070c <__bss_end__@@Base+0x8a3940> │ │ │ │ - rsbseq r3, pc, #24, 10 @ 0x6000000 │ │ │ │ + addseq r4, fp, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170071c <__bss_end__@@Base+0x8a3950> │ │ │ │ - rsbseq r3, pc, #120, 8 @ 0x78000000 │ │ │ │ + addseq r9, fp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170072c <__bss_end__@@Base+0x8a3960> │ │ │ │ - rsbseq r4, pc, #56, 16 @ 0x380000 │ │ │ │ + addseq lr, sl, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170073c <__bss_end__@@Base+0x8a3970> │ │ │ │ - rsbseq r3, pc, #88, 12 @ 0x5800000 │ │ │ │ + addseq sp, fp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170074c <__bss_end__@@Base+0x8a3980> │ │ │ │ - rsbseq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ + addseq r4, fp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170075c <__bss_end__@@Base+0x8a3990> │ │ │ │ - rsbseq r3, pc, #48, 16 @ 0x300000 │ │ │ │ + addseq pc, r8, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170076c <__bss_end__@@Base+0x8a39a0> │ │ │ │ - rsbseq r4, pc, #208, 16 @ 0xd00000 │ │ │ │ + addseq r2, r9, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df9e04 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #104, 24 @ 0x6800 │ │ │ │ + sbceq r8, r2, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #112, 24 @ 0x7000 │ │ │ │ + sbceq r8, r2, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #120, 24 @ 0x7800 │ │ │ │ + sbceq r8, r2, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #128, 24 @ 0x8000 │ │ │ │ + sbceq r8, r2, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #136, 24 @ 0x8800 │ │ │ │ + sbceq r8, r2, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17007ec <__bss_end__@@Base+0x8a3a20> │ │ │ │ - rsbseq r4, pc, #112, 26 @ 0x1c00 │ │ │ │ + addseq r0, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17007fc <__bss_end__@@Base+0x8a3a30> │ │ │ │ - rsbseq r4, pc, #16, 28 @ 0x100 │ │ │ │ + rsbseq r7, pc, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170080c <__bss_end__@@Base+0x8a3a40> │ │ │ │ - rsbseq r4, pc, #96, 30 @ 0x180 │ │ │ │ + addseq r3, r9, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170081c <__bss_end__@@Base+0x8a3a50> │ │ │ │ - rsbseq r5, pc, #16, 4 │ │ │ │ + rsbseq r6, pc, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170082c <__bss_end__@@Base+0x8a3a60> │ │ │ │ - rsbseq r5, pc, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r2, fp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170083c <__bss_end__@@Base+0x8a3a70> │ │ │ │ - rsbseq r6, pc, #152 @ 0x98 │ │ │ │ + rsbseq sp, lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170084c <__bss_end__@@Base+0x8a3a80> │ │ │ │ - rsbseq r6, pc, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r4, fp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170085c <__bss_end__@@Base+0x8a3a90> │ │ │ │ - rsbseq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ + addseq fp, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #80, 26 @ 0x1400 │ │ │ │ + addseq lr, r9, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170087c <__bss_end__@@Base+0x8a3ab0> │ │ │ │ - rsbseq r6, pc, #8, 28 @ 0x80 │ │ │ │ + addseq r8, fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170088c <__bss_end__@@Base+0x8a3ac0> │ │ │ │ - rsbseq r7, pc, #56, 16 @ 0x380000 │ │ │ │ + addseq r2, r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170089c <__bss_end__@@Base+0x8a3ad0> │ │ │ │ - addseq r9, fp, #72, 18 @ 0x120000 │ │ │ │ + addseq sl, r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17008ac <__bss_end__@@Base+0x8a3ae0> │ │ │ │ - rsbseq r7, pc, #32, 20 @ 0x20000 │ │ │ │ + addseq r5, fp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1f604 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #144, 24 @ 0x9000 │ │ │ │ + sbceq r8, r2, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #152, 24 @ 0x9800 │ │ │ │ + sbceq r8, r2, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17008ec <__bss_end__@@Base+0x8a3b20> │ │ │ │ - rsbseq sl, pc, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r9, lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17008fc <__bss_end__@@Base+0x8a3b30> │ │ │ │ - rsbseq fp, pc, #80 @ 0x50 │ │ │ │ + rsbseq r4, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170090c <__bss_end__@@Base+0x8a3b40> │ │ │ │ - rsbseq fp, pc, #248 @ 0xf8 │ │ │ │ + addseq r4, fp, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1f744 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #160, 24 @ 0xa000 │ │ │ │ + sbceq r8, r2, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170093c <__bss_end__@@Base+0x8a3b70> │ │ │ │ - rsbseq fp, pc, #144, 2 @ 0x24 │ │ │ │ + addseq pc, fp, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170094c <__bss_end__@@Base+0x8a3b80> │ │ │ │ - rsbseq fp, pc, #136, 6 @ 0x20000002 │ │ │ │ + addseq r2, ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1eb44 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170096c <__bss_end__@@Base+0x8a3ba0> │ │ │ │ - rsbseq fp, pc, #200, 26 @ 0x3200 │ │ │ │ + addseq r3, fp, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170097c <__bss_end__@@Base+0x8a3bb0> │ │ │ │ - rsbseq fp, pc, #104, 28 @ 0x680 │ │ │ │ + addseq r0, fp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #80, 2 │ │ │ │ + adcseq r4, ip, #88, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 170099c <__bss_end__@@Base+0x8a3bd0> │ │ │ │ - rsbseq fp, pc, #192, 30 @ 0x300 │ │ │ │ + addseq r8, fp, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17009ac <__bss_end__@@Base+0x8a3be0> │ │ │ │ - addseq r0, r9, #120 @ 0x78 │ │ │ │ + rsbseq r8, r0, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #168, 24 @ 0xa800 │ │ │ │ + sbceq r8, r2, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17009cc <__bss_end__@@Base+0x8a3c00> │ │ │ │ - rsbseq ip, pc, #96 @ 0x60 │ │ │ │ + rsbseq r4, pc, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17009dc <__bss_end__@@Base+0x8a3c10> │ │ │ │ - rsbseq ip, pc, #200, 2 @ 0x32 │ │ │ │ + rsbseq sl, pc, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17009ec <__bss_end__@@Base+0x8a3c20> │ │ │ │ - rsbseq ip, pc, #8, 2 │ │ │ │ + addseq r0, fp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 17009fc <__bss_end__@@Base+0x8a3c30> │ │ │ │ - addseq r0, r9, #40, 2 │ │ │ │ + rsbseq r6, pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #48, 26 @ 0xc00 │ │ │ │ + adcseq r1, r6, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a1c <__bss_end__@@Base+0x8a3c50> │ │ │ │ - addseq r0, r9, #192, 20 @ 0xc0000 │ │ │ │ + addseq r2, fp, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a2c <__bss_end__@@Base+0x8a3c60> │ │ │ │ - addseq r0, ip, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq sl, pc, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e1f7e4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a4c <__bss_end__@@Base+0x8a3c80> │ │ │ │ - addseq r2, r9, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r9, pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a5c <__bss_end__@@Base+0x8a3c90> │ │ │ │ - addseq r2, r9, #216, 2 @ 0x36 │ │ │ │ + rsbseq ip, lr, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a6c <__bss_end__@@Base+0x8a3ca0> │ │ │ │ - addseq lr, fp, #32, 28 @ 0x200 │ │ │ │ + addseq r1, ip, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a7c <__bss_end__@@Base+0x8a3cb0> │ │ │ │ - addseq r2, r9, #104, 12 @ 0x6800000 │ │ │ │ + addseq r3, ip, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a8c <__bss_end__@@Base+0x8a3cc0> │ │ │ │ - addseq lr, sl, #96, 30 @ 0x180 │ │ │ │ + rsbseq r5, pc, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700a9c <__bss_end__@@Base+0x8a3cd0> │ │ │ │ - addseq r6, fp, #224, 18 @ 0x380000 │ │ │ │ + addseq sl, fp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700aac <__bss_end__@@Base+0x8a3ce0> │ │ │ │ - addseq pc, sl, #160, 4 │ │ │ │ + addseq r9, fp, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700abc <__bss_end__@@Base+0x8a3cf0> │ │ │ │ - addseq r5, fp, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r1, pc, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r9, r5, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700adc <__bss_end__@@Base+0x8a3d10> │ │ │ │ - addseq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq r3, fp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700aec <__bss_end__@@Base+0x8a3d20> │ │ │ │ - addseq r6, fp, #144, 20 @ 0x90000 │ │ │ │ + addseq pc, sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700afc <__bss_end__@@Base+0x8a3d30> │ │ │ │ - addseq r5, fp, #144, 22 @ 0x24000 │ │ │ │ + addseq r2, fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b0c <__bss_end__@@Base+0x8a3d40> │ │ │ │ - addseq r6, fp, #152, 24 @ 0x9800 │ │ │ │ + addseq r0, fp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b1c <__bss_end__@@Base+0x8a3d50> │ │ │ │ - addseq r9, fp, #200, 16 @ 0xc80000 │ │ │ │ + addseq r9, fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b2c <__bss_end__@@Base+0x8a3d60> │ │ │ │ - addseq sl, fp, #152, 20 @ 0x98000 │ │ │ │ + addseq r2, ip, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b3c <__bss_end__@@Base+0x8a3d70> │ │ │ │ - addseq sl, fp, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq sl, pc, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b4c <__bss_end__@@Base+0x8a3d80> │ │ │ │ - addseq sl, fp, #72, 22 @ 0x12000 │ │ │ │ + rsbeq fp, pc, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b5c <__bss_end__@@Base+0x8a3d90> │ │ │ │ - addseq fp, fp, #0, 26 │ │ │ │ + addseq r1, fp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b6c <__bss_end__@@Base+0x8a3da0> │ │ │ │ - addseq pc, fp, #144, 20 @ 0x90000 │ │ │ │ + addseq lr, sl, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b7c <__bss_end__@@Base+0x8a3db0> │ │ │ │ - addseq pc, fp, #104, 28 @ 0x680 │ │ │ │ + rsbseq r8, r0, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b8c <__bss_end__@@Base+0x8a3dc0> │ │ │ │ - addseq r0, ip, #88 @ 0x58 │ │ │ │ + rsbseq r3, pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700b9c <__bss_end__@@Base+0x8a3dd0> │ │ │ │ - addseq r1, fp, #160, 6 @ 0x80000002 │ │ │ │ + addseq pc, sl, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bac <__bss_end__@@Base+0x8a3de0> │ │ │ │ - addseq r0, ip, #0, 2 │ │ │ │ + addseq r8, r9, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bbc <__bss_end__@@Base+0x8a3df0> │ │ │ │ - addseq r0, ip, #112, 6 @ 0xc0000001 │ │ │ │ + addseq ip, fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bcc <__bss_end__@@Base+0x8a3e00> │ │ │ │ - addseq lr, sl, #208, 4 │ │ │ │ + addseq r3, ip, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bdc <__bss_end__@@Base+0x8a3e10> │ │ │ │ - addseq r1, fp, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r3, ip, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bec <__bss_end__@@Base+0x8a3e20> │ │ │ │ - addseq r2, ip, #0, 12 │ │ │ │ + addseq lr, sl, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700bfc <__bss_end__@@Base+0x8a3e30> │ │ │ │ - addseq lr, sl, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r0, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c0c <__bss_end__@@Base+0x8a3e40> │ │ │ │ - addseq r3, ip, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r2, pc, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c1c <__bss_end__@@Base+0x8a3e50> │ │ │ │ - rsbeq ip, pc, #200, 16 @ 0xc80000 │ │ │ │ + addseq r7, fp, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c2c <__bss_end__@@Base+0x8a3e60> │ │ │ │ - rsbseq fp, lr, #152, 6 @ 0x60000002 │ │ │ │ + addseq r1, ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c3c <__bss_end__@@Base+0x8a3e70> │ │ │ │ - rsbseq fp, lr, #216, 12 @ 0xd800000 │ │ │ │ + addseq r1, fp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #176, 24 @ 0xb000 │ │ │ │ + sbceq r8, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #192, 24 @ 0xc000 │ │ │ │ + sbceq r8, r2, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c6c <__bss_end__@@Base+0x8a3ea0> │ │ │ │ - rsbseq lr, lr, #192, 30 @ 0x300 │ │ │ │ + rsbseq r5, pc, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c7c <__bss_end__@@Base+0x8a3eb0> │ │ │ │ - rsbseq r5, pc, #104, 16 @ 0x680000 │ │ │ │ + ldrbeq ip, [ip], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c8c <__bss_end__@@Base+0x8a3ec0> │ │ │ │ - mvnseq r5, r8, asr #4 │ │ │ │ + addseq r2, r9, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700c9c <__bss_end__@@Base+0x8a3ed0> │ │ │ │ - rsbseq r4, pc, #64, 6 │ │ │ │ + addseq sp, sl, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700cac <__bss_end__@@Base+0x8a3ee0> │ │ │ │ - rsbseq pc, lr, #128, 28 @ 0x800 │ │ │ │ + rsbseq r7, r0, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700cbc <__bss_end__@@Base+0x8a3ef0> │ │ │ │ - rsbseq r5, pc, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r9, pc, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700ccc <__bss_end__@@Base+0x8a3f00> │ │ │ │ - rsbseq r6, pc, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq fp, pc, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700cdc <__bss_end__@@Base+0x8a3f10> │ │ │ │ - rsbseq r5, pc, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r6, fp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700cec <__bss_end__@@Base+0x8a3f20> │ │ │ │ - addseq sl, r4, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r5, pc, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700cfc <__bss_end__@@Base+0x8a3f30> │ │ │ │ - rsbseq r9, pc, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r5, pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d0c <__bss_end__@@Base+0x8a3f40> │ │ │ │ - addseq r1, r9, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r4, pc, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d1c <__bss_end__@@Base+0x8a3f50> │ │ │ │ - addseq r1, r9, #0, 22 │ │ │ │ + addseq r8, fp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d2c <__bss_end__@@Base+0x8a3f60> │ │ │ │ - addseq sp, sl, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq fp, lr, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d3c <__bss_end__@@Base+0x8a3f70> │ │ │ │ - addseq r1, fp, #208, 12 @ 0xd000000 │ │ │ │ + addseq r5, r8, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d4c <__bss_end__@@Base+0x8a3f80> │ │ │ │ - addseq pc, fp, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq fp, pc, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d5c <__bss_end__@@Base+0x8a3f90> │ │ │ │ - addseq sl, fp, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r9, r0, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d6c <__bss_end__@@Base+0x8a3fa0> │ │ │ │ - addseq r3, ip, #24, 2 │ │ │ │ + addseq r6, fp, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d7c <__bss_end__@@Base+0x8a3fb0> │ │ │ │ - addseq sl, fp, #240, 22 @ 0x3c000 │ │ │ │ + addseq sp, sl, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d8c <__bss_end__@@Base+0x8a3fc0> │ │ │ │ - addseq sl, fp, #8, 20 @ 0x8000 │ │ │ │ + addseq r2, r5, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700d9c <__bss_end__@@Base+0x8a3fd0> │ │ │ │ - addseq r3, ip, #240, 12 @ 0xf000000 │ │ │ │ + addseq r0, r9, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700dac <__bss_end__@@Base+0x8a3fe0> │ │ │ │ - addseq r3, ip, #64, 12 @ 0x4000000 │ │ │ │ + addseq r4, fp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700dbc <__bss_end__@@Base+0x8a3ff0> │ │ │ │ - addseq r3, ip, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r5, pc, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700dcc <__bss_end__@@Base+0x8a4000> │ │ │ │ - addseq r3, ip, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq lr, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700ddc <__bss_end__@@Base+0x8a4010> │ │ │ │ - addseq r3, ip, #112, 24 @ 0x7000 │ │ │ │ + rsbseq lr, lr, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700dec <__bss_end__@@Base+0x8a4020> │ │ │ │ - addseq r3, ip, #32, 26 @ 0x800 │ │ │ │ + addseq lr, sl, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700dfc <__bss_end__@@Base+0x8a4030> │ │ │ │ - adceq r3, r3, #56, 28 @ 0x380 │ │ │ │ + addseq r0, ip, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e0c <__bss_end__@@Base+0x8a4040> │ │ │ │ - addseq r9, sp, #96, 26 @ 0x1800 │ │ │ │ + addseq sp, sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e1c <__bss_end__@@Base+0x8a4050> │ │ │ │ - adceq r3, r3, #208, 28 @ 0xd00 │ │ │ │ + rsbseq pc, lr, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e2c <__bss_end__@@Base+0x8a4060> │ │ │ │ - sbceq r0, r4, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r2, pc, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e3c <__bss_end__@@Base+0x8a4070> │ │ │ │ - sbceq r0, r4, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq r8, pc, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ tsteq r5, r0, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e5c <__bss_end__@@Base+0x8a4090> │ │ │ │ - sbceq r0, r4, #0, 10 │ │ │ │ + rsbeq r8, pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e6c <__bss_end__@@Base+0x8a40a0> │ │ │ │ - sbceq lr, r5, #80, 20 @ 0x50000 │ │ │ │ + rsbseq sl, pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e7c <__bss_end__@@Base+0x8a40b0> │ │ │ │ - sbceq lr, r5, #152, 26 @ 0x2600 │ │ │ │ + addseq pc, sl, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e8c <__bss_end__@@Base+0x8a40c0> │ │ │ │ - ldrbeq ip, [ip], #-2280 @ 0xfffff718 │ │ │ │ + rsbseq r0, lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700e9c <__bss_end__@@Base+0x8a40d0> │ │ │ │ - ldrbeq ip, [ip], #-2440 @ 0xfffff678 │ │ │ │ + rsbseq r1, pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700eac <__bss_end__@@Base+0x8a40e0> │ │ │ │ - ldrbeq ip, [ip], #-2600 @ 0xfffff5d8 │ │ │ │ + rsbseq r4, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700ebc <__bss_end__@@Base+0x8a40f0> │ │ │ │ - ldrbeq ip, [ip], #-2752 @ 0xfffff540 │ │ │ │ + addseq r5, fp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700ecc <__bss_end__@@Base+0x8a4100> │ │ │ │ - ldrbeq r8, [sp], #-3976 @ 0xfffff078 │ │ │ │ + addseq r0, r9, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700edc <__bss_end__@@Base+0x8a4110> │ │ │ │ - ldrbeq ip, [ip], #-1968 @ 0xfffff850 │ │ │ │ + rsbseq r3, pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700eec <__bss_end__@@Base+0x8a4120> │ │ │ │ - ldrbeq ip, [ip], #-2120 @ 0xfffff7b8 │ │ │ │ + addseq pc, sl, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700efc <__bss_end__@@Base+0x8a4130> │ │ │ │ - ldrbeq r9, [sp], #-3288 @ 0xfffff328 │ │ │ │ + rsbseq sl, pc, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #2 │ │ │ │ strheq sl, [pc, #-40] @ 1700f0c <__bss_end__@@Base+0x8a4140> │ │ │ │ - addseq r1, fp, #8, 6 @ 0x20000000 │ │ │ │ + addseq sp, sl, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ + addseq r3, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr pc │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #31 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #152, 18 @ 0x260000 │ │ │ │ + addseq r8, r8, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #192, 24 @ 0xc000 │ │ │ │ + addseq r8, r8, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #208, 12 @ 0xd000000 │ │ │ │ + addseq r0, r9, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq r8, lr, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #248, 20 @ 0xf8000 │ │ │ │ + addseq r6, ip, #0, 22 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r9, #16, 20 @ 0x10000 │ │ │ │ + addseq r0, r9, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #16, 16 @ 0x100000 │ │ │ │ + addseq r3, fp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #0, 30 │ │ │ │ + addseq r1, r8, #8, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #32 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - addseq r2, r9, #112, 4 │ │ │ │ + addseq r2, r9, #120, 4 @ 0x80000007 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #104, 12 @ 0x6800000 │ │ │ │ + adceq r2, ip, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, fp, #248, 4 @ 0x8000000f │ │ │ │ + addseq r4, fp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650480,19 +1650480,19 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r8, lr, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r8, lr, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [ip], #-3312 @ 0xfffff310 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @@ -1650510,81 +1650510,81 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r0, #-8]! │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r8, lr, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r8, lr, #80, 6 @ 0x40000001 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, fp, #120, 8 @ 0x78000000 │ │ │ │ + addseq r3, fp, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #2 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ eorpl sl, r9, #208, 4 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #32, 4 │ │ │ │ + adceq r3, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r8, lr, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r8, lr, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r9, lr, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r8, lr, #192, 6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r8, lr, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r9, lr, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq r8, lr, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r8, lr, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - addseq r1, r9, #144, 14 @ 0x2400000 │ │ │ │ + addseq r1, r9, #152, 14 @ 0x2600000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #200, 24 @ 0xc800 │ │ │ │ + sbceq r8, r2, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #80, 6 @ 0x40000001 │ │ │ │ + adcseq pc, r7, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #208, 24 @ 0xd000 │ │ │ │ + sbceq r8, r2, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650660,15 +1650660,15 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r3 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r1, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-104 @ 0xffffff98 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650692,15 +1650692,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #7 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #48, 20 @ 0x30000 │ │ │ │ + adcseq r1, pc, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650748,15 +1650748,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #9 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #216, 24 @ 0xd800 │ │ │ │ + sbceq r8, r2, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650772,31 +1650772,31 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #160, 14 @ 0x2800000 │ │ │ │ + adcseq lr, r7, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #248, 24 @ 0xf800 │ │ │ │ + sbceq r8, r2, #0, 26 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #24, 26 @ 0x600 │ │ │ │ + sbceq r8, r2, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #48, 26 @ 0xc00 │ │ │ │ + sbceq r8, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #72, 26 @ 0x1200 │ │ │ │ + sbceq r8, r2, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r5 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650812,47 +1650812,47 @@ │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #12 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r8, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #40, 28 @ 0x280 │ │ │ │ + sbceq r8, r2, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #96, 28 @ 0x600 │ │ │ │ + sbceq r8, r2, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #104, 28 @ 0x680 │ │ │ │ + sbceq r8, r2, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #16, 30 @ 0x40 │ │ │ │ + sbceq r8, r2, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #88, 30 @ 0x160 │ │ │ │ + sbceq r8, r2, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r8, r2, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #48 @ 0x30 │ │ │ │ + sbceq r9, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #96 @ 0x60 │ │ │ │ + sbceq r9, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650888,15 +1650888,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r0, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #104 @ 0x68 │ │ │ │ + sbceq r9, r2, #112 @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1650988,19 +1650988,19 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #17 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #120 @ 0x78 │ │ │ │ + sbceq r9, r2, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #128 @ 0x80 │ │ │ │ + sbceq r9, r2, #136 @ 0x88 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651020,55 +1651020,55 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r2, #144 @ 0x90 │ │ │ │ + sbceq r9, r2, #152 @ 0x98 │ │ │ │ andmi r1, r0, pc, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #64, 30 @ 0x100 │ │ │ │ + sbceq r1, r2, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #208, 22 @ 0x34000 │ │ │ │ + sbceq sl, r2, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #8, 24 @ 0x800 │ │ │ │ + sbceq sl, r2, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #176, 24 @ 0xb000 │ │ │ │ + sbceq sl, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #248, 24 @ 0xf800 │ │ │ │ + sbceq sl, r2, #0, 26 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq sl, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #104, 4 @ 0x80000006 │ │ │ │ + sbceq r0, r4, #112, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #19 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #72, 16 @ 0x480000 │ │ │ │ + addseq r9, fp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01701998 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651076,19 +1651076,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r0, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #24, 4 @ 0x80000001 │ │ │ │ + sbceq r0, r4, #32, 4 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #208, 18 @ 0x340000 │ │ │ │ + addseq r9, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #19 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651096,39 +1651096,39 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sl │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r7, r2, #0 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, fp, #32, 18 @ 0x80000 │ │ │ │ + addseq r9, fp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr sl │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r3, r6, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #72 @ 0x48 │ │ │ │ + sbceq r7, r2, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651188,15 +1651188,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #208, 26 @ 0x3400 │ │ │ │ + sbceq sl, r2, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01701b98 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651204,39 +1651204,39 @@ │ │ │ │ andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #240, 26 @ 0x3c00 │ │ │ │ + sbceq sl, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #16, 28 @ 0x100 │ │ │ │ + sbceq sl, r2, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #24, 28 @ 0x180 │ │ │ │ + sbceq sl, r2, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #32, 28 @ 0x200 │ │ │ │ + sbceq sl, r2, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #40, 28 @ 0x280 │ │ │ │ + sbceq sl, r2, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #56, 28 @ 0x380 │ │ │ │ + sbceq sl, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #64, 28 @ 0x400 │ │ │ │ + sbceq sl, r2, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr ip │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651264,31 +1651264,31 @@ │ │ │ │ andmi r0, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #72, 28 @ 0x480 │ │ │ │ + sbceq sl, r2, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #104, 28 @ 0x680 │ │ │ │ + sbceq sl, r2, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #120, 28 @ 0x780 │ │ │ │ + sbceq sl, r2, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #128, 28 @ 0x800 │ │ │ │ + sbceq sl, r2, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #168, 28 @ 0xa80 │ │ │ │ + sbceq sl, r2, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #26 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651332,15 +1651332,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #27 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #112 @ 0x70 │ │ │ │ + addseq r8, r7, #120 @ 0x78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r0, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651376,15 +1651376,15 @@ │ │ │ │ andmi r0, r0, r3, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq sl, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651456,19 +1651456,19 @@ │ │ │ │ andmi r0, r0, pc, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #224, 28 @ 0xe00 │ │ │ │ + sbceq sl, r2, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #232, 28 @ 0xe80 │ │ │ │ + sbceq sl, r2, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651484,15 +1651484,15 @@ │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #96, 14 @ 0x1800000 │ │ │ │ + adcseq r0, r0, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651532,15 +1651532,15 @@ │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #0, 30 │ │ │ │ + sbceq sl, r2, #8, 30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r0, #-8]! │ │ │ │ andmi r0, r0, fp, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651576,51 +1651576,51 @@ │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01702198 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #8, 30 │ │ │ │ + sbceq sl, r2, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r2, lr, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #136, 18 @ 0x220000 │ │ │ │ + addseq r9, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #40, 2 │ │ │ │ + adcseq r7, lr, #48, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r0, #-24]! @ 0xffffffe8 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #112, 30 @ 0x1c0 │ │ │ │ + adceq r4, sp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #56, 30 @ 0xe0 │ │ │ │ + sbceq sl, r2, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651628,15 +1651628,15 @@ │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r3, sl, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r2 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651664,39 +1651664,39 @@ │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r3, sp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #6 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq pc, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r3 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #232, 2 @ 0x3a │ │ │ │ + adcseq pc, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #6 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1651704,15 +1651704,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r0, #16 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #88, 22 @ 0x16000 │ │ │ │ + adcseq r4, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652252,139 +1652252,139 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d03a74 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r1, lr, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r8, lr, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #192, 28 @ 0xc00 │ │ │ │ + rsbseq r1, lr, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #168, 30 @ 0x2a0 │ │ │ │ + adcseq pc, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r8, lr, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r8, lr, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #160, 30 @ 0x280 │ │ │ │ + adcseq pc, lr, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #240, 30 @ 0x3c0 │ │ │ │ + adcseq pc, lr, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r8, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r8, lr, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #0, 14 │ │ │ │ + rsbseq r8, lr, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r8, lr, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r8, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r8, lr, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r8, lr, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r8, lr, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e6c934 <__bss_end__@@Base+0xfb68> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r8, lr, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r8, lr, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r8, lr, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #88, 6 @ 0x60000001 │ │ │ │ + rsbseq r8, lr, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r8, lr, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r8, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r8, lr, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r8, lr, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r8, lr, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r8, lr, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq r8, lr, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r8, lr, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r8, lr, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #28 │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652436,39 +1652436,39 @@ │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #160, 30 @ 0x280 │ │ │ │ + adcseq sp, r8, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl pc │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #88, 24 @ 0x5800 │ │ │ │ + adcseq r5, r1, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #30 │ │ │ │ andmi r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #128, 12 @ 0x8000000 │ │ │ │ + adceq r2, sl, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652500,23 +1652500,23 @@ │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #168, 2 @ 0x2a │ │ │ │ + adcseq r6, r1, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #32 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #96 @ 0x60 │ │ │ │ + addseq r8, r7, #104 @ 0x68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652612,15 +1652612,15 @@ │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #72, 30 @ 0x120 │ │ │ │ + sbceq sl, r2, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652660,15 +1652660,15 @@ │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #112, 30 @ 0x1c0 │ │ │ │ + sbceq sl, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01703298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652696,15 +1652696,15 @@ │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #112, 30 @ 0x1c0 │ │ │ │ + sbceq sl, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652740,27 +1652740,27 @@ │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r4, r9, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #232, 2 @ 0x3a │ │ │ │ + adcseq r0, ip, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652768,15 +1652768,15 @@ │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #32, 30 @ 0x80 │ │ │ │ + adceq r4, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652800,71 +1652800,71 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #9 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #216, 28 @ 0xd80 │ │ │ │ + addseq r7, r7, #224, 28 @ 0xe00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #232, 28 @ 0xe80 │ │ │ │ + addseq r7, r7, #240, 28 @ 0xf00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #0, 16 │ │ │ │ + adcseq lr, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #10 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #240, 12 @ 0xf000000 │ │ │ │ + adceq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r5 │ │ │ │ andmi r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01703598 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #200 @ 0xc8 │ │ │ │ + adcseq r8, pc, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r1, sp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1168 @ 0xfffffb70 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq ip, [ip], #-1184 @ 0xfffffb60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #24, 24 @ 0x1800 │ │ │ │ + sbceq ip, r0, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1652960,15 +1652960,15 @@ │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #120, 30 @ 0x1e0 │ │ │ │ + sbceq sl, r2, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653048,27 +1653048,27 @@ │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01703898 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #112, 22 @ 0x1c000 │ │ │ │ + adceq r7, ip, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #184, 22 @ 0x2e000 │ │ │ │ + adceq r8, sp, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653088,15 +1653088,15 @@ │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r0, ip, #16, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653112,27 +1653112,27 @@ │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #128, 30 @ 0x200 │ │ │ │ + sbceq sl, r2, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #192, 30 @ 0x300 │ │ │ │ + sbceq sl, r2, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r2, #248, 30 @ 0x3e0 │ │ │ │ + sbceq fp, r2, #0 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56 @ 0x38 │ │ │ │ + sbceq fp, r2, #64 @ 0x40 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653172,35 +1653172,35 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120 @ 0x78 │ │ │ │ + sbceq fp, r2, #128 @ 0x80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01703a98 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #128 @ 0x80 │ │ │ │ + sbceq fp, r2, #136 @ 0x88 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152 @ 0x98 │ │ │ │ + sbceq fp, r2, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #176 @ 0xb0 │ │ │ │ + sbceq fp, r2, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #21 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653212,23 +1653212,23 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #0, 10 │ │ │ │ + addseq r6, lr, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #240 @ 0xf0 │ │ │ │ + sbceq fp, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #112, 2 │ │ │ │ + sbceq fp, r2, #120, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr fp │ │ │ │ andmi r0, r0, fp, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653288,19 +1653288,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sp], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 2 @ 0x22 │ │ │ │ + sbceq fp, r2, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #184, 2 @ 0x2e │ │ │ │ + sbceq fp, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror ip │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653312,15 +1653312,15 @@ │ │ │ │ andmi r0, r0, pc, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #0, 24 │ │ │ │ + adcseq fp, r9, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653380,27 +1653380,27 @@ │ │ │ │ andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r0, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #168, 20 @ 0xa8000 │ │ │ │ + addseq r8, r5, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #40, 4 @ 0x80000002 │ │ │ │ + sbceq fp, r2, #48, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 4 @ 0x80000003 │ │ │ │ + sbceq fp, r2, #64, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #64, 4 │ │ │ │ + sbceq fp, r2, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #28 │ │ │ │ @ instruction: 0x400001bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653472,23 +1653472,23 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #72, 4 @ 0x80000004 │ │ │ │ + sbceq fp, r2, #80, 4 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #128, 4 │ │ │ │ + sbceq fp, r2, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq fp, r2, #240, 4 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #30 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653500,15 +1653500,15 @@ │ │ │ │ andmi r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #216 @ 0xd8 │ │ │ │ + adcseq r8, r1, #224 @ 0xe0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r0, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653520,27 +1653520,27 @@ │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #80, 22 @ 0x14000 │ │ │ │ + rsbseq pc, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8 │ │ │ │ andmi r0, r0, sp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #104, 16 @ 0x680000 │ │ │ │ + addseq ip, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653548,43 +1653548,43 @@ │ │ │ │ andmi r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r0, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #224, 18 @ 0x380000 │ │ │ │ + adcseq lr, r6, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, lr, #56, 26 @ 0xe00 │ │ │ │ + addseq sp, lr, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, lr, #48, 26 @ 0xc00 │ │ │ │ + addseq sp, lr, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, sp, #88, 26 @ 0x1600 │ │ │ │ + addseq r9, sp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #80, 30 @ 0x140 │ │ │ │ + adcseq r4, sp, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0d8b4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #72 @ 0x48 │ │ │ │ + sbceq sl, r0, #80 @ 0x50 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #104, 20 @ 0x68000 │ │ │ │ + adceq r7, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #1 │ │ │ │ andmi r0, r0, sl, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653600,207 +1653600,207 @@ │ │ │ │ andmi r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #32, 6 @ 0x80000000 │ │ │ │ + sbceq fp, r2, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #80, 24 @ 0x5000 │ │ │ │ + sbceq sp, r0, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #64, 26 @ 0x1000 │ │ │ │ + adcseq sp, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r4, r8, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #64, 6 │ │ │ │ + sbceq fp, r2, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #80, 6 @ 0x40000001 │ │ │ │ + sbceq fp, r2, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq fp, r2, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq fp, r2, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r6, ip, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq fp, r2, #192, 6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 6 @ 0x40000003 │ │ │ │ + sbceq fp, r2, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #224, 6 @ 0x80000003 │ │ │ │ + sbceq fp, r2, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq fp, r2, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 8 @ 0x8000000 │ │ │ │ + sbceq fp, r2, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #48, 8 @ 0x30000000 │ │ │ │ + sbceq fp, r2, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-2808 @ 1704254 <__bss_end__@@Base+0x8a7488> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 8 @ 0x38000000 │ │ │ │ + sbceq fp, r2, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #72, 8 @ 0x48000000 │ │ │ │ + sbceq fp, r2, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #88, 8 @ 0x58000000 │ │ │ │ + sbceq fp, r2, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #112, 8 @ 0x70000000 │ │ │ │ + sbceq fp, r2, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #176, 30 @ 0x2c0 │ │ │ │ + adcseq pc, lr, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r7, sl, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 8 @ 0x88000000 │ │ │ │ + sbceq fp, r2, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 8 @ 0x98000000 │ │ │ │ + sbceq fp, r2, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ + addseq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq fp, r2, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #40, 22 @ 0xa000 │ │ │ │ + addseq lr, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #32, 22 @ 0x8000 │ │ │ │ + adcseq sl, lr, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq fp, r2, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq fp, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r7, r9, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #128, 28 @ 0x800 │ │ │ │ + adcseq r1, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq fp, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ andmi r0, r0, lr, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq fp, r2, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq fp, r2, #0, 10 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq fp, r2, #0, 10 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #0, 10 │ │ │ │ + sbceq fp, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 10 @ 0x2000000 │ │ │ │ + sbceq fp, r2, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #16, 10 @ 0x4000000 │ │ │ │ + sbceq fp, r2, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r6, lr, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #24, 10 @ 0x6000000 │ │ │ │ + sbceq fp, r2, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #32, 10 @ 0x8000000 │ │ │ │ + sbceq fp, r2, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #48, 10 @ 0xc000000 │ │ │ │ + sbceq fp, r2, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 10 @ 0xe000000 │ │ │ │ + sbceq fp, r2, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1653812,203 +1653812,203 @@ │ │ │ │ andmi r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #72, 10 @ 0x12000000 │ │ │ │ + sbceq fp, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01704498 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq r6, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #80, 10 @ 0x14000000 │ │ │ │ + sbceq fp, r2, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #96, 10 @ 0x18000000 │ │ │ │ + sbceq fp, r2, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq fp, r2, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq fp, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #192, 10 @ 0x30000000 │ │ │ │ + sbceq fp, r2, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #24, 14 @ 0x600000 │ │ │ │ + adceq r2, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 10 @ 0x34000000 │ │ │ │ + sbceq fp, r2, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #224, 10 @ 0x38000000 │ │ │ │ + sbceq fp, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq fp, r2, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 12 @ 0x800000 │ │ │ │ + sbceq fp, r2, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #48, 12 @ 0x3000000 │ │ │ │ + sbceq fp, r2, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 12 @ 0x3800000 │ │ │ │ + sbceq fp, r2, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #72, 12 @ 0x4800000 │ │ │ │ + sbceq fp, r2, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ + sbceq fp, r2, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #112, 12 @ 0x7000000 │ │ │ │ + sbceq fp, r2, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #176, 28 @ 0xb00 │ │ │ │ + adcseq r1, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 12 @ 0x9800000 │ │ │ │ + sbceq fp, r2, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 12 @ 0x9800000 │ │ │ │ + sbceq fp, r2, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 12 @ 0xa800000 │ │ │ │ + sbceq fp, r2, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 12 @ 0xa800000 │ │ │ │ + sbceq fp, r2, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #208, 6 @ 0x40000003 │ │ │ │ + addseq r2, r2, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #40, 2 │ │ │ │ + adcseq r2, r6, #48, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #192, 12 @ 0xc000000 │ │ │ │ + sbceq fp, r2, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 12 @ 0xd000000 │ │ │ │ + sbceq fp, r2, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #224, 12 @ 0xe000000 │ │ │ │ + sbceq fp, r2, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #248, 12 @ 0xf800000 │ │ │ │ + sbceq fp, r2, #0, 14 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r7, r8, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r2, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r2, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 14 @ 0xe00000 │ │ │ │ + sbceq fp, r2, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 14 @ 0xe00000 │ │ │ │ + sbceq fp, r2, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #0, 28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #152, 28 @ 0x980 │ │ │ │ + addseq r3, pc, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r2, ip, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #80, 14 @ 0x1400000 │ │ │ │ + sbceq fp, r2, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r0, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x400004b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #88, 14 @ 0x1600000 │ │ │ │ + sbceq fp, r2, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq fp, r2, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq fp, r2, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #128, 14 @ 0x2000000 │ │ │ │ + sbceq fp, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 14 @ 0x2200000 │ │ │ │ + sbceq fp, r2, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 14 @ 0x2600000 │ │ │ │ + sbceq fp, r2, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #160, 14 @ 0x2800000 │ │ │ │ + sbceq fp, r2, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654016,131 +1654016,131 @@ │ │ │ │ andmi r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #96, 2 │ │ │ │ + adcseq pc, lr, #104, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq fp, r2, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq fp, r2, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 14 @ 0x3400000 │ │ │ │ + sbceq fp, r2, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 16 @ 0x80000 │ │ │ │ + sbceq fp, r2, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #24, 16 @ 0x180000 │ │ │ │ + sbceq fp, r2, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #160, 28 @ 0xa00 │ │ │ │ + adcseq r2, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #32, 16 @ 0x200000 │ │ │ │ + sbceq fp, r2, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #48, 16 @ 0x300000 │ │ │ │ + sbceq fp, r2, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #64, 16 @ 0x400000 │ │ │ │ + sbceq fp, r2, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #88, 16 @ 0x580000 │ │ │ │ + sbceq fp, r2, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 16 @ 0xa80000 │ │ │ │ + sbceq fp, r2, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #184, 16 @ 0xb80000 │ │ │ │ + sbceq fp, r2, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #192, 16 @ 0xc00000 │ │ │ │ + sbceq fp, r2, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 16 @ 0xd00000 │ │ │ │ + sbceq fp, r2, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #224, 16 @ 0xe00000 │ │ │ │ + sbceq fp, r2, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq fp, r2, #0, 18 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq fp, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 18 @ 0x220000 │ │ │ │ + sbceq fp, r2, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #176, 16 @ 0xb00000 │ │ │ │ + addseq r5, r9, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #144, 18 @ 0x240000 │ │ │ │ + sbceq fp, r2, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r9 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 18 @ 0x260000 │ │ │ │ + sbceq fp, r2, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r2, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r2, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r2, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq fp, r2, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #48, 20 @ 0x30000 │ │ │ │ + sbceq fp, r2, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01704998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654148,95 +1654148,95 @@ │ │ │ │ andmi r0, r0, fp, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 20 @ 0x38000 │ │ │ │ + sbceq fp, r2, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #80, 20 @ 0x50000 │ │ │ │ + sbceq fp, r2, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #112, 20 @ 0x70000 │ │ │ │ + sbceq fp, r2, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq fp, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #232, 20 @ 0xe8000 │ │ │ │ + sbceq fp, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #8, 22 @ 0x2000 │ │ │ │ + sbceq fp, r2, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #72, 22 @ 0x12000 │ │ │ │ + sbceq fp, r2, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #104, 22 @ 0x1a000 │ │ │ │ + sbceq fp, r2, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #176, 22 @ 0x2c000 │ │ │ │ + sbceq fp, r2, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 22 @ 0x34000 │ │ │ │ + sbceq fp, r2, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #232, 22 @ 0x3a000 │ │ │ │ + sbceq fp, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #40, 24 @ 0x2800 │ │ │ │ + sbceq fp, r2, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #104, 24 @ 0x6800 │ │ │ │ + sbceq fp, r2, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 24 @ 0x8800 │ │ │ │ + sbceq fp, r2, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #200, 24 @ 0xc800 │ │ │ │ + sbceq fp, r2, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #240, 24 @ 0xf000 │ │ │ │ + sbceq fp, r2, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #56, 26 @ 0xe00 │ │ │ │ + sbceq fp, r2, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, sp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #104, 26 @ 0x1a00 │ │ │ │ + sbceq fp, r2, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #112, 26 @ 0x1c00 │ │ │ │ + sbceq fp, r2, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654248,27 +1654248,27 @@ │ │ │ │ andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120, 26 @ 0x1e00 │ │ │ │ + sbceq fp, r2, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #128, 26 @ 0x2000 │ │ │ │ + sbceq fp, r2, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq fp, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #144, 26 @ 0x2400 │ │ │ │ + sbceq fp, r2, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01704b98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654276,135 +1654276,135 @@ │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 26 @ 0x2600 │ │ │ │ + sbceq fp, r2, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #176, 26 @ 0x2c00 │ │ │ │ + sbceq fp, r2, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #224, 26 @ 0x3800 │ │ │ │ + sbceq fp, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #40, 28 @ 0x280 │ │ │ │ + sbceq fp, r2, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #120, 28 @ 0x780 │ │ │ │ + sbceq fp, r2, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 28 @ 0xd00 │ │ │ │ + sbceq fp, r2, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #104, 2 │ │ │ │ + addseq r0, sl, #112, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq fp, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #0, 12 │ │ │ │ + adcseq r3, sl, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #32, 30 @ 0x80 │ │ │ │ + sbceq fp, r2, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #64, 30 @ 0x100 │ │ │ │ + sbceq fp, r2, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #152, 30 @ 0x260 │ │ │ │ + sbceq fp, r2, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #176, 20 @ 0xb0000 │ │ │ │ + sbceq sp, r0, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #168, 30 @ 0x2a0 │ │ │ │ + sbceq fp, r2, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #56 @ 0x38 │ │ │ │ + adcseq sl, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #192, 30 @ 0x300 │ │ │ │ + sbceq fp, r2, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r0, #128, 22 @ 0x20000 │ │ │ │ + sbceq r3, r0, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r2, #208, 30 @ 0x340 │ │ │ │ + sbceq fp, r2, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #8 │ │ │ │ + sbceq ip, r2, #16 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #56 @ 0x38 │ │ │ │ + sbceq ip, r2, #64 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #8, 14 @ 0x200000 │ │ │ │ + addseq r1, sl, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #72 @ 0x48 │ │ │ │ + sbceq ip, r2, #80 @ 0x50 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #88 @ 0x58 │ │ │ │ + sbceq ip, r2, #96 @ 0x60 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96 @ 0x60 │ │ │ │ + sbceq ip, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #26 │ │ │ │ andmi r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104 @ 0x68 │ │ │ │ + sbceq ip, r2, #112 @ 0x70 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #112 @ 0x70 │ │ │ │ + sbceq ip, r2, #120 @ 0x78 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128 @ 0x80 │ │ │ │ + sbceq ip, r2, #136 @ 0x88 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #136 @ 0x88 │ │ │ │ + sbceq ip, r2, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #144 @ 0x90 │ │ │ │ + sbceq ip, r2, #152 @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r0, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654420,151 +1654420,151 @@ │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #152 @ 0x98 │ │ │ │ + sbceq ip, r2, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176 @ 0xb0 │ │ │ │ + sbceq ip, r2, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #240 @ 0xf0 │ │ │ │ + sbceq ip, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #32, 2 │ │ │ │ + sbceq ip, r2, #40, 2 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96, 2 │ │ │ │ + sbceq ip, r2, #104, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 2 @ 0x2a │ │ │ │ + sbceq ip, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 2 @ 0x38 │ │ │ │ + sbceq ip, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #0, 4 │ │ │ │ + sbceq ip, r2, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #72, 18 @ 0x120000 │ │ │ │ + adceq r8, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #16, 4 │ │ │ │ + sbceq ip, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #48, 4 │ │ │ │ + sbceq ip, r2, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #160, 4 │ │ │ │ + adcseq r6, r5, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #56, 4 @ 0x80000003 │ │ │ │ + sbceq ip, r2, #64, 4 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #160, 4 │ │ │ │ + sbceq ip, r2, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 4 │ │ │ │ + sbceq ip, r2, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #200, 4 @ 0x8000000c │ │ │ │ + sbceq ip, r2, #208, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #208, 4 │ │ │ │ + sbceq ip, r2, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 4 │ │ │ │ + sbceq ip, r2, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq ip, r2, #240, 4 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #24, 6 @ 0x60000000 │ │ │ │ + sbceq ip, r2, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #72, 6 @ 0x20000001 │ │ │ │ + sbceq ip, r2, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #88, 6 @ 0x60000001 │ │ │ │ + sbceq ip, r2, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq ip, r2, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #31 │ │ │ │ andmi r0, r0, r6, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq ip, r2, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq ip, r2, #128, 6 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128, 6 │ │ │ │ + sbceq ip, r2, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #136, 6 @ 0x20000002 │ │ │ │ + sbceq ip, r2, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #144, 6 @ 0x40000002 │ │ │ │ + sbceq ip, r2, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #152, 6 @ 0x60000002 │ │ │ │ + sbceq ip, r2, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq ip, r2, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq ip, r2, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq ip, r2, #192, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654580,159 +1654580,159 @@ │ │ │ │ andmi r0, r0, lr, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 6 │ │ │ │ + sbceq ip, r2, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 6 @ 0x60000003 │ │ │ │ + sbceq ip, r2, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #24, 8 @ 0x18000000 │ │ │ │ + sbceq ip, r2, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104, 8 @ 0x68000000 │ │ │ │ + sbceq ip, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq ip, r2, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq ip, r2, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq ip, r2, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #32, 10 @ 0x8000000 │ │ │ │ + sbceq ip, r2, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #232, 16 @ 0xe80000 │ │ │ │ + adceq pc, fp, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #72, 10 @ 0x12000000 │ │ │ │ + sbceq ip, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96, 10 @ 0x18000000 │ │ │ │ + sbceq ip, r2, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq ip, r2, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #248, 24 @ 0xf800 │ │ │ │ + adceq pc, fp, #0, 26 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #152, 10 @ 0x26000000 │ │ │ │ + sbceq ip, r2, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #56, 26 @ 0xe00 │ │ │ │ + sbceq r0, r0, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq ip, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #208, 18 @ 0x340000 │ │ │ │ + sbceq r4, r0, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 10 @ 0x30000000 │ │ │ │ + sbceq ip, r2, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq ip, r2, #0, 12 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #40, 12 @ 0x2800000 │ │ │ │ + sbceq ip, r2, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #40, 12 @ 0x2800000 │ │ │ │ + sbceq ip, r2, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #56, 12 @ 0x3800000 │ │ │ │ + sbceq ip, r2, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ andmi r0, r0, r3, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq ip, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #72, 12 @ 0x4800000 │ │ │ │ + sbceq ip, r2, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #88, 12 @ 0x5800000 │ │ │ │ + sbceq ip, r2, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #96, 14 @ 0x1800000 │ │ │ │ + adceq r4, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96, 12 @ 0x6000000 │ │ │ │ + sbceq ip, r2, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104, 12 @ 0x6800000 │ │ │ │ + sbceq ip, r2, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #112, 12 @ 0x7000000 │ │ │ │ + sbceq ip, r2, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #120, 12 @ 0x7800000 │ │ │ │ + sbceq ip, r2, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #136, 12 @ 0x8800000 │ │ │ │ + sbceq ip, r2, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #144, 12 @ 0x9000000 │ │ │ │ + sbceq ip, r2, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #152, 12 @ 0x9800000 │ │ │ │ + sbceq ip, r2, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #160, 12 @ 0xa000000 │ │ │ │ + sbceq ip, r2, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 12 @ 0xa800000 │ │ │ │ + sbceq ip, r2, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r0, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654744,123 +1654744,123 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 12 @ 0xb000000 │ │ │ │ + sbceq ip, r2, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 12 @ 0xd800000 │ │ │ │ + sbceq ip, r2, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #8, 14 @ 0x200000 │ │ │ │ + sbceq ip, r2, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #80, 14 @ 0x1400000 │ │ │ │ + sbceq ip, r2, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq ip, r2, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq ip, r2, #0, 16 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #16, 16 @ 0x100000 │ │ │ │ + sbceq ip, r2, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #136, 20 @ 0x88000 │ │ │ │ + adceq r2, sl, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #80, 16 @ 0x500000 │ │ │ │ + sbceq ip, r2, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128, 16 @ 0x800000 │ │ │ │ + sbceq ip, r2, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 16 @ 0xc00000 │ │ │ │ + sbceq ip, r2, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #208, 16 @ 0xd00000 │ │ │ │ + sbceq ip, r2, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #232, 16 @ 0xe80000 │ │ │ │ + sbceq ip, r2, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq ip, r2, #0, 18 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #24, 18 @ 0x60000 │ │ │ │ + sbceq ip, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #48, 18 @ 0xc0000 │ │ │ │ + sbceq ip, r2, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #64, 18 @ 0x100000 │ │ │ │ + sbceq ip, r2, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq ip, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq ip, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq ip, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq ip, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andmi r0, r0, fp, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 18 @ 0x300000 │ │ │ │ + sbceq ip, r2, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #200, 18 @ 0x320000 │ │ │ │ + sbceq ip, r2, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq ip, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 18 @ 0x380000 │ │ │ │ + sbceq ip, r2, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq ip, r2, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1654876,155 +1654876,155 @@ │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq ip, r2, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #8, 20 @ 0x8000 │ │ │ │ + sbceq ip, r2, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #64, 20 @ 0x40000 │ │ │ │ + sbceq ip, r2, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104, 20 @ 0x68000 │ │ │ │ + sbceq ip, r2, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 20 @ 0xc0000 │ │ │ │ + sbceq ip, r2, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #32, 22 @ 0x8000 │ │ │ │ + sbceq ip, r2, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96, 22 @ 0x18000 │ │ │ │ + sbceq ip, r2, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #136, 22 @ 0x22000 │ │ │ │ + sbceq ip, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 22 @ 0x2c000 │ │ │ │ + sbceq ip, r2, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 22 @ 0x36000 │ │ │ │ + sbceq ip, r2, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #0, 24 │ │ │ │ + sbceq ip, r2, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #40, 24 @ 0x2800 │ │ │ │ + sbceq ip, r2, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #184, 22 @ 0x2e000 │ │ │ │ + adcseq r9, r8, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #56, 24 @ 0x3800 │ │ │ │ + sbceq ip, r2, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #160, 24 @ 0xa000 │ │ │ │ + sbceq ip, r2, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 24 @ 0xb000 │ │ │ │ + sbceq ip, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #200, 24 @ 0xc800 │ │ │ │ + sbceq ip, r2, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 24 @ 0xd800 │ │ │ │ + sbceq ip, r2, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 24 @ 0xe000 │ │ │ │ + sbceq ip, r2, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #24, 26 @ 0x600 │ │ │ │ + sbceq ip, r2, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #72, 26 @ 0x1200 │ │ │ │ + sbceq ip, r2, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #80, 26 @ 0x1400 │ │ │ │ + sbceq ip, r2, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #96, 26 @ 0x1800 │ │ │ │ + sbceq ip, r2, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01705698 │ │ │ │ andmi r0, r0, lr, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #104, 26 @ 0x1a00 │ │ │ │ + sbceq ip, r2, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #112, 26 @ 0x1c00 │ │ │ │ + sbceq ip, r2, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #120, 26 @ 0x1e00 │ │ │ │ + sbceq ip, r2, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128, 26 @ 0x2000 │ │ │ │ + sbceq ip, r2, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq ip, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #144, 26 @ 0x2400 │ │ │ │ + sbceq ip, r2, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #184, 26 @ 0x2e00 │ │ │ │ + sbceq ip, r2, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 26 @ 0x3000 │ │ │ │ + sbceq ip, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #208, 26 @ 0x3400 │ │ │ │ + sbceq ip, r2, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 26 @ 0x3600 │ │ │ │ + sbceq ip, r2, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 26 @ 0x3800 │ │ │ │ + sbceq ip, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655040,207 +1655040,207 @@ │ │ │ │ andmi r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r0, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #232, 26 @ 0x3a00 │ │ │ │ + sbceq ip, r2, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #0, 28 │ │ │ │ + sbceq ip, r2, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #64, 28 @ 0x400 │ │ │ │ + sbceq ip, r2, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128, 28 @ 0x800 │ │ │ │ + sbceq ip, r2, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq ip, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #64, 30 @ 0x100 │ │ │ │ + sbceq ip, r2, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #128, 30 @ 0x200 │ │ │ │ + sbceq ip, r2, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #144, 30 @ 0x240 │ │ │ │ + sbceq ip, r2, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #168, 30 @ 0x2a0 │ │ │ │ + sbceq ip, r2, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #176, 30 @ 0x2c0 │ │ │ │ + sbceq ip, r2, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #192, 30 @ 0x300 │ │ │ │ + sbceq ip, r2, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #216, 30 @ 0x360 │ │ │ │ + sbceq ip, r2, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #224, 30 @ 0x380 │ │ │ │ + sbceq ip, r2, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r2, #240, 30 @ 0x3c0 │ │ │ │ + sbceq ip, r2, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #8 │ │ │ │ + sbceq sp, r2, #16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16 │ │ │ │ + sbceq sp, r2, #24 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96 @ 0x60 │ │ │ │ + sbceq sp, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #112 @ 0x70 │ │ │ │ + sbceq sp, r2, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq lr, sp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #80, 4 │ │ │ │ + adcseq sl, sl, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #136 @ 0x88 │ │ │ │ + sbceq sp, r2, #144 @ 0x90 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160 @ 0xa0 │ │ │ │ + sbceq sp, r2, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168 @ 0xa8 │ │ │ │ + sbceq sp, r2, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184 @ 0xb8 │ │ │ │ + sbceq sp, r2, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192 @ 0xc0 │ │ │ │ + sbceq sp, r2, #200 @ 0xc8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #208 @ 0xd0 │ │ │ │ + sbceq sp, r2, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #120, 20 @ 0x78000 │ │ │ │ + adceq r2, sl, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #120, 26 @ 0x1e00 │ │ │ │ + adcseq r0, pc, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232 @ 0xe8 │ │ │ │ + sbceq sp, r2, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 2 │ │ │ │ + sbceq sp, r2, #8, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #8, 2 │ │ │ │ + sbceq sp, r2, #16, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 2 │ │ │ │ + sbceq sp, r2, #32, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #32, 2 │ │ │ │ + sbceq sp, r2, #40, 2 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #80, 2 │ │ │ │ + sbceq sp, r2, #88, 2 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 2 │ │ │ │ + sbceq sp, r2, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #136, 2 @ 0x22 │ │ │ │ + sbceq sp, r2, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #152, 2 @ 0x26 │ │ │ │ + sbceq sp, r2, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ andmi r0, r0, pc, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 2 @ 0x28 │ │ │ │ + sbceq sp, r2, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168, 2 @ 0x2a │ │ │ │ + sbceq sp, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #176, 2 @ 0x2c │ │ │ │ + sbceq sp, r2, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 2 @ 0x2e │ │ │ │ + sbceq sp, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 2 @ 0x30 │ │ │ │ + sbceq sp, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 2 @ 0x32 │ │ │ │ + sbceq sp, r2, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #208, 2 @ 0x34 │ │ │ │ + sbceq sp, r2, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 2 @ 0x38 │ │ │ │ + sbceq sp, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 2 @ 0x3a │ │ │ │ + sbceq sp, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 2 @ 0x3c │ │ │ │ + sbceq sp, r2, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655256,15 +1655256,15 @@ │ │ │ │ andmi r0, r0, r3, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 2 @ 0x3e │ │ │ │ + sbceq sp, r2, #0, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #22 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655292,43 +1655292,43 @@ │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 4 │ │ │ │ + sbceq sp, r2, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 4 │ │ │ │ + sbceq sp, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 4 @ 0x80000002 │ │ │ │ + sbceq sp, r2, #48, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #48, 4 │ │ │ │ + sbceq sp, r2, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 4 @ 0x80000003 │ │ │ │ + sbceq sp, r2, #64, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 4 │ │ │ │ + sbceq sp, r2, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #144, 4 │ │ │ │ + sbceq sp, r2, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168, 4 @ 0x8000000a │ │ │ │ + sbceq sp, r2, #176, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655340,15 +1655340,15 @@ │ │ │ │ andmi r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #176, 4 │ │ │ │ + sbceq sp, r2, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655360,15 +1655360,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d102e4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #248, 14 @ 0x3e00000 │ │ │ │ + adceq r0, sp, #0, 16 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655396,135 +1655396,135 @@ │ │ │ │ andmi r0, r0, r1, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r0, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 4 @ 0x8000000b │ │ │ │ + sbceq sp, r2, #192, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 4 │ │ │ │ + sbceq sp, r2, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ + sbceq sp, r2, #224, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq sp, r2, #240, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #8, 6 @ 0x20000000 │ │ │ │ + sbceq sp, r2, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 6 @ 0x40000000 │ │ │ │ + sbceq sp, r2, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 6 @ 0x60000000 │ │ │ │ + sbceq sp, r2, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq sp, r2, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq sp, r2, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 6 │ │ │ │ + sbceq sp, r2, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #72, 6 @ 0x20000001 │ │ │ │ + sbceq sp, r2, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #80, 6 @ 0x40000001 │ │ │ │ + sbceq sp, r2, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #28 │ │ │ │ andmi r0, r0, r6, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r0, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r6, pc, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #88, 6 @ 0x60000001 │ │ │ │ + sbceq sp, r2, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq sp, r2, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 6 │ │ │ │ + sbceq sp, r2, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq sp, r2, #192, 6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 6 @ 0x20000003 │ │ │ │ + sbceq sp, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #216, 6 @ 0x60000003 │ │ │ │ + sbceq sp, r2, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq sp, r2, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq sp, r2, #0, 8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 8 @ 0x10000000 │ │ │ │ + sbceq sp, r2, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 8 @ 0x38000000 │ │ │ │ + sbceq sp, r2, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 8 @ 0x40000000 │ │ │ │ + sbceq sp, r2, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #29 │ │ │ │ @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #72, 8 @ 0x48000000 │ │ │ │ + sbceq sp, r2, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #88, 8 @ 0x58000000 │ │ │ │ + sbceq sp, r2, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 8 @ 0x60000000 │ │ │ │ + sbceq sp, r2, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655532,135 +1655532,135 @@ │ │ │ │ andmi r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq pc, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #200, 24 @ 0xc800 │ │ │ │ + adcseq r5, fp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #40, 22 @ 0xa000 │ │ │ │ + adceq sl, lr, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #88, 10 @ 0x16000000 │ │ │ │ + addseq pc, r8, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #104, 8 @ 0x68000000 │ │ │ │ + sbceq sp, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #128 @ 0x80 │ │ │ │ + adcseq r3, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #112, 8 @ 0x70000000 │ │ │ │ + sbceq sp, r2, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #144 @ 0x90 │ │ │ │ + adcseq r3, r8, #152 @ 0x98 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #120, 8 @ 0x78000000 │ │ │ │ + sbceq sp, r2, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r2, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sp, r2, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, ip, #96, 12 @ 0x6000000 │ │ │ │ + adceq sp, ip, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq sp, r2, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 10 │ │ │ │ + sbceq sp, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #32, 10 @ 0x8000000 │ │ │ │ + sbceq sp, r2, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 10 @ 0x10000000 │ │ │ │ + sbceq sp, r2, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #80, 10 @ 0x14000000 │ │ │ │ + sbceq sp, r2, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 10 @ 0x18000000 │ │ │ │ + sbceq sp, r2, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 10 @ 0x20000000 │ │ │ │ + sbceq sp, r2, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ + sbceq sp, r2, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #88, 2 │ │ │ │ + adcseq pc, lr, #96, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 10 @ 0x32000000 │ │ │ │ + sbceq sp, r2, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq sp, r2, #0, 12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq ip, pc, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 12 │ │ │ │ + sbceq sp, r2, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655680,51 +1655680,51 @@ │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #176, 20 @ 0xb0000 │ │ │ │ + addseq lr, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #136, 26 @ 0x2200 │ │ │ │ + adcseq sp, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #8, 12 @ 0x800000 │ │ │ │ + sbceq sp, r2, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 12 @ 0x1000000 │ │ │ │ + sbceq sp, r2, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 12 @ 0x1800000 │ │ │ │ + sbceq sp, r2, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 12 @ 0x2800000 │ │ │ │ + sbceq sp, r2, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq lr, r8, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 12 @ 0x2800000 │ │ │ │ + sbceq sp, r2, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq sp, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 12 @ 0x6000000 │ │ │ │ + sbceq sp, r2, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d10614 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1655748,127 +1655748,127 @@ │ │ │ │ andmi r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #104, 12 @ 0x6800000 │ │ │ │ + sbceq sp, r2, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 12 @ 0x8000000 │ │ │ │ + sbceq sp, r2, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #152, 12 @ 0x9800000 │ │ │ │ + sbceq sp, r2, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 12 @ 0xb800000 │ │ │ │ + sbceq sp, r2, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #0, 12 │ │ │ │ + adceq r2, r4, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #56, 14 @ 0xe00000 │ │ │ │ + adceq r7, sp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 12 @ 0xc000000 │ │ │ │ + sbceq sp, r2, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #208, 12 @ 0xd000000 │ │ │ │ + sbceq sp, r2, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 12 @ 0xe000000 │ │ │ │ + sbceq sp, r2, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 12 @ 0xf800000 │ │ │ │ + sbceq sp, r2, #0, 14 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #32, 14 @ 0x800000 │ │ │ │ + sbceq sp, r2, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 12 @ 0x800000 │ │ │ │ + adceq r2, r4, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #104, 16 @ 0x680000 │ │ │ │ + adceq fp, ip, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 14 @ 0xa00000 │ │ │ │ + sbceq sp, r2, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 14 @ 0xe00000 │ │ │ │ + sbceq sp, r2, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #72, 14 @ 0x1200000 │ │ │ │ + sbceq sp, r2, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 14 @ 0x1800000 │ │ │ │ + sbceq sp, r2, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #144, 14 @ 0x2400000 │ │ │ │ + sbceq sp, r2, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 14 @ 0x2800000 │ │ │ │ + sbceq sp, r2, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #64, 26 @ 0x1000 │ │ │ │ + addseq r5, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq sp, r2, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r4 │ │ │ │ andmi r0, r0, r1, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 14 @ 0x3000000 │ │ │ │ + sbceq sp, r2, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #208, 14 @ 0x3400000 │ │ │ │ + sbceq sp, r2, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #216, 14 @ 0x3600000 │ │ │ │ + sbceq sp, r2, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 14 @ 0x3800000 │ │ │ │ + sbceq sp, r2, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq sp, r2, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq sp, r2, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01706498 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1655880,119 +1655880,119 @@ │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq sp, r2, #0, 16 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #96, 26 @ 0x1800 │ │ │ │ + sbceq r9, r0, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 16 @ 0x100000 │ │ │ │ + sbceq sp, r2, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 16 @ 0x280000 │ │ │ │ + sbceq sp, r2, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 16 @ 0x380000 │ │ │ │ + sbceq sp, r2, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #176 @ 0xb0 │ │ │ │ + adcseq r4, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 16 @ 0x400000 │ │ │ │ + sbceq sp, r2, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 16 @ 0x600000 │ │ │ │ + sbceq sp, r2, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #240, 26 @ 0x3c00 │ │ │ │ + adcseq sl, r9, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 16 @ 0x600000 │ │ │ │ + sbceq sp, r2, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #120, 16 @ 0x780000 │ │ │ │ + sbceq sp, r2, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 16 @ 0xc00000 │ │ │ │ + sbceq sp, r2, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #208, 16 @ 0xd00000 │ │ │ │ + sbceq sp, r2, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #216, 16 @ 0xd80000 │ │ │ │ + sbceq sp, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 18 │ │ │ │ + sbceq sp, r2, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #56, 6 @ 0xe0000000 │ │ │ │ + addseq fp, r9, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 18 │ │ │ │ + sbceq sp, r2, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 18 @ 0x60000 │ │ │ │ + sbceq sp, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq sp, r2, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq sp, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 18 @ 0x200000 │ │ │ │ + sbceq sp, r2, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #64, 14 @ 0x1000000 │ │ │ │ + addseq pc, r8, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 18 @ 0x300000 │ │ │ │ + sbceq sp, r2, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 20 │ │ │ │ + sbceq sp, r2, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 20 @ 0x10000 │ │ │ │ + sbceq sp, r2, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #13 │ │ │ │ andmi r0, r0, lr, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656004,155 +1656004,155 @@ │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r0, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 20 @ 0x18000 │ │ │ │ + sbceq sp, r2, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #224, 24 @ 0xe000 │ │ │ │ + adcseq r1, ip, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 20 @ 0x38000 │ │ │ │ + sbceq sp, r2, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #72, 20 @ 0x48000 │ │ │ │ + sbceq sp, r2, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 20 @ 0x60000 │ │ │ │ + sbceq sp, r2, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 20 @ 0xa0000 │ │ │ │ + sbceq sp, r2, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #176, 20 @ 0xb0000 │ │ │ │ + sbceq sp, r2, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 20 @ 0xc8000 │ │ │ │ + sbceq sp, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 20 @ 0xe0000 │ │ │ │ + sbceq sp, r2, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 20 @ 0xf8000 │ │ │ │ + sbceq sp, r2, #0, 22 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 22 @ 0xa000 │ │ │ │ + sbceq sp, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #216, 10 @ 0x36000000 │ │ │ │ + adceq r2, r4, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #224, 18 @ 0x380000 │ │ │ │ + addseq r2, r9, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #48, 22 @ 0xc000 │ │ │ │ + sbceq sp, r2, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #64, 22 @ 0x10000 │ │ │ │ + sbceq sp, r2, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #88, 22 @ 0x16000 │ │ │ │ + sbceq sp, r2, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #128, 22 @ 0x20000 │ │ │ │ + sbceq sp, r2, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #136, 22 @ 0x22000 │ │ │ │ + sbceq sp, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #152, 22 @ 0x26000 │ │ │ │ + sbceq sp, r2, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #176, 22 @ 0x2c000 │ │ │ │ + sbceq sp, r2, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 22 @ 0x3a000 │ │ │ │ + sbceq sp, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r9, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 22 @ 0x3c000 │ │ │ │ + sbceq sp, r2, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 24 │ │ │ │ + sbceq sp, r2, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 24 @ 0xc800 │ │ │ │ + sbceq sp, r2, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #216, 24 @ 0xd800 │ │ │ │ + sbceq sp, r2, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 24 @ 0xf000 │ │ │ │ + sbceq sp, r2, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #40, 26 @ 0xa00 │ │ │ │ + sbceq sp, r2, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #48, 26 @ 0xc00 │ │ │ │ + sbceq sp, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 26 @ 0xe00 │ │ │ │ + sbceq sp, r2, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #72, 26 @ 0x1200 │ │ │ │ + sbceq sp, r2, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 26 @ 0x1800 │ │ │ │ + sbceq sp, r2, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #144, 26 @ 0x2400 │ │ │ │ + sbceq sp, r2, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #152, 26 @ 0x2600 │ │ │ │ + sbceq sp, r2, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 26 @ 0x2800 │ │ │ │ + sbceq sp, r2, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #18 │ │ │ │ andmi r0, r0, r5, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656164,83 +1656164,83 @@ │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #168, 26 @ 0x2a00 │ │ │ │ + sbceq sp, r2, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #192, 26 @ 0x3000 │ │ │ │ + sbceq sp, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 26 @ 0x3c00 │ │ │ │ + sbceq sp, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 28 │ │ │ │ + sbceq sp, r2, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #16, 28 @ 0x100 │ │ │ │ + sbceq sp, r2, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #24, 28 @ 0x180 │ │ │ │ + sbceq sp, r2, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 28 @ 0x380 │ │ │ │ + sbceq sp, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #56, 28 @ 0x380 │ │ │ │ + sbceq sp, r2, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #80, 28 @ 0x500 │ │ │ │ + sbceq sp, r2, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 28 @ 0xa00 │ │ │ │ + sbceq sp, r2, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #176, 28 @ 0xb00 │ │ │ │ + sbceq sp, r2, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 28 @ 0xb80 │ │ │ │ + sbceq sp, r2, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #200, 28 @ 0xc80 │ │ │ │ + sbceq sp, r2, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 28 @ 0xe80 │ │ │ │ + sbceq sp, r2, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #232, 28 @ 0xe80 │ │ │ │ + sbceq sp, r2, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #0, 30 │ │ │ │ + sbceq sp, r2, #8, 30 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #96, 30 @ 0x180 │ │ │ │ + sbceq sp, r2, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #112, 30 @ 0x1c0 │ │ │ │ + sbceq sp, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #20 │ │ │ │ andmi r0, r0, sp, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656260,31 +1656260,31 @@ │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #16, 18 @ 0x40000 │ │ │ │ + sbceq ip, r0, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #120, 30 @ 0x1e0 │ │ │ │ + sbceq sp, r2, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #136, 30 @ 0x220 │ │ │ │ + sbceq sp, r2, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r8, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #144, 30 @ 0x240 │ │ │ │ + sbceq sp, r2, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656296,99 +1656296,99 @@ │ │ │ │ andmi r0, r0, sp, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #160, 30 @ 0x280 │ │ │ │ + sbceq sp, r2, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #184, 30 @ 0x2e0 │ │ │ │ + sbceq sp, r2, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #224, 30 @ 0x380 │ │ │ │ + sbceq sp, r2, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #240, 30 @ 0x3c0 │ │ │ │ + sbceq sp, r2, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r2, #248, 30 @ 0x3e0 │ │ │ │ + sbceq lr, r2, #0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8 │ │ │ │ + sbceq lr, r2, #16 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #48 @ 0x30 │ │ │ │ + sbceq lr, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #128, 22 @ 0x20000 │ │ │ │ + sbceq r2, r0, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #48 @ 0x30 │ │ │ │ + sbceq lr, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56 @ 0x38 │ │ │ │ + sbceq lr, r2, #64 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72 @ 0x48 │ │ │ │ + sbceq lr, r2, #80 @ 0x50 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104 @ 0x68 │ │ │ │ + sbceq lr, r2, #112 @ 0x70 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104 @ 0x68 │ │ │ │ + sbceq lr, r2, #112 @ 0x70 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128 @ 0x80 │ │ │ │ + sbceq lr, r2, #136 @ 0x88 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216 @ 0xd8 │ │ │ │ + sbceq lr, r2, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #240 @ 0xf0 │ │ │ │ + sbceq lr, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr ip │ │ │ │ andmi r0, r0, r5, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248 @ 0xf8 │ │ │ │ + sbceq lr, r2, #0, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 2 │ │ │ │ + sbceq lr, r2, #24, 2 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 2 │ │ │ │ + sbceq lr, r2, #64, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 2 │ │ │ │ + sbceq lr, r2, #64, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656400,15 +1656400,15 @@ │ │ │ │ andmi r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #64, 2 │ │ │ │ + sbceq lr, r2, #72, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #26 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656420,43 +1656420,43 @@ │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r0, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72, 2 │ │ │ │ + sbceq lr, r2, #80, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 2 │ │ │ │ + sbceq lr, r2, #112, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #192, 4 │ │ │ │ + adcseq sl, r7, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 2 @ 0x22 │ │ │ │ + sbceq lr, r2, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #144, 2 @ 0x24 │ │ │ │ + sbceq lr, r2, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #176, 2 @ 0x2c │ │ │ │ + sbceq lr, r2, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #192, 2 @ 0x30 │ │ │ │ + sbceq lr, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #0 │ │ │ │ + sbceq r8, r0, #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656472,59 +1656472,59 @@ │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #224, 2 @ 0x38 │ │ │ │ + sbceq lr, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 2 @ 0x3e │ │ │ │ + sbceq lr, r2, #0, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 4 │ │ │ │ + sbceq lr, r2, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 4 @ 0x80000000 │ │ │ │ + sbceq lr, r2, #16, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 4 │ │ │ │ + sbceq lr, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #24, 4 @ 0x80000001 │ │ │ │ + sbceq lr, r2, #32, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 4 @ 0x80000003 │ │ │ │ + sbceq lr, r2, #64, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #88, 4 @ 0x80000005 │ │ │ │ + sbceq lr, r2, #96, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #112, 4 │ │ │ │ + sbceq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #112, 4 │ │ │ │ + sbceq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 4 @ 0x80000008 │ │ │ │ + sbceq lr, r2, #144, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 4 @ 0x80000008 │ │ │ │ + sbceq lr, r2, #144, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r0, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656552,43 +1656552,43 @@ │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 4 @ 0x8000000a │ │ │ │ + sbceq lr, r2, #176, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #184, 4 @ 0x8000000b │ │ │ │ + sbceq lr, r2, #192, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #192, 4 │ │ │ │ + sbceq lr, r2, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 4 @ 0x8000000c │ │ │ │ + sbceq lr, r2, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 4 │ │ │ │ + sbceq lr, r2, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216, 4 @ 0x8000000d │ │ │ │ + sbceq lr, r2, #224, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #224, 4 │ │ │ │ + sbceq lr, r2, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq lr, r2, #240, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r0, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656604,27 +1656604,27 @@ │ │ │ │ andmi r0, r0, sl, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #160, 22 @ 0x28000 │ │ │ │ + sbceq r0, r1, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r2, #232, 6 @ 0xa0000003 │ │ │ │ + addseq sl, r2, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #160, 18 @ 0x280000 │ │ │ │ + adcseq r5, r8, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #0, 4 │ │ │ │ + adcseq lr, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656660,43 +1656660,43 @@ │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #240, 4 │ │ │ │ + sbceq lr, r2, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 4 @ 0x8000000f │ │ │ │ + sbceq lr, r2, #0, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #2 │ │ │ │ andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 6 │ │ │ │ + sbceq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 6 │ │ │ │ + sbceq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 6 @ 0x20000000 │ │ │ │ + sbceq lr, r2, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 6 @ 0x40000000 │ │ │ │ + sbceq lr, r2, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656708,31 +1656708,31 @@ │ │ │ │ andmi r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #24, 6 @ 0x60000000 │ │ │ │ + sbceq lr, r2, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq lr, r2, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 6 @ 0x80000001 │ │ │ │ + sbceq lr, r2, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1656744,259 +1656744,259 @@ │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq lr, r2, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 6 │ │ │ │ + sbceq lr, r2, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ + sbceq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ + sbceq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ + sbceq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #16, 18 @ 0x40000 │ │ │ │ + adcseq sl, fp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ + sbceq lr, r2, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq lr, r2, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 8 @ 0x10000000 │ │ │ │ + sbceq lr, r2, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 8 @ 0x10000000 │ │ │ │ + sbceq lr, r2, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72, 8 @ 0x48000000 │ │ │ │ + sbceq lr, r2, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 8 @ 0x60000000 │ │ │ │ + sbceq lr, r2, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 8 @ 0x60000000 │ │ │ │ + sbceq lr, r2, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r9, lr, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 8 @ 0x68000000 │ │ │ │ + sbceq lr, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 8 @ 0x80000000 │ │ │ │ + sbceq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 8 @ 0x80000000 │ │ │ │ + sbceq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ + sbceq lr, r2, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ andmi r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq lr, r2, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq lr, r2, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq lr, r2, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq lr, r2, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq lr, r2, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #184, 8 @ 0xb8000000 │ │ │ │ + sbceq lr, r2, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #96, 22 @ 0x18000 │ │ │ │ + adcseq r7, r7, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq lr, r2, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq lr, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 10 │ │ │ │ + sbceq lr, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72, 10 @ 0x12000000 │ │ │ │ + sbceq lr, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #88, 10 @ 0x16000000 │ │ │ │ + sbceq lr, r2, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 10 @ 0x20000000 │ │ │ │ + sbceq lr, r2, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #152, 10 @ 0x26000000 │ │ │ │ + sbceq lr, r2, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq lr, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #224, 10 @ 0x38000000 │ │ │ │ + sbceq lr, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq lr, r2, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq lr, r2, #0, 12 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 12 @ 0x1000000 │ │ │ │ + sbceq lr, r2, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 12 @ 0x3800000 │ │ │ │ + sbceq lr, r2, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq lr, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #80, 12 @ 0x5000000 │ │ │ │ + sbceq lr, r2, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 12 @ 0x6800000 │ │ │ │ + sbceq lr, r2, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 12 @ 0xa000000 │ │ │ │ + sbceq lr, r2, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 12 @ 0xa800000 │ │ │ │ + sbceq lr, r2, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #184, 12 @ 0xb800000 │ │ │ │ + sbceq lr, r2, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 14 @ 0x2000000 │ │ │ │ + sbceq lr, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #144, 14 @ 0x2400000 │ │ │ │ + sbceq lr, r2, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 14 @ 0x2800000 │ │ │ │ + sbceq lr, r2, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq lr, r2, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq lr, r2, #0, 16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 16 │ │ │ │ + sbceq lr, r2, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 16 @ 0x80000 │ │ │ │ + sbceq lr, r2, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #24, 16 @ 0x180000 │ │ │ │ + sbceq lr, r2, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #48, 16 @ 0x300000 │ │ │ │ + sbceq lr, r2, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 16 @ 0x680000 │ │ │ │ + sbceq lr, r2, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #112, 16 @ 0x700000 │ │ │ │ + sbceq lr, r2, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #120, 16 @ 0x780000 │ │ │ │ + sbceq lr, r2, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r6 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657008,255 +1657008,255 @@ │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 16 @ 0x800000 │ │ │ │ + sbceq lr, r2, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #152, 16 @ 0x980000 │ │ │ │ + sbceq lr, r2, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #184, 16 @ 0xb80000 │ │ │ │ + sbceq lr, r2, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216, 16 @ 0xd80000 │ │ │ │ + sbceq lr, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216, 16 @ 0xd80000 │ │ │ │ + sbceq lr, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq lr, r2, #0, 18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq lr, r2, #0, 18 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 18 @ 0x20000 │ │ │ │ + sbceq lr, r2, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #48, 18 @ 0xc0000 │ │ │ │ + sbceq lr, r2, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #64, 18 @ 0x100000 │ │ │ │ + sbceq lr, r2, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72, 18 @ 0x120000 │ │ │ │ + sbceq lr, r2, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq lr, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #32, 16 @ 0x200000 │ │ │ │ + adceq sp, fp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq lr, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 18 @ 0x200000 │ │ │ │ + sbceq lr, r2, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 18 @ 0x280000 │ │ │ │ + sbceq lr, r2, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 18 @ 0x280000 │ │ │ │ + sbceq lr, r2, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r0, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #192, 18 @ 0x300000 │ │ │ │ + sbceq lr, r2, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 18 @ 0x340000 │ │ │ │ + sbceq lr, r2, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq lr, r2, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 20 @ 0x28000 │ │ │ │ + sbceq lr, r2, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 20 @ 0x38000 │ │ │ │ + sbceq lr, r2, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #72, 20 @ 0x48000 │ │ │ │ + sbceq lr, r2, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #88, 20 @ 0x58000 │ │ │ │ + sbceq lr, r2, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 20 @ 0x68000 │ │ │ │ + sbceq lr, r2, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 20 @ 0x80000 │ │ │ │ + sbceq lr, r2, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq lr, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #176, 20 @ 0xb0000 │ │ │ │ + sbceq lr, r2, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #192, 20 @ 0xc0000 │ │ │ │ + sbceq lr, r2, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 20 @ 0xd0000 │ │ │ │ + sbceq lr, r2, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 20 @ 0xe8000 │ │ │ │ + sbceq lr, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #0, 22 │ │ │ │ + sbceq lr, r2, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 22 @ 0x4000 │ │ │ │ + sbceq lr, r2, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #24, 22 @ 0x6000 │ │ │ │ + sbceq lr, r2, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 22 @ 0xa000 │ │ │ │ + sbceq lr, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 22 @ 0xa000 │ │ │ │ + sbceq lr, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 22 @ 0xe000 │ │ │ │ + sbceq lr, r2, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #56, 22 @ 0xe000 │ │ │ │ + sbceq lr, r2, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #18 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #64, 22 @ 0x10000 │ │ │ │ + sbceq lr, r2, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #80, 22 @ 0x14000 │ │ │ │ + sbceq lr, r2, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 22 @ 0x18000 │ │ │ │ + sbceq lr, r2, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 22 @ 0x1a000 │ │ │ │ + sbceq lr, r2, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #112, 22 @ 0x1c000 │ │ │ │ + sbceq lr, r2, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 22 @ 0x22000 │ │ │ │ + sbceq lr, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 22 @ 0x28000 │ │ │ │ + sbceq lr, r2, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 22 @ 0x32000 │ │ │ │ + sbceq lr, r2, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #144, 14 @ 0x2400000 │ │ │ │ + adcseq lr, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 22 @ 0x32000 │ │ │ │ + sbceq lr, r2, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ + sbceq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #216, 12 @ 0xd800000 │ │ │ │ + addseq r3, r9, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ + sbceq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 24 @ 0x800 │ │ │ │ + sbceq lr, r2, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #112, 14 @ 0x1c00000 │ │ │ │ + addseq lr, r9, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #88, 18 @ 0x160000 │ │ │ │ + adceq r4, sp, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #192, 2 @ 0x30 │ │ │ │ + sbceq lr, r0, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657264,27 +1657264,27 @@ │ │ │ │ andmi r0, r0, fp, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 24 @ 0x800 │ │ │ │ + sbceq lr, r2, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 24 @ 0x1000 │ │ │ │ + sbceq lr, r2, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #24, 24 @ 0x1800 │ │ │ │ + sbceq lr, r2, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #32, 24 @ 0x2000 │ │ │ │ + sbceq lr, r2, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r0, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657292,167 +1657292,167 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 24 @ 0x2800 │ │ │ │ + sbceq lr, r2, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #64, 12 @ 0x4000000 │ │ │ │ + addseq r8, r7, #72, 12 @ 0x4800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #80, 12 @ 0x5000000 │ │ │ │ + addseq r8, r7, #88, 12 @ 0x5800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #96, 12 @ 0x6000000 │ │ │ │ + addseq r8, r7, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #22 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r0, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 24 @ 0x6800 │ │ │ │ + sbceq lr, r2, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #128, 24 @ 0x8000 │ │ │ │ + sbceq lr, r2, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #152, 24 @ 0x9800 │ │ │ │ + sbceq lr, r2, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 24 @ 0xa800 │ │ │ │ + sbceq lr, r2, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #176, 24 @ 0xb000 │ │ │ │ + sbceq lr, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 24 @ 0xd000 │ │ │ │ + sbceq lr, r2, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 24 @ 0xd000 │ │ │ │ + sbceq lr, r2, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #8, 26 @ 0x200 │ │ │ │ + sbceq lr, r2, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #16, 26 @ 0x400 │ │ │ │ + sbceq lr, r2, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 26 @ 0xa00 │ │ │ │ + sbceq lr, r2, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #40, 26 @ 0xa00 │ │ │ │ + sbceq lr, r2, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 26 @ 0x1800 │ │ │ │ + sbceq lr, r2, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #24 │ │ │ │ andmi r0, r0, r3, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 26 @ 0x1a00 │ │ │ │ + sbceq lr, r2, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq lr, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #192, 26 @ 0x3000 │ │ │ │ + sbceq lr, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #208, 26 @ 0x3400 │ │ │ │ + sbceq lr, r2, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #216, 26 @ 0x3600 │ │ │ │ + sbceq lr, r2, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 26 @ 0x3e00 │ │ │ │ + sbceq lr, r2, #0, 28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #136, 14 @ 0x2200000 │ │ │ │ + addseq r2, r5, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #248, 26 @ 0x3e00 │ │ │ │ + sbceq lr, r2, #0, 28 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #160, 28 @ 0xa00 │ │ │ │ + sbceq lr, r2, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #168, 28 @ 0xa80 │ │ │ │ + sbceq lr, r2, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 28 @ 0xc80 │ │ │ │ + sbceq lr, r2, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #144, 14 @ 0x2400000 │ │ │ │ + addseq r2, r5, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #200, 28 @ 0xc80 │ │ │ │ + sbceq lr, r2, #208, 28 @ 0xd00 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #96, 30 @ 0x180 │ │ │ │ + sbceq lr, r2, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #104, 30 @ 0x1a0 │ │ │ │ + sbceq lr, r2, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 30 @ 0x220 │ │ │ │ + sbceq lr, r2, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #152, 14 @ 0x2600000 │ │ │ │ + addseq r2, r5, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r2, #136, 30 @ 0x220 │ │ │ │ + sbceq lr, r2, #144, 30 @ 0x240 │ │ │ │ mulmi r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #40 @ 0x28 │ │ │ │ + sbceq pc, r2, #48 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr sp │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657464,103 +1657464,103 @@ │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48 @ 0x30 │ │ │ │ + sbceq pc, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80 @ 0x50 │ │ │ │ + sbceq pc, r2, #88 @ 0x58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96 @ 0x60 │ │ │ │ + sbceq pc, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120 @ 0x78 │ │ │ │ + sbceq pc, r2, #128 @ 0x80 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184 @ 0xb8 │ │ │ │ + sbceq pc, r2, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200 @ 0xc8 │ │ │ │ + sbceq pc, r2, #208 @ 0xd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216 @ 0xd8 │ │ │ │ + sbceq pc, r2, #224 @ 0xe0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232 @ 0xe8 │ │ │ │ + sbceq pc, r2, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248 @ 0xf8 │ │ │ │ + sbceq pc, r2, #0, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 2 │ │ │ │ + sbceq pc, r2, #24, 2 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #56, 2 │ │ │ │ + sbceq pc, r2, #64, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 2 │ │ │ │ + sbceq pc, r2, #72, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80, 2 │ │ │ │ + sbceq pc, r2, #88, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 2 │ │ │ │ + sbceq pc, r2, #104, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120, 2 │ │ │ │ + sbceq pc, r2, #128, 2 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 2 @ 0x2c │ │ │ │ + sbceq pc, r2, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 2 @ 0x2e │ │ │ │ + sbceq pc, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 2 @ 0x30 │ │ │ │ + sbceq pc, r2, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r0, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x400003b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r0, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #232, 22 @ 0x3a000 │ │ │ │ + adceq r6, lr, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200, 2 @ 0x32 │ │ │ │ + sbceq pc, r2, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #208, 2 @ 0x34 │ │ │ │ + sbceq pc, r2, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657568,27 +1657568,27 @@ │ │ │ │ andmi r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 2 @ 0x36 │ │ │ │ + sbceq pc, r2, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 2 @ 0x38 │ │ │ │ + sbceq pc, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 2 @ 0x3a │ │ │ │ + sbceq pc, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 2 @ 0x3c │ │ │ │ + sbceq pc, r2, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657596,119 +1657596,119 @@ │ │ │ │ andmi r0, r0, r1, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 2 @ 0x3e │ │ │ │ + sbceq pc, r2, #0, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 4 │ │ │ │ + sbceq pc, r2, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48, 4 │ │ │ │ + sbceq pc, r2, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 4 │ │ │ │ + sbceq pc, r2, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 4 @ 0x80000004 │ │ │ │ + sbceq pc, r2, #80, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120, 4 @ 0x80000007 │ │ │ │ + sbceq pc, r2, #128, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120, 4 @ 0x80000007 │ │ │ │ + sbceq pc, r2, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #128, 4 │ │ │ │ + sbceq pc, r2, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 4 │ │ │ │ + sbceq pc, r2, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #56, 4 @ 0x80000003 │ │ │ │ + addseq r9, r9, #64, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 4 │ │ │ │ + sbceq pc, r2, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 4 @ 0x8000000b │ │ │ │ + sbceq pc, r2, #192, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq pc, r2, #240, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 4 @ 0x8000000e │ │ │ │ + sbceq pc, r2, #240, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #1 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #160, 6 @ 0x80000002 │ │ │ │ + adcseq sp, pc, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #144, 18 @ 0x240000 │ │ │ │ + adcseq lr, sp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #240, 22 @ 0x3c000 │ │ │ │ + adcseq sl, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #168, 22 @ 0x2a000 │ │ │ │ + addseq r2, r9, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 4 │ │ │ │ + sbceq pc, r2, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 4 @ 0x8000000f │ │ │ │ + sbceq pc, r2, #0, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #48, 24 @ 0x3000 │ │ │ │ + adcseq sp, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #0, 6 │ │ │ │ + sbceq pc, r2, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #8, 6 @ 0x20000000 │ │ │ │ + sbceq pc, r2, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #24, 6 @ 0x60000000 │ │ │ │ + sbceq pc, r2, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq pc, r2, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657720,71 +1657720,71 @@ │ │ │ │ andmi r0, r0, fp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq pc, r2, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 6 @ 0x20000001 │ │ │ │ + sbceq pc, r2, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 6 @ 0x80000001 │ │ │ │ + sbceq pc, r2, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #136, 6 @ 0x20000002 │ │ │ │ + sbceq pc, r2, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #136, 6 @ 0x20000002 │ │ │ │ + sbceq pc, r2, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 6 @ 0x60000003 │ │ │ │ + sbceq pc, r2, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #96, 22 @ 0x18000 │ │ │ │ + adcseq sp, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 6 @ 0x60000003 │ │ │ │ + sbceq pc, r2, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #0, 8 │ │ │ │ + sbceq pc, r2, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #0, 8 │ │ │ │ + sbceq pc, r2, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #24, 8 @ 0x18000000 │ │ │ │ + sbceq pc, r2, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80, 8 @ 0x50000000 │ │ │ │ + sbceq pc, r2, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80, 8 @ 0x50000000 │ │ │ │ + sbceq pc, r2, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #5 │ │ │ │ andmi r0, r0, r9, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657812,19 +1657812,19 @@ │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #88, 8 @ 0x58000000 │ │ │ │ + sbceq pc, r2, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 8 @ 0x60000000 │ │ │ │ + sbceq pc, r2, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657856,119 +1657856,119 @@ │ │ │ │ andmi r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq r1, r0, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #104, 8 @ 0x68000000 │ │ │ │ + sbceq pc, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120, 8 @ 0x78000000 │ │ │ │ + sbceq pc, r2, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #144, 8 @ 0x90000000 │ │ │ │ + sbceq pc, r2, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq pc, r2, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq pc, r2, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #224, 16 @ 0xe00000 │ │ │ │ + adcseq pc, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq pc, r2, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq pc, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq pc, r2, #0, 10 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 10 @ 0x4000000 │ │ │ │ + sbceq pc, r2, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48, 10 @ 0xc000000 │ │ │ │ + sbceq pc, r2, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #56, 10 @ 0xe000000 │ │ │ │ + sbceq pc, r2, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ + sbceq pc, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #88, 10 @ 0x16000000 │ │ │ │ + sbceq pc, r2, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq pc, r2, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #144, 10 @ 0x24000000 │ │ │ │ + sbceq pc, r2, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq pc, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200, 10 @ 0x32000000 │ │ │ │ + sbceq pc, r2, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #208, 10 @ 0x34000000 │ │ │ │ + sbceq pc, r2, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 10 @ 0x36000000 │ │ │ │ + sbceq pc, r2, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 10 @ 0x38000000 │ │ │ │ + sbceq pc, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq pc, r2, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq pc, r2, #0, 12 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1657976,159 +1657976,159 @@ │ │ │ │ andmi r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #0, 12 │ │ │ │ + sbceq pc, r2, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #24, 12 @ 0x1800000 │ │ │ │ + sbceq pc, r2, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq pc, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ + sbceq pc, r2, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r0, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 12 @ 0x4800000 │ │ │ │ + sbceq pc, r2, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #104, 12 @ 0x6800000 │ │ │ │ + sbceq pc, r2, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #128, 12 @ 0x8000000 │ │ │ │ + sbceq pc, r2, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 12 @ 0xc000000 │ │ │ │ + sbceq pc, r2, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #208, 12 @ 0xd000000 │ │ │ │ + sbceq pc, r2, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ + sbceq pc, r2, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 12 @ 0xf000000 │ │ │ │ + sbceq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #8, 14 @ 0x200000 │ │ │ │ + sbceq pc, r2, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #56, 14 @ 0xe00000 │ │ │ │ + sbceq pc, r2, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 14 @ 0x1000000 │ │ │ │ + sbceq pc, r2, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80, 14 @ 0x1400000 │ │ │ │ + sbceq pc, r2, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq pc, r2, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #144, 14 @ 0x2400000 │ │ │ │ + sbceq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ + sbceq pc, r2, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq pc, r2, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 14 @ 0x3000000 │ │ │ │ + sbceq pc, r2, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq pc, r2, #0, 16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #0, 16 │ │ │ │ + sbceq pc, r2, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 16 @ 0x100000 │ │ │ │ + sbceq pc, r2, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 16 @ 0xd80000 │ │ │ │ + sbceq pc, r2, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 16 @ 0xe80000 │ │ │ │ + sbceq pc, r2, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 16 @ 0xf80000 │ │ │ │ + sbceq pc, r2, #0, 18 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 18 @ 0x40000 │ │ │ │ + sbceq pc, r2, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 18 @ 0x120000 │ │ │ │ + sbceq pc, r2, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #80, 18 @ 0x140000 │ │ │ │ + sbceq pc, r2, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #88, 18 @ 0x160000 │ │ │ │ + sbceq pc, r2, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq pc, r2, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #128, 18 @ 0x200000 │ │ │ │ + sbceq pc, r2, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq pc, r2, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq pc, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 18 @ 0x300000 │ │ │ │ + sbceq pc, r2, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #15 │ │ │ │ andmi r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658140,43 +1658140,43 @@ │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01708898 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200, 18 @ 0x320000 │ │ │ │ + sbceq pc, r2, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #240 @ 0xf0 │ │ │ │ + adcseq r2, r6, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #208, 18 @ 0x340000 │ │ │ │ + sbceq pc, r2, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 18 @ 0x360000 │ │ │ │ + sbceq pc, r2, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 18 @ 0x380000 │ │ │ │ + sbceq pc, r2, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq pc, r2, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #8, 20 @ 0x8000 │ │ │ │ + sbceq pc, r2, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 20 @ 0x10000 │ │ │ │ + sbceq pc, r2, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658208,27 +1658208,27 @@ │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #24, 20 @ 0x18000 │ │ │ │ + sbceq pc, r2, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48, 20 @ 0x30000 │ │ │ │ + sbceq pc, r2, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r9 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658240,35 +1658240,35 @@ │ │ │ │ andmi r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq sp, r6, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #64, 20 @ 0x40000 │ │ │ │ + sbceq pc, r2, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 20 @ 0x60000 │ │ │ │ + sbceq pc, r2, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r0, r5, #192, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #128, 30 @ 0x200 │ │ │ │ + adcseq ip, r6, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #128, 20 @ 0x80000 │ │ │ │ + sbceq pc, r2, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658284,19 +1658284,19 @@ │ │ │ │ andmi r0, r0, sl, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ + sbceq pc, r2, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #88, 16 @ 0x580000 │ │ │ │ + adceq r3, ip, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658324,19 +1658324,19 @@ │ │ │ │ mulmi r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #192, 26 @ 0x3000 │ │ │ │ + adceq pc, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #96, 6 @ 0x80000001 │ │ │ │ + adceq r4, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658356,23 +1658356,23 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #23 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #160, 4 │ │ │ │ + adceq r0, ip, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #40, 20 @ 0x28000 │ │ │ │ + adceq r0, ip, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #248, 24 @ 0xf800 │ │ │ │ + adceq r3, ip, #0, 26 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r0, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658532,31 +1658532,31 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #144, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #240, 28 @ 0xf00 │ │ │ │ + adcseq lr, sp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq pc, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 20 @ 0xb0000 │ │ │ │ + sbceq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01708e98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658568,19 +1658568,19 @@ │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #168, 20 @ 0xa8000 │ │ │ │ + adceq pc, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #16, 10 @ 0x4000000 │ │ │ │ + adcseq sl, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r0, #-232]! @ 0xffffff18 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658608,31 +1658608,31 @@ │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #88, 28 @ 0x580 │ │ │ │ + sbceq r2, r0, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r7, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #128, 14 @ 0x2000000 │ │ │ │ + adceq r7, sp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r2, sl, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658640,59 +1658640,59 @@ │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ + sbceq pc, r2, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200, 20 @ 0xc8000 │ │ │ │ + sbceq pc, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 20 @ 0xe8000 │ │ │ │ + sbceq pc, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 20 @ 0xf8000 │ │ │ │ + sbceq pc, r2, #0, 22 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #40, 22 @ 0xa000 │ │ │ │ + sbceq pc, r2, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 22 @ 0x18000 │ │ │ │ + sbceq pc, r2, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #152, 22 @ 0x26000 │ │ │ │ + sbceq pc, r2, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 22 @ 0x2c000 │ │ │ │ + sbceq pc, r2, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #88, 24 @ 0x5800 │ │ │ │ + sbceq pc, r2, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #160, 24 @ 0xa000 │ │ │ │ + sbceq pc, r2, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #48, 26 @ 0xc00 │ │ │ │ + sbceq pc, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #120, 26 @ 0x1e00 │ │ │ │ + sbceq pc, r2, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r0, #-8]! │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658720,27 +1658720,27 @@ │ │ │ │ andmi r0, r0, r9, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #128, 26 @ 0x2000 │ │ │ │ + sbceq pc, r2, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #136, 26 @ 0x2200 │ │ │ │ + sbceq pc, r2, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #48, 6 @ 0xc0000000 │ │ │ │ + adceq sl, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #152, 26 @ 0x2600 │ │ │ │ + sbceq pc, r2, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658772,23 +1658772,23 @@ │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 26 @ 0x2e00 │ │ │ │ + sbceq pc, r2, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #200, 26 @ 0x3200 │ │ │ │ + sbceq pc, r2, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 26 @ 0x3a00 │ │ │ │ + sbceq pc, r2, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r2 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658804,15 +1658804,15 @@ │ │ │ │ andmi r0, r0, lr, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #144, 22 @ 0x24000 │ │ │ │ + addseq lr, r6, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01709298 │ │ │ │ andmi r0, r0, r1, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658856,19 +1658856,19 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #32, 6 @ 0x80000000 │ │ │ │ + adceq r2, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #80, 14 @ 0x1400000 │ │ │ │ + adceq r3, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658904,15 +1658904,15 @@ │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #240, 26 @ 0x3c00 │ │ │ │ + sbceq pc, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-1520 @ 1709424 <__bss_end__@@Base+0x8ac658> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658940,19 +1658940,19 @@ │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #96, 28 @ 0x600 │ │ │ │ + sbceq pc, r2, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #112, 28 @ 0x700 │ │ │ │ + sbceq pc, r2, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #9 │ │ │ │ andmi r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1658960,51 +1658960,51 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorpl sp, sp, #128 @ 0x80 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r4, #144, 8 @ 0x90000000 │ │ │ │ + adcseq lr, r4, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #10 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq r7, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #136, 28 @ 0x880 │ │ │ │ + sbceq pc, r2, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #176, 28 @ 0xb00 │ │ │ │ + sbceq pc, r2, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #192, 28 @ 0xc00 │ │ │ │ + sbceq pc, r2, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ andmi r0, r0, r5, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 28 @ 0xd80 │ │ │ │ + sbceq pc, r2, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01709598 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659012,31 +1659012,31 @@ │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #40, 20 @ 0x28000 │ │ │ │ + adceq r2, sl, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r3, pc, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #184, 26 @ 0x2e00 │ │ │ │ + adcseq sl, fp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e2ae54 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 28 @ 0xe00 │ │ │ │ + sbceq pc, r2, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659056,43 +1659056,43 @@ │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #64, 10 @ 0x10000000 │ │ │ │ + adceq lr, fp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #16, 30 @ 0x40 │ │ │ │ + sbceq pc, r2, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01709698 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r0, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #72, 30 @ 0x120 │ │ │ │ + sbceq pc, r2, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #13 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r9, pc, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r0, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659104,47 +1659104,47 @@ │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #120, 20 @ 0x78000 │ │ │ │ + adceq r4, sl, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #112, 30 @ 0x1c0 │ │ │ │ + sbceq pc, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r7 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r0, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #80, 30 @ 0x140 │ │ │ │ + adcseq r1, r9, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #64, 22 @ 0x10000 │ │ │ │ + adcseq fp, r5, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #144, 30 @ 0x240 │ │ │ │ + sbceq pc, r2, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #184, 30 @ 0x2e0 │ │ │ │ + sbceq pc, r2, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #216, 30 @ 0x360 │ │ │ │ + sbceq pc, r2, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659172,135 +1659172,135 @@ │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #224, 30 @ 0x380 │ │ │ │ + sbceq pc, r2, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 30 @ 0x3a0 │ │ │ │ + sbceq pc, r2, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #232, 30 @ 0x3a0 │ │ │ │ + sbceq pc, r2, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r2, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r0, r3, #0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0 │ │ │ │ + sbceq r0, r3, #8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8 │ │ │ │ + sbceq r0, r3, #16 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #16 │ │ │ │ + sbceq r0, r3, #24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #24 │ │ │ │ + sbceq r0, r3, #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #32 │ │ │ │ + sbceq r0, r3, #40 @ 0x28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48 @ 0x30 │ │ │ │ + sbceq r0, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56 @ 0x38 │ │ │ │ + sbceq r0, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #64 @ 0x40 │ │ │ │ + sbceq r0, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #72 @ 0x48 │ │ │ │ + sbceq r0, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #80 @ 0x50 │ │ │ │ + sbceq r0, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #96 @ 0x60 │ │ │ │ + sbceq r0, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #112 @ 0x70 │ │ │ │ + sbceq r0, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #128 @ 0x80 │ │ │ │ + sbceq r0, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #144 @ 0x90 │ │ │ │ + sbceq r0, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160 @ 0xa0 │ │ │ │ + sbceq r0, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168 @ 0xa8 │ │ │ │ + sbceq r0, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184 @ 0xb8 │ │ │ │ + sbceq r0, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #192 @ 0xc0 │ │ │ │ + sbceq r0, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200 @ 0xc8 │ │ │ │ + sbceq r0, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #208 @ 0xd0 │ │ │ │ + sbceq r0, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #216 @ 0xd8 │ │ │ │ + sbceq r0, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232 @ 0xe8 │ │ │ │ + sbceq r0, r3, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240 @ 0xf0 │ │ │ │ + sbceq r0, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240 @ 0xf0 │ │ │ │ + sbceq r0, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #248 @ 0xf8 │ │ │ │ + sbceq r0, r3, #0, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0, 2 │ │ │ │ + sbceq r0, r3, #8, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8, 2 │ │ │ │ + sbceq r0, r3, #16, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659336,75 +1659336,75 @@ │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #24, 6 @ 0x60000000 │ │ │ │ + adceq r5, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #16, 2 │ │ │ │ + sbceq r0, r3, #24, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #32, 2 │ │ │ │ + sbceq r0, r3, #40, 2 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 2 @ 0x22 │ │ │ │ + sbceq r0, r3, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ @ instruction: 0x400003b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r7, ip, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #8, 14 @ 0x200000 │ │ │ │ + adceq fp, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #144, 22 @ 0x24000 │ │ │ │ + adceq fp, pc, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #208, 6 @ 0x40000003 │ │ │ │ + adcseq sl, r7, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq sl, r7, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #16, 20 @ 0x10000 │ │ │ │ + adcseq lr, r0, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq r0, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, pc, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r5, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0, 4 │ │ │ │ + sbceq r0, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #64, 4 │ │ │ │ + sbceq r0, r3, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r0, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659448,27 +1659448,27 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d206a4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #96, 4 │ │ │ │ + sbceq r0, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240, 4 │ │ │ │ + sbceq r0, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ + sbceq r0, r3, #64, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r0, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659512,31 +1659512,31 @@ │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r0, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128 @ 0x80 │ │ │ │ + adcseq r2, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #64, 6 │ │ │ │ + sbceq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r0, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #232, 12 @ 0xe800000 │ │ │ │ + adceq r2, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #24, 28 @ 0x180 │ │ │ │ + sbceq sl, r0, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659548,15 +1659548,15 @@ │ │ │ │ andmi r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq r6, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659564,31 +1659564,31 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #64, 14 @ 0x1000000 │ │ │ │ + adceq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #72, 16 @ 0x480000 │ │ │ │ + adceq r2, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #152, 6 @ 0x60000002 │ │ │ │ + adceq r3, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r0, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659624,15 +1659624,15 @@ │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #112, 8 @ 0x70000000 │ │ │ │ + adceq r3, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659664,15 +1659664,15 @@ │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #136, 10 @ 0x22000000 │ │ │ │ + adceq r3, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659704,31 +1659704,31 @@ │ │ │ │ andmi r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #40, 16 @ 0x280000 │ │ │ │ + adcseq r3, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq r0, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #168 @ 0xa8 │ │ │ │ + adceq fp, lr, #176 @ 0xb0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #160, 24 @ 0xa000 │ │ │ │ + adcseq r1, lr, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r0, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #0, 14 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659736,23 +1659736,23 @@ │ │ │ │ andmi r0, r0, r4, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r0, r3, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r0, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r0, r3, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659772,15 +1659772,15 @@ │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r0, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659792,19 +1659792,19 @@ │ │ │ │ andmi r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #224 @ 0xe0 │ │ │ │ + addseq r5, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r0, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659836,23 +1659836,23 @@ │ │ │ │ andmi r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r0, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #192, 28 @ 0xc00 │ │ │ │ + adcseq r9, r8, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #136 @ 0x88 │ │ │ │ + adcseq r3, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #128, 18 @ 0x200000 │ │ │ │ + adcseq r5, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659900,35 +1659900,35 @@ │ │ │ │ andmi r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #56, 22 @ 0xe000 │ │ │ │ + addseq r8, r5, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r7, #240, 26 @ 0x3c00 │ │ │ │ + adceq sp, r7, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #80, 22 @ 0x14000 │ │ │ │ + addseq r8, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r3, sp, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #184, 10 @ 0x2e000000 │ │ │ │ + addseq sp, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ + addseq lr, r6, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659956,23 +1659956,23 @@ │ │ │ │ andmi r0, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #224, 22 @ 0x38000 │ │ │ │ + addseq r8, r5, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d14b14 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r0, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1659988,19 +1659988,19 @@ │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #64, 16 @ 0x400000 │ │ │ │ + adcseq lr, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #152, 12 @ 0x9800000 │ │ │ │ + sbceq r0, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660020,27 +1660020,27 @@ │ │ │ │ andmi r0, r0, sp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #24, 20 @ 0x18000 │ │ │ │ + addseq pc, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #232, 8 @ 0xe8000000 │ │ │ │ + adceq r8, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #176, 10 @ 0x2c000000 │ │ │ │ + addseq r6, r5, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r0, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660076,19 +1660076,19 @@ │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #104, 22 @ 0x1a000 │ │ │ │ + addseq lr, r6, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #104, 10 @ 0x1a000000 │ │ │ │ + addseq pc, r5, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660144,15 +1660144,15 @@ │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq r0, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660168,87 +1660168,87 @@ │ │ │ │ andmi r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r0, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #0, 2 │ │ │ │ + addseq r6, r9, #8, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #168, 24 @ 0xa800 │ │ │ │ + addseq r9, r9, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #120 @ 0x78 │ │ │ │ + adcseq r3, r1, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #72, 20 @ 0x48000 │ │ │ │ + adcseq r2, r9, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #168, 22 @ 0x2a000 │ │ │ │ + adcseq pc, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #16, 26 @ 0x400 │ │ │ │ + adceq r7, sp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r7, r7, #0, 8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r6, ip, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #224, 18 @ 0x380000 │ │ │ │ + sbceq r7, r0, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r6, fp, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #48 @ 0x30 │ │ │ │ + adcseq r0, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r8, lr, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #40, 20 @ 0x28000 │ │ │ │ + adcseq lr, r6, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r6, fp, #0, 10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #64 @ 0x40 │ │ │ │ + adcseq r0, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, lr, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r8, lr, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #80, 20 @ 0x50000 │ │ │ │ + adcseq lr, r6, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #0, 10 │ │ │ │ + adcseq r6, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #72 @ 0x48 │ │ │ │ + adcseq r0, pc, #80 @ 0x50 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #18 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660260,15 +1660260,15 @@ │ │ │ │ andmi r0, r0, r7, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq lr, r8, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660300,15 +1660300,15 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r0, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660320,31 +1660320,31 @@ │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r0, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #24, 16 @ 0x180000 │ │ │ │ + sbceq r0, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr sl │ │ │ │ mulmi r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #216, 16 @ 0xd80000 │ │ │ │ + adcseq pc, fp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660356,15 +1660356,15 @@ │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #32, 16 @ 0x200000 │ │ │ │ + sbceq r0, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660424,15 +1660424,15 @@ │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r0, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56, 16 @ 0x380000 │ │ │ │ + sbceq r0, r3, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #23 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660472,15 +1660472,15 @@ │ │ │ │ andmi r0, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170ac98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #120, 16 @ 0x780000 │ │ │ │ + sbceq r0, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660488,15 +1660488,15 @@ │ │ │ │ andmi r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r2, #248, 30 @ 0x3e0 │ │ │ │ + adcseq pc, r2, #0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660504,23 +1660504,23 @@ │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq r0, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #248, 26 @ 0x3e00 │ │ │ │ + adcseq sl, r9, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r2, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660528,71 +1660528,71 @@ │ │ │ │ andmi r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r0, r0, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r0, r3, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r0, r3, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r0, r3, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #192, 16 @ 0xc00000 │ │ │ │ + sbceq r0, r3, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r0, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #168, 2 @ 0x2a │ │ │ │ + sbceq lr, r0, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #200, 26 @ 0x3200 │ │ │ │ + adcseq ip, ip, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d15134 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #96, 24 @ 0x6000 │ │ │ │ + adcseq r0, fp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #136, 10 @ 0x22000000 │ │ │ │ + adcseq r7, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #0, 28 │ │ │ │ + adcseq fp, ip, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #192, 28 @ 0xc00 │ │ │ │ + adcseq r2, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #192, 20 @ 0xc0000 │ │ │ │ + adceq r3, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r0, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660600,47 +1660600,47 @@ │ │ │ │ andmi r0, r0, fp, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #128, 22 @ 0x20000 │ │ │ │ + adcseq r0, r7, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #128, 22 @ 0x20000 │ │ │ │ + adcseq r0, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #240, 4 │ │ │ │ + sbceq r7, r0, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r1, #200, 18 @ 0x320000 │ │ │ │ + adcseq lr, r1, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #88, 16 @ 0x580000 │ │ │ │ + adceq fp, ip, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r1, #96, 10 @ 0x18000000 │ │ │ │ + adcseq lr, r1, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #32, 28 @ 0x200 │ │ │ │ + sbceq r2, r0, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r1, #152, 22 @ 0x26000 │ │ │ │ + adcseq sp, r1, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq fp, pc, #0, 10 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #30 │ │ │ │ andmi r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660652,43 +1660652,43 @@ │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r3, r6, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #184, 2 @ 0x2e │ │ │ │ + sbceq lr, r0, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #240, 16 @ 0xf00000 │ │ │ │ + adcseq sl, ip, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #48, 16 @ 0x300000 │ │ │ │ + adcseq sp, r6, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #24, 14 @ 0x600000 │ │ │ │ + adcseq r6, ip, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r7, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660704,19 +1660704,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3528 @ 0xfffff238 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 16 @ 0xe80000 │ │ │ │ + sbceq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r0, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660724,15 +1660724,15 @@ │ │ │ │ andmi r0, r0, r7, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #8, 18 @ 0x20000 │ │ │ │ + adcseq r0, sp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170b098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660740,67 +1660740,67 @@ │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170b198 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r0, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r0, r3, #0, 18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0, 18 │ │ │ │ + sbceq r0, r3, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8, 18 @ 0x20000 │ │ │ │ + sbceq r0, r3, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #24, 18 @ 0x60000 │ │ │ │ + sbceq r0, r3, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #32, 18 @ 0x80000 │ │ │ │ + sbceq r0, r3, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r0, r3, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r0, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #64, 18 @ 0x100000 │ │ │ │ + sbceq r0, r3, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #80, 18 @ 0x140000 │ │ │ │ + sbceq r0, r3, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #88, 18 @ 0x160000 │ │ │ │ + sbceq r0, r3, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq r0, r3, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq r0, r3, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 18 @ 0x280000 │ │ │ │ + sbceq r0, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660812,15 +1660812,15 @@ │ │ │ │ andmi r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660844,23 +1660844,23 @@ │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r0, r3, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r0, r3, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #192, 18 @ 0x300000 │ │ │ │ + sbceq r0, r3, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170b298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660868,19 +1660868,19 @@ │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r0, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #224, 18 @ 0x380000 │ │ │ │ + sbceq r0, r3, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0, 20 │ │ │ │ + sbceq r0, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #5 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660888,15 +1660888,15 @@ │ │ │ │ andmi r0, r0, lr, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #184, 12 @ 0xb800000 │ │ │ │ + adcseq pc, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660904,27 +1660904,27 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #248 @ 0xf8 │ │ │ │ + adcseq pc, r4, #0, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8, 20 @ 0x8000 │ │ │ │ + sbceq r0, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #232, 2 @ 0x3a │ │ │ │ + adcseq pc, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #216 @ 0xd8 │ │ │ │ + adcseq r6, r1, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170b398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660940,31 +1660940,31 @@ │ │ │ │ andmi r0, r0, pc, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #8, 18 @ 0x20000 │ │ │ │ + addseq r2, r9, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48, 20 @ 0x30000 │ │ │ │ + sbceq r0, r3, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #8 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56, 20 @ 0x38000 │ │ │ │ + sbceq r0, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1660972,31 +1660972,31 @@ │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq r0, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #88, 20 @ 0x58000 │ │ │ │ + sbceq r0, r3, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #104, 20 @ 0x68000 │ │ │ │ + sbceq r0, r3, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r0, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #152, 20 @ 0x98000 │ │ │ │ + sbceq r0, r3, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661020,27 +1661020,27 @@ │ │ │ │ strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r6, lr, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r5 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r0, r7, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661048,163 +1661048,163 @@ │ │ │ │ andmi r0, r0, sl, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 20 @ 0xa0000 │ │ │ │ + sbceq r0, r3, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r4, r7, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r0, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #136, 16 @ 0x880000 │ │ │ │ + addseq r8, r7, #144, 16 @ 0x900000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #152, 16 @ 0x980000 │ │ │ │ + addseq r8, r7, #160, 16 @ 0xa00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #168, 16 @ 0xa80000 │ │ │ │ + addseq r8, r7, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #176, 16 @ 0xb00000 │ │ │ │ + addseq r8, r7, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #12 │ │ │ │ andmi r0, r0, r2, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #240, 4 │ │ │ │ + sbceq sp, r0, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r0, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r0, r8, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r0, r3, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #248, 20 @ 0xf8000 │ │ │ │ + sbceq r0, r3, #0, 22 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8, 22 @ 0x2000 │ │ │ │ + sbceq r0, r3, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq r0, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d15254 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq r0, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r0, r3, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r0, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r0, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq r0, r3, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adcseq r6, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #88, 22 @ 0x16000 │ │ │ │ + sbceq r0, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r0, r3, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r0, r3, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r2, sl, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r6, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #208, 18 @ 0x340000 │ │ │ │ + adcseq sl, r8, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #128, 22 @ 0x20000 │ │ │ │ + sbceq r0, r3, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 22 @ 0x22000 │ │ │ │ + sbceq r0, r3, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #208, 26 @ 0x3400 │ │ │ │ + sbceq sl, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #240, 22 @ 0x3c000 │ │ │ │ + addseq r5, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #144, 22 @ 0x24000 │ │ │ │ + sbceq r0, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq r0, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 22 @ 0x28000 │ │ │ │ + sbceq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661224,15 +1661224,15 @@ │ │ │ │ andmi r0, r0, r2, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #192, 14 @ 0x3000000 │ │ │ │ + adcseq pc, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d270c4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661240,15 +1661240,15 @@ │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170b898 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #64, 30 @ 0x100 │ │ │ │ + adcseq r3, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ andmi r0, r0, fp, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661260,15 +1661260,15 @@ │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r0, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661276,15 +1661276,15 @@ │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #128 @ 0x80 │ │ │ │ + adcseq r4, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661304,19 +1661304,19 @@ │ │ │ │ andmi r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #128, 30 @ 0x200 │ │ │ │ + adceq lr, pc, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #72, 16 @ 0x480000 │ │ │ │ + sbceq r5, r0, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r0, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661336,27 +1661336,27 @@ │ │ │ │ andmi r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r0, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #144 @ 0x90 │ │ │ │ + adcseq r4, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #88, 14 @ 0x1600000 │ │ │ │ + addseq ip, r2, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r0, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661380,19 +1661380,19 @@ │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r0, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq r0, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661400,39 +1661400,39 @@ │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq pc, pc, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq pc, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr fp │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr fp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq r0, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror fp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #208, 22 @ 0x34000 │ │ │ │ + sbceq r0, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661452,47 +1661452,47 @@ │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #96, 14 @ 0x1800000 │ │ │ │ + sbceq sp, r0, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-184]! @ 0xffffff48 │ │ │ │ strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #40, 26 @ 0xa00 │ │ │ │ + adcseq r9, lr, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #192, 16 @ 0xc00000 │ │ │ │ + adcseq sl, r8, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #216, 22 @ 0x36000 │ │ │ │ + sbceq r0, r3, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #224, 22 @ 0x38000 │ │ │ │ + sbceq r0, r3, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 22 @ 0x3a000 │ │ │ │ + sbceq r0, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r0, r3, #0, 24 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661500,31 +1661500,31 @@ │ │ │ │ andmi r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r6, r5, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r4, sp, #0, 12 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #8, 24 @ 0x800 │ │ │ │ + sbceq r0, r3, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #24, 20 @ 0x18000 │ │ │ │ + adcseq lr, r6, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r8, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661532,31 +1661532,31 @@ │ │ │ │ andmi r0, r0, sp, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #40, 30 @ 0xa0 │ │ │ │ + adcseq fp, r0, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #160 @ 0xa0 │ │ │ │ + adcseq r8, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #24, 24 @ 0x1800 │ │ │ │ + sbceq r0, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r9, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq r2, sl, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661572,35 +1661572,35 @@ │ │ │ │ andmi r0, r0, r6, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #96, 2 │ │ │ │ + adcseq fp, r9, #104, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #184, 2 @ 0x2e │ │ │ │ + sbceq r0, r4, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #0, 18 │ │ │ │ + adcseq r4, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r0, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #64, 22 @ 0x10000 │ │ │ │ + addseq ip, r1, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #56, 24 @ 0x3800 │ │ │ │ + sbceq r0, r3, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #28 │ │ │ │ andmi r0, r0, lr, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661620,19 +1661620,19 @@ │ │ │ │ andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170be98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #72, 24 @ 0x4800 │ │ │ │ + sbceq r0, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #104, 24 @ 0x6800 │ │ │ │ + sbceq r0, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #29 │ │ │ │ @ instruction: 0x400001bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661644,55 +1661644,55 @@ │ │ │ │ andmi r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #112, 24 @ 0x7000 │ │ │ │ + sbceq r0, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #128, 24 @ 0x8000 │ │ │ │ + sbceq r0, r3, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 24 @ 0x8800 │ │ │ │ + sbceq r0, r3, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl pc │ │ │ │ mulmi r0, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #152, 24 @ 0x9800 │ │ │ │ + sbceq r0, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 24 @ 0xb000 │ │ │ │ + sbceq r0, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #32, 10 @ 0x8000000 │ │ │ │ + adcseq pc, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #192, 2 @ 0x30 │ │ │ │ + adcseq lr, fp, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r9, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #184, 24 @ 0xb800 │ │ │ │ + sbceq r0, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170bf98 │ │ │ │ andmi r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661712,15 +1661712,15 @@ │ │ │ │ @ instruction: 0x400002b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r0, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661776,15 +1661776,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r0, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #208, 14 @ 0x3400000 │ │ │ │ + addseq ip, pc, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661796,15 +1661796,15 @@ │ │ │ │ andmi r0, r0, fp, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #96, 4 │ │ │ │ + sbceq r5, r4, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661860,71 +1661860,71 @@ │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r0, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r0, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 24 @ 0xe800 │ │ │ │ + sbceq r0, r3, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #104, 28 @ 0x680 │ │ │ │ + adcseq r8, fp, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #200 @ 0xc8 │ │ │ │ + adcseq r1, ip, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #0, 26 │ │ │ │ + sbceq r0, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #80, 26 @ 0x1400 │ │ │ │ + sbceq r0, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq r0, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r0, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #5 │ │ │ │ andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #200, 26 @ 0x3200 │ │ │ │ + sbceq r0, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 26 @ 0x3a00 │ │ │ │ + sbceq r0, r3, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #16, 28 @ 0x100 │ │ │ │ + sbceq r0, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq r0, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #144, 28 @ 0x900 │ │ │ │ + sbceq r0, r3, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r3 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661932,23 +1661932,23 @@ │ │ │ │ andmi r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq r0, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 28 @ 0xe80 │ │ │ │ + sbceq r0, r3, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #48, 30 @ 0xc0 │ │ │ │ + sbceq r0, r3, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170c398 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1661956,83 +1661956,83 @@ │ │ │ │ andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r0, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq r0, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #168, 30 @ 0x2a0 │ │ │ │ + sbceq r0, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r3, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r0, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #40 @ 0x28 │ │ │ │ + sbceq r1, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #80 @ 0x50 │ │ │ │ + sbceq r1, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #88 @ 0x58 │ │ │ │ + sbceq r1, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #136 @ 0x88 │ │ │ │ + sbceq r1, r3, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #8 │ │ │ │ andmi r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #160 @ 0xa0 │ │ │ │ + sbceq r1, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #192 @ 0xc0 │ │ │ │ + sbceq r1, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224 @ 0xe0 │ │ │ │ + sbceq r1, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #32, 2 │ │ │ │ + sbceq r1, r3, #40, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #104, 2 │ │ │ │ + sbceq r1, r3, #112, 2 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #144, 2 @ 0x24 │ │ │ │ + sbceq r1, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq r1, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq r1, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #9 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1662040,63 +1662040,63 @@ │ │ │ │ andmi r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq r1, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #248, 2 @ 0x3e │ │ │ │ + sbceq r1, r3, #0, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #24, 4 @ 0x80000001 │ │ │ │ + sbceq r1, r3, #32, 4 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #88, 4 @ 0x80000005 │ │ │ │ + sbceq r1, r3, #96, 4 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #152, 4 @ 0x80000009 │ │ │ │ + sbceq r1, r3, #160, 4 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #216, 4 @ 0x8000000d │ │ │ │ + sbceq r1, r3, #224, 4 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #0, 6 │ │ │ │ + sbceq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #24, 6 @ 0x60000000 │ │ │ │ + sbceq r1, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #80, 6 @ 0x40000001 │ │ │ │ + sbceq r1, r3, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r1, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r1, r3, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r1, r3, #0, 8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r1, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #11 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1662104,751 +1662104,751 @@ │ │ │ │ andmi r0, r0, r5, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #72, 8 @ 0x48000000 │ │ │ │ + sbceq r1, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #104, 8 @ 0x68000000 │ │ │ │ + sbceq r1, r3, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #144, 8 @ 0x90000000 │ │ │ │ + sbceq r1, r3, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #160, 8 @ 0xa0000000 │ │ │ │ + sbceq r1, r3, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq r1, r3, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #24, 10 @ 0x6000000 │ │ │ │ + sbceq r1, r3, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #48, 10 @ 0xc000000 │ │ │ │ + sbceq r1, r3, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq r1, r3, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r1, r3, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #208, 10 @ 0x34000000 │ │ │ │ + sbceq r1, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r0, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r1, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #0, 12 │ │ │ │ + sbceq r1, r3, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r1, r3, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r1, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #176, 12 @ 0xb000000 │ │ │ │ + sbceq r1, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #14 │ │ │ │ mulmi r0, r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r1, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r1, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #24, 14 @ 0x600000 │ │ │ │ + sbceq r1, r3, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #96, 14 @ 0x1800000 │ │ │ │ + sbceq r1, r3, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq r1, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r1, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq r1, r3, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #40, 16 @ 0x280000 │ │ │ │ + sbceq r1, r3, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq r1, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #144, 16 @ 0x900000 │ │ │ │ + sbceq r1, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r1, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #32, 18 @ 0x80000 │ │ │ │ + sbceq r1, r3, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq r1, r3, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #128, 18 @ 0x200000 │ │ │ │ + sbceq r1, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r1, r3, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r1, r3, #0, 20 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #16, 20 @ 0x10000 │ │ │ │ + sbceq r1, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #48, 20 @ 0x30000 │ │ │ │ + sbceq r1, r3, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #120, 20 @ 0x78000 │ │ │ │ + sbceq r1, r3, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r1, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #160, 18 @ 0x280000 │ │ │ │ + adcseq sp, lr, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170c898 │ │ │ │ andmi r0, r0, sp, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r0, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #192, 20 @ 0xc0000 │ │ │ │ + sbceq r1, r3, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r1, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #16, 22 @ 0x4000 │ │ │ │ + sbceq r1, r3, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #96, 22 @ 0x18000 │ │ │ │ + sbceq r1, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r1, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #208, 22 @ 0x34000 │ │ │ │ + sbceq r1, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #240, 22 @ 0x3c000 │ │ │ │ + sbceq r1, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r1, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #112, 24 @ 0x7000 │ │ │ │ + sbceq r1, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #184, 24 @ 0xb800 │ │ │ │ + sbceq r1, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #0, 26 │ │ │ │ + sbceq r1, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #80, 26 @ 0x1400 │ │ │ │ + sbceq r1, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq r1, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq r1, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224, 26 @ 0x3800 │ │ │ │ + sbceq r1, r3, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #24, 28 @ 0x180 │ │ │ │ + sbceq r1, r3, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #48, 28 @ 0x300 │ │ │ │ + sbceq r1, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq r1, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #104, 28 @ 0x680 │ │ │ │ + sbceq r1, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #176, 28 @ 0xb00 │ │ │ │ + sbceq r1, r3, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq r1, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #20 │ │ │ │ @ instruction: 0x400005b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #248, 28 @ 0xf80 │ │ │ │ + sbceq r1, r3, #0, 30 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #16, 30 @ 0x40 │ │ │ │ + sbceq r1, r3, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #72, 30 @ 0x120 │ │ │ │ + sbceq r1, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #144, 30 @ 0x240 │ │ │ │ + sbceq r1, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #216, 30 @ 0x360 │ │ │ │ + sbceq r1, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r3, #240, 30 @ 0x3c0 │ │ │ │ + sbceq r1, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24 │ │ │ │ + sbceq r2, r3, #32 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #56 @ 0x38 │ │ │ │ + sbceq r2, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #96 @ 0x60 │ │ │ │ + sbceq r2, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #152 @ 0x98 │ │ │ │ + sbceq r2, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #216 @ 0xd8 │ │ │ │ + sbceq r2, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #32, 2 │ │ │ │ + sbceq r2, r3, #40, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #104, 2 │ │ │ │ + sbceq r2, r3, #112, 2 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #176, 2 @ 0x2c │ │ │ │ + sbceq r2, r3, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #192, 2 @ 0x30 │ │ │ │ + sbceq r2, r3, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #248, 2 @ 0x3e │ │ │ │ + sbceq r2, r3, #0, 4 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #56, 4 @ 0x80000003 │ │ │ │ + sbceq r2, r3, #64, 4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #80, 4 │ │ │ │ + sbceq r2, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #112, 4 │ │ │ │ + sbceq r2, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #184, 4 @ 0x8000000b │ │ │ │ + sbceq r2, r3, #192, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r2, r3, #240, 4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror fp │ │ │ │ andmi r0, r0, sl, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #0, 6 │ │ │ │ + sbceq r2, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 6 @ 0x60000000 │ │ │ │ + sbceq r2, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r2, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq r2, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #216, 6 @ 0x60000003 │ │ │ │ + sbceq r2, r3, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r2, r3, #0, 8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 8 @ 0x18000000 │ │ │ │ + sbceq r2, r3, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #64, 8 @ 0x40000000 │ │ │ │ + sbceq r2, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #120, 8 @ 0x78000000 │ │ │ │ + sbceq r2, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq r2, r3, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r2, r3, #0, 10 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r2, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r2, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r2, r3, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r2, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 12 @ 0x1800000 │ │ │ │ + sbceq r2, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r2, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #80, 12 @ 0x5000000 │ │ │ │ + sbceq r2, r3, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #152, 12 @ 0x9800000 │ │ │ │ + sbceq r2, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r2, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #88, 12 @ 0x5800000 │ │ │ │ + adceq lr, sp, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #25 │ │ │ │ andmi r0, r0, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r2, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #248, 12 @ 0xf800000 │ │ │ │ + sbceq r2, r3, #0, 14 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r2, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq r2, r3, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #192, 14 @ 0x3000000 │ │ │ │ + sbceq r2, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq r2, r3, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #8, 16 @ 0x80000 │ │ │ │ + sbceq r2, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #48, 16 @ 0x300000 │ │ │ │ + sbceq r2, r3, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #104, 16 @ 0x680000 │ │ │ │ + sbceq r2, r3, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r2, r3, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r2, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #56, 18 @ 0xe0000 │ │ │ │ + sbceq r2, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #128, 18 @ 0x200000 │ │ │ │ + sbceq r2, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #144, 18 @ 0x240000 │ │ │ │ + sbceq r2, r3, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #200, 18 @ 0x320000 │ │ │ │ + sbceq r2, r3, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #8, 20 @ 0x8000 │ │ │ │ + sbceq r2, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #32, 20 @ 0x20000 │ │ │ │ + sbceq r2, r3, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq r2, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r2, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #184, 20 @ 0xb8000 │ │ │ │ + sbceq r2, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r3, #16 │ │ │ │ + adcseq ip, r3, #24 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ andmi r0, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r0, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r2, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r2, r3, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 22 @ 0x6000 │ │ │ │ + sbceq r2, r3, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #96, 22 @ 0x18000 │ │ │ │ + sbceq r2, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r2, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #208, 22 @ 0x34000 │ │ │ │ + sbceq r2, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #240, 22 @ 0x3c000 │ │ │ │ + sbceq r2, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 24 @ 0x1800 │ │ │ │ + sbceq r2, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #80, 24 @ 0x5000 │ │ │ │ + sbceq r2, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #144, 24 @ 0x9000 │ │ │ │ + sbceq r2, r3, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #216, 24 @ 0xd800 │ │ │ │ + sbceq r2, r3, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #24, 26 @ 0x600 │ │ │ │ + sbceq r2, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r2, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r2, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq r2, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #232, 26 @ 0x3a00 │ │ │ │ + sbceq r2, r3, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r2, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq r2, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #112, 28 @ 0x700 │ │ │ │ + sbceq r2, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq r2, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r3, #208, 4 │ │ │ │ + adcseq sp, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #31 │ │ │ │ andmi r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #184, 28 @ 0xb80 │ │ │ │ + sbceq r2, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #208, 28 @ 0xd00 │ │ │ │ + sbceq r2, r3, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #0, 30 │ │ │ │ + sbceq r2, r3, #8, 30 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #72, 30 @ 0x120 │ │ │ │ + sbceq r2, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #144, 30 @ 0x240 │ │ │ │ + sbceq r2, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r2, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq r2, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r3, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r3, r3, #0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48 @ 0x30 │ │ │ │ + sbceq r3, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #104 @ 0x68 │ │ │ │ + sbceq r3, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #176 @ 0xb0 │ │ │ │ + sbceq r3, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248 @ 0xf8 │ │ │ │ + sbceq r3, r3, #0, 2 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 2 │ │ │ │ + sbceq r3, r3, #72, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #80, 2 │ │ │ │ + sbceq r3, r3, #88, 2 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 2 @ 0x22 │ │ │ │ + sbceq r3, r3, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq r3, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq r3, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #0, 4 │ │ │ │ + sbceq r3, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #72, 4 @ 0x80000004 │ │ │ │ + sbceq r3, r3, #80, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #120, 4 @ 0x80000007 │ │ │ │ + sbceq r3, r3, #128, 4 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #2 │ │ │ │ andmi r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 4 │ │ │ │ + sbceq r3, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andmi r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170d198 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r3, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq r3, r3, #192, 6 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r3, r3, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1662856,91 +1662856,91 @@ │ │ │ │ @ instruction: 0x400003ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #240 @ 0xf0 │ │ │ │ + adcseq fp, sl, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r3, r3, #0, 8 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #120, 8 @ 0x78000000 │ │ │ │ + sbceq r3, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #248, 24 @ 0xf800 │ │ │ │ + adcseq r6, r1, #0, 26 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #224, 18 @ 0x380000 │ │ │ │ + adcseq sl, r8, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #40, 24 @ 0x2800 │ │ │ │ + adcseq r5, sp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r3, r3, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq r3, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #24, 30 @ 0x60 │ │ │ │ + adcseq r4, sl, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ + adcseq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r6, fp, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #8, 10 @ 0x2000000 │ │ │ │ + sbceq r3, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r1, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #32, 10 @ 0x8000000 │ │ │ │ + sbceq r3, r3, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #88, 28 @ 0x580 │ │ │ │ + sbceq r6, r0, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #80, 30 @ 0x140 │ │ │ │ + adcseq sp, r0, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r3, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663028,51 +1663028,51 @@ │ │ │ │ andmi r0, r0, r1, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #48, 8 @ 0x30000000 │ │ │ │ + sbceq lr, r0, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cbda74 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #48, 8 @ 0x30000000 │ │ │ │ + adcseq fp, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r0, r6, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #9 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #96, 10 @ 0x18000000 │ │ │ │ + sbceq r3, r3, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq r3, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq r3, r3, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r3, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #10 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663080,27 +1663080,27 @@ │ │ │ │ andmi r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq r3, r3, #0, 12 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r3, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #104, 12 @ 0x6800000 │ │ │ │ + sbceq r3, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 12 @ 0x8800000 │ │ │ │ + sbceq r3, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170d598 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663108,27 +1663108,27 @@ │ │ │ │ @ instruction: 0x400002b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 12 @ 0x9800000 │ │ │ │ + sbceq r3, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r3, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #240, 12 @ 0xf000000 │ │ │ │ + sbceq r3, r3, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq r3, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #12 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663136,23 +1663136,23 @@ │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r3, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #80, 14 @ 0x1400000 │ │ │ │ + sbceq r3, r3, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #88, 14 @ 0x1600000 │ │ │ │ + sbceq r3, r3, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663160,31 +1663160,31 @@ │ │ │ │ andmi r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r0, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #96, 14 @ 0x1800000 │ │ │ │ + sbceq r3, r3, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #128, 14 @ 0x2000000 │ │ │ │ + sbceq r3, r3, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 14 @ 0x2600000 │ │ │ │ + sbceq r3, r3, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r3, r3, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #192, 14 @ 0x3000000 │ │ │ │ + sbceq r3, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663196,43 +1663196,43 @@ │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #64, 30 @ 0x100 │ │ │ │ + adcseq r1, r6, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #8, 26 @ 0x200 │ │ │ │ + adcseq r9, lr, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170d798 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #96, 22 @ 0x18000 │ │ │ │ + addseq r8, r5, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r3, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d2fa24 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #88, 6 @ 0x60000001 │ │ │ │ + adcseq pc, r7, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663244,31 +1663244,31 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 14 @ 0x3800000 │ │ │ │ + sbceq r3, r3, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r0, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r3, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 16 @ 0x400000 │ │ │ │ + sbceq r3, r3, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq r3, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663284,119 +1663284,119 @@ │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #176, 22 @ 0x2c000 │ │ │ │ + adcseq pc, sp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #192, 22 @ 0x30000 │ │ │ │ + adcseq pc, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #96, 16 @ 0x600000 │ │ │ │ + sbceq r3, r3, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 16 @ 0x880000 │ │ │ │ + sbceq r3, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq r3, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #8, 14 @ 0x200000 │ │ │ │ + adcseq lr, r6, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #8, 22 @ 0x2000 │ │ │ │ + addseq lr, r9, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #240, 10 @ 0x3c000000 │ │ │ │ + adceq lr, r7, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [pc], #-3328 @ 170d904 <__bss_end__@@Base+0x8b0b38> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r3, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r3, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 16 @ 0xe00000 │ │ │ │ + sbceq r3, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #0, 18 │ │ │ │ + sbceq r3, r3, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r3, r3, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #136, 12 @ 0x8800000 │ │ │ │ + adceq fp, r0, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r7, #16, 28 @ 0x100 │ │ │ │ + adceq sp, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #40, 18 @ 0xa0000 │ │ │ │ + adceq r8, r1, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #48, 18 @ 0xc0000 │ │ │ │ + adceq r8, r1, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #120, 16 @ 0x780000 │ │ │ │ + addseq ip, pc, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r3, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r3, #136, 16 @ 0x880000 │ │ │ │ + adceq r0, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #72, 18 @ 0x120000 │ │ │ │ + sbceq r3, r3, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #160, 2 @ 0x28 │ │ │ │ + adcseq sp, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq r3, r3, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 18 @ 0x240000 │ │ │ │ + sbceq r3, r3, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 18 @ 0x260000 │ │ │ │ + sbceq r3, r3, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #160, 18 @ 0x280000 │ │ │ │ + sbceq r3, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663416,155 +1663416,155 @@ │ │ │ │ andmi r0, r0, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 18 @ 0x340000 │ │ │ │ + sbceq r3, r3, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r3, r3, #0, 20 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #8, 20 @ 0x8000 │ │ │ │ + sbceq r3, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq r3, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq r3, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq r3, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #128, 20 @ 0x80000 │ │ │ │ + sbceq r3, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r3, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #192, 20 @ 0xc0000 │ │ │ │ + sbceq r3, r3, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr fp │ │ │ │ andmi r0, r0, sp, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r3, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r3, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r3, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #240, 20 @ 0xf0000 │ │ │ │ + sbceq r3, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r3, r4, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #0, 22 │ │ │ │ + sbceq r3, r3, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq r3, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48, 22 @ 0xc000 │ │ │ │ + sbceq r3, r3, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #72, 22 @ 0x12000 │ │ │ │ + sbceq r3, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #80, 22 @ 0x14000 │ │ │ │ + sbceq r3, r3, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #88, 22 @ 0x16000 │ │ │ │ + sbceq r3, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 22 @ 0x22000 │ │ │ │ + sbceq r3, r3, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #80, 10 @ 0x14000000 │ │ │ │ + adceq r2, sl, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 22 @ 0x24000 │ │ │ │ + sbceq r3, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq r3, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 22 @ 0x34000 │ │ │ │ + sbceq r3, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #232, 22 @ 0x3a000 │ │ │ │ + sbceq r3, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #240, 22 @ 0x3c000 │ │ │ │ + sbceq r3, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r3, r3, #0, 24 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r3, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48, 24 @ 0x3000 │ │ │ │ + sbceq r3, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #56, 24 @ 0x3800 │ │ │ │ + sbceq r3, r3, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 24 @ 0x4000 │ │ │ │ + sbceq r3, r3, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r0, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663584,107 +1663584,107 @@ │ │ │ │ andmi r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #104, 24 @ 0x6800 │ │ │ │ + sbceq r3, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #112, 24 @ 0x7000 │ │ │ │ + sbceq r3, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #120, 24 @ 0x7800 │ │ │ │ + sbceq r3, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #128, 24 @ 0x8000 │ │ │ │ + sbceq r3, r3, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 24 @ 0x9800 │ │ │ │ + sbceq r3, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #168, 24 @ 0xa800 │ │ │ │ + sbceq r3, r3, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #184, 24 @ 0xb800 │ │ │ │ + sbceq r3, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r3, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 24 @ 0xf800 │ │ │ │ + sbceq r3, r3, #0, 26 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #8, 26 @ 0x200 │ │ │ │ + sbceq r3, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #16, 26 @ 0x400 │ │ │ │ + sbceq r3, r3, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #24, 26 @ 0x600 │ │ │ │ + sbceq r3, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #40, 26 @ 0xa00 │ │ │ │ + sbceq r3, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq r3, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #56, 26 @ 0xe00 │ │ │ │ + sbceq r3, r3, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq r3, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r3, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 26 @ 0x2200 │ │ │ │ + sbceq r3, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 26 @ 0x2400 │ │ │ │ + sbceq r3, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #160, 26 @ 0x2800 │ │ │ │ + sbceq r3, r3, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq r3, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r3, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq r3, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r3, r3, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r0, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663704,23 +1663704,23 @@ │ │ │ │ mulmi r0, r3, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r3, r3, #0, 28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r3, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq r3, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663728,67 +1663728,67 @@ │ │ │ │ andmi r0, r0, r7, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq r3, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #96, 28 @ 0x600 │ │ │ │ + sbceq r3, r3, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #112, 28 @ 0x700 │ │ │ │ + sbceq r3, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq r3, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r0, #-248]! @ 0xffffff08 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #248, 30 @ 0x3e0 │ │ │ │ + adcseq sl, r4, #0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 28 @ 0x900 │ │ │ │ + sbceq r3, r3, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq r3, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #168, 28 @ 0xa80 │ │ │ │ + sbceq r3, r3, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #184, 28 @ 0xb80 │ │ │ │ + sbceq r3, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #192, 28 @ 0xc00 │ │ │ │ + sbceq r3, r3, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #208, 28 @ 0xd00 │ │ │ │ + sbceq r3, r3, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #216, 28 @ 0xd80 │ │ │ │ + sbceq r3, r3, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663796,23 +1663796,23 @@ │ │ │ │ andmi r0, r0, r2, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq r3, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #16, 30 @ 0x40 │ │ │ │ + sbceq r3, r3, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #32, 30 @ 0x80 │ │ │ │ + sbceq r3, r3, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r0, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663868,15 +1663868,15 @@ │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #88, 30 @ 0x160 │ │ │ │ + sbceq r3, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663900,23 +1663900,23 @@ │ │ │ │ andmi r0, r0, r1, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq r3, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r3, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #120, 30 @ 0x1e0 │ │ │ │ + sbceq r3, r3, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r2 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1663960,19 +1663960,19 @@ │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #200, 4 @ 0x8000000c │ │ │ │ + addseq r6, r9, #208, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #128, 30 @ 0x200 │ │ │ │ + sbceq r3, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr r3 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664012,23 +1664012,23 @@ │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq r3, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #144, 30 @ 0x240 │ │ │ │ + sbceq r3, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #152, 30 @ 0x260 │ │ │ │ + sbceq r3, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664036,56 +1664036,52 @@ │ │ │ │ andmi r0, r0, sp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r3, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r3, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #16 │ │ │ │ @@ -1664107,14 +1664103,18 @@ │ │ │ │ sbceq r4, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r4, r3, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r5 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ @@ -1664168,19 +1664168,19 @@ │ │ │ │ andmi r0, r0, r2, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #16, 2 │ │ │ │ + adcseq r6, pc, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #32, 2 │ │ │ │ + adcseq sl, r7, #40, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664252,15 +1664252,15 @@ │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r0, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64 @ 0x40 │ │ │ │ + sbceq r4, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664280,31 +1664280,31 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-1280 @ 0xfffffb00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #160, 18 @ 0x280000 │ │ │ │ + adceq r8, r0, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r0, #88, 4 @ 0x80000005 │ │ │ │ + adceq sl, r0, #96, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #80, 4 │ │ │ │ + adceq r5, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #80, 18 @ 0x140000 │ │ │ │ + sbceq r3, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #88 @ 0x58 │ │ │ │ + sbceq r4, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664312,39 +1664312,39 @@ │ │ │ │ andmi r0, r0, r5, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112 @ 0x70 │ │ │ │ + sbceq r4, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #168 @ 0xa8 │ │ │ │ + sbceq r4, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r0, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #88, 2 │ │ │ │ + sbceq r4, r3, #96, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #96, 2 │ │ │ │ + sbceq r4, r3, #104, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #120, 2 │ │ │ │ + sbceq r4, r3, #128, 2 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 2 @ 0x2c │ │ │ │ + sbceq r4, r3, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #18 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664356,15 +1664356,15 @@ │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq r4, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664384,123 +1664384,123 @@ │ │ │ │ andmi r0, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #152, 20 @ 0x98000 │ │ │ │ + adcseq sl, r6, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq r4, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ + sbceq r4, r3, #48, 4 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #96, 4 │ │ │ │ + sbceq r4, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #112, 14 @ 0x1c00000 │ │ │ │ + addseq pc, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #160, 4 │ │ │ │ + sbceq r4, r3, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #192, 4 │ │ │ │ + sbceq r4, r3, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #20 │ │ │ │ @ instruction: 0x400001b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r4, r3, #0, 6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64, 6 │ │ │ │ + sbceq r4, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #128, 6 │ │ │ │ + sbceq r4, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r4, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r4, r3, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170ea98 │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r4, r3, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r4, r3, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r0, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq r4, r3, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ + sbceq r4, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #24, 8 @ 0x18000000 │ │ │ │ + sbceq r4, r3, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #56, 8 @ 0x38000000 │ │ │ │ + sbceq r4, r3, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64, 8 @ 0x40000000 │ │ │ │ + sbceq r4, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #72, 8 @ 0x48000000 │ │ │ │ + sbceq r4, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #104, 8 @ 0x68000000 │ │ │ │ + sbceq r4, r3, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror fp │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664528,43 +1664528,43 @@ │ │ │ │ andmi r0, r0, lr, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112, 8 @ 0x70000000 │ │ │ │ + sbceq r4, r3, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r4, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq r4, r3, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq r4, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #88, 6 @ 0x60000001 │ │ │ │ + adceq sl, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #0, 10 │ │ │ │ + sbceq r4, r3, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #96, 4 │ │ │ │ + adceq pc, lr, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #64, 18 @ 0x100000 │ │ │ │ + adcseq r6, r8, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror ip │ │ │ │ andmi r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664600,19 +1664600,19 @@ │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #8, 10 @ 0x2000000 │ │ │ │ + sbceq r4, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq r4, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, lsr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664644,23 +1664644,23 @@ │ │ │ │ andmi r0, r0, r9, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #24, 10 @ 0x6000000 │ │ │ │ + sbceq r4, r3, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #32, 10 @ 0x8000000 │ │ │ │ + sbceq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r0, lr, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r0, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664704,19 +1664704,19 @@ │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r0, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq r4, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq r4, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r0, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664808,39 +1664808,39 @@ │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r0, #-8]! @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #136, 28 @ 0x880 │ │ │ │ + addseq r4, r2, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #0, 22 │ │ │ │ + addseq r4, r2, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d19454 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq r4, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 10 @ 0xc000000 │ │ │ │ + sbceq r4, r3, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq r4, r3, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r4, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664856,23 +1664856,23 @@ │ │ │ │ andmi r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #80, 18 @ 0x140000 │ │ │ │ + adceq r1, ip, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #88 @ 0x58 │ │ │ │ + adceq r2, ip, #96 @ 0x60 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq r4, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664944,19 +1664944,19 @@ │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #48, 2 │ │ │ │ + adceq r2, ip, #56, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #216, 2 @ 0x36 │ │ │ │ + adceq r2, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170f298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1664964,23 +1664964,23 @@ │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #64, 28 @ 0x400 │ │ │ │ + adcseq r1, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r4, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r0, #-40]! @ 0xffffffd8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665008,27 +1665008,27 @@ │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r4, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #32 │ │ │ │ + adcseq fp, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r0, #-56]! @ 0xffffffc8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665036,15 +1665036,15 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r4, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r0, #-56]! @ 0xffffffc8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665052,19 +1665052,19 @@ │ │ │ │ andmi r0, r0, sp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #32, 20 @ 0x20000 │ │ │ │ + adcseq r9, lr, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #128, 22 @ 0x20000 │ │ │ │ + adceq r6, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665076,22 +1665076,18 @@ │ │ │ │ andmi r0, r0, r2, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r6, r1, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1665103,116 +1665099,120 @@ │ │ │ │ sbceq r4, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r4, r3, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r0, #-72]! @ 0xffffffb8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r4, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x400002bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r4, r3, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x400001b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r4, r3, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #96, 24 @ 0x6000 │ │ │ │ + adcseq r1, lr, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cb6994 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r2, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #144, 12 @ 0x9000000 │ │ │ │ + sbceq r4, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ + sbceq r4, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #88, 14 @ 0x1600000 │ │ │ │ + sbceq r4, r3, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r4, r3, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 16 @ 0x300000 │ │ │ │ + sbceq r4, r3, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #120, 16 @ 0x780000 │ │ │ │ + sbceq r4, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #152, 16 @ 0x980000 │ │ │ │ + sbceq r4, r3, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq r4, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r4, r3, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r4, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r4, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #224, 16 @ 0xe00000 │ │ │ │ + sbceq r4, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170f698 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665272,43 +1665272,43 @@ │ │ │ │ andmi r1, r0, sl, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170f798 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r3, sl, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr #15 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #232, 16 @ 0xe80000 │ │ │ │ + sbceq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r4, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r4, r3, #0, 18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #0, 18 │ │ │ │ + sbceq r4, r3, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #72, 24 @ 0x4800 │ │ │ │ + adcseq lr, lr, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665332,15 +1665332,15 @@ │ │ │ │ andmi r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #8, 18 @ 0x20000 │ │ │ │ + sbceq r4, r3, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0170f898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665360,15 +1665360,15 @@ │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r0, #-136]! @ 0xffffff78 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #16, 18 @ 0x40000 │ │ │ │ + sbceq r4, r3, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665444,15 +1665444,15 @@ │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #32, 18 @ 0x80000 │ │ │ │ + sbceq r4, r3, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665496,23 +1665496,23 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ + sbceq r4, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x400002ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665528,79 +1665528,79 @@ │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r0, #-200]! @ 0xffffff38 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64, 18 @ 0x100000 │ │ │ │ + sbceq r4, r3, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #72, 18 @ 0x120000 │ │ │ │ + adcseq sp, r0, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ blne e30684 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1665640,15 +1665640,15 @@ │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 20 @ 0xc8000 │ │ │ │ + adcseq ip, r9, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665656,31 +1665656,31 @@ │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr #27 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r1, r9, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #240, 12 @ 0xf000000 │ │ │ │ + addseq r8, r7, #248, 12 @ 0xf800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r0, #-216]! @ 0xffffff28 @ │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r0, #-216]! @ 0xffffff28 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq lr, sp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665688,23 +1665688,23 @@ │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #144, 18 @ 0x240000 │ │ │ │ + sbceq r4, r3, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665732,15 +1665732,15 @@ │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r0, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #152, 18 @ 0x260000 │ │ │ │ + sbceq r4, r3, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r0, #-232]! @ 0xffffff18 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665764,95 +1665764,95 @@ │ │ │ │ andmi r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #160, 18 @ 0x280000 │ │ │ │ + sbceq r4, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #8, 20 @ 0x8000 │ │ │ │ + sbceq r4, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #56, 20 @ 0x38000 │ │ │ │ + sbceq r4, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq r4, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #128, 20 @ 0x80000 │ │ │ │ + sbceq r4, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r4, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r4, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r4, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #24, 22 @ 0x6000 │ │ │ │ + sbceq r4, r3, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq r4, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #96, 22 @ 0x18000 │ │ │ │ + sbceq r4, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #200, 26 @ 0x3200 │ │ │ │ + adcseq r8, sp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r5, r5, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r4, r3, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r4, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r4, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r4, r3, #0, 24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #0, 24 │ │ │ │ + sbceq r4, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 24 @ 0x3000 │ │ │ │ + sbceq r4, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #56, 24 @ 0x3800 │ │ │ │ + sbceq r4, r3, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665864,19 +1665864,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #96, 24 @ 0x6000 │ │ │ │ + sbceq r4, r3, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r4, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r1, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665884,19 +1665884,19 @@ │ │ │ │ andmi r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq r4, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq r4, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665908,15 +1665908,15 @@ │ │ │ │ andmi r0, r0, r5, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r6, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710198 │ │ │ │ andmi r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1665928,47 +1665928,47 @@ │ │ │ │ @ instruction: 0x400001bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r4, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r4, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #144, 26 @ 0x2400 │ │ │ │ + sbceq r4, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r4, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq r4, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq r4, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r4, r3, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666036,59 +1666036,59 @@ │ │ │ │ andmi r0, r0, r9, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r4, r3, #0, 28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r4, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #48, 28 @ 0x300 │ │ │ │ + sbceq r4, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, lr, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #112, 28 @ 0x700 │ │ │ │ + sbceq r4, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #120, 28 @ 0x780 │ │ │ │ + sbceq r4, r3, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq r4, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #8 │ │ │ │ @ instruction: 0x400005b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #8, 10 @ 0x2000000 │ │ │ │ + addseq sp, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #136, 14 @ 0x2200000 │ │ │ │ + addseq sp, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #8 │ │ │ │ andmi r0, r0, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666096,15 +1666096,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d0a444 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #56, 6 @ 0xe0000000 │ │ │ │ + addseq r2, r8, #64, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #9 │ │ │ │ andmi r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666144,23 +1666144,23 @@ │ │ │ │ andmi r0, r0, r9, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq r4, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #232, 28 @ 0xe80 │ │ │ │ + sbceq r4, r3, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #16, 30 @ 0x40 │ │ │ │ + sbceq r4, r3, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #10 │ │ │ │ andmi r0, r0, r7, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666168,19 +1666168,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d29104 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #208, 14 @ 0x3400000 │ │ │ │ + addseq r8, r7, #216, 14 @ 0x3600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #224, 14 @ 0x3800000 │ │ │ │ + addseq r8, r7, #232, 14 @ 0x3a00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666204,15 +1666204,15 @@ │ │ │ │ andmi r0, r0, r9, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #72, 10 @ 0x12000000 │ │ │ │ + adcseq ip, r7, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666220,23 +1666220,23 @@ │ │ │ │ strhmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #80, 30 @ 0x140 │ │ │ │ + sbceq r4, r3, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #88, 30 @ 0x160 │ │ │ │ + sbceq r4, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #128, 30 @ 0x200 │ │ │ │ + sbceq r4, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710698 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666244,43 +1666244,43 @@ │ │ │ │ andmi r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #192, 30 @ 0x300 │ │ │ │ + sbceq r4, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq r4, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r3, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r5, r3, #0 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r1, #-104]! @ 0xffffff98 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56 @ 0x38 │ │ │ │ + sbceq r5, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #64 @ 0x40 │ │ │ │ + sbceq r5, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104 @ 0x68 │ │ │ │ + sbceq r5, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #14 │ │ │ │ andmi r0, r0, r8, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666296,15 +1666296,15 @@ │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710798 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #168 @ 0xa8 │ │ │ │ + sbceq r5, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666348,15 +1666348,15 @@ │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 2 │ │ │ │ + sbceq r5, r3, #96, 2 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666364,63 +1666364,63 @@ │ │ │ │ andmi r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #112, 28 @ 0x700 │ │ │ │ + sbceq r2, r0, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r7, lr, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #232, 16 @ 0xe80000 │ │ │ │ + addseq r8, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r9, #152, 8 @ 0x98000000 │ │ │ │ + addseq r6, r9, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #112, 12 @ 0x7000000 │ │ │ │ + addseq lr, r8, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #144, 20 @ 0x90000 │ │ │ │ + adcseq r7, sl, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq r5, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq r5, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #16, 4 │ │ │ │ + sbceq r5, r3, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #184, 4 @ 0x8000000b │ │ │ │ + sbceq r5, r3, #192, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 4 @ 0x8000000d │ │ │ │ + sbceq r5, r3, #224, 4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #0, 6 │ │ │ │ + sbceq r5, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq r5, r3, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710998 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1666468,23 +1666468,23 @@ │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r5, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #80, 6 @ 0x40000001 │ │ │ │ + sbceq r5, r3, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 6 @ 0x60000001 │ │ │ │ + sbceq r5, r3, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666496,19 +1666496,19 @@ │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #48, 6 @ 0xc0000000 │ │ │ │ + addseq r0, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq r5, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r1, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666516,15 +1666516,15 @@ │ │ │ │ andmi r0, r0, sl, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq r5, r3, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666532,127 +1666532,127 @@ │ │ │ │ andmi r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 6 @ 0x20000002 │ │ │ │ + sbceq r5, r3, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r5, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #192, 6 │ │ │ │ + sbceq r5, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #64, 6 │ │ │ │ + adcseq r7, r1, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #200, 6 @ 0x20000003 │ │ │ │ + sbceq r5, r3, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 6 @ 0x40000003 │ │ │ │ + sbceq r5, r3, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r5, r3, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r5, r3, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq r5, r3, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r5, r3, #0, 8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #23 │ │ │ │ andmi r0, r0, lr, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #200, 28 @ 0xc80 │ │ │ │ + adcseq r4, r1, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r6, #136, 22 @ 0x22000 │ │ │ │ + adcseq fp, r6, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #192, 22 @ 0x30000 │ │ │ │ + adcseq r5, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #224, 24 @ 0xe000 │ │ │ │ + adcseq r0, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r5, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq r5, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 8 @ 0x88000000 │ │ │ │ + sbceq r5, r3, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 8 @ 0x98000000 │ │ │ │ + sbceq r5, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq r5, r3, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r5, r3, #0, 10 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #8, 10 @ 0x2000000 │ │ │ │ + sbceq r5, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #32, 10 @ 0x8000000 │ │ │ │ + sbceq r5, r3, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #96, 10 @ 0x18000000 │ │ │ │ + sbceq r5, r3, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq r5, r3, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #128, 10 @ 0x20000000 │ │ │ │ + sbceq r5, r3, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r5, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #144, 10 @ 0x24000000 │ │ │ │ + sbceq r5, r3, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666664,107 +1666664,107 @@ │ │ │ │ andmi r0, r0, pc, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #96, 14 @ 0x1800000 │ │ │ │ + adcseq sl, r4, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq r5, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r5, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r5, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r5, r3, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r5, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #96, 12 @ 0x6000000 │ │ │ │ + sbceq r5, r3, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 12 @ 0x8800000 │ │ │ │ + sbceq r5, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #152 @ 0x98 │ │ │ │ + adcseq r3, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 12 @ 0x8800000 │ │ │ │ + sbceq r5, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, sp, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r5, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #168, 12 @ 0xa800000 │ │ │ │ + sbceq r5, r3, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #184, 12 @ 0xb800000 │ │ │ │ + sbceq r5, r3, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #208, 22 @ 0x34000 │ │ │ │ + adcseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r5, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r5, r3, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 12 @ 0xf800000 │ │ │ │ + sbceq r5, r3, #0, 14 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r5, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 14 @ 0xa00000 │ │ │ │ + sbceq r5, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 14 @ 0xe00000 │ │ │ │ + sbceq r5, r3, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r5, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 14 @ 0x1600000 │ │ │ │ + sbceq r5, r3, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r1, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666776,23 +1666776,23 @@ │ │ │ │ andmi r0, r0, r1, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r9, lr, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #208, 22 @ 0x34000 │ │ │ │ + adcseq r0, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #0, 4 │ │ │ │ + adcseq r0, ip, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666808,15 +1666808,15 @@ │ │ │ │ andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01710f98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 14 @ 0x1600000 │ │ │ │ + sbceq r5, r3, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666852,15 +1666852,15 @@ │ │ │ │ andmi r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq r5, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1666868,119 +1666868,119 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq lr, pc, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq r5, r3, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #72, 18 @ 0x120000 │ │ │ │ + adcseq r5, sp, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #96, 28 @ 0x600 │ │ │ │ + adcseq pc, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #128, 14 @ 0x2000000 │ │ │ │ + sbceq r5, r3, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r5, r3, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r5, r3, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r5, r3, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq r5, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #200, 14 @ 0x3200000 │ │ │ │ + sbceq r5, r3, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r5, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq r5, r3, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq r5, r3, #0, 16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #0, 16 │ │ │ │ + sbceq r5, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #8, 16 @ 0x80000 │ │ │ │ + sbceq r5, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #24, 16 @ 0x180000 │ │ │ │ + sbceq r5, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #32, 16 @ 0x200000 │ │ │ │ + sbceq r5, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 16 @ 0x280000 │ │ │ │ + sbceq r5, r3, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 16 @ 0x380000 │ │ │ │ + sbceq r5, r3, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq r5, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 16 @ 0x780000 │ │ │ │ + sbceq r5, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #128, 16 @ 0x800000 │ │ │ │ + sbceq r5, r3, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #144, 16 @ 0x900000 │ │ │ │ + sbceq r5, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r5, r3, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r5, r3, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r5, r3, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r5, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667020,155 +1667020,155 @@ │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r5, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r5, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 18 @ 0xe0000 │ │ │ │ + sbceq r5, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #128, 18 @ 0x200000 │ │ │ │ + sbceq r5, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r1, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r0, r0, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #120, 28 @ 0x780 │ │ │ │ + adcseq sp, sp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #72 @ 0x48 │ │ │ │ + adcseq r9, sl, #80 @ 0x50 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #192, 30 @ 0x300 │ │ │ │ + addseq sp, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #16, 18 @ 0x40000 │ │ │ │ + adcseq pc, r9, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #192, 2 @ 0x30 │ │ │ │ + addseq fp, r9, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #128, 24 @ 0x8000 │ │ │ │ + adceq r6, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r7, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #0, 12 │ │ │ │ + adcseq lr, lr, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #208, 26 @ 0x3400 │ │ │ │ + adcseq sl, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #200, 14 @ 0x3200000 │ │ │ │ + addseq pc, r9, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #0, 6 │ │ │ │ + sbceq r1, r0, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #8, 6 @ 0x20000000 │ │ │ │ + sbceq r1, r0, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 18 @ 0x360000 │ │ │ │ + sbceq r5, r3, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq r5, r3, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #16, 20 @ 0x10000 │ │ │ │ + sbceq r5, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #104, 4 @ 0x80000006 │ │ │ │ + adceq fp, ip, #112, 4 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r9, r1, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #24, 20 @ 0x18000 │ │ │ │ + sbceq r5, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq r5, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq r5, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #144, 20 @ 0x90000 │ │ │ │ + sbceq r5, r3, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 20 @ 0x98000 │ │ │ │ + sbceq r5, r3, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #72, 30 @ 0x120 │ │ │ │ + adcseq sl, lr, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r5, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #192, 20 @ 0xc0000 │ │ │ │ + sbceq r5, r3, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r5, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r5, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r5, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #48, 22 @ 0xc000 │ │ │ │ + sbceq r5, r3, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 22 @ 0xe000 │ │ │ │ + sbceq r5, r3, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #64, 22 @ 0x10000 │ │ │ │ + sbceq r5, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667176,79 +1667176,79 @@ │ │ │ │ andmi r0, r0, r3, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #72, 22 @ 0x12000 │ │ │ │ + sbceq r5, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #10 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #88, 22 @ 0x16000 │ │ │ │ + sbceq r5, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r5, r3, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r5, r3, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r5, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq r5, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r5, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r5, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq r5, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 22 @ 0x34000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r3, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r3, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r5, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667256,55 +1667256,55 @@ │ │ │ │ andmi r0, r0, sl, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #8, 24 @ 0x800 │ │ │ │ + sbceq r5, r3, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #128, 6 │ │ │ │ + adcseq r3, r9, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #24, 24 @ 0x1800 │ │ │ │ + sbceq r5, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r5, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #48, 24 @ 0x3000 │ │ │ │ + sbceq r5, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #112, 24 @ 0x7000 │ │ │ │ + sbceq r5, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 24 @ 0x9800 │ │ │ │ + sbceq r5, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 24 @ 0xb000 │ │ │ │ + sbceq r5, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 24 @ 0xe000 │ │ │ │ + sbceq r5, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 26 @ 0xa00 │ │ │ │ + sbceq r5, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq r5, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667312,43 +1667312,43 @@ │ │ │ │ andmi r0, r0, r2, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #24, 12 @ 0x1800000 │ │ │ │ + adcseq r4, sp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq r5, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #80, 26 @ 0x1400 │ │ │ │ + sbceq r5, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r5, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 26 @ 0x1e00 │ │ │ │ + sbceq r5, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #136, 26 @ 0x2200 │ │ │ │ + sbceq r5, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq r5, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r1, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667368,115 +1667368,115 @@ │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r5, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r5, r3, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq r5, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 26 @ 0x3600 │ │ │ │ + sbceq r5, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #224, 26 @ 0x3800 │ │ │ │ + sbceq r5, r3, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r5, r3, #0, 28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r5, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq r5, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #48, 28 @ 0x300 │ │ │ │ + sbceq r5, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #56, 28 @ 0x380 │ │ │ │ + sbceq r5, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq r5, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #80, 28 @ 0x500 │ │ │ │ + sbceq r5, r3, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #96, 28 @ 0x600 │ │ │ │ + sbceq r5, r3, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 28 @ 0x680 │ │ │ │ + sbceq r5, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #112, 28 @ 0x700 │ │ │ │ + sbceq r5, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #18 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #120, 28 @ 0x780 │ │ │ │ + sbceq r5, r3, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #128, 28 @ 0x800 │ │ │ │ + sbceq r5, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #200, 28 @ 0xc80 │ │ │ │ + sbceq r5, r3, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + sbceq r5, r3, #0, 30 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #16, 30 @ 0x40 │ │ │ │ + sbceq r5, r3, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #24, 30 @ 0x60 │ │ │ │ + sbceq r5, r3, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #32, 30 @ 0x80 │ │ │ │ + sbceq r5, r3, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #40, 30 @ 0xa0 │ │ │ │ + sbceq r5, r3, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r5, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r1, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667484,43 +1667484,43 @@ │ │ │ │ andmi r0, r0, r3, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01711a98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r5, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq r5, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #216, 30 @ 0x360 │ │ │ │ + sbceq r5, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 12 @ 0xc800000 │ │ │ │ + adcseq ip, r9, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r5, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #240, 30 @ 0x3c0 │ │ │ │ + sbceq r5, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r3, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r6, r3, #0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #8 │ │ │ │ + sbceq r6, r3, #16 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667544,15 +1667544,15 @@ │ │ │ │ @ instruction: 0x400001b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16 │ │ │ │ + sbceq r6, r3, #24 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667588,43 +1667588,43 @@ │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #112 @ 0x70 │ │ │ │ + adcseq r3, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #216, 2 @ 0x36 │ │ │ │ + adceq r4, pc, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #128, 18 @ 0x200000 │ │ │ │ + adceq r8, pc, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r6, lr, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #136, 18 @ 0x220000 │ │ │ │ + adcseq sp, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #88, 10 @ 0x16000000 │ │ │ │ + sbceq r6, r0, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #144, 28 @ 0x900 │ │ │ │ + adcseq r1, r4, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24 │ │ │ │ + sbceq r6, r3, #32 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667644,15 +1667644,15 @@ │ │ │ │ andmi r0, r0, ip, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40 @ 0x28 │ │ │ │ + sbceq r6, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r1, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667660,15 +1667660,15 @@ │ │ │ │ andmi r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48 @ 0x30 │ │ │ │ + sbceq r6, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667732,15 +1667732,15 @@ │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64 @ 0x40 │ │ │ │ + sbceq r6, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667804,19 +1667804,19 @@ │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #72 @ 0x48 │ │ │ │ + sbceq r6, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #80 @ 0x50 │ │ │ │ + sbceq r6, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #30 │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667848,15 +1667848,15 @@ │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88 @ 0x58 │ │ │ │ + sbceq r6, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #31 │ │ │ │ andmi r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1667924,75 +1667924,75 @@ │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88 @ 0x58 │ │ │ │ + sbceq r6, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96 @ 0x60 │ │ │ │ + sbceq r6, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104 @ 0x68 │ │ │ │ + sbceq r6, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #112 @ 0x70 │ │ │ │ + sbceq r6, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120 @ 0x78 │ │ │ │ + sbceq r6, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136 @ 0x88 │ │ │ │ + sbceq r6, r3, #144 @ 0x90 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #144 @ 0x90 │ │ │ │ + sbceq r6, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #184 @ 0xb8 │ │ │ │ + sbceq r6, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #184 @ 0xb8 │ │ │ │ + sbceq r6, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208 @ 0xd0 │ │ │ │ + sbceq r6, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #216 @ 0xd8 │ │ │ │ + sbceq r6, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232 @ 0xe8 │ │ │ │ + sbceq r6, r3, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240 @ 0xf0 │ │ │ │ + sbceq r6, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248 @ 0xf8 │ │ │ │ + sbceq r6, r3, #0, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668000,39 +1668000,39 @@ │ │ │ │ andmi r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01712298 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #0, 2 │ │ │ │ + sbceq r6, r3, #8, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 2 │ │ │ │ + sbceq r6, r3, #40, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 2 │ │ │ │ + sbceq r6, r3, #48, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 2 │ │ │ │ + sbceq r6, r3, #56, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 2 │ │ │ │ + sbceq r6, r3, #72, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #72, 2 │ │ │ │ + sbceq r6, r3, #80, 2 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 2 @ 0x22 │ │ │ │ + sbceq r6, r3, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668048,51 +1668048,51 @@ │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 2 @ 0x34 │ │ │ │ + sbceq r6, r3, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq r6, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 2 @ 0x3e │ │ │ │ + sbceq r6, r3, #0, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #8, 4 @ 0x80000000 │ │ │ │ + sbceq r6, r3, #16, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 4 │ │ │ │ + sbceq r6, r3, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 4 │ │ │ │ + sbceq r6, r3, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #80, 4 │ │ │ │ + sbceq r6, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 4 @ 0x80000005 │ │ │ │ + sbceq r6, r3, #96, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96, 4 │ │ │ │ + sbceq r6, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #112, 4 │ │ │ │ + sbceq r6, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01712398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668100,35 +1668100,35 @@ │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120, 4 @ 0x80000007 │ │ │ │ + sbceq r6, r3, #128, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #152, 4 @ 0x80000009 │ │ │ │ + sbceq r6, r3, #160, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 4 │ │ │ │ + sbceq r6, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #184, 4 @ 0x8000000b │ │ │ │ + sbceq r6, r3, #192, 4 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r6, r3, #240, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r6, r3, #0, 6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ mulmi r0, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668224,67 +1668224,67 @@ │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 6 @ 0x40000000 │ │ │ │ + sbceq r6, r3, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 6 @ 0x60000000 │ │ │ │ + sbceq r6, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 6 @ 0x80000000 │ │ │ │ + sbceq r6, r3, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 6 │ │ │ │ + sbceq r6, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq r6, r3, #128, 6 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #128, 6 │ │ │ │ + sbceq r6, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 6 @ 0x20000002 │ │ │ │ + sbceq r6, r3, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 6 @ 0x80000002 │ │ │ │ + sbceq r6, r3, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r6, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r6, r3, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #192, 6 │ │ │ │ + sbceq r6, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 6 @ 0x40000003 │ │ │ │ + sbceq r6, r3, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01712698 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668304,107 +1668304,107 @@ │ │ │ │ andmi r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r6, r3, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 8 @ 0x30000000 │ │ │ │ + sbceq r6, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq r6, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #144, 8 @ 0x90000000 │ │ │ │ + sbceq r6, r3, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq r6, r3, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 10 @ 0x8000000 │ │ │ │ + sbceq r6, r3, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96, 10 @ 0x18000000 │ │ │ │ + sbceq r6, r3, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq r6, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r6, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq r6, r3, #0, 12 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #248, 22 @ 0x3e000 │ │ │ │ + adcseq r5, sp, #0, 24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r6, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96, 12 @ 0x6000000 │ │ │ │ + sbceq r6, r3, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r6, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #184, 12 @ 0xb800000 │ │ │ │ + sbceq r6, r3, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 12 @ 0xd000000 │ │ │ │ + sbceq r6, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r6, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r6, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r6, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #64, 18 @ 0x100000 │ │ │ │ + adcseq r6, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 14 @ 0x600000 │ │ │ │ + sbceq r6, r3, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #16 │ │ │ │ andmi r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r6, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r8 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668416,119 +1668416,119 @@ │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r1, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r6, sp, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ andmi r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r6, pc, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r1, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r6, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #18 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 14 @ 0x1600000 │ │ │ │ + sbceq r6, r3, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq r6, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 14 @ 0x2200000 │ │ │ │ + sbceq r6, r3, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r9 │ │ │ │ andmi r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01712998 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r6, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #19 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq r6, r3, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #0, 16 │ │ │ │ + sbceq r6, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 16 @ 0x180000 │ │ │ │ + sbceq r6, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 16 @ 0x280000 │ │ │ │ + sbceq r6, r3, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 16 @ 0x400000 │ │ │ │ + sbceq r6, r3, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 16 @ 0x580000 │ │ │ │ + sbceq r6, r3, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 16 @ 0x880000 │ │ │ │ + sbceq r6, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 16 @ 0x880000 │ │ │ │ + sbceq r6, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #32, 14 @ 0x800000 │ │ │ │ + adcseq r0, r0, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #152, 16 @ 0x980000 │ │ │ │ + sbceq r6, r3, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668540,63 +1668540,63 @@ │ │ │ │ andmi r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq r6, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r6, r3, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r6, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232, 16 @ 0xe80000 │ │ │ │ + sbceq r6, r3, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240, 16 @ 0xf00000 │ │ │ │ + sbceq r6, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r6, r3, #0, 18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 18 @ 0x40000 │ │ │ │ + sbceq r6, r3, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 18 @ 0x280000 │ │ │ │ + sbceq r6, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #200, 18 @ 0x320000 │ │ │ │ + sbceq r6, r3, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #224, 18 @ 0x380000 │ │ │ │ + sbceq r6, r3, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r6, r3, #0, 20 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668604,27 +1668604,27 @@ │ │ │ │ andmi r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r6, r3, #0, 20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 20 @ 0x10000 │ │ │ │ + sbceq r6, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #23 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668644,15 +1668644,15 @@ │ │ │ │ andmi r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #80, 28 @ 0x500 │ │ │ │ + adcseq r4, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668660,47 +1668660,47 @@ │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 20 @ 0x28000 │ │ │ │ + sbceq r6, r3, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq r6, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96, 20 @ 0x60000 │ │ │ │ + sbceq r6, r3, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120, 20 @ 0x78000 │ │ │ │ + sbceq r6, r3, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r6, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r6, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r6, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #184, 20 @ 0xb8000 │ │ │ │ + sbceq r6, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r6, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668716,43 +1668716,43 @@ │ │ │ │ andmi r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #88, 24 @ 0x5800 │ │ │ │ + adcseq pc, r2, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r6, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r6, r3, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 20 @ 0xf8000 │ │ │ │ + sbceq r6, r3, #0, 22 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #16, 22 @ 0x4000 │ │ │ │ + sbceq r6, r3, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq r6, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq r6, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq r6, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #27 │ │ │ │ andmi r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668764,67 +1668764,67 @@ │ │ │ │ andmi r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 22 @ 0x10000 │ │ │ │ + sbceq r6, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 22 @ 0x16000 │ │ │ │ + sbceq r6, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r6, r3, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #128, 22 @ 0x20000 │ │ │ │ + sbceq r6, r3, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq r6, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r6, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq r6, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq r6, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240, 22 @ 0x3c000 │ │ │ │ + sbceq r6, r3, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r6, r3, #0, 24 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 24 @ 0x1800 │ │ │ │ + sbceq r6, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r6, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r2, sl, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 24 @ 0x3000 │ │ │ │ + sbceq r6, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668840,27 +1668840,27 @@ │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #72, 24 @ 0x4800 │ │ │ │ + sbceq r6, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #30 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 24 @ 0x5800 │ │ │ │ + sbceq r6, r3, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01712f98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668872,95 +1668872,95 @@ │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq r4, r7, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 24 @ 0x6800 │ │ │ │ + sbceq r6, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120, 24 @ 0x7800 │ │ │ │ + sbceq r6, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 24 @ 0x8800 │ │ │ │ + sbceq r6, r3, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r0 │ │ │ │ andmi r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 24 @ 0xa000 │ │ │ │ + sbceq r6, r3, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #32 │ │ │ │ andmi r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 24 @ 0xa800 │ │ │ │ + sbceq r6, r3, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r6, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #224, 24 @ 0xe000 │ │ │ │ + sbceq r6, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #0, 26 │ │ │ │ + sbceq r6, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #8, 26 @ 0x200 │ │ │ │ + sbceq r6, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 26 @ 0x600 │ │ │ │ + sbceq r6, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 26 @ 0x800 │ │ │ │ + sbceq r6, r3, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 26 @ 0xa00 │ │ │ │ + sbceq r6, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq r6, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #56, 26 @ 0xe00 │ │ │ │ + sbceq r6, r3, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq r6, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #72, 26 @ 0x1200 │ │ │ │ + sbceq r6, r3, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1668984,19 +1668984,19 @@ │ │ │ │ andmi r0, r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #88, 26 @ 0x1600 │ │ │ │ + sbceq r6, r3, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r6, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669016,43 +1669016,43 @@ │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r6, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r6, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r6, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r6, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #120, 26 @ 0x1e00 │ │ │ │ + sbceq r6, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 26 @ 0x2200 │ │ │ │ + sbceq r6, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #144, 26 @ 0x2400 │ │ │ │ + sbceq r6, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #160, 26 @ 0x2800 │ │ │ │ + sbceq r6, r3, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01713298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669064,35 +1669064,35 @@ │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #200, 2 @ 0x32 │ │ │ │ + adcseq fp, r9, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #5 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #32, 16 @ 0x200000 │ │ │ │ + adcseq pc, sp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq r6, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r6, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669100,75 +1669100,75 @@ │ │ │ │ andmi r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r7, r8, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r6, r3, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #192, 26 @ 0x3000 │ │ │ │ + sbceq r6, r3, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq r6, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #224, 26 @ 0x3800 │ │ │ │ + sbceq r6, r3, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #232, 26 @ 0x3a00 │ │ │ │ + sbceq r6, r3, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r6, r3, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #192, 24 @ 0xc000 │ │ │ │ + sbceq lr, r0, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r6, r3, #0, 28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #0, 28 │ │ │ │ + sbceq r6, r3, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r6, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq r6, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #24, 28 @ 0x180 │ │ │ │ + sbceq r6, r3, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #32, 28 @ 0x200 │ │ │ │ + sbceq r6, r3, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669180,107 +1669180,107 @@ │ │ │ │ andmi r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq r6, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #64, 28 @ 0x400 │ │ │ │ + sbceq r6, r3, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq r6, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 28 @ 0xd00 │ │ │ │ + sbceq r6, r3, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r1, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #40, 30 @ 0xa0 │ │ │ │ + sbceq r6, r3, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r6, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #152, 30 @ 0x260 │ │ │ │ + sbceq r6, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #168, 30 @ 0x2a0 │ │ │ │ + sbceq r6, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq r6, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #200, 4 @ 0x8000000c │ │ │ │ + adceq fp, ip, #208, 4 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r3, #216, 30 @ 0x360 │ │ │ │ + sbceq r6, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #0 │ │ │ │ + sbceq r7, r3, #8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #8 │ │ │ │ + sbceq r7, r3, #16 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64 @ 0x40 │ │ │ │ + sbceq r7, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72 @ 0x48 │ │ │ │ + sbceq r7, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #200, 28 @ 0xc80 │ │ │ │ + adcseq r4, r0, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #96 @ 0x60 │ │ │ │ + sbceq r7, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #112 @ 0x70 │ │ │ │ + sbceq r7, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120 @ 0x78 │ │ │ │ + sbceq r7, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128 @ 0x80 │ │ │ │ + sbceq r7, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #144 @ 0x90 │ │ │ │ + sbceq r7, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #216 @ 0xd8 │ │ │ │ + sbceq r7, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #224 @ 0xe0 │ │ │ │ + sbceq r7, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #232 @ 0xe8 │ │ │ │ + sbceq r7, r3, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669292,67 +1669292,67 @@ │ │ │ │ andmi r0, r0, r7, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #240 @ 0xf0 │ │ │ │ + sbceq r7, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #8, 2 │ │ │ │ + sbceq r7, r3, #16, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #16, 2 │ │ │ │ + sbceq r7, r3, #24, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #24, 2 │ │ │ │ + sbceq r7, r3, #32, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #56, 2 │ │ │ │ + sbceq r7, r3, #64, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64, 2 │ │ │ │ + sbceq r7, r3, #72, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #32, 4 │ │ │ │ + adcseq pc, r2, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #88, 2 │ │ │ │ + sbceq r7, r3, #96, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 2 │ │ │ │ + sbceq r7, r3, #128, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128, 2 │ │ │ │ + sbceq r7, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq r7, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 2 @ 0x2a │ │ │ │ + sbceq r7, r3, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #176, 2 @ 0x2c │ │ │ │ + sbceq r7, r3, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #184, 2 @ 0x2e │ │ │ │ + sbceq r7, r3, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669412,51 +1669412,51 @@ │ │ │ │ andmi r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r1, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 2 @ 0x30 │ │ │ │ + sbceq r7, r3, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #0, 8 │ │ │ │ + sbceq r7, r3, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r7, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r7, r3, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #16, 22 @ 0x4000 │ │ │ │ + adcseq r3, sl, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #56, 10 @ 0xe000000 │ │ │ │ + sbceq r7, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #8, 26 @ 0x200 │ │ │ │ + adceq sl, r2, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #8, 8 @ 0x8000000 │ │ │ │ + adcseq r7, r8, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq r7, r3, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #208, 10 @ 0x34000000 │ │ │ │ + sbceq r7, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #17 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669508,15 +1669508,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r7, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r1, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669536,27 +1669536,27 @@ │ │ │ │ mulmi r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r7, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r7, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #56, 30 @ 0xe0 │ │ │ │ + adcseq r1, r9, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r7, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669648,19 +1669648,19 @@ │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #152, 16 @ 0x980000 │ │ │ │ + adceq r7, ip, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #160, 18 @ 0x280000 │ │ │ │ + adceq r7, ip, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl ip │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669680,15 +1669680,15 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #136, 12 @ 0x8800000 │ │ │ │ + sbceq r7, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669696,19 +1669696,19 @@ │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 12 @ 0xc000000 │ │ │ │ + sbceq r7, r3, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r7, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r1, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669720,15 +1669720,15 @@ │ │ │ │ andmi r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r7, r3, #72, 14 @ 0x1200000 │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669752,63 +1669752,63 @@ │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r7, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #0, 16 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r7, r3, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r7, r3, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669856,15 +1669856,15 @@ │ │ │ │ andmi r1, r0, fp, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72, 16 @ 0x480000 │ │ │ │ + sbceq r7, r3, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669872,15 +1669872,15 @@ │ │ │ │ andmi r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #24, 18 @ 0x60000 │ │ │ │ + sbceq r7, r3, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669888,19 +1669888,19 @@ │ │ │ │ andmi r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #152, 18 @ 0x260000 │ │ │ │ + sbceq r7, r3, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #160, 18 @ 0x280000 │ │ │ │ + sbceq r7, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r1, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669916,15 +1669916,15 @@ │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #24, 20 @ 0x18000 │ │ │ │ + sbceq r7, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669932,15 +1669932,15 @@ │ │ │ │ andmi r0, r0, sp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq r7, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1669948,15 +1669948,15 @@ │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq r7, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r1, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670040,15 +1670040,15 @@ │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq r7, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670088,23 +1670088,23 @@ │ │ │ │ mulmi r0, r2, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #216, 28 @ 0xd80 │ │ │ │ + adcseq r1, r4, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r3, r6, #0, 10 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #208, 2 @ 0x34 │ │ │ │ + adcseq r7, r4, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #6 │ │ │ │ andmi r0, r0, r3, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670132,51 +1670132,51 @@ │ │ │ │ andmi r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #88, 20 @ 0x58000 │ │ │ │ + sbceq r7, r3, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #112, 20 @ 0x70000 │ │ │ │ + sbceq r7, r3, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 20 @ 0x78000 │ │ │ │ + sbceq r7, r3, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq r7, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #144, 20 @ 0x90000 │ │ │ │ + sbceq r7, r3, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #40, 8 @ 0x28000000 │ │ │ │ + addseq r6, lr, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r7, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #184, 20 @ 0xb8000 │ │ │ │ + sbceq r7, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r7, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670212,19 +1670212,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r7, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #240, 20 @ 0xf0000 │ │ │ │ + sbceq r7, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #9 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670256,19 +1670256,19 @@ │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #248, 20 @ 0xf8000 │ │ │ │ + sbceq r7, r3, #0, 22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #0, 22 │ │ │ │ + sbceq r7, r3, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01714598 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670276,15 +1670276,15 @@ │ │ │ │ andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #32, 6 @ 0x80000000 │ │ │ │ + adcseq pc, r7, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670312,15 +1670312,15 @@ │ │ │ │ andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #16, 6 @ 0x40000000 │ │ │ │ + sbceq r1, r0, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670328,23 +1670328,23 @@ │ │ │ │ andmi r0, r0, fp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq r7, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #48, 22 @ 0xc000 │ │ │ │ + sbceq r7, r3, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #80, 22 @ 0x14000 │ │ │ │ + sbceq r7, r3, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670360,39 +1670360,39 @@ │ │ │ │ andmi r0, r0, r3, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #160, 22 @ 0x28000 │ │ │ │ + adcseq pc, sp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #14 │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #88, 22 @ 0x16000 │ │ │ │ + sbceq r7, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r7 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #144, 22 @ 0x24000 │ │ │ │ + sbceq r7, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670404,15 +1670404,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-3840 @ 0xfffff100 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #56, 28 @ 0x380 │ │ │ │ + adcseq r1, r6, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r1, #-120]! @ 0xffffff88 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670424,35 +1670424,35 @@ │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #216, 16 @ 0xd80000 │ │ │ │ + adcseq sl, ip, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #152, 10 @ 0x26000000 │ │ │ │ + adceq lr, ip, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r8 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #0, 12 │ │ │ │ + adcseq r5, r6, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r8, r5, #160, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r8 │ │ │ │ andmi r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670488,15 +1670488,15 @@ │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #144, 10 @ 0x24000000 │ │ │ │ + adcseq sp, r0, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670512,51 +1670512,51 @@ │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #160, 22 @ 0x28000 │ │ │ │ + sbceq r7, r3, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #160, 22 @ 0x28000 │ │ │ │ + sbceq r7, r3, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r7, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r7, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r7, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r7, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq r7, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq r7, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq r7, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq r7, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670584,43 +1670584,43 @@ │ │ │ │ andmi r0, r0, r1, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r5, fp, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #144, 22 @ 0x24000 │ │ │ │ + adcseq r2, r7, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #192 @ 0xc0 │ │ │ │ + adcseq r7, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #24, 14 @ 0x600000 │ │ │ │ + adceq r7, sp, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r8, sp, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r0, r0, #160, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #16 │ │ │ │ + adcseq r1, fp, #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #88, 18 @ 0x160000 │ │ │ │ + adceq r8, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl fp │ │ │ │ andmi r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670648,19 +1670648,19 @@ │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #144, 18 @ 0x240000 │ │ │ │ + adcseq lr, lr, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #112, 20 @ 0x70000 │ │ │ │ + addseq r8, r8, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670668,19 +1670668,19 @@ │ │ │ │ andmi r0, r0, sp, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq r7, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #232, 22 @ 0x3a000 │ │ │ │ + sbceq r7, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670856,35 +1670856,35 @@ │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #72, 4 @ 0x80000004 │ │ │ │ + adcseq r0, r0, #80, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r0, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #200, 20 @ 0xc8000 │ │ │ │ + adcseq sp, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #200, 10 @ 0x32000000 │ │ │ │ + adcseq lr, r9, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #176, 2 @ 0x2c │ │ │ │ + adcseq r9, r8, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #8, 24 @ 0x800 │ │ │ │ + sbceq r7, r3, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670904,43 +1670904,43 @@ │ │ │ │ andmi r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #16, 24 @ 0x1000 │ │ │ │ + sbceq r7, r3, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #24, 24 @ 0x1800 │ │ │ │ + sbceq r7, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #32, 24 @ 0x2000 │ │ │ │ + sbceq r7, r3, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #31 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #40, 24 @ 0x2800 │ │ │ │ + sbceq r7, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #48, 24 @ 0x3000 │ │ │ │ + sbceq r7, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #56, 24 @ 0x3800 │ │ │ │ + sbceq r7, r3, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670948,43 +1670948,43 @@ │ │ │ │ andmi r0, r0, sp, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64, 24 @ 0x4000 │ │ │ │ + sbceq r7, r3, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72, 24 @ 0x4800 │ │ │ │ + sbceq r7, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #80, 24 @ 0x5000 │ │ │ │ + sbceq r7, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #96, 24 @ 0x6000 │ │ │ │ + sbceq r7, r3, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r1, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #104, 24 @ 0x6800 │ │ │ │ + sbceq r7, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #120, 24 @ 0x7800 │ │ │ │ + sbceq r7, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1670992,43 +1670992,43 @@ │ │ │ │ andmi r0, r0, r7, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #136, 24 @ 0x8800 │ │ │ │ + sbceq r7, r3, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #144, 24 @ 0x9000 │ │ │ │ + sbceq r7, r3, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #152, 24 @ 0x9800 │ │ │ │ + sbceq r7, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #2 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 24 @ 0xa800 │ │ │ │ + sbceq r7, r3, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #176, 24 @ 0xb000 │ │ │ │ + sbceq r7, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #184, 24 @ 0xb800 │ │ │ │ + sbceq r7, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671044,27 +1671044,27 @@ │ │ │ │ andmi r0, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r7, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #208, 24 @ 0xd000 │ │ │ │ + sbceq r7, r3, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #216, 24 @ 0xd800 │ │ │ │ + sbceq r7, r3, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #224, 24 @ 0xe000 │ │ │ │ + sbceq r7, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671076,227 +1671076,227 @@ │ │ │ │ andmi r0, r0, r1, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01715598 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #240, 24 @ 0xf000 │ │ │ │ + sbceq r7, r3, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #248, 24 @ 0xf800 │ │ │ │ + sbceq r7, r3, #0, 26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #0, 26 │ │ │ │ + sbceq r7, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #24, 26 @ 0x600 │ │ │ │ + sbceq r7, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #32, 26 @ 0x800 │ │ │ │ + sbceq r7, r3, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72, 26 @ 0x1200 │ │ │ │ + sbceq r7, r3, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #72, 26 @ 0x1200 │ │ │ │ + sbceq r7, r3, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #80, 26 @ 0x1400 │ │ │ │ + sbceq r7, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #88, 26 @ 0x1600 │ │ │ │ + sbceq r7, r3, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r7, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128, 26 @ 0x2000 │ │ │ │ + sbceq r7, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #144, 26 @ 0x2400 │ │ │ │ + sbceq r7, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq r7, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq r7, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 26 @ 0x3000 │ │ │ │ + sbceq r7, r3, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #216, 26 @ 0x3600 │ │ │ │ + sbceq r7, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #224, 26 @ 0x3800 │ │ │ │ + sbceq r7, r3, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #232, 26 @ 0x3a00 │ │ │ │ + sbceq r7, r3, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #16, 28 @ 0x100 │ │ │ │ + sbceq r7, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq r7, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #56, 28 @ 0x380 │ │ │ │ + sbceq r7, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #88, 28 @ 0x580 │ │ │ │ + sbceq r7, r3, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #96, 28 @ 0x600 │ │ │ │ + sbceq r7, r3, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #104, 28 @ 0x680 │ │ │ │ + sbceq r7, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #128, 28 @ 0x800 │ │ │ │ + sbceq r7, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq r7, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #184, 28 @ 0xb80 │ │ │ │ + sbceq r7, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #216, 28 @ 0xd80 │ │ │ │ + sbceq r7, r3, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq r7, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #16, 30 @ 0x40 │ │ │ │ + sbceq r7, r3, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #64, 30 @ 0x100 │ │ │ │ + sbceq r7, r3, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq r7, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r7, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #112, 30 @ 0x1c0 │ │ │ │ + sbceq r7, r3, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq r7, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #192, 30 @ 0x300 │ │ │ │ + sbceq r7, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #200, 30 @ 0x320 │ │ │ │ + sbceq r7, r3, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #224, 30 @ 0x380 │ │ │ │ + sbceq r7, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r3, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r7, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #16 │ │ │ │ + sbceq r8, r3, #24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #24 │ │ │ │ + sbceq r8, r3, #32 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48 @ 0x30 │ │ │ │ + sbceq r8, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #144, 30 @ 0x240 │ │ │ │ + adcseq r6, r1, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #72 @ 0x48 │ │ │ │ + sbceq r8, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120 @ 0x78 │ │ │ │ + sbceq r8, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144 @ 0x90 │ │ │ │ + sbceq r8, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #152 @ 0x98 │ │ │ │ + sbceq r8, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #160 @ 0xa0 │ │ │ │ + sbceq r8, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #208 @ 0xd0 │ │ │ │ + sbceq r8, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240 @ 0xf0 │ │ │ │ + sbceq r8, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #16, 2 │ │ │ │ + sbceq r8, r3, #24, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #24, 2 │ │ │ │ + sbceq r8, r3, #32, 2 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #72, 2 │ │ │ │ + sbceq r8, r3, #80, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 2 │ │ │ │ + sbceq r8, r3, #112, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671316,83 +1671316,83 @@ │ │ │ │ andmi r0, r0, fp, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #112, 2 │ │ │ │ + sbceq r8, r3, #120, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120, 2 │ │ │ │ + sbceq r8, r3, #128, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #128, 2 │ │ │ │ + sbceq r8, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144, 2 @ 0x24 │ │ │ │ + sbceq r8, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #12 │ │ │ │ andmi r0, r0, r9, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #192, 12 @ 0xc000000 │ │ │ │ + adceq fp, pc, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq r8, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq r8, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #216, 2 @ 0x36 │ │ │ │ + sbceq r8, r3, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq r8, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #0, 4 │ │ │ │ + sbceq r8, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 4 │ │ │ │ + sbceq r8, r3, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 4 @ 0x80000006 │ │ │ │ + sbceq r8, r3, #112, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #112, 4 │ │ │ │ + sbceq r8, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120, 4 @ 0x80000007 │ │ │ │ + sbceq r8, r3, #128, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #128, 4 │ │ │ │ + sbceq r8, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq lr, r8, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671400,87 +1671400,87 @@ │ │ │ │ andmi r0, r0, r6, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #16, 16 @ 0x100000 │ │ │ │ + adcseq lr, r0, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #136, 4 @ 0x80000008 │ │ │ │ + sbceq r8, r3, #144, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #120, 16 @ 0x780000 │ │ │ │ + adcseq r3, r1, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144, 4 │ │ │ │ + sbceq r8, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #168, 4 @ 0x8000000a │ │ │ │ + sbceq r8, r3, #176, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #176, 4 │ │ │ │ + sbceq r8, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #184, 4 @ 0x8000000b │ │ │ │ + sbceq r8, r3, #192, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r7, r5, #128, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #48, 26 @ 0xc00 │ │ │ │ + adceq r7, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #208, 4 │ │ │ │ + sbceq r8, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #224, 4 │ │ │ │ + sbceq r8, r3, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240, 4 │ │ │ │ + sbceq r8, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240, 4 │ │ │ │ + sbceq r8, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #0, 6 │ │ │ │ + sbceq r8, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq r8, r3, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 6 │ │ │ │ + sbceq r8, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #88, 6 @ 0x60000001 │ │ │ │ + sbceq r8, r3, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #96, 6 @ 0x80000001 │ │ │ │ + sbceq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq r8, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671520,63 +1671520,63 @@ │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r1, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq r8, r3, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq r8, r3, #128, 6 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #128, 6 │ │ │ │ + sbceq r8, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #136, 6 @ 0x20000002 │ │ │ │ + sbceq r8, r3, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq r8, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r8, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, lr, #200, 6 @ 0x20000003 │ │ │ │ + addseq r6, lr, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r8, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r8, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r8, r3, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #216, 6 @ 0x60000003 │ │ │ │ + sbceq r8, r3, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r8, r3, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r8, r3, #0, 8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671588,67 +1671588,67 @@ │ │ │ │ andmi r0, r0, r1, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r8, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r7, r1, #192, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #24, 8 @ 0x18000000 │ │ │ │ + sbceq r8, r3, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #184, 30 @ 0x2e0 │ │ │ │ + adceq sl, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r2, sl, #224, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #32, 6 @ 0x80000000 │ │ │ │ + addseq r2, r9, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #40, 8 @ 0x28000000 │ │ │ │ + sbceq r8, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #40, 8 @ 0x28000000 │ │ │ │ + sbceq r8, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48, 8 @ 0x30000000 │ │ │ │ + sbceq r8, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 8 @ 0x40000000 │ │ │ │ + sbceq r8, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #80, 8 @ 0x50000000 │ │ │ │ + sbceq r8, r3, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq r8, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120, 8 @ 0x78000000 │ │ │ │ + sbceq r8, r3, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r8, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671676,23 +1671676,23 @@ │ │ │ │ andmi r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #152, 8 @ 0x98000000 │ │ │ │ + sbceq r8, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq r8, r3, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq r8, r3, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r1, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671712,15 +1671712,15 @@ │ │ │ │ andmi r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #32, 14 @ 0x800000 │ │ │ │ + adcseq sl, r7, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671732,19 +1671732,19 @@ │ │ │ │ andmi r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01715c98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #184, 8 @ 0xb8000000 │ │ │ │ + sbceq r8, r3, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r8, r3, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671752,19 +1671752,19 @@ │ │ │ │ andmi r0, r0, r9, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq r8, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq r8, r3, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r1, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671788,15 +1671788,15 @@ │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq r8, r3, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671808,43 +1671808,43 @@ │ │ │ │ andmi r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r8, r3, #0, 10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #0, 10 │ │ │ │ + sbceq r8, r3, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #8, 10 @ 0x2000000 │ │ │ │ + sbceq r8, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq r8, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq r8, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq r8, r3, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r8, r3, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r8, r3, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671860,23 +1671860,23 @@ │ │ │ │ andmi r0, r0, pc, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #192, 10 @ 0x30000000 │ │ │ │ + sbceq r8, r3, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #208, 10 @ 0x34000000 │ │ │ │ + sbceq r8, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r8, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r1, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671888,39 +1671888,39 @@ │ │ │ │ andmi r0, r0, pc, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r8, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r8, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r8, r3, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq r8, r3, #0, 12 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #0, 12 │ │ │ │ + sbceq r8, r3, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r3, sl, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r8, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1671936,19 +1671936,19 @@ │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #0, 18 │ │ │ │ + addseq r2, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r8, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672000,19 +1672000,19 @@ │ │ │ │ andmi r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 12 @ 0x4000000 │ │ │ │ + sbceq r8, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r8, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r1, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672024,19 +1672024,19 @@ │ │ │ │ andmi r0, r0, r5, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #144, 4 │ │ │ │ + adcseq r3, sl, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r8, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672044,19 +1672044,19 @@ │ │ │ │ andmi r0, r0, r6, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 12 @ 0x6800000 │ │ │ │ + sbceq r8, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r8, r3, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672072,31 +1672072,31 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r8, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #3 │ │ │ │ andmi r0, r0, lr, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbseq pc, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #152 @ 0x98 │ │ │ │ + addseq r6, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672104,23 +1672104,23 @@ │ │ │ │ andmi r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144, 12 @ 0x9000000 │ │ │ │ + sbceq r8, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #152, 12 @ 0x9800000 │ │ │ │ + sbceq r8, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r8, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672132,55 +1672132,55 @@ │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #192, 12 @ 0xc000000 │ │ │ │ + sbceq r8, r3, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #0, 14 │ │ │ │ + sbceq r8, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r8, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq r8, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #6 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #176, 2 @ 0x2c │ │ │ │ + sbceq r7, r0, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #120, 18 @ 0x1e0000 │ │ │ │ + adceq r8, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq sp, pc, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #120, 8 @ 0x78000000 │ │ │ │ + adcseq sl, lr, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #40, 14 @ 0xa00000 │ │ │ │ + sbceq r8, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672208,19 +1672208,19 @@ │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r8, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq r8, r3, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672244,19 +1672244,19 @@ │ │ │ │ andmi r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716498 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq r8, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq r8, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672292,15 +1672292,15 @@ │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #88, 16 @ 0x580000 │ │ │ │ + sbceq r8, r3, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r5 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672316,19 +1672316,19 @@ │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #120, 16 @ 0x780000 │ │ │ │ + sbceq r8, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #144, 16 @ 0x900000 │ │ │ │ + sbceq r8, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672336,19 +1672336,19 @@ │ │ │ │ andmi r0, r0, r3, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #96, 4 │ │ │ │ + adcseq r7, r1, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672356,35 +1672356,35 @@ │ │ │ │ andmi r0, r0, pc, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716698 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r8, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #72, 28 @ 0x480 │ │ │ │ + sbceq r9, r0, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r8, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #224, 30 @ 0x380 │ │ │ │ + adcseq r9, pc, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #32, 18 @ 0x80000 │ │ │ │ + sbceq r8, r3, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #80, 18 @ 0x140000 │ │ │ │ + sbceq r8, r3, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672428,27 +1672428,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #88, 18 @ 0x160000 │ │ │ │ + sbceq r8, r3, #96, 18 @ 0x180000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r8, r3, #0, 24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 24 @ 0x4000 │ │ │ │ + sbceq r8, r3, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #64, 24 @ 0x4000 │ │ │ │ + sbceq r8, r3, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672484,31 +1672484,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #72, 24 @ 0x4800 │ │ │ │ + sbceq r8, r3, #80, 24 @ 0x5000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #232, 28 @ 0xe80 │ │ │ │ + sbceq r8, r3, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #48, 30 @ 0xc0 │ │ │ │ + sbceq r8, r3, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #56, 30 @ 0xe0 │ │ │ │ + sbceq r8, r3, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq r8, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716898 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672640,23 +1672640,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r1, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r8, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #224 @ 0xe0 │ │ │ │ + sbceq r9, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #40, 2 │ │ │ │ + sbceq r9, r3, #48, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672688,87 +1672688,87 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #40, 2 │ │ │ │ + sbceq r9, r3, #48, 2 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #160, 4 │ │ │ │ + sbceq r9, r3, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 4 @ 0x8000000e │ │ │ │ + sbceq r9, r3, #240, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r9, r3, #0, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #8, 6 @ 0x20000000 │ │ │ │ + sbceq r9, r3, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #32, 6 @ 0x80000000 │ │ │ │ + sbceq r9, r3, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq r9, r3, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #56, 6 @ 0xe0000000 │ │ │ │ + sbceq r9, r3, #64, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r9, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #96, 6 @ 0x80000001 │ │ │ │ + sbceq r9, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq r9, r3, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #128, 6 │ │ │ │ + sbceq r9, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq r9, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r9, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716c98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r9, r3, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq r9, r3, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #24, 10 @ 0x6000000 │ │ │ │ + sbceq r9, r3, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672828,15 +1672828,15 @@ │ │ │ │ andmi r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #32, 4 │ │ │ │ + rsbseq r8, lr, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r7, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672848,15 +1672848,15 @@ │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r1, ip, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672884,15 +1672884,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorspl pc, r7, #56, 14 @ 0xe00000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #48, 12 @ 0x3000000 │ │ │ │ + adceq r1, ip, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716e98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672944,23 +1672944,23 @@ │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01716f98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r1, sl, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r3, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ andmi r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1672996,19 +1672996,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #80, 10 @ 0x14000000 │ │ │ │ + sbceq r9, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #56, 2 │ │ │ │ + adcseq r9, pc, #64, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andmi r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673076,35 +1673076,35 @@ │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01717198 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #128, 10 @ 0x20000000 │ │ │ │ + sbceq r9, r3, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r9, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #3 │ │ │ │ @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #200, 10 @ 0x32000000 │ │ │ │ + sbceq r9, r3, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r9, r3, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673120,15 +1673120,15 @@ │ │ │ │ andmi r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #24, 12 @ 0x1800000 │ │ │ │ + sbceq r9, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673140,115 +1673140,115 @@ │ │ │ │ andmi r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #64, 12 @ 0x4000000 │ │ │ │ + sbceq r9, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r9, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #80, 12 @ 0x5000000 │ │ │ │ + sbceq r9, r3, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r9, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #224, 28 @ 0xe00 │ │ │ │ + adcseq r1, r6, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #104, 12 @ 0x6800000 │ │ │ │ + sbceq r9, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r9, r3, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #136, 12 @ 0x8800000 │ │ │ │ + sbceq r9, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #176, 12 @ 0xb000000 │ │ │ │ + sbceq r9, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r9, r3, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r9, r3, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #0, 14 │ │ │ │ + sbceq r9, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq r9, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq r9, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r9, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + sbceq r9, r3, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r9, r3, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r9, r3, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673416,63 +1673416,63 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01717798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #144, 14 @ 0x2400000 │ │ │ │ + sbceq r9, r3, #152, 14 @ 0x2600000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #48, 20 @ 0x30000 │ │ │ │ + sbceq r9, r3, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #120, 20 @ 0x78000 │ │ │ │ + sbceq r9, r3, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #128, 20 @ 0x80000 │ │ │ │ + sbceq r9, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #144, 20 @ 0x90000 │ │ │ │ + sbceq r9, r3, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #160, 20 @ 0xa0000 │ │ │ │ + sbceq r9, r3, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r9, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #192, 20 @ 0xc0000 │ │ │ │ + sbceq r9, r3, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r9, r3, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #208, 20 @ 0xd0000 │ │ │ │ + sbceq r9, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r9, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r9, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r9, r3, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673504,19 +1673504,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #240, 20 @ 0xf0000 │ │ │ │ + sbceq r9, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #104, 24 @ 0x6800 │ │ │ │ + sbceq r9, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673544,15 +1673544,15 @@ │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r1, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #48, 20 @ 0x30000 │ │ │ │ + adcseq r5, r1, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673576,15 +1673576,15 @@ │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #176, 24 @ 0xb000 │ │ │ │ + sbceq r9, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673592,15 +1673592,15 @@ │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01717998 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #184, 24 @ 0xb800 │ │ │ │ + adcseq r5, r5, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673612,15 +1673612,15 @@ │ │ │ │ @ instruction: 0x400002bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #192, 24 @ 0xc000 │ │ │ │ + sbceq r9, r3, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r1, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673632,55 +1673632,55 @@ │ │ │ │ andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #224, 16 @ 0xe00000 │ │ │ │ + addseq pc, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #32 │ │ │ │ + adcseq r5, sl, #40 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r9, r8, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #144 @ 0x90 │ │ │ │ + adcseq sp, r8, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #160, 22 @ 0x28000 │ │ │ │ + adcseq r5, sp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #96, 18 @ 0x180000 │ │ │ │ + adcseq sp, r8, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #184, 26 @ 0x2e00 │ │ │ │ + adcseq sl, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #136, 18 @ 0x220000 │ │ │ │ + adcseq r5, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r1, #-168]! @ 0xffffff58 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq r9, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673696,23 +1673696,23 @@ │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #216, 24 @ 0xd800 │ │ │ │ + sbceq r9, r3, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #224, 24 @ 0xe000 │ │ │ │ + sbceq r9, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 24 @ 0xe800 │ │ │ │ + sbceq r9, r3, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673756,23 +1673756,23 @@ │ │ │ │ andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #240, 24 @ 0xf000 │ │ │ │ + sbceq r9, r3, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #248, 24 @ 0xf800 │ │ │ │ + sbceq r9, r3, #0, 26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #0, 26 │ │ │ │ + sbceq r9, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673788,23 +1673788,23 @@ │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #8, 26 @ 0x200 │ │ │ │ + sbceq r9, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #16, 26 @ 0x400 │ │ │ │ + sbceq r9, r3, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #24, 26 @ 0x600 │ │ │ │ + sbceq r9, r3, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673816,23 +1673816,23 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #32, 26 @ 0x800 │ │ │ │ + sbceq r9, r3, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq r9, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq r9, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673912,47 +1673912,47 @@ │ │ │ │ @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r9, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq r9, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r9, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r9, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #120, 26 @ 0x1e00 │ │ │ │ + sbceq r9, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #128, 26 @ 0x2000 │ │ │ │ + sbceq r9, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #136, 26 @ 0x2200 │ │ │ │ + sbceq r9, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #144, 26 @ 0x2400 │ │ │ │ + sbceq r9, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #152, 26 @ 0x2600 │ │ │ │ + sbceq r9, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1673976,19 +1673976,19 @@ │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #160, 26 @ 0x2800 │ │ │ │ + sbceq r9, r3, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r9, r3, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r1, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674000,27 +1674000,27 @@ │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #0, 14 │ │ │ │ + adcseq sl, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #192, 26 @ 0x3000 │ │ │ │ + sbceq r9, r3, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #200, 26 @ 0x3200 │ │ │ │ + sbceq r9, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #216, 26 @ 0x3600 │ │ │ │ + sbceq r9, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674040,43 +1674040,43 @@ │ │ │ │ @ instruction: 0x400005b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #96, 18 @ 0x180000 │ │ │ │ + adcseq ip, r7, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #80, 16 @ 0x500000 │ │ │ │ + adcseq sp, r7, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-8]! │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r1, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq sp, r7, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #1 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #136, 16 @ 0x880000 │ │ │ │ + adcseq ip, r7, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674084,15 +1674084,15 @@ │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #56, 14 @ 0xe00000 │ │ │ │ + adcseq ip, r7, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674100,51 +1674100,51 @@ │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 26 @ 0x3a00 │ │ │ │ + sbceq r9, r3, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #16, 28 @ 0x100 │ │ │ │ + sbceq r9, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #32, 28 @ 0x200 │ │ │ │ + sbceq r9, r3, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ mulmi r0, r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #168, 2 @ 0x2a │ │ │ │ + adcseq r7, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #8, 26 @ 0x200 │ │ │ │ + adcseq r5, r6, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #64, 2 │ │ │ │ + adcseq r6, r6, #72, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674156,23 +1674156,23 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #5 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #48, 28 @ 0x300 │ │ │ │ + sbceq r9, r3, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #224, 28 @ 0xe00 │ │ │ │ + adcseq r5, r6, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #56, 16 @ 0x380000 │ │ │ │ + adcseq r6, r6, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01718298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674188,15 +1674188,15 @@ │ │ │ │ andmi r0, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #80, 4 │ │ │ │ + adcseq r8, r1, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674208,79 +1674208,79 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2792 @ 0xfffff518 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #56, 28 @ 0x380 │ │ │ │ + sbceq r9, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #64, 28 @ 0x400 │ │ │ │ + sbceq r9, r3, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq r9, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r9, r5, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #7 │ │ │ │ andmi r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq lr, r7, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #64 @ 0x40 │ │ │ │ + adcseq r9, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #7 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #80, 28 @ 0x500 │ │ │ │ + sbceq r9, r3, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #88, 28 @ 0x580 │ │ │ │ + sbceq r9, r3, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #104, 28 @ 0x680 │ │ │ │ + sbceq r9, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #120, 28 @ 0x780 │ │ │ │ + sbceq r9, r3, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #184, 12 @ 0xb800000 │ │ │ │ + adcseq sp, r7, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674300,27 +1674300,27 @@ │ │ │ │ andmi r0, r0, r3, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r1, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #128, 28 @ 0x800 │ │ │ │ + sbceq r9, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq r9, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #152, 28 @ 0x980 │ │ │ │ + sbceq r9, r3, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #40, 2 │ │ │ │ + adcseq sl, r5, #48, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674328,35 +1674328,35 @@ │ │ │ │ @ instruction: 0x400002ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq r9, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #200, 28 @ 0xc80 │ │ │ │ + sbceq r9, r3, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq r9, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #144, 14 @ 0x2400000 │ │ │ │ + adcseq sp, r7, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #232, 28 @ 0xe80 │ │ │ │ + sbceq r9, r3, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #248, 28 @ 0xf80 │ │ │ │ + sbceq r9, r3, #0, 30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r5 │ │ │ │ andmi r0, r0, r7, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674420,27 +1674420,27 @@ │ │ │ │ andmi r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #0, 30 │ │ │ │ + sbceq r9, r3, #8, 30 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #40, 30 @ 0xa0 │ │ │ │ + sbceq r9, r3, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #48, 30 @ 0xc0 │ │ │ │ + sbceq r9, r3, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r2, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674468,31 +1674468,31 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #56, 30 @ 0xe0 │ │ │ │ + sbceq r9, r3, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #72, 30 @ 0x120 │ │ │ │ + sbceq r9, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #14 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01718798 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #88, 30 @ 0x160 │ │ │ │ + sbceq r9, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4e674 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674524,27 +1674524,27 @@ │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq r9, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r8 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq r9, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674564,15 +1674564,15 @@ │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #144, 30 @ 0x240 │ │ │ │ + sbceq r9, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r1, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674592,15 +1674592,15 @@ │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #152, 30 @ 0x260 │ │ │ │ + sbceq r9, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #18 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674632,15 +1674632,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r9, pc, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #19 │ │ │ │ andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674676,15 +1674676,15 @@ │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #168, 30 @ 0x2a0 │ │ │ │ + sbceq r9, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01718a98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674692,19 +1674692,19 @@ │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #176, 30 @ 0x2c0 │ │ │ │ + sbceq r9, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #192, 30 @ 0x300 │ │ │ │ + sbceq r9, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #21 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674724,35 +1674724,35 @@ │ │ │ │ andmi r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01718b98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq r9, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #8 │ │ │ │ + sbceq sl, r3, #16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16 │ │ │ │ + sbceq sl, r3, #24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24 │ │ │ │ + sbceq sl, r3, #32 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #32 │ │ │ │ + sbceq sl, r3, #40 @ 0x28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #40 @ 0x28 │ │ │ │ + sbceq sl, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674820,15 +1674820,15 @@ │ │ │ │ andmi r0, r0, sp, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64 @ 0x40 │ │ │ │ + sbceq sl, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r1, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674836,31 +1674836,31 @@ │ │ │ │ andmi r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72 @ 0x48 │ │ │ │ + sbceq sl, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112 @ 0x70 │ │ │ │ + sbceq sl, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #32, 14 @ 0x800000 │ │ │ │ + adcseq r5, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674876,15 +1674876,15 @@ │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #0, 16 │ │ │ │ + adceq sp, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674904,19 +1674904,19 @@ │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #200, 20 @ 0xc8000 │ │ │ │ + sbceq ip, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #216, 18 @ 0x360000 │ │ │ │ + adcseq ip, r9, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr lr │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674944,15 +1674944,15 @@ │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r2, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #29 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1674988,15 +1674988,15 @@ │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r8, sp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675028,35 +1675028,35 @@ │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #24, 14 @ 0x600000 │ │ │ │ + adcseq r5, sl, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r4, r9, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r5, sl, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #216, 10 @ 0x36000000 │ │ │ │ + adcseq r4, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andmi r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675120,15 +1675120,15 @@ │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r5, sl, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675140,15 +1675140,15 @@ │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r5, sl, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675160,15 +1675160,15 @@ │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r5, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675184,15 +1675184,15 @@ │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r2, sl, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675200,15 +1675200,15 @@ │ │ │ │ mulmi r0, r3, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r5, sl, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e38084 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675216,15 +1675216,15 @@ │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #24, 16 @ 0x180000 │ │ │ │ + adcseq r5, sl, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #6 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675260,15 +1675260,15 @@ │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #64, 2 │ │ │ │ + adcseq r8, r1, #72, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675308,15 +1675308,15 @@ │ │ │ │ andmi r0, r0, sp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r5, sl, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r4 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675328,15 +1675328,15 @@ │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r5, sl, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #9 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675448,19 +1675448,19 @@ │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #56, 28 @ 0x380 │ │ │ │ + adceq sp, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #56, 18 @ 0xe0000 │ │ │ │ + adcseq pc, r9, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675472,27 +1675472,27 @@ │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #32, 16 @ 0x200000 │ │ │ │ + adcseq r5, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #14 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r7 │ │ │ │ mulmi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675516,15 +1675516,15 @@ │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #0, 16 │ │ │ │ + adcseq r5, sl, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675588,15 +1675588,15 @@ │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r5, sl, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r1, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675604,15 +1675604,15 @@ │ │ │ │ andmi r0, r0, lr, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #32, 22 @ 0x8000 │ │ │ │ + adcseq sp, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r9 │ │ │ │ andmi r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675632,15 +1675632,15 @@ │ │ │ │ andmi r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #192, 12 @ 0xc000000 │ │ │ │ + adcseq ip, r9, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #19 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675704,19 +1675704,19 @@ │ │ │ │ andmi r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #232, 12 @ 0xe800000 │ │ │ │ + adcseq ip, r9, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #184, 26 @ 0x2e00 │ │ │ │ + sbceq lr, r0, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675804,15 +1675804,15 @@ │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r5, sl, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675844,27 +1675844,27 @@ │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128 @ 0x80 │ │ │ │ + sbceq sl, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r1, #-200]! @ 0xffffff38 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152 @ 0x98 │ │ │ │ + sbceq sl, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675912,19 +1675912,19 @@ │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq lr, r6, #0, 20 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675944,35 +1675944,35 @@ │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #168 @ 0xa8 │ │ │ │ + sbceq sl, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #200 @ 0xc8 │ │ │ │ + sbceq sl, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224 @ 0xe0 │ │ │ │ + sbceq sl, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248 @ 0xf8 │ │ │ │ + sbceq sl, r3, #0, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24, 2 │ │ │ │ + sbceq sl, r3, #32, 2 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 2 │ │ │ │ + sbceq sl, r3, #80, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1675984,15 +1675984,15 @@ │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r9, r8, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #30 │ │ │ │ andmi r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676012,19 +1676012,19 @@ │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r5, sl, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676072,15 +1676072,15 @@ │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ + adcseq r5, sl, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676124,35 +1676124,35 @@ │ │ │ │ andmi r0, r0, sp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #136, 22 @ 0x22000 │ │ │ │ + adcseq r2, r7, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r5, sl, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #160, 24 @ 0xa000 │ │ │ │ + adceq r6, ip, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r5, sl, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r5, sl, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r5, sl, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676168,23 +1676168,23 @@ │ │ │ │ andmi r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #184, 30 @ 0x2e0 │ │ │ │ + adcseq r6, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #8, 14 @ 0x200000 │ │ │ │ + adcseq r5, sl, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #16, 14 @ 0x400000 │ │ │ │ + adcseq r5, sl, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676192,15 +1676192,15 @@ │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r5, sl, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676252,31 +1676252,31 @@ │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r5, sl, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq pc, r8, #0, 20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #6 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #88, 2 │ │ │ │ + sbceq sl, r3, #96, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676292,15 +1676292,15 @@ │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r5, sl, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676376,15 +1676376,15 @@ │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #8, 16 @ 0x80000 │ │ │ │ + adcseq r5, sl, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #10 │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676536,23 +1676536,23 @@ │ │ │ │ andmi r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r1, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 2 │ │ │ │ + sbceq sl, r3, #120, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 2 │ │ │ │ + sbceq sl, r3, #128, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq sl, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676600,15 +1676600,15 @@ │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171a898 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #184, 2 @ 0x2e │ │ │ │ + sbceq sl, r3, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #17 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676616,15 +1676616,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e537a4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #208, 2 @ 0x34 │ │ │ │ + sbceq sl, r3, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #17 │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676756,15 +1676756,15 @@ │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #128, 2 │ │ │ │ + adceq r0, lr, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1676844,687 +1676844,687 @@ │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #24, 2 │ │ │ │ + adcseq sl, ip, #32, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror ip │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171ac98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #184, 30 @ 0x2e0 │ │ │ │ + adcseq r9, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq sp, r5, #0, 10 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #0, 18 │ │ │ │ + sbceq ip, r0, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #224, 10 @ 0x38000000 │ │ │ │ + adcseq sp, lr, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr sp │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #88, 20 @ 0x58000 │ │ │ │ + adcseq sp, lr, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #26 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #56, 20 @ 0x38000 │ │ │ │ + adcseq r8, r8, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171ad98 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r0, lr, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #224, 22 @ 0x38000 │ │ │ │ + adcseq r1, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #216, 16 @ 0xd80000 │ │ │ │ + adcseq lr, r9, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #200, 16 @ 0xc80000 │ │ │ │ + adcseq r1, sl, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr lr │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror lr │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r5, lr, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #29 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r5, lr, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r1, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r0, r7, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #29 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #224, 18 @ 0x380000 │ │ │ │ + sbceq ip, r0, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl pc │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r9, sp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #30 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #248 @ 0xf8 │ │ │ │ + adcseq lr, fp, #0, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171af98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #144, 10 @ 0x24000000 │ │ │ │ + adcseq r9, r8, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #31 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #176, 2 @ 0x2c │ │ │ │ + adcseq lr, fp, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #24, 22 @ 0x6000 │ │ │ │ + adcseq r6, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #104, 20 @ 0x68000 │ │ │ │ + adcseq r7, r8, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r0 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #120, 12 @ 0x7800000 │ │ │ │ + adcseq lr, r9, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #24, 18 @ 0x60000 │ │ │ │ + adcseq r2, r9, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171b098 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #184, 26 @ 0x2e00 │ │ │ │ + sbceq fp, r0, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #1 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r5, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-8]! │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r7, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r8, r7, #176, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #2 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq fp, lr, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r1 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #168, 26 @ 0x2a00 │ │ │ │ + adcseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #96, 22 @ 0x18000 │ │ │ │ + adceq fp, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r4, #16, 28 @ 0x100 │ │ │ │ + adcseq lr, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #3 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #136, 26 @ 0x2200 │ │ │ │ + adcseq fp, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #240, 24 @ 0xf000 │ │ │ │ + sbceq r6, r0, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #4 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #24, 28 @ 0x180 │ │ │ │ + sbceq r6, r0, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r2 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171b298 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #248, 2 @ 0x3e │ │ │ │ + adcseq sl, sl, #0, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #5 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #224, 24 @ 0xe000 │ │ │ │ + adcseq ip, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #216, 28 @ 0xd80 │ │ │ │ + sbceq sl, r0, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #6 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #176, 18 @ 0x2c0000 │ │ │ │ + adceq fp, lr, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r3 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #128, 16 @ 0x800000 │ │ │ │ + adcseq r5, lr, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #6 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #48, 20 @ 0x30000 │ │ │ │ + adcseq r5, lr, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171b398 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r0, r7, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #7 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #152, 20 @ 0x98000 │ │ │ │ + sbceq ip, r0, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq fp, sp, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #152, 4 @ 0x80000009 │ │ │ │ + adcseq lr, fp, #160, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r4 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r9, r8, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #9 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #80, 6 @ 0x40000001 │ │ │ │ + adcseq lr, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #144, 30 @ 0x240 │ │ │ │ + adcseq r6, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #9 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sl, #24, 2 │ │ │ │ + adcseq r9, sl, #32, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r5 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #48, 14 @ 0xc00000 │ │ │ │ + adcseq lr, r9, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #10 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #216, 18 @ 0x360000 │ │ │ │ + adcseq r2, r9, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r5 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171b598 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #16, 14 @ 0x400000 │ │ │ │ + sbceq ip, r0, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #11 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #224, 26 @ 0x3800 │ │ │ │ + adcseq sl, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r6, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #12 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #8, 12 @ 0x800000 │ │ │ │ + adcseq pc, r7, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r6 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #32, 16 @ 0x200000 │ │ │ │ + adcseq r0, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #12 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #48 @ 0x30 │ │ │ │ + adcseq r0, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171b698 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #224, 18 @ 0x380000 │ │ │ │ + sbceq sp, r0, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #13 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #224 @ 0xe0 │ │ │ │ + adceq r7, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677556,23 +1677556,23 @@ │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #232, 2 @ 0x3a │ │ │ │ + sbceq sl, r3, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248, 2 @ 0x3e │ │ │ │ + sbceq sl, r3, #0, 4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24, 4 @ 0x80000001 │ │ │ │ + sbceq sl, r3, #32, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r1, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677588,15 +1677588,15 @@ │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #184, 2 @ 0x2e │ │ │ │ + addseq sl, r9, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r8 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677640,19 +1677640,19 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #32, 4 │ │ │ │ + sbceq sl, r3, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #48, 4 │ │ │ │ + sbceq sl, r3, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r1, #-136]! @ 0xffffff78 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677704,15 +1677704,15 @@ │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 4 @ 0x80000004 │ │ │ │ + sbceq sl, r3, #80, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677864,31 +1677864,31 @@ │ │ │ │ andmi r0, r0, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171bc98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #80, 4 │ │ │ │ + sbceq sl, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 4 @ 0x80000007 │ │ │ │ + sbceq sl, r3, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 4 │ │ │ │ + sbceq sl, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #136, 4 @ 0x80000008 │ │ │ │ + sbceq sl, r3, #144, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #144, 4 │ │ │ │ + sbceq sl, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677912,15 +1677912,15 @@ │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #16, 16 @ 0x100000 │ │ │ │ + adcseq lr, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677932,15 +1677932,15 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r9, #80, 6 @ 0x40000001 │ │ │ │ + addseq r2, r9, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677960,15 +1677960,15 @@ │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #96 @ 0x60 │ │ │ │ + sbceq r5, r0, #104 @ 0x68 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1677988,47 +1677988,47 @@ │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #64, 22 @ 0x10000 │ │ │ │ + adceq sl, lr, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #88, 12 @ 0x5800000 │ │ │ │ + adcseq ip, r9, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #8, 16 @ 0x80000 │ │ │ │ + adcseq sl, r0, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #216, 24 @ 0xd800 │ │ │ │ + addseq r9, r9, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #64, 28 @ 0x400 │ │ │ │ + addseq r3, r9, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #104, 24 @ 0x6800 │ │ │ │ + adcseq r0, fp, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #200, 6 @ 0x20000003 │ │ │ │ + addseq r2, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r8, lr, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r1, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678036,15 +1678036,15 @@ │ │ │ │ andmi r0, r0, r6, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #168, 24 @ 0xa800 │ │ │ │ + adceq pc, sp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678064,15 +1678064,15 @@ │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #160 @ 0xa0 │ │ │ │ + adcseq r4, r5, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678128,15 +1678128,15 @@ │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #216, 2 @ 0x36 │ │ │ │ + adcseq r9, fp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678204,15 +1678204,15 @@ │ │ │ │ andmi r0, r0, sp, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #248, 22 @ 0x3e000 │ │ │ │ + adcseq sl, lr, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678232,15 +1678232,15 @@ │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #208, 26 @ 0x3400 │ │ │ │ + sbceq lr, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678320,15 +1678320,15 @@ │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sl, #216 @ 0xd8 │ │ │ │ + adcseq r8, sl, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678348,27 +1678348,27 @@ │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 4 @ 0x80000009 │ │ │ │ + sbceq sl, r3, #160, 4 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r1, #-56]! @ 0xffffffc8 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #152, 24 @ 0x9800 │ │ │ │ + adcseq r8, pc, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678432,15 +1678432,15 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #160, 14 @ 0x2800000 │ │ │ │ + adcseq lr, sp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678496,15 +1678496,15 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #40, 16 @ 0x280000 │ │ │ │ + adceq sp, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678524,15 +1678524,15 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r5, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r1, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678568,15 +1678568,15 @@ │ │ │ │ andmi r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #56, 16 @ 0x380000 │ │ │ │ + adcseq r7, sl, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678604,15 +1678604,15 @@ │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #152, 30 @ 0x260 │ │ │ │ + sbceq r6, r0, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r1, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678656,15 +1678656,15 @@ │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r1, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #24, 22 @ 0x6000 │ │ │ │ + adcseq sl, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678696,15 +1678696,15 @@ │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #64, 10 @ 0x10000000 │ │ │ │ + adcseq pc, sp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678712,15 +1678712,15 @@ │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171c998 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #200, 22 @ 0x32000 │ │ │ │ + adcseq r7, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678768,15 +1678768,15 @@ │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ submi r5, sl, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror sl │ │ │ │ andgt r0, r0, r2, asr #32 │ │ │ │ submi r5, sl, #204, 30 @ 0x330 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #136, 30 @ 0x220 │ │ │ │ + adcseq r4, r6, #144, 30 @ 0x240 │ │ │ │ andgt r0, r0, fp │ │ │ │ submi r5, sl, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ submi r5, sl, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678784,15 +1678784,15 @@ │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #184, 16 @ 0xb80000 │ │ │ │ + adcseq pc, r6, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678800,15 +1678800,15 @@ │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #216, 4 @ 0x8000000d │ │ │ │ + sbceq sl, r3, #224, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678892,15 +1678892,15 @@ │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #216, 26 @ 0x3600 │ │ │ │ + sbceq lr, r0, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678924,19 +1678924,19 @@ │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r1, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248, 4 @ 0x8000000f │ │ │ │ + sbceq sl, r3, #0, 6 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24, 6 @ 0x60000000 │ │ │ │ + sbceq sl, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678948,15 +1678948,15 @@ │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #104, 20 @ 0x68000 │ │ │ │ + adcseq sp, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1678976,15 +1678976,15 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r1, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r6, r5, #112, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679044,15 +1679044,15 @@ │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #96, 16 @ 0x600000 │ │ │ │ + adcseq r0, sl, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r1, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679088,15 +1679088,15 @@ │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq pc, r7, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679144,15 +1679144,15 @@ │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #72, 4 @ 0x80000004 │ │ │ │ + addseq r5, r9, #80, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679160,15 +1679160,15 @@ │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171d098 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679188,15 +1679188,15 @@ │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679216,15 +1679216,15 @@ │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #176, 12 @ 0xb000000 │ │ │ │ + adceq r4, ip, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679232,15 +1679232,15 @@ │ │ │ │ andmi r0, r0, sl, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r1, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #216, 4 @ 0x8000000d │ │ │ │ + addseq r0, sl, #224, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679268,15 +1679268,15 @@ │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #248, 26 @ 0x3e00 │ │ │ │ + adcseq fp, ip, #0, 28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679324,15 +1679324,15 @@ │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r5, r5, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679340,15 +1679340,15 @@ │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r8, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679368,15 +1679368,15 @@ │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #72, 2 │ │ │ │ + adcseq r9, r8, #80, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679384,15 +1679384,15 @@ │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #8, 16 @ 0x80000 │ │ │ │ + sbceq r1, r0, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679448,15 +1679448,15 @@ │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ + adceq r4, sp, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679476,35 +1679476,35 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #72 @ 0x48 │ │ │ │ + adceq r3, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #96, 30 @ 0x180 │ │ │ │ + adceq r4, sl, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #40, 18 @ 0xa0000 │ │ │ │ + addseq r5, r9, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #136, 22 @ 0x22000 │ │ │ │ + adcseq sp, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679540,19 +1679540,19 @@ │ │ │ │ andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171d698 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #48, 12 @ 0x3000000 │ │ │ │ + adcseq fp, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #32, 30 @ 0x80 │ │ │ │ + addseq r7, r9, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #13 │ │ │ │ andmi r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679560,15 +1679560,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #176, 22 @ 0x2c000 │ │ │ │ + addseq r2, r2, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #13 │ │ │ │ @ instruction: 0x400003b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679632,15 +1679632,15 @@ │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r1, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #24, 4 @ 0x80000001 │ │ │ │ + adcseq r7, r4, #32, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679704,15 +1679704,15 @@ │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #176, 30 @ 0x2c0 │ │ │ │ + adceq r3, lr, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679812,15 +1679812,15 @@ │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #32, 28 @ 0x200 │ │ │ │ + adcseq r3, sp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r1, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679836,15 +1679836,15 @@ │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #112, 2 │ │ │ │ + adceq r0, pc, #120, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679864,15 +1679864,15 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171db98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #248 @ 0xf8 │ │ │ │ + adcseq r8, lr, #0, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679916,15 +1679916,15 @@ │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #248, 26 @ 0x3e00 │ │ │ │ + adcseq r1, r4, #0, 28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679932,15 +1679932,15 @@ │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #96, 12 @ 0x6000000 │ │ │ │ + adceq r1, lr, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r1, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679960,15 +1679960,15 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #112 @ 0x70 │ │ │ │ + adcseq sp, r5, #120 @ 0x78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1679988,15 +1679988,15 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #24, 2 │ │ │ │ + adcseq r6, pc, #32, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171dd98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680004,15 +1680004,15 @@ │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r3, r9, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r1, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680144,63 +1680144,63 @@ │ │ │ │ andmi r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r1, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #16, 2 │ │ │ │ + sbceq pc, r0, #24, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r1, lr, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq r1, lr, #0, 10 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #240 @ 0xf0 │ │ │ │ + addseq r2, r2, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 6 @ 0x20000001 │ │ │ │ + sbceq sl, r3, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #96, 6 @ 0x80000001 │ │ │ │ + sbceq sl, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #216, 8 @ 0xd8000000 │ │ │ │ + adceq fp, r7, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r3, #176, 14 @ 0x2c00000 │ │ │ │ + adceq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r2, #104, 26 @ 0x1a00 │ │ │ │ + addseq r3, r2, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq sl, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 6 @ 0x60000002 │ │ │ │ + sbceq sl, r3, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680364,31 +1680364,31 @@ │ │ │ │ andmi r1, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #192, 28 @ 0xc00 │ │ │ │ + addseq r8, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #48, 2 │ │ │ │ + sbceq pc, r0, #56, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r7, #208, 28 @ 0xd00 │ │ │ │ + addseq r7, r7, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #176, 28 @ 0xb00 │ │ │ │ + addseq r7, r7, #184, 28 @ 0xb80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #192, 28 @ 0xc00 │ │ │ │ + addseq r7, r7, #200, 28 @ 0xc80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r1, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680408,19 +1680408,19 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #144, 28 @ 0x900 │ │ │ │ + sbceq r0, r0, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #200, 6 @ 0x20000003 │ │ │ │ + sbceq sl, r3, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680596,15 +1680596,15 @@ │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224, 6 @ 0x80000003 │ │ │ │ + sbceq sl, r3, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl r7 │ │ │ │ strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680652,19 +1680652,19 @@ │ │ │ │ andmi r0, r0, sl, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r1, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 8 @ 0x10000000 │ │ │ │ + sbceq sl, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #48, 20 @ 0x30000 │ │ │ │ + adcseq pc, r8, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680672,31 +1680672,31 @@ │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #40, 8 @ 0x28000000 │ │ │ │ + sbceq sl, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #56, 8 @ 0x38000000 │ │ │ │ + sbceq sl, r3, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 8 @ 0x40000000 │ │ │ │ + sbceq sl, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 8 @ 0x48000000 │ │ │ │ + sbceq sl, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #80, 8 @ 0x50000000 │ │ │ │ + sbceq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680744,75 +1680744,75 @@ │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr #20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq sl, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #96, 8 @ 0x60000000 │ │ │ │ + sbceq sl, r3, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 8 @ 0x70000000 │ │ │ │ + sbceq sl, r3, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 8 @ 0x80000000 │ │ │ │ + sbceq sl, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #136, 8 @ 0x88000000 │ │ │ │ + sbceq sl, r3, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 8 @ 0x98000000 │ │ │ │ + sbceq sl, r3, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq sl, r3, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #184, 8 @ 0xb8000000 │ │ │ │ + sbceq sl, r3, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq sl, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq sl, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq sl, r3, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq sl, r3, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq sl, r3, #0, 10 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #0, 10 │ │ │ │ + sbceq sl, r3, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #8, 10 @ 0x2000000 │ │ │ │ + sbceq sl, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq sl, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680824,19 +1680824,19 @@ │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #136, 6 @ 0x20000002 │ │ │ │ + adceq fp, lr, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq sl, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r1, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680848,43 +1680848,43 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq sl, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ andmi r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq sl, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #80, 10 @ 0x14000000 │ │ │ │ + sbceq sl, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq sl, r3, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq sl, r3, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 10 @ 0x20000000 │ │ │ │ + sbceq sl, r3, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680892,39 +1680892,39 @@ │ │ │ │ andmi r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #136, 10 @ 0x22000000 │ │ │ │ + sbceq sl, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #144, 10 @ 0x24000000 │ │ │ │ + sbceq sl, r3, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #152, 6 @ 0x60000002 │ │ │ │ + adceq fp, lr, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq sl, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #208, 10 @ 0x34000000 │ │ │ │ + sbceq sl, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq sl, r3, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #0, 12 │ │ │ │ + sbceq sl, r3, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsl ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680936,15 +1680936,15 @@ │ │ │ │ andmi r0, r0, r3, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24, 12 @ 0x1800000 │ │ │ │ + sbceq sl, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1680980,87 +1680980,87 @@ │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #48, 22 @ 0xc000 │ │ │ │ + addseq r1, r7, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #0, 28 │ │ │ │ + adcseq r1, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #24, 28 @ 0x180 │ │ │ │ + adcseq sp, r5, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #0, 6 │ │ │ │ + adcseq r2, sl, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #208, 16 @ 0xd00000 │ │ │ │ + adceq fp, r2, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #88, 6 @ 0x60000001 │ │ │ │ + adcseq r1, lr, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #160, 24 @ 0xa000 │ │ │ │ + adcseq r8, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #128, 30 @ 0x200 │ │ │ │ + adcseq r1, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #224, 16 @ 0xe00000 │ │ │ │ + adcseq sp, r6, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r6, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #48, 20 @ 0x30000 │ │ │ │ + addseq pc, ip, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #72, 20 @ 0x48000 │ │ │ │ + addseq pc, ip, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #136, 20 @ 0x88000 │ │ │ │ + addseq pc, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r2, sl, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-1840 @ 171ede4 <__bss_end__@@Base+0x8c2018> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-528 @ 171edf4 <__bss_end__@@Base+0x8c2028> │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #248 @ 0xf8 │ │ │ │ + adcseq r8, r1, #0, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #24, 30 @ 0x60 │ │ │ │ + adcseq r3, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r0, sl, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681076,15 +1681076,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #0, 14 │ │ │ │ + adcseq r8, r5, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171ee98 │ │ │ │ andmi r0, r0, sl, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681092,15 +1681092,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3ea14 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #40, 12 @ 0x2800000 │ │ │ │ + sbceq sl, r3, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r1, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681112,19 +1681112,19 @@ │ │ │ │ andmi r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr #30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, sp, #240, 4 │ │ │ │ + adceq sp, sp, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #168, 28 @ 0xa80 │ │ │ │ + adcseq r4, r0, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681160,15 +1681160,15 @@ │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r1, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #56, 12 @ 0x3800000 │ │ │ │ + sbceq sl, r3, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r1, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681188,26 +1681188,22 @@ │ │ │ │ @ instruction: 0x400003b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 12 @ 0x4000000 │ │ │ │ + sbceq sl, r3, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 12 @ 0x4800000 │ │ │ │ + sbceq sl, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1681215,14 +1681211,18 @@ │ │ │ │ sbceq sl, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sl, r3, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r1, #-8]! @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1681256,19 +1681256,19 @@ │ │ │ │ andmi r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #224, 10 @ 0x38000000 │ │ │ │ + adceq r2, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 12 @ 0x7000000 │ │ │ │ + sbceq sl, r3, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681288,15 +1681288,15 @@ │ │ │ │ andmi r0, r0, sp, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r1, #-24]! @ 0xffffffe8 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r6, r1, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681320,27 +1681320,27 @@ │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 12 @ 0x7800000 │ │ │ │ + sbceq sl, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq sl, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #168, 12 @ 0xa800000 │ │ │ │ + sbceq sl, r3, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #176, 12 @ 0xb000000 │ │ │ │ + sbceq sl, r3, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171f298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681348,31 +1681348,31 @@ │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #184, 12 @ 0xb800000 │ │ │ │ + sbceq sl, r3, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #216, 12 @ 0xd800000 │ │ │ │ + sbceq sl, r3, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq sl, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #232, 12 @ 0xe800000 │ │ │ │ + sbceq sl, r3, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #240, 12 @ 0xf000000 │ │ │ │ + sbceq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681392,39 +1681392,39 @@ │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r1, #-56]! @ 0xffffffc8 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ + sbceq sl, r3, #0, 14 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #0, 14 │ │ │ │ + sbceq sl, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq sl, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #24, 14 @ 0x600000 │ │ │ │ + sbceq sl, r3, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq sl, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #40, 14 @ 0xa00000 │ │ │ │ + sbceq sl, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #48, 14 @ 0xc00000 │ │ │ │ + sbceq sl, r3, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681432,15 +1681432,15 @@ │ │ │ │ andmi r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r9, r8, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681488,23 +1681488,23 @@ │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r1, #-72]! @ 0xffffffb8 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #240, 28 @ 0xf00 │ │ │ │ + adcseq r4, sl, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #56, 14 @ 0xe00000 │ │ │ │ + sbceq sl, r3, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681520,15 +1681520,15 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #64, 6 │ │ │ │ + adcseq r3, sp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681556,19 +1681556,19 @@ │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq sl, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #192, 14 @ 0x3000000 │ │ │ │ + sbceq sl, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681576,19 +1681576,19 @@ │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #0, 16 │ │ │ │ + sbceq sl, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #8, 16 @ 0x80000 │ │ │ │ + sbceq sl, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681668,27 +1681668,27 @@ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #208 @ 0xd0 │ │ │ │ + adcseq sp, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r1, #-120]! @ 0xffffff88 @ │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r1, #-120]! @ 0xffffff88 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 16 @ 0x100000 │ │ │ │ + sbceq sl, r3, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681704,52 +1681704,48 @@ │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #248, 12 @ 0xf800000 │ │ │ │ + adcseq sp, pc, #0, 14 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171f998 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #168, 16 @ 0xa80000 │ │ │ │ + addseq r8, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #216, 22 @ 0x36000 │ │ │ │ + adcseq r7, r1, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #112, 16 @ 0x700000 │ │ │ │ @@ -1681757,15 +1681753,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #144, 16 @ 0x900000 │ │ │ │ @@ -1681773,26 +1681769,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sl, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq sl, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq sl, r3, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq sl, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681828,15 +1681828,15 @@ │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #88, 20 @ 0x58000 │ │ │ │ + adcseq r7, sl, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2496 @ 0xfffff640 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681920,27 +1681920,27 @@ │ │ │ │ andmi r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r1, #-184]! @ 0xffffff48 @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq sl, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq sl, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #88, 20 @ 0x58000 │ │ │ │ + sbceq sl, r3, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1681952,39 +1681952,39 @@ │ │ │ │ andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0171fc98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 20 @ 0x70000 │ │ │ │ + sbceq sl, r3, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 20 @ 0x80000 │ │ │ │ + sbceq sl, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #144, 20 @ 0x90000 │ │ │ │ + sbceq sl, r3, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #160, 20 @ 0xa0000 │ │ │ │ + sbceq sl, r3, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq sl, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #16, 22 @ 0x4000 │ │ │ │ + sbceq sl, r3, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682032,20 +1682032,16 @@ │ │ │ │ andmi r0, r0, r6, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #96, 22 @ 0x18000 │ │ │ │ @@ -1682053,14 +1682049,18 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r3, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r1, #-216]! @ 0xffffff28 @ │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682168,19 +1682168,19 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r1, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ + sbceq sl, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ + sbceq sl, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r1, #-248]! @ 0xffffff08 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682228,155 +1682228,155 @@ │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #48, 18 @ 0xc0000 │ │ │ │ + adcseq sp, r0, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01720098 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 22 @ 0x20000 │ │ │ │ + sbceq sl, r3, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #136, 22 @ 0x22000 │ │ │ │ + sbceq sl, r3, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 22 @ 0x26000 │ │ │ │ + sbceq sl, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #72, 24 @ 0x4800 │ │ │ │ + sbceq sl, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #208, 24 @ 0xd000 │ │ │ │ + sbceq sl, r3, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #128, 26 @ 0x2000 │ │ │ │ + sbceq sl, r3, #136, 26 @ 0x2200 │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #56, 28 @ 0x380 │ │ │ │ + sbceq sl, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #2 │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #144, 28 @ 0x900 │ │ │ │ + sbceq sl, r3, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #192, 28 @ 0xc00 │ │ │ │ + sbceq sl, r3, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #200, 28 @ 0xc80 │ │ │ │ + sbceq sl, r3, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #216, 28 @ 0xd80 │ │ │ │ + sbceq sl, r3, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq sl, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #248, 28 @ 0xf80 │ │ │ │ + sbceq sl, r3, #0, 30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #0, 30 │ │ │ │ + sbceq sl, r3, #8, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #8, 30 │ │ │ │ + sbceq sl, r3, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #32, 30 @ 0x80 │ │ │ │ + sbceq sl, r3, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #56, 30 @ 0xe0 │ │ │ │ + sbceq sl, r3, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #64, 30 @ 0x100 │ │ │ │ + sbceq sl, r3, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq sl, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #184, 28 @ 0xb80 │ │ │ │ + adcseq r4, r1, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #200, 22 @ 0x32000 │ │ │ │ + adcseq r0, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #192, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #208, 22 @ 0x34000 │ │ │ │ + adceq pc, sp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #104, 30 @ 0x1a0 │ │ │ │ + sbceq sl, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #112, 30 @ 0x1c0 │ │ │ │ + sbceq sl, r3, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #152, 30 @ 0x260 │ │ │ │ + sbceq sl, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq pc, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #160, 30 @ 0x280 │ │ │ │ + sbceq sl, r3, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #176, 30 @ 0x2c0 │ │ │ │ + sbceq sl, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #192, 30 @ 0x300 │ │ │ │ + sbceq sl, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #152, 28 @ 0x980 │ │ │ │ + adcseq r7, sl, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682412,23 +1682412,23 @@ │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #152, 22 @ 0x26000 │ │ │ │ + addseq fp, sl, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #8, 18 @ 0x20000 │ │ │ │ + adcseq pc, r9, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #224, 30 @ 0x380 │ │ │ │ + adcseq r0, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01720398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682436,111 +1682436,111 @@ │ │ │ │ andmi r0, r0, r3, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #88, 20 @ 0x58000 │ │ │ │ + adceq r2, r4, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #192, 30 @ 0x300 │ │ │ │ + sbceq sl, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #200, 30 @ 0x320 │ │ │ │ + sbceq sl, r3, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #208, 30 @ 0x340 │ │ │ │ + sbceq sl, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #224, 30 @ 0x380 │ │ │ │ + sbceq sl, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r3, #232, 30 @ 0x3a0 │ │ │ │ + sbceq sl, r3, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0 │ │ │ │ + sbceq fp, r3, #8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8 │ │ │ │ + sbceq fp, r3, #16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #16 │ │ │ │ + sbceq fp, r3, #24 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #40 @ 0x28 │ │ │ │ + sbceq fp, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64 @ 0x40 │ │ │ │ + sbceq fp, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #72 @ 0x48 │ │ │ │ + sbceq fp, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #104 @ 0x68 │ │ │ │ + sbceq fp, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #112 @ 0x70 │ │ │ │ + sbceq fp, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #128 @ 0x80 │ │ │ │ + sbceq fp, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #144 @ 0x90 │ │ │ │ + sbceq fp, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #192 @ 0xc0 │ │ │ │ + sbceq fp, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #192 @ 0xc0 │ │ │ │ + sbceq fp, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208 @ 0xd0 │ │ │ │ + sbceq fp, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224 @ 0xe0 │ │ │ │ + sbceq fp, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-256 @ 0xffffff00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224 @ 0xe0 │ │ │ │ + sbceq fp, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0, 2 │ │ │ │ + sbceq fp, r3, #8, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #56, 2 │ │ │ │ + sbceq fp, r3, #64, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64, 2 │ │ │ │ + sbceq fp, r3, #72, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682596,55 +1682596,55 @@ │ │ │ │ andgt r0, r0, r9, lsl r2 │ │ │ │ submi fp, sl, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ submi fp, sl, #76, 28 @ 0x4c0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 20 @ 0xf8000 │ │ │ │ + adceq r2, r4, #0, 22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #72, 10 @ 0x12000000 │ │ │ │ + adcseq sl, fp, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #8, 16 @ 0x80000 │ │ │ │ + adcseq sl, r7, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r6 │ │ │ │ andmi r0, r0, r2, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #64, 2 │ │ │ │ + adcseq r7, r6, #72, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64, 2 │ │ │ │ + sbceq fp, r3, #72, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #72, 2 │ │ │ │ + sbceq fp, r3, #80, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #80, 2 │ │ │ │ + sbceq fp, r3, #88, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #88, 2 │ │ │ │ + sbceq fp, r3, #96, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #96, 2 │ │ │ │ + sbceq fp, r3, #104, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r2, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682652,39 +1682652,39 @@ │ │ │ │ andmi r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #104, 2 │ │ │ │ + sbceq fp, r3, #112, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #112, 2 │ │ │ │ + sbceq fp, r3, #120, 2 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #144, 2 @ 0x24 │ │ │ │ + sbceq fp, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq fp, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #160, 2 @ 0x28 │ │ │ │ + sbceq fp, r3, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #184, 2 @ 0x2e │ │ │ │ + sbceq fp, r3, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #192, 2 @ 0x30 │ │ │ │ + sbceq fp, r3, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01720798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682704,15 +1682704,15 @@ │ │ │ │ andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r2, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #216, 2 @ 0x36 │ │ │ │ + sbceq fp, r3, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682740,15 +1682740,15 @@ │ │ │ │ andmi r0, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq fp, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01720898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682756,15 +1682756,15 @@ │ │ │ │ andmi r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #232, 2 @ 0x3a │ │ │ │ + sbceq fp, r3, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r2, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682772,43 +1682772,43 @@ │ │ │ │ andmi r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #24, 14 @ 0x600000 │ │ │ │ + adcseq r4, lr, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #128, 26 @ 0x2000 │ │ │ │ + adcseq r0, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #144 @ 0x90 │ │ │ │ + addseq r6, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq sp, r0, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq sp, pc, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #32, 18 @ 0x80000 │ │ │ │ + adcseq r6, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq r1, r0, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #152, 26 @ 0x2600 │ │ │ │ + adcseq fp, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #19 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682820,19 +1682820,19 @@ │ │ │ │ andmi r0, r0, r5, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r2, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq fp, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 2 @ 0x3c │ │ │ │ + sbceq fp, r3, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682872,23 +1682872,23 @@ │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r2, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #248, 2 @ 0x3e │ │ │ │ + sbceq fp, r3, #0, 4 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #40, 4 @ 0x80000002 │ │ │ │ + sbceq fp, r3, #48, 4 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #128, 4 │ │ │ │ + sbceq fp, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682920,23 +1682920,23 @@ │ │ │ │ andmi r0, r0, r6, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #200, 4 @ 0x8000000c │ │ │ │ + sbceq fp, r3, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 4 │ │ │ │ + sbceq fp, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1682972,15 +1682972,15 @@ │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 4 │ │ │ │ + sbceq fp, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683004,19 +1683004,19 @@ │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r2, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ + sbceq fp, r3, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #56, 16 @ 0x380000 │ │ │ │ + adcseq r6, r1, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683032,15 +1683032,15 @@ │ │ │ │ andmi r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl sp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64, 6 │ │ │ │ + sbceq fp, r3, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorspl r6, lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683084,27 +1683084,27 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r2, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq fp, r3, #128, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r9, #160, 22 @ 0x28000 │ │ │ │ + addseq sl, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl lr │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #128, 6 │ │ │ │ + sbceq fp, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683140,15 +1683140,15 @@ │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #208, 18 @ 0x340000 │ │ │ │ + adcseq r5, ip, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r2, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683160,47 +1683160,47 @@ │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #136, 6 @ 0x20000002 │ │ │ │ + sbceq fp, r3, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #30 │ │ │ │ andmi r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01720f98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq fp, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 6 @ 0x40000003 │ │ │ │ + sbceq fp, r3, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0, 8 │ │ │ │ + sbceq fp, r3, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq sp, r0, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #56, 8 @ 0x38000000 │ │ │ │ + sbceq fp, r3, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq fp, r3, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683232,15 +1683232,15 @@ │ │ │ │ andmi r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r0, fp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683252,15 +1683252,15 @@ │ │ │ │ andmi r0, r0, lr, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #200 @ 0xc8 │ │ │ │ + adcseq r2, r6, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01721098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683292,51 +1683292,51 @@ │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq sp, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r7, r6, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq fp, r3, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq fp, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq fp, r3, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #96, 14 @ 0x1800000 │ │ │ │ + adcseq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #0, 16 │ │ │ │ + adcseq r2, sl, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r1, r0, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #40, 10 @ 0xa000000 │ │ │ │ + sbceq fp, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #56, 10 @ 0xe000000 │ │ │ │ + sbceq fp, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #3 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683344,23 +1683344,23 @@ │ │ │ │ andmi r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq fp, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #72, 10 @ 0x12000000 │ │ │ │ + sbceq fp, r3, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #80, 10 @ 0x14000000 │ │ │ │ + sbceq fp, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683408,55 +1683408,55 @@ │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #0, 28 │ │ │ │ + adcseq pc, r5, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r0, sp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ andmi r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #88, 10 @ 0x16000000 │ │ │ │ + sbceq fp, r3, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #152, 10 @ 0x26000000 │ │ │ │ + sbceq fp, r3, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq fp, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq fp, r3, #0, 12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ andmi r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01721398 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq fp, r3, #0, 12 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683480,19 +1683480,19 @@ │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #24, 30 @ 0x60 │ │ │ │ + addseq r7, r7, #32, 30 @ 0x80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #40, 30 @ 0xa0 │ │ │ │ + addseq r7, r7, #48, 30 @ 0xc0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683500,15 +1683500,15 @@ │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #40, 12 @ 0x2800000 │ │ │ │ + sbceq fp, r3, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683516,15 +1683516,15 @@ │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq fp, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683552,18 +1683552,14 @@ │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #11 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1683575,14 +1683571,18 @@ │ │ │ │ sbceq fp, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq fp, r3, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01721598 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1683592,15 +1683592,15 @@ │ │ │ │ mulmi r0, lr, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r2, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #144, 12 @ 0x9000000 │ │ │ │ + sbceq fp, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683656,15 +1683656,15 @@ │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #152, 12 @ 0x9800000 │ │ │ │ + sbceq fp, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683688,15 +1683688,15 @@ │ │ │ │ andmi r0, r0, r9, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #40, 22 @ 0xa000 │ │ │ │ + adcseq fp, r5, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #14 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683716,15 +1683716,15 @@ │ │ │ │ mulmi r0, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #160, 12 @ 0xa000000 │ │ │ │ + sbceq fp, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r2, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683752,19 +1683752,19 @@ │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #160, 12 @ 0xa000000 │ │ │ │ + addseq r8, r7, #168, 12 @ 0xa800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #176, 12 @ 0xb000000 │ │ │ │ + addseq r8, r7, #184, 12 @ 0xb800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683772,31 +1683772,31 @@ │ │ │ │ andmi r0, r0, fp, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #168, 12 @ 0xa800000 │ │ │ │ + sbceq fp, r3, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq fp, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq fp, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 12 @ 0xd000000 │ │ │ │ + sbceq fp, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #216, 12 @ 0xd800000 │ │ │ │ + sbceq fp, r3, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r2, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683820,15 +1683820,15 @@ │ │ │ │ @ instruction: 0x400003be │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #248, 12 @ 0xf800000 │ │ │ │ + sbceq fp, r3, #0, 14 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683856,15 +1683856,15 @@ │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r2, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq pc, fp, #0, 12 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683872,15 +1683872,15 @@ │ │ │ │ mulmi r0, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0, 14 │ │ │ │ + sbceq fp, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1683936,19 +1683936,19 @@ │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 14 @ 0x200000 │ │ │ │ + sbceq fp, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 14 @ 0x200000 │ │ │ │ + sbceq fp, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684060,59 +1684060,59 @@ │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r2, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #184 @ 0xb8 │ │ │ │ + adceq fp, lr, #192 @ 0xc0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #136 @ 0x88 │ │ │ │ + adceq fp, lr, #144 @ 0x90 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #200 @ 0xc8 │ │ │ │ + adceq fp, lr, #208 @ 0xd0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 14 @ 0x200000 │ │ │ │ + sbceq fp, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #192, 4 │ │ │ │ + adcseq r7, r8, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #0, 2 │ │ │ │ + adceq fp, lr, #8, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #16, 2 │ │ │ │ + adceq fp, lr, #24, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #32, 2 │ │ │ │ + adceq fp, lr, #40, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #48, 2 │ │ │ │ + adceq fp, lr, #56, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #72, 2 │ │ │ │ + adceq fp, lr, #80, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #136, 12 @ 0x8800000 │ │ │ │ + adcseq lr, sp, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r5, r6, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #27 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684136,51 +1684136,51 @@ │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #16, 14 @ 0x400000 │ │ │ │ + sbceq fp, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq fp, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #96, 14 @ 0x1800000 │ │ │ │ + sbceq fp, r3, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #216, 12 @ 0xd800000 │ │ │ │ + adcseq ip, r4, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #128, 14 @ 0x2000000 │ │ │ │ + sbceq fp, r3, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #160, 14 @ 0x2800000 │ │ │ │ + sbceq fp, r3, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq fp, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 14 @ 0x3400000 │ │ │ │ + sbceq fp, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r0, #88, 22 @ 0x16000 │ │ │ │ + sbceq r3, r0, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224, 14 @ 0x3800000 │ │ │ │ + sbceq fp, r3, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r2, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684204,31 +1684204,31 @@ │ │ │ │ andmi r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0, 16 │ │ │ │ + sbceq fp, r3, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 16 @ 0x80000 │ │ │ │ + sbceq fp, r3, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #16, 16 @ 0x100000 │ │ │ │ + sbceq fp, r3, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #24, 16 @ 0x180000 │ │ │ │ + sbceq fp, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, sp, #144, 22 @ 0x24000 │ │ │ │ + addseq r5, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r2, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684236,35 +1684236,35 @@ │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #32, 16 @ 0x200000 │ │ │ │ + sbceq fp, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #48, 16 @ 0x300000 │ │ │ │ + sbceq fp, r3, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #64, 16 @ 0x400000 │ │ │ │ + sbceq fp, r3, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #72, 16 @ 0x480000 │ │ │ │ + sbceq fp, r3, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #80, 16 @ 0x500000 │ │ │ │ + sbceq fp, r3, #88, 16 @ 0x580000 │ │ │ │ mulmi r0, sp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r1, #200, 12 @ 0xc800000 │ │ │ │ + adcseq sp, r1, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684272,31 +1684272,31 @@ │ │ │ │ andmi r0, r0, sp, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r2, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq fp, r3, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #0, 20 │ │ │ │ + sbceq fp, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #24, 20 @ 0x18000 │ │ │ │ + sbceq fp, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq fp, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #184, 20 @ 0xb8000 │ │ │ │ + sbceq fp, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #1 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684312,43 +1684312,43 @@ │ │ │ │ andmi r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq fp, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 20 @ 0xf0000 │ │ │ │ + sbceq fp, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq fp, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #72, 22 @ 0x12000 │ │ │ │ + sbceq fp, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #120, 22 @ 0x1e000 │ │ │ │ + sbceq fp, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01722198 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684364,27 +1684364,27 @@ │ │ │ │ andmi r0, r0, fp, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #160, 22 @ 0x28000 │ │ │ │ + sbceq fp, r3, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq fp, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq fp, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #208, 22 @ 0x34000 │ │ │ │ + sbceq fp, r3, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, fp, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #4 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684392,43 +1684392,43 @@ │ │ │ │ andmi r0, r0, r5, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #96, 26 @ 0x1800 │ │ │ │ + sbceq fp, r3, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #112, 26 @ 0x1c00 │ │ │ │ + sbceq fp, r3, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #136, 26 @ 0x2200 │ │ │ │ + sbceq fp, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #16, 28 @ 0x100 │ │ │ │ + sbceq fp, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #24, 28 @ 0x180 │ │ │ │ + sbceq fp, r3, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #32, 28 @ 0x200 │ │ │ │ + sbceq fp, r3, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq fp, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #184, 28 @ 0xb80 │ │ │ │ + sbceq fp, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684444,47 +1684444,47 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #224, 28 @ 0xe00 │ │ │ │ + sbceq fp, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #240, 28 @ 0xf00 │ │ │ │ + sbceq fp, r3, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #8, 30 │ │ │ │ + sbceq fp, r3, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r3, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r3, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq fp, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #0 │ │ │ │ + sbceq ip, r3, #8 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48 @ 0x30 │ │ │ │ + sbceq ip, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r2, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684500,59 +1684500,59 @@ │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #88 @ 0x58 │ │ │ │ + sbceq ip, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #96 @ 0x60 │ │ │ │ + sbceq ip, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #120 @ 0x78 │ │ │ │ + sbceq ip, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r4 │ │ │ │ andmi r0, r0, r1, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #152 @ 0x98 │ │ │ │ + sbceq ip, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #176 @ 0xb0 │ │ │ │ + sbceq ip, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #192 @ 0xc0 │ │ │ │ + sbceq ip, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200 @ 0xc8 │ │ │ │ + sbceq ip, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #224 @ 0xe0 │ │ │ │ + sbceq ip, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #9 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684560,23 +1684560,23 @@ │ │ │ │ andmi r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #0, 2 │ │ │ │ + sbceq ip, r3, #8, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #8, 2 │ │ │ │ + sbceq ip, r3, #16, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #32, 2 │ │ │ │ + sbceq ip, r3, #40, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #10 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684588,35 +1684588,35 @@ │ │ │ │ andmi r0, r0, r3, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r2, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48, 2 │ │ │ │ + sbceq ip, r3, #56, 2 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq ip, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #0, 4 │ │ │ │ + sbceq ip, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #136, 4 @ 0x80000008 │ │ │ │ + sbceq ip, r3, #144, 4 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 6 @ 0x40000000 │ │ │ │ + sbceq ip, r3, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #144, 6 @ 0x40000002 │ │ │ │ + sbceq ip, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684664,27 +1684664,27 @@ │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01722698 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 8 @ 0x10000000 │ │ │ │ + sbceq ip, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #13 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #168, 20 @ 0xa8000 │ │ │ │ + adcseq sl, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684720,79 +1684720,79 @@ │ │ │ │ andmi r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #24, 8 @ 0x18000000 │ │ │ │ + sbceq ip, r3, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #15 │ │ │ │ andmi r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #40, 8 @ 0x28000000 │ │ │ │ + sbceq ip, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48, 8 @ 0x30000000 │ │ │ │ + sbceq ip, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #56, 8 @ 0x38000000 │ │ │ │ + sbceq ip, r3, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r1, fp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #216, 24 @ 0xd800 │ │ │ │ + adcseq r1, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #88, 20 @ 0x58000 │ │ │ │ + adceq r2, sl, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r6, lr, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 8 @ 0x40000000 │ │ │ │ + sbceq ip, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq ip, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq ip, r3, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq ip, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #24, 10 @ 0x6000000 │ │ │ │ + sbceq ip, r3, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq ip, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #128, 10 @ 0x20000000 │ │ │ │ + sbceq ip, r3, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684816,55 +1684816,55 @@ │ │ │ │ andmi r0, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01722998 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #160, 10 @ 0x28000000 │ │ │ │ + sbceq ip, r3, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq ip, r3, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq ip, r3, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq ip, r3, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 12 @ 0x1000000 │ │ │ │ + sbceq ip, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #24, 12 @ 0x1800000 │ │ │ │ + sbceq ip, r3, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #32, 12 @ 0x2000000 │ │ │ │ + sbceq ip, r3, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #40, 12 @ 0x2800000 │ │ │ │ + sbceq ip, r3, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48, 12 @ 0x3000000 │ │ │ │ + sbceq ip, r3, #56, 12 @ 0x3800000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq ip, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #40, 14 @ 0xa00000 │ │ │ │ + sbceq ip, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684876,55 +1684876,55 @@ │ │ │ │ andmi r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #56, 14 @ 0xe00000 │ │ │ │ + sbceq ip, r3, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq ip, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #72, 14 @ 0x1200000 │ │ │ │ + sbceq ip, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, lr, #176, 14 @ 0x2c00000 │ │ │ │ + adceq r0, lr, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #80, 14 @ 0x1400000 │ │ │ │ + sbceq ip, r3, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #216, 14 @ 0x3600000 │ │ │ │ + sbceq ip, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #224, 14 @ 0x3800000 │ │ │ │ + sbceq ip, r3, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #32, 16 @ 0x200000 │ │ │ │ + sbceq ip, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #56, 16 @ 0x380000 │ │ │ │ + sbceq ip, r3, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #96, 16 @ 0x600000 │ │ │ │ + sbceq ip, r3, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq ip, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01722a98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1684948,55 +1684948,55 @@ │ │ │ │ andmi r0, r0, r6, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #192, 16 @ 0xc00000 │ │ │ │ + sbceq ip, r3, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200, 16 @ 0xc80000 │ │ │ │ + sbceq ip, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #208, 16 @ 0xd00000 │ │ │ │ + sbceq ip, r3, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #40, 10 @ 0xa000000 │ │ │ │ + adcseq r5, r5, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #248, 20 @ 0xf8000 │ │ │ │ + adcseq ip, lr, #0, 22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #216, 16 @ 0xd80000 │ │ │ │ + sbceq ip, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #96, 18 @ 0x180000 │ │ │ │ + sbceq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq ip, r3, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq ip, r3, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #208, 18 @ 0x340000 │ │ │ │ + sbceq ip, r3, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 20 @ 0x10000 │ │ │ │ + sbceq ip, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r2, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685020,19 +1685020,19 @@ │ │ │ │ andmi r0, r0, fp, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #184, 24 @ 0xb800 │ │ │ │ + adceq r6, lr, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48, 20 @ 0x30000 │ │ │ │ + sbceq ip, r3, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #24 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685052,63 +1685052,63 @@ │ │ │ │ andmi r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #16, 20 @ 0x10000 │ │ │ │ + adcseq r2, r9, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #56, 20 @ 0x38000 │ │ │ │ + sbceq ip, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq ip, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq ip, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #80, 20 @ 0x50000 │ │ │ │ + adceq r2, lr, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq ip, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq lr, r6, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq ip, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq ip, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq ip, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq ip, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #80, 22 @ 0x14000 │ │ │ │ + sbceq ip, r3, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #144, 22 @ 0x24000 │ │ │ │ + sbceq ip, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685132,59 +1685132,59 @@ │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01722e98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r9, r7, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq ip, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq ip, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq ip, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200, 22 @ 0x32000 │ │ │ │ + sbceq ip, r3, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r1, sl, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #80, 24 @ 0x5000 │ │ │ │ + sbceq ip, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #88, 24 @ 0x5800 │ │ │ │ + sbceq ip, r3, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #152, 24 @ 0x9800 │ │ │ │ + sbceq ip, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #160, 24 @ 0xa000 │ │ │ │ + sbceq ip, r3, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200, 24 @ 0xc800 │ │ │ │ + sbceq ip, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #8, 26 @ 0x200 │ │ │ │ + sbceq ip, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685208,59 +1685208,59 @@ │ │ │ │ andmi r0, r0, r5, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #56, 14 @ 0xe00000 │ │ │ │ + adcseq sl, r6, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #40, 26 @ 0xa00 │ │ │ │ + sbceq ip, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #48, 26 @ 0xc00 │ │ │ │ + sbceq ip, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #56, 26 @ 0xe00 │ │ │ │ + sbceq ip, r3, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r0, r1, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 26 @ 0x1000 │ │ │ │ + sbceq ip, r3, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #200, 26 @ 0x3200 │ │ │ │ + sbceq ip, r3, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #208, 26 @ 0x3400 │ │ │ │ + sbceq ip, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #16, 28 @ 0x100 │ │ │ │ + sbceq ip, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #24, 28 @ 0x180 │ │ │ │ + sbceq ip, r3, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 28 @ 0x400 │ │ │ │ + sbceq ip, r3, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #128, 28 @ 0x800 │ │ │ │ + sbceq ip, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r2, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685284,59 +1685284,59 @@ │ │ │ │ andmi r0, r0, r2, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-8]! │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #160, 28 @ 0xa00 │ │ │ │ + sbceq ip, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #168, 28 @ 0xa80 │ │ │ │ + sbceq ip, r3, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #176, 28 @ 0xb00 │ │ │ │ + sbceq ip, r3, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #192, 14 @ 0x3000000 │ │ │ │ + adcseq ip, ip, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #184, 28 @ 0xb80 │ │ │ │ + sbceq ip, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #104, 22 @ 0x1a000 │ │ │ │ + adcseq sp, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #64, 30 @ 0x100 │ │ │ │ + sbceq ip, r3, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #72, 30 @ 0x120 │ │ │ │ + sbceq ip, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq ip, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #144, 30 @ 0x240 │ │ │ │ + sbceq ip, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #184, 30 @ 0x2e0 │ │ │ │ + sbceq ip, r3, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r3, #248, 30 @ 0x3e0 │ │ │ │ + sbceq sp, r3, #0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685360,19 +1685360,19 @@ │ │ │ │ andmi r0, r0, r1, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #24 │ │ │ │ + sbceq sp, r3, #32 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #48 @ 0x30 │ │ │ │ + sbceq sp, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01723198 │ │ │ │ mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685400,127 +1685400,127 @@ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #64 @ 0x40 │ │ │ │ + sbceq sp, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #80 @ 0x50 │ │ │ │ + sbceq sp, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #96 @ 0x60 │ │ │ │ + sbceq sp, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r3, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sp, r3, #152 @ 0x98 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #160 @ 0xa0 │ │ │ │ + sbceq sp, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #176 @ 0xb0 │ │ │ │ + sbceq sp, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #192 @ 0xc0 │ │ │ │ + sbceq sp, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #208 @ 0xd0 │ │ │ │ + sbceq sp, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #224 @ 0xe0 │ │ │ │ + sbceq sp, r3, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #240 @ 0xf0 │ │ │ │ + sbceq sp, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #0, 2 │ │ │ │ + sbceq sp, r3, #8, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #16, 2 │ │ │ │ + sbceq sp, r3, #24, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #32, 2 │ │ │ │ + sbceq sp, r3, #40, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #48, 2 │ │ │ │ + sbceq sp, r3, #56, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #64, 2 │ │ │ │ + sbceq sp, r3, #72, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #80, 2 │ │ │ │ + sbceq sp, r3, #88, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #88, 2 │ │ │ │ + sbceq sp, r3, #96, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #104, 2 │ │ │ │ + sbceq sp, r3, #112, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r2, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #72, 14 @ 0x1200000 │ │ │ │ + adceq r2, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #72, 18 @ 0x120000 │ │ │ │ + adcseq sp, r8, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #120, 2 │ │ │ │ + sbceq sp, r3, #128, 2 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq sp, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #232, 2 @ 0x3a │ │ │ │ + sbceq sp, r3, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #7 │ │ │ │ andmi r0, r0, pc, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685532,63 +1685532,63 @@ │ │ │ │ andmi r0, r0, r7, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #0, 4 │ │ │ │ + sbceq sp, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #8, 4 @ 0x80000000 │ │ │ │ + sbceq sp, r3, #16, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #16, 4 │ │ │ │ + sbceq sp, r3, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #24, 4 @ 0x80000001 │ │ │ │ + sbceq sp, r3, #32, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #32, 4 │ │ │ │ + sbceq sp, r3, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #40, 4 @ 0x80000002 │ │ │ │ + sbceq sp, r3, #48, 4 │ │ │ │ andmi r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq sp, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq sp, r3, #248, 8 @ 0xf8000000 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq sp, r3, #240, 14 @ 0x3c00000 │ │ │ │ mulmi r0, pc, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #136, 20 @ 0x88000 │ │ │ │ + sbceq sp, r3, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #176, 20 @ 0xb0000 │ │ │ │ + sbceq sp, r3, #184, 20 @ 0xb8000 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685612,19 +1685612,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq pc, r3, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq pc, r3, #0, 12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #11 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685704,47 +1685704,47 @@ │ │ │ │ andmi r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #168, 26 @ 0x2a00 │ │ │ │ + sbceq sp, r3, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r2, r4, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #104, 12 @ 0x6800000 │ │ │ │ + adcseq ip, r4, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r5, r6, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #216, 26 @ 0x3600 │ │ │ │ + adcseq ip, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #112, 30 @ 0x1c0 │ │ │ │ + adceq lr, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #216, 26 @ 0x3600 │ │ │ │ + sbceq sp, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685752,15 +1685752,15 @@ │ │ │ │ andmi r0, r0, sp, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01723798 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #216, 2 @ 0x36 │ │ │ │ + adcseq r3, r6, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685784,15 +1685784,15 @@ │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #216, 26 @ 0x3600 │ │ │ │ + sbceq sp, r3, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #16 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685812,23 +1685812,23 @@ │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #17 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #8, 28 @ 0x80 │ │ │ │ + sbceq sp, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #40, 28 @ 0x280 │ │ │ │ + sbceq sp, r3, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r3, r6, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r2, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685836,47 +1685836,47 @@ │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #72, 28 @ 0x480 │ │ │ │ + sbceq sp, r3, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #168, 28 @ 0xa80 │ │ │ │ + sbceq sp, r3, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #216, 28 @ 0xd80 │ │ │ │ + sbceq sp, r3, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #24, 30 @ 0x60 │ │ │ │ + sbceq sp, r3, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #80, 30 @ 0x140 │ │ │ │ + sbceq sp, r3, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r9 │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r0, r0, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r6, r1, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r9 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685888,27 +1685888,27 @@ │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #136, 30 @ 0x220 │ │ │ │ + sbceq sp, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #24, 18 @ 0x60000 │ │ │ │ + adceq r4, sp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #88, 2 │ │ │ │ + adcseq fp, r9, #96, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685932,19 +1685932,19 @@ │ │ │ │ strhmi r1, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #160, 30 @ 0x280 │ │ │ │ + sbceq sp, r3, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #168, 30 @ 0x2a0 │ │ │ │ + sbceq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1685960,43 +1685960,43 @@ │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #152, 30 @ 0x260 │ │ │ │ + adcseq r7, lr, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #192, 24 @ 0xc000 │ │ │ │ + adcseq r4, r9, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-168]! @ 0xffffff58 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ + sbceq sp, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #208, 12 @ 0xd000000 │ │ │ │ + adcseq ip, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #200, 30 @ 0x320 │ │ │ │ + sbceq sp, r3, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #216, 30 @ 0x360 │ │ │ │ + sbceq sp, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686016,31 +1686016,31 @@ │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r3, #240, 30 @ 0x3c0 │ │ │ │ + sbceq sp, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #8 │ │ │ │ + sbceq lr, r3, #16 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r2, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x400001b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #32 │ │ │ │ + sbceq lr, r3, #40 @ 0x28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #24 │ │ │ │ andmi r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686052,15 +1686052,15 @@ │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40 @ 0x28 │ │ │ │ + sbceq lr, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686088,15 +1686088,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #8, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #48 @ 0x30 │ │ │ │ + sbceq lr, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686168,19 +1686168,19 @@ │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #56 @ 0x38 │ │ │ │ + sbceq lr, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64 @ 0x40 │ │ │ │ + sbceq lr, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686220,15 +1686220,15 @@ │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #72 @ 0x48 │ │ │ │ + sbceq lr, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r2, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686244,31 +1686244,31 @@ │ │ │ │ andmi r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #80 @ 0x50 │ │ │ │ + sbceq lr, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88 @ 0x58 │ │ │ │ + sbceq lr, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88 @ 0x58 │ │ │ │ + sbceq lr, r3, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #96 @ 0x60 │ │ │ │ + sbceq lr, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #104 @ 0x68 │ │ │ │ + sbceq lr, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01723f98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686296,23 +1686296,23 @@ │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #112 @ 0x70 │ │ │ │ + sbceq lr, r3, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #120 @ 0x78 │ │ │ │ + sbceq lr, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136 @ 0x88 │ │ │ │ + sbceq lr, r3, #144 @ 0x90 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686368,15 +1686368,15 @@ │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r1 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #152 @ 0x98 │ │ │ │ + sbceq lr, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686388,15 +1686388,15 @@ │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #3 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #136, 8 @ 0x88000000 │ │ │ │ + adcseq sp, r9, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01724198 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686404,15 +1686404,15 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #3 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #160 @ 0xa0 │ │ │ │ + sbceq lr, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686420,15 +1686420,15 @@ │ │ │ │ andmi r0, r0, fp, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #168 @ 0xa8 │ │ │ │ + sbceq lr, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r2 │ │ │ │ andmi r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686440,23 +1686440,23 @@ │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #168 @ 0xa8 │ │ │ │ + sbceq lr, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #176 @ 0xb0 │ │ │ │ + sbceq lr, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #184 @ 0xb8 │ │ │ │ + sbceq lr, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686464,35 +1686464,35 @@ │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #216 @ 0xd8 │ │ │ │ + sbceq lr, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #240 @ 0xf0 │ │ │ │ + sbceq lr, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #248 @ 0xf8 │ │ │ │ + sbceq lr, r3, #0, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #16, 2 │ │ │ │ + sbceq lr, r3, #24, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686584,35 +1686584,35 @@ │ │ │ │ @ instruction: 0x400002b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #24, 2 │ │ │ │ + sbceq lr, r3, #32, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #48, 2 │ │ │ │ + sbceq lr, r3, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #56, 2 │ │ │ │ + sbceq lr, r3, #64, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 2 │ │ │ │ + sbceq lr, r3, #72, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88, 2 │ │ │ │ + sbceq lr, r3, #96, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #96, 2 │ │ │ │ + sbceq lr, r3, #104, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686620,71 +1686620,71 @@ │ │ │ │ andmi r0, r0, r5, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #10 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #16, 26 @ 0x400 │ │ │ │ + sbceq r0, r0, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r5 │ │ │ │ andmi r0, r0, sl, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #104, 2 │ │ │ │ + sbceq lr, r3, #112, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #10 │ │ │ │ andmi r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #112, 2 │ │ │ │ + sbceq lr, r3, #120, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #120, 2 │ │ │ │ + sbceq lr, r3, #128, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 2 │ │ │ │ + sbceq lr, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136, 2 @ 0x22 │ │ │ │ + sbceq lr, r3, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #152, 2 @ 0x26 │ │ │ │ + sbceq lr, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #168, 2 @ 0x2a │ │ │ │ + sbceq lr, r3, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #176, 2 @ 0x2c │ │ │ │ + sbceq lr, r3, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #192, 2 @ 0x30 │ │ │ │ + sbceq lr, r3, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #200, 2 @ 0x32 │ │ │ │ + sbceq lr, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686736,19 +1686736,19 @@ │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #224, 2 @ 0x38 │ │ │ │ + sbceq lr, r3, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #232, 2 @ 0x3a │ │ │ │ + sbceq lr, r3, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686808,35 +1686808,35 @@ │ │ │ │ andmi r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #128, 18 @ 0x200000 │ │ │ │ + addseq r3, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #8, 4 @ 0x80000000 │ │ │ │ + sbceq lr, r3, #16, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40, 4 @ 0x80000002 │ │ │ │ + sbceq lr, r3, #48, 4 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #80, 4 │ │ │ │ + sbceq lr, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #104, 4 @ 0x80000006 │ │ │ │ + sbceq lr, r3, #112, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 4 │ │ │ │ + sbceq lr, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686900,75 +1686900,75 @@ │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #152, 4 @ 0x80000009 │ │ │ │ + sbceq lr, r3, #160, 4 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #80, 6 @ 0x40000001 │ │ │ │ + sbceq lr, r3, #88, 6 @ 0x60000001 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #72, 8 @ 0x48000000 │ │ │ │ + sbceq lr, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r0, r5, #208, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq lr, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #0, 10 │ │ │ │ + sbceq lr, r3, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #16, 10 @ 0x4000000 │ │ │ │ + sbceq lr, r3, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #56, 10 @ 0xe000000 │ │ │ │ + sbceq lr, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 10 @ 0x10000000 │ │ │ │ + sbceq lr, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #80, 10 @ 0x14000000 │ │ │ │ + sbceq lr, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq lr, r3, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #216, 10 @ 0x36000000 │ │ │ │ + sbceq lr, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #248, 10 @ 0x3e000000 │ │ │ │ + sbceq lr, r3, #0, 12 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687012,27 +1687012,27 @@ │ │ │ │ andmi r1, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #23 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #248, 16 @ 0xf80000 │ │ │ │ + adceq pc, fp, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40, 12 @ 0x2800000 │ │ │ │ + sbceq lr, r3, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #136, 28 @ 0x880 │ │ │ │ + adcseq r0, r8, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687052,19 +1687052,19 @@ │ │ │ │ andmi r0, r0, r1, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r2, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #48, 12 @ 0x3000000 │ │ │ │ + sbceq lr, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88, 12 @ 0x5800000 │ │ │ │ + sbceq lr, r3, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #24 │ │ │ │ strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687084,19 +1687084,19 @@ │ │ │ │ andmi r0, r0, sp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror ip │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 12 @ 0x8000000 │ │ │ │ + sbceq lr, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #24, 30 @ 0x60 │ │ │ │ + adceq r0, sp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687104,19 +1687104,19 @@ │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r2, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #200, 12 @ 0xc800000 │ │ │ │ + sbceq lr, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #8, 24 @ 0x800 │ │ │ │ + adceq r2, lr, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r9, #128, 30 @ 0x200 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1687132,63 +1687132,63 @@ │ │ │ │ andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r2, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #224, 12 @ 0xe000000 │ │ │ │ + sbceq lr, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #0, 14 │ │ │ │ + sbceq lr, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #8, 14 @ 0x200000 │ │ │ │ + sbceq lr, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #32, 14 @ 0x800000 │ │ │ │ + sbceq lr, r3, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r2, sl, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r2, sl, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40, 14 @ 0xa00000 │ │ │ │ + sbceq lr, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 14 @ 0x1000000 │ │ │ │ + sbceq lr, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #72, 14 @ 0x1200000 │ │ │ │ + sbceq lr, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #96, 14 @ 0x1800000 │ │ │ │ + sbceq lr, r3, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq lr, r3, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 14 @ 0x2000000 │ │ │ │ + sbceq lr, r3, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136, 14 @ 0x2200000 │ │ │ │ + sbceq lr, r3, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687216,131 +1687216,131 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #216, 20 @ 0xd8000 │ │ │ │ + adcseq ip, r9, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq lr, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #208, 14 @ 0x3400000 │ │ │ │ + sbceq lr, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #24, 16 @ 0x180000 │ │ │ │ + sbceq lr, r3, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88, 16 @ 0x580000 │ │ │ │ + sbceq lr, r3, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r7, r0, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #112, 16 @ 0x700000 │ │ │ │ + sbceq lr, r3, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #0, 14 │ │ │ │ + adcseq r7, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #88, 24 @ 0x5800 │ │ │ │ + adcseq r0, fp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #120, 16 @ 0x780000 │ │ │ │ + sbceq lr, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #16 │ │ │ │ + adcseq lr, sp, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 16 @ 0x800000 │ │ │ │ + sbceq lr, r3, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #160, 28 @ 0xa00 │ │ │ │ + adcseq sl, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #96, 30 @ 0x180 │ │ │ │ + adcseq r3, r0, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #48, 2 │ │ │ │ + adcseq sl, ip, #56, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136, 16 @ 0x880000 │ │ │ │ + sbceq lr, r3, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r0, r7, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #96, 16 @ 0x600000 │ │ │ │ + adceq fp, r2, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #144, 16 @ 0x900000 │ │ │ │ + sbceq lr, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #152, 16 @ 0x980000 │ │ │ │ + sbceq lr, r3, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #176, 26 @ 0x2c00 │ │ │ │ + adcseq sl, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #248, 20 @ 0xf8000 │ │ │ │ + adceq r8, pc, #0, 22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #208, 20 @ 0xd0000 │ │ │ │ + adceq r5, pc, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687424,15 +1687424,15 @@ │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #160, 16 @ 0xa00000 │ │ │ │ + sbceq lr, r3, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687444,15 +1687444,15 @@ │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #224, 16 @ 0xe00000 │ │ │ │ + sbceq lr, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687476,31 +1687476,31 @@ │ │ │ │ andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01725298 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #16, 18 @ 0x40000 │ │ │ │ + sbceq lr, r3, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #32, 18 @ 0x80000 │ │ │ │ + sbceq lr, r3, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #5 │ │ │ │ andmi r0, r0, lr, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #48, 18 @ 0xc0000 │ │ │ │ + sbceq lr, r3, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687516,31 +1687516,31 @@ │ │ │ │ andmi r0, r0, lr, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #56, 18 @ 0xe0000 │ │ │ │ + sbceq lr, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq sl, r8, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 18 @ 0x100000 │ │ │ │ + sbceq lr, r3, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #72, 18 @ 0x120000 │ │ │ │ + sbceq lr, r3, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq lr, r3, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687560,19 +1687560,19 @@ │ │ │ │ andmi r0, r0, r1, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136, 18 @ 0x220000 │ │ │ │ + sbceq lr, r3, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #200, 18 @ 0x320000 │ │ │ │ + sbceq lr, r3, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r2, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687596,15 +1687596,15 @@ │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #208, 18 @ 0x340000 │ │ │ │ + sbceq lr, r3, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687628,15 +1687628,15 @@ │ │ │ │ @ instruction: 0x400005bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #9 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #200, 6 @ 0x20000003 │ │ │ │ + adcseq ip, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r2, #-72]! @ 0xffffffb8 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687676,19 +1687676,19 @@ │ │ │ │ andmi r0, r0, r3, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r2, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #216, 20 @ 0xd8000 │ │ │ │ + adceq r2, r4, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #96, 14 @ 0x1800000 │ │ │ │ + adceq pc, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #11 │ │ │ │ andmi r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687704,15 +1687704,15 @@ │ │ │ │ andmi r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #16, 20 @ 0x10000 │ │ │ │ + sbceq lr, r3, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687728,31 +1687728,31 @@ │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #48, 10 @ 0xc000000 │ │ │ │ + adcseq sp, r5, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40, 20 @ 0x28000 │ │ │ │ + sbceq lr, r3, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #56, 20 @ 0x38000 │ │ │ │ + sbceq lr, r3, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 20 @ 0x40000 │ │ │ │ + sbceq lr, r3, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #72, 20 @ 0x48000 │ │ │ │ + sbceq lr, r3, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687784,15 +1687784,15 @@ │ │ │ │ andmi r0, r0, sp, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #80, 20 @ 0x50000 │ │ │ │ + sbceq lr, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687812,19 +1687812,19 @@ │ │ │ │ andmi r0, r0, fp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r2, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #88, 20 @ 0x58000 │ │ │ │ + sbceq lr, r3, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 20 @ 0x80000 │ │ │ │ + sbceq lr, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #15 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687900,15 +1687900,15 @@ │ │ │ │ @ instruction: 0x400001b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #168, 20 @ 0xa8000 │ │ │ │ + sbceq lr, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r9 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687936,19 +1687936,19 @@ │ │ │ │ andmi r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #19 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #216, 20 @ 0xd8000 │ │ │ │ + sbceq lr, r3, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #8, 2 │ │ │ │ + addseq ip, sl, #16, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r2, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1687968,15 +1687968,15 @@ │ │ │ │ andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr sl │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #224, 20 @ 0xe0000 │ │ │ │ + sbceq lr, r3, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #20 │ │ │ │ andmi r0, r0, r9, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688004,15 +1688004,15 @@ │ │ │ │ @ instruction: 0x400005bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #21 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #128, 16 @ 0x800000 │ │ │ │ + adcseq r4, ip, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r2, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688020,15 +1688020,15 @@ │ │ │ │ andmi r0, r0, r1, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr fp │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #32, 22 @ 0x8000 │ │ │ │ + sbceq lr, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbeq pc, r7, #16, 10 @ 0x4000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1688052,43 +1688052,43 @@ │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r2, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #128, 26 @ 0x2000 │ │ │ │ + adceq r9, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #40, 22 @ 0xa000 │ │ │ │ + sbceq lr, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #64, 22 @ 0x10000 │ │ │ │ + sbceq lr, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #112, 22 @ 0x1c000 │ │ │ │ + sbceq lr, r3, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #120, 22 @ 0x1e000 │ │ │ │ + sbceq lr, r3, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #176, 22 @ 0x2c000 │ │ │ │ + sbceq lr, r3, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #184, 22 @ 0x2e000 │ │ │ │ + sbceq lr, r3, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #192, 22 @ 0x30000 │ │ │ │ + sbceq lr, r3, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688112,27 +1688112,27 @@ │ │ │ │ andmi r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #25 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #32, 26 @ 0x800 │ │ │ │ + sbceq lr, r3, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #112, 28 @ 0x700 │ │ │ │ + sbceq lr, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #128, 28 @ 0x800 │ │ │ │ + sbceq lr, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #136, 28 @ 0x880 │ │ │ │ + sbceq lr, r3, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r2, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r6, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688160,55 +1688160,55 @@ │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #144, 28 @ 0x900 │ │ │ │ + sbceq lr, r3, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #128, 28 @ 0x800 │ │ │ │ + adcseq sp, sp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r3, #96, 30 @ 0x180 │ │ │ │ + sbceq lr, r3, #104, 30 @ 0x1a0 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #64 @ 0x40 │ │ │ │ + sbceq pc, r3, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #72 @ 0x48 │ │ │ │ + sbceq pc, r3, #80 @ 0x50 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #192 @ 0xc0 │ │ │ │ + sbceq pc, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #200 @ 0xc8 │ │ │ │ + sbceq pc, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #216 @ 0xd8 │ │ │ │ + sbceq pc, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #248 @ 0xf8 │ │ │ │ + sbceq pc, r3, #0, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #0, 2 │ │ │ │ + sbceq pc, r3, #8, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #24, 2 │ │ │ │ + sbceq pc, r3, #32, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688236,23 +1688236,23 @@ │ │ │ │ andmi r0, r0, lr, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #32, 2 │ │ │ │ + sbceq pc, r3, #40, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #56, 2 │ │ │ │ + sbceq pc, r3, #64, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #72, 2 │ │ │ │ + sbceq pc, r3, #80, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01725e98 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688272,23 +1688272,23 @@ │ │ │ │ andmi r0, r0, r6, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl pc │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #104, 2 │ │ │ │ + sbceq pc, r3, #112, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #128, 2 │ │ │ │ + sbceq pc, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #144, 2 @ 0x24 │ │ │ │ + sbceq pc, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #30 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688324,23 +1688324,23 @@ │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #31 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #176, 2 @ 0x2c │ │ │ │ + sbceq pc, r3, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #32, 4 │ │ │ │ + sbceq pc, r3, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #96, 4 │ │ │ │ + sbceq pc, r3, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r2, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688360,31 +1688360,31 @@ │ │ │ │ mulmi r0, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01726098 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #136, 4 @ 0x80000008 │ │ │ │ + sbceq pc, r3, #144, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #160, 4 │ │ │ │ + sbceq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #176, 4 │ │ │ │ + sbceq pc, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #208, 4 │ │ │ │ + sbceq pc, r3, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq ip, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #1 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688416,19 +1688416,19 @@ │ │ │ │ andmi r0, r0, lr, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #216, 4 @ 0x8000000d │ │ │ │ + sbceq pc, r3, #224, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #232, 4 @ 0x8000000e │ │ │ │ + sbceq pc, r3, #240, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688440,31 +1688440,31 @@ │ │ │ │ andmi r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #8, 6 @ 0x20000000 │ │ │ │ + sbceq pc, r3, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #24, 6 @ 0x60000000 │ │ │ │ + sbceq pc, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq pc, r3, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, lr, #216, 22 @ 0x36000 │ │ │ │ + adceq r6, lr, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #88, 6 @ 0x60000001 │ │ │ │ + sbceq pc, r3, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688476,39 +1688476,39 @@ │ │ │ │ andmi r0, r0, sl, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #176, 16 @ 0xb00000 │ │ │ │ + adceq pc, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r2 │ │ │ │ andmi r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #128, 6 │ │ │ │ + sbceq pc, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #4 │ │ │ │ andmi r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01726298 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #104, 2 │ │ │ │ + adcseq r2, r6, #112, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688612,23 +1688612,23 @@ │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #88, 16 @ 0x580000 │ │ │ │ + adcseq r4, r0, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #0, 20 │ │ │ │ + adcseq r2, sp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, pc, #40 @ 0x28 │ │ │ │ + adceq r0, pc, #48 @ 0x30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688740,15 +1688740,15 @@ │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #72, 8 @ 0x48000000 │ │ │ │ + sbceq pc, r3, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688772,27 +1688772,27 @@ │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #88, 8 @ 0x58000000 │ │ │ │ + sbceq pc, r3, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r7 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #104, 8 @ 0x68000000 │ │ │ │ + sbceq pc, r3, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r0, r0, #224, 12 @ 0xe000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1688804,15 +1688804,15 @@ │ │ │ │ andmi r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r3, #88, 10 @ 0x16000000 │ │ │ │ + sbceq pc, r3, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1688856,395 +1688856,395 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #240, 26 @ 0x3c00 │ │ │ │ + adcseq ip, r9, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #232, 26 @ 0x3a00 │ │ │ │ + adcseq ip, r9, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #8, 28 @ 0x80 │ │ │ │ + adcseq ip, r9, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #16, 28 @ 0x100 │ │ │ │ + adcseq ip, r9, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #40, 28 @ 0x280 │ │ │ │ + adcseq ip, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #56, 28 @ 0x380 │ │ │ │ + adcseq ip, r9, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #64, 28 @ 0x400 │ │ │ │ + adcseq ip, r9, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #72, 28 @ 0x480 │ │ │ │ + adcseq ip, r9, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #112, 28 @ 0x700 │ │ │ │ + adcseq ip, r9, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #104, 28 @ 0x680 │ │ │ │ + adcseq ip, r9, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #96, 28 @ 0x600 │ │ │ │ + adcseq ip, r9, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #152, 28 @ 0x980 │ │ │ │ + adcseq ip, r9, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 28 @ 0x900 │ │ │ │ + adcseq ip, r9, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #136, 28 @ 0x880 │ │ │ │ + adcseq ip, r9, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #176, 28 @ 0xb00 │ │ │ │ + adcseq ip, r9, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #224, 28 @ 0xe00 │ │ │ │ + adcseq ip, r9, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 28 @ 0xc80 │ │ │ │ + adcseq ip, r9, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #232, 28 @ 0xe80 │ │ │ │ + adcseq ip, r9, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #208, 28 @ 0xd00 │ │ │ │ + adcseq ip, r9, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #240, 28 @ 0xf00 │ │ │ │ + adcseq ip, r9, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #216, 28 @ 0xd80 │ │ │ │ + adcseq ip, r9, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #192, 28 @ 0xc00 │ │ │ │ + adcseq ip, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #24, 30 @ 0x60 │ │ │ │ + adcseq ip, r9, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #40, 30 @ 0xa0 │ │ │ │ + adcseq ip, r9, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #48, 30 @ 0xc0 │ │ │ │ + adcseq ip, r9, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #72, 30 @ 0x120 │ │ │ │ + adcseq ip, r9, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #88, 30 @ 0x160 │ │ │ │ + adcseq ip, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #104, 30 @ 0x1a0 │ │ │ │ + adcseq ip, r9, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 30 @ 0x240 │ │ │ │ + adcseq ip, r9, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #120, 30 @ 0x1e0 │ │ │ │ + adcseq ip, r9, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #128, 30 @ 0x200 │ │ │ │ + adcseq ip, r9, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #136, 30 @ 0x220 │ │ │ │ + adcseq ip, r9, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #176, 30 @ 0x2c0 │ │ │ │ + adcseq ip, r9, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 30 @ 0x320 │ │ │ │ + adcseq ip, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #192, 30 @ 0x300 │ │ │ │ + adcseq ip, r9, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #208, 30 @ 0x340 │ │ │ │ + adcseq ip, r9, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #56 @ 0x38 │ │ │ │ + adcseq sp, r9, #64 @ 0x40 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #24, 24 @ 0x1800 │ │ │ │ + adcseq ip, r9, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #104, 24 @ 0x6800 │ │ │ │ + adcseq ip, r9, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #112, 24 @ 0x7000 │ │ │ │ + adcseq ip, r9, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #96, 24 @ 0x6000 │ │ │ │ + adcseq ip, r9, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r5, sl, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #64, 26 @ 0x1000 │ │ │ │ + adcseq ip, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #56, 26 @ 0xe00 │ │ │ │ + adcseq ip, r9, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #224, 22 @ 0x38000 │ │ │ │ + adcseq ip, r9, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 24 @ 0x9000 │ │ │ │ + adcseq ip, r9, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #160, 22 @ 0x28000 │ │ │ │ + adcseq ip, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #168, 22 @ 0x2a000 │ │ │ │ + adcseq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 22 @ 0x32000 │ │ │ │ + adcseq ip, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #248, 22 @ 0x3e000 │ │ │ │ + adcseq ip, r9, #0, 24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #184, 24 @ 0xb800 │ │ │ │ + adcseq ip, r9, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #32, 26 @ 0x800 │ │ │ │ + adcseq ip, r9, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #168, 24 @ 0xa800 │ │ │ │ + adcseq ip, r9, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #16, 26 @ 0x400 │ │ │ │ + adcseq ip, r9, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #240, 24 @ 0xf000 │ │ │ │ + adcseq ip, r9, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #104 @ 0x68 │ │ │ │ + adcseq sp, r9, #112 @ 0x70 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #112 @ 0x70 │ │ │ │ + adcseq sp, r9, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #200, 26 @ 0x3200 │ │ │ │ + adcseq ip, r9, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #16, 24 @ 0x1000 │ │ │ │ + adcseq ip, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #48, 22 @ 0xc000 │ │ │ │ + adcseq ip, r9, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #80, 22 @ 0x14000 │ │ │ │ + adcseq ip, r9, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #64, 22 @ 0x10000 │ │ │ │ + adcseq ip, r9, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #64, 24 @ 0x4000 │ │ │ │ + adcseq ip, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #160, 26 @ 0x2800 │ │ │ │ + adcseq ip, r9, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #56, 24 @ 0x3800 │ │ │ │ + adcseq ip, r9, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #152, 26 @ 0x2600 │ │ │ │ + adcseq ip, r9, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #48, 24 @ 0x3000 │ │ │ │ + adcseq ip, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 26 @ 0x2400 │ │ │ │ + adcseq ip, r9, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #224, 24 @ 0xe000 │ │ │ │ + adcseq ip, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #88, 24 @ 0x5800 │ │ │ │ + adcseq ip, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #232, 24 @ 0xe800 │ │ │ │ + adcseq ip, r9, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #216, 24 @ 0xd800 │ │ │ │ + adcseq ip, r9, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #240, 22 @ 0x3c000 │ │ │ │ + adcseq ip, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #160, 24 @ 0xa000 │ │ │ │ + adcseq ip, r9, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #192, 22 @ 0x30000 │ │ │ │ + adcseq ip, r9, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #120, 22 @ 0x1e000 │ │ │ │ + adcseq ip, r9, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #144, 22 @ 0x24000 │ │ │ │ + adcseq ip, r9, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #112, 22 @ 0x1c000 │ │ │ │ + adcseq ip, r9, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #32 │ │ │ │ + adcseq sp, r9, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #112, 26 @ 0x1c00 │ │ │ │ + adcseq ip, r9, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #184, 26 @ 0x2e00 │ │ │ │ + adcseq ip, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #96, 26 @ 0x1800 │ │ │ │ + adcseq ip, r9, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #0 │ │ │ │ + adcseq sp, r9, #8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #88 @ 0x58 │ │ │ │ + adcseq sp, r9, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #240, 30 @ 0x3c0 │ │ │ │ + adcseq ip, r9, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #104, 26 @ 0x1a00 │ │ │ │ + adcseq ip, r9, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #40 @ 0x28 │ │ │ │ + adcseq sp, r9, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #88, 26 @ 0x1600 │ │ │ │ + adcseq ip, r9, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #248, 30 @ 0x3e0 │ │ │ │ + adcseq sp, r9, #0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #48 @ 0x30 │ │ │ │ + adcseq sp, r9, #56 @ 0x38 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #232, 30 @ 0x3a0 │ │ │ │ + adcseq ip, r9, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #176, 24 @ 0xb000 │ │ │ │ + adcseq ip, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #24, 26 @ 0x600 │ │ │ │ + adcseq ip, r9, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #96, 22 @ 0x18000 │ │ │ │ + adcseq ip, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #216, 26 @ 0x3600 │ │ │ │ + adcseq ip, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r3, #96, 30 @ 0x180 │ │ │ │ + adceq r1, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9bb14 <__bss_end__@@Base+0x3ed48> │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689252,39 +1689252,39 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsl #22 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r5, sl, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #216, 24 @ 0xd800 │ │ │ │ + addseq r5, r9, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #40, 18 @ 0xa0000 │ │ │ │ + addseq r8, r9, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #104, 20 @ 0x68000 │ │ │ │ + adcseq r5, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #224, 12 @ 0xe000000 │ │ │ │ + adcseq ip, r9, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3424 @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #184, 2 @ 0x2e │ │ │ │ + adcseq r9, r7, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r2, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689292,19 +1689292,19 @@ │ │ │ │ andmi r0, r0, fp, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r2, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r9, #136 @ 0x88 │ │ │ │ + adcseq sp, r9, #144 @ 0x90 │ │ │ │ andpl r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #40, 22 @ 0xa000 │ │ │ │ + adcseq ip, r9, #48, 22 @ 0xc000 │ │ │ │ andpl r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #30 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689324,27 +1689324,27 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #152, 24 @ 0x9800 │ │ │ │ + adcseq ip, r9, #160, 24 @ 0xa000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #192, 26 @ 0x3000 │ │ │ │ + adcseq ip, r9, #200, 26 @ 0x3200 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01726f98 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #24, 28 @ 0x180 │ │ │ │ + adcseq ip, r9, #32, 28 @ 0x200 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689352,39 +1689352,39 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r2, #-248]! @ 0xffffff08 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #208, 22 @ 0x34000 │ │ │ │ + adcseq ip, r9, #216, 22 @ 0x36000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r2, #-248]! @ 0xffffff08 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r9, #120 @ 0x78 │ │ │ │ + adcseq sp, r9, #128 @ 0x80 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #88, 22 @ 0x16000 │ │ │ │ + adcseq ip, r9, #96, 22 @ 0x18000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #184, 30 @ 0x2e0 │ │ │ │ + adcseq ip, r9, #192, 30 @ 0x300 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689404,27 +1689404,27 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r2, #-8]! │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #208, 26 @ 0x3400 │ │ │ │ + adcseq ip, r9, #216, 26 @ 0x3600 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #32, 30 @ 0x80 │ │ │ │ + adcseq ip, r9, #40, 30 @ 0xa0 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #104, 22 @ 0x1a000 │ │ │ │ + adcseq ip, r9, #112, 22 @ 0x1c000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #112, 30 @ 0x1c0 │ │ │ │ + adcseq ip, r9, #120, 30 @ 0x1e0 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #1 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689432,27 +1689432,27 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #2 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #152, 22 @ 0x26000 │ │ │ │ + adcseq ip, r9, #160, 22 @ 0x28000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #128, 22 @ 0x20000 │ │ │ │ + adcseq ip, r9, #136, 22 @ 0x22000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #2 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #232, 22 @ 0x3a000 │ │ │ │ + adcseq ip, r9, #240, 22 @ 0x3c000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r1 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689464,15 +1689464,15 @@ │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01727198 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #72, 22 @ 0x12000 │ │ │ │ + adcseq ip, r9, #80, 22 @ 0x14000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #3 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689488,55 +1689488,55 @@ │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #224, 26 @ 0x3800 │ │ │ │ + adcseq ip, r9, #232, 26 @ 0x3a00 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r2 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #160, 28 @ 0xa00 │ │ │ │ + adcseq ip, r9, #168, 28 @ 0xa80 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #4 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #4 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #56, 22 @ 0xe000 │ │ │ │ + adcseq ip, r9, #64, 22 @ 0x10000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r2 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r2 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #80, 30 @ 0x140 │ │ │ │ + adcseq ip, r9, #88, 30 @ 0x160 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01727298 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #96, 30 @ 0x180 │ │ │ │ + adcseq ip, r9, #104, 30 @ 0x1a0 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #5 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689548,47 +1689548,47 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #5 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r9, #64 @ 0x40 │ │ │ │ + adcseq sp, r9, #72 @ 0x48 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #6 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r9, #96 @ 0x60 │ │ │ │ + adcseq sp, r9, #104 @ 0x68 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #0, 24 │ │ │ │ + adcseq ip, r9, #8, 24 @ 0x800 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r3 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #120, 28 @ 0x780 │ │ │ │ + adcseq ip, r9, #128, 28 @ 0x800 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #184, 28 @ 0xb80 │ │ │ │ + adcseq ip, r9, #192, 28 @ 0xc00 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689596,115 +1689596,115 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #7 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #152, 30 @ 0x260 │ │ │ │ + adcseq ip, r9, #160, 30 @ 0x280 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #80, 28 @ 0x500 │ │ │ │ + adcseq ip, r9, #88, 28 @ 0x580 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #48, 28 @ 0x300 │ │ │ │ + adcseq ip, r9, #56, 28 @ 0x380 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #120, 26 @ 0x1e00 │ │ │ │ + adcseq ip, r9, #128, 26 @ 0x2000 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #248, 26 @ 0x3e00 │ │ │ │ + adcseq ip, r9, #0, 28 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andpl r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #56, 30 @ 0xe0 │ │ │ │ + adcseq ip, r9, #64, 30 @ 0x100 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq sp, r9, #8 │ │ │ │ + adcseq sp, r9, #16 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #216, 30 @ 0x360 │ │ │ │ + adcseq ip, r9, #224, 30 @ 0x380 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #40, 26 @ 0xa00 │ │ │ │ + adcseq ip, r9, #48, 26 @ 0xc00 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #192, 24 @ 0xc000 │ │ │ │ + adcseq ip, r9, #200, 24 @ 0xc800 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #248, 24 @ 0xf800 │ │ │ │ + adcseq ip, r9, #0, 26 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #168, 26 @ 0x2a00 │ │ │ │ + adcseq ip, r9, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #72, 24 @ 0x4800 │ │ │ │ + adcseq ip, r9, #80, 24 @ 0x5000 │ │ │ │ andpl r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #32, 24 @ 0x2000 │ │ │ │ + adcseq ip, r9, #40, 24 @ 0x2800 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ + adcseq ip, r9, #184, 22 @ 0x2e000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #72, 26 @ 0x1200 │ │ │ │ + adcseq ip, r9, #80, 26 @ 0x1400 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #120, 24 @ 0x7800 │ │ │ │ + adcseq ip, r9, #128, 24 @ 0x8000 │ │ │ │ andpl r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - adcseq ip, r9, #248, 28 @ 0xf80 │ │ │ │ + adcseq ip, r9, #0, 30 │ │ │ │ andpl r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - adcseq r9, r8, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r9, r8, #168, 8 @ 0xa8000000 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #168, 12 @ 0xa800000 │ │ │ │ + addseq r2, r8, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #48, 10 @ 0xc000000 │ │ │ │ + adcseq fp, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r5 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #200, 14 @ 0x3200000 │ │ │ │ + adceq sp, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #10 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689712,103 +1689712,103 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r5 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r3, pc, #0, 14 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01727598 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #136, 10 @ 0x22000000 │ │ │ │ + adcseq fp, pc, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r2, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #112, 4 │ │ │ │ + adcseq r9, pc, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #11 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #11 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq fp, pc, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r2, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #168, 12 @ 0xa800000 │ │ │ │ + addseq r1, sl, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #12 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #8, 12 @ 0x800000 │ │ │ │ + adcseq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #48, 20 @ 0x30000 │ │ │ │ + adceq r2, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01727698 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #208 @ 0xd0 │ │ │ │ + adcseq r8, lr, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #88, 12 @ 0x5800000 │ │ │ │ + adcseq fp, pc, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r2, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r4, sp, #0, 10 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689824,39 +1689824,39 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq sp, r5, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #0, 22 │ │ │ │ + adcseq ip, r9, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r7 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #216, 14 @ 0x3600000 │ │ │ │ + adcseq fp, r0, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01727798 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #136 @ 0x88 │ │ │ │ + adcseq r0, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #15 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1689864,67 +1689864,67 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r2, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #216, 30 @ 0x360 │ │ │ │ + adcseq r9, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #15 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #16 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #128, 20 @ 0x80000 │ │ │ │ + adceq r2, sl, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #16 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #64, 4 │ │ │ │ + adcseq r6, lr, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #16 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #240 @ 0xf0 │ │ │ │ + adcseq r8, lr, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #16 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #168, 16 @ 0xa80000 │ │ │ │ + adcseq fp, pc, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #17 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #200, 16 @ 0xc80000 │ │ │ │ + adcseq fp, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #224, 16 @ 0xe00000 │ │ │ │ + adcseq fp, pc, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r2, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1693464,15 +1693464,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #32, 22 @ 0x8000 │ │ │ │ + adcseq r5, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1693564,15 +1693564,15 @@ │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #3 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #0, 22 │ │ │ │ + adceq r4, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r2, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1693764,15 +1693764,15 @@ │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #9 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r2, #80, 6 @ 0x40000001 │ │ │ │ + addseq r5, r2, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694176,19 +1694176,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #0, 30 │ │ │ │ + adcseq r2, sp, #8, 30 │ │ │ │ andmi r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #32 │ │ │ │ + adcseq r3, sp, #40 @ 0x28 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694272,19 +1694272,19 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #144, 28 @ 0x900 │ │ │ │ + addseq r7, r7, #152, 28 @ 0x980 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r7, r7, #160, 28 @ 0xa00 │ │ │ │ + addseq r7, r7, #168, 28 @ 0xa80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r2, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694332,19 +1694332,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #200, 4 @ 0x8000000c │ │ │ │ + adcseq sp, sp, #208, 4 │ │ │ │ andmi r0, r0, r3, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq sp, sp, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694456,19 +1694456,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #128, 20 @ 0x80000 │ │ │ │ + adcseq pc, pc, #136, 20 @ 0x88000 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #96, 24 @ 0x6000 │ │ │ │ + adcseq pc, pc, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r2, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694600,19 +1694600,19 @@ │ │ │ │ andmi r0, r0, r9, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #8, 30 │ │ │ │ + rsbseq fp, pc, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, pc, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq fp, pc, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694716,19 +1694716,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r2, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #192, 28 @ 0xc00 │ │ │ │ + adceq sp, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sp, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #0 │ │ │ │ + adceq lr, r9, #8 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694924,19 +1694924,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r2, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #192, 24 @ 0xc000 │ │ │ │ + adcseq pc, pc, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #232, 26 @ 0x3a00 │ │ │ │ + adcseq pc, pc, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695084,19 +1695084,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #248, 2 @ 0x3e │ │ │ │ + adcseq sl, lr, #0, 4 │ │ │ │ andmi r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq sl, lr, #64, 6 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695248,19 +1695248,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #32 │ │ │ │ + adcseq fp, fp, #40 @ 0x28 │ │ │ │ andmi r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #144, 2 @ 0x24 │ │ │ │ + adcseq fp, fp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695460,19 +1695460,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #16 │ │ │ │ + adcseq sl, pc, #24 │ │ │ │ andmi r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #72, 2 │ │ │ │ + adcseq sl, pc, #80, 2 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695592,19 +1695592,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #24, 22 @ 0x6000 │ │ │ │ + adceq r6, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, ip, #40, 24 @ 0x2800 │ │ │ │ + adceq r6, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695908,15 +1695908,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r8, r7, #120, 10 @ 0x1e000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695940,19 +1695940,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r2, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #56, 28 @ 0x380 │ │ │ │ + adcseq sp, r5, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #152, 8 @ 0x98000000 │ │ │ │ + adcseq lr, r5, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695996,27 +1695996,27 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #144, 26 @ 0x2400 │ │ │ │ + adcseq sp, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #176, 26 @ 0x2c00 │ │ │ │ + adcseq sp, r0, #184, 26 @ 0x2e00 │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #176, 28 @ 0xb00 │ │ │ │ + adcseq sp, r0, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696088,19 +1696088,19 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r1, sl, #224, 16 @ 0xe00000 │ │ │ │ strhmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #144, 18 @ 0x240000 │ │ │ │ + adcseq r1, sl, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #56, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696348,19 +1696348,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #0, 24 │ │ │ │ + sbceq r0, r2, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sp, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r0, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0172df98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696376,131 +1696376,131 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #176 @ 0xb0 │ │ │ │ + adceq r7, pc, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r3, fp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #24, 2 │ │ │ │ + adceq r5, ip, #32, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #216 @ 0xd8 │ │ │ │ + adceq r5, ip, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r7, r0, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r7, r0, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r7, r0, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r7, r0, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r7, r0, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r7, r0, #0, 8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #8, 8 @ 0x8000000 │ │ │ │ + adcseq r7, r0, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r7, r0, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r7, r0, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r7, r0, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #104, 8 @ 0x68000000 │ │ │ │ + adcseq r7, r0, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r7, r0, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #224, 22 @ 0x38000 │ │ │ │ + adcseq r7, r0, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r2, lr, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adcseq r7, r0, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adcseq r7, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #0, 10 │ │ │ │ + adcseq r7, r0, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r5, #0, 24 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696632,19 +1696632,19 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #184, 24 @ 0xb800 │ │ │ │ + adcseq r3, pc, #192, 24 @ 0xc000 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #152, 30 @ 0x260 │ │ │ │ + adcseq r3, pc, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #240, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696844,43 +1696844,43 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r2, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #128, 24 @ 0x8000 │ │ │ │ + adcseq ip, lr, #136, 24 @ 0x8800 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #120, 28 @ 0x780 │ │ │ │ + adcseq ip, lr, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #104, 16 @ 0x680000 │ │ │ │ + adcseq r6, r6, #112, 16 @ 0x700000 │ │ │ │ mulmi r0, r6, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #0, 22 │ │ │ │ + adcseq r6, r6, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #120, 30 @ 0x1e0 │ │ │ │ + adcseq sp, lr, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #112, 30 @ 0x1c0 │ │ │ │ + adcseq sp, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #0, 22 │ │ │ │ + adcseq r3, sl, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1696900,19 +1696900,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #0, 12 │ │ │ │ + adcseq fp, ip, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #128, 12 @ 0x8000000 │ │ │ │ + adcseq fp, ip, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1696992,19 +1696992,19 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 4 │ │ │ │ + rsbseq r3, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #80, 18 @ 0x140000 │ │ │ │ + adcseq sp, r0, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697052,43 +1697052,43 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0172e898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #144, 18 @ 0x240000 │ │ │ │ + adcseq sp, r0, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, fp, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #64, 26 @ 0x1000 │ │ │ │ + adcseq sp, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq r3, fp, #128, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #128, 6 │ │ │ │ + rsbseq r3, fp, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r3, fp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r3, fp, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r3, fp, #192, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #240, 22 @ 0x3c000 │ │ │ │ + adceq r7, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697096,27 +1697096,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #32, 24 @ 0x2000 │ │ │ │ + adceq r7, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, lr, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #208, 26 @ 0x3400 │ │ │ │ + adceq r7, pc, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 6 │ │ │ │ + rsbseq r3, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #128, 16 @ 0x800000 │ │ │ │ + sbceq r0, r0, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, lsl r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697152,51 +1697152,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #200, 16 @ 0xc80000 │ │ │ │ + sbceq r0, r0, #208, 16 @ 0xd00000 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #168, 24 @ 0xa800 │ │ │ │ + sbceq r0, r0, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r3, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #56, 24 @ 0x3800 │ │ │ │ + adcseq sp, pc, #64, 24 @ 0x4000 │ │ │ │ strhmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #240, 24 @ 0xf000 │ │ │ │ + adcseq sp, pc, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq r3, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq r3, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r3, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r3, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697232,103 +1697232,103 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r3, fp, #144, 8 @ 0x90000000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r3, fp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq r3, fp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r3, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r3, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r3, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq r3, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r3, fp, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r3, fp, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r3, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r3, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r3, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #232, 14 @ 0x3a00000 │ │ │ │ + rsbseq r3, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #0, 16 │ │ │ │ + rsbseq r3, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r3, fp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r3, fp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r3, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r3, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #56, 16 @ 0x380000 │ │ │ │ + rsbseq r3, fp, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r3, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r3, fp, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r3, fp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #120, 22 @ 0x1e000 │ │ │ │ + adcseq pc, r9, #128, 22 @ 0x20000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, ror #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697404,19 +1697404,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r2, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #16, 24 @ 0x1000 │ │ │ │ + adcseq pc, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, lr, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #0, 12 │ │ │ │ + adcseq r0, sl, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697448,39 +1697448,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r2, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #120, 16 @ 0x780000 │ │ │ │ + rsbseq r3, fp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq r3, fp, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r3, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r3, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #96, 20 @ 0x60000 │ │ │ │ + rsbseq r3, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #128, 20 @ 0x80000 │ │ │ │ + rsbseq r3, fp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #176, 20 @ 0xb0000 │ │ │ │ + rsbseq r3, fp, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r2, r8, asr #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697516,75 +1697516,75 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r3, fp, #192, 20 @ 0xc0000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r3, fp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r3, fp, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r3, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r3, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r3, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r3, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r3, fp, #0, 28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #0, 28 │ │ │ │ + rsbseq r3, fp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #8, 28 @ 0x80 │ │ │ │ + rsbseq r3, fp, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #24, 28 @ 0x180 │ │ │ │ + rsbseq r3, fp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #72, 28 @ 0x480 │ │ │ │ + rsbseq r3, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #136, 28 @ 0x880 │ │ │ │ + rsbseq r3, fp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r3, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r3, fp, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #72, 20 @ 0x48000 │ │ │ │ + adcseq r4, lr, #80, 20 @ 0x50000 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, rrx @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697656,19 +1697656,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq r4, lr, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sl, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r5, lr, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r2, #-24]! @ 0xffffffe8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697700,31 +1697700,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 28 @ 0xc00 │ │ │ │ + rsbseq r3, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #56 @ 0x38 │ │ │ │ + rsbseq r4, fp, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #112, 2 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #192 @ 0xc0 │ │ │ │ + adcseq sl, lr, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0172f298 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1697829,15 +1697829,15 @@ │ │ │ │ subpl sl, r5, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi r4, ip, #116, 10 @ 0x1d000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #144, 4 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ submi r4, ip, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ submi r4, ip, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ @@ -1698276,19 +1698276,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #32, 6 @ 0x80000000 │ │ │ │ + adceq r9, r8, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #80, 24 @ 0x5000 │ │ │ │ + addseq pc, r7, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1698324,15 +1698324,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #160, 24 @ 0xa000 │ │ │ │ + addseq r8, r8, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1698368,19 +1698368,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #160, 6 @ 0x80000002 │ │ │ │ + addseq r6, ip, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r6, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r2, #-200]! @ 0xffffff38 @ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1698416,19 +1698416,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsl #27 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #168, 14 @ 0x2a00000 │ │ │ │ + addseq r3, r8, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r3, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0172fd98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1698464,19 +1698464,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #160, 4 │ │ │ │ + addseq r6, ip, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #184, 4 @ 0x8000000b │ │ │ │ + addseq r6, ip, #192, 4 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1698516,955 +1698516,955 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #152, 4 @ 0x80000009 │ │ │ │ + addseq r6, ip, #160, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #216, 6 @ 0x60000003 │ │ │ │ + adceq r4, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r2, r6, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #192, 10 @ 0x30000000 │ │ │ │ + sbceq r2, r6, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r2, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r5, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #200, 18 @ 0x320000 │ │ │ │ + adceq r5, r9, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #128, 10 @ 0x20000000 │ │ │ │ + adceq r3, r9, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #72, 12 @ 0x4800000 │ │ │ │ + adceq r3, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r2, r6, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #208, 26 @ 0x3400 │ │ │ │ + adceq r4, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #8, 26 @ 0x200 │ │ │ │ + adceq sl, r8, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0x400004b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #192, 2 @ 0x30 │ │ │ │ + adceq fp, r8, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #232, 18 @ 0x3a0000 │ │ │ │ + adceq r3, r9, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #176, 20 @ 0xb0000 │ │ │ │ + adceq r3, r9, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #240 @ 0xf0 │ │ │ │ + adceq r4, r8, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #248 @ 0xf8 │ │ │ │ + adceq r4, r8, #0, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #128, 20 @ 0x80000 │ │ │ │ + adceq r5, r8, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #96, 24 @ 0x6000 │ │ │ │ + addseq r2, pc, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r2, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #200 @ 0xc8 │ │ │ │ + addseq r3, pc, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #8, 4 @ 0x80000000 │ │ │ │ + adceq r3, r9, #16, 4 │ │ │ │ andmi r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #24, 10 @ 0x6000000 │ │ │ │ + adceq r3, r9, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #88, 8 @ 0x58000000 │ │ │ │ + adceq r5, r8, #96, 8 @ 0x60000000 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #56, 20 @ 0x38000 │ │ │ │ + adceq r5, r8, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #72, 28 @ 0x480 │ │ │ │ + adceq sp, r8, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #112, 2 │ │ │ │ + adceq lr, r8, #120, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #32, 30 @ 0x80 │ │ │ │ + adceq ip, r8, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #72, 4 @ 0x80000004 │ │ │ │ + adceq sp, r8, #80, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #232, 2 @ 0x3a │ │ │ │ + addseq pc, r2, #240, 2 @ 0x3c │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #200, 4 @ 0x8000000c │ │ │ │ + addseq pc, r2, #208, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #40, 26 @ 0xa00 │ │ │ │ + adceq r3, r8, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #56, 2 │ │ │ │ + adceq r0, r9, #64, 2 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #136, 6 @ 0x20000002 │ │ │ │ + adceq r0, r9, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #160, 22 @ 0x28000 │ │ │ │ + addseq r4, r2, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #240, 26 @ 0x3c00 │ │ │ │ + addseq r4, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #168, 18 @ 0x2a0000 │ │ │ │ + adceq r4, r9, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #112, 20 @ 0x70000 │ │ │ │ + adceq r4, r9, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #248, 24 @ 0xf800 │ │ │ │ + adceq r3, r8, #0, 26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #88, 24 @ 0x5800 │ │ │ │ + adceq r8, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #152, 28 @ 0x980 │ │ │ │ + adceq r8, r9, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #40, 18 @ 0xa0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #32, 26 @ 0x800 │ │ │ │ + adceq r3, r8, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ submi r5, ip, #48, 18 @ 0xc0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #120, 18 @ 0x1e0000 │ │ │ │ + adceq r4, r8, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi r5, ip, #52, 18 @ 0xd0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, lr, lsl r3 │ │ │ │ submi r5, ip, #60, 18 @ 0xf0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #8, 14 @ 0x200000 │ │ │ │ + adceq r2, r9, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #68, 18 @ 0x110000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r5, asr #4 │ │ │ │ submi r5, ip, #76, 18 @ 0x130000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #84, 18 @ 0x150000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #208, 6 @ 0x40000003 │ │ │ │ + adceq r3, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ submi r5, ip, #92, 18 @ 0x170000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #192, 20 @ 0xc0000 │ │ │ │ + adceq r4, r9, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ submi r5, ip, #100, 18 @ 0x190000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #16, 26 @ 0x400 │ │ │ │ + adceq r4, r9, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #24, 26 @ 0x600 │ │ │ │ + adceq r3, r8, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #168, 22 @ 0x2a000 │ │ │ │ + adceq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, pc, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #40, 28 @ 0x280 │ │ │ │ + adceq ip, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #8, 26 @ 0x200 │ │ │ │ + adceq r3, r8, #16, 26 @ 0x400 │ │ │ │ andgt r0, r0, r1 │ │ │ │ submi r5, ip, #184, 18 @ 0x2e0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ + adceq sp, r9, #176, 10 @ 0x2c000000 │ │ │ │ andgt r0, r0, sp, lsl #6 │ │ │ │ submi r5, ip, #188, 18 @ 0x2f0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #184, 16 @ 0xb80000 │ │ │ │ + adceq sp, r9, #192, 16 @ 0xc00000 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #196, 18 @ 0x310000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #8, 16 @ 0x80000 │ │ │ │ + adceq ip, r9, #16, 16 @ 0x100000 │ │ │ │ andgt r0, r0, ip, lsl #6 │ │ │ │ submi r5, ip, #204, 18 @ 0x330000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #24, 22 @ 0x6000 │ │ │ │ + adceq ip, r9, #32, 22 @ 0x8000 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #212, 18 @ 0x350000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #136, 14 @ 0x2200000 │ │ │ │ + adceq sl, r8, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #0, 8 │ │ │ │ + adceq sl, r8, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, pc, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #64, 14 @ 0x1000000 │ │ │ │ + adceq sl, r8, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #56, 26 @ 0xe00 │ │ │ │ + adceq r3, r8, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #56, 6 @ 0xe0000000 │ │ │ │ + adceq sl, r9, #64, 6 │ │ │ │ andmi r0, r0, r9, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #136, 10 @ 0x22000000 │ │ │ │ + adceq sl, r9, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #224 @ 0xe0 │ │ │ │ + adceq r4, r8, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #104, 26 @ 0x1a00 │ │ │ │ + adceq r3, r8, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, pc, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #152 @ 0x98 │ │ │ │ + adceq r4, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #152, 12 @ 0x9800000 │ │ │ │ + adceq r3, r9, #160, 12 @ 0xa000000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #152, 18 @ 0x260000 │ │ │ │ + adceq r3, r9, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #248, 28 @ 0xf80 │ │ │ │ + adceq r8, r9, #0, 30 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #104, 2 │ │ │ │ + adceq r9, r9, #112, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r5, r9, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #24, 14 @ 0x600000 │ │ │ │ + adceq r5, r9, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #176, 18 @ 0x2c0000 │ │ │ │ + addseq sl, pc, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #32, 24 @ 0x2000 │ │ │ │ + addseq sl, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #184, 20 @ 0xb8000 │ │ │ │ + adceq r8, r8, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, lr, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #40, 26 @ 0xa00 │ │ │ │ + adceq r8, r8, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #208, 20 @ 0xd0000 │ │ │ │ + adceq fp, r8, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #128, 26 @ 0x2000 │ │ │ │ + adceq fp, r8, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #16, 4 │ │ │ │ + adceq fp, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #192, 8 @ 0xc0000000 │ │ │ │ + adceq fp, r8, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #224, 10 @ 0x38000000 │ │ │ │ + adceq sl, r9, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0x400002b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #144, 16 @ 0x900000 │ │ │ │ + adceq sl, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #192, 8 @ 0xc0000000 │ │ │ │ + adceq pc, r9, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #112, 14 @ 0x1c00000 │ │ │ │ + adceq pc, r9, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #176, 22 @ 0x2c000 │ │ │ │ + adceq sp, r9, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #96, 28 @ 0x600 │ │ │ │ + adceq sp, r9, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #232, 20 @ 0xe8000 │ │ │ │ + adceq pc, r9, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #216, 26 @ 0x3600 │ │ │ │ + adceq pc, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #112, 20 @ 0x70000 │ │ │ │ + adceq r1, r9, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #96, 26 @ 0x1800 │ │ │ │ + adceq r1, r9, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #16, 4 │ │ │ │ + adceq sp, r9, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #0, 10 │ │ │ │ + adceq sp, r9, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #184, 16 @ 0xb80000 │ │ │ │ + adceq pc, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #168, 22 @ 0x2a000 │ │ │ │ + adceq pc, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #8, 30 │ │ │ │ + adceq r9, r8, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ submi r5, ip, #176, 26 @ 0x2c00 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #248, 2 @ 0x3e │ │ │ │ + adceq sl, r8, #0, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #184, 26 @ 0x2e00 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #16, 28 @ 0x100 │ │ │ │ + adceq r2, r9, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ submi r5, ip, #188, 26 @ 0x2f00 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #0, 2 │ │ │ │ + adceq r3, r9, #8, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #196, 26 @ 0x3100 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #128, 30 @ 0x200 │ │ │ │ + adceq sl, r9, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ submi r5, ip, #204, 26 @ 0x3300 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #112, 4 │ │ │ │ + adceq fp, r9, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #212, 26 @ 0x3500 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #48, 14 @ 0xc00000 │ │ │ │ + adceq r1, r9, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ submi r5, ip, #220, 26 @ 0x3700 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #32, 20 @ 0x20000 │ │ │ │ + adceq r1, r9, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #228, 26 @ 0x3900 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #8, 18 @ 0x20000 │ │ │ │ + adceq r8, r9, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ submi r5, ip, #236, 26 @ 0x3b00 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #248, 22 @ 0x3e000 │ │ │ │ + adceq r8, r9, #0, 24 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #144, 28 @ 0x900 │ │ │ │ + adceq ip, r9, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #192, 2 @ 0x30 │ │ │ │ + adceq sp, r9, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #184, 26 @ 0x2e00 │ │ │ │ + adceq r1, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #232 @ 0xe8 │ │ │ │ + adceq r2, r9, #240 @ 0xf0 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #64, 28 @ 0x400 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #56, 10 @ 0xe000000 │ │ │ │ + adceq pc, r8, #64, 10 @ 0x10000000 │ │ │ │ andgt r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #68, 28 @ 0x440 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #104, 16 @ 0x680000 │ │ │ │ + adceq pc, r8, #112, 16 @ 0x700000 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #76, 28 @ 0x4c0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #216, 28 @ 0xd80 │ │ │ │ + adceq r9, r9, #224, 28 @ 0xe00 │ │ │ │ andgt r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #84, 28 @ 0x540 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #8, 4 @ 0x80000000 │ │ │ │ + adceq sl, r9, #16, 4 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #92, 28 @ 0x5c0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #120, 8 @ 0x78000000 │ │ │ │ + adceq fp, r9, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #168, 14 @ 0x2a00000 │ │ │ │ + adceq fp, r9, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #16, 8 @ 0x10000000 │ │ │ │ + adceq r0, r9, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #140, 28 @ 0x8c0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #64, 14 @ 0x1000000 │ │ │ │ + adceq r0, r9, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #144, 28 @ 0x900 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #144, 10 @ 0x24000000 │ │ │ │ + adceq sp, r8, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #192, 16 @ 0xc00000 │ │ │ │ + adceq sp, r8, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #168, 28 @ 0xa80 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #128, 2 │ │ │ │ + adceq r7, r9, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #172, 28 @ 0xac0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r7, r9, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #144, 26 @ 0x2400 │ │ │ │ + adceq r8, r8, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #192 @ 0xc0 │ │ │ │ + adceq r9, r8, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r1, r9, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #224, 12 @ 0xe000000 │ │ │ │ + adceq r1, r9, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #0, 30 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #24, 16 @ 0x180000 │ │ │ │ + adceq fp, r9, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #8, 30 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #72, 22 @ 0x12000 │ │ │ │ + adceq fp, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #12, 30 @ 0x30 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #136, 10 @ 0x22000000 │ │ │ │ + adceq r8, r9, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #20, 30 @ 0x50 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #184, 16 @ 0xb80000 │ │ │ │ + adceq r8, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #28, 30 @ 0x70 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #208, 2 @ 0x34 │ │ │ │ + adceq lr, r8, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #36, 30 @ 0x90 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #0, 10 │ │ │ │ + adceq lr, r8, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #44, 30 @ 0xb0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #184, 2 @ 0x2e │ │ │ │ + adceq pc, r8, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #52, 30 @ 0xd0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #232, 8 @ 0xe8000000 │ │ │ │ + adceq pc, r8, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #60, 30 @ 0xf0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #88, 22 @ 0x16000 │ │ │ │ + adceq r9, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #136, 28 @ 0x880 │ │ │ │ + adceq r9, r9, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #224, 26 @ 0x3800 │ │ │ │ + adceq r6, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #16, 2 │ │ │ │ + adceq r7, r9, #24, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #208, 8 @ 0xd0000000 │ │ │ │ + adceq ip, r8, #216, 8 @ 0xd8000000 │ │ │ │ andgt r0, r0, ip, lsr #6 │ │ │ │ submi r5, ip, #144, 30 @ 0x240 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #0, 16 │ │ │ │ + adceq ip, r8, #8, 16 @ 0x80000 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #148, 30 @ 0x250 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #56, 2 │ │ │ │ + adceq r2, r9, #64, 2 │ │ │ │ andgt r0, r0, lr, asr #4 │ │ │ │ submi r5, ip, #156, 30 @ 0x270 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #136, 6 @ 0x20000002 │ │ │ │ + adceq r2, r9, #144, 6 @ 0x40000002 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #164, 30 @ 0x290 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #120 @ 0x78 │ │ │ │ + adceq r7, r8, #128 @ 0x80 │ │ │ │ andgt r0, r0, r3 │ │ │ │ submi r5, ip, #172, 30 @ 0x2b0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, sp, #248, 20 @ 0xf8000 │ │ │ │ + addseq r8, sp, #0, 22 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #80, 2 │ │ │ │ + adceq r8, r9, #88, 2 │ │ │ │ andmi r0, r0, r8, lsr #6 │ │ │ │ submi r5, ip, #220, 30 @ 0x370 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #120, 8 @ 0x78000000 │ │ │ │ + adceq r8, r9, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #224, 30 @ 0x380 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #104, 20 @ 0x68000 │ │ │ │ + adceq r7, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #144, 26 @ 0x2400 │ │ │ │ + adceq r7, r9, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ submi r5, ip, #248, 30 @ 0x3e0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r2, r6, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi r5, ip, #252, 30 @ 0x3f0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r2, r6, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #40, 28 @ 0x280 │ │ │ │ + adceq r3, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, fp, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #104, 6 @ 0xa0000001 │ │ │ │ + adceq r4, r9, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r9, r9, #168, 8 @ 0xa8000000 │ │ │ │ mulmi r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #64, 14 @ 0x1000000 │ │ │ │ + adceq r9, r9, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #0, 12 │ │ │ │ + sbceq r2, r6, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #16, 18 @ 0x40000 │ │ │ │ + adceq sp, r8, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r1, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #248, 26 @ 0x3e00 │ │ │ │ + adceq sp, r8, #0, 28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #240, 24 @ 0xf000 │ │ │ │ + adceq r3, r8, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-2712 @ 1730924 <__bss_end__@@Base+0x8d3b58> │ │ │ │ andmi r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-3744 @ 1730934 <__bss_end__@@Base+0x8d3b68> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #96, 26 @ 0x1800 │ │ │ │ + adceq lr, r8, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #104, 2 │ │ │ │ + adceq pc, r8, #112, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #240, 16 @ 0xf00000 │ │ │ │ + adceq sl, r9, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, fp, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #64, 26 @ 0x1000 │ │ │ │ + adceq sl, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #88, 28 @ 0x580 │ │ │ │ + adceq r4, r9, #96, 28 @ 0x600 │ │ │ │ mulmi r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #248 @ 0xf8 │ │ │ │ + adceq r5, r9, #0, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #136, 12 @ 0x8800000 │ │ │ │ + adceq lr, r9, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r1, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #16, 20 @ 0x10000 │ │ │ │ + adceq lr, r9, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #176, 20 @ 0xb0000 │ │ │ │ + adceq r6, r9, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #48, 26 @ 0xc00 │ │ │ │ + adceq r6, r9, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #192, 14 @ 0x3000000 │ │ │ │ + adceq pc, r9, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x400002b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #120, 20 @ 0x78000 │ │ │ │ + adceq pc, r9, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #184, 6 @ 0xe0000002 │ │ │ │ + adceq r4, r9, #192, 6 │ │ │ │ andmi r0, r0, r1, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #240, 12 @ 0xf000000 │ │ │ │ + adceq r4, r9, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #200, 16 @ 0xc80000 │ │ │ │ + adceq lr, r8, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #64, 24 @ 0x4000 │ │ │ │ + adceq lr, r8, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #216, 22 @ 0x36000 │ │ │ │ + adceq ip, r8, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #200, 28 @ 0xc80 │ │ │ │ + adceq ip, r8, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #16, 10 @ 0x4000000 │ │ │ │ + adceq ip, r9, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #184, 14 @ 0x2e00000 │ │ │ │ + adceq ip, r9, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #232 @ 0xe8 │ │ │ │ + adceq r4, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #24, 20 @ 0x18000 │ │ │ │ + adceq r5, r9, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r7, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #112, 24 @ 0x7000 │ │ │ │ + adceq r5, r9, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #224, 26 @ 0x3800 │ │ │ │ + adceq r7, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, sl, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #0, 2 │ │ │ │ + adceq r8, r9, #8, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #8, 12 @ 0x800000 │ │ │ │ + sbceq r2, r6, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r2, r6, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #0, 2 │ │ │ │ + adceq lr, r9, #8, 2 │ │ │ │ andmi r0, r0, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #56, 12 @ 0x3800000 │ │ │ │ + adceq lr, r9, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #88, 24 @ 0x5800 │ │ │ │ + adceq fp, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #200, 28 @ 0xc80 │ │ │ │ + adceq fp, r9, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #224, 24 @ 0xe000 │ │ │ │ + adceq r3, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #56, 12 @ 0x3800000 │ │ │ │ + adceq r6, r9, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, lr, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #72, 20 @ 0x48000 │ │ │ │ + adceq r6, r9, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1816 @ 1730b64 <__bss_end__@@Base+0x8d3d98> │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-2808 @ 1730b74 <__bss_end__@@Base+0x8d3da8> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 12 @ 0x2800000 │ │ │ │ + sbceq r2, r6, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r8, #248, 22 @ 0x3e000 │ │ │ │ + adceq pc, r8, #0, 24 │ │ │ │ andmi r0, r0, r1, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #224 @ 0xe0 │ │ │ │ + adceq r0, r9, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r3, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #192, 18 @ 0x300000 │ │ │ │ + addseq lr, r2, #200, 18 @ 0x320000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #152, 22 @ 0x26000 │ │ │ │ + addseq lr, r2, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #8, 18 @ 0x20000 │ │ │ │ + adceq sp, r9, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, pc, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r9, #88, 22 @ 0x16000 │ │ │ │ + adceq sp, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #248, 28 @ 0xf80 │ │ │ │ + adceq r9, r8, #0, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #0, 2 │ │ │ │ + adceq r4, r8, #8, 2 │ │ │ │ andmi r0, r0, sp, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #128, 6 │ │ │ │ + adceq r4, r8, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #216, 24 @ 0xd800 │ │ │ │ + adceq r3, r8, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #184, 14 @ 0x2e00000 │ │ │ │ + adceq r8, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #96, 20 @ 0x60000 │ │ │ │ + adceq r8, r8, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #88, 14 @ 0x1600000 │ │ │ │ + adceq r2, r9, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #224, 18 @ 0x380000 │ │ │ │ + adceq r2, r9, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #176, 4 │ │ │ │ + adceq sp, r8, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #8, 10 @ 0x2000000 │ │ │ │ + adceq sp, r8, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #32, 12 @ 0x2000000 │ │ │ │ + adceq lr, r8, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #104, 16 @ 0x680000 │ │ │ │ + adceq lr, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #152, 20 @ 0x98000 │ │ │ │ + adceq r4, r8, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #0, 30 │ │ │ │ + adceq r9, r8, #8, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #80, 2 │ │ │ │ + adceq ip, r8, #88, 2 │ │ │ │ andmi r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #120, 8 @ 0x78000000 │ │ │ │ + adceq ip, r8, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #64, 10 @ 0x10000000 │ │ │ │ + adceq r3, r8, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #40, 18 @ 0xa0000 │ │ │ │ + adceq r3, r8, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #88, 30 @ 0x160 │ │ │ │ + adceq r0, r9, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #176, 2 @ 0x2c │ │ │ │ + adceq r1, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #176, 26 @ 0x2c00 │ │ │ │ + adceq r4, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #160, 20 @ 0xa0000 │ │ │ │ + adceq r4, r8, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #104, 26 @ 0x1a00 │ │ │ │ + adceq r4, r8, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #144, 24 @ 0x9000 │ │ │ │ + adceq lr, r8, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #0, 26 │ │ │ │ + adceq lr, r8, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1699476,27 +1699476,27 @@ │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e7bf34 <__bss_end__@@Base+0x1f168> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #192, 26 @ 0x3000 │ │ │ │ + adceq r4, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #24, 2 │ │ │ │ + adceq r9, r8, #32, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r2, r6, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r2, r6, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1699516,51 +1699516,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r3, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq lr, r2, #144, 26 @ 0x2400 │ │ │ │ + addseq lr, r2, #152, 26 @ 0x2600 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq lr, r2, #160, 26 @ 0x2800 │ │ │ │ + addseq lr, r2, #168, 26 @ 0x2a00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #29 │ │ │ │ andmi r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #152, 2 @ 0x26 │ │ │ │ + addseq pc, r2, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #30 │ │ │ │ andmi r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #0, 30 │ │ │ │ + addseq lr, r2, #8, 30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r3, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ + addseq lr, r2, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #48, 26 @ 0xc00 │ │ │ │ + addseq lr, r2, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e78fc4 <__bss_end__@@Base+0x1c1f8> │ │ │ │ andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1699584,31 +1699584,31 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e7bdc4 <__bss_end__@@Base+0x1eff8> │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 12 @ 0x5000000 │ │ │ │ + sbceq r2, r6, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r2, r6, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e7a2d4 <__bss_end__@@Base+0x1d508> │ │ │ │ andmi r0, r0, r8, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #80, 30 @ 0x140 │ │ │ │ + addseq lr, r2, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r2, #176, 26 @ 0x2c00 │ │ │ │ + addseq lr, r2, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1699820,25 +1699820,25 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #248, 14 @ 0x3e00000 │ │ │ │ + adceq r7, r9, #0, 16 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #72, 16 @ 0x480000 │ │ │ │ + adceq r7, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - subpl fp, r7, #32, 8 @ 0x20000000 │ │ │ │ + subpl fp, r7, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01731398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1699856,25 +1699856,25 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #96, 2 │ │ │ │ + adceq r3, r9, #104, 2 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #184, 2 @ 0x2e │ │ │ │ + adceq r3, r9, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - subpl fp, r7, #252, 10 @ 0x3f000000 │ │ │ │ + subpl fp, r7, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1699888,27 +1699888,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r8, lr, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r8, lr, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #136, 16 @ 0x880000 │ │ │ │ + adceq r0, r9, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0x400002b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #72, 22 @ 0x12000 │ │ │ │ + adceq r0, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700028,19 +1700028,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r3, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #144, 10 @ 0x24000000 │ │ │ │ + rsbseq r9, lr, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r9, lr, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700080,19 +1700080,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #232, 2 @ 0x3a │ │ │ │ + adceq ip, r9, #240, 2 @ 0x3c │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #136, 4 @ 0x80000008 │ │ │ │ + adceq ip, r9, #144, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01731798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700104,19 +1700104,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #32, 8 @ 0x20000000 │ │ │ │ + addseq r7, ip, #40, 8 @ 0x28000000 │ │ │ │ strhmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r7, ip, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700148,19 +1700148,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01731898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #160, 22 @ 0x28000 │ │ │ │ + adceq fp, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #8, 24 @ 0x800 │ │ │ │ + adceq fp, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700176,31 +1700176,31 @@ │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #112, 12 @ 0x7000000 │ │ │ │ + sbceq r2, r6, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbeq fp, sl, #24, 16 @ 0x180000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #144, 14 @ 0x2400000 │ │ │ │ + adceq r0, r9, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #56, 16 @ 0x380000 │ │ │ │ + adceq r0, r9, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700228,19 +1700228,19 @@ │ │ │ │ mulmi r0, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, r9, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 12 @ 0x9000000 │ │ │ │ + sbceq r2, r6, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #168, 12 @ 0xa800000 │ │ │ │ + sbceq r2, r6, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700292,15 +1700292,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #21 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #192, 12 @ 0xc000000 │ │ │ │ + sbceq r2, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r3, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700316,27 +1700316,27 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r2, r6, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #240, 26 @ 0x3c00 │ │ │ │ + adceq r4, r6, #248, 26 @ 0x3e00 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r6, #136, 28 @ 0x880 │ │ │ │ + adceq r4, r6, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-1856 @ 1731b64 <__bss_end__@@Base+0x8d4d98> │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700348,15 +1700348,15 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #23 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #208, 12 @ 0xd000000 │ │ │ │ + sbceq r2, r6, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r3, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700372,95 +1700372,95 @@ │ │ │ │ mulmi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-160 @ 1731bf4 <__bss_end__@@Base+0x8d4e28> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #112 @ 0x70 │ │ │ │ + adceq r7, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #136, 22 @ 0x22000 │ │ │ │ + adceq r5, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #64, 26 @ 0x1000 │ │ │ │ + adceq r3, r8, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #56, 2 │ │ │ │ + adceq r9, r8, #64, 2 │ │ │ │ mulmi r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #208, 4 │ │ │ │ + adceq r9, r8, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #224, 6 @ 0x80000003 │ │ │ │ + adceq r3, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 12 @ 0xd800000 │ │ │ │ + sbceq r2, r6, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #0, 30 │ │ │ │ + adceq r5, r8, #8, 30 │ │ │ │ andmi r0, r0, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r8, #232, 24 @ 0xe800 │ │ │ │ + adceq r6, r8, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ + adceq sl, r8, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #104, 20 @ 0x68000 │ │ │ │ + adceq sl, r8, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r3, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #64, 6 │ │ │ │ + adceq r9, r8, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r5, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #152, 28 @ 0x980 │ │ │ │ + adceq r9, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #232, 20 @ 0xe8000 │ │ │ │ + adceq r7, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #104, 24 @ 0x6800 │ │ │ │ + adceq r7, r8, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #200, 2 @ 0x32 │ │ │ │ + adceq r7, r8, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r3, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #144, 20 @ 0x90000 │ │ │ │ + adceq r7, r8, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01731d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700496,23 +1700496,23 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #128, 6 │ │ │ │ + adceq fp, r9, #136, 6 @ 0x20000002 │ │ │ │ mulmi r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #32, 8 @ 0x20000000 │ │ │ │ + adceq fp, r9, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r2, r6, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700528,15 +1700528,15 @@ │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #240, 12 @ 0xf000000 │ │ │ │ + sbceq r2, r6, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbeq sl, r8, #152, 22 @ 0x26000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700572,15 +1700572,15 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #200, 26 @ 0x3200 │ │ │ │ + adceq r4, r8, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700588,15 +1700588,15 @@ │ │ │ │ @ instruction: 0x400001b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #16, 14 @ 0x400000 │ │ │ │ + sbceq r2, r6, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700660,47 +1700660,47 @@ │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, asr #14 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #56, 14 @ 0xe00000 │ │ │ │ + sbceq r2, r6, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r8, #64, 26 @ 0x1000 │ │ │ │ + adceq r6, r8, #72, 26 @ 0x1200 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #24 │ │ │ │ + adceq r7, r8, #32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #72, 14 @ 0x1200000 │ │ │ │ + sbceq r2, r6, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d60ca4 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d60ed4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #96, 14 @ 0x1800000 │ │ │ │ + sbceq r2, r6, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #144, 26 @ 0x2400 │ │ │ │ + adceq r5, r8, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #160, 28 @ 0xa00 │ │ │ │ + adceq r5, r8, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700728,31 +1700728,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #184, 20 @ 0xb8000 │ │ │ │ + adceq sl, r8, #192, 20 @ 0xc0000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #152, 24 @ 0x9800 │ │ │ │ + adceq sl, r8, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r2, r6, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #232, 24 @ 0xe800 │ │ │ │ + adceq r3, r9, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #216, 26 @ 0x3600 │ │ │ │ + adceq r3, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsl r6 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700776,19 +1700776,19 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #16, 22 @ 0x4000 │ │ │ │ + adceq r3, r9, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #112, 22 @ 0x1c000 │ │ │ │ + adceq r3, r9, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ea1354 <__bss_end__@@Base+0x44588> │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700796,35 +1700796,35 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #192, 4 │ │ │ │ + adceq fp, r9, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #40, 6 @ 0xa0000000 │ │ │ │ + adceq fp, r9, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #208, 8 @ 0xd0000000 │ │ │ │ + adceq r8, r9, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r9, #56, 10 @ 0xe000000 │ │ │ │ + adceq r8, r9, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #192, 6 │ │ │ │ + addseq r0, sl, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #40, 8 @ 0x28000000 │ │ │ │ + addseq r0, sl, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1700856,75 +1700856,75 @@ │ │ │ │ andmi r1, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6b264 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #128, 20 @ 0x80000 │ │ │ │ + adceq r9, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #240, 20 @ 0xf0000 │ │ │ │ + adceq r9, r9, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #80, 10 @ 0x14000000 │ │ │ │ + adceq lr, r8, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r8, #192, 10 @ 0x30000000 │ │ │ │ + adceq lr, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d60bf4 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d60d84 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #88, 4 @ 0x80000005 │ │ │ │ + adceq sl, r9, #96, 4 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #208, 4 │ │ │ │ + adceq sl, r9, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #104, 22 @ 0x1a000 │ │ │ │ + addseq r2, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #16, 24 @ 0x1000 │ │ │ │ + addseq r2, pc, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #128, 18 @ 0x200000 │ │ │ │ + adceq r4, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #72, 20 @ 0x48000 │ │ │ │ + adceq r4, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #136, 20 @ 0x88000 │ │ │ │ + adceq r5, r8, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #40, 22 @ 0xa000 │ │ │ │ + adceq r5, r8, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01732498 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1700944,35 +1700944,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #184, 24 @ 0xb800 │ │ │ │ + adceq r7, r8, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, lr, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #104, 8 @ 0x68000000 │ │ │ │ + adceq r8, r8, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #192, 8 @ 0xc0000000 │ │ │ │ + adceq r8, r8, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #80, 14 @ 0x1400000 │ │ │ │ + adceq r8, r8, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701000,15 +1701000,15 @@ │ │ │ │ andmi r0, r0, r9, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #176, 14 @ 0x2c00000 │ │ │ │ + addseq ip, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #11 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701044,15 +1701044,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq r2, r6, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701076,15 +1701076,15 @@ │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r2, r6, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r3, r4, #32, 30 @ 0x80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1701104,35 +1701104,35 @@ │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #232, 22 @ 0x3a000 │ │ │ │ + adceq r3, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r9, #152, 24 @ 0x9800 │ │ │ │ + adceq r3, r9, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #168, 4 @ 0x8000000a │ │ │ │ + adceq r3, r8, #176, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #128, 22 @ 0x20000 │ │ │ │ + adceq r5, r8, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #120, 28 @ 0x780 │ │ │ │ + addseq fp, ip, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #136, 2 @ 0x22 │ │ │ │ + addseq ip, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r3, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701152,35 +1701152,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #200, 26 @ 0x3200 │ │ │ │ + adceq sl, r9, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #48, 30 @ 0xc0 │ │ │ │ + adceq sl, r9, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r6, #136, 28 @ 0x880 │ │ │ │ + adceq r5, r6, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r6, #152, 2 @ 0x26 │ │ │ │ + adceq r6, r6, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5d2f4 │ │ │ │ andmi r0, r0, r2, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701200,27 +1701200,27 @@ │ │ │ │ andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce43c4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #216, 26 @ 0x3600 │ │ │ │ + adceq fp, r8, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, sl, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #248 @ 0xf8 │ │ │ │ + adceq ip, r8, #0, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r9, #152, 26 @ 0x2600 │ │ │ │ + adceq sl, r9, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r8, #112, 10 @ 0x1c000000 │ │ │ │ + adceq sp, r8, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701236,15 +1701236,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #192, 6 │ │ │ │ + adceq r3, r8, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01732998 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701276,63 +1701276,63 @@ │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #176, 4 │ │ │ │ + adceq r3, r8, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #120, 6 @ 0xe0000001 │ │ │ │ + adceq r3, r8, #128, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #168, 14 @ 0x2a00000 │ │ │ │ + adceq sl, r8, #176, 14 @ 0x2c00000 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #128, 16 @ 0x800000 │ │ │ │ + adceq sl, r8, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #20 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #21 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #24, 6 @ 0x60000000 │ │ │ │ + adceq r5, r8, #32, 6 @ 0x80000000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r5, r8, #0, 8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #128 @ 0x80 │ │ │ │ + adceq r7, r8, #136 @ 0x88 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #96, 2 │ │ │ │ + adceq r7, r8, #104, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #224, 6 @ 0x80000003 │ │ │ │ + adceq r4, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r6, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #24, 18 @ 0x60000 │ │ │ │ + adceq r4, r8, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #240, 26 @ 0x3c00 │ │ │ │ + addseq r2, r8, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701368,63 +1701368,63 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq r2, r6, #0, 16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #0, 16 │ │ │ │ + sbceq r2, r6, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #184, 24 @ 0xb800 │ │ │ │ + adceq r3, r8, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #80 @ 0x50 │ │ │ │ + adceq r0, r6, #88 @ 0x58 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r3, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r3, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #104 @ 0x68 │ │ │ │ + adceq r0, r6, #112 @ 0x70 │ │ │ │ andmi r0, r0, r3, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r6, #48, 4 │ │ │ │ + adceq r0, r6, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #8, 16 @ 0x80000 │ │ │ │ + sbceq r2, r6, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #32, 16 @ 0x200000 │ │ │ │ + sbceq r2, r6, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #72, 16 @ 0x480000 │ │ │ │ + sbceq r2, r6, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r8, r4, #136, 18 @ 0x220000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1701436,19 +1701436,19 @@ │ │ │ │ andmi r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r3, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #88, 16 @ 0x580000 │ │ │ │ + sbceq r2, r6, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701476,15 +1701476,15 @@ │ │ │ │ andmi r0, r0, r2, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #96, 16 @ 0x600000 │ │ │ │ + sbceq r2, r6, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701516,19 +1701516,19 @@ │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #104, 16 @ 0x680000 │ │ │ │ + sbceq r2, r6, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #112, 16 @ 0x700000 │ │ │ │ + sbceq r2, r6, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701560,51 +1701560,51 @@ │ │ │ │ andmi r0, r0, r7, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #136, 16 @ 0x880000 │ │ │ │ + sbceq r2, r6, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #168, 22 @ 0x2a000 │ │ │ │ + adceq r5, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r8, #40, 26 @ 0xa00 │ │ │ │ + adceq r5, r8, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 16 @ 0x900000 │ │ │ │ + sbceq r2, r6, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #40, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #152, 16 @ 0x980000 │ │ │ │ + sbceq r2, r6, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r2, r6, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r2, r6, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701616,27 +1701616,27 @@ │ │ │ │ andmi r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #168, 24 @ 0xa800 │ │ │ │ + adceq r3, r8, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #192, 16 @ 0xc00000 │ │ │ │ + sbceq r2, r6, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #0, 26 │ │ │ │ andmi r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701664,91 +1701664,91 @@ │ │ │ │ andmi r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r2, r6, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #0, 18 │ │ │ │ + sbceq r2, r6, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #8, 18 @ 0x20000 │ │ │ │ + sbceq r2, r6, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #24, 18 @ 0x60000 │ │ │ │ + sbceq r2, r6, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #32, 18 @ 0x80000 │ │ │ │ + sbceq r2, r6, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r2, r6, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r2, r6, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r2, r6, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r2, r6, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #72, 18 @ 0x120000 │ │ │ │ + sbceq r2, r6, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 18 @ 0x140000 │ │ │ │ + sbceq r2, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 18 @ 0x140000 │ │ │ │ + sbceq r2, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 18 @ 0x140000 │ │ │ │ + sbceq r2, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 18 @ 0x140000 │ │ │ │ + sbceq r2, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #96, 18 @ 0x180000 │ │ │ │ + sbceq r2, r6, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq r2, r6, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq r2, r6, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq r2, r6, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #136, 18 @ 0x220000 │ │ │ │ + sbceq r2, r6, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 18 @ 0x240000 │ │ │ │ + sbceq r2, r6, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701820,51 +1701820,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r5, #224, 8 @ 0xe0000000 │ │ │ │ + adceq pc, r5, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r5, #232, 22 @ 0x3a000 │ │ │ │ + adceq pc, r5, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r2, r6, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #208, 10 @ 0x34000000 │ │ │ │ + adceq r2, r8, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r2, r6, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #72, 4 @ 0x80000004 │ │ │ │ + adceq sl, r8, #80, 4 │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #168, 6 @ 0xa0000002 │ │ │ │ + adceq sl, r8, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701876,27 +1701876,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #0, 4 │ │ │ │ + adceq r1, r9, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r9, #88, 6 @ 0x60000001 │ │ │ │ + adceq r1, r9, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r2, r6, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #192, 18 @ 0x300000 │ │ │ │ + sbceq r2, r6, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1701924,19 +1701924,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r4, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r4, r4, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r5, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r4, #232, 28 @ 0xe80 │ │ │ │ + sbceq r4, r4, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701952,15 +1701952,15 @@ │ │ │ │ mulmi r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #200, 18 @ 0x320000 │ │ │ │ + sbceq r2, r6, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #80, 24 @ 0x5000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1701972,163 +1701972,163 @@ │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #208, 18 @ 0x340000 │ │ │ │ + sbceq r2, r6, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #224, 18 @ 0x380000 │ │ │ │ + sbceq r2, r6, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #176, 28 @ 0xb00 │ │ │ │ strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq r2, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r2, r6, #0, 20 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #112 @ 0x70 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #136, 26 @ 0x2200 │ │ │ │ + adceq r8, r8, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #136, 26 @ 0x2200 │ │ │ │ + adceq r6, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #56, 6 @ 0xe0000000 │ │ │ │ + adceq r9, r8, #64, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #144, 26 @ 0x2400 │ │ │ │ + adceq r6, r9, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #128, 26 @ 0x2000 │ │ │ │ + adceq r8, r8, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #152, 26 @ 0x2600 │ │ │ │ + adceq r6, r9, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #160, 14 @ 0x2800000 │ │ │ │ + adceq sl, r8, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #216, 16 @ 0xd80000 │ │ │ │ + adceq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #208, 24 @ 0xd000 │ │ │ │ + adceq r3, r8, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #184, 26 @ 0x2e00 │ │ │ │ + adceq r4, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #240, 28 @ 0xf00 │ │ │ │ + adceq r9, r8, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #48, 26 @ 0xc00 │ │ │ │ + adceq r3, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r8, #112, 18 @ 0x1c0000 │ │ │ │ + adceq r4, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #160, 26 @ 0x2800 │ │ │ │ + adceq r6, r9, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #232, 24 @ 0xe800 │ │ │ │ + adceq r3, r8, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #192, 2 @ 0x30 │ │ │ │ + adceq r7, r8, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #168, 26 @ 0x2a00 │ │ │ │ + adceq r6, r9, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r8, #120, 26 @ 0x1e00 │ │ │ │ + adceq r8, r8, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #176, 26 @ 0x2c00 │ │ │ │ + adceq r6, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #0, 26 │ │ │ │ + adceq r3, r8, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #184, 26 @ 0x2e00 │ │ │ │ + adceq r6, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r8, #16, 2 │ │ │ │ + adceq r9, r8, #24, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #192, 26 @ 0x3000 │ │ │ │ + adceq r6, r9, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r8, #104 @ 0x68 │ │ │ │ + adceq r7, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #200, 26 @ 0x3200 │ │ │ │ + adceq r6, r9, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r8, #152, 14 @ 0x2600000 │ │ │ │ + adceq sl, r8, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #80, 6 @ 0x40000001 │ │ │ │ + addseq r3, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #88, 6 @ 0x60000001 │ │ │ │ + addseq r3, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #14 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702164,59 +1702164,59 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r2, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #136, 10 @ 0x22000000 │ │ │ │ + adcseq r2, fp, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r1, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r1, r8, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #176, 2 @ 0x2c │ │ │ │ + adceq r3, r8, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #88, 4 @ 0x80000005 │ │ │ │ + adceq r3, r8, #96, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #0, 20 │ │ │ │ + sbceq r2, r6, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #16, 20 @ 0x10000 │ │ │ │ + sbceq r2, r6, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, fp, #32, 28 @ 0x200 │ │ │ │ + rsbseq r4, fp, #40, 28 @ 0x280 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r3, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #88, 30 @ 0x160 │ │ │ │ + adcseq r1, r6, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #208, 30 @ 0x340 │ │ │ │ + adcseq r1, r6, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702240,19 +1702240,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #8, 20 @ 0x8000 │ │ │ │ + adcseq r1, sl, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #152, 20 @ 0x98000 │ │ │ │ + adcseq r1, sl, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702264,19 +1702264,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #32, 2 │ │ │ │ + adcseq r6, r5, #40, 2 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #200, 2 @ 0x32 │ │ │ │ + adcseq r6, r5, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702284,59 +1702284,59 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #21 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #32, 20 @ 0x20000 │ │ │ │ + sbceq r2, r6, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq sp, ip, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq sp, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, sl, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #48, 18 @ 0xc0000 │ │ │ │ + adcseq sp, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 20 @ 0x28000 │ │ │ │ + sbceq r2, r6, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq sp, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #224 @ 0xe0 │ │ │ │ + adcseq sp, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #88, 8 @ 0x58000000 │ │ │ │ + adcseq sp, ip, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #48, 20 @ 0x30000 │ │ │ │ + sbceq r2, r6, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #64, 24 @ 0x4000 │ │ │ │ + adcseq ip, ip, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #200, 14 @ 0x3200000 │ │ │ │ + adcseq ip, ip, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, fp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #248, 22 @ 0x3e000 │ │ │ │ + adcseq ip, ip, #0, 24 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702344,23 +1702344,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r3, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #56, 20 @ 0x38000 │ │ │ │ + sbceq r2, r6, #64, 20 @ 0x40000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r2, r6, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #32, 22 @ 0x8000 │ │ │ │ + sbceq r2, r6, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #22 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702376,15 +1702376,15 @@ │ │ │ │ andmi r0, r0, lr, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr fp │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #56, 22 @ 0xe000 │ │ │ │ + addseq pc, r7, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702424,15 +1702424,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #72 @ 0x48 │ │ │ │ + addseq r6, ip, #80 @ 0x50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702472,19 +1702472,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #25 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r2, #128, 14 @ 0x2000000 │ │ │ │ + addseq ip, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #88, 8 @ 0x58000000 │ │ │ │ + addseq r3, r8, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702524,15 +1702524,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #27 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #8 │ │ │ │ + addseq r6, r8, #16 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702572,15 +1702572,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #144, 28 @ 0x900 │ │ │ │ + addseq r8, r8, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702624,15 +1702624,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr pc │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #72, 4 @ 0x80000004 │ │ │ │ + addseq r3, r8, #80, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702672,23 +1702672,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #48, 4 │ │ │ │ + addseq r3, r8, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 14 @ 0x3a00000 │ │ │ │ + addseq ip, sl, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702728,23 +1702728,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r3, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #208, 14 @ 0x3400000 │ │ │ │ + addseq ip, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r3, #-8]! │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #144, 14 @ 0x2400000 │ │ │ │ + addseq r2, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702784,23 +1702784,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #112, 14 @ 0x1c00000 │ │ │ │ + addseq r2, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #128, 2 │ │ │ │ + addseq sp, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702840,19 +1702840,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #104, 2 │ │ │ │ + addseq sp, r8, #112, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r2, r8, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702892,15 +1702892,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #88, 18 @ 0x160000 │ │ │ │ + addseq ip, sl, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702940,15 +1702940,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #240, 2 @ 0x3c │ │ │ │ + addseq r6, ip, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1702988,15 +1702988,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #0, 4 │ │ │ │ + addseq r3, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703036,19 +1703036,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r3, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #192, 6 │ │ │ │ + sbceq fp, r0, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #48, 12 @ 0x3000000 │ │ │ │ + addseq sp, r8, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #11 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703088,15 +1703088,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #248, 2 @ 0x3e │ │ │ │ + addseq ip, sl, #0, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703136,19 +1703136,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #14 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #168, 20 @ 0xa8000 │ │ │ │ + addseq pc, r7, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #16, 4 │ │ │ │ + addseq sp, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703188,15 +1703188,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r3, r8, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703236,15 +1703236,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #128 @ 0x80 │ │ │ │ + addseq r6, ip, #136 @ 0x88 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r3, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703284,15 +1703284,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #0, 8 │ │ │ │ + addseq r3, r8, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01734998 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703332,31 +1703332,31 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #192, 2 @ 0x30 │ │ │ │ + sbceq sp, r1, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #216, 2 @ 0x36 │ │ │ │ + sbceq sp, r1, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #128, 4 │ │ │ │ + sbceq sp, r1, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01734a98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703368,27 +1703368,27 @@ │ │ │ │ andmi r0, r0, sp, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ + adceq pc, r3, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #40, 22 @ 0xa000 │ │ │ │ + sbceq r2, r6, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r2, r6, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl fp │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703412,19 +1703412,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01734b98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r2, r6, #0, 24 │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 24 @ 0x9000 │ │ │ │ + sbceq r2, r6, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #23 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703436,15 +1703436,15 @@ │ │ │ │ andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #23 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #144, 30 @ 0x240 │ │ │ │ + addseq r2, r8, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r3, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703484,15 +1703484,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #25 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #152, 6 @ 0x60000002 │ │ │ │ + addseq r3, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703580,15 +1703580,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #144, 2 @ 0x24 │ │ │ │ + addseq ip, sl, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703628,15 +1703628,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #96, 22 @ 0x18000 │ │ │ │ + addseq r8, r8, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r3, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703676,15 +1703676,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #31 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #80, 18 @ 0x140000 │ │ │ │ + addseq r8, r8, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703728,15 +1703728,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [pc], #-344 @ 1735064 <__bss_end__@@Base+0x8d8298> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #64 @ 0x40 │ │ │ │ + addseq r6, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703776,27 +1703776,27 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r9, pc, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #96, 30 @ 0x180 │ │ │ │ + rsbseq pc, pc, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq pc, pc, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #88, 12 @ 0x5800000 │ │ │ │ + addseq r2, r8, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703840,19 +1703840,19 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9edc4 <__bss_end__@@Base+0x41ff8> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #168, 4 @ 0x8000000a │ │ │ │ + sbceq r7, r0, #176, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #248, 12 @ 0xf800000 │ │ │ │ + addseq ip, sl, #0, 14 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703892,15 +1703892,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #240 @ 0xf0 │ │ │ │ + addseq r6, r8, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703940,15 +1703940,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #88, 26 @ 0x1600 │ │ │ │ + addseq fp, sl, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1703988,15 +1703988,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #40 @ 0x28 │ │ │ │ + addseq r3, r8, #48 @ 0x30 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01735498 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704036,15 +1704036,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #232, 16 @ 0xe80000 │ │ │ │ + addseq pc, r7, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r5 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704084,15 +1704084,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #12 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #64, 6 │ │ │ │ + addseq r6, r8, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704132,15 +1704132,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #24 │ │ │ │ + addseq r6, ip, #32 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704180,15 +1704180,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #120, 4 @ 0x80000007 │ │ │ │ + addseq r6, ip, #128, 4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01735798 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704228,15 +1704228,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #72, 14 @ 0x1200000 │ │ │ │ + addseq r3, r8, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704276,15 +1704276,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #56, 20 @ 0x38000 │ │ │ │ + addseq r5, r8, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704324,15 +1704324,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #24, 28 @ 0x180 │ │ │ │ + addseq r3, ip, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704372,15 +1704372,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ + addseq r4, ip, #0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01735a98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704420,15 +1704420,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #80 @ 0x50 │ │ │ │ + addseq r3, r8, #88 @ 0x58 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704468,15 +1704468,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #128, 20 @ 0x80000 │ │ │ │ + addseq r5, r8, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl ip │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704516,15 +1704516,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #25 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #248, 30 @ 0x3e0 │ │ │ │ + addseq r6, r8, #0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704564,15 +1704564,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #27 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #224, 16 @ 0xe00000 │ │ │ │ + addseq ip, sl, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01735d98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704612,15 +1704612,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #216, 20 @ 0xd8000 │ │ │ │ + addseq pc, r7, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704660,15 +1704660,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #192, 30 @ 0x300 │ │ │ │ + addseq r5, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl pc │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704708,18 +1704708,14 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r3, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1704745,15 +1704741,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #56, 22 @ 0xe000 │ │ │ │ @@ -1704768,15 +1704764,19 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #152, 22 @ 0x26000 │ │ │ │ + addseq r5, r8, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + addseq r5, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704820,15 +1704820,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #3 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #112 @ 0x70 │ │ │ │ + addseq r3, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01736198 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704868,15 +1704868,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #184 @ 0xb8 │ │ │ │ + addseq sp, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704916,15 +1704916,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #248, 16 @ 0xf80000 │ │ │ │ + addseq ip, sl, #0, 18 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1704964,15 +1704964,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #152, 20 @ 0x98000 │ │ │ │ + addseq r8, r8, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705012,15 +1705012,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #72, 30 @ 0x120 │ │ │ │ + addseq fp, sl, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01736498 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705064,15 +1705064,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r5 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r6, r8, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705116,15 +1705116,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #12 │ │ │ │ andpl r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #112, 22 @ 0x1c000 │ │ │ │ + addseq pc, r7, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705164,15 +1705164,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #136, 28 @ 0x880 │ │ │ │ + addseq r5, r8, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705212,15 +1705212,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ + addseq pc, r7, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r3, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705260,15 +1705260,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #88, 8 @ 0x58000000 │ │ │ │ + addseq r6, ip, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705308,15 +1705308,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #208, 14 @ 0x3400000 │ │ │ │ + addseq r6, r8, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705356,15 +1705356,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r8, r8, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705404,15 +1705404,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #208, 12 @ 0xd000000 │ │ │ │ + addseq r6, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705452,15 +1705452,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #184, 4 @ 0x8000000b │ │ │ │ + addseq r3, r8, #192, 4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705508,15 +1705508,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #24 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #24, 2 │ │ │ │ + addseq r6, r8, #32, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr ip │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705556,15 +1705556,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #88, 6 @ 0x60000001 │ │ │ │ + addseq r6, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl sp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705604,15 +1705604,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #96, 28 @ 0x600 │ │ │ │ + addseq fp, sl, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705652,15 +1705652,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #40, 4 @ 0x80000002 │ │ │ │ + addseq r3, r8, #48, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01736e98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705700,15 +1705700,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #200, 24 @ 0xc800 │ │ │ │ + addseq fp, sl, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr pc │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705748,15 +1705748,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #168, 2 @ 0x2a │ │ │ │ + addseq r3, r8, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705796,22 +1705796,18 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #128, 12 @ 0x8000000 │ │ │ │ + addseq r3, r8, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1705837,15 +1705833,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #96, 12 @ 0x6000000 │ │ │ │ @@ -1705860,15 +1705856,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, r8, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #152, 12 @ 0x9800000 │ │ │ │ + addseq r3, r8, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + addseq r3, r8, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705908,15 +1705908,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #112, 28 @ 0x700 │ │ │ │ + addseq r3, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01737298 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1705956,15 +1705956,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #32, 4 │ │ │ │ + addseq r6, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706004,15 +1706004,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #192, 28 @ 0xc00 │ │ │ │ + addseq r3, ip, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706052,19 +1706052,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #88, 6 @ 0x60000001 │ │ │ │ + addseq r6, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #104, 6 @ 0xa0000001 │ │ │ │ + addseq r6, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706104,15 +1706104,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01737598 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #64, 2 │ │ │ │ + addseq sp, r8, #72, 2 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #11 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706152,19 +1706152,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #12 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #96, 18 @ 0x180000 │ │ │ │ + addseq ip, sl, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #112, 18 @ 0x1c0000 │ │ │ │ + addseq ip, sl, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706204,15 +1706204,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #14 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #96, 2 │ │ │ │ + addseq ip, sl, #104, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706252,15 +1706252,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #208, 12 @ 0xd000000 │ │ │ │ + addseq r3, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r3, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706300,15 +1706300,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #56, 18 @ 0xe0000 │ │ │ │ + addseq r8, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r3, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706348,15 +1706348,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #40, 28 @ 0x280 │ │ │ │ + addseq r2, r8, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706396,15 +1706396,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #48, 4 │ │ │ │ + addseq sp, r8, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr sl │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706444,15 +1706444,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #144, 30 @ 0x240 │ │ │ │ + addseq r1, r8, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706492,15 +1706492,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #40, 14 @ 0xa00000 │ │ │ │ + addseq r2, r8, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r3, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706540,15 +1706540,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #8, 4 @ 0x80000000 │ │ │ │ + addseq r2, r8, #16, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror ip │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706588,15 +1706588,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #64, 26 @ 0x1000 │ │ │ │ + addseq fp, sl, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr sp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706636,15 +1706636,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #27 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r6, r8, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706684,15 +1706684,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r2, r8, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r3, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706732,15 +1706732,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #144, 14 @ 0x2400000 │ │ │ │ + addseq r6, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror pc │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706780,15 +1706780,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #160, 8 @ 0xa0000000 │ │ │ │ + addseq ip, sl, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706828,15 +1706828,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #192, 8 @ 0xc0000000 │ │ │ │ + addseq ip, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-8]! │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706876,15 +1706876,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #136 @ 0x88 │ │ │ │ + addseq r6, ip, #144 @ 0x90 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706924,15 +1706924,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #96, 28 @ 0x600 │ │ │ │ + addseq r5, r8, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1706972,15 +1706972,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #224, 10 @ 0x38000000 │ │ │ │ + addseq r3, r8, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707020,15 +1707020,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r6, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707068,15 +1707068,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #40, 8 @ 0x28000000 │ │ │ │ + addseq r6, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707116,15 +1707116,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #0, 24 │ │ │ │ + addseq r5, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r5 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707164,15 +1707164,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #12 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #48, 28 @ 0x300 │ │ │ │ + addseq r3, ip, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707212,15 +1707212,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #24, 4 @ 0x80000001 │ │ │ │ + addseq r6, r8, #32, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707260,15 +1707260,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #32, 2 │ │ │ │ + addseq r3, r8, #40, 2 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r3, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707308,15 +1707308,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #88, 2 │ │ │ │ + addseq r6, r8, #96, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707356,15 +1707356,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #208 @ 0xd0 │ │ │ │ + addseq sp, r8, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707404,15 +1707404,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #64 @ 0x40 │ │ │ │ + addseq r2, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707452,19 +1707452,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #0, 4 │ │ │ │ + addseq ip, sl, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 4 │ │ │ │ + addseq ip, sl, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #21 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707504,15 +1707504,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #160, 14 @ 0x2800000 │ │ │ │ + addseq r6, r8, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #23 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707552,15 +1707552,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #136 @ 0x88 │ │ │ │ + addseq r3, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707600,15 +1707600,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #184, 24 @ 0xb800 │ │ │ │ + addseq pc, r7, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707648,15 +1707648,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #40, 24 @ 0x2800 │ │ │ │ + addseq r8, r8, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707696,15 +1707696,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 28 @ 0xc00 │ │ │ │ + addseq r2, r8, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707744,15 +1707744,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #168, 28 @ 0xa80 │ │ │ │ + addseq r5, r8, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707792,15 +1707792,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #56, 20 @ 0x38000 │ │ │ │ + addseq ip, sl, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707840,15 +1707840,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r3, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #8, 10 @ 0x2000000 │ │ │ │ + addseq r2, r8, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707888,15 +1707888,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 14 @ 0x2800000 │ │ │ │ + addseq r3, r8, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707936,15 +1707936,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq r1, r8, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1707984,15 +1707984,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r8, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708080,15 +1708080,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #136, 4 @ 0x80000008 │ │ │ │ + addseq r6, r8, #144, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708128,15 +1708128,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #144, 20 @ 0x90000 │ │ │ │ + addseq r5, r8, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708176,15 +1708176,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r3, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #120, 2 │ │ │ │ + addseq ip, sl, #128, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708224,75 +1708224,75 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #32, 22 @ 0x8000 │ │ │ │ + adcseq r2, r8, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq r5, r8, #128, 6 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r7, r8, #192, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r8, r8, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r9, r8, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #216, 18 @ 0x360000 │ │ │ │ + adcseq sl, r8, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #128, 18 @ 0x200000 │ │ │ │ + adcseq ip, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #128, 18 @ 0x200000 │ │ │ │ + adcseq sp, r8, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #200, 10 @ 0x32000000 │ │ │ │ + adcseq lr, r8, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq sp, r8, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #24, 4 @ 0x80000001 │ │ │ │ + adcseq lr, r8, #32, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #88, 6 @ 0x60000001 │ │ │ │ + adcseq lr, r8, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #152, 6 @ 0x60000002 │ │ │ │ + adcseq lr, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq lr, r8, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #0, 10 │ │ │ │ + adcseq lr, r8, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #160, 30 @ 0x280 │ │ │ │ + addseq r3, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r3, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708332,15 +1708332,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #144, 10 @ 0x24000000 │ │ │ │ + addseq r6, r8, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708380,15 +1708380,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #0, 16 │ │ │ │ + addseq r3, r8, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708428,15 +1708428,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #32, 14 @ 0x800000 │ │ │ │ + addseq ip, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708476,15 +1708476,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 4 │ │ │ │ + addseq r3, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708524,15 +1708524,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #200 @ 0xc8 │ │ │ │ + addseq r2, r8, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708572,15 +1708572,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #144 @ 0x90 │ │ │ │ + addseq ip, sl, #152 @ 0x98 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr ip │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708620,19 +1708620,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #136, 24 @ 0x8800 │ │ │ │ + rsbseq pc, fp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r2, r8, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708672,15 +1708672,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #152, 26 @ 0x2600 │ │ │ │ + addseq fp, sl, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708720,15 +1708720,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #248 @ 0xf8 │ │ │ │ + addseq r6, r8, #0, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708768,15 +1708768,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r3, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708816,15 +1708816,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #24, 28 @ 0x180 │ │ │ │ + addseq r8, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708864,15 +1708864,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #144, 18 @ 0x240000 │ │ │ │ + addseq r8, r8, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708912,15 +1708912,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #96, 28 @ 0x600 │ │ │ │ + addseq r1, r8, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1708960,15 +1708960,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #160, 12 @ 0xa000000 │ │ │ │ + addseq r6, r8, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709056,15 +1709056,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #224, 6 @ 0x80000003 │ │ │ │ + addseq r6, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709104,15 +1709104,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #40, 26 @ 0xa00 │ │ │ │ + addseq r8, r8, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709152,15 +1709152,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #56 @ 0x38 │ │ │ │ + addseq r6, r8, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709200,15 +1709200,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r3, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #16, 6 @ 0x40000000 │ │ │ │ + addseq sp, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709248,15 +1709248,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #0, 12 │ │ │ │ + addseq r2, r8, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709296,15 +1709296,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #128, 26 @ 0x2000 │ │ │ │ + addseq r8, r8, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709344,15 +1709344,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #80, 30 @ 0x140 │ │ │ │ + addseq r5, r8, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #16 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709392,15 +1709392,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r3, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #152, 6 @ 0x60000002 │ │ │ │ + addseq sp, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709440,15 +1709440,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #152, 14 @ 0x2600000 │ │ │ │ + addseq ip, sl, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #19 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709488,15 +1709488,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #128, 2 │ │ │ │ + addseq r3, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #21 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709536,15 +1709536,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #120, 26 @ 0x1e00 │ │ │ │ + addseq fp, sl, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709584,15 +1709584,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r3, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #72, 6 @ 0x20000001 │ │ │ │ + addseq r3, r8, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709632,15 +1709632,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #216 @ 0xd8 │ │ │ │ + addseq r6, ip, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #25 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709680,15 +1709680,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror sp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #224, 14 @ 0x3800000 │ │ │ │ + addseq r3, r8, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709728,15 +1709728,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #176, 26 @ 0x2c00 │ │ │ │ + addseq r5, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709776,15 +1709776,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r3, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #112, 28 @ 0x700 │ │ │ │ + addseq r5, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709824,15 +1709824,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r6, r8, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #31 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709872,15 +1709872,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #136, 18 @ 0x220000 │ │ │ │ + addseq ip, sl, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709920,15 +1709920,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #104, 6 @ 0xa0000001 │ │ │ │ + addseq ip, sl, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1709968,19 +1709968,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #240, 26 @ 0x3c00 │ │ │ │ + addseq r5, r8, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #24, 28 @ 0x180 │ │ │ │ + addseq r5, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710020,15 +1710020,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #248, 4 @ 0x8000000f │ │ │ │ + addseq r3, r8, #0, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710068,15 +1710068,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #88, 4 @ 0x80000005 │ │ │ │ + addseq r6, r8, #96, 4 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173b398 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710164,15 +1710164,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #96, 2 │ │ │ │ + addseq r3, r8, #104, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r5 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710212,15 +1710212,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #128, 12 @ 0x8000000 │ │ │ │ + addseq r6, r8, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r3, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710260,15 +1710260,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #40, 2 │ │ │ │ + addseq r6, ip, #48, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173b698 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710308,15 +1710308,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #14 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #120, 30 @ 0x1e0 │ │ │ │ + addseq ip, r8, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710356,15 +1710356,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #48, 28 @ 0x300 │ │ │ │ + addseq fp, sl, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710404,15 +1710404,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #216, 26 @ 0x3600 │ │ │ │ + addseq r5, r8, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r3, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710452,15 +1710452,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #32, 14 @ 0x800000 │ │ │ │ + addseq r2, r8, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173b998 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710500,15 +1710500,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #64, 12 @ 0x4000000 │ │ │ │ + addseq sp, r8, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr sl │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710548,15 +1710548,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #152 @ 0x98 │ │ │ │ + addseq sp, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710596,15 +1710596,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #16, 26 @ 0x400 │ │ │ │ + addseq r8, r8, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r3, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710692,15 +1710692,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #136, 24 @ 0x8800 │ │ │ │ + addseq pc, r7, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr sp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710836,15 +1710836,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #31 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #176 @ 0xb0 │ │ │ │ + addseq r2, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173bf98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710884,15 +1710884,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #88, 20 @ 0x58000 │ │ │ │ + addseq pc, r7, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710932,15 +1710932,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #32, 12 @ 0x2000000 │ │ │ │ + addseq r6, r8, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1710980,15 +1710980,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #32, 4 │ │ │ │ + addseq r2, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711028,15 +1711028,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #88, 28 @ 0x580 │ │ │ │ + addseq r3, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173c298 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711076,15 +1711076,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #136, 22 @ 0x22000 │ │ │ │ + addseq fp, sl, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711124,15 +1711124,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #48, 30 @ 0xc0 │ │ │ │ + addseq fp, sl, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711172,15 +1711172,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #48, 14 @ 0xc00000 │ │ │ │ + addseq r6, r8, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711220,51 +1711220,51 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi r9, sp, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #40 @ 0x28 │ │ │ │ + addseq r7, r2, #48 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #96, 16 @ 0x600000 │ │ │ │ + addseq r2, r8, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 18 @ 0x300000 │ │ │ │ + addseq r2, r8, #200, 18 @ 0x320000 │ │ │ │ andgt r0, r0, r2 │ │ │ │ submi r9, sp, #248, 12 @ 0xf800000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #16, 22 @ 0x4000 │ │ │ │ + addseq r2, r8, #24, 22 @ 0x6000 │ │ │ │ andgt r0, r0, r3 │ │ │ │ submi r9, sp, #252, 12 @ 0xfc00000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #24, 22 @ 0x6000 │ │ │ │ + addseq r2, r8, #32, 22 @ 0x8000 │ │ │ │ andgt r0, r0, r2 │ │ │ │ submi r9, sp, #4, 14 @ 0x100000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #104, 24 @ 0x6800 │ │ │ │ + addseq r2, r8, #112, 24 @ 0x7000 │ │ │ │ andgt r0, r0, r3 │ │ │ │ submi r9, sp, #12, 14 @ 0x300000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #184, 26 @ 0x2e00 │ │ │ │ + addseq r2, r8, #192, 26 @ 0x3000 │ │ │ │ andgt r0, r0, r3 │ │ │ │ submi r9, sp, #20, 14 @ 0x500000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 26 @ 0x3000 │ │ │ │ + addseq r2, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 26 @ 0x3a00 │ │ │ │ + addseq r2, r8, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi r9, sp, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711304,15 +1711304,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #40, 18 @ 0xa0000 │ │ │ │ + addseq ip, sl, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711352,15 +1711352,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi r9, sp, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173c798 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi r9, sp, #240, 16 @ 0xf00000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #144, 22 @ 0x24000 │ │ │ │ + addseq fp, sl, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi r9, sp, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi r9, sp, #0, 18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711400,15 +1711400,15 @@ │ │ │ │ andgt r0, r0, r0 │ │ │ │ submi r9, sp, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r8 │ │ │ │ andgt r0, r0, r5 │ │ │ │ submi r9, sp, #120, 18 @ 0x1e0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #248, 14 @ 0x3e00000 │ │ │ │ + addseq r6, r8, #0, 16 │ │ │ │ andgt r0, r0, r3 │ │ │ │ submi r9, sp, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #16 │ │ │ │ andgt r0, r0, r4 │ │ │ │ submi r9, sp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711448,19 +1711448,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #16, 2 │ │ │ │ + addseq ip, sl, #24, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #64, 2 │ │ │ │ + addseq ip, sl, #72, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711500,15 +1711500,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #192, 10 @ 0x30000000 │ │ │ │ + addseq r6, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711548,15 +1711548,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #72, 4 @ 0x80000004 │ │ │ │ + addseq r2, r8, #80, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711596,15 +1711596,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #32, 8 @ 0x20000000 │ │ │ │ + addseq r3, r8, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711644,19 +1711644,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #8, 26 @ 0x200 │ │ │ │ + addseq pc, r7, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #40, 26 @ 0xa00 │ │ │ │ + addseq pc, r7, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711744,15 +1711744,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #88, 2 │ │ │ │ + addseq r6, ip, #96, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711792,15 +1711792,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #232, 4 @ 0x8000000e │ │ │ │ + addseq ip, sl, #240, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711840,15 +1711840,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi sl, sp, #184, 6 @ 0xe0000002 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #48 @ 0x30 │ │ │ │ + addseq r6, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi sl, sp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711888,15 +1711888,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #24, 16 @ 0x180000 │ │ │ │ + addseq r3, r8, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711936,15 +1711936,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #208, 18 @ 0x340000 │ │ │ │ + addseq r3, r8, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1711984,15 +1711984,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #32, 4 │ │ │ │ + addseq ip, sl, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712032,15 +1712032,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #128, 28 @ 0x800 │ │ │ │ + addseq ip, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712080,15 +1712080,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi sl, sp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi sl, sp, #16, 18 @ 0x40000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #152, 2 @ 0x26 │ │ │ │ + addseq r6, r8, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi sl, sp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi sl, sp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712128,15 +1712128,15 @@ │ │ │ │ andgt r0, r0, r0 │ │ │ │ submi sl, sp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #32, 20 @ 0x20000 │ │ │ │ + addseq r5, r8, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #7 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712176,15 +1712176,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #168, 20 @ 0xa8000 │ │ │ │ + addseq r8, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712224,15 +1712224,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #128, 30 @ 0x200 │ │ │ │ + addseq fp, sl, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712272,15 +1712272,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r3, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 12 @ 0xc000000 │ │ │ │ + addseq r2, r8, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712320,15 +1712320,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi sl, sp, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #168, 28 @ 0xa80 │ │ │ │ + addseq r2, r8, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712368,15 +1712368,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi sl, sp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror r7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi sl, sp, #76, 28 @ 0x4c0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #152, 26 @ 0x2600 │ │ │ │ + addseq r8, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi sl, sp, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712416,15 +1712416,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi sl, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi sl, sp, #216, 28 @ 0xd80 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #216, 8 @ 0xd8000000 │ │ │ │ + addseq ip, sl, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ submi sl, sp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #16 │ │ │ │ andmi r0, r0, r4 │ │ │ │ submi sl, sp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712464,15 +1712464,15 @@ │ │ │ │ andgt r0, r0, r0 │ │ │ │ submi sl, sp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r3, #-136]! @ 0xffffff78 │ │ │ │ andgt r0, r0, r5 │ │ │ │ submi sl, sp, #96, 30 @ 0x180 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #112, 6 @ 0xc0000001 │ │ │ │ + addseq r6, r8, #120, 6 @ 0xe0000001 │ │ │ │ andgt r0, r0, r6, lsl r0 │ │ │ │ submi sl, sp, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712512,15 +1712512,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #232, 28 @ 0xe80 │ │ │ │ + addseq r1, r8, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #19 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712560,15 +1712560,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #200, 18 @ 0x320000 │ │ │ │ + addseq r3, r8, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #21 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712608,15 +1712608,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #56, 24 @ 0x3800 │ │ │ │ + addseq pc, r7, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #22 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712656,15 +1712656,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r3, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #160, 10 @ 0x28000000 │ │ │ │ + addseq r2, r8, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712704,15 +1712704,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #64, 8 @ 0x40000000 │ │ │ │ + addseq r6, ip, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #25 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712752,15 +1712752,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror sp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq r2, r8, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712800,15 +1712800,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #176, 2 @ 0x2c │ │ │ │ + addseq sp, r8, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712848,15 +1712848,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r3, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #64, 22 @ 0x10000 │ │ │ │ + addseq fp, sl, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712896,15 +1712896,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r3, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #168, 26 @ 0x2a00 │ │ │ │ + addseq r8, r8, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #31 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712944,19 +1712944,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #200, 6 @ 0x20000003 │ │ │ │ + addseq r2, r8, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #240, 12 @ 0xf000000 │ │ │ │ + addseq r6, r8, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173e098 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1712996,15 +1712996,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #24, 12 @ 0x1800000 │ │ │ │ + addseq r2, r8, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713044,15 +1713044,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #240, 18 @ 0x3c0000 │ │ │ │ + addseq ip, sl, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713092,15 +1713092,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #96, 8 @ 0x60000000 │ │ │ │ + addseq r6, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713140,15 +1713140,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #112, 26 @ 0x1c00 │ │ │ │ + addseq pc, r7, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173e398 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713200,19 +1713200,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 24 @ 0xd800 │ │ │ │ + sbceq r2, r6, #224, 24 @ 0xe000 │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r2, r6, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173e498 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713224,15 +1713224,15 @@ │ │ │ │ andmi r0, r0, r9, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r3, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #8, 4 @ 0x80000000 │ │ │ │ + addseq r6, ip, #16, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713272,15 +1713272,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173e598 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #216, 2 @ 0x36 │ │ │ │ + addseq r6, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #11 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713320,15 +1713320,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #176, 26 @ 0x2c00 │ │ │ │ + addseq fp, sl, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713368,15 +1713368,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl r7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #192, 26 @ 0x3000 │ │ │ │ + addseq r5, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713416,15 +1713416,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r3, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #208, 6 @ 0x40000003 │ │ │ │ + addseq r6, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713464,15 +1713464,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173e898 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #17 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713512,15 +1713512,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr r9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 2 @ 0x3a │ │ │ │ + addseq r2, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713560,15 +1713560,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #72 @ 0x48 │ │ │ │ + addseq ip, sl, #80 @ 0x50 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713608,15 +1713608,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r3, #-168]! @ 0xffffff58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #32, 2 │ │ │ │ + addseq sp, r8, #40, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #21 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713656,15 +1713656,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173eb98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #120, 22 @ 0x1e000 │ │ │ │ + addseq pc, r7, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsr #23 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713704,15 +1713704,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r2, r8, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713800,15 +1713800,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r3, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #88, 6 @ 0x60000001 │ │ │ │ + addseq ip, sl, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, ror #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713848,31 +1713848,31 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, lsl #30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #160, 24 @ 0xa000 │ │ │ │ + adceq sl, r2, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d181e4 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d18474 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #208, 28 @ 0xd00 │ │ │ │ + addseq pc, r9, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, pc, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, sl, #32, 2 │ │ │ │ + addseq r0, sl, #40, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [pc], #-408 @ 173eee4 <__bss_end__@@Base+0x8e2118> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1713892,43 +1713892,43 @@ │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #176, 8 @ 0xb0000000 │ │ │ │ + addseq fp, pc, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #184 @ 0xb8 │ │ │ │ + addseq fp, pc, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r9, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #104, 8 @ 0x68000000 │ │ │ │ + addseq fp, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #40, 30 @ 0xa0 │ │ │ │ + sbceq r7, r1, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r3, r8, asr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #112, 30 @ 0x1c0 │ │ │ │ + sbceq r7, r1, #120, 30 @ 0x1e0 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #104 @ 0x68 │ │ │ │ + sbceq r8, r1, #112 @ 0x70 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r2, r6, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce6a84 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1713940,59 +1713940,59 @@ │ │ │ │ andmi r0, r0, r2, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ce7c54 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #136, 26 @ 0x2200 │ │ │ │ + adcseq pc, r6, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #96, 10 @ 0x18000000 │ │ │ │ + sbceq r7, r1, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r5, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq r7, r1, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #152, 20 @ 0x98000 │ │ │ │ + adcseq r8, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #136, 22 @ 0x22000 │ │ │ │ + adcseq r8, fp, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #200, 18 @ 0x320000 │ │ │ │ + adcseq pc, r6, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #64, 26 @ 0x1000 │ │ │ │ + adcseq pc, r6, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #232, 30 @ 0x3a0 │ │ │ │ + addseq r4, r2, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r2, #248, 4 @ 0x8000000f │ │ │ │ + addseq r5, r2, #0, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #200, 16 @ 0xc80000 │ │ │ │ + adcseq pc, r6, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq pc, r6, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r9, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1714012,55 +1714012,55 @@ │ │ │ │ andmi r0, r0, lr, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq lr, fp, #128, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #208, 26 @ 0x3400 │ │ │ │ + sbceq r2, r6, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r2, #120, 22 @ 0x1e000 │ │ │ │ + adceq pc, r2, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r3, #-24]! @ 0xffffffe8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r2, #168, 8 @ 0xa8000000 │ │ │ │ + adceq pc, r2, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r2, #48, 22 @ 0xc000 │ │ │ │ + adceq pc, r2, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #168, 4 @ 0x8000000a │ │ │ │ + sbceq sl, r1, #176, 4 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #152, 10 @ 0x26000000 │ │ │ │ + sbceq sl, r1, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #128, 2 │ │ │ │ + sbceq r8, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #40, 8 @ 0x28000000 │ │ │ │ + sbceq r8, r1, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ea9d14 <__bss_end__@@Base+0x4cf48> │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714072,95 +1714072,95 @@ │ │ │ │ andmi r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #160, 28 @ 0xa00 │ │ │ │ + adcseq r7, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r7, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #208, 28 @ 0xd00 │ │ │ │ + adcseq ip, r8, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #24, 2 │ │ │ │ + sbceq r3, r6, #32, 2 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #176, 2 @ 0x2c │ │ │ │ + sbceq r3, r6, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #216, 28 @ 0xd80 │ │ │ │ + adcseq ip, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #8 │ │ │ │ + adcseq sp, r8, #16 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r9, r1, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r9, r1, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r8, #240, 30 @ 0x3c0 │ │ │ │ + addseq fp, r8, #248, 30 @ 0x3e0 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #208 @ 0xd0 │ │ │ │ + addseq ip, r8, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r2, r6, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #224, 4 │ │ │ │ + adcseq r4, r5, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r3, #-40]! @ 0xffffffd8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq lr, sp, #0, 20 │ │ │ │ @ instruction: 0x400001b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq lr, sp, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ mvneq sl, r0, lsr #18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #40, 24 @ 0x2800 │ │ │ │ + adceq r0, r4, #48, 24 @ 0x3000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #184, 24 @ 0xb800 │ │ │ │ + adceq r0, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d76b04 │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1714196,23 +1714196,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #152 @ 0x98 │ │ │ │ + adceq r0, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #216, 22 @ 0x36000 │ │ │ │ + adceq r0, r4, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #144, 24 @ 0x9000 │ │ │ │ + addseq fp, sl, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714272,75 +1714272,75 @@ │ │ │ │ strhmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6ca04 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #144, 24 @ 0x9000 │ │ │ │ + adcseq r9, r8, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #72, 2 │ │ │ │ + adcseq sl, r5, #80, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #16, 26 @ 0x400 │ │ │ │ + adcseq r6, r5, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #224, 16 @ 0xe00000 │ │ │ │ + addseq sl, r8, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0x400016bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r8, #160, 30 @ 0x280 │ │ │ │ + addseq fp, r8, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #32, 2 │ │ │ │ + addseq ip, r8, #40, 2 │ │ │ │ andmi r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #8, 4 @ 0x80000000 │ │ │ │ + addseq ip, r8, #16, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #56, 28 @ 0x380 │ │ │ │ + adceq r4, sl, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #224, 22 @ 0x38000 │ │ │ │ + adcseq r5, sp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #8, 28 @ 0x80 │ │ │ │ + sbceq r2, r6, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r3, #-88]! @ 0xffffffa8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #216, 4 @ 0x8000000d │ │ │ │ + addseq r6, r2, #224, 4 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #200, 30 @ 0x320 │ │ │ │ + addseq r6, r2, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #184, 2 @ 0x2e │ │ │ │ + addseq r6, r2, #192, 2 @ 0x30 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r2, #136, 4 @ 0x80000008 │ │ │ │ + addseq r6, r2, #144, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-536 @ 0xfffffde8 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1714356,83 +1714356,83 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #16, 24 @ 0x1000 │ │ │ │ + rsbseq lr, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #40, 26 @ 0xa00 │ │ │ │ + rsbseq lr, sp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #96 @ 0x60 │ │ │ │ + adcseq sl, fp, #104 @ 0x68 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #232, 26 @ 0x3a00 │ │ │ │ + adcseq r9, fp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #24 │ │ │ │ + adcseq sl, fp, #32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #120, 22 @ 0x1e000 │ │ │ │ + addseq ip, r8, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #72, 20 @ 0x48000 │ │ │ │ + addseq ip, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #48, 22 @ 0xc000 │ │ │ │ + addseq ip, r8, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #32, 28 @ 0x200 │ │ │ │ + sbceq r2, r6, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r3, #-120]! @ 0xffffff88 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #96, 4 │ │ │ │ + addseq ip, r8, #104, 4 @ 0x80000006 │ │ │ │ mulmi r0, r5, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #248, 18 @ 0x3e0000 │ │ │ │ + addseq ip, r8, #0, 20 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #224, 22 @ 0x38000 │ │ │ │ + adcseq pc, sp, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #96, 14 @ 0x1800000 │ │ │ │ + addseq sl, r8, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r9, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r8, #144, 16 @ 0x900000 │ │ │ │ + addseq sl, r8, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #240, 26 @ 0x3c00 │ │ │ │ + sbceq r7, r0, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #200, 30 @ 0x320 │ │ │ │ + sbceq r0, r1, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #224, 4 │ │ │ │ + sbceq r1, r1, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1714440,15 +1714440,15 @@ │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #144, 20 @ 0x90000 │ │ │ │ + sbceq r3, r1, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714456,19 +1714456,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r3, r1, #208, 20 @ 0xd0000 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #192, 22 @ 0x30000 │ │ │ │ + sbceq r3, r1, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d76bd4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1714476,39 +1714476,39 @@ │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d76eb4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #240, 22 @ 0x3c000 │ │ │ │ + adcseq r7, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr #17 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #48, 24 @ 0x3000 │ │ │ │ + adcseq r7, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #56, 26 @ 0xe00 │ │ │ │ + adcseq r7, r9, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r3, r1, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r2, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #216, 14 @ 0x3600000 │ │ │ │ + sbceq r3, r1, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #64, 28 @ 0x400 │ │ │ │ + sbceq r2, r6, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1714516,123 +1714516,123 @@ │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne de58f4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq fp, r1, #0, 10 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #200, 10 @ 0x32000000 │ │ │ │ + sbceq fp, r1, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq r3, r1, #232, 8 @ 0xe8000000 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r3, r1, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r4, r9, #112, 14 @ 0x1c00000 │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #32, 16 @ 0x200000 │ │ │ │ + addseq r4, r9, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #48, 14 @ 0xc00000 │ │ │ │ + addseq r1, sl, #56, 14 @ 0xe00000 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sl, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r1, sl, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #8, 8 @ 0x8000000 │ │ │ │ + addseq r3, r9, #16, 8 @ 0x10000000 │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r9, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r3, r9, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #24, 2 │ │ │ │ + addseq pc, r8, #32, 2 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #208, 2 @ 0x34 │ │ │ │ + addseq pc, r8, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #152, 22 @ 0x26000 │ │ │ │ + adcseq pc, sp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #160, 2 @ 0x28 │ │ │ │ + adcseq r1, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #88, 20 @ 0x58000 │ │ │ │ + sbceq r0, r1, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq r0, r1, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #16, 20 @ 0x10000 │ │ │ │ + sbceq r0, r1, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r6, ip, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #192, 6 │ │ │ │ + adceq r1, sp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #40, 30 @ 0xa0 │ │ │ │ + adceq r0, sp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, pc, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, sp, #120, 6 @ 0xe0000001 │ │ │ │ + adceq r1, sp, #128, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #24, 14 @ 0x600000 │ │ │ │ + adceq ip, lr, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #24, 6 @ 0x60000000 │ │ │ │ + adceq ip, lr, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0x400003b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, lr, #208, 12 @ 0xd000000 │ │ │ │ + adceq ip, lr, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #232, 2 @ 0x3a │ │ │ │ + sbceq r4, r1, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, fp, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #56, 6 @ 0xe0000000 │ │ │ │ + sbceq r4, r1, #64, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d3af84 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714644,15 +1714644,15 @@ │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d3b434 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r0, r2, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714660,91 +1714660,91 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r0, r2, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r0, r2, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsr #23 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ submi lr, sp, #184, 10 @ 0x2e000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #136, 28 @ 0x880 │ │ │ │ + sbceq r0, r1, #144, 28 @ 0x900 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ submi lr, sp, #188, 10 @ 0x2f000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #96, 30 @ 0x180 │ │ │ │ + sbceq r0, r1, #104, 30 @ 0x1a0 │ │ │ │ andgt r0, r0, r1, asr #32 │ │ │ │ submi lr, sp, #192, 10 @ 0x30000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #80, 24 @ 0x5000 │ │ │ │ + sbceq pc, r1, #88, 24 @ 0x5800 │ │ │ │ andgt r0, r0, r0, lsr r0 │ │ │ │ submi lr, sp, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r3, #-184]! @ 0xffffff48 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ submi lr, sp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #128, 24 @ 0x8000 │ │ │ │ + sbceq pc, r1, #136, 24 @ 0x8800 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #56, 26 @ 0xe00 │ │ │ │ + sbceq pc, r1, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl #25 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #56, 16 @ 0x380000 │ │ │ │ + sbceq r9, r1, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #184, 16 @ 0xb80000 │ │ │ │ + sbceq r9, r1, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #16, 24 @ 0x1000 │ │ │ │ + adcseq fp, r8, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r4, sp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #8, 22 @ 0x2000 │ │ │ │ + rsbseq sl, ip, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, fp, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #184, 28 @ 0xb80 │ │ │ │ + rsbseq sl, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne eb5544 <__bss_end__@@Base+0x58778> │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #72, 28 @ 0x480 │ │ │ │ + addseq r4, r2, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl fp │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714812,75 +1714812,75 @@ │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sl, [pc, #128] @ 173fe14 <__bss_end__@@Base+0x8e3048> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #72, 6 @ 0x20000001 │ │ │ │ + adcseq ip, sp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq lr, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r3, #-216]! @ 0xffffff28 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #16, 14 @ 0x400000 │ │ │ │ + rsbseq sl, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq sl, ip, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r9, ip, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, sp, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq sl, ip, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #216, 26 @ 0x3600 │ │ │ │ + rsbseq r9, ip, #224, 26 @ 0x3800 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r9, ip, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0173fe98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r4, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #64, 12 @ 0x4000000 │ │ │ │ + adceq r4, pc, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714892,19 +1714892,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r3, #-232]! @ 0xffffff18 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #136, 20 @ 0x88000 │ │ │ │ + adcseq sp, fp, #144, 20 @ 0x90000 │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #40, 22 @ 0xa000 │ │ │ │ + adcseq sp, fp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714916,55 +1714916,55 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r5, r5, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r5, r5, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #72, 12 @ 0x4800000 │ │ │ │ + adcseq pc, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #96, 14 @ 0x1800000 │ │ │ │ + adcseq pc, fp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #96, 2 │ │ │ │ + adcseq r7, fp, #104, 2 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r7, fp, #112, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r3, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #224, 30 @ 0x380 │ │ │ │ + adcseq r6, fp, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #8, 2 │ │ │ │ + adcseq r7, fp, #16, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #72, 28 @ 0x480 │ │ │ │ + sbceq r2, r6, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r3, #-248]! @ 0xffffff08 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1714972,27 +1714972,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #224, 20 @ 0xe0000 │ │ │ │ + sbceq lr, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r5, #72, 26 @ 0x1200 │ │ │ │ + sbceq lr, r5, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #224, 26 @ 0x3800 │ │ │ │ + addseq ip, r8, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #96, 28 @ 0x600 │ │ │ │ + sbceq r2, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715000,147 +1715000,147 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #136, 22 @ 0x22000 │ │ │ │ + addseq ip, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #152, 26 @ 0x2600 │ │ │ │ + addseq ip, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r6, fp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #96, 20 @ 0x60000 │ │ │ │ + adcseq r6, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #120, 28 @ 0x780 │ │ │ │ + sbceq r2, r6, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #8, 18 @ 0x20000 │ │ │ │ + adcseq r6, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #144, 18 @ 0x240000 │ │ │ │ + adcseq r6, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #224, 18 @ 0x380000 │ │ │ │ + adcseq r6, sp, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r6, sp, #224, 12 @ 0xe000000 │ │ │ │ @ instruction: 0x400002bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #152, 18 @ 0x260000 │ │ │ │ + adcseq r6, sp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #168, 28 @ 0xa80 │ │ │ │ + sbceq r2, r6, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #112, 12 @ 0x7000000 │ │ │ │ + adcseq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #224, 12 @ 0xe000000 │ │ │ │ + adcseq ip, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #168 @ 0xa8 │ │ │ │ + sbceq pc, r1, #176 @ 0xb0 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ + sbceq pc, r1, #176, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-1840 @ 0xfffff8d0 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sp], #-2016 @ 0xfffff820 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r9, r1, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq r9, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #16, 16 @ 0x100000 │ │ │ │ + adceq sp, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #104, 18 @ 0x1a0000 │ │ │ │ + adceq sp, pc, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #72, 14 @ 0x1200000 │ │ │ │ + sbceq r6, r1, #80, 14 @ 0x1400000 │ │ │ │ strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #0, 16 │ │ │ │ + sbceq r6, r1, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #232, 16 @ 0xe80000 │ │ │ │ + sbceq sp, r1, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #88, 18 @ 0x160000 │ │ │ │ + sbceq sp, r1, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #152, 18 @ 0x260000 │ │ │ │ + sbceq r4, r1, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #104, 20 @ 0x68000 │ │ │ │ + sbceq r4, r1, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #160, 4 │ │ │ │ + adceq fp, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, lr, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #80, 8 @ 0x50000000 │ │ │ │ + adceq fp, r0, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #40, 30 @ 0xa0 │ │ │ │ + sbceq r8, r1, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #120, 30 @ 0x1e0 │ │ │ │ + sbceq r8, r1, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r4, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1715160,15 +1715160,15 @@ │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df1c44 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #208, 28 @ 0xd00 │ │ │ │ + sbceq r2, r6, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-576 @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715188,19 +1715188,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #160, 30 @ 0x280 │ │ │ │ + addseq sl, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #40 @ 0x28 │ │ │ │ + addseq fp, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715212,27 +1715212,27 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #24 │ │ │ │ + adcseq r6, r5, #32 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #192 @ 0xc0 │ │ │ │ + adcseq r6, r5, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #136 @ 0x88 │ │ │ │ + addseq sl, sp, #144 @ 0x90 │ │ │ │ andmi r0, r0, r9, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, sp, #216, 2 @ 0x36 │ │ │ │ + addseq sl, sp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e00144 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1715268,15 +1715268,15 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #224, 28 @ 0xe00 │ │ │ │ + sbceq r2, r6, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715388,19 +1715388,19 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #184 @ 0xb8 │ │ │ │ + sbceq r8, r1, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #48, 2 │ │ │ │ + sbceq r8, r1, #56, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715512,43 +1715512,43 @@ │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r8, r7, #248, 14 @ 0x3e00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r4, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, pc, #224, 22 @ 0x38000 │ │ │ │ + addseq r4, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, pc, #48, 26 @ 0xc00 │ │ │ │ + addseq r4, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r2, fp, #224, 12 @ 0xe000000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq r2, fp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715560,123 +1715560,123 @@ │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r2, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #88, 20 @ 0x58000 │ │ │ │ + adcseq r2, r6, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #192, 10 @ 0x30000000 │ │ │ │ + sbceq r5, r1, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #16, 18 @ 0x40000 │ │ │ │ + sbceq r3, r1, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #64, 18 @ 0x100000 │ │ │ │ + sbceq r3, r1, #72, 18 @ 0x120000 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #56, 20 @ 0x38000 │ │ │ │ + sbceq r3, r1, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #32, 28 @ 0x200 │ │ │ │ + sbceq r4, r1, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r4, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #112, 28 @ 0x700 │ │ │ │ + sbceq r4, r1, #120, 28 @ 0x780 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r4, r1, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r1, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r1, r1, #232, 12 @ 0xe800000 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #152, 14 @ 0x2600000 │ │ │ │ + sbceq r1, r1, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #208, 10 @ 0x34000000 │ │ │ │ + sbceq pc, r1, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #16, 12 @ 0x1000000 │ │ │ │ + sbceq pc, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #24, 14 @ 0x600000 │ │ │ │ + sbceq pc, r1, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #24, 30 @ 0x60 │ │ │ │ + sbceq r3, r1, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #88, 30 @ 0x160 │ │ │ │ + sbceq r3, r1, #96, 30 @ 0x180 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #56 @ 0x38 │ │ │ │ + sbceq r4, r1, #64 @ 0x40 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #224, 28 @ 0xe00 │ │ │ │ + sbceq r3, r1, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #144 @ 0x90 │ │ │ │ + sbceq r4, r1, #152 @ 0x98 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #136, 2 @ 0x22 │ │ │ │ + sbceq r4, r1, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #64, 4 │ │ │ │ + sbceq r5, r1, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #160, 4 │ │ │ │ + sbceq r5, r1, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #176, 26 @ 0x2c00 │ │ │ │ + sbceq pc, r1, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #24, 28 @ 0x180 │ │ │ │ + sbceq pc, r1, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl fp │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715688,15 +1715688,15 @@ │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr fp │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #192, 26 @ 0x3000 │ │ │ │ + addseq r8, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715732,23 +1715732,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r7, r1, #128, 4 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #240, 4 │ │ │ │ + adcseq r7, r1, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #176, 22 @ 0x2c000 │ │ │ │ + addseq fp, sl, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr ip │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715784,19 +1715784,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #27 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #200, 26 @ 0x3200 │ │ │ │ + sbceq r7, r2, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #56, 30 @ 0xe0 │ │ │ │ + sbceq r7, r2, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-592 @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1715820,23 +1715820,23 @@ │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne df6534 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #40, 2 │ │ │ │ + sbceq r5, r1, #48, 2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #72, 2 │ │ │ │ + sbceq r5, r1, #80, 2 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #232, 2 @ 0x3a │ │ │ │ + sbceq r5, r1, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01740d98 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715876,19 +1715876,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r3, r8, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r3, r8, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #28 │ │ │ │ andgt r0, r0, r0 │ │ │ │ submi r0, lr, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715924,19 +1715924,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #0, 14 │ │ │ │ + addseq r6, r8, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #24, 14 @ 0x600000 │ │ │ │ + addseq r6, r8, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #30 │ │ │ │ andgt r0, r0, r0 │ │ │ │ submi r0, lr, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1715980,15 +1715980,15 @@ │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, ror #9 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #232, 28 @ 0xe80 │ │ │ │ + sbceq r2, r6, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ded894 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716000,63 +1716000,63 @@ │ │ │ │ andmi r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne dede64 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #248, 20 @ 0xf8000 │ │ │ │ + adcseq lr, r5, #0, 22 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #168, 22 @ 0x2a000 │ │ │ │ + adcseq lr, r5, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #32 │ │ │ │ + sbceq r6, r1, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01741098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #200 @ 0xc8 │ │ │ │ + sbceq r6, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #16, 4 │ │ │ │ + sbceq r6, r1, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #248, 16 @ 0xf80000 │ │ │ │ + sbceq ip, r1, #0, 18 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r4, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #56, 18 @ 0xe0000 │ │ │ │ + sbceq ip, r1, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #80, 20 @ 0x50000 │ │ │ │ + sbceq ip, r1, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq r9, lr, #80, 4 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #176, 4 │ │ │ │ + rsbseq r9, lr, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716076,55 +1716076,55 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #192, 6 │ │ │ │ + sbceq r5, r1, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #0, 8 │ │ │ │ + sbceq r5, r1, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #40, 10 @ 0xa000000 │ │ │ │ + sbceq r5, r1, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #240, 28 @ 0xf00 │ │ │ │ + sbceq r2, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r2, #144, 30 @ 0x240 │ │ │ │ + sbceq r7, r2, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #24 │ │ │ │ + sbceq r8, r2, #32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248, 28 @ 0xf80 │ │ │ │ + sbceq r2, r6, #0, 30 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #216, 30 @ 0x360 │ │ │ │ + adceq pc, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #72 @ 0x48 │ │ │ │ + adceq r0, r4, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [lr], #-632 @ 0xfffffd88 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716140,67 +1716140,67 @@ │ │ │ │ andmi r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #0, 28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #24, 30 @ 0x60 │ │ │ │ + sbceq r2, r6, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #32, 14 @ 0x800000 │ │ │ │ + adceq fp, ip, #40, 14 @ 0xa00000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #248, 14 @ 0x3e00000 │ │ │ │ + adceq fp, ip, #0, 16 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq r2, r0, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #40, 22 @ 0xa000 │ │ │ │ + adcseq r5, fp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #48, 2 │ │ │ │ + adcseq r7, r6, #56, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #240, 24 @ 0xf000 │ │ │ │ + adcseq r6, r6, #248, 24 @ 0xf800 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #232 @ 0xe8 │ │ │ │ + adcseq r7, r6, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r4, r1, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #168 @ 0xa8 │ │ │ │ + addseq fp, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #112, 24 @ 0x7000 │ │ │ │ + addseq sl, pc, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #96 @ 0x60 │ │ │ │ + addseq fp, pc, #104 @ 0x68 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #56, 30 @ 0xe0 │ │ │ │ + sbceq r2, r6, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716208,95 +1716208,95 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #40, 12 @ 0x2800000 │ │ │ │ + adceq fp, ip, #48, 12 @ 0x3000000 │ │ │ │ mulmi r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #200, 12 @ 0xc800000 │ │ │ │ + adceq fp, ip, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #96, 18 @ 0x180000 │ │ │ │ + adcseq r3, sp, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #64, 8 @ 0x40000000 │ │ │ │ + addseq r8, r7, #72, 8 @ 0x48000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #80, 8 @ 0x50000000 │ │ │ │ + addseq r8, r7, #88, 8 @ 0x58000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r3, sp, #136, 14 @ 0x2200000 │ │ │ │ mulmi r0, r3, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #24, 18 @ 0x60000 │ │ │ │ + adcseq r3, sp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #64, 22 @ 0x10000 │ │ │ │ + adcseq r3, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #32, 8 @ 0x20000000 │ │ │ │ + addseq r8, r7, #40, 8 @ 0x28000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #48, 8 @ 0x30000000 │ │ │ │ + addseq r8, r7, #56, 8 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r3, sp, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r2, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r3, sp, #0, 22 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #128, 6 │ │ │ │ + adcseq r9, pc, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #120, 4 @ 0x80000007 │ │ │ │ + adcseq r9, pc, #128, 4 │ │ │ │ strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r9, pc, #64, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r5, r5, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #32, 14 @ 0x800000 │ │ │ │ + adcseq r5, r5, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #128, 28 @ 0x800 │ │ │ │ + adcseq r4, r7, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #232, 28 @ 0xe80 │ │ │ │ + adcseq r4, r7, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r4, r7, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #40, 28 @ 0x280 │ │ │ │ + adcseq r4, r7, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716316,51 +1716316,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r6, r1, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #80, 22 @ 0x14000 │ │ │ │ + adcseq r6, r1, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r3, #152, 30 @ 0x260 │ │ │ │ + adceq r4, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sl, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r3, #8, 4 @ 0x80000000 │ │ │ │ + adceq r5, r3, #16, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #216, 4 @ 0x8000000d │ │ │ │ + adcseq sl, fp, #224, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r4, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r2, r1, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, lr, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #192, 14 @ 0x3000000 │ │ │ │ + adceq r2, r1, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716372,19 +1716372,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #224, 18 @ 0x380000 │ │ │ │ + adcseq r1, lr, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #104, 20 @ 0x68000 │ │ │ │ + adcseq r1, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d455a4 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716396,31 +1716396,31 @@ │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d45c94 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #40, 2 │ │ │ │ + adcseq sl, ip, #48, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #144, 2 @ 0x24 │ │ │ │ + adcseq r6, sp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #40, 28 @ 0x280 │ │ │ │ + adcseq r5, sp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, pc, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #72, 2 │ │ │ │ + adcseq r6, sp, #80, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #80, 30 @ 0x140 │ │ │ │ + sbceq r2, r6, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r4, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716440,31 +1716440,31 @@ │ │ │ │ andmi r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #96, 30 @ 0x180 │ │ │ │ + sbceq r2, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sl, #88, 22 @ 0x16000 │ │ │ │ + adcseq pc, sl, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #0 │ │ │ │ + adcseq r0, fp, #8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01741798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716472,15 +1716472,15 @@ │ │ │ │ andmi r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5b304 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #96, 14 @ 0x1800000 │ │ │ │ + adcseq r0, sl, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716488,19 +1716488,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #112, 16 @ 0x700000 │ │ │ │ + adceq fp, ip, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0x400002b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #48, 22 @ 0xc000 │ │ │ │ + adceq fp, ip, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r4, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716508,147 +1716508,147 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #200, 6 @ 0x20000003 │ │ │ │ + adceq fp, lr, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #64, 10 @ 0x10000000 │ │ │ │ + adceq fp, lr, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r6, fp, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #216 @ 0xd8 │ │ │ │ + adcseq r6, fp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, fp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r6, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r8, r5, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #152, 28 @ 0x980 │ │ │ │ + adcseq r7, fp, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #48, 18 @ 0xc0000 │ │ │ │ + adceq r1, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #104, 10 @ 0x1a000000 │ │ │ │ + adceq lr, ip, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #120, 4 @ 0x80000007 │ │ │ │ + adceq lr, ip, #128, 4 │ │ │ │ andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #32, 10 @ 0x8000000 │ │ │ │ + adceq lr, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r9, r0, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #104, 4 @ 0x80000006 │ │ │ │ + adcseq sl, ip, #112, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r2, fp, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adceq r4, ip, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #192, 12 @ 0xc000000 │ │ │ │ + adceq r4, ip, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, fp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #48, 18 @ 0xc0000 │ │ │ │ + adceq r4, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #144, 26 @ 0x2400 │ │ │ │ + sbceq r0, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r5, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #8, 20 @ 0x8000 │ │ │ │ + adcseq r4, lr, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #80, 14 @ 0x1400000 │ │ │ │ + adcseq r4, lr, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #192, 18 @ 0x300000 │ │ │ │ + adcseq r4, lr, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #128, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #168, 28 @ 0xa80 │ │ │ │ + adcseq fp, r8, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r8, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r2, pc, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #128, 20 @ 0x80000 │ │ │ │ + adcseq r2, r3, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #120 @ 0x78 │ │ │ │ + adcseq r8, pc, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #16, 18 @ 0x40000 │ │ │ │ + adcseq r7, pc, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r9, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #48 @ 0x30 │ │ │ │ + adcseq r8, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #96, 12 @ 0x6000000 │ │ │ │ + sbceq r0, r0, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #136, 28 @ 0x880 │ │ │ │ + adcseq pc, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r0, #24, 12 @ 0x1800000 │ │ │ │ + sbceq r0, r0, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #88 @ 0x58 │ │ │ │ + adcseq sl, ip, #96 @ 0x60 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716656,31 +1716656,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r4, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #152, 24 @ 0x9800 │ │ │ │ + adcseq sl, ip, #160, 24 @ 0xa000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #48, 26 @ 0xc00 │ │ │ │ + adcseq sl, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #40, 30 @ 0xa0 │ │ │ │ + adceq r4, sl, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r9, #48, 30 @ 0xc0 │ │ │ │ + addseq fp, r9, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r9, #24 │ │ │ │ + addseq ip, r9, #32 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9d444 <__bss_end__@@Base+0x40678> │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716696,31 +1716696,31 @@ │ │ │ │ andmi r0, r0, sp, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9dde4 <__bss_end__@@Base+0x41018> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #128, 20 @ 0x80000 │ │ │ │ + adcseq ip, r8, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #160, 2 @ 0x28 │ │ │ │ + adcseq r9, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #144, 20 @ 0x90000 │ │ │ │ + adcseq ip, r8, #152, 20 @ 0x98000 │ │ │ │ strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #80, 22 @ 0x14000 │ │ │ │ + adcseq ip, r8, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716740,15 +1716740,15 @@ │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #23 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #144, 18 @ 0x240000 │ │ │ │ + adcseq r5, r8, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r4, #-184]! @ 0xffffff48 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716772,35 +1716772,35 @@ │ │ │ │ mulmi r0, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e8e8d4 <__bss_end__@@Base+0x31b08> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #168, 2 @ 0x2a │ │ │ │ + adcseq r9, r7, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r2, r6, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e89484 <__bss_end__@@Base+0x2c6b8> │ │ │ │ andmi r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e89bb4 <__bss_end__@@Base+0x2cde8> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #144, 30 @ 0x240 │ │ │ │ + sbceq r2, r6, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #184, 30 @ 0x2e0 │ │ │ │ + sbceq r2, r6, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716844,19 +1716844,19 @@ │ │ │ │ andmi r0, r0, pc, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9c2f4 <__bss_end__@@Base+0x3f528> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #200, 30 @ 0x320 │ │ │ │ + sbceq r2, r6, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #208, 30 @ 0x340 │ │ │ │ + sbceq r2, r6, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716864,19 +1716864,19 @@ │ │ │ │ andmi r0, r0, r1, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9bd24 <__bss_end__@@Base+0x3ef58> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #216, 30 @ 0x360 │ │ │ │ + sbceq r2, r6, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #224, 30 @ 0x380 │ │ │ │ + sbceq r2, r6, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r4, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1716896,15 +1716896,15 @@ │ │ │ │ andmi r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e894e4 <__bss_end__@@Base+0x2c718> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r2, r6, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1716964,31 +1716964,31 @@ │ │ │ │ andmi r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e871d4 <__bss_end__@@Base+0x2a408> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #16, 18 @ 0x40000 │ │ │ │ + adcseq r6, r8, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r6, r8, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, lr, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #200, 16 @ 0xc80000 │ │ │ │ + adcseq r6, r8, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #232, 26 @ 0x3a00 │ │ │ │ + addseq ip, r8, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #248, 26 @ 0x3e00 │ │ │ │ + addseq ip, r8, #0, 28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01741f98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717032,23 +1717032,23 @@ │ │ │ │ andmi r0, r0, r9, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e84104 <__bss_end__@@Base+0x27338> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #232, 14 @ 0x3a00000 │ │ │ │ + adcseq r4, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #248, 2 @ 0x3e │ │ │ │ + adcseq r2, r9, #0, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r7, r0, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717076,63 +1717076,63 @@ │ │ │ │ andmi r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e84c34 <__bss_end__@@Base+0x27e68> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r9, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r1, r9, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #176, 2 @ 0x2c │ │ │ │ + adcseq r2, r9, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r4, r0, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r4, r0, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r0, sl, #0, 22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #104, 16 @ 0x680000 │ │ │ │ + adcseq r0, sl, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r0, sl, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #8, 18 @ 0x20000 │ │ │ │ + sbceq r9, r1, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #72, 22 @ 0x12000 │ │ │ │ + sbceq r9, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #16, 22 @ 0x4000 │ │ │ │ + addseq r6, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #24, 24 @ 0x1800 │ │ │ │ + addseq r6, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #112, 24 @ 0x7000 │ │ │ │ + addseq r6, ip, #120, 24 @ 0x7800 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, ip, #72 @ 0x48 │ │ │ │ + addseq r7, ip, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717144,23 +1717144,23 @@ │ │ │ │ mulmi r0, ip, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #40, 30 @ 0xa0 │ │ │ │ + adcseq r3, r5, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #224, 26 @ 0x3800 │ │ │ │ + addseq fp, sl, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #240, 26 @ 0x3c00 │ │ │ │ + addseq fp, sl, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717196,23 +1717196,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq fp, r0, #192, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #24, 4 @ 0x80000001 │ │ │ │ + adcseq r4, ip, #32, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #152 @ 0x98 │ │ │ │ + addseq r6, ip, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r3 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717248,31 +1717248,31 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #216, 18 @ 0x360000 │ │ │ │ + adcseq r1, lr, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #40 @ 0x28 │ │ │ │ + adcseq lr, sp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #24, 2 │ │ │ │ + addseq ip, sl, #32, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1717280,23 +1717280,23 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #144, 10 @ 0x24000000 │ │ │ │ + adcseq ip, sp, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq ip, sp, #128, 6 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #72, 10 @ 0x12000000 │ │ │ │ + adcseq ip, sp, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717304,79 +1717304,79 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq lr, r5, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r5, #32, 12 @ 0x2000000 │ │ │ │ + adcseq lr, r5, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #240, 30 @ 0x3c0 │ │ │ │ + sbceq r2, r6, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #216, 24 @ 0xd800 │ │ │ │ + adcseq fp, sp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #72, 28 @ 0x480 │ │ │ │ + adcseq fp, sp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r6, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r3, r6, #0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #0 │ │ │ │ + sbceq r3, r6, #8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #8 │ │ │ │ + sbceq r3, r6, #16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r3, sp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #16, 14 @ 0x400000 │ │ │ │ + adcseq r3, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #16 │ │ │ │ + sbceq r3, r6, #24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01742598 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r3, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r3, sp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #24 │ │ │ │ + sbceq r3, r6, #32 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1717384,175 +1717384,175 @@ │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #64, 18 @ 0x100000 │ │ │ │ + adcseq r3, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #184, 18 @ 0x2e0000 │ │ │ │ + adcseq r3, fp, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #8, 28 @ 0x80 │ │ │ │ + adceq r4, pc, #16, 28 @ 0x100 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #168, 28 @ 0xa80 │ │ │ │ + adceq r4, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #64 @ 0x40 │ │ │ │ + sbceq r3, r6, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r0, lr, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r2, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #88 @ 0x58 │ │ │ │ + adcseq r1, lr, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #72 @ 0x48 │ │ │ │ + sbceq r3, r6, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #128, 2 │ │ │ │ + adcseq r8, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #248, 2 @ 0x3e │ │ │ │ + adcseq r8, r1, #0, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #24, 28 @ 0x180 │ │ │ │ + adcseq lr, sp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #144, 28 @ 0x900 │ │ │ │ + adcseq lr, sp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r1, sl, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r1, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #224, 18 @ 0x380000 │ │ │ │ + adceq pc, r3, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #96, 20 @ 0x60000 │ │ │ │ + adceq pc, r3, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #120, 16 @ 0x780000 │ │ │ │ + adceq pc, r3, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #128, 18 @ 0x200000 │ │ │ │ + adceq pc, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #80, 10 @ 0x14000000 │ │ │ │ + adceq pc, r3, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #32, 12 @ 0x2000000 │ │ │ │ + adceq pc, r3, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #40, 8 @ 0x28000000 │ │ │ │ + adceq pc, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #248, 8 @ 0xf8000000 │ │ │ │ + adceq pc, r3, #0, 10 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #224, 26 @ 0x3800 │ │ │ │ + adcseq pc, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #80 @ 0x50 │ │ │ │ + sbceq r3, r6, #88 @ 0x58 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #32, 24 @ 0x2000 │ │ │ │ + sbceq ip, r0, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #80, 16 @ 0x500000 │ │ │ │ + adcseq r2, r9, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #24, 12 @ 0x1800000 │ │ │ │ + adcseq lr, lr, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #120 @ 0x78 │ │ │ │ + sbceq r3, r6, #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #136 @ 0x88 │ │ │ │ + sbceq r3, r6, #144 @ 0x90 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r4, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #120, 12 @ 0x7800000 │ │ │ │ + adceq pc, r3, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #32, 16 @ 0x200000 │ │ │ │ + adceq pc, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #152 @ 0x98 │ │ │ │ + sbceq r3, r6, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #160 @ 0xa0 │ │ │ │ + sbceq r3, r6, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717564,123 +1717564,123 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r4, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #24, 16 @ 0x180000 │ │ │ │ + adcseq r6, r5, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #160, 24 @ 0xa000 │ │ │ │ + adcseq r6, r5, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r6, r5, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r6, r5, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #224, 12 @ 0xe000000 │ │ │ │ + adcseq r6, r5, #232, 12 @ 0xe800000 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r6, r5, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r6, r5, #208, 6 @ 0x40000003 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r6, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01742998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #176, 4 │ │ │ │ + adcseq r6, r5, #184, 4 @ 0x8000000b │ │ │ │ strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r6, r5, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #0, 14 │ │ │ │ + adcseq fp, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #128, 14 @ 0x2000000 │ │ │ │ + adcseq fp, r0, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adceq r9, ip, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #80 @ 0x50 │ │ │ │ + addseq r8, r7, #88 @ 0x58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #176, 18 @ 0x2c0000 │ │ │ │ + adceq r9, ip, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #16, 24 @ 0x1000 │ │ │ │ + adceq r9, ip, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq sp, r6, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #96, 20 @ 0x60000 │ │ │ │ + adcseq sp, r6, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #0 │ │ │ │ + adceq r5, ip, #8 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #128 @ 0x80 │ │ │ │ + adceq r5, ip, #136 @ 0x88 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #40, 30 @ 0xa0 │ │ │ │ + adceq r4, ip, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #176, 30 @ 0x2c0 │ │ │ │ + adceq r4, ip, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #56, 12 @ 0x3800000 │ │ │ │ + adcseq sp, r5, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #176, 12 @ 0xb000000 │ │ │ │ + adcseq sp, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1717688,75 +1717688,75 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #0, 16 │ │ │ │ + adcseq r9, r5, #8, 16 @ 0x80000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #224, 18 @ 0x380000 │ │ │ │ + adcseq r9, r5, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #200, 2 @ 0x32 │ │ │ │ + adcseq r9, fp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #64 @ 0x40 │ │ │ │ + addseq r8, r7, #72 @ 0x48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #248, 22 @ 0x3e000 │ │ │ │ + sbceq fp, r0, #0, 24 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #192, 24 @ 0xc000 │ │ │ │ + sbceq fp, r0, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #160, 18 @ 0x280000 │ │ │ │ + adcseq sp, fp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #8, 20 @ 0x8000 │ │ │ │ + adcseq sp, fp, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #168 @ 0xa8 │ │ │ │ + sbceq r3, r6, #176 @ 0xb0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #184 @ 0xb8 │ │ │ │ + sbceq r3, r6, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #200, 4 @ 0x8000000c │ │ │ │ + adcseq lr, r0, #208, 4 │ │ │ │ andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #0, 10 │ │ │ │ + adcseq lr, r0, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #160, 2 @ 0x28 │ │ │ │ + addseq r6, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #184, 2 @ 0x2e │ │ │ │ + addseq r6, r8, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01742b98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717792,27 +1717792,27 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #112, 26 @ 0x1c00 │ │ │ │ + addseq r9, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #80, 22 @ 0x14000 │ │ │ │ + adcseq r4, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #16, 16 @ 0x100000 │ │ │ │ + addseq r2, r8, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #40, 16 @ 0x280000 │ │ │ │ + addseq r2, r8, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror ip │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717852,15 +1717852,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5a9d4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r3, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717900,15 +1717900,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d59734 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #184, 28 @ 0xb80 │ │ │ │ + addseq r8, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r4, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717944,19 +1717944,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #104, 16 @ 0x680000 │ │ │ │ + addseq ip, sl, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #120, 16 @ 0x780000 │ │ │ │ + addseq ip, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r4, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1717992,19 +1717992,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #216, 22 @ 0x36000 │ │ │ │ + addseq r8, r8, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #240, 22 @ 0x3c000 │ │ │ │ + addseq r8, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror pc │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718040,19 +1718040,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #72, 22 @ 0x12000 │ │ │ │ + addseq fp, sl, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #96, 22 @ 0x18000 │ │ │ │ + addseq fp, sl, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718088,19 +1718088,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #96, 4 │ │ │ │ + addseq r3, r8, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #104, 4 @ 0x80000006 │ │ │ │ + addseq r3, r8, #112, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r4, #-8]! │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718136,19 +1718136,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #224 @ 0xe0 │ │ │ │ + addseq r6, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #240 @ 0xf0 │ │ │ │ + addseq r6, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718184,19 +1718184,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #56, 10 @ 0xe000000 │ │ │ │ + addseq r3, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #72, 10 @ 0x12000000 │ │ │ │ + addseq r3, r8, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718236,15 +1718236,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d25114 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #48, 6 @ 0xc0000000 │ │ │ │ + addseq ip, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r3 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718280,19 +1718280,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #136, 6 @ 0x20000002 │ │ │ │ + addseq r6, r8, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #152, 6 @ 0x60000002 │ │ │ │ + addseq r6, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r4, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718328,23 +1718328,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r1, lr, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #176, 20 @ 0xb0000 │ │ │ │ + addseq r8, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #200, 20 @ 0xc8000 │ │ │ │ + addseq r8, r8, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718688,19 +1718688,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #56, 28 @ 0x380 │ │ │ │ + addseq r3, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #72, 28 @ 0x480 │ │ │ │ + addseq r3, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr sl │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718736,19 +1718736,19 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #88 @ 0x58 │ │ │ │ + addseq r6, r8, #96 @ 0x60 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #104 @ 0x68 │ │ │ │ + addseq r6, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl fp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718828,23 +1718828,23 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #25 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #184, 2 @ 0x2e │ │ │ │ + adceq sl, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #72, 20 @ 0x48000 │ │ │ │ + addseq r5, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #88, 20 @ 0x58000 │ │ │ │ + addseq r5, r8, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01743c98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718888,47 +1718888,47 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d72844 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #32, 20 @ 0x20000 │ │ │ │ + adceq r2, sl, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #32 │ │ │ │ + addseq r2, r8, #40 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r1, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #224, 26 @ 0x3800 │ │ │ │ + adcseq r9, r8, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #216, 10 @ 0x36000000 │ │ │ │ + adcseq lr, r8, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r9, r8, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r2, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #248, 26 @ 0x3e00 │ │ │ │ + addseq r1, r8, #0, 28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #0, 28 │ │ │ │ + addseq r1, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #27 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1718964,31 +1718964,31 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r4, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #56, 14 @ 0xe00000 │ │ │ │ + adcseq fp, ip, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #80, 12 @ 0x5000000 │ │ │ │ + adcseq fp, r9, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #88, 12 @ 0x5800000 │ │ │ │ + adcseq sl, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #192, 6 │ │ │ │ + adcseq r7, r0, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, pc, #112, 20 @ 0x70000 │ │ │ │ + adcseq pc, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d25c34 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1719008,163 +1719008,163 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01744098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq r9, lr, #216, 6 @ 0x60000003 │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r9, lr, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e62154 <__bss_end__@@Base+0x5388> │ │ │ │ andmi r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e62b64 <__bss_end__@@Base+0x5d98> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #32, 28 @ 0x200 │ │ │ │ + adcseq fp, pc, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r3, r6, #24, 10 @ 0x6000000 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r3, r6, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #216, 22 @ 0x36000 │ │ │ │ + adceq pc, sp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #80, 24 @ 0x5000 │ │ │ │ + adceq pc, sp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #72, 12 @ 0x4800000 │ │ │ │ + adcseq lr, sp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #88, 6 @ 0x60000001 │ │ │ │ + adcseq lr, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #0, 12 │ │ │ │ + adcseq lr, sp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #152, 22 @ 0x26000 │ │ │ │ + rsbseq pc, pc, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #0, 24 │ │ │ │ + rsbseq pc, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r2, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r2, r9, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #200 @ 0xc8 │ │ │ │ + sbceq r3, r6, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #208 @ 0xd0 │ │ │ │ + sbceq r3, r6, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #216 @ 0xd8 │ │ │ │ + sbceq r3, r6, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #224 @ 0xe0 │ │ │ │ + sbceq r3, r6, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r8, fp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #72 @ 0x48 │ │ │ │ + adcseq r8, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r8, fp, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #80, 16 @ 0x500000 │ │ │ │ + adceq r8, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #216, 16 @ 0xd80000 │ │ │ │ + adceq r8, pc, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r2, #240, 28 @ 0xf00 │ │ │ │ + sbceq r6, r2, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3328 @ 0xfffff300 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3312 @ 0xfffff310 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r2, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r2, r9, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #152, 6 @ 0x60000002 │ │ │ │ + adceq r3, pc, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #224, 24 @ 0xe000 │ │ │ │ + adcseq r3, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d72c34 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #192, 22 @ 0x30000 │ │ │ │ + adcseq r7, r5, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #240, 28 @ 0xf00 │ │ │ │ + adcseq r0, sp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #160, 4 │ │ │ │ + addseq ip, sl, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01744198 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1719204,15 +1719204,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #0, 22 │ │ │ │ + addseq pc, r7, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1719252,67 +1719252,67 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r7, r9, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 22 @ 0x2000 │ │ │ │ + adceq r2, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #96, 6 @ 0x80000001 │ │ │ │ + adcseq lr, fp, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5acd4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1392 @ 1744344 <__bss_end__@@Base+0x8e7578> │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #0, 6 │ │ │ │ + sbceq r7, r0, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #160, 30 @ 0x280 │ │ │ │ + adcseq lr, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r8, r5, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d698e4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6e7b4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, lr, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r0, lr, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [pc], #-504 @ 17443b4 <__bss_end__@@Base+0x8e75e8> │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #8, 28 @ 0x80 │ │ │ │ + adceq pc, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #24, 8 @ 0x18000000 │ │ │ │ + adcseq sl, r7, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6e624 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1719320,198 +1719320,194 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1784 @ 1744404 <__bss_end__@@Base+0x8e7638> │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #240 @ 0xf0 │ │ │ │ + addseq pc, r6, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #24, 2 │ │ │ │ + sbceq pc, r0, #32, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r1, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r4, #104, 12 @ 0x6800000 │ │ │ │ + adcseq sl, r4, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #152, 6 @ 0x60000002 │ │ │ │ + addseq pc, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r6, r8, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #80, 20 @ 0x50000 │ │ │ │ + adceq r3, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #72, 26 @ 0x1200 │ │ │ │ + adcseq sp, pc, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 30 @ 0x2c0 │ │ │ │ + adceq r2, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 30 @ 0x2a0 │ │ │ │ + adceq r2, r4, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #16, 16 @ 0x100000 │ │ │ │ + adcseq r5, sl, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r5, sl, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #0, 28 │ │ │ │ + sbceq lr, r0, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #248, 26 @ 0x3e00 │ │ │ │ + sbceq lr, r0, #0, 28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #8, 14 @ 0x200000 │ │ │ │ + adcseq r7, r0, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #88, 4 @ 0x80000005 │ │ │ │ + adceq lr, ip, #96, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, ip, #80, 4 │ │ │ │ + adceq lr, ip, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #40, 24 @ 0x2800 │ │ │ │ + adceq r1, lr, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #32, 24 @ 0x2000 │ │ │ │ + adceq r1, lr, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r6, pc, #208, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #192, 4 │ │ │ │ + adcseq r6, pc, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #136, 30 @ 0x220 │ │ │ │ + adcseq r2, fp, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #128, 30 @ 0x200 │ │ │ │ + adcseq r2, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #120, 2 │ │ │ │ + adceq r6, pc, #128, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #112, 2 │ │ │ │ + adceq r6, pc, #120, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #240, 28 @ 0xf00 │ │ │ │ + adceq r1, lr, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #232, 28 @ 0xe80 │ │ │ │ + adceq r1, lr, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #128, 22 @ 0x20000 │ │ │ │ + adcseq r2, r7, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #248, 28 @ 0xf80 │ │ │ │ + sbceq sl, r1, #0, 30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #0, 10 │ │ │ │ + adceq fp, r7, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r7, #232, 8 @ 0xe8000000 │ │ │ │ + adceq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-816 @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #168, 26 @ 0x2a00 │ │ │ │ + adcseq r9, r8, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r4, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #168, 4 @ 0x8000000a │ │ │ │ + addseq r3, r8, #176, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #120, 22 @ 0x1e000 │ │ │ │ + addseq sp, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #112, 22 @ 0x1c000 │ │ │ │ + addseq sp, ip, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r6, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #8, 22 @ 0x2000 │ │ │ │ + addseq r8, r5, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #32, 22 @ 0x8000 │ │ │ │ + addseq r8, r5, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #40, 16 @ 0x280000 │ │ │ │ + adceq r2, r1, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #64 @ 0x40 │ │ │ │ + rsbseq r9, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #88 @ 0x58 │ │ │ │ + addseq r3, r8, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #96, 10 @ 0x18000000 │ │ │ │ + addseq r6, r8, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq pc, r7, #96, 22 @ 0x18000 │ │ │ │ + addseq pc, r7, #104, 22 @ 0x1a000 │ │ │ │ andpl r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1719537,15 +1719533,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #64, 30 @ 0x100 │ │ │ │ @@ -1719580,16 +1719576,16 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r3, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + addseq r3, ip, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #104, 22 @ 0x1a000 │ │ │ │ @@ -1719600,15 +1719596,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq r5, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r5, r8, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1719637,15 +1719633,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #0, 20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #8, 20 @ 0x8000 │ │ │ │ @@ -1719800,14 +1719796,18 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + addseq ip, r1, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5c894 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1264 @ 1744ba4 <__bss_end__@@Base+0x8e7dd8> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1719824,143 +1719824,143 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6ede4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #40, 22 @ 0xa000 │ │ │ │ + adcseq r6, r4, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-1344 @ 1744c04 <__bss_end__@@Base+0x8e7e38> │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d719b4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #112, 26 @ 0x1c00 │ │ │ │ + sbceq sp, r0, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #208, 10 @ 0x34000000 │ │ │ │ + adcseq lr, r8, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #208, 18 @ 0x340000 │ │ │ │ + adcseq pc, r8, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #168, 24 @ 0xa800 │ │ │ │ + adcseq r3, pc, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #152, 30 @ 0x260 │ │ │ │ + adcseq r6, pc, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #200, 2 @ 0x32 │ │ │ │ + adcseq r7, r4, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #128, 24 @ 0x8000 │ │ │ │ + adcseq ip, sp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r3, r5, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #176, 12 @ 0xb000000 │ │ │ │ + adcseq ip, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #72, 20 @ 0x48000 │ │ │ │ + adcseq r7, sl, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r4, r6, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #112, 20 @ 0x70000 │ │ │ │ + adceq r3, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r5, #64, 4 │ │ │ │ + adcseq r6, r5, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #168, 24 @ 0xa800 │ │ │ │ + adcseq r9, r8, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #32, 24 @ 0x2000 │ │ │ │ + adcseq r0, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r0, lr, #0, 6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #64 @ 0x40 │ │ │ │ + adcseq lr, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #88, 6 @ 0x60000001 │ │ │ │ + addseq ip, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #136, 26 @ 0x2200 │ │ │ │ + adcseq ip, r6, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d5d934 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #208, 4 │ │ │ │ + adcseq sl, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #64, 2 │ │ │ │ + adcseq fp, r9, #72, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #0 │ │ │ │ + sbceq r1, r0, #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #216 @ 0xd8 │ │ │ │ + adcseq r1, lr, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r4, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r4, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r4, r4, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl lr │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1719968,195 +1719968,195 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #0, 4 │ │ │ │ + sbceq r3, r6, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne eae9a4 <__bss_end__@@Base+0x51bd8> │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d45c94 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r2, r1, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r1, lr, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #96, 22 @ 0x18000 │ │ │ │ + adcseq r1, ip, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #88, 22 @ 0x16000 │ │ │ │ + adcseq r1, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d4ec54 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d4ec44 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #0, 2 │ │ │ │ + addseq r2, r2, #8, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r2, #248 @ 0xf8 │ │ │ │ + addseq r2, r2, #0, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne eb9be4 <__bss_end__@@Base+0x5ce18> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r3, #88, 30 @ 0x160 │ │ │ │ + adceq r1, r3, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r0, #144, 4 │ │ │ │ + adceq sp, r0, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d079d4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #200, 4 @ 0x8000000c │ │ │ │ + adcseq sl, fp, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #176, 2 @ 0x2c │ │ │ │ + adceq sl, r2, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r2, #168, 2 @ 0x2a │ │ │ │ + adceq sl, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r2, r9, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r2, #72, 6 @ 0x20000001 │ │ │ │ + addseq r5, r2, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r5, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r5, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #88, 20 @ 0x58000 │ │ │ │ + adcseq sl, pc, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #80, 20 @ 0x50000 │ │ │ │ + adcseq sl, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-3304 @ 0xfffff318 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #240, 4 │ │ │ │ + adcseq r2, sl, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r2, sl, #240, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq r8, r2, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, pc, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #152, 14 @ 0x2600000 │ │ │ │ + sbceq r8, r2, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3d934 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e3d964 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #72, 24 @ 0x4800 │ │ │ │ + rsbseq pc, fp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d4e3c4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d48654 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r0, r4, #0, 10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #16, 12 @ 0x1000000 │ │ │ │ + adcseq fp, r9, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #8, 12 @ 0x800000 │ │ │ │ + adcseq fp, r9, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, fp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r5, sl, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #32, 10 @ 0x8000000 │ │ │ │ + addseq r4, r7, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #24, 10 @ 0x6000000 │ │ │ │ + addseq r4, r7, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1720500,27 +1720500,27 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r4, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r2, #160, 14 @ 0x2800000 │ │ │ │ + sbceq r8, r2, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r1, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r2, r1, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3520 @ 0xfffff240 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #64, 24 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r0, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1720576,91 +1720576,91 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #120, 20 @ 0x78000 │ │ │ │ + adcseq sp, r9, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #80, 24 @ 0x5000 │ │ │ │ + adcseq pc, r2, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #224, 2 @ 0x38 │ │ │ │ + rsbseq r4, lr, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #24, 16 @ 0x180000 │ │ │ │ + adcseq r8, sp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #176, 28 @ 0xb00 │ │ │ │ + adcseq r2, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #96, 2 │ │ │ │ + adcseq r9, lr, #104, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #144, 28 @ 0x900 │ │ │ │ + adcseq r7, sl, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r1, lr, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #120, 22 @ 0x1e000 │ │ │ │ + adcseq lr, r9, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #184, 30 @ 0x2e0 │ │ │ │ + sbceq r2, r0, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, ip, #80, 30 @ 0x140 │ │ │ │ + rsbseq r7, ip, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r1, lr, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sl, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r5, sl, #224, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r9, ip, #144, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r2, lr, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r0, #40, 18 @ 0xa0000 │ │ │ │ + adcseq ip, r0, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r0, r6, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #224, 4 │ │ │ │ + adcseq sl, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r4, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1721368,35 +1721368,35 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r1, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r8, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #112, 4 │ │ │ │ + rsbseq r5, lr, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r5, lr, #0, 14 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #32, 26 @ 0x800 │ │ │ │ + rsbseq r5, lr, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #24, 14 @ 0x600000 │ │ │ │ + rsbseq r6, lr, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #120, 2 │ │ │ │ + rsbseq r6, lr, #128, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r1, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1721964,15 +1721964,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #26 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #160, 6 @ 0x80000002 │ │ │ │ + addseq r2, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722004,15 +1722004,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #28 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #96, 6 @ 0x80000001 │ │ │ │ + addseq r2, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl lr │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722032,15 +1722032,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror lr │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #136, 6 @ 0x20000002 │ │ │ │ + addseq r2, r8, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #29 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722052,15 +1722052,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #29 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, sp, #216, 26 @ 0x3600 │ │ │ │ + addseq r9, sp, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r4, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722072,15 +1722072,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl pc │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #72, 6 @ 0x20000001 │ │ │ │ + addseq r2, r8, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722092,159 +1722092,159 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #30 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #240, 20 @ 0xf0000 │ │ │ │ + addseq r8, r5, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror pc │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r4, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 6 @ 0x80000002 │ │ │ │ + addseq r3, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #24, 16 @ 0x180000 │ │ │ │ + adcseq sl, r6, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #0, 6 │ │ │ │ + adcseq r2, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r9, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ andseq pc, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r1, lr, #64, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #24, 24 @ 0x1800 │ │ │ │ + adcseq r2, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #152, 22 @ 0x26000 │ │ │ │ + addseq r4, r2, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #24 │ │ │ │ + addseq r7, r2, #32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #224, 6 @ 0x80000003 │ │ │ │ + addseq fp, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #104, 22 @ 0x1a000 │ │ │ │ + addseq r4, r2, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #152, 28 @ 0x980 │ │ │ │ + addseq r4, r2, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #160, 28 @ 0xa00 │ │ │ │ + addseq r4, r2, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, fp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #64, 28 @ 0x400 │ │ │ │ + addseq r4, r2, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #96, 22 @ 0x18000 │ │ │ │ + addseq r4, r2, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #168, 28 @ 0xa80 │ │ │ │ + addseq r4, r2, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #88, 28 @ 0x580 │ │ │ │ + addseq r4, r2, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #32 │ │ │ │ + addseq r7, r2, #40 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #128, 28 @ 0x800 │ │ │ │ + addseq r4, r2, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r9, lr, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #104, 28 @ 0x680 │ │ │ │ + addseq r4, r2, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r9, lr, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #112, 22 @ 0x1c000 │ │ │ │ + addseq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #128, 22 @ 0x20000 │ │ │ │ + addseq r4, r2, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #96, 28 @ 0x600 │ │ │ │ + addseq r4, r2, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #144, 22 @ 0x24000 │ │ │ │ + addseq r4, r2, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #80, 28 @ 0x500 │ │ │ │ + addseq r4, r2, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #112, 28 @ 0x700 │ │ │ │ + addseq r4, r2, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #144, 28 @ 0x900 │ │ │ │ + addseq r4, r2, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r2, #48 @ 0x30 │ │ │ │ + addseq r7, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722728,167 +1722728,167 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #19 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #8, 18 @ 0x20000 │ │ │ │ + sbceq pc, r1, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #240, 22 @ 0x3c000 │ │ │ │ + sbceq pc, r1, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #24, 14 @ 0x600000 │ │ │ │ + sbceq sp, r1, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq sp, r1, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01747998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #248, 2 @ 0x3e │ │ │ │ + sbceq sl, r1, #0, 4 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #80, 4 │ │ │ │ + sbceq sl, r1, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r4, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #96, 26 @ 0x1800 │ │ │ │ + sbceq r4, r1, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #192, 26 @ 0x3000 │ │ │ │ + sbceq r4, r1, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #232 @ 0xe8 │ │ │ │ + sbceq r3, r6, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #24, 30 @ 0x60 │ │ │ │ + sbceq lr, r1, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #224, 30 @ 0x380 │ │ │ │ + sbceq lr, r1, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq ip, r1, #0, 16 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #136, 16 @ 0x880000 │ │ │ │ + sbceq ip, r1, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #216, 4 @ 0x8000000d │ │ │ │ + sbceq sp, r1, #224, 4 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #208, 6 @ 0x40000003 │ │ │ │ + sbceq sp, r1, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #80, 8 @ 0x50000000 │ │ │ │ + sbceq r7, r1, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r7, r1, #0, 10 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r6, r1, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r6, r1, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #240 @ 0xf0 │ │ │ │ + sbceq r3, r6, #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r4, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #16, 20 @ 0x10000 │ │ │ │ + adcseq r3, fp, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #136, 20 @ 0x88000 │ │ │ │ + adcseq r3, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #0, 2 │ │ │ │ + sbceq r3, r6, #8, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #0 │ │ │ │ + sbceq sp, r1, #8 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #96, 2 │ │ │ │ + sbceq sp, r1, #104, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #8, 26 @ 0x200 │ │ │ │ + sbceq lr, r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0x400001b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #192, 28 @ 0xc00 │ │ │ │ + sbceq lr, r1, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #64, 6 │ │ │ │ + sbceq r6, r1, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0x400001b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq r6, r1, #0, 10 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #8, 2 │ │ │ │ + sbceq r3, r6, #16, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #224, 16 @ 0xe00000 │ │ │ │ + sbceq r2, r1, #232, 16 @ 0xe80000 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #144, 18 @ 0x240000 │ │ │ │ + sbceq r2, r1, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #112, 26 @ 0x1c00 │ │ │ │ + sbceq r0, r1, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #32, 28 @ 0x200 │ │ │ │ + sbceq r0, r1, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #23 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1722900,167 +1722900,167 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r4, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #248, 2 @ 0x3e │ │ │ │ + sbceq fp, r1, #0, 4 │ │ │ │ mulmi r0, r2, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #144, 6 @ 0x40000002 │ │ │ │ + sbceq fp, r1, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #16, 2 │ │ │ │ + sbceq r3, r6, #24, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #56, 10 @ 0xe000000 │ │ │ │ + sbceq ip, r1, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #40, 12 @ 0x2800000 │ │ │ │ + sbceq ip, r1, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #16, 24 @ 0x1000 │ │ │ │ + adcseq fp, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #48, 12 @ 0x3000000 │ │ │ │ + sbceq sl, r1, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r9, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #160, 16 @ 0xa00000 │ │ │ │ + sbceq sl, r1, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #40, 4 @ 0x80000002 │ │ │ │ + sbceq r2, r1, #48, 4 │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #80, 6 @ 0x40000001 │ │ │ │ + sbceq r2, r1, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #40 @ 0x28 │ │ │ │ + sbceq r7, r1, #48 @ 0x30 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #168 @ 0xa8 │ │ │ │ + sbceq r7, r1, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r4, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq r1, r1, #248, 14 @ 0x3e00000 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #208, 18 @ 0x340000 │ │ │ │ + sbceq r1, r1, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #48 @ 0x30 │ │ │ │ + addseq r8, r7, #56 @ 0x38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #8, 4 @ 0x80000000 │ │ │ │ + sbceq ip, r1, #16, 4 │ │ │ │ andmi r0, r0, fp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq ip, r1, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #32 │ │ │ │ + addseq r8, r7, #40 @ 0x28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #160, 18 @ 0x280000 │ │ │ │ + sbceq r8, r1, #168, 18 @ 0x2a0000 │ │ │ │ mulmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #48, 24 @ 0x3000 │ │ │ │ + sbceq r8, r1, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #16 │ │ │ │ + addseq r8, r7, #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01747d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r1, #64, 30 @ 0x100 │ │ │ │ + sbceq sl, r1, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #152, 2 @ 0x26 │ │ │ │ + sbceq fp, r1, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r4, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #56, 22 @ 0xe000 │ │ │ │ + sbceq r5, r1, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #160, 22 @ 0x28000 │ │ │ │ + sbceq r5, r1, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #152, 2 @ 0x26 │ │ │ │ + sbceq r9, r1, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #0, 4 │ │ │ │ + sbceq r9, r1, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq sp, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #80, 16 @ 0x500000 │ │ │ │ + sbceq sp, r1, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #112, 4 │ │ │ │ + sbceq r6, r1, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #224, 4 │ │ │ │ + sbceq r6, r1, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723068,47 +1723068,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r4, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #0, 26 │ │ │ │ + sbceq ip, r1, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #96, 26 @ 0x1800 │ │ │ │ + sbceq ip, r1, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #184 @ 0xb8 │ │ │ │ + adcseq r4, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #32, 16 @ 0x200000 │ │ │ │ + adcseq r3, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #120, 16 @ 0x780000 │ │ │ │ + sbceq r6, r1, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, pc, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #104, 24 @ 0x6800 │ │ │ │ + sbceq r6, r1, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #88, 8 @ 0x58000000 │ │ │ │ + sbceq r0, r2, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq r0, r2, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723120,43 +1723120,43 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #64, 26 @ 0x1000 │ │ │ │ + sbceq r7, r1, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #208, 28 @ 0xd00 │ │ │ │ + sbceq r7, r1, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #168 @ 0xa8 │ │ │ │ + sbceq r9, r1, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #24, 2 │ │ │ │ + sbceq r9, r1, #32, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #200, 14 @ 0x3200000 │ │ │ │ + sbceq r5, r1, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #80, 16 @ 0x500000 │ │ │ │ + sbceq r5, r1, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #192, 24 @ 0xc000 │ │ │ │ + sbceq r0, r1, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #24, 26 @ 0x600 │ │ │ │ + sbceq r0, r1, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r4, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723164,23 +1723164,23 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq r5, r1, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #96, 16 @ 0x600000 │ │ │ │ + sbceq r6, r1, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #80, 24 @ 0x5000 │ │ │ │ + sbceq sp, r1, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723208,19 +1723208,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #192, 30 @ 0x300 │ │ │ │ + sbceq r4, r1, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #216 @ 0xd8 │ │ │ │ + sbceq r5, r1, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r4, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723232,123 +1723232,123 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #128, 10 @ 0x20000000 │ │ │ │ + sbceq r6, r1, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r1, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r6, r1, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r8, sp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #112, 8 @ 0x70000000 │ │ │ │ + adceq sl, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #208, 8 @ 0xd0000000 │ │ │ │ + adceq sl, sp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #72, 12 @ 0x4800000 │ │ │ │ + adcseq r3, sl, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #40, 24 @ 0x2800 │ │ │ │ + sbceq r3, r1, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r1, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #144, 28 @ 0x900 │ │ │ │ + sbceq r3, r1, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #104, 2 │ │ │ │ + adcseq r9, lr, #112, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #104, 28 @ 0x680 │ │ │ │ + sbceq r2, r1, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #192 @ 0xc0 │ │ │ │ + sbceq r3, r1, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #96, 8 @ 0x60000000 │ │ │ │ + sbceq sp, r1, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #176, 12 @ 0xb000000 │ │ │ │ + sbceq sp, r1, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #224, 30 @ 0x380 │ │ │ │ + sbceq r1, r1, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #56 @ 0x38 │ │ │ │ + sbceq r2, r1, #64 @ 0x40 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #16, 6 @ 0x40000000 │ │ │ │ + sbceq pc, r1, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #80, 10 @ 0x14000000 │ │ │ │ + sbceq pc, r1, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #184, 28 @ 0xb80 │ │ │ │ + sbceq fp, r1, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, pc, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #168, 2 @ 0x2a │ │ │ │ + sbceq ip, r1, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #136, 4 @ 0x80000008 │ │ │ │ + sbceq lr, r1, #144, 4 │ │ │ │ strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #72, 6 @ 0x20000001 │ │ │ │ + sbceq lr, r1, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #40, 14 @ 0xa00000 │ │ │ │ + sbceq r5, r1, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq r5, r1, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq r2, r1, #184, 6 @ 0xe0000002 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #112, 8 @ 0x70000000 │ │ │ │ + sbceq r2, r1, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r4, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723356,27 +1723356,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #208, 24 @ 0xd000 │ │ │ │ + sbceq r8, r1, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #184, 28 @ 0xb80 │ │ │ │ + sbceq r8, r1, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r5, r1, #0, 6 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq r5, r1, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723388,35 +1723388,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #192, 20 @ 0xc0000 │ │ │ │ + sbceq r4, r1, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #40, 22 @ 0xa000 │ │ │ │ + sbceq r4, r1, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r4, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #120, 2 │ │ │ │ + sbceq r2, r1, #128, 2 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #208, 2 @ 0x34 │ │ │ │ + sbceq r2, r1, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723428,107 +1723428,107 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #240, 22 @ 0x3c000 │ │ │ │ + sbceq r2, r1, #248, 22 @ 0x3e000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #200, 26 @ 0x3200 │ │ │ │ + sbceq r2, r1, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r5, r1, #248, 12 @ 0xf800000 │ │ │ │ + sbceq r5, r1, #0, 14 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01748498 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r2, r1, #168 @ 0xa8 │ │ │ │ + sbceq r2, r1, #176 @ 0xb0 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r6, r1, #80, 10 @ 0x14000000 │ │ │ │ + sbceq r6, r1, #88, 10 @ 0x16000000 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r1, r1, #8, 12 @ 0x800000 │ │ │ │ + sbceq r1, r1, #16, 12 @ 0x1000000 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - sbceq r5, r1, #168, 30 @ 0x2a0 │ │ │ │ + sbceq r5, r1, #176, 30 @ 0x2c0 │ │ │ │ andne r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r3, r1, #176, 6 @ 0xc0000002 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r1, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r3, r1, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #216 @ 0xd8 │ │ │ │ + sbceq r2, r1, #224 @ 0xe0 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #40, 2 │ │ │ │ + sbceq r2, r1, #48, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #232, 2 @ 0x3a │ │ │ │ + sbceq lr, r1, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #56, 4 @ 0x80000003 │ │ │ │ + sbceq lr, r1, #64, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r3, sp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #32, 12 @ 0x2000000 │ │ │ │ + sbceq r8, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #72, 18 @ 0x120000 │ │ │ │ + sbceq r8, r1, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #16, 24 @ 0x1000 │ │ │ │ + sbceq r1, r1, #24, 24 @ 0x1800 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #200, 24 @ 0xc800 │ │ │ │ + sbceq r1, r1, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723544,19 +1723544,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #216, 30 @ 0x360 │ │ │ │ + sbceq r8, r1, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r1, #80 @ 0x50 │ │ │ │ + sbceq r9, r1, #88 @ 0x58 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723568,19 +1723568,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r5, r1, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r5, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01748698 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723588,267 +1723588,267 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r4, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #104, 24 @ 0x6800 │ │ │ │ + sbceq r7, r1, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #232, 24 @ 0xe800 │ │ │ │ + sbceq r7, r1, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #0, 30 │ │ │ │ + sbceq ip, r1, #8, 30 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #168, 30 @ 0x2a0 │ │ │ │ + sbceq ip, r1, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #16, 16 @ 0x100000 │ │ │ │ + sbceq r4, r1, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #40, 18 @ 0xa0000 │ │ │ │ + sbceq r4, r1, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq r8, r1, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sl, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r1, #200, 10 @ 0x32000000 │ │ │ │ + sbceq r8, r1, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #32, 20 @ 0x20000 │ │ │ │ + sbceq r2, r1, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #128, 20 @ 0x80000 │ │ │ │ + sbceq r2, r1, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #176, 20 @ 0xb0000 │ │ │ │ + sbceq ip, r1, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #16, 22 @ 0x4000 │ │ │ │ + sbceq ip, r1, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #248 @ 0xf8 │ │ │ │ + sbceq r0, r2, #0, 2 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #88, 2 │ │ │ │ + sbceq r0, r2, #96, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r4, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #104, 22 @ 0x1a000 │ │ │ │ + sbceq ip, r1, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r1, #184, 22 @ 0x2e000 │ │ │ │ + sbceq ip, r1, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #240, 22 @ 0x3c000 │ │ │ │ + sbceq fp, r1, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #56, 28 @ 0x380 │ │ │ │ + sbceq fp, r1, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq lr, r1, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #0, 20 │ │ │ │ + sbceq lr, r1, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #24, 26 @ 0x600 │ │ │ │ + sbceq r5, r1, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #88, 30 @ 0x160 │ │ │ │ + sbceq r5, r1, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #200, 2 @ 0x32 │ │ │ │ + sbceq r0, r2, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r0, r2, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #0, 2 │ │ │ │ + sbceq r7, r1, #8, 2 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r7, r1, #0, 8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sp, #128 @ 0x80 │ │ │ │ + adcseq r1, sp, #136 @ 0x88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #88, 12 @ 0x5800000 │ │ │ │ + sbceq fp, r1, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #208, 16 @ 0xd00000 │ │ │ │ + sbceq fp, r1, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq fp, r1, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r1, #160, 22 @ 0x28000 │ │ │ │ + sbceq fp, r1, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #56, 20 @ 0x38000 │ │ │ │ + sbceq r1, r1, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #192, 22 @ 0x30000 │ │ │ │ + sbceq r1, r1, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #40, 12 @ 0x2800000 │ │ │ │ + sbceq r4, r1, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq r4, r1, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #128, 20 @ 0x80000 │ │ │ │ + sbceq lr, r1, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #184, 24 @ 0xb800 │ │ │ │ + sbceq lr, r1, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #88, 26 @ 0x1600 │ │ │ │ + sbceq r1, r1, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #144, 30 @ 0x240 │ │ │ │ + sbceq r1, r1, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq sp, r1, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r1, #232, 22 @ 0x3a000 │ │ │ │ + sbceq sp, r1, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #88, 12 @ 0x5800000 │ │ │ │ + sbceq r2, r1, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r1, #144, 16 @ 0x900000 │ │ │ │ + sbceq r2, r1, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r1, #112, 28 @ 0x700 │ │ │ │ + sbceq pc, r1, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r2, #168 @ 0xa8 │ │ │ │ + sbceq r0, r2, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #128, 6 │ │ │ │ + sbceq r1, r1, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r1, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq r1, r1, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #192, 18 @ 0x300000 │ │ │ │ + sbceq r7, r1, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r5, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r1, #24, 24 @ 0x1800 │ │ │ │ + sbceq r7, r1, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #40, 10 @ 0xa000000 │ │ │ │ + sbceq lr, r1, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r1, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq lr, r1, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r4, r1, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r1, #216, 10 @ 0x36000000 │ │ │ │ + sbceq r4, r1, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #120, 20 @ 0x78000 │ │ │ │ + addseq r4, r9, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r9, #176, 24 @ 0xb000 │ │ │ │ + addseq r4, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #240, 30 @ 0x3c0 │ │ │ │ + addseq sp, r8, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r8, #40, 4 @ 0x80000002 │ │ │ │ + addseq lr, r8, #48, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #21 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1723932,47 +1723932,47 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbseq ip, pc, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbseq ip, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r1, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #192, 10 @ 0x30000000 │ │ │ │ + adcseq r1, fp, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-456 @ 0xfffffe38 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #8 │ │ │ │ + adcseq r4, r7, #16 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r7, #240 @ 0xf0 │ │ │ │ + adcseq r4, r7, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r4, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724000,15 +1724000,15 @@ │ │ │ │ andmi r0, r0, sl, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [lr], #-2472 @ 0xfffff658 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #248, 8 @ 0xf8000000 │ │ │ │ + addseq r2, pc, #0, 10 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724028,131 +1724028,131 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #64, 16 @ 0x400000 │ │ │ │ + addseq r1, pc, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #224, 26 @ 0x3800 │ │ │ │ + addseq r1, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ + addseq r2, pc, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r2, pc, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #144 @ 0x90 │ │ │ │ + addseq r1, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #64, 2 │ │ │ │ + addseq r1, r5, #72, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #32, 14 @ 0x800000 │ │ │ │ + addseq r1, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #232, 14 @ 0x3a00000 │ │ │ │ + addseq r1, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #24, 10 @ 0x6000000 │ │ │ │ + addseq r2, pc, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, pc, #56, 28 @ 0x380 │ │ │ │ + addseq r1, pc, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #224, 6 @ 0x80000003 │ │ │ │ + addseq r2, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #8, 8 @ 0x8000000 │ │ │ │ + adceq r3, r3, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r3, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #96, 22 @ 0x18000 │ │ │ │ + adceq r3, r3, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #64, 10 @ 0x10000000 │ │ │ │ + addseq r2, pc, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, sp, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #80, 20 @ 0x50000 │ │ │ │ + addseq r2, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #168, 20 @ 0xa8000 │ │ │ │ + addseq r2, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, pc, #16, 22 @ 0x4000 │ │ │ │ + addseq r2, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #24, 2 │ │ │ │ + addseq r3, pc, #32, 2 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #152, 2 @ 0x26 │ │ │ │ + addseq r1, r5, #160, 2 @ 0x28 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #120, 12 @ 0x7800000 │ │ │ │ + addseq r1, r5, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #184, 2 @ 0x2e │ │ │ │ + addseq ip, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sl, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ + addseq ip, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #88, 2 │ │ │ │ + addseq r3, pc, #96, 2 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #200, 2 @ 0x32 │ │ │ │ + addseq r3, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r3, pc, #192, 6 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #48, 8 @ 0x30000000 │ │ │ │ + addseq r3, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #136, 8 @ 0x88000000 │ │ │ │ + addseq r3, pc, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724160,147 +1724160,147 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r4, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #32, 4 │ │ │ │ + addseq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sp, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #96, 6 @ 0x80000001 │ │ │ │ + addseq r3, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #0, 20 │ │ │ │ + addseq r3, pc, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, fp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #48, 28 @ 0x300 │ │ │ │ + addseq r3, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #208, 18 @ 0x340000 │ │ │ │ + addseq r3, pc, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #216, 18 @ 0x360000 │ │ │ │ + addseq r3, pc, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #208, 6 @ 0x40000003 │ │ │ │ + sbceq r3, r6, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r1, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r6, #8, 18 @ 0x20000 │ │ │ │ + sbceq r3, r6, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r9, #120, 8 @ 0x78000000 │ │ │ │ + addseq r9, r9, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #144, 8 @ 0x90000000 │ │ │ │ + addseq r3, pc, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #8, 10 @ 0x2000000 │ │ │ │ + addseq r3, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #96, 10 @ 0x18000000 │ │ │ │ + addseq r3, pc, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #200, 10 @ 0x32000000 │ │ │ │ + addseq r3, pc, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #136, 28 @ 0x880 │ │ │ │ + addseq r3, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #32, 12 @ 0x2000000 │ │ │ │ + addseq r3, pc, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r3, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #176, 8 @ 0xb0000000 │ │ │ │ + addseq sl, pc, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #88, 10 @ 0x16000000 │ │ │ │ + addseq sl, pc, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #168, 8 @ 0xa8000000 │ │ │ │ + addseq sl, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #88 @ 0x58 │ │ │ │ + rsbseq r9, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, sl, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, pc, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r9, pc, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #192, 10 @ 0x30000000 │ │ │ │ + addseq sl, pc, #200, 10 @ 0x32000000 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #120, 12 @ 0x7800000 │ │ │ │ + addseq sl, pc, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #184, 10 @ 0x2e000000 │ │ │ │ + addseq sl, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbseq r8, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r9, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, pc, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r9, pc, #0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #224, 12 @ 0xe000000 │ │ │ │ + addseq sl, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #136, 14 @ 0x2200000 │ │ │ │ + addseq sl, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #216, 12 @ 0xd800000 │ │ │ │ + addseq sl, pc, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq ip, r1, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r7, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #112, 30 @ 0x1c0 │ │ │ │ + rsbseq pc, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #232, 14 @ 0x3a00000 │ │ │ │ + addseq sl, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724308,91 +1724308,91 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, pc, #0, 30 │ │ │ │ + addseq r9, pc, #8, 30 │ │ │ │ andmi r0, r0, r2, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #72, 8 @ 0x48000000 │ │ │ │ + addseq sl, pc, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #216, 28 @ 0xd80 │ │ │ │ + addseq fp, pc, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #96, 2 │ │ │ │ + addseq ip, pc, #104, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #120, 18 @ 0x1e0000 │ │ │ │ + addseq sl, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d617c4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #128, 18 @ 0x200000 │ │ │ │ + addseq sl, pc, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #144, 18 @ 0x240000 │ │ │ │ + addseq sl, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, pc, #160, 18 @ 0x280000 │ │ │ │ + addseq sl, pc, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r3, #160, 4 │ │ │ │ + adceq r4, r3, #168, 4 @ 0x8000000a │ │ │ │ mulmi r0, pc, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r3, #64, 30 @ 0x100 │ │ │ │ + adceq r4, r3, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #184, 8 @ 0xb8000000 │ │ │ │ + addseq fp, pc, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #104, 28 @ 0x680 │ │ │ │ + addseq fp, pc, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r0, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #128, 24 @ 0x8000 │ │ │ │ + adcseq r0, r3, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, pc, #200, 28 @ 0xc80 │ │ │ │ + addseq fp, pc, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r3, #0, 4 │ │ │ │ + adceq r2, r3, #8, 4 @ 0x80000000 │ │ │ │ andmi r1, r0, sp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r3, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r3, r3, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #6 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724476,43 +1724476,43 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #144, 30 @ 0x240 │ │ │ │ + addseq ip, r1, #152, 30 @ 0x260 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r1, #112 @ 0x70 │ │ │ │ + addseq sp, r1, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, ip, #152, 24 @ 0x9800 │ │ │ │ + adcseq r9, ip, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, lr, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, ip, #216, 30 @ 0x360 │ │ │ │ + adcseq r9, ip, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq ip, pc, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq ip, pc, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724520,19 +1724520,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r8, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, fp, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #200, 18 @ 0x320000 │ │ │ │ + adcseq r8, ip, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724540,31 +1724540,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r4, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sl, #16 │ │ │ │ + adcseq ip, sl, #24 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sl, #232, 22 @ 0x3a000 │ │ │ │ + adcseq ip, sl, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq pc, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbseq pc, pc, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r4, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724576,107 +1724576,107 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq fp, r1, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq pc, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq sp, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r6, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #96, 28 @ 0x600 │ │ │ │ + rsbseq sp, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq lr, pc, #160, 4 │ │ │ │ @ instruction: 0x400004b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq lr, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #176, 14 @ 0x2c00000 │ │ │ │ + rsbseq lr, pc, #184, 14 @ 0x2e00000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbseq lr, pc, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbseq pc, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq lr, pc, #184, 16 @ 0xb80000 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq pc, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #8, 8 @ 0x8000000 │ │ │ │ + rsbseq pc, pc, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq pc, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq sp, pc, #96, 4 │ │ │ │ andmi r0, r0, r1, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #144, 18 @ 0x240000 │ │ │ │ + rsbseq sp, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbseq ip, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #0, 4 │ │ │ │ + rsbseq sp, pc, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #144, 18 @ 0x240000 │ │ │ │ + rsbseq ip, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sl, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #0, 24 │ │ │ │ + rsbseq ip, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbseq sp, pc, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, fp, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq lr, pc, #80, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r4, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724688,43 +1724688,43 @@ │ │ │ │ andmi r0, r0, lr, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #40, 22 @ 0xa000 │ │ │ │ + adcseq r2, r8, #48, 22 @ 0xc000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r8, #0, 24 │ │ │ │ + adcseq r2, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #64, 6 │ │ │ │ + rsbseq ip, pc, #72, 6 @ 0x20000001 │ │ │ │ mulmi r0, lr, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, pc, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq ip, pc, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #80, 24 @ 0x5000 │ │ │ │ + rsbseq pc, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1724932,15 +1724932,15 @@ │ │ │ │ andmi r0, r0, pc, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #216, 30 @ 0x360 │ │ │ │ + rsbseq pc, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01749c98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1724948,31 +1724948,31 @@ │ │ │ │ andmi r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq pc, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ + addseq ip, r1, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #144, 18 @ 0x240000 │ │ │ │ + addseq ip, r1, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #160, 18 @ 0x280000 │ │ │ │ + addseq ip, r1, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1724984,47 +1724984,47 @@ │ │ │ │ andmi r0, r0, r3, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r7, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #88, 22 @ 0x16000 │ │ │ │ + addseq ip, r1, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #96, 22 @ 0x18000 │ │ │ │ + addseq ip, r1, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #224, 24 @ 0xe000 │ │ │ │ + addseq ip, r1, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r7, ip, #184, 8 @ 0xb8000000 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #112, 10 @ 0x1c000000 │ │ │ │ + adceq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #56, 26 @ 0xe00 │ │ │ │ + addseq ip, r1, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #56, 30 @ 0xe0 │ │ │ │ + addseq ip, r1, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725060,15 +1725060,15 @@ │ │ │ │ andmi r0, r0, pc, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r1, #136, 30 @ 0x220 │ │ │ │ + addseq ip, r1, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #96, 22 @ 0x18000 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725200,19 +1725200,19 @@ │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r2, r3, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r2, r3, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1725220,27 +1725220,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #56, 10 @ 0xe000000 │ │ │ │ + adcseq pc, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq pc, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #208, 4 │ │ │ │ + rsbseq r3, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq r3, fp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #1 │ │ │ │ andmi r0, r0, r1, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1725368,79 +1725368,79 @@ │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #248, 20 @ 0xf8000 │ │ │ │ + addseq r9, ip, #0, 22 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #232, 16 @ 0xe80000 │ │ │ │ + addseq pc, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #136, 22 @ 0x22000 │ │ │ │ + addseq r9, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #192, 22 @ 0x30000 │ │ │ │ + addseq r9, ip, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #48, 24 @ 0x3000 │ │ │ │ + addseq r9, ip, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #80, 24 @ 0x5000 │ │ │ │ + addseq r9, ip, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #192, 24 @ 0xc000 │ │ │ │ + addseq r9, ip, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #40, 26 @ 0xa00 │ │ │ │ + addseq r9, ip, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #64, 26 @ 0x1000 │ │ │ │ + addseq r9, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #80, 26 @ 0x1400 │ │ │ │ + addseq r9, ip, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174a398 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #96, 26 @ 0x1800 │ │ │ │ + addseq r9, ip, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #104, 26 @ 0x1a00 │ │ │ │ + addseq r9, ip, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #128, 26 @ 0x2000 │ │ │ │ + addseq r9, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #136, 26 @ 0x2200 │ │ │ │ + addseq r9, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #0, 18 │ │ │ │ + addseq sl, ip, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #112, 24 @ 0x7000 │ │ │ │ + addseq sl, ip, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725448,55 +1725448,55 @@ │ │ │ │ @ instruction: 0x400016bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ea2f04 <__bss_end__@@Base+0x46138> │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #48, 8 @ 0x30000000 │ │ │ │ + addseq fp, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #152, 8 @ 0x98000000 │ │ │ │ + addseq fp, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #32, 10 @ 0x8000000 │ │ │ │ + addseq fp, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #144, 10 @ 0x24000000 │ │ │ │ + addseq fp, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #152, 10 @ 0x26000000 │ │ │ │ + addseq fp, ip, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #160, 10 @ 0x28000000 │ │ │ │ + addseq fp, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #168, 10 @ 0x2a000000 │ │ │ │ + addseq fp, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #104, 28 @ 0x680 │ │ │ │ + addseq fp, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #216, 2 @ 0x36 │ │ │ │ + addseq ip, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [pc], #-3360 @ 174a464 <__bss_end__@@Base+0x8ed698> │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #0, 4 │ │ │ │ + addseq ip, ip, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725504,35 +1725504,35 @@ │ │ │ │ andmi r1, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9d3c4 <__bss_end__@@Base+0x405f8> │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #16, 4 │ │ │ │ + addseq ip, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #72, 4 @ 0x80000004 │ │ │ │ + addseq ip, ip, #80, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #184, 12 @ 0xb800000 │ │ │ │ + adcseq pc, lr, #192, 12 @ 0xc000000 │ │ │ │ mulmi r0, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #80, 30 @ 0x140 │ │ │ │ + adcseq pc, lr, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #80, 4 │ │ │ │ + addseq ip, ip, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #0, 6 │ │ │ │ + addseq ip, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e549d4 │ │ │ │ mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725544,19 +1725544,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #144, 22 @ 0x24000 │ │ │ │ + sbceq r2, r0, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #152, 24 @ 0x9800 │ │ │ │ + sbceq r2, r0, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725564,15 +1725564,15 @@ │ │ │ │ andmi r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #104, 6 @ 0xa0000001 │ │ │ │ + addseq ip, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725584,19 +1725584,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #72, 30 @ 0x120 │ │ │ │ + adcseq fp, r0, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #176, 30 @ 0x2c0 │ │ │ │ + adcseq fp, r0, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1725648,39 +1725648,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r8, r1, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r8, r1, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #32, 22 @ 0x8000 │ │ │ │ + addseq sp, ip, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #40, 22 @ 0xa000 │ │ │ │ + addseq sp, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #88, 16 @ 0x580000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #48, 22 @ 0xc000 │ │ │ │ + addseq sp, ip, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1725700,447 +1725700,447 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #112, 2 │ │ │ │ + adcseq fp, ip, #120, 2 │ │ │ │ andmi r0, r0, r9, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq fp, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #56, 22 @ 0xe000 │ │ │ │ + addseq sp, ip, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #88, 22 @ 0x16000 │ │ │ │ + addseq sp, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #80, 14 @ 0x1400000 │ │ │ │ + addseq sp, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, lr, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #208, 20 @ 0xd0000 │ │ │ │ + addseq sp, ip, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #128, 22 @ 0x20000 │ │ │ │ + addseq sp, ip, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #136, 22 @ 0x22000 │ │ │ │ + addseq sp, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #144, 22 @ 0x24000 │ │ │ │ + addseq sp, ip, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174a898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #184, 22 @ 0x2e000 │ │ │ │ + addseq ip, ip, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sp, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #24 │ │ │ │ + addseq sp, ip, #32 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #160, 22 @ 0x28000 │ │ │ │ + addseq sp, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #184, 22 @ 0x2e000 │ │ │ │ + addseq sp, ip, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r4, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #224, 6 @ 0x80000003 │ │ │ │ + addseq ip, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r9, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #208, 12 @ 0xd000000 │ │ │ │ + addseq ip, ip, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #192, 22 @ 0x30000 │ │ │ │ + addseq sp, ip, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #40, 14 @ 0xa00000 │ │ │ │ + addseq ip, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, ip, #96, 22 @ 0x18000 │ │ │ │ + addseq ip, ip, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #216, 22 @ 0x36000 │ │ │ │ + addseq sp, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #232, 22 @ 0x3a000 │ │ │ │ + addseq sp, ip, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #72, 6 @ 0x20000001 │ │ │ │ + addseq sp, ip, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sp, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #248, 12 @ 0xf800000 │ │ │ │ + addseq sp, ip, #0, 14 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174a998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #112 @ 0x70 │ │ │ │ + addseq sp, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #248, 4 @ 0x8000000f │ │ │ │ + addseq sp, ip, #0, 6 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #192, 22 @ 0x30000 │ │ │ │ + adcseq lr, r9, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sl, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #48, 28 @ 0x300 │ │ │ │ + adcseq lr, r9, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #120, 28 @ 0x780 │ │ │ │ + addseq sp, ip, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r4, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #240, 22 @ 0x3c000 │ │ │ │ + addseq sp, ip, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #8, 26 @ 0x200 │ │ │ │ + addseq sp, ip, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #104, 26 @ 0x1a00 │ │ │ │ + addseq sp, ip, #112, 26 @ 0x1c00 │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #32, 28 @ 0x200 │ │ │ │ + addseq sp, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r4, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #152, 24 @ 0x9800 │ │ │ │ + addseq sl, ip, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0x400002b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #80, 30 @ 0x140 │ │ │ │ + addseq sl, ip, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #16, 18 @ 0x40000 │ │ │ │ + addseq sl, ip, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #32, 24 @ 0x2000 │ │ │ │ + addseq sl, ip, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #48, 10 @ 0xc000000 │ │ │ │ + addseq sl, ip, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #176, 16 @ 0xb00000 │ │ │ │ + addseq sl, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #120 @ 0x78 │ │ │ │ + addseq sl, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #216, 8 @ 0xd8000000 │ │ │ │ + addseq sl, ip, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #8, 16 @ 0x80000 │ │ │ │ + addseq lr, ip, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #16, 16 @ 0x100000 │ │ │ │ + addseq lr, ip, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #24, 16 @ 0x180000 │ │ │ │ + addseq lr, ip, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #40, 16 @ 0x280000 │ │ │ │ + addseq lr, ip, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, ip, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #56, 16 @ 0x380000 │ │ │ │ + addseq lr, ip, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174ab98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #88, 2 │ │ │ │ + addseq lr, ip, #96, 2 │ │ │ │ andmi r0, r0, fp, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #184, 14 @ 0x2e00000 │ │ │ │ + addseq lr, ip, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r4, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, ip, #136, 28 @ 0x880 │ │ │ │ + addseq sp, ip, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #0, 2 │ │ │ │ + addseq lr, ip, #8, 2 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #72, 16 @ 0x480000 │ │ │ │ + addseq lr, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #48, 16 @ 0x300000 │ │ │ │ + adcseq r3, r4, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, sl, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #192, 22 @ 0x30000 │ │ │ │ + adcseq r3, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #176, 26 @ 0x2c00 │ │ │ │ + addseq r1, sp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #208, 28 @ 0xd00 │ │ │ │ + addseq r1, sp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #104, 12 @ 0x6800000 │ │ │ │ + addseq pc, ip, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #160, 18 @ 0x280000 │ │ │ │ + addseq pc, ip, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #160, 2 @ 0x28 │ │ │ │ + addseq pc, ip, #168, 2 @ 0x2a │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #128, 4 │ │ │ │ + addseq pc, ip, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, ip, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #248, 18 @ 0x3e0000 │ │ │ │ + addseq pc, ip, #0, 20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #8, 20 @ 0x8000 │ │ │ │ + addseq pc, ip, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #96, 20 @ 0x60000 │ │ │ │ + addseq pc, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #104, 20 @ 0x68000 │ │ │ │ + addseq pc, ip, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #112, 20 @ 0x70000 │ │ │ │ + addseq pc, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #16, 18 @ 0x40000 │ │ │ │ + addseq lr, ip, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r3, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #72, 2 │ │ │ │ + addseq pc, ip, #80, 2 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #176, 20 @ 0xb0000 │ │ │ │ + addseq r1, sp, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #216, 20 @ 0xd8000 │ │ │ │ + addseq r1, sp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #224, 20 @ 0xe0000 │ │ │ │ + addseq r1, sp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #8, 22 @ 0x2000 │ │ │ │ + addseq r1, sp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #24, 22 @ 0x6000 │ │ │ │ + addseq r1, sp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #40, 22 @ 0xa000 │ │ │ │ + addseq r1, sp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #48, 22 @ 0xc000 │ │ │ │ + addseq r1, sp, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #64, 22 @ 0x10000 │ │ │ │ + addseq r1, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #96, 22 @ 0x18000 │ │ │ │ + addseq r1, sp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #104, 22 @ 0x1a000 │ │ │ │ + addseq r1, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #120, 22 @ 0x1e000 │ │ │ │ + addseq r1, sp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #144, 22 @ 0x24000 │ │ │ │ + addseq r1, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #152, 22 @ 0x26000 │ │ │ │ + addseq r1, sp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #168, 22 @ 0x2a000 │ │ │ │ + addseq r1, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #192, 22 @ 0x30000 │ │ │ │ + addseq r1, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #200, 22 @ 0x32000 │ │ │ │ + addseq r1, sp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #216, 22 @ 0x36000 │ │ │ │ + addseq r1, sp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #232, 22 @ 0x3a000 │ │ │ │ + addseq r1, sp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #240, 22 @ 0x3c000 │ │ │ │ + addseq r1, sp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #0, 24 │ │ │ │ + addseq r1, sp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #8, 24 @ 0x800 │ │ │ │ + addseq r1, sp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #16, 24 @ 0x1000 │ │ │ │ + addseq r1, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #32, 24 @ 0x2000 │ │ │ │ + addseq r1, sp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174ae98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726156,59 +1726156,59 @@ │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #136, 16 @ 0x880000 │ │ │ │ + adcseq pc, sp, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #24, 22 @ 0x6000 │ │ │ │ + adcseq pc, sp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #216, 4 @ 0x8000000d │ │ │ │ + addseq pc, ip, #224, 4 │ │ │ │ andmi r0, r0, sl, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq pc, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #120, 22 @ 0x1e000 │ │ │ │ + addseq fp, ip, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #24, 28 @ 0x180 │ │ │ │ + addseq fp, ip, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #104, 16 @ 0x680000 │ │ │ │ + addseq fp, ip, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0x400002b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #32, 22 @ 0x8000 │ │ │ │ + addseq fp, ip, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #120, 20 @ 0x78000 │ │ │ │ + adcseq r7, r8, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, sl, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #200, 24 @ 0xc800 │ │ │ │ + adcseq r7, r8, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #72, 24 @ 0x4800 │ │ │ │ + addseq r1, sp, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #104, 26 @ 0x1a00 │ │ │ │ + addseq r1, sp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726216,71 +1726216,71 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #24, 14 @ 0x600000 │ │ │ │ + adcseq r7, r0, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r7, r0, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #136, 24 @ 0x8800 │ │ │ │ + addseq r1, sp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #8, 26 @ 0x200 │ │ │ │ + addseq r1, sp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #120, 26 @ 0x1e00 │ │ │ │ + addseq r1, sp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r2, lr, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r2, lr, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #144, 26 @ 0x2400 │ │ │ │ + addseq r1, sp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, sp, #168, 26 @ 0x2a00 │ │ │ │ + addseq r1, sp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq fp, [r4, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #104, 28 @ 0x680 │ │ │ │ + sbceq sp, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #16, 2 │ │ │ │ + sbceq lr, r0, #24, 2 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #1 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726384,19 +1726384,19 @@ │ │ │ │ andmi r0, r0, r3, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e59584 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #136, 30 @ 0x220 │ │ │ │ + addseq lr, r6, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #152 @ 0x98 │ │ │ │ + addseq pc, r6, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726428,79 +1726428,79 @@ │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #8, 2 │ │ │ │ + addseq pc, r6, #16, 2 │ │ │ │ @ instruction: 0x400005b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r6, #192, 12 @ 0xc000000 │ │ │ │ + addseq pc, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #40, 14 @ 0xa00000 │ │ │ │ + addseq r1, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #224, 8 @ 0xe0000000 │ │ │ │ + addseq ip, sl, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #144, 12 @ 0x9000000 │ │ │ │ + addseq ip, sl, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r1, r7, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #104, 20 @ 0x68000 │ │ │ │ + addseq r1, r7, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #192, 10 @ 0x30000000 │ │ │ │ + addseq r1, r2, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #24, 14 @ 0x600000 │ │ │ │ + addseq r1, r2, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #192, 20 @ 0xc0000 │ │ │ │ + addseq r1, r7, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq fp, [r4, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r1, #232, 14 @ 0x3a00000 │ │ │ │ + addseq pc, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r1, r0, lr, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r2, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r1, r2, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726532,51 +1726532,51 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #216, 26 @ 0x3600 │ │ │ │ + adceq r8, r1, #224, 26 @ 0x3800 │ │ │ │ mulmi r0, r3, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #112, 30 @ 0x1c0 │ │ │ │ + adceq r8, r1, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #56, 22 @ 0xe000 │ │ │ │ + addseq r1, r7, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r7, #184, 24 @ 0xb800 │ │ │ │ + addseq r1, r7, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e4d684 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #0, 14 │ │ │ │ + addseq r3, r7, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, pc, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #176, 16 @ 0xb00000 │ │ │ │ + addseq r3, r7, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r7, #120, 8 @ 0x78000000 │ │ │ │ + addseq r2, r7, #128, 8 @ 0x80000000 │ │ │ │ andmi r1, r0, r9, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r7, #152, 12 @ 0x9800000 │ │ │ │ + addseq r3, r7, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e61c84 <__bss_end__@@Base+0x4eb8> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726812,27 +1726812,27 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r9 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r2, r4, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 10 @ 0x1a000000 │ │ │ │ + adceq r2, r4, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r2, r4, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726860,19 +1726860,19 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-3728 @ 0xfffff170 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 8 @ 0xa8000000 │ │ │ │ + adceq r2, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 8 @ 0xb0000000 │ │ │ │ + adceq r2, r4, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1726880,56 +1726880,52 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r4, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r2, r5, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r3, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #160, 22 @ 0x28000 │ │ │ │ + adcseq r2, r5, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #96, 14 @ 0x1800000 │ │ │ │ + addseq r9, r5, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 10 @ 0x3a000000 │ │ │ │ + adceq r2, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #16, 12 @ 0x1000000 │ │ │ │ + adceq r2, r4, #0, 12 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #40, 12 @ 0x2800000 │ │ │ │ @@ -1726957,15 +1726953,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #112, 12 @ 0x7000000 │ │ │ │ @@ -1726976,23 +1726972,27 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #184, 16 @ 0xb80000 │ │ │ │ + addseq pc, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1727000,19 +1727000,19 @@ │ │ │ │ @ instruction: 0x400003b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r4, #8, 26 @ 0x200 │ │ │ │ + adceq r0, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #152 @ 0x98 │ │ │ │ + adceq r1, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d81b94 │ │ │ │ andmi r0, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1727052,227 +1727052,227 @@ │ │ │ │ andmi r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d804b4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ + adceq r2, r4, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #136, 12 @ 0x8800000 │ │ │ │ + adceq r2, r4, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #208, 4 │ │ │ │ + adceq r1, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r5, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #232, 14 @ 0x3a00000 │ │ │ │ + adceq r1, r4, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #26 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #160, 12 @ 0xa000000 │ │ │ │ + adceq r2, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #27 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 12 @ 0xa800000 │ │ │ │ + adceq r2, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl lr │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r1, r4, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 2 │ │ │ │ + adceq r2, r4, #56, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #64, 16 @ 0x400000 │ │ │ │ + adceq r1, r4, #72, 16 @ 0x480000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #16, 18 @ 0x40000 │ │ │ │ + adceq r1, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #240 @ 0xf0 │ │ │ │ + adceq r1, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r4, #120, 4 @ 0x80000007 │ │ │ │ + adceq r1, r4, #128, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #240, 12 @ 0xf000000 │ │ │ │ + adceq r2, r4, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 12 @ 0xf800000 │ │ │ │ + adceq r2, r4, #0, 14 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 14 @ 0x200000 │ │ │ │ + adceq r2, r4, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 14 @ 0x600000 │ │ │ │ + adceq r2, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 14 @ 0x800000 │ │ │ │ + adceq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 14 @ 0xc00000 │ │ │ │ + adceq r2, r4, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r0, r0, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #192, 4 │ │ │ │ + adcseq r0, r0, #200, 4 @ 0x8000000c │ │ │ │ mulmi r0, r6, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r0, r0, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #64, 14 @ 0x1000000 │ │ │ │ + adceq r2, r4, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #72, 14 @ 0x1200000 │ │ │ │ + adceq r2, r4, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #88, 14 @ 0x1600000 │ │ │ │ + adceq r2, r4, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r2, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 14 @ 0x2000000 │ │ │ │ + adceq r2, r4, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0x400003b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #144, 14 @ 0x2400000 │ │ │ │ + adceq r2, r4, #152, 14 @ 0x2600000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 16 @ 0x800000 │ │ │ │ + adceq r2, r4, #136, 16 @ 0x880000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 18 @ 0x200000 │ │ │ │ + adceq r2, r4, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #40, 20 @ 0x28000 │ │ │ │ + adceq r2, r4, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 20 @ 0x30000 │ │ │ │ + adceq r2, r4, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #64, 20 @ 0x40000 │ │ │ │ + adceq r2, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #80, 20 @ 0x50000 │ │ │ │ + adceq r2, r4, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r4, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1727296,15 +1727296,15 @@ │ │ │ │ andmi r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 20 @ 0x68000 │ │ │ │ + adceq r2, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1727316,51 +1727316,51 @@ │ │ │ │ andmi r0, r0, r9, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #112, 20 @ 0x70000 │ │ │ │ + adceq r2, r4, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #120, 20 @ 0x78000 │ │ │ │ + adceq r2, r4, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl #18 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, asr #19 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 20 @ 0x80000 │ │ │ │ + adceq r2, r4, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r6, sp, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r6, sp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #160, 20 @ 0xa0000 │ │ │ │ + adceq r2, r4, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 20 @ 0xa8000 │ │ │ │ + adceq r2, r4, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 20 @ 0xb0000 │ │ │ │ + adceq r2, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d859c4 │ │ │ │ andmi r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1727376,51 +1727376,51 @@ │ │ │ │ mulmi r0, r3, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsr #4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #184, 20 @ 0xb8000 │ │ │ │ + adceq r2, r4, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #192, 20 @ 0xc0000 │ │ │ │ + adceq r2, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr ip │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsr #30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #200, 20 @ 0xc8000 │ │ │ │ + adceq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #200, 20 @ 0xc8000 │ │ │ │ + adceq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsr #20 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r9, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ + adceq r2, r4, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, lr, #40, 26 @ 0xa00 │ │ │ │ + addseq sp, lr, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, asr #8 │ │ │ │ andmi r0, r0, r3, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1727440,223 +1727440,223 @@ │ │ │ │ andmi r0, r0, pc, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [lr], #-2136 @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 20 @ 0xe8000 │ │ │ │ + adceq r2, r4, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #240, 20 @ 0xf0000 │ │ │ │ + adceq r2, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r9, #-80] @ 0xffffffb0 │ │ │ │ @ instruction: 0x400001bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d877e4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #0, 22 │ │ │ │ + adceq r2, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d86b64 │ │ │ │ andmi r0, r0, r1, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d87514 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 22 @ 0x2000 │ │ │ │ + adceq r2, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #224, 28 @ 0xe00 │ │ │ │ + adcseq sl, sl, #232, 28 @ 0xe80 │ │ │ │ @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sl, #152 @ 0x98 │ │ │ │ + adcseq fp, sl, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-1216 @ 0xfffffb40 │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [lr], #-1448 @ 0xfffffa58 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #56, 10 @ 0xe000000 │ │ │ │ + adceq sp, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #200, 10 @ 0x32000000 │ │ │ │ + adceq sp, r3, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 22 @ 0x6000 │ │ │ │ + adceq r2, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #96, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq r5, sp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #152, 16 @ 0x980000 │ │ │ │ + adcseq r5, sp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 22 @ 0x8000 │ │ │ │ + adceq r2, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #120, 20 @ 0x78000 │ │ │ │ + adcseq r0, sp, #128, 20 @ 0x80000 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #80, 24 @ 0x5000 │ │ │ │ + adcseq r0, sp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-2528 @ 174c474 <__bss_end__@@Base+0x8ef6a8> │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [pc], #-2752 @ 174c484 <__bss_end__@@Base+0x8ef6b8> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #40, 26 @ 0xa00 │ │ │ │ + adcseq r8, fp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #16, 28 @ 0x100 │ │ │ │ + adcseq r8, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #144, 6 @ 0x40000002 │ │ │ │ + adceq sp, r3, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sp, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #224, 8 @ 0xe0000000 │ │ │ │ + adceq sp, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #0, 20 │ │ │ │ + adceq r8, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #168, 20 @ 0xa8000 │ │ │ │ + adceq r8, r3, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 22 @ 0xc000 │ │ │ │ + adceq r2, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 22 @ 0x8000 │ │ │ │ + adceq r2, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #40, 22 @ 0xa000 │ │ │ │ + adceq r2, r4, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #10 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r6 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #64, 22 @ 0x10000 │ │ │ │ + adceq r2, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #72, 22 @ 0x12000 │ │ │ │ + adceq r2, r4, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #80, 22 @ 0x14000 │ │ │ │ + adceq r2, r4, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 22 @ 0x1a000 │ │ │ │ + adceq r2, r4, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #112, 22 @ 0x1c000 │ │ │ │ + adceq r2, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #120, 22 @ 0x1e000 │ │ │ │ + adceq r2, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #208, 10 @ 0x34000000 │ │ │ │ + adceq sl, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #104, 22 @ 0x1a000 │ │ │ │ + adceq sl, r3, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 22 @ 0x20000 │ │ │ │ + adceq r2, r4, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #136, 22 @ 0x22000 │ │ │ │ + adceq r2, r4, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #144, 22 @ 0x24000 │ │ │ │ + adceq r2, r4, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #152, 22 @ 0x26000 │ │ │ │ + adceq r2, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #160, 22 @ 0x28000 │ │ │ │ + adceq r2, r4, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 22 @ 0x2a000 │ │ │ │ + adceq r2, r4, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 22 @ 0x2c000 │ │ │ │ + adceq r2, r4, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #96, 24 @ 0x6000 │ │ │ │ + adceq fp, r3, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1727672,43 +1727672,43 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r4, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #112, 24 @ 0x7000 │ │ │ │ + adceq fp, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r1, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #56, 6 @ 0xe0000000 │ │ │ │ + adceq sp, r3, #64, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #192, 6 │ │ │ │ + adceq sl, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #216, 6 @ 0x60000003 │ │ │ │ + adceq sl, r3, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #136, 10 @ 0x22000000 │ │ │ │ + adceq sl, r3, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #184, 22 @ 0x2e000 │ │ │ │ + adceq r2, r4, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #192, 22 @ 0x30000 │ │ │ │ + adceq r2, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r7 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1727716,174 +1727716,170 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror sl │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #96, 2 │ │ │ │ + adceq sl, r3, #104, 2 │ │ │ │ andmi r0, r0, r3, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #120, 6 @ 0xe0000001 │ │ │ │ + adceq sl, r3, #128, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #200, 22 @ 0x32000 │ │ │ │ + adceq r2, r4, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #208, 22 @ 0x34000 │ │ │ │ + adceq r2, r4, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #184, 16 @ 0xb80000 │ │ │ │ + adceq fp, r3, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #216, 22 @ 0x36000 │ │ │ │ + adceq r2, r4, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #200, 16 @ 0xc80000 │ │ │ │ + adceq fp, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #24, 24 @ 0x1800 │ │ │ │ + adceq fp, r3, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #224, 22 @ 0x38000 │ │ │ │ + adceq r2, r4, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #40, 10 @ 0xa000000 │ │ │ │ + adceq fp, r3, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #0, 24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #56, 10 @ 0xe000000 │ │ │ │ + adceq fp, r3, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #112, 16 @ 0x700000 │ │ │ │ + adceq fp, r3, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 24 @ 0x1800 │ │ │ │ + adceq r2, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #144, 4 │ │ │ │ + adceq fp, r3, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 24 @ 0x2000 │ │ │ │ + adceq r2, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #160, 4 │ │ │ │ + adceq fp, r3, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #224, 8 @ 0xe0000000 │ │ │ │ + adceq fp, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #40, 24 @ 0x2800 │ │ │ │ + adceq r2, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 24 @ 0x3000 │ │ │ │ + adceq r2, r4, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #208, 30 @ 0x340 │ │ │ │ + adceq sl, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #56, 24 @ 0x3800 │ │ │ │ + adceq r2, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #224, 30 @ 0x380 │ │ │ │ + adceq sl, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r3, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r3, #72, 4 @ 0x80000004 │ │ │ │ + adceq fp, r3, #80, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #104, 24 @ 0x6800 │ │ │ │ + adceq sl, r3, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, fp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #136, 30 @ 0x220 │ │ │ │ + adceq sl, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1727923,116 +1727919,120 @@ │ │ │ │ adceq r2, r4, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174ca98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #224, 10 @ 0x38000000 │ │ │ │ + adceq sl, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, sp, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #32, 22 @ 0x8000 │ │ │ │ + adceq sl, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 24 @ 0xe800 │ │ │ │ + adceq r2, r4, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 24 @ 0xf800 │ │ │ │ + adceq r2, r4, #0, 26 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #0, 26 │ │ │ │ + adceq r2, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #56 @ 0x38 │ │ │ │ + adceq r7, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, fp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #88, 2 │ │ │ │ + adceq r7, r3, #96, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #136, 14 @ 0x2200000 │ │ │ │ + adceq r8, r3, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #160, 18 @ 0x280000 │ │ │ │ + adceq r8, r3, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #200, 8 @ 0xc8000000 │ │ │ │ + adceq r8, r3, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, fp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #40, 14 @ 0xa00000 │ │ │ │ + adceq r8, r3, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 26 @ 0x600 │ │ │ │ + adceq r2, r4, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 26 @ 0x800 │ │ │ │ + adceq r2, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #176, 28 @ 0xb00 │ │ │ │ + adceq r8, r3, #184, 28 @ 0xb80 │ │ │ │ @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #104 @ 0x68 │ │ │ │ + adceq r9, r3, #112 @ 0x70 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #40, 26 @ 0xa00 │ │ │ │ + adceq r2, r4, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #48, 26 @ 0xc00 │ │ │ │ + adceq r2, r4, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #136 @ 0x88 │ │ │ │ + adceq r8, r3, #144 @ 0x90 │ │ │ │ andmi r0, r0, r1, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #112, 8 @ 0x70000000 │ │ │ │ + adceq r8, r3, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #56, 26 @ 0xe00 │ │ │ │ + adceq r2, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #64, 26 @ 0x1000 │ │ │ │ + adceq r2, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174cc98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728040,43 +1728040,43 @@ │ │ │ │ andmi r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, lsl #30 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #96, 26 @ 0x1800 │ │ │ │ + adceq r2, r4, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #32, 28 @ 0x200 │ │ │ │ + adceq r7, r3, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #48 @ 0x30 │ │ │ │ + adceq r8, r3, #56 @ 0x38 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #96, 26 @ 0x1800 │ │ │ │ + adceq r2, r4, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 26 @ 0x1a00 │ │ │ │ + adceq r2, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #8, 6 @ 0x20000000 │ │ │ │ + adceq r9, r3, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r3, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #16, 12 @ 0x1000000 │ │ │ │ + adceq r9, r3, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r4, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1728084,175 +1728084,175 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #152, 28 @ 0x980 │ │ │ │ + adceq r9, r3, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r3, #0, 2 │ │ │ │ + adceq sl, r3, #8, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #112, 26 @ 0x1c00 │ │ │ │ + adceq r2, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #120, 26 @ 0x1e00 │ │ │ │ + adceq r2, r4, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 26 @ 0x2000 │ │ │ │ + adceq r2, r4, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #88, 16 @ 0x580000 │ │ │ │ + adceq fp, r2, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #104, 12 @ 0x6800000 │ │ │ │ + adceq r9, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #136, 26 @ 0x2200 │ │ │ │ + adceq r2, r4, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #144, 26 @ 0x2400 │ │ │ │ + adceq r2, r4, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #152, 26 @ 0x2600 │ │ │ │ + adceq r2, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #216, 4 @ 0x8000000d │ │ │ │ + addseq r4, r2, #224, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #160, 26 @ 0x2800 │ │ │ │ + adceq r2, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r2, #224, 4 │ │ │ │ + addseq r4, r2, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 26 @ 0x2a00 │ │ │ │ + adceq r2, r4, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #120, 12 @ 0x7800000 │ │ │ │ + adceq r9, r3, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x400007b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #56, 28 @ 0x380 │ │ │ │ + adceq r9, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #32, 16 @ 0x200000 │ │ │ │ + adceq r7, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #48, 16 @ 0x300000 │ │ │ │ + adceq r7, r3, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #192, 16 @ 0xc00000 │ │ │ │ + adceq r7, r3, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 26 @ 0x2c00 │ │ │ │ + adceq r2, r4, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #184, 26 @ 0x2e00 │ │ │ │ + adceq r2, r4, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #192, 26 @ 0x3000 │ │ │ │ + adceq r2, r4, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #200, 26 @ 0x3200 │ │ │ │ + adceq r2, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #208, 26 @ 0x3400 │ │ │ │ + adceq r2, r4, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #216, 26 @ 0x3600 │ │ │ │ + adceq r2, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #224, 26 @ 0x3800 │ │ │ │ + adceq r2, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r7, r3, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 26 @ 0x3a00 │ │ │ │ + adceq r2, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #240, 26 @ 0x3c00 │ │ │ │ + adceq r2, r4, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 26 @ 0x3e00 │ │ │ │ + adceq r2, r4, #0, 28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #0, 28 │ │ │ │ + adceq r2, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 28 @ 0x80 │ │ │ │ + adceq r2, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #16, 28 @ 0x100 │ │ │ │ + adceq r2, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 28 @ 0x180 │ │ │ │ + adceq r2, r4, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #192, 6 │ │ │ │ + adceq r7, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #216, 14 @ 0x3600000 │ │ │ │ + adceq r7, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #176, 2 @ 0x2c │ │ │ │ + adceq r7, r3, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0x400001b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #104, 6 @ 0xa0000001 │ │ │ │ + adceq r7, r3, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 28 @ 0x200 │ │ │ │ + adceq r2, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #96, 20 @ 0x60000 │ │ │ │ + sbceq r0, r1, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #72, 22 @ 0x12000 │ │ │ │ + sbceq r0, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #224, 6 @ 0x80000003 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728272,175 +1728272,175 @@ │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #32, 28 @ 0x200 │ │ │ │ + adceq r2, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #112, 16 @ 0x700000 │ │ │ │ + adcseq fp, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r4, #88, 20 @ 0x58000 │ │ │ │ + adcseq fp, r4, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #72, 28 @ 0x480 │ │ │ │ + adceq r2, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #72, 28 @ 0x480 │ │ │ │ + adceq r2, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #80, 28 @ 0x500 │ │ │ │ + adceq r2, r4, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174d098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #136, 12 @ 0x8800000 │ │ │ │ + adceq r0, r0, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0x400008b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #64, 30 @ 0x100 │ │ │ │ + adceq r0, r0, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #112, 8 @ 0x70000000 │ │ │ │ + adceq r0, r0, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0x400001bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r0, #48, 12 @ 0x3000000 │ │ │ │ + adceq r0, r0, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #192 @ 0xc0 │ │ │ │ + adceq r9, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, fp, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r3, #176, 4 │ │ │ │ + adceq r9, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #104, 28 @ 0x680 │ │ │ │ + adceq r2, r4, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r8, lsl r2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #112, 28 @ 0x700 │ │ │ │ + adceq r2, r4, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r9, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr #12 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #24, 18 @ 0x60000 │ │ │ │ + adceq r2, r4, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r7, r3, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r3, #192, 26 @ 0x3000 │ │ │ │ + adceq r7, r3, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 28 @ 0xa80 │ │ │ │ + adceq r2, r4, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #232, 22 @ 0x3a000 │ │ │ │ + adceq r6, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #120, 24 @ 0x7800 │ │ │ │ + adceq r6, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #176, 28 @ 0xb00 │ │ │ │ + adceq r2, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #216, 28 @ 0xd80 │ │ │ │ + adceq r2, r4, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #216, 24 @ 0xd800 │ │ │ │ + adceq r6, r3, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r2, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #224, 30 @ 0x380 │ │ │ │ + adceq r6, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 28 @ 0xf80 │ │ │ │ + adceq r2, r4, #0, 30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #0, 30 │ │ │ │ + adceq r2, r4, #8, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #0, 22 │ │ │ │ + adceq r8, r3, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r3, #88, 28 @ 0x580 │ │ │ │ + adceq r8, r3, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 30 │ │ │ │ + adceq r2, r4, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #8, 30 │ │ │ │ + adceq r2, r4, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r4, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728448,15 +1728448,15 @@ │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #0, 20 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #16, 30 @ 0x40 │ │ │ │ + adceq r2, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d86604 │ │ │ │ andmi r0, r0, r1, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728464,127 +1728464,127 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #32, 12 @ 0x2000000 │ │ │ │ + adceq sp, r3, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, sl, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #176, 28 @ 0xb00 │ │ │ │ + adceq sp, r3, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r2, r4, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r2, r4, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r3, #8, 30 │ │ │ │ + adceq sp, r3, #16, 30 @ 0x40 │ │ │ │ andmi r1, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #32, 30 @ 0x80 │ │ │ │ + adceq lr, r3, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r3, fp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #8 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #9 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #168, 30 @ 0x2a0 │ │ │ │ + adceq r2, r4, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #88 @ 0x58 │ │ │ │ + adceq r3, r4, #96 @ 0x60 │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #152, 2 @ 0x26 │ │ │ │ + adceq r3, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728600,59 +1728600,59 @@ │ │ │ │ andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #184, 30 @ 0x2e0 │ │ │ │ + adceq r2, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, pc, #120, 28 @ 0x780 │ │ │ │ + adcseq fp, pc, #128, 28 @ 0x800 │ │ │ │ mulmi r0, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #24, 6 @ 0x60000000 │ │ │ │ + adcseq ip, pc, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #96, 20 @ 0x60000 │ │ │ │ + adceq r6, r3, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, pc, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r3, #144, 22 @ 0x24000 │ │ │ │ + adceq r6, r3, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #232, 30 @ 0x3a0 │ │ │ │ + adceq r2, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #240, 30 @ 0x3c0 │ │ │ │ + adceq r2, r4, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r4, #248, 30 @ 0x3e0 │ │ │ │ + adceq r3, r4, #0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #0 │ │ │ │ + adceq r3, r4, #8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #8 │ │ │ │ + adceq r3, r4, #16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #16 │ │ │ │ + adceq r3, r4, #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #24 │ │ │ │ + adceq r3, r4, #32 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728660,23 +1728660,23 @@ │ │ │ │ andmi r0, r0, sl, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r9, r0, asr #25 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #32 │ │ │ │ + adceq r3, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #40 @ 0x28 │ │ │ │ + adceq r3, r4, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #48 @ 0x30 │ │ │ │ + adceq r3, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ cmpeq r9, r0, lsr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1728700,27 +1728700,27 @@ │ │ │ │ andmi r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01599998 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #56 @ 0x38 │ │ │ │ + adceq r3, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #64 @ 0x40 │ │ │ │ + adceq r3, r4, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #72 @ 0x48 │ │ │ │ + adceq r3, r4, #80 @ 0x50 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #80 @ 0x50 │ │ │ │ + adceq r3, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1728728,19 +1728728,19 @@ │ │ │ │ andmi r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r9, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #112, 16 @ 0x700000 │ │ │ │ + adcseq r4, r0, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r0, #32, 18 @ 0x80000 │ │ │ │ + adcseq r4, r0, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr r7 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1728836,27 +1728836,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r4, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #24, 6 @ 0x60000000 │ │ │ │ + addseq pc, r2, #32, 6 @ 0x80000000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #240, 8 @ 0xf0000000 │ │ │ │ + addseq pc, r2, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ + addseq pc, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r7, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ + addseq pc, r2, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1728864,19 +1728864,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #160, 30 @ 0x280 │ │ │ │ + addseq pc, r2, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r9, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #48, 8 @ 0x30000000 │ │ │ │ + addseq r0, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1728884,71 +1728884,71 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174d998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #104 @ 0x68 │ │ │ │ + adcseq r1, fp, #112 @ 0x70 │ │ │ │ andmi r0, r0, r5, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r1, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r4, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #216, 20 @ 0xd8000 │ │ │ │ + addseq pc, r2, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #64, 30 @ 0x100 │ │ │ │ + addseq pc, r2, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #24, 16 @ 0x180000 │ │ │ │ + addseq r5, r3, #32, 16 @ 0x200000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #240, 16 @ 0xf00000 │ │ │ │ + addseq r5, r3, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #144, 8 @ 0x90000000 │ │ │ │ + addseq r0, r3, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0x400005bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #80, 20 @ 0x50000 │ │ │ │ + addseq r0, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #176, 20 @ 0xb0000 │ │ │ │ + addseq r0, r3, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, sp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #128, 26 @ 0x2000 │ │ │ │ + addseq r0, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1728972,147 +1728972,147 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #16, 24 @ 0x1000 │ │ │ │ + addseq r4, r3, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #128, 10 @ 0x20000000 │ │ │ │ + addseq r5, r3, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #128, 8 @ 0x80000000 │ │ │ │ + addseq r4, r3, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r7, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #168, 22 @ 0x2a000 │ │ │ │ + addseq r4, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #216, 2 @ 0x36 │ │ │ │ + addseq r2, r3, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #224, 16 @ 0xe00000 │ │ │ │ + addseq r2, r3, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #208, 10 @ 0x34000000 │ │ │ │ + addseq r5, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r3, #208, 26 @ 0x3400 │ │ │ │ + addseq r0, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r3, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r1, r3, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r3, #64, 10 @ 0x10000000 │ │ │ │ + addseq r1, r3, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r3, #168, 30 @ 0x2a0 │ │ │ │ + addseq r1, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #56, 18 @ 0xe0000 │ │ │ │ + addseq r2, r3, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, lr, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #104, 12 @ 0x6800000 │ │ │ │ + addseq r3, r3, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #8 │ │ │ │ + addseq r2, r3, #16 │ │ │ │ andmi r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r3, #128, 2 │ │ │ │ + addseq r2, r3, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #184, 12 @ 0xb800000 │ │ │ │ + addseq r3, r3, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #200, 14 @ 0x3200000 │ │ │ │ + addseq r3, r3, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #32, 16 @ 0x200000 │ │ │ │ + addseq r3, r3, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r9, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #240, 20 @ 0xf0000 │ │ │ │ + addseq r3, r3, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #64, 22 @ 0x10000 │ │ │ │ + addseq r3, r3, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #80, 24 @ 0x5000 │ │ │ │ + addseq r3, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r4, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #168, 24 @ 0xa800 │ │ │ │ + addseq r3, r3, #176, 24 @ 0xb000 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #128, 30 @ 0x200 │ │ │ │ + addseq r3, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #224, 10 @ 0x38000000 │ │ │ │ + addseq r5, r3, #232, 10 @ 0x3a000000 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r3, #192, 14 @ 0x3000000 │ │ │ │ + addseq r5, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r3, #208, 30 @ 0x340 │ │ │ │ + addseq r3, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, fp, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r3, #48, 8 @ 0x30000000 │ │ │ │ + addseq r4, r3, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #72, 12 @ 0x4800000 │ │ │ │ + adcseq fp, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #48, 14 @ 0xc00000 │ │ │ │ + adcseq fp, fp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #26 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1729236,35 +1729236,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r8, r5, #176, 4 │ │ │ │ andmi r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r8, r5, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r3, pc, #160, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174df98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r3, r5, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #56 @ 0x38 │ │ │ │ + adcseq r4, r5, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [lr], #-2048 @ 0xfffff800 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729280,27 +1729280,27 @@ │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #16, 26 @ 0x400 │ │ │ │ + adceq r0, r2, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #160, 26 @ 0x2800 │ │ │ │ + adceq r0, r2, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #64, 26 @ 0x1000 │ │ │ │ + adceq r8, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r0, #208, 26 @ 0x3400 │ │ │ │ + adceq r8, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-2760 @ 0xfffff538 @ │ │ │ │ andmi r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729320,43 +1729320,43 @@ │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r0, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r9, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r9, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #48, 8 @ 0x30000000 │ │ │ │ + sbceq r1, r2, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #168, 12 @ 0xa800000 │ │ │ │ + adceq pc, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r4, #184, 14 @ 0x2e00000 │ │ │ │ + adceq pc, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq r1, r2, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #56, 24 @ 0x3800 │ │ │ │ + adcseq r7, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #160, 26 @ 0x2800 │ │ │ │ + adcseq r7, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729372,107 +1729372,107 @@ │ │ │ │ andmi r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #104, 14 @ 0x1a00000 │ │ │ │ + adceq r7, lr, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #88, 18 @ 0x160000 │ │ │ │ + adcseq pc, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #184, 26 @ 0x2e00 │ │ │ │ + adcseq r0, sp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #248, 28 @ 0xf80 │ │ │ │ + adceq r1, lr, #0, 30 │ │ │ │ andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #24 │ │ │ │ + adceq r2, lr, #32 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #128, 10 @ 0x20000000 │ │ │ │ + sbceq r1, r2, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #64, 16 @ 0x400000 │ │ │ │ + adceq r5, sp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r1, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #56, 12 @ 0x3800000 │ │ │ │ + sbceq r1, r2, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #8, 20 @ 0x8000 │ │ │ │ + adcseq pc, r8, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r6, #72, 16 @ 0x480000 │ │ │ │ + adcseq r6, r6, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r4, #232, 2 @ 0x3a │ │ │ │ + adcseq r7, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #144, 12 @ 0x9000000 │ │ │ │ + sbceq r1, r2, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #184, 12 @ 0xb800000 │ │ │ │ + sbceq r1, r2, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r1, r2, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #16, 14 @ 0x400000 │ │ │ │ + sbceq r1, r2, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #216, 30 @ 0x360 │ │ │ │ + adcseq r2, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #32, 4 │ │ │ │ + adcseq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, fp, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #128, 14 @ 0x2000000 │ │ │ │ + sbceq r1, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r1, r2, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729484,15 +1729484,15 @@ │ │ │ │ andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #8, 30 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #32, 14 @ 0x800000 │ │ │ │ + sbceq r1, r2, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #112, 2 │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729508,15 +1729508,15 @@ │ │ │ │ andmi r0, r0, r2, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #152, 28 @ 0x980 │ │ │ │ + adcseq r0, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #224, 26 @ 0x3800 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729544,19 +1729544,19 @@ │ │ │ │ andmi r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #88, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r1, r2, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r2, #72, 14 @ 0x1200000 │ │ │ │ + sbceq r1, r2, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, lsl r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1729572,19 +1729572,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r3, sl, #192, 4 │ │ │ │ andmi r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r3, sl, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1729668,331 +1729668,331 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr r6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #120, 30 @ 0x1e0 │ │ │ │ + adceq lr, r3, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #128, 30 @ 0x200 │ │ │ │ + adceq lr, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #152, 30 @ 0x260 │ │ │ │ + adceq lr, r3, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #192, 30 @ 0x300 │ │ │ │ + adceq lr, r3, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #208, 30 @ 0x340 │ │ │ │ + adceq lr, r3, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #224, 30 @ 0x380 │ │ │ │ + adceq lr, r3, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #240, 30 @ 0x3c0 │ │ │ │ + adceq lr, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r3, #248, 30 @ 0x3e0 │ │ │ │ + adceq pc, r3, #0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #16, 16 @ 0x100000 │ │ │ │ + sbceq r1, r0, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #48, 20 @ 0x30000 │ │ │ │ + sbceq r1, r0, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #17 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #120, 8 @ 0x78000000 │ │ │ │ + adceq r6, r0, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #0, 10 │ │ │ │ + adceq r6, r0, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r7, r0, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #104, 10 @ 0x1a000000 │ │ │ │ + adceq r7, r0, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #8 │ │ │ │ + adceq pc, r3, #16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #24 │ │ │ │ + adceq pc, r3, #32 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #40 @ 0x28 │ │ │ │ + adceq pc, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #56 @ 0x38 │ │ │ │ + adceq pc, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #80 @ 0x50 │ │ │ │ + adceq pc, r3, #88 @ 0x58 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #120 @ 0x78 │ │ │ │ + adceq pc, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #160 @ 0xa0 │ │ │ │ + adceq pc, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #168 @ 0xa8 │ │ │ │ + adceq pc, r3, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #176 @ 0xb0 │ │ │ │ + adceq pc, r3, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #176, 28 @ 0xb00 │ │ │ │ + adceq r6, r0, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, lr, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #96, 8 @ 0x60000000 │ │ │ │ + adceq r7, r0, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #232, 22 @ 0x3a000 │ │ │ │ + adceq pc, r3, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq pc, r3, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq pc, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq pc, r3, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq pc, r3, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #48, 24 @ 0x3000 │ │ │ │ + adceq pc, r3, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #80, 24 @ 0x5000 │ │ │ │ + adceq pc, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #112, 24 @ 0x7000 │ │ │ │ + adceq pc, r3, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #120, 24 @ 0x7800 │ │ │ │ + adceq pc, r3, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #152, 24 @ 0x9800 │ │ │ │ + adceq pc, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #160, 24 @ 0xa000 │ │ │ │ + adceq pc, r3, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #200, 24 @ 0xc800 │ │ │ │ + adceq pc, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #40, 20 @ 0x28000 │ │ │ │ + addseq r8, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #208, 24 @ 0xd000 │ │ │ │ + adceq pc, r3, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #248, 24 @ 0xf800 │ │ │ │ + adceq pc, r3, #0, 26 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #0, 26 │ │ │ │ + adceq pc, r3, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #8, 26 @ 0x200 │ │ │ │ + adceq pc, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #32, 26 @ 0x800 │ │ │ │ + adceq pc, r3, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #48, 26 @ 0xc00 │ │ │ │ + adceq pc, r3, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #104, 26 @ 0x1a00 │ │ │ │ + adceq pc, r3, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #136, 26 @ 0x2200 │ │ │ │ + adceq pc, r3, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #144, 26 @ 0x2400 │ │ │ │ + adceq pc, r3, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #184, 14 @ 0x2e00000 │ │ │ │ + adceq r6, r0, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r4, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #200, 14 @ 0x3200000 │ │ │ │ + adceq r6, r0, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r3, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #80, 28 @ 0x500 │ │ │ │ + adceq r6, r0, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #208, 26 @ 0x3400 │ │ │ │ + adceq pc, r3, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #176, 12 @ 0xb000000 │ │ │ │ + adceq r6, r0, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r6, r0, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #240, 26 @ 0x3c00 │ │ │ │ + adceq pc, r3, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #0, 28 │ │ │ │ + adceq pc, r3, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #208, 6 @ 0x40000003 │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #24, 28 @ 0x180 │ │ │ │ + adceq pc, r3, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #88, 10 @ 0x16000000 │ │ │ │ + adceq r6, r0, #96, 10 @ 0x18000000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #88, 12 @ 0x5800000 │ │ │ │ + adceq r6, r0, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #64, 28 @ 0x400 │ │ │ │ + adceq pc, r3, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #104, 28 @ 0x680 │ │ │ │ + adceq pc, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #112, 28 @ 0x700 │ │ │ │ + adceq pc, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #152, 2 @ 0x26 │ │ │ │ + adceq r6, r0, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r0, #32, 8 @ 0x20000000 │ │ │ │ + adceq r6, r0, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #184, 28 @ 0xb80 │ │ │ │ + adceq pc, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #128, 30 @ 0x200 │ │ │ │ + adceq pc, r3, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #192, 10 @ 0x30000000 │ │ │ │ + adceq r7, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r0, #40, 12 @ 0x2800000 │ │ │ │ + adceq r7, r0, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #16, 10 @ 0x4000000 │ │ │ │ + adceq r3, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r3, r4, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #120, 28 @ 0x780 │ │ │ │ + adceq pc, r3, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #16, 4 │ │ │ │ + adcseq r2, lr, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, lr, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r2, lr, #192, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #152, 30 @ 0x260 │ │ │ │ + adceq r3, r1, #160, 30 @ 0x280 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r1, #40, 2 │ │ │ │ + adceq r4, r1, #48, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, asr #21 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1730180,19 +1730180,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r4, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #224, 22 @ 0x38000 │ │ │ │ + adcseq r8, fp, #232, 22 @ 0x3a000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #120, 24 @ 0x7800 │ │ │ │ + adcseq r8, fp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r4, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1730268,19 +1730268,19 @@ │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1432 @ 0xfffffa68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #184, 28 @ 0xb80 │ │ │ │ + adceq fp, r0, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #128, 30 @ 0x200 │ │ │ │ + adceq fp, r0, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1712 @ 0xfffff950 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730300,15 +1730300,15 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2544 @ 0xfffff610 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #56, 18 @ 0xe0000 │ │ │ │ + adcseq r5, sp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-1096 @ 0xfffffbb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730400,19 +1730400,19 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-3856 @ 0xfffff0f0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r9, r1, #192, 6 │ │ │ │ andmi r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r1, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq r9, r1, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730448,27 +1730448,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq sp, r9, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #24, 12 @ 0x1800000 │ │ │ │ + adcseq sp, r9, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r6, r1, #176, 22 @ 0x2c000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #152, 24 @ 0x9800 │ │ │ │ + adcseq r6, r1, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730492,55 +1730492,55 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror #5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #24, 22 @ 0x6000 │ │ │ │ + adceq fp, r0, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sl, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #56, 28 @ 0x380 │ │ │ │ + adceq fp, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #144, 28 @ 0x900 │ │ │ │ + adceq fp, r0, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #80, 18 @ 0x140000 │ │ │ │ + adcseq r3, pc, #88, 18 @ 0x160000 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #80, 20 @ 0x50000 │ │ │ │ + adcseq r3, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0174f398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #88, 16 @ 0x580000 │ │ │ │ + addseq lr, ip, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, ip, #168, 16 @ 0xa80000 │ │ │ │ + addseq lr, ip, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #160, 28 @ 0xa00 │ │ │ │ + adceq fp, r0, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r6, r3, #56, 8 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ @@ -1730648,35 +1730648,35 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #88, 22 @ 0x16000 │ │ │ │ + adceq sl, lr, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #168, 22 @ 0x2a000 │ │ │ │ + adceq sl, lr, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #48, 8 @ 0x30000000 │ │ │ │ + addseq sp, r6, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #112, 8 @ 0x70000000 │ │ │ │ + addseq sp, r6, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #8, 20 @ 0x8000 │ │ │ │ + addseq pc, r2, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r2, #136, 20 @ 0x88000 │ │ │ │ + addseq pc, r2, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [lr], #-1424 @ 0xfffffa70 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1730752,19 +1730752,19 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #208, 28 @ 0xd00 │ │ │ │ + adceq lr, r7, #216, 28 @ 0xd80 │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #208, 30 @ 0x340 │ │ │ │ + adceq lr, r7, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ec3a54 <__bss_end__@@Base+0x66c88> │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730776,19 +1730776,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #0, 18 │ │ │ │ + adcseq r1, lr, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #128, 18 @ 0x200000 │ │ │ │ + adcseq r1, lr, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1730796,27 +1730796,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r4, #-120]! @ 0xffffff88 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #88 @ 0x58 │ │ │ │ + adcseq r5, r5, #96 @ 0x60 │ │ │ │ andmi r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r5, r5, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #24, 28 @ 0x180 │ │ │ │ + adceq r2, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #184, 30 @ 0x2e0 │ │ │ │ + adceq r2, pc, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d887c4 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730840,35 +1730840,35 @@ │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ec5f44 <__bss_end__@@Base+0x69178> │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #128, 20 @ 0x80000 │ │ │ │ + addseq r7, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ + addseq r7, r9, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #200, 20 @ 0xc8000 │ │ │ │ + adcseq sp, pc, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #16, 22 @ 0x4000 │ │ │ │ + adcseq sp, pc, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1730940,31 +1730940,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #160 @ 0xa0 │ │ │ │ + addseq lr, r9, #168 @ 0xa8 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r9, #128, 2 │ │ │ │ + addseq lr, r9, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #200, 10 @ 0x32000000 │ │ │ │ + adceq r3, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #240, 10 @ 0x3c000000 │ │ │ │ + adceq r3, r4, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #24, 12 @ 0x1800000 │ │ │ │ + adceq r3, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r4, #-152]! @ 0xffffff68 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731040,43 +1731040,43 @@ │ │ │ │ andmi r0, r0, r1, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d6e464 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #192, 28 @ 0xc00 │ │ │ │ + adceq r3, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #176, 30 @ 0x2c0 │ │ │ │ + adceq r3, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #112, 4 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #224, 4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #64, 12 @ 0x4000000 │ │ │ │ + adceq r3, r4, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #72, 12 @ 0x4800000 │ │ │ │ + adceq r3, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #80, 12 @ 0x5000000 │ │ │ │ + adceq r3, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #88, 12 @ 0x5800000 │ │ │ │ + adceq r3, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r4, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1731084,15 +1731084,15 @@ │ │ │ │ andmi r0, r0, r7, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d933f4 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #96, 12 @ 0x6000000 │ │ │ │ + adceq r3, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r4, #-232]! @ 0xffffff18 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1731100,24 +1731100,20 @@ │ │ │ │ andmi r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d92a14 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r3, r4, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r3, r4, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r3, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r3, r4, #136, 12 @ 0x8800000 │ │ │ │ @@ -1731136,67 +1731132,71 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ adceq r3, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + adceq r3, r4, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d93654 │ │ │ │ andmi r0, r0, r5, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d95404 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r2, #176, 30 @ 0x2c0 │ │ │ │ + adceq r7, r2, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, sp, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #48, 6 @ 0xc0000000 │ │ │ │ + adceq r8, r2, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #136, 6 @ 0x20000002 │ │ │ │ + adceq r8, r2, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r2, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r8, r2, #0, 8 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #176, 12 @ 0xb000000 │ │ │ │ + adceq r3, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #104, 26 @ 0x1a00 │ │ │ │ + adceq r3, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #88, 28 @ 0x580 │ │ │ │ + adceq r3, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #96, 26 @ 0x1800 │ │ │ │ + adceq r3, r4, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #208, 12 @ 0xd000000 │ │ │ │ + adceq r3, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r4, #8, 26 @ 0x200 │ │ │ │ + adceq r3, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r9, fp, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r9, fp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [pc], #-2664 @ 174fd94 <__bss_end__@@Base+0x8f2fc8> │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1731216,15 +1731216,15 @@ │ │ │ │ andmi r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-3632 @ 174fde4 <__bss_end__@@Base+0x8f3018> @ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r8, lr, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-2008 @ 174fe04 <__bss_end__@@Base+0x8f3038> @ │ │ │ │ andmi r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1731304,19 +1731304,19 @@ │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #32 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #128, 22 @ 0x20000 │ │ │ │ + adcseq sp, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #224, 22 @ 0x38000 │ │ │ │ + adcseq sp, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sl, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1731328,43 +1731328,43 @@ │ │ │ │ andmi r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r5, #8, 2 │ │ │ │ + adceq fp, r5, #16, 2 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r5, #160, 2 @ 0x28 │ │ │ │ + adceq fp, r5, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #8, 16 @ 0x80000 │ │ │ │ + adceq sl, lr, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #200 @ 0xc8 │ │ │ │ + adcseq r1, r1, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #192, 12 @ 0xc000000 │ │ │ │ + adcseq fp, sp, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, lr, #0, 14 │ │ │ │ + adcseq r4, lr, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #192, 16 @ 0xc00000 │ │ │ │ + adcseq sl, ip, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #200, 16 @ 0xc80000 │ │ │ │ + adceq fp, lr, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731504,259 +1731504,259 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #12 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #120, 12 @ 0x7800000 │ │ │ │ + adcseq lr, sp, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #232, 26 @ 0x3a00 │ │ │ │ + adcseq lr, fp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #0, 10 │ │ │ │ + adcseq pc, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #24, 20 @ 0x18000 │ │ │ │ + adcseq pc, r8, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #144, 6 @ 0x40000002 │ │ │ │ + adcseq pc, r7, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #104, 16 @ 0x680000 │ │ │ │ + adcseq fp, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r5, ip, #0, 8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #128, 26 @ 0x2000 │ │ │ │ + adcseq ip, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r5, r4, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, fp, #144, 14 @ 0x2400000 │ │ │ │ + adcseq fp, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #56, 18 @ 0xe0000 │ │ │ │ + adceq r8, pc, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #8, 18 @ 0x20000 │ │ │ │ + adcseq r4, r9, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #160, 10 @ 0x28000000 │ │ │ │ + adceq r1, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r5, sp, #0, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r5, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #128, 6 │ │ │ │ + adcseq r5, r8, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r5, r8, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r5, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r5, r8, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r5, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r5, r8, #192, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r5, r8, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r5, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #96, 28 @ 0x600 │ │ │ │ + sbceq sp, r0, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #168, 26 @ 0x2a00 │ │ │ │ + sbceq sp, r0, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #184, 26 @ 0x2e00 │ │ │ │ + sbceq sp, r0, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #192, 26 @ 0x3000 │ │ │ │ + sbceq sp, r0, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #200, 26 @ 0x3200 │ │ │ │ + sbceq sp, r0, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #208, 26 @ 0x3400 │ │ │ │ + sbceq sp, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #216, 26 @ 0x3600 │ │ │ │ + sbceq sp, r0, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #224, 26 @ 0x3800 │ │ │ │ + sbceq sp, r0, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #240, 26 @ 0x3c00 │ │ │ │ + sbceq sp, r0, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #248, 26 @ 0x3e00 │ │ │ │ + sbceq sp, r0, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #0, 28 │ │ │ │ + sbceq sp, r0, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #16, 28 @ 0x100 │ │ │ │ + sbceq sp, r0, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #24, 28 @ 0x180 │ │ │ │ + sbceq sp, r0, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #32, 28 @ 0x200 │ │ │ │ + sbceq sp, r0, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #48, 28 @ 0x300 │ │ │ │ + sbceq sp, r0, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #56, 28 @ 0x380 │ │ │ │ + sbceq sp, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #64, 28 @ 0x400 │ │ │ │ + sbceq sp, r0, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #80, 28 @ 0x500 │ │ │ │ + sbceq sp, r0, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #88, 28 @ 0x580 │ │ │ │ + sbceq sp, r0, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #32, 26 @ 0x800 │ │ │ │ + adcseq r8, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #208, 24 @ 0xd000 │ │ │ │ + adcseq r8, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #224, 24 @ 0xe000 │ │ │ │ + adcseq r8, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #240, 24 @ 0xf000 │ │ │ │ + adcseq r8, fp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #0, 26 │ │ │ │ + adcseq r8, fp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #16, 26 @ 0x400 │ │ │ │ + adcseq r8, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #112, 2 │ │ │ │ + adcseq r0, r8, #120, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #248 @ 0xf8 │ │ │ │ + adcseq r0, r8, #0, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #8, 2 │ │ │ │ + adcseq r0, r8, #16, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #32, 2 │ │ │ │ + adcseq r0, r8, #40, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #56, 2 │ │ │ │ + adcseq r0, r8, #64, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #80, 2 │ │ │ │ + adcseq r0, r8, #88, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r8, #96, 2 │ │ │ │ + adcseq r0, r8, #104, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r0, lr, #240, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r0, lr, #192, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #192, 4 │ │ │ │ + adcseq r0, lr, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r0, lr, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #208, 4 │ │ │ │ + adcseq r0, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r0, lr, #224, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #224, 4 │ │ │ │ + adcseq r0, lr, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731764,59 +1731764,59 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01750698 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #176, 24 @ 0xb000 │ │ │ │ + adceq r2, pc, #184, 24 @ 0xb800 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #144, 26 @ 0x2400 │ │ │ │ + adceq r2, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #13 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r7 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #16, 24 @ 0x1000 │ │ │ │ + adceq sp, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #8, 24 @ 0x800 │ │ │ │ + adceq sp, fp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #0, 24 │ │ │ │ + adceq sp, fp, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #232, 22 @ 0x3a000 │ │ │ │ + adceq sp, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #208, 22 @ 0x34000 │ │ │ │ + adceq sp, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #200, 22 @ 0x32000 │ │ │ │ + adceq sp, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #24, 24 @ 0x1800 │ │ │ │ + adceq sp, fp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #32, 24 @ 0x2000 │ │ │ │ + adceq sp, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #14 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731824,15 +1731824,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r7 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #40, 24 @ 0x2800 │ │ │ │ + adceq sp, fp, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #15 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731864,15 +1731864,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #112 @ 0x70 │ │ │ │ + adcseq ip, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1731880,167 +1731880,167 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01750898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, ip, #160, 30 @ 0x280 │ │ │ │ + adcseq fp, ip, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #48 @ 0x30 │ │ │ │ + adcseq ip, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #16, 22 @ 0x4000 │ │ │ │ + adcseq r5, fp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #112, 2 │ │ │ │ + adcseq fp, r7, #120, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #64, 16 @ 0x400000 │ │ │ │ + sbceq r8, r0, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #152, 14 @ 0x2600000 │ │ │ │ + sbceq r8, r0, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #0, 16 │ │ │ │ + sbceq r8, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #80, 14 @ 0x1400000 │ │ │ │ + adceq r5, sp, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r5, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #160, 12 @ 0xa000000 │ │ │ │ + adceq r5, sp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #16, 14 @ 0x400000 │ │ │ │ + adceq r5, sp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #224, 22 @ 0x38000 │ │ │ │ + adcseq sl, lr, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #48, 22 @ 0xc000 │ │ │ │ + adcseq sl, lr, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #160, 22 @ 0x28000 │ │ │ │ + adcseq sl, lr, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #64, 20 @ 0x40000 │ │ │ │ + adceq r2, lr, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #152, 18 @ 0x260000 │ │ │ │ + adceq r2, lr, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #0, 20 │ │ │ │ + adceq r2, lr, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #112, 24 @ 0x7000 │ │ │ │ + adceq sp, fp, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #64, 26 @ 0x1000 │ │ │ │ + adceq sp, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #72, 8 @ 0x48000000 │ │ │ │ + adcseq r8, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r8, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #8, 8 @ 0x8000000 │ │ │ │ + adcseq r8, ip, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #200, 16 @ 0xc80000 │ │ │ │ + adcseq sp, r6, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #56, 16 @ 0x380000 │ │ │ │ + adcseq sp, r6, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #136, 16 @ 0x880000 │ │ │ │ + adcseq sp, r6, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r5, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r5, r8, #192, 4 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #16, 6 @ 0x40000000 │ │ │ │ + adcseq r5, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #40, 28 @ 0x280 │ │ │ │ + adceq sp, fp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #128, 26 @ 0x2000 │ │ │ │ + adceq sp, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #232, 26 @ 0x3a00 │ │ │ │ + adceq sp, fp, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r5, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r3, fp, #24, 10 @ 0x6000000 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r3, fp, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #72, 12 @ 0x4800000 │ │ │ │ + adcseq ip, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1732052,19 +1732052,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #176, 30 @ 0x2c0 │ │ │ │ + adcseq fp, r9, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #8, 12 @ 0x800000 │ │ │ │ + adcseq ip, r9, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #22 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1732148,15 +1732148,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #240, 4 │ │ │ │ + adcseq r7, r8, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732236,75 +1732236,75 @@ │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #120, 2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #248, 24 @ 0xf800 │ │ │ │ + adcseq r0, r7, #0, 26 │ │ │ │ andmi r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #112, 28 @ 0x700 │ │ │ │ + adcseq r0, r7, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #160, 10 @ 0x28000000 │ │ │ │ + adcseq ip, sp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #32, 14 @ 0x800000 │ │ │ │ + adcseq ip, sp, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #128, 6 │ │ │ │ + adcseq lr, fp, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq lr, fp, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #64, 18 @ 0x100000 │ │ │ │ + adcseq r6, lr, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #128, 20 @ 0x80000 │ │ │ │ + adcseq r6, lr, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #32, 6 @ 0x80000000 │ │ │ │ + adceq lr, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #80, 8 @ 0x50000000 │ │ │ │ + adceq lr, fp, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq pc, r7, #192, 6 │ │ │ │ andmi r0, r0, sp, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r7, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq pc, r7, #0, 10 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #192, 22 @ 0x30000 │ │ │ │ + adcseq r8, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #80, 26 @ 0x1400 │ │ │ │ + adcseq r8, sp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #48, 6 @ 0xc0000000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732404,15 +1732404,15 @@ │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [lr], #-2888 @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r4, r6, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sp], #-200 @ 0xffffff38 │ │ │ │ andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732432,27 +1732432,27 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r5, #-8]! │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #0 │ │ │ │ + addseq r8, r7, #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #24, 8 @ 0x18000000 │ │ │ │ + adceq r9, r1, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, sp, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #72, 28 @ 0x480 │ │ │ │ + adceq r9, r1, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732480,31 +1732480,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #88, 28 @ 0x580 │ │ │ │ + adceq sl, r1, #96, 28 @ 0x600 │ │ │ │ andmi r1, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #8, 6 @ 0x20000000 │ │ │ │ + adceq ip, r1, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #168, 28 @ 0xa80 │ │ │ │ + adceq r9, r1, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, fp, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #120, 6 @ 0xe0000001 │ │ │ │ + adceq sl, r1, #128, 6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1732516,23 +1732516,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #224, 6 @ 0x80000003 │ │ │ │ + adceq sl, r1, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, sp, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, r1, #0, 28 │ │ │ │ + adceq sl, r1, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #184 @ 0xb8 │ │ │ │ + adcseq r4, r5, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732548,231 +1732548,231 @@ │ │ │ │ mulmi r0, r2, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, lr, #152, 2 @ 0x26 │ │ │ │ + addseq lr, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #32, 28 @ 0x200 │ │ │ │ + sbceq sl, r0, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r9, #64, 14 @ 0x1000000 │ │ │ │ + adcseq lr, r9, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #152, 22 @ 0x26000 │ │ │ │ + adcseq r4, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #0, 8 │ │ │ │ + sbceq r4, r2, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r4, r2, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #32, 8 @ 0x20000000 │ │ │ │ + sbceq r4, r2, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #160, 22 @ 0x28000 │ │ │ │ + adceq r5, r2, #168, 22 @ 0x2a000 │ │ │ │ andmi r1, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r2, #232, 24 @ 0xe800 │ │ │ │ + adceq r6, r2, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #184, 4 @ 0x8000000b │ │ │ │ + adceq r9, r1, #192, 4 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r1, #176, 6 @ 0xc0000002 │ │ │ │ + adceq r9, r1, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq pc, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r2, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #8, 18 @ 0x20000 │ │ │ │ + rsbseq pc, ip, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, ip, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq sp, ip, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, ip, #136, 16 @ 0x880000 │ │ │ │ + rsbseq sp, ip, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #96, 8 @ 0x60000000 │ │ │ │ + sbceq r4, r2, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #48, 10 @ 0xc000000 │ │ │ │ + sbceq r5, r2, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r5, r2, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #24, 30 @ 0x60 │ │ │ │ + rsbseq r4, sp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #40 @ 0x28 │ │ │ │ + rsbseq r5, sp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r2, #96, 28 @ 0x600 │ │ │ │ + adceq r7, r2, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq r4, r2, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #0, 10 │ │ │ │ + sbceq r4, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #24, 10 @ 0x6000000 │ │ │ │ + sbceq r4, r2, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #56, 10 @ 0xe000000 │ │ │ │ + sbceq r4, r2, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq r4, r2, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #144, 10 @ 0x24000000 │ │ │ │ + sbceq r4, r2, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r4, r2, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #128, 10 @ 0x20000000 │ │ │ │ + adceq r5, r2, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0x400005bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #64, 22 @ 0x10000 │ │ │ │ + adceq r5, r2, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #40, 8 @ 0x28000000 │ │ │ │ + adceq r5, r2, #48, 8 @ 0x30000000 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #40, 10 @ 0xa000000 │ │ │ │ + adceq r5, r2, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq r4, r2, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #80, 14 @ 0x1400000 │ │ │ │ + sbceq r4, r2, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #128, 6 │ │ │ │ + adceq r4, r2, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #160, 26 @ 0x2800 │ │ │ │ + adceq r4, r2, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #144, 14 @ 0x2400000 │ │ │ │ + sbceq r4, r2, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #0, 28 │ │ │ │ + adceq r4, r2, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r2, #200, 6 @ 0x20000003 │ │ │ │ + adceq r5, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #208, 2 @ 0x34 │ │ │ │ + adceq r4, r2, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #32, 6 @ 0x80000000 │ │ │ │ + adceq r4, r2, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #104 @ 0x68 │ │ │ │ + adceq r4, r2, #112 @ 0x70 │ │ │ │ andmi r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #120, 2 │ │ │ │ + adceq r4, r2, #128, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #120 @ 0x78 │ │ │ │ + adcseq sp, r5, #128 @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #192, 28 @ 0xc00 │ │ │ │ + adceq r3, r2, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r2, #16 │ │ │ │ + adceq r4, r2, #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #32, 14 @ 0x800000 │ │ │ │ + adceq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #104, 28 @ 0x680 │ │ │ │ + adceq r3, r2, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #40, 28 @ 0x280 │ │ │ │ + adceq sp, r1, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r7, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #208, 10 @ 0x34000000 │ │ │ │ + adceq lr, r1, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #120, 12 @ 0x7800000 │ │ │ │ + adceq sp, r1, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #200, 26 @ 0x3200 │ │ │ │ + adceq sp, r1, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #152, 18 @ 0x260000 │ │ │ │ + adcseq lr, sp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #184, 26 @ 0x2e00 │ │ │ │ + adcseq lr, sp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1732780,111 +1732780,111 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #192, 18 @ 0x300000 │ │ │ │ + adceq r0, r2, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #176, 24 @ 0xb000 │ │ │ │ + adceq r0, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #200, 14 @ 0x3200000 │ │ │ │ + sbceq r4, r2, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, fp, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #8, 18 @ 0x20000 │ │ │ │ + sbceq r4, r2, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #24, 18 @ 0x60000 │ │ │ │ + sbceq r4, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, fp, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #88, 20 @ 0x58000 │ │ │ │ + sbceq r4, r2, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r4, sp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #104, 20 @ 0x68000 │ │ │ │ + sbceq r4, r2, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #120, 20 @ 0x78000 │ │ │ │ + sbceq r4, r2, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ submi sl, pc, #76, 26 @ 0x1300 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #168, 20 @ 0xa8000 │ │ │ │ + sbceq r4, r2, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ submi sl, pc, #80, 26 @ 0x1400 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #24, 22 @ 0x6000 │ │ │ │ + sbceq r4, r2, #32, 22 @ 0x8000 │ │ │ │ andgt r0, r0, ip, asr r0 │ │ │ │ submi sl, pc, #84, 26 @ 0x1500 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r4, r2, #128, 22 @ 0x20000 │ │ │ │ andgt r0, r0, fp, lsr #32 │ │ │ │ submi sl, pc, #88, 26 @ 0x1600 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #168, 22 @ 0x2a000 │ │ │ │ + sbceq r4, r2, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3, asr #2 │ │ │ │ submi sl, pc, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r5, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r2, #136, 30 @ 0x220 │ │ │ │ + adceq r1, r2, #144, 30 @ 0x240 │ │ │ │ andmi r1, r0, sp, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ + adceq r3, r2, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #240, 24 @ 0xf000 │ │ │ │ + sbceq r4, r2, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #184, 26 @ 0x2e00 │ │ │ │ + sbceq r4, r2, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #192, 28 @ 0xc00 │ │ │ │ + sbceq r4, r2, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r2, #208, 30 @ 0x340 │ │ │ │ + sbceq r4, r2, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r3, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #184, 2 @ 0x2e │ │ │ │ + sbceq r5, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, lr, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r5, r2, #0, 6 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #248, 26 @ 0x3e00 │ │ │ │ + adceq r0, r2, #0, 28 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, r2, #248, 22 @ 0x3e000 │ │ │ │ + adceq r1, r2, #0, 24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1732892,111 +1732892,111 @@ │ │ │ │ andmi r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #48, 12 @ 0x3000000 │ │ │ │ + adceq lr, r1, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #136, 14 @ 0x2200000 │ │ │ │ + adceq lr, r1, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq r5, r2, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r2, #0, 10 │ │ │ │ + sbceq r5, r2, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #64, 14 @ 0x1000000 │ │ │ │ + adceq ip, r1, #72, 14 @ 0x1200000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #48, 20 @ 0x30000 │ │ │ │ + adceq ip, r1, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #96, 6 @ 0x80000001 │ │ │ │ + adcseq ip, sp, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r7, #120 @ 0x78 │ │ │ │ + adceq lr, r7, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #144, 26 @ 0x2400 │ │ │ │ + adcseq r0, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r5, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #128, 2 │ │ │ │ + adceq pc, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, pc, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #16, 18 @ 0x40000 │ │ │ │ + adceq pc, r1, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #128, 26 @ 0x2000 │ │ │ │ + adceq pc, r1, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #16, 30 @ 0x40 │ │ │ │ + adceq pc, r1, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r1, #168, 20 @ 0xa8000 │ │ │ │ + adceq lr, r1, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #24, 2 │ │ │ │ + adceq pc, r1, #32, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #72, 30 @ 0x120 │ │ │ │ + adceq ip, r1, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r1, #16, 12 @ 0x1000000 │ │ │ │ + adceq sp, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #104, 30 @ 0x1a0 │ │ │ │ + adceq pc, r1, #112, 30 @ 0x1c0 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r2, #104, 18 @ 0x1a0000 │ │ │ │ + adceq r0, r2, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #112, 18 @ 0x1c0000 │ │ │ │ + adceq pc, r1, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0x400003b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r1, #40, 26 @ 0xa00 │ │ │ │ + adceq pc, r1, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733080,51 +1733080,51 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r6, r5, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #200, 22 @ 0x32000 │ │ │ │ + addseq r6, r5, #208, 22 @ 0x34000 │ │ │ │ andmi r1, r0, fp, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r5, #184, 28 @ 0xb80 │ │ │ │ + addseq r7, r5, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #48, 12 @ 0x3000000 │ │ │ │ + addseq r6, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #88, 14 @ 0x1600000 │ │ │ │ + addseq r6, r5, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r6, r5, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #80, 22 @ 0x14000 │ │ │ │ + addseq r6, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #104, 22 @ 0x1a000 │ │ │ │ + addseq r6, r5, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #136, 22 @ 0x22000 │ │ │ │ + addseq r6, r5, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r7, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, fp, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1733216,139 +1733216,139 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #27 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #32, 20 @ 0x20000 │ │ │ │ + addseq r8, r5, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #104, 20 @ 0x68000 │ │ │ │ + addseq r8, r5, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #64, 18 @ 0x100000 │ │ │ │ + addseq r6, r5, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #248, 20 @ 0xf8000 │ │ │ │ + addseq r6, r5, #0, 22 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ + addseq r6, r5, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #112, 20 @ 0x70000 │ │ │ │ + addseq r8, r5, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #0, 6 │ │ │ │ + addseq r6, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #64, 10 @ 0x10000000 │ │ │ │ + addseq r6, r5, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #136, 2 @ 0x22 │ │ │ │ + addseq r6, r5, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #160, 4 │ │ │ │ + addseq r6, r5, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [pc], #-1160 @ 1751de4 <__bss_end__@@Base+0x8f5018> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #192, 20 @ 0xc0000 │ │ │ │ + addseq r8, r5, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #152, 30 @ 0x260 │ │ │ │ + adceq ip, r2, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #208, 6 @ 0x40000003 │ │ │ │ + adceq sp, r2, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #176, 4 │ │ │ │ + addseq r5, r4, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r5, r4, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #224, 2 @ 0x38 │ │ │ │ + addseq r5, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #88, 4 @ 0x80000005 │ │ │ │ + addseq r5, r4, #96, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #40, 6 @ 0xa0000000 │ │ │ │ + addseq sl, r4, #48, 6 @ 0xc0000000 │ │ │ │ mulmi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #192, 6 │ │ │ │ + addseq sl, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #72, 12 @ 0x4800000 │ │ │ │ + addseq r0, r5, #80, 12 @ 0x5000000 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #224, 12 @ 0xe000000 │ │ │ │ + addseq r0, r5, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #200, 20 @ 0xc8000 │ │ │ │ + addseq r8, r5, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, pc, #152, 14 @ 0x2600000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, pc, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #80, 24 @ 0x5000 │ │ │ │ + addseq lr, r6, #88, 24 @ 0x5800 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #48, 30 @ 0xc0 │ │ │ │ + addseq lr, r6, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #144, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #208, 20 @ 0xd0000 │ │ │ │ + addseq r8, r5, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, lr, #72, 2 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1733372,27 +1733372,27 @@ │ │ │ │ andmi r0, r0, pc, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, lr, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #112, 22 @ 0x1c000 │ │ │ │ + addseq r8, r5, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #120, 22 @ 0x1e000 │ │ │ │ + addseq r8, r5, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #136, 22 @ 0x22000 │ │ │ │ + addseq r8, r5, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #160, 22 @ 0x28000 │ │ │ │ + addseq r8, r5, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, lr, #224, 30 @ 0x380 │ │ │ │ andmi r1, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1733424,19 +1733424,19 @@ │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, lr, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #248, 22 @ 0x3e000 │ │ │ │ + addseq lr, r6, #0, 24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #160, 22 @ 0x28000 │ │ │ │ + addseq lr, r6, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1733456,19 +1733456,19 @@ │ │ │ │ andmi r0, r0, lr, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r4, r4, #224, 14 @ 0x3800000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r4, r4, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, lr, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1733512,59 +1733512,59 @@ │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #136, 20 @ 0x88000 │ │ │ │ + adceq ip, r1, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, lr, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r1, #232, 28 @ 0xe80 │ │ │ │ + adceq ip, r1, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #5 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #128 @ 0x80 │ │ │ │ + addseq r5, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #120 @ 0x78 │ │ │ │ + addseq r5, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #112 @ 0x70 │ │ │ │ + addseq r5, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #88 @ 0x58 │ │ │ │ + addseq r5, r4, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #64 @ 0x40 │ │ │ │ + addseq r5, r4, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #56 @ 0x38 │ │ │ │ + addseq r5, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #136 @ 0x88 │ │ │ │ + addseq r5, r4, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #144 @ 0x90 │ │ │ │ + addseq r5, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01752298 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733572,15 +1733572,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #5 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #152 @ 0x98 │ │ │ │ + addseq r5, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733612,103 +1733612,103 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #6 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #136, 22 @ 0x22000 │ │ │ │ + addseq lr, r6, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #240, 2 @ 0x3c │ │ │ │ + addseq sp, r4, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #80, 4 │ │ │ │ + addseq sp, r4, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #160, 18 @ 0x280000 │ │ │ │ + addseq r9, r5, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #168, 22 @ 0x2a000 │ │ │ │ + addseq r9, r5, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #200, 14 @ 0x3200000 │ │ │ │ + addseq r7, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #64, 28 @ 0x400 │ │ │ │ + addseq r7, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #128, 6 │ │ │ │ + addseq r5, r4, #136, 6 @ 0x20000002 │ │ │ │ andmi r1, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #152, 8 @ 0x98000000 │ │ │ │ + addseq r6, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #240, 8 @ 0xf0000000 │ │ │ │ + addseq r6, r4, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r6, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #216, 26 @ 0x3600 │ │ │ │ + addseq r6, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #240, 28 @ 0xf00 │ │ │ │ + addseq fp, r4, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, fp, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #160, 18 @ 0x280000 │ │ │ │ + addseq ip, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #104, 8 @ 0x68000000 │ │ │ │ + addseq sl, r5, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #208, 20 @ 0xd0000 │ │ │ │ + addseq sl, r5, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r4, #56, 28 @ 0x380 │ │ │ │ + addseq r6, r4, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r3, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #144, 2 @ 0x24 │ │ │ │ + addseq r7, r4, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733724,67 +1733724,67 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01752598 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #192, 2 @ 0x30 │ │ │ │ + addseq r8, r4, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0x400005b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #120, 14 @ 0x1e00000 │ │ │ │ + addseq r8, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #136, 22 @ 0x22000 │ │ │ │ + addseq r1, r6, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r2, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #176, 26 @ 0x2c00 │ │ │ │ + addseq r1, r6, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #176, 2 @ 0x2c │ │ │ │ + addseq sl, r5, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r7, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #24, 8 @ 0x18000000 │ │ │ │ + addseq sl, r5, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #144, 28 @ 0x900 │ │ │ │ + addseq r7, r4, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #96, 2 │ │ │ │ + addseq r8, r4, #104, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r5, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #32, 22 @ 0x8000 │ │ │ │ + addseq sl, r5, #40, 22 @ 0xa000 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r5, #24, 12 @ 0x1800000 │ │ │ │ + addseq fp, r5, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #224, 14 @ 0x3800000 │ │ │ │ + addseq r8, r4, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #248, 22 @ 0x3e000 │ │ │ │ + addseq r8, r4, #0, 24 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #12 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733796,79 +1733796,79 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r5, #104, 12 @ 0x6800000 │ │ │ │ + addseq fp, r5, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #72, 10 @ 0x12000000 │ │ │ │ + addseq ip, r5, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #88, 24 @ 0x5800 │ │ │ │ + addseq r8, r4, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0x400002be │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #24, 30 @ 0x60 │ │ │ │ + addseq r8, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r4, #112, 30 @ 0x1c0 │ │ │ │ + addseq r8, r4, #120, 30 @ 0x1e0 │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #16 │ │ │ │ + addseq r9, r4, #24 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #128, 20 @ 0x80000 │ │ │ │ + addseq r2, r6, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #8, 26 @ 0x200 │ │ │ │ + addseq r2, r6, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #96, 26 @ 0x1800 │ │ │ │ + addseq r2, r6, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r9, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #144 @ 0x90 │ │ │ │ + addseq r3, r6, #152 @ 0x98 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #24, 2 │ │ │ │ + addseq r9, r4, #32, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #152, 10 @ 0x26000000 │ │ │ │ + addseq ip, r5, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0x400003bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #88, 18 @ 0x160000 │ │ │ │ + addseq ip, r5, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #32, 12 @ 0x2000000 │ │ │ │ + addseq r9, r4, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0x40000cb5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #216, 4 @ 0x8000000d │ │ │ │ + addseq sl, r4, #224, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r7 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1733904,1159 +1733904,1159 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r5, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #40, 2 │ │ │ │ + addseq r9, r4, #48, 2 │ │ │ │ mulmi r0, pc, r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r4, #200, 10 @ 0x32000000 │ │ │ │ + addseq r9, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #176, 18 @ 0x2c0000 │ │ │ │ + addseq ip, r5, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #248, 22 @ 0x3e000 │ │ │ │ + addseq ip, r5, #0, 24 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r8, lr, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #16, 26 @ 0x400 │ │ │ │ + addseq ip, r5, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #24, 10 @ 0x6000000 │ │ │ │ + addseq sp, r5, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #248, 12 @ 0xf800000 │ │ │ │ + addseq sp, r5, #0, 14 │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #120, 18 @ 0x1e0000 │ │ │ │ + addseq sp, r5, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #200, 18 @ 0x320000 │ │ │ │ + addseq sp, r5, #208, 18 @ 0x340000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #168, 22 @ 0x2a000 │ │ │ │ + addseq sp, r5, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #248, 22 @ 0x3e000 │ │ │ │ + addseq sp, r5, #0, 24 │ │ │ │ @ instruction: 0x400004b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #168 @ 0xa8 │ │ │ │ + addseq lr, r5, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #16, 8 @ 0x10000000 │ │ │ │ + addseq sl, r4, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #112, 10 @ 0x1c000000 │ │ │ │ + addseq sl, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r9, r5, #112, 14 @ 0x1c00000 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #64, 18 @ 0x100000 │ │ │ │ + addseq r9, r5, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #104, 8 @ 0x68000000 │ │ │ │ + addseq r9, r5, #112, 8 @ 0x70000000 │ │ │ │ mulmi r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #8, 14 @ 0x200000 │ │ │ │ + addseq r9, r5, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ + addseq sl, r4, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #240, 22 @ 0x3c000 │ │ │ │ + addseq r8, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #16, 8 @ 0x10000000 │ │ │ │ + addseq r9, r5, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #160, 10 @ 0x28000000 │ │ │ │ + addseq pc, r5, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #104, 12 @ 0x6800000 │ │ │ │ + addseq pc, r5, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #216, 14 @ 0x3600000 │ │ │ │ + addseq pc, r5, #224, 14 @ 0x3800000 │ │ │ │ strhmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #152, 16 @ 0x980000 │ │ │ │ + addseq pc, r5, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #232, 16 @ 0xe80000 │ │ │ │ + addseq pc, r5, #240, 16 @ 0xf00000 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #168, 18 @ 0x2a0000 │ │ │ │ + addseq pc, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #184, 12 @ 0xb800000 │ │ │ │ + addseq pc, r5, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #120, 14 @ 0x1e00000 │ │ │ │ + addseq pc, r5, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #64, 24 @ 0x4000 │ │ │ │ + addseq r0, r6, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #240, 26 @ 0x3c00 │ │ │ │ + addseq r0, r6, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #248, 18 @ 0x3e0000 │ │ │ │ + addseq pc, r5, #0, 20 │ │ │ │ andmi r0, r0, r3, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #48, 24 @ 0x3000 │ │ │ │ + addseq pc, r5, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #88, 20 @ 0x58000 │ │ │ │ + addseq sl, r4, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #104, 14 @ 0x1a00000 │ │ │ │ + addseq sl, r4, #112, 14 @ 0x1c00000 │ │ │ │ mulmi r0, pc, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #8, 20 @ 0x8000 │ │ │ │ + addseq sl, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #64, 28 @ 0x400 │ │ │ │ + addseq r0, r6, #72, 28 @ 0x480 │ │ │ │ mulmi r0, fp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #224, 30 @ 0x380 │ │ │ │ + addseq r0, r6, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #192, 8 @ 0xc0000000 │ │ │ │ + addseq sp, r6, #200, 8 @ 0xc8000000 │ │ │ │ mulmi r0, r9, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #96, 12 @ 0x6000000 │ │ │ │ + addseq sp, r6, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #248, 26 @ 0x3e00 │ │ │ │ + addseq sl, r4, #0, 28 │ │ │ │ mulmi r0, r5, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #144, 6 @ 0x40000002 │ │ │ │ + addseq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #128, 24 @ 0x8000 │ │ │ │ + addseq pc, r5, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0x400004b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #56, 2 │ │ │ │ + addseq r0, r6, #64, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #136, 2 @ 0x22 │ │ │ │ + addseq r0, r6, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #24, 8 @ 0x18000000 │ │ │ │ + addseq r0, r6, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #248, 12 @ 0xf800000 │ │ │ │ + addseq r0, r6, #0, 14 │ │ │ │ andmi r0, r0, r1, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #112, 18 @ 0x1c0000 │ │ │ │ + addseq r0, r6, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #104, 8 @ 0x68000000 │ │ │ │ + addseq r0, r6, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, fp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #168, 12 @ 0xa800000 │ │ │ │ + addseq r0, r6, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #232, 6 @ 0xa0000003 │ │ │ │ + addseq fp, r4, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #8 │ │ │ │ + addseq r5, r6, #16 │ │ │ │ andmi r0, r0, sl, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #40, 4 @ 0x80000002 │ │ │ │ + addseq r5, r6, #48, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #192, 18 @ 0x300000 │ │ │ │ + addseq r0, r6, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, fp, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r6, #240, 22 @ 0x3c000 │ │ │ │ + addseq r0, r6, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #120, 4 @ 0x80000007 │ │ │ │ + addseq r5, r6, #128, 4 │ │ │ │ andmi r0, r0, r1, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #96, 8 @ 0x60000000 │ │ │ │ + addseq r5, r6, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #104, 20 @ 0x68000 │ │ │ │ + addseq sl, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sl, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r4, #152, 26 @ 0x2600 │ │ │ │ + addseq sl, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #104, 16 @ 0x680000 │ │ │ │ + addseq r0, r5, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #16, 20 @ 0x10000 │ │ │ │ + addseq r0, r5, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #240, 6 @ 0xc0000003 │ │ │ │ + addseq fp, r4, #248, 6 @ 0xe0000003 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #200, 16 @ 0xc80000 │ │ │ │ + addseq fp, r4, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #48 @ 0x30 │ │ │ │ + addseq r1, r6, #56 @ 0x38 │ │ │ │ andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #0, 4 │ │ │ │ + addseq r1, r6, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #80, 4 │ │ │ │ + addseq r1, r6, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #0, 8 │ │ │ │ + addseq r1, r6, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #96, 20 @ 0x60000 │ │ │ │ + addseq r0, r5, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #8, 24 @ 0x800 │ │ │ │ + addseq r0, r5, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #80, 8 @ 0x50000000 │ │ │ │ + addseq r1, r6, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #144, 16 @ 0x900000 │ │ │ │ + addseq r1, r6, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #24, 18 @ 0x60000 │ │ │ │ + addseq fp, r4, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, pc, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r4, #152, 28 @ 0x980 │ │ │ │ + addseq fp, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #224, 16 @ 0xe00000 │ │ │ │ + addseq r1, r6, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r7, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #56, 22 @ 0xe000 │ │ │ │ + addseq r1, r6, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r5, #248, 22 @ 0x3e000 │ │ │ │ + addseq r9, r5, #0, 24 │ │ │ │ andmi r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r5, #96, 2 │ │ │ │ + addseq sl, r5, #104, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #32, 18 @ 0x80000 │ │ │ │ + addseq lr, r4, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #72, 4 @ 0x80000004 │ │ │ │ + addseq pc, r4, #80, 4 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r4, #64, 22 @ 0x10000 │ │ │ │ + addseq ip, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #152, 2 @ 0x26 │ │ │ │ + addseq sp, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #168, 4 @ 0x8000000a │ │ │ │ + addseq sp, r4, #176, 4 │ │ │ │ andmi r0, r0, r5, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #112, 14 @ 0x1c00000 │ │ │ │ + addseq sp, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r5, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r4, #200, 14 @ 0x3200000 │ │ │ │ + addseq sp, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r3, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #240, 4 │ │ │ │ + addseq lr, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r2, [r5, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #232, 2 @ 0x3a │ │ │ │ + addseq r7, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r4, #32, 10 @ 0x8000000 │ │ │ │ + addseq r7, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r6, #8, 28 @ 0x80 │ │ │ │ + addseq r1, r6, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #96, 2 │ │ │ │ + addseq r2, r6, #104, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #72, 6 @ 0x20000001 │ │ │ │ + addseq lr, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r4, #208, 16 @ 0xd00000 │ │ │ │ + addseq lr, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #176, 2 @ 0x2c │ │ │ │ + addseq r2, r6, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, pc, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r6, #48, 20 @ 0x30000 │ │ │ │ + addseq r2, r6, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r5, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #0, 14 │ │ │ │ + addseq r3, r6, #8, 14 @ 0x200000 │ │ │ │ mulmi r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #152, 16 @ 0x980000 │ │ │ │ + addseq r3, r6, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #232, 16 @ 0xe80000 │ │ │ │ + addseq r3, r6, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #88, 20 @ 0x58000 │ │ │ │ + addseq r3, r6, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #232 @ 0xe8 │ │ │ │ + addseq r3, r6, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r4, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #176, 12 @ 0xb000000 │ │ │ │ + addseq r3, r6, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #0, 28 │ │ │ │ + adcseq r5, ip, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #24, 30 @ 0x60 │ │ │ │ + adcseq r5, ip, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #168, 20 @ 0xa8000 │ │ │ │ + addseq r3, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #192, 22 @ 0x30000 │ │ │ │ + addseq r3, r6, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #232, 24 @ 0xe800 │ │ │ │ + addseq r3, r5, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r5, #176 @ 0xb0 │ │ │ │ + addseq r4, r5, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #16, 6 @ 0x40000000 │ │ │ │ + addseq r4, r6, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sl, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #224, 14 @ 0x3800000 │ │ │ │ + addseq r4, r6, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r6, #16, 24 @ 0x1000 │ │ │ │ + addseq r3, r6, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #56 @ 0x38 │ │ │ │ + addseq r4, r6, #64 @ 0x40 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #136 @ 0x88 │ │ │ │ + addseq r4, r6, #144 @ 0x90 │ │ │ │ andmi r0, r0, r7, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #192, 4 │ │ │ │ + addseq r4, r6, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #152, 4 @ 0x80000009 │ │ │ │ + addseq pc, r4, #160, 4 │ │ │ │ andmi r0, r0, fp, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #24, 20 @ 0x18000 │ │ │ │ + addseq pc, r4, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #48, 16 @ 0x300000 │ │ │ │ + addseq r4, r6, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #56, 20 @ 0x38000 │ │ │ │ + addseq r4, r6, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r4, #104, 20 @ 0x68000 │ │ │ │ + addseq pc, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r6, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #80, 2 │ │ │ │ + addseq r0, r5, #88, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #160, 2 @ 0x28 │ │ │ │ + addseq r0, r5, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r6, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r0, r5, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #136, 20 @ 0x88000 │ │ │ │ + addseq r4, r6, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sp, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r6, #184, 30 @ 0x2e0 │ │ │ │ + addseq r4, r6, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #56, 14 @ 0xe00000 │ │ │ │ + addseq r0, r5, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #248, 2 @ 0x3e │ │ │ │ + addseq pc, r5, #0, 4 │ │ │ │ andmi r0, r0, r6, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #16, 10 @ 0x4000000 │ │ │ │ + addseq pc, r5, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #8, 22 @ 0x2000 │ │ │ │ + adcseq r6, ip, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #248, 26 @ 0x3e00 │ │ │ │ + adcseq r6, ip, #0, 28 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #104, 14 @ 0x1a00000 │ │ │ │ + addseq r0, r5, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r5, #24, 16 @ 0x180000 │ │ │ │ + addseq r0, r5, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #8, 2 │ │ │ │ + addseq lr, r5, #16, 2 │ │ │ │ andmi r0, r0, r2, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #96, 18 @ 0x180000 │ │ │ │ + addseq lr, r5, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #184, 18 @ 0x2e0000 │ │ │ │ + addseq lr, r5, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, pc, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #104, 24 @ 0x6800 │ │ │ │ + addseq lr, r5, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r5, #184, 24 @ 0xb800 │ │ │ │ + addseq lr, r5, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, pc, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #168, 2 @ 0x2a │ │ │ │ + addseq pc, r5, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r5, r6, #192, 8 @ 0xc0000000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #144, 10 @ 0x24000000 │ │ │ │ + addseq r5, r6, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #224, 10 @ 0x38000000 │ │ │ │ + addseq r5, r6, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #200, 12 @ 0xc800000 │ │ │ │ + addseq r5, r6, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #24, 14 @ 0x600000 │ │ │ │ + addseq r5, r6, #32, 14 @ 0x800000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #16, 18 @ 0x40000 │ │ │ │ + addseq r5, r6, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #96, 18 @ 0x180000 │ │ │ │ + addseq r5, r6, #104, 18 @ 0x1a0000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #56, 20 @ 0x38000 │ │ │ │ + addseq r5, r6, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #128, 10 @ 0x20000000 │ │ │ │ + adceq r0, sp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #0, 14 │ │ │ │ + adceq r0, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #136, 20 @ 0x88000 │ │ │ │ + addseq r5, r6, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, lr, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #56, 30 @ 0xe0 │ │ │ │ + addseq r5, r6, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #24, 18 @ 0x60000 │ │ │ │ + addseq r6, r6, #32, 18 @ 0x80000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #240, 18 @ 0x3c0000 │ │ │ │ + addseq r6, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #64, 20 @ 0x40000 │ │ │ │ + addseq r6, r6, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #72, 22 @ 0x12000 │ │ │ │ + addseq r6, r6, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r6, #136, 30 @ 0x220 │ │ │ │ + addseq r5, r6, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #192, 16 @ 0xc00000 │ │ │ │ + addseq r6, r6, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #152, 22 @ 0x26000 │ │ │ │ + addseq r6, r6, #160, 22 @ 0x28000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #144, 26 @ 0x2400 │ │ │ │ + addseq r6, r6, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #224, 26 @ 0x3800 │ │ │ │ + addseq r6, r6, #232, 26 @ 0x3a00 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #184, 28 @ 0xb80 │ │ │ │ + addseq r6, r6, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #136, 22 @ 0x22000 │ │ │ │ + addseq r7, r6, #144, 22 @ 0x24000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #136, 24 @ 0x8800 │ │ │ │ + addseq r7, r6, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r6, #8, 30 │ │ │ │ + addseq r6, r6, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x400004bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #200, 6 @ 0x20000003 │ │ │ │ + addseq r7, r6, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r5, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #40, 18 @ 0xa0000 │ │ │ │ + addseq r7, r6, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #56, 22 @ 0xe000 │ │ │ │ + addseq r7, r6, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #24, 8 @ 0x18000000 │ │ │ │ + addseq r7, r6, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0x400004bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #216, 16 @ 0xd80000 │ │ │ │ + addseq r7, r6, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #216, 24 @ 0xd800 │ │ │ │ + addseq r7, r6, #224, 24 @ 0xe000 │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #216, 28 @ 0xd80 │ │ │ │ + addseq r7, r6, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r6, #40, 30 @ 0xa0 │ │ │ │ + addseq r7, r6, #48, 30 @ 0xc0 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #248 @ 0xf8 │ │ │ │ + addseq r8, r6, #0, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #72, 2 │ │ │ │ + addseq r8, r6, #80, 2 │ │ │ │ andmi r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #96, 4 │ │ │ │ + addseq r8, r6, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #176, 4 │ │ │ │ + addseq r8, r6, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #24, 28 @ 0x180 │ │ │ │ + addseq r8, r6, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r6, #104, 28 @ 0x680 │ │ │ │ + addseq r8, r6, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #176, 16 @ 0xb00000 │ │ │ │ + addseq r9, r6, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #0, 18 │ │ │ │ + addseq r9, r6, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #88, 24 @ 0x5800 │ │ │ │ + addseq r9, r6, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, r6, #168, 24 @ 0xa800 │ │ │ │ + addseq r9, r6, #176, 24 @ 0xb000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #128, 8 @ 0x80000000 │ │ │ │ + addseq sl, r6, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #208, 8 @ 0xd0000000 │ │ │ │ + addseq sl, r6, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #16, 24 @ 0x1000 │ │ │ │ + addseq sl, r6, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, r6, #96, 24 @ 0x6000 │ │ │ │ + addseq sl, r6, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, lr, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #16, 2 │ │ │ │ + addseq fp, r6, #24, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #96, 2 │ │ │ │ + addseq fp, r6, #104, 2 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #96, 8 @ 0x60000000 │ │ │ │ + addseq fp, r6, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #32, 16 @ 0x200000 │ │ │ │ + adcseq r9, r8, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r1, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #88, 22 @ 0x16000 │ │ │ │ + adcseq r9, r8, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r5, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #80, 26 @ 0x1400 │ │ │ │ + addseq ip, r6, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r9, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #160, 28 @ 0xa00 │ │ │ │ + addseq ip, r6, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #120, 18 @ 0x1e0000 │ │ │ │ + addseq fp, r6, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, fp, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #8, 28 @ 0x80 │ │ │ │ + addseq fp, r6, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #208 @ 0xd0 │ │ │ │ + addseq ip, r6, #216 @ 0xd8 │ │ │ │ andmi r0, r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #96, 10 @ 0x18000000 │ │ │ │ + addseq ip, r6, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #144, 20 @ 0x90000 │ │ │ │ + addseq ip, r6, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, fp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #0, 26 │ │ │ │ + addseq ip, r6, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #176, 10 @ 0x2c000000 │ │ │ │ + addseq ip, r6, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #64, 20 @ 0x40000 │ │ │ │ + addseq ip, r6, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #240, 28 @ 0xf00 │ │ │ │ + addseq ip, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #48, 2 │ │ │ │ + addseq sp, r6, #56, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #88, 28 @ 0x580 │ │ │ │ + addseq fp, r6, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #104 @ 0x68 │ │ │ │ + addseq ip, r6, #112 @ 0x70 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #176, 8 @ 0xb0000000 │ │ │ │ + addseq fp, r6, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #112, 12 @ 0x7000000 │ │ │ │ + addseq fp, r6, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #208, 12 @ 0xd000000 │ │ │ │ + addseq r1, r5, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r7, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #248, 16 @ 0xf80000 │ │ │ │ + addseq r1, r5, #0, 18 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #128, 2 │ │ │ │ + addseq sp, r6, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, fp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #224, 6 @ 0x80000003 │ │ │ │ + addseq sp, r6, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #72, 18 @ 0x120000 │ │ │ │ + addseq r1, r5, #80, 18 @ 0x140000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #72, 24 @ 0x4800 │ │ │ │ + addseq r1, r5, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #224, 12 @ 0xe000000 │ │ │ │ + addseq fp, r6, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #32, 18 @ 0x80000 │ │ │ │ + addseq fp, r6, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #176, 12 @ 0xb000000 │ │ │ │ + addseq sp, r6, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #216, 26 @ 0x3600 │ │ │ │ + addseq sp, r6, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r6, #40, 28 @ 0x280 │ │ │ │ + addseq sp, r6, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, pc, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #136, 8 @ 0x88000000 │ │ │ │ + addseq lr, r6, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r5, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #216, 8 @ 0xd8000000 │ │ │ │ + addseq lr, r6, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, lr, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #24, 22 @ 0x6000 │ │ │ │ + addseq lr, r6, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #152, 24 @ 0x9800 │ │ │ │ + addseq r1, r5, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r5, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r5, #192, 30 @ 0x300 │ │ │ │ + addseq r1, r5, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #48, 12 @ 0x3000000 │ │ │ │ + addseq sp, r5, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #168, 12 @ 0xa800000 │ │ │ │ + addseq sp, r5, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #72, 24 @ 0x4800 │ │ │ │ + addseq ip, r5, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r5, #192, 24 @ 0xc000 │ │ │ │ + addseq ip, r5, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #104, 10 @ 0x1a000000 │ │ │ │ + addseq sp, r5, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r5, #224, 10 @ 0x38000000 │ │ │ │ + addseq sp, r5, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #32 │ │ │ │ + addseq r2, r5, #40 @ 0x28 │ │ │ │ andmi r0, r0, r7, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #56, 14 @ 0xe00000 │ │ │ │ + addseq r2, r5, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #176, 24 @ 0xb000 │ │ │ │ + adcseq r8, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, sl, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #208 @ 0xd0 │ │ │ │ + adcseq r9, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r4, #32, 18 @ 0x80000 │ │ │ │ + adcseq r4, r4, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, lr, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r5, r4, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r8, lr, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #32, 14 @ 0x800000 │ │ │ │ + sbceq sl, r0, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r7, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #72, 26 @ 0x1200 │ │ │ │ + sbceq sl, r0, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #56, 2 │ │ │ │ + adcseq sp, fp, #64, 2 │ │ │ │ andmi r0, r0, r2, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #32, 18 @ 0x80000 │ │ │ │ + adcseq sp, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #88, 16 @ 0x580000 │ │ │ │ + addseq r2, r5, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #168, 24 @ 0xa800 │ │ │ │ + addseq r2, r5, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #112, 28 @ 0x700 │ │ │ │ + adcseq r4, fp, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #24, 30 @ 0x60 │ │ │ │ + adcseq r4, fp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r5, #8, 26 @ 0x200 │ │ │ │ + addseq r2, r5, #16, 26 @ 0x400 │ │ │ │ mulmi r0, r7, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #160, 6 @ 0x80000002 │ │ │ │ + addseq r3, r5, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #16, 14 @ 0x400000 │ │ │ │ + adcseq r4, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r4, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #144, 30 @ 0x240 │ │ │ │ + adcseq r2, fp, #152, 30 @ 0x260 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #40 @ 0x28 │ │ │ │ + adcseq r3, fp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #248, 22 @ 0x3e000 │ │ │ │ + adcseq r1, fp, #0, 24 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #160, 24 @ 0xa000 │ │ │ │ + adcseq r1, fp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #16 │ │ │ │ + adcseq sl, sl, #24 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #184 @ 0xb8 │ │ │ │ + adcseq sl, sl, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, pc, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735076,79 +1735076,79 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #16, 8 @ 0x10000000 │ │ │ │ + addseq r3, r5, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sp, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r5, #144, 24 @ 0x9000 │ │ │ │ + addseq r3, r5, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #232, 22 @ 0x3a000 │ │ │ │ + addseq r8, r5, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #96, 10 @ 0x18000000 │ │ │ │ + addseq pc, r5, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #112, 10 @ 0x1c000000 │ │ │ │ + addseq pc, r5, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #120, 10 @ 0x1e000000 │ │ │ │ + addseq pc, r5, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #128, 10 @ 0x20000000 │ │ │ │ + addseq pc, r5, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #136, 10 @ 0x22000000 │ │ │ │ + addseq pc, r5, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #144, 10 @ 0x24000000 │ │ │ │ + addseq pc, r5, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r5, #200, 14 @ 0x3200000 │ │ │ │ + addseq pc, r5, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, r6, #192, 12 @ 0xc000000 │ │ │ │ + addseq fp, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r6, #184 @ 0xb8 │ │ │ │ + addseq ip, r6, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #168, 22 @ 0x2a000 │ │ │ │ + addseq lr, r6, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #184, 22 @ 0x2e000 │ │ │ │ + addseq lr, r6, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #200, 22 @ 0x32000 │ │ │ │ + addseq lr, r6, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #216, 22 @ 0x36000 │ │ │ │ + addseq lr, r6, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r6, #232, 22 @ 0x3a000 │ │ │ │ + addseq lr, r6, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr fp │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1735236,51 +1735236,51 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r5, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r0, r6, #224, 12 @ 0xe000000 │ │ │ │ andmi r1, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #72, 14 @ 0x1200000 │ │ │ │ + adcseq r1, r6, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01753d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #16, 16 @ 0x100000 │ │ │ │ + adceq fp, r0, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #184, 20 @ 0xb8000 │ │ │ │ + adceq fp, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #160, 8 @ 0xa0000000 │ │ │ │ + adceq fp, r0, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #232, 8 @ 0xe8000000 │ │ │ │ + adceq fp, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #24, 10 @ 0x6000000 │ │ │ │ + adceq fp, r0, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #40, 10 @ 0xa000000 │ │ │ │ + adceq fp, r0, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r2, #120, 26 @ 0x1e00 │ │ │ │ strdmi r1, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735304,47 +1735304,47 @@ │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #32, 2 │ │ │ │ + addseq lr, r3, #40, 2 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #24, 6 @ 0x60000000 │ │ │ │ + addseq lr, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #48, 10 @ 0xc000000 │ │ │ │ + adceq fp, r0, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #104, 28 @ 0x680 │ │ │ │ + addseq sp, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #200 @ 0xc8 │ │ │ │ + addseq lr, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #64, 10 @ 0x10000000 │ │ │ │ + adceq fp, r0, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r1, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #192, 10 @ 0x30000000 │ │ │ │ + adceq fp, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r2, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735356,39 +1735356,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #240, 10 @ 0x3c000000 │ │ │ │ + addseq sp, r3, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #8, 28 @ 0x80 │ │ │ │ + addseq sp, r3, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #248, 10 @ 0x3e000000 │ │ │ │ + adceq fp, r0, #0, 12 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #128, 8 @ 0x80000000 │ │ │ │ mulmi r0, r7, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #120, 12 @ 0x7800000 │ │ │ │ + adceq fp, r0, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #144, 12 @ 0x9000000 │ │ │ │ + adceq fp, r0, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1735400,19 +1735400,19 @@ │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r1, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #232, 14 @ 0x3a00000 │ │ │ │ + adceq fp, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #248, 14 @ 0x3e00000 │ │ │ │ + adceq fp, r0, #0, 16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1735428,27 +1735428,27 @@ │ │ │ │ andmi r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r2, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #0, 16 │ │ │ │ + adceq fp, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r0, #8, 16 @ 0x80000 │ │ │ │ + adceq fp, r0, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #200, 14 @ 0x3200000 │ │ │ │ + addseq r6, r5, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #232, 16 @ 0xe80000 │ │ │ │ + addseq r6, r5, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1735532,15 +1735532,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r6, #240, 28 @ 0xf00 │ │ │ │ + adcseq r1, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #3 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735592,23 +1735592,23 @@ │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r8, lr, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r8, lr, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #176, 14 @ 0x2c00000 │ │ │ │ + addseq ip, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1735664,19 +1735664,19 @@ │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r0, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r9, #56, 30 @ 0xe0 │ │ │ │ + addseq r8, r9, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r9, #104, 2 │ │ │ │ + addseq pc, r9, #112, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r4, [r5, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735732,15 +1735732,15 @@ │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r8, #24, 16 @ 0x180000 │ │ │ │ + addseq pc, r8, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1735772,81 +1735772,81 @@ │ │ │ │ andmi r0, r0, sp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r1, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #232, 14 @ 0x3a00000 │ │ │ │ + addseq ip, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #72, 16 @ 0x480000 │ │ │ │ + addseq ip, pc, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r1, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #208, 6 @ 0x40000003 │ │ │ │ + addseq sp, r3, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #152, 10 @ 0x26000000 │ │ │ │ + addseq sp, r3, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r3, #32, 22 @ 0x8000 │ │ │ │ + addseq ip, r3, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r3, #168, 22 @ 0x2a000 │ │ │ │ + addseq ip, r3, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r3, #0, 24 │ │ │ │ + addseq ip, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r3, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r3, #120, 6 @ 0xe0000001 │ │ │ │ + addseq sp, r3, #128, 6 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #136, 16 @ 0x880000 │ │ │ │ + addseq ip, pc, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #144, 16 @ 0x900000 │ │ │ │ + addseq ip, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #152, 16 @ 0x980000 │ │ │ │ + addseq ip, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #96, 22 @ 0x18000 │ │ │ │ mulmi r0, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - addseq ip, pc, #160, 16 @ 0xa00000 │ │ │ │ + addseq ip, pc, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r2, ror #13 │ │ │ │ @@ -1735892,115 +1735892,115 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, lr, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #168, 16 @ 0xa80000 │ │ │ │ + addseq ip, pc, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #208, 16 @ 0xd00000 │ │ │ │ + addseq ip, pc, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #0, 18 │ │ │ │ + addseq ip, pc, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #48, 18 @ 0xc0000 │ │ │ │ + addseq ip, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #48, 16 @ 0x300000 │ │ │ │ + addseq sp, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r1, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #136, 26 @ 0x2200 │ │ │ │ + addseq sp, pc, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01754798 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #48, 8 @ 0x30000000 │ │ │ │ + adceq sp, r2, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0x400003b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #224, 14 @ 0x3800000 │ │ │ │ + adceq sp, r2, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, r2, #152, 30 @ 0x260 │ │ │ │ + adceq sp, r2, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, pc, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r2, #72, 10 @ 0x12000000 │ │ │ │ + adceq lr, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #88, 18 @ 0x160000 │ │ │ │ + addseq ip, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #16, 4 │ │ │ │ + addseq sp, pc, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #128, 4 │ │ │ │ + addseq sp, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #200, 18 @ 0x320000 │ │ │ │ + adceq ip, r2, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r2, #56, 30 @ 0xe0 │ │ │ │ + adceq ip, r2, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01754898 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, pc, #152, 18 @ 0x260000 │ │ │ │ + addseq ip, pc, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #176, 2 @ 0x2c │ │ │ │ + addseq sp, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #176, 4 │ │ │ │ + addseq sp, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #184, 4 @ 0x8000000b │ │ │ │ + addseq sp, pc, #192, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #192, 4 │ │ │ │ + addseq sp, pc, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736032,19 +1736032,19 @@ │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #216, 4 @ 0x8000000d │ │ │ │ + addseq sp, pc, #224, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #224, 4 │ │ │ │ + addseq sp, pc, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736056,27 +1736056,27 @@ │ │ │ │ @ instruction: 0x400008b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #32, 2 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #16, 6 @ 0x40000000 │ │ │ │ + addseq sp, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #40, 6 @ 0xa0000000 │ │ │ │ + addseq sp, pc, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #48, 6 @ 0xc0000000 │ │ │ │ + addseq sp, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #56, 6 @ 0xe0000000 │ │ │ │ + addseq sp, pc, #64, 6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r5, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736100,23 +1736100,23 @@ │ │ │ │ @ instruction: 0x40000ab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #88, 6 @ 0x60000001 │ │ │ │ + addseq sp, pc, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #104, 6 @ 0xa0000001 │ │ │ │ + addseq sp, pc, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #136, 6 @ 0x20000002 │ │ │ │ + addseq sp, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #8, 2 │ │ │ │ andmi r0, r0, r9, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736128,51 +1736128,51 @@ │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #200, 6 @ 0x20000003 │ │ │ │ + addseq sp, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #208, 6 @ 0x40000003 │ │ │ │ + addseq sp, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #216, 6 @ 0x60000003 │ │ │ │ + addseq sp, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #232, 6 @ 0xa0000003 │ │ │ │ + addseq sp, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #0, 8 │ │ │ │ + addseq sp, pc, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #40, 8 @ 0x28000000 │ │ │ │ + addseq sp, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #88, 8 @ 0x58000000 │ │ │ │ + addseq sp, pc, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #104, 8 @ 0x68000000 │ │ │ │ + addseq sp, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736188,35 +1736188,35 @@ │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #128, 8 @ 0x80000000 │ │ │ │ + addseq sp, pc, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #144, 8 @ 0x90000000 │ │ │ │ + addseq sp, pc, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #160, 8 @ 0xa0000000 │ │ │ │ + addseq sp, pc, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #200, 8 @ 0xc8000000 │ │ │ │ + addseq sp, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r6, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736248,39 +1736248,39 @@ │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, lr, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #16, 10 @ 0x4000000 │ │ │ │ + addseq sp, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #32, 10 @ 0x8000000 │ │ │ │ + addseq sp, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #72, 10 @ 0x12000000 │ │ │ │ + addseq sp, pc, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #96, 10 @ 0x18000000 │ │ │ │ + addseq sp, pc, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #112, 10 @ 0x1c000000 │ │ │ │ + addseq sp, pc, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #144, 10 @ 0x24000000 │ │ │ │ + addseq sp, pc, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #168, 10 @ 0x2a000000 │ │ │ │ + addseq sp, pc, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736348,15 +1736348,15 @@ │ │ │ │ andmi r0, r0, lr, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, lr, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #200, 10 @ 0x32000000 │ │ │ │ + addseq sp, pc, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736368,27 +1736368,27 @@ │ │ │ │ andmi r0, r0, r6, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #208, 10 @ 0x34000000 │ │ │ │ + addseq sp, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #224, 10 @ 0x38000000 │ │ │ │ + addseq sp, pc, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #8, 12 @ 0x800000 │ │ │ │ + addseq sp, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #72, 12 @ 0x4800000 │ │ │ │ + addseq sp, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736536,19 +1736536,19 @@ │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #88, 12 @ 0x5800000 │ │ │ │ + addseq sp, pc, #96, 12 @ 0x6000000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #48, 14 @ 0xc00000 │ │ │ │ + addseq sp, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, lr, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1736560,51 +1736560,51 @@ │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, lr, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq sp, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq sp, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq sp, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ addseq sp, pc, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + addseq sp, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #192, 14 @ 0x3000000 │ │ │ │ + addseq sp, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #232, 14 @ 0x3a00000 │ │ │ │ + addseq sp, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #8, 16 @ 0x80000 │ │ │ │ + addseq sp, pc, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #32, 16 @ 0x200000 │ │ │ │ + addseq sp, pc, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, pc, #40, 16 @ 0x280000 │ │ │ │ + addseq sp, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736640,43 +1736640,43 @@ │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #6 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #128, 22 @ 0x20000 │ │ │ │ + sbceq r5, r4, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r5, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r5, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #88, 22 @ 0x16000 │ │ │ │ + sbceq r5, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #64, 22 @ 0x10000 │ │ │ │ + sbceq r5, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 22 @ 0xe000 │ │ │ │ + sbceq r5, r4, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #136, 22 @ 0x22000 │ │ │ │ + sbceq r5, r4, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #144, 22 @ 0x24000 │ │ │ │ + sbceq r5, r4, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r3 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736684,15 +1736684,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #6 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #152, 22 @ 0x26000 │ │ │ │ + sbceq r5, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736720,15 +1736720,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r5, [r5, #-56]! @ 0xffffffc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r3, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1736956,15 +1736956,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152, 4 @ 0x80000009 │ │ │ │ + addseq r2, r8, #160, 4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r5, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737000,15 +1737000,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #216, 4 @ 0x8000000d │ │ │ │ + addseq r6, r8, #224, 4 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #16 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737044,15 +1737044,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 30 @ 0x300 │ │ │ │ + addseq r2, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737088,15 +1737088,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #248, 30 @ 0x3e0 │ │ │ │ + addseq ip, sl, #0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #19 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737132,15 +1737132,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #192, 30 @ 0x300 │ │ │ │ + addseq r3, ip, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror sl │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737176,15 +1737176,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #64, 16 @ 0x400000 │ │ │ │ + addseq ip, sl, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737220,15 +1737220,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #96 @ 0x60 │ │ │ │ + addseq ip, sl, #104 @ 0x68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r5, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737264,15 +1737264,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #224, 16 @ 0xe00000 │ │ │ │ + addseq r3, r8, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737308,15 +1737308,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #80, 16 @ 0x500000 │ │ │ │ + addseq r3, r8, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737352,15 +1737352,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #208, 4 │ │ │ │ + addseq r2, r8, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #27 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737396,15 +1737396,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #248, 8 @ 0xf8000000 │ │ │ │ + addseq r3, r8, #0, 10 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01755e98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1737440,15 +1737440,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #160, 4 │ │ │ │ + addseq r6, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738020,15 +1738020,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #16 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #240, 24 @ 0xf000 │ │ │ │ + addseq fp, sl, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738064,15 +1738064,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r5, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #24, 30 @ 0x60 │ │ │ │ + addseq r5, r8, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738112,15 +1738112,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #56, 6 @ 0xe0000000 │ │ │ │ + addseq sp, r8, #64, 6 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #19 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738156,15 +1738156,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #48, 18 @ 0xc0000 │ │ │ │ + addseq pc, r7, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror sl │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738200,15 +1738200,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #24 │ │ │ │ + addseq ip, sl, #32 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738244,15 +1738244,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #0, 2 │ │ │ │ + addseq r6, r8, #8, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r5, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738288,15 +1738288,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror ip │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #96, 2 │ │ │ │ + addseq r6, ip, #104, 2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738336,15 +1738336,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #168, 16 @ 0xa80000 │ │ │ │ + addseq ip, sl, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #26 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738384,15 +1738384,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #184, 8 @ 0xb8000000 │ │ │ │ + addseq r6, r8, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738428,15 +1738428,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #120, 28 @ 0x780 │ │ │ │ + addseq r2, r8, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r6, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738472,15 +1738472,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #48, 16 @ 0x300000 │ │ │ │ + addseq r3, r8, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738516,15 +1738516,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #200, 30 @ 0x320 │ │ │ │ + addseq r1, r8, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738560,15 +1738560,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r5, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #128, 28 @ 0x800 │ │ │ │ + addseq r1, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738604,15 +1738604,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #176, 6 @ 0xc0000002 │ │ │ │ + addseq sp, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738648,15 +1738648,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #120 @ 0x78 │ │ │ │ + addseq r6, r8, #128 @ 0x80 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738692,15 +1738692,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #72, 4 @ 0x80000004 │ │ │ │ + addseq sp, r8, #80, 4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738736,15 +1738736,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #168, 22 @ 0x2a000 │ │ │ │ + addseq pc, r7, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #7 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738780,15 +1738780,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #24, 22 @ 0x6000 │ │ │ │ + addseq fp, sl, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738824,15 +1738824,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r7, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 14 @ 0x3000000 │ │ │ │ + addseq r2, r8, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738868,15 +1738868,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #152, 28 @ 0x980 │ │ │ │ + addseq r3, ip, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01757598 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738912,15 +1738912,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #80, 24 @ 0x5000 │ │ │ │ + addseq fp, sl, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1738956,15 +1738956,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #104, 4 @ 0x80000006 │ │ │ │ + addseq sp, r8, #112, 4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739000,15 +1739000,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01757798 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #72, 28 @ 0x480 │ │ │ │ + addseq r2, r8, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #15 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739044,15 +1739044,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #120, 22 @ 0x1e000 │ │ │ │ + addseq r8, r8, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739088,15 +1739088,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r5, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #184, 28 @ 0xb80 │ │ │ │ + addseq r1, r8, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739132,15 +1739132,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #128, 24 @ 0x8000 │ │ │ │ + addseq r8, r8, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739188,15 +1739188,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #21 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232, 18 @ 0x3a0000 │ │ │ │ + addseq r3, r8, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01757a98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739232,15 +1739232,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #160 @ 0xa0 │ │ │ │ + addseq ip, sl, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739276,15 +1739276,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #16, 6 @ 0x40000000 │ │ │ │ + addseq r2, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r5, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739320,15 +1739320,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01757c98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #216, 28 @ 0xd80 │ │ │ │ + addseq r5, r8, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739364,15 +1739364,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #208, 28 @ 0xd00 │ │ │ │ + addseq fp, sl, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739408,15 +1739408,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #128, 20 @ 0x80000 │ │ │ │ + addseq pc, r7, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739452,15 +1739452,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #64, 8 @ 0x40000000 │ │ │ │ + addseq r2, r8, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r7, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739496,15 +1739496,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #152, 26 @ 0x2600 │ │ │ │ + addseq pc, r7, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739540,15 +1739540,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #0, 6 │ │ │ │ + addseq r6, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739584,15 +1739584,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r5, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #136, 24 @ 0x8800 │ │ │ │ + addseq r5, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739628,15 +1739628,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #224, 22 @ 0x38000 │ │ │ │ + addseq fp, sl, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739672,15 +1739672,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #216, 4 @ 0x8000000d │ │ │ │ + addseq sp, r8, #224, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739716,15 +1739716,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #112, 8 @ 0x70000000 │ │ │ │ + addseq r2, r8, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739760,15 +1739760,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #200, 22 @ 0x32000 │ │ │ │ + addseq pc, r7, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #7 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739804,15 +1739804,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 16 @ 0xa00000 │ │ │ │ + addseq r3, r8, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739848,15 +1739848,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #232, 18 @ 0x3a0000 │ │ │ │ + addseq pc, r7, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739892,15 +1739892,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #224, 20 @ 0xe0000 │ │ │ │ + addseq pc, r7, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01758598 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739936,15 +1739936,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #56, 12 @ 0x3800000 │ │ │ │ + addseq r2, r8, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1739980,15 +1739980,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #32, 4 │ │ │ │ + addseq r6, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r5, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740024,15 +1740024,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01758798 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #192, 2 @ 0x30 │ │ │ │ + addseq ip, sl, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #15 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740072,15 +1740072,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #144, 8 @ 0x90000000 │ │ │ │ + addseq r3, r8, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #16 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740120,15 +1740120,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r9 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #176, 18 @ 0x2c0000 │ │ │ │ + addseq ip, sl, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740168,15 +1740168,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #8, 14 @ 0x200000 │ │ │ │ + addseq r3, r8, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #19 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740212,15 +1740212,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #21 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #48, 22 @ 0xc000 │ │ │ │ + addseq r8, r8, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01758a98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740256,15 +1740256,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #8, 6 @ 0x20000000 │ │ │ │ + addseq ip, sl, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740300,15 +1740300,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #16, 6 @ 0x40000000 │ │ │ │ + addseq r3, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r5, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740344,15 +1740344,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01758c98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r6, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740388,15 +1740388,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #200, 28 @ 0xc80 │ │ │ │ + addseq r3, ip, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740432,15 +1740432,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #96, 10 @ 0x18000000 │ │ │ │ + addseq r2, r8, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740476,15 +1740476,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #128, 30 @ 0x200 │ │ │ │ + addseq r5, r8, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740520,15 +1740520,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #176, 22 @ 0x2c000 │ │ │ │ + addseq r8, r8, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740564,15 +1740564,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #64, 20 @ 0x40000 │ │ │ │ + addseq r8, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740608,15 +1740608,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r5, #-8]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #232 @ 0xe8 │ │ │ │ + addseq r3, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740652,15 +1740652,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #0, 8 │ │ │ │ + addseq ip, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740696,15 +1740696,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #72, 26 @ 0x1200 │ │ │ │ + addseq r8, r8, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740740,15 +1740740,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #248, 30 @ 0x3e0 │ │ │ │ + addseq r3, r8, #0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740784,15 +1740784,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #56, 28 @ 0x380 │ │ │ │ + addseq r1, r8, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #7 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740828,15 +1740828,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #96, 18 @ 0x180000 │ │ │ │ + addseq pc, r7, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740872,15 +1740872,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #96, 20 @ 0x60000 │ │ │ │ + addseq ip, sl, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #9 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740916,15 +1740916,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #56, 10 @ 0xe000000 │ │ │ │ + addseq r2, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01759598 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1740960,15 +1740960,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #240 @ 0xf0 │ │ │ │ + addseq sp, r8, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741004,15 +1741004,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #152, 4 @ 0x80000009 │ │ │ │ + addseq sp, r8, #160, 4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r5, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741048,15 +1741048,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01759798 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #192, 2 @ 0x30 │ │ │ │ + addseq r2, r8, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #15 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741092,15 +1741092,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #128, 12 @ 0x8000000 │ │ │ │ + addseq r2, r8, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741136,15 +1741136,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r5, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #0, 24 │ │ │ │ + addseq pc, r7, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741180,15 +1741180,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #96, 28 @ 0x600 │ │ │ │ + addseq ip, r8, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741224,15 +1741224,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #56, 4 @ 0x80000003 │ │ │ │ + addseq r6, ip, #64, 4 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #20 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741268,15 +1741268,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #80, 12 @ 0x5000000 │ │ │ │ + addseq r6, r8, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl fp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741312,15 +1741312,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r5, #-184]! @ 0xffffff48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #224 @ 0xe0 │ │ │ │ + addseq ip, sl, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #23 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741360,15 +1741360,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror ip │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #48, 28 @ 0x300 │ │ │ │ + addseq ip, r8, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741404,15 +1741404,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #96 @ 0x60 │ │ │ │ + addseq r2, r8, #104 @ 0x68 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741448,15 +1741448,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #136, 16 @ 0x880000 │ │ │ │ + addseq r3, r8, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #27 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741492,15 +1741492,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #48, 8 @ 0x30000000 │ │ │ │ + addseq ip, sl, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01759e98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741536,15 +1741536,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #72, 24 @ 0x4800 │ │ │ │ + addseq r5, r8, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741584,15 +1741584,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r5, #-248]! @ 0xffffff08 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #104, 8 @ 0x68000000 │ │ │ │ + addseq ip, sl, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741628,15 +1741628,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #24, 6 @ 0x60000000 │ │ │ │ + addseq r6, ip, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r5, #-8]! │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741676,15 +1741676,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 12 @ 0xe800000 │ │ │ │ + addseq r2, r8, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741720,15 +1741720,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #128, 6 │ │ │ │ + addseq r6, ip, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741764,15 +1741764,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #56, 30 @ 0xe0 │ │ │ │ + addseq r2, r8, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741812,15 +1741812,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #7 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 12 @ 0xa000000 │ │ │ │ + addseq r3, r8, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175a398 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741856,15 +1741856,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #8, 20 @ 0x8000 │ │ │ │ + addseq r8, r8, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741900,15 +1741900,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #64, 28 @ 0x400 │ │ │ │ + addseq r8, r8, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741948,15 +1741948,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #11 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #224, 24 @ 0xe000 │ │ │ │ + addseq pc, r7, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r5, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1741992,15 +1741992,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #136, 28 @ 0x880 │ │ │ │ + addseq fp, sl, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742040,15 +1742040,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r7 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r6, ip, #0, 8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #14 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742084,15 +1742084,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, sl, #72, 14 @ 0x1200000 │ │ │ │ + addseq ip, sl, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r5, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742132,15 +1742132,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #17 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #56, 2 │ │ │ │ + addseq r6, r8, #64, 2 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175a898 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742176,15 +1742176,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #128, 10 @ 0x20000000 │ │ │ │ + addseq r3, r8, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742220,15 +1742220,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #208, 10 @ 0x34000000 │ │ │ │ + addseq r2, r8, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sl, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742264,15 +1742264,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175aa98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #184, 22 @ 0x2e000 │ │ │ │ + addseq r5, r8, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #21 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742312,15 +1742312,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr fp │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #104, 30 @ 0x1a0 │ │ │ │ + addseq r1, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742356,15 +1742356,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #232, 28 @ 0xe80 │ │ │ │ + addseq r2, r8, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl ip │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742400,15 +1742400,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r5, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #240, 20 @ 0xf0000 │ │ │ │ + addseq r8, r8, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742444,15 +1742444,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #152, 2 @ 0x26 │ │ │ │ + addseq r6, ip, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742488,15 +1742488,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #168, 20 @ 0xa8000 │ │ │ │ + addseq r5, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742532,15 +1742532,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #32, 20 @ 0x20000 │ │ │ │ + addseq pc, r7, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1742576,15 +1742576,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #40, 8 @ 0x28000000 │ │ │ │ + addseq r6, r8, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #31 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743088,15 +1743088,15 @@ │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r7 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #64, 24 @ 0x4000 │ │ │ │ + addseq r8, r8, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #15 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743132,15 +1743132,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #128 @ 0x80 │ │ │ │ + addseq r2, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743176,15 +1743176,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq fp, [r5, #-136]! @ 0xffffff78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #112, 2 │ │ │ │ + addseq r6, r8, #120, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #17 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743220,15 +1743220,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #160, 10 @ 0x28000000 │ │ │ │ + addseq r3, r8, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175b998 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743264,15 +1743264,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #216, 2 @ 0x36 │ │ │ │ + addseq r6, r8, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #20 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743334,33 +1743334,33 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbpl r0, r2, #24, 18 @ 0x60000 │ │ │ │ + rsbpl r0, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbpl r0, r2, #28, 18 @ 0x70000 │ │ │ │ + rsbpl r0, r2, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #22 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - rsbpl r0, r2, #32, 18 @ 0x80000 │ │ │ │ + rsbpl r0, r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175bb98 │ │ │ │ blne d86278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #224, 22 @ 0x38000 │ │ │ │ + sbceq r5, r4, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #248, 22 @ 0x3e000 │ │ │ │ + sbceq r5, r4, #0, 24 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743372,87 +1743372,87 @@ │ │ │ │ andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e7e414 <__bss_end__@@Base+0x21648> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #112, 24 @ 0x7000 │ │ │ │ + sbceq sp, r0, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #24, 26 @ 0x600 │ │ │ │ + sbceq sp, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #40, 4 @ 0x80000002 │ │ │ │ + adcseq lr, r8, #48, 4 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #0, 6 │ │ │ │ + adcseq lr, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #144, 18 @ 0x240000 │ │ │ │ + adceq r8, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, pc, #128, 20 @ 0x80000 │ │ │ │ + adceq r8, pc, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #88 @ 0x58 │ │ │ │ + adcseq r0, lr, #96 @ 0x60 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #56, 2 │ │ │ │ + adcseq r0, lr, #64, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #0, 24 │ │ │ │ + adcseq sl, r9, #8, 24 @ 0x800 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #224, 24 @ 0xe000 │ │ │ │ + adcseq sl, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ subsmi fp, r0, #40, 18 @ 0xa0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq fp, r9, #224, 8 @ 0xe0000000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ subsmi fp, r0, #44, 18 @ 0xb0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq fp, r9, #184, 10 @ 0x2e000000 │ │ │ │ andgt r0, r0, r2, asr #32 │ │ │ │ subsmi fp, r0, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #26 │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ subsmi fp, r0, #52, 18 @ 0xd0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq sl, lr, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, pc, lsl #10 │ │ │ │ subsmi fp, r0, #56, 18 @ 0xe0000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq sl, lr, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #128, 22 @ 0x20000 │ │ │ │ + addseq pc, r7, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743592,199 +1743592,199 @@ │ │ │ │ mulmi r0, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #200, 2 @ 0x32 │ │ │ │ + adcseq r1, r3, #208, 2 @ 0x34 │ │ │ │ strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #128, 4 │ │ │ │ + adcseq r1, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #48 @ 0x30 │ │ │ │ + adceq r3, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #0, 2 │ │ │ │ + adceq r3, pc, #8, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #144, 4 │ │ │ │ + adcseq r8, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r8, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #80 @ 0x50 │ │ │ │ + adcseq r9, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #32, 2 │ │ │ │ + adcseq r9, fp, #40, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #8, 22 @ 0x2000 │ │ │ │ + sbceq r6, r0, #16, 22 @ 0x4000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #224, 22 @ 0x38000 │ │ │ │ + sbceq r6, r0, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r3, sl, #208, 8 @ 0xd0000000 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r3, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r1, r8, #0, 8 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq r1, r8, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #88, 16 @ 0x580000 │ │ │ │ + adcseq lr, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #32, 18 @ 0x80000 │ │ │ │ + adcseq lr, sp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #248, 24 @ 0xf800 │ │ │ │ + adcseq r3, fp, #0, 26 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #200, 26 @ 0x3200 │ │ │ │ + adcseq r3, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #128, 16 @ 0x800000 │ │ │ │ + adcseq lr, r6, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r6, #80, 18 @ 0x140000 │ │ │ │ + adcseq lr, r6, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #72, 4 @ 0x80000004 │ │ │ │ + adcseq r6, lr, #80, 4 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r6, lr, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #0, 10 │ │ │ │ + adcseq r2, sl, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r2, sl, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #120, 28 @ 0x780 │ │ │ │ + sbceq r2, r0, #128, 28 @ 0x800 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #80, 30 @ 0x140 │ │ │ │ + sbceq r2, r0, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #96, 18 @ 0x180000 │ │ │ │ + adceq r5, pc, #104, 18 @ 0x1a0000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #48, 20 @ 0x30000 │ │ │ │ + adceq r5, pc, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r7, lr, #72, 14 @ 0x1200000 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #24, 16 @ 0x180000 │ │ │ │ + adcseq r7, lr, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #192, 24 @ 0xc000 │ │ │ │ + adcseq r0, lr, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #144, 26 @ 0x2400 │ │ │ │ + adcseq r0, lr, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r9, lr, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r9, lr, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r8, r5, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r5, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r8, r5, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #144 @ 0x90 │ │ │ │ + adceq sp, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #96, 2 │ │ │ │ + adceq sp, pc, #104, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #40, 16 @ 0x280000 │ │ │ │ + adcseq ip, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #240, 16 @ 0xf00000 │ │ │ │ + adcseq ip, fp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #56, 26 @ 0xe00 │ │ │ │ + adceq lr, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #8, 28 @ 0x80 │ │ │ │ + adceq lr, pc, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #216, 10 @ 0x36000000 │ │ │ │ + adcseq sl, r0, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #160, 12 @ 0xa000000 │ │ │ │ + adcseq sl, r0, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #184, 30 @ 0x2e0 │ │ │ │ + adceq r3, lr, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, lr, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r4, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #152, 20 @ 0x98000 │ │ │ │ + addseq fp, sl, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743820,15 +1743820,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r2, r8, #0, 8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743864,15 +1743864,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175c398 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #16, 24 @ 0x1000 │ │ │ │ + addseq fp, sl, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #7 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743908,15 +1743908,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r8, #112, 26 @ 0x1c00 │ │ │ │ + addseq r5, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743952,15 +1743952,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #32, 30 @ 0x80 │ │ │ │ + addseq r1, r8, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #10 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1743996,15 +1743996,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq ip, r8, #88, 30 @ 0x160 │ │ │ │ + addseq ip, r8, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r5, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744040,15 +1744040,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r8, r8, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #12 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744084,15 +1744084,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #14 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #96 @ 0x60 │ │ │ │ + addseq sp, r8, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r7 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744128,15 +1744128,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r5, #-120]! @ 0xffffff88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r8, #224, 24 @ 0xe000 │ │ │ │ + addseq r8, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #15 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744172,15 +1744172,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r8, #152, 2 @ 0x26 │ │ │ │ + addseq r2, r8, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744216,15 +1744216,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #192, 30 @ 0x300 │ │ │ │ + addseq fp, sl, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744260,15 +1744260,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #19 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, ip, #216, 26 @ 0x3600 │ │ │ │ + addseq r3, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r5, #-152]! @ 0xffffff68 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744304,15 +1744304,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #192, 2 @ 0x30 │ │ │ │ + addseq r3, r8, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #21 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744350,97 +1744350,97 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl fp │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #180, 30 @ 0x2d0 │ │ │ │ + rsbpl r6, r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #192, 30 @ 0x300 │ │ │ │ + rsbpl r6, r2, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #200, 30 @ 0x320 │ │ │ │ + rsbpl r6, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #212, 30 @ 0x350 │ │ │ │ + rsbpl r6, r2, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #220, 30 @ 0x370 │ │ │ │ + rsbpl r6, r2, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #232, 30 @ 0x3a0 │ │ │ │ + rsbpl r6, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbpl r6, r2, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175cb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r2, #252, 30 @ 0x3f0 │ │ │ │ + rsbpl r7, r2, #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #4 │ │ │ │ + rsbpl r7, r2, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r5, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #16 │ │ │ │ + rsbpl r7, r2, #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #24 │ │ │ │ + rsbpl r7, r2, #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq ip, [r5, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbpl r7, r2, #36 @ 0x24 │ │ │ │ + rsbpl r7, r2, #44 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #44 @ 0x2c │ │ │ │ + rsbpl r7, r2, #52 @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r5, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #52 @ 0x34 │ │ │ │ + rsbpl r7, r2, #60 @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #64 @ 0x40 │ │ │ │ + rsbpl r7, r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #72 @ 0x48 │ │ │ │ + rsbpl r7, r2, #80 @ 0x50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #84 @ 0x54 │ │ │ │ + rsbpl r7, r2, #92 @ 0x5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #92 @ 0x5c │ │ │ │ + rsbpl r7, r2, #100 @ 0x64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #104 @ 0x68 │ │ │ │ + rsbpl r7, r2, #112 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #112 @ 0x70 │ │ │ │ + rsbpl r7, r2, #120 @ 0x78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r7, r2, #124 @ 0x7c │ │ │ │ + rsbpl r7, r2, #132 @ 0x84 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #168, 18 @ 0x2a0000 │ │ │ │ + addseq pc, r7, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744484,15 +1744484,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r8, #56, 10 @ 0xe000000 │ │ │ │ + addseq r6, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sp │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744528,15 +1744528,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq ip, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r8, #184 @ 0xb8 │ │ │ │ + addseq r3, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744572,15 +1744572,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sp, r8, #216, 2 @ 0x36 │ │ │ │ + addseq sp, r8, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq ip, [r5, #-232]! @ 0xffffff18 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744616,15 +1744616,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r8, #208, 26 @ 0x3400 │ │ │ │ + addseq r1, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744660,15 +1744660,15 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #120, 20 @ 0x78000 │ │ │ │ + addseq r4, r7, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl r0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744685,158 +1744685,158 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ blne d87998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl lr │ │ │ │ - addseq r6, ip, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r6, ip, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r9, lsl #2 │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ - addseq r6, ip, #104, 8 @ 0x68000000 │ │ │ │ + addseq r6, ip, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq r6, ip, #96, 8 @ 0x60000000 │ │ │ │ + addseq r6, ip, #104, 8 @ 0x68000000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq r6, ip, #112, 8 @ 0x70000000 │ │ │ │ + addseq r6, ip, #120, 8 @ 0x78000000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ ldrdeq ip, [r7, #-40]! @ 0xffffffd8 │ │ │ │ - addseq r6, ip, #136, 10 @ 0x22000000 │ │ │ │ + addseq r6, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ smulbbeq r5, r8, r5 │ │ │ │ - addseq r6, ip, #88, 10 @ 0x16000000 │ │ │ │ + addseq r6, ip, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, ip, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r6, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl lr │ │ │ │ - addseq r6, ip, #32, 10 @ 0x8000000 │ │ │ │ + addseq r6, ip, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r2, r0, #20736 @ 0x5100 │ │ │ │ - addseq pc, r7, #72, 10 @ 0x12000000 │ │ │ │ + addseq pc, r7, #80, 10 @ 0x14000000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r7, #120, 10 @ 0x1e000000 │ │ │ │ + addseq pc, r7, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #2 │ │ │ │ - rsbpl r7, r2, #192, 22 @ 0x30000 │ │ │ │ + rsbpl r7, r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr r1 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #128, 16 @ 0x800000 │ │ │ │ + addseq pc, r7, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #152, 16 @ 0x980000 │ │ │ │ + addseq pc, r7, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #8, 16 @ 0x80000 │ │ │ │ + addseq pc, r7, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ - addseq pc, r7, #32, 16 @ 0x200000 │ │ │ │ + addseq pc, r7, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #2 │ │ │ │ - rsbpl r7, r2, #224, 24 @ 0xe000 │ │ │ │ + rsbpl r7, r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #3 │ │ │ │ - rsbpl r7, r2, #16, 26 @ 0x400 │ │ │ │ + rsbpl r7, r2, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175d198 │ │ │ │ - rsbpl r7, r2, #52, 26 @ 0xd00 │ │ │ │ + rsbpl r7, r2, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r5, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #152, 20 @ 0x98000 │ │ │ │ + addseq r4, r7, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #136, 22 @ 0x22000 │ │ │ │ + addseq r4, r7, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #32, 14 @ 0x800000 │ │ │ │ + sbceq ip, r0, #40, 14 @ 0xa00000 │ │ │ │ strhmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r0, #224, 14 @ 0x3800000 │ │ │ │ + sbceq ip, r0, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r4, sp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #8, 14 @ 0x200000 │ │ │ │ + adcseq r4, sp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #136, 22 @ 0x22000 │ │ │ │ + adceq r3, pc, #144, 22 @ 0x24000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #88, 24 @ 0x5800 │ │ │ │ + adceq r3, pc, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #0, 14 │ │ │ │ + adcseq r3, pc, #8, 14 @ 0x200000 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r3, pc, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r5, r5, #64, 10 @ 0x10000000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r5, r5, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #240, 2 @ 0x3c │ │ │ │ + adcseq pc, r9, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r7, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r9, #40, 14 @ 0xa00000 │ │ │ │ + adcseq pc, r9, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sp, [r5, #-40]! @ 0xffffffd8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1744860,67 +1744860,67 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq sp, [r5, #-56]! @ 0xffffffc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #248, 16 @ 0xf80000 │ │ │ │ + addseq r4, r7, #0, 18 │ │ │ │ andmi r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r7, #224, 18 @ 0x380000 │ │ │ │ + addseq r4, r7, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r0, r0, #176, 10 @ 0x2c000000 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r0, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r0, r0, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #24, 6 @ 0x60000000 │ │ │ │ + adceq r2, pc, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r2, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #8, 8 @ 0x8000000 │ │ │ │ + adceq r3, r8, #16, 8 @ 0x10000000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #224, 8 @ 0xe0000000 │ │ │ │ + adceq r3, r8, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #0, 20 │ │ │ │ + adcseq sl, r8, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #208, 20 @ 0xd0000 │ │ │ │ + adcseq sl, r8, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #200, 24 @ 0xc800 │ │ │ │ + adcseq r1, r4, #208, 24 @ 0xd000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #152, 26 @ 0x2600 │ │ │ │ + adcseq r1, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #120, 10 @ 0x1e000000 │ │ │ │ + adcseq r5, fp, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1745096,15 +1745096,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sp, [r5, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, sl, #0, 30 │ │ │ │ + addseq fp, sl, #8, 30 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #13 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1745288,1263 +1745288,1263 @@ │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #19 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #16, 24 @ 0x1000 │ │ │ │ + sbceq r5, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq r5, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r8, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r9, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #64, 26 @ 0x1000 │ │ │ │ + adcseq r8, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #96, 14 @ 0x1800000 │ │ │ │ + adcseq r9, r7, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r7, #96, 20 @ 0x60000 │ │ │ │ + adcseq r9, r7, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #48, 24 @ 0x3000 │ │ │ │ + adcseq sl, lr, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #232, 28 @ 0xe80 │ │ │ │ + adcseq sl, lr, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #160, 12 @ 0xa000000 │ │ │ │ + adcseq sp, lr, #168, 12 @ 0xa800000 │ │ │ │ mulmi r0, r6, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #56, 18 @ 0xe0000 │ │ │ │ + adcseq sp, lr, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #160 @ 0xa0 │ │ │ │ + adcseq r3, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r3, r8, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #168, 2 @ 0x2a │ │ │ │ + adcseq r1, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r0, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r4, #8, 12 @ 0x800000 │ │ │ │ + adcseq r1, r4, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #96, 16 @ 0x600000 │ │ │ │ + adcseq r1, ip, #104, 16 @ 0x680000 │ │ │ │ mulmi r0, pc, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #0, 22 │ │ │ │ + adcseq r1, ip, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #160 @ 0xa0 │ │ │ │ + adcseq ip, ip, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, ip, #8, 14 @ 0x200000 │ │ │ │ + adcseq ip, ip, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #48, 26 @ 0xc00 │ │ │ │ + adcseq r7, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r8, r8, #192, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r5, sp, #16, 6 @ 0x40000000 │ │ │ │ mulmi r0, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r5, sp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r2, r9, #224, 4 │ │ │ │ mulmi r0, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r9, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r2, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #144, 18 @ 0x240000 │ │ │ │ + adcseq r9, fp, #152, 18 @ 0x260000 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #136, 26 @ 0x2200 │ │ │ │ + adcseq r9, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #8, 22 @ 0x2000 │ │ │ │ + adcseq r7, fp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #72, 28 @ 0x480 │ │ │ │ + adcseq r7, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #248, 2 @ 0x3e │ │ │ │ + adcseq r8, sp, #0, 4 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #104, 8 @ 0x68000000 │ │ │ │ + adcseq r8, sp, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #0, 18 │ │ │ │ + adcseq r8, sp, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, sp, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r8, sp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #176 @ 0xb0 │ │ │ │ + adcseq r1, pc, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r1, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #8, 2 │ │ │ │ + adcseq ip, fp, #16, 2 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, fp, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq ip, fp, #128, 6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #80, 26 @ 0x1400 │ │ │ │ + adcseq sp, fp, #88, 26 @ 0x1600 │ │ │ │ mulmi r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, fp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq sp, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #152, 16 @ 0x980000 │ │ │ │ + adcseq lr, fp, #160, 16 @ 0xa00000 │ │ │ │ mulmi r0, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #56, 22 @ 0xe000 │ │ │ │ + adcseq lr, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #224, 2 @ 0x38 │ │ │ │ + adcseq r9, fp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, fp, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r9, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #56, 2 │ │ │ │ + adcseq pc, fp, #64, 2 │ │ │ │ andmi r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq pc, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #72, 10 @ 0x12000000 │ │ │ │ + adcseq r6, pc, #80, 10 @ 0x14000000 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r6, pc, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #136, 26 @ 0x2200 │ │ │ │ + adcseq r7, r1, #144, 26 @ 0x2400 │ │ │ │ mulmi r0, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #40 @ 0x28 │ │ │ │ + adcseq r8, r1, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #152, 26 @ 0x2600 │ │ │ │ + adcseq r2, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, fp, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #24, 2 │ │ │ │ + adcseq r3, r3, #32, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #96, 30 @ 0x180 │ │ │ │ + adcseq r4, sp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, sp, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r5, sp, #176, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #120, 16 @ 0x780000 │ │ │ │ + adcseq r7, lr, #128, 16 @ 0x800000 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #16, 22 @ 0x4000 │ │ │ │ + adcseq r7, lr, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #176 @ 0xb0 │ │ │ │ + adcseq sp, r5, #184 @ 0xb8 │ │ │ │ andmi r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #0, 8 │ │ │ │ + adcseq sp, r5, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #72, 20 @ 0x48000 │ │ │ │ + adcseq pc, r8, #80, 20 @ 0x50000 │ │ │ │ mulmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #216, 26 @ 0x3600 │ │ │ │ + adcseq pc, r8, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #176, 10 @ 0x2c000000 │ │ │ │ + sbceq r6, r0, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, pc, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #64, 18 @ 0x100000 │ │ │ │ + sbceq r6, r0, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq r5, ip, #0, 20 │ │ │ │ mulmi r0, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #144, 26 @ 0x2400 │ │ │ │ + adcseq r5, ip, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #224, 22 @ 0x38000 │ │ │ │ + adcseq sp, r8, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #48, 30 @ 0xc0 │ │ │ │ + adcseq sp, r8, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #176, 10 @ 0x2c000000 │ │ │ │ + adcseq r8, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r8, pc, #0, 18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #184, 20 @ 0xb8000 │ │ │ │ + adcseq sp, sp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, fp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #40, 26 @ 0xa00 │ │ │ │ + adcseq sp, sp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #88, 6 @ 0x60000001 │ │ │ │ + sbceq sl, r0, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r7, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r0, #208, 12 @ 0xd000000 │ │ │ │ + sbceq sl, r0, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r1, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r1, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #240, 22 @ 0x3c000 │ │ │ │ + adcseq r1, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #104, 28 @ 0x680 │ │ │ │ + adcseq r1, pc, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #216, 22 @ 0x36000 │ │ │ │ + adcseq r7, r5, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, pc, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r5, #88, 30 @ 0x160 │ │ │ │ + adcseq r7, r5, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #192, 16 @ 0xc00000 │ │ │ │ + adcseq r2, pc, #200, 16 @ 0xc80000 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #88, 22 @ 0x16000 │ │ │ │ + adcseq r2, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #192, 6 │ │ │ │ + adcseq sp, pc, #200, 6 @ 0x20000003 │ │ │ │ mulmi r0, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #96, 12 @ 0x6000000 │ │ │ │ + adcseq sp, pc, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #8 │ │ │ │ + adcseq sp, sp, #16 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #120, 4 @ 0x80000007 │ │ │ │ + adcseq sp, sp, #128, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #112, 14 @ 0x1c00000 │ │ │ │ + adceq r2, pc, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, pc, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #240, 20 @ 0xf0000 │ │ │ │ + adceq r2, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r4, r9, #0, 12 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #144, 16 @ 0x900000 │ │ │ │ + adcseq r4, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #128, 18 @ 0x200000 │ │ │ │ + adcseq r0, pc, #136, 18 @ 0x220000 │ │ │ │ mulmi r0, fp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #32, 24 @ 0x2000 │ │ │ │ + adcseq r0, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq r1, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #144, 14 @ 0x2400000 │ │ │ │ + sbceq r1, r0, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #48 @ 0x30 │ │ │ │ + sbceq r1, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #160, 4 │ │ │ │ + sbceq r1, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r3, pc, #240, 4 │ │ │ │ andmi r0, r0, pc, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r3, pc, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #48, 10 @ 0xc000000 │ │ │ │ + adcseq ip, r6, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0x400004bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq ip, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r6, #144, 26 @ 0x2400 │ │ │ │ + adcseq pc, r6, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #152, 2 @ 0x26 │ │ │ │ + adcseq r0, r7, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #128, 2 │ │ │ │ + adceq r6, pc, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0x400002b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #56, 8 @ 0x38000000 │ │ │ │ + adceq r6, pc, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #72, 2 │ │ │ │ + adceq r5, r9, #80, 2 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, r9, #64, 8 @ 0x40000000 │ │ │ │ + adceq r5, r9, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #8, 10 @ 0x2000000 │ │ │ │ + adceq r5, ip, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, ip, #72, 16 @ 0x480000 │ │ │ │ + adceq r5, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #96, 18 @ 0x180000 │ │ │ │ + adcseq lr, r7, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r1, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #232, 22 @ 0x3a000 │ │ │ │ + adcseq lr, r7, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #176, 24 @ 0xb000 │ │ │ │ + adceq r4, sp, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #16, 30 @ 0x40 │ │ │ │ + adceq r4, sp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #184, 2 @ 0x2e │ │ │ │ + adcseq r9, r8, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #24, 8 @ 0x18000000 │ │ │ │ + adcseq r9, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #48, 24 @ 0x3000 │ │ │ │ + adceq r1, lr, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #144, 28 @ 0x900 │ │ │ │ + adceq r1, lr, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #144, 4 │ │ │ │ + adcseq pc, sp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq pc, sp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #0, 16 │ │ │ │ + adcseq r2, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, lr, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #96, 20 @ 0x60000 │ │ │ │ + adcseq r2, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #248, 12 @ 0xf800000 │ │ │ │ + adcseq ip, r9, #0, 14 │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r9, #88, 18 @ 0x160000 │ │ │ │ + adcseq ip, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #192, 10 @ 0x30000000 │ │ │ │ + adcseq sp, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #32, 16 @ 0x200000 │ │ │ │ + adcseq sp, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r2, pc, #0 │ │ │ │ andmi r0, r0, pc, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r2, pc, #96, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #112, 20 @ 0x70000 │ │ │ │ + adcseq sl, fp, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #200, 24 @ 0xc800 │ │ │ │ + adcseq sl, fp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #104, 12 @ 0x6800000 │ │ │ │ + adcseq r5, r1, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #184, 16 @ 0xb80000 │ │ │ │ + adcseq r5, r1, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #216, 2 @ 0x36 │ │ │ │ + adcseq r1, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r1, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r9, lr, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #0, 18 │ │ │ │ + adcseq r9, lr, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #48 @ 0x30 │ │ │ │ + sbceq r9, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #136, 4 @ 0x80000008 │ │ │ │ + sbceq r9, r0, #144, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #40, 8 @ 0x28000000 │ │ │ │ + adceq r2, lr, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #120, 12 @ 0x7800000 │ │ │ │ + adceq r2, lr, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #104, 2 │ │ │ │ + sbceq r5, r0, #112, 2 │ │ │ │ andmi r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #40, 8 @ 0x28000000 │ │ │ │ + sbceq r5, r0, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #8, 2 │ │ │ │ + adcseq ip, r7, #16, 2 │ │ │ │ andmi r0, r0, r9, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #88, 6 @ 0x60000001 │ │ │ │ + adcseq ip, r7, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r7, #120, 26 @ 0x1e00 │ │ │ │ + adcseq fp, r7, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r6, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #176 @ 0xb0 │ │ │ │ + adcseq ip, r7, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #0, 2 │ │ │ │ + adcseq lr, pc, #8, 2 │ │ │ │ andmi r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #80, 6 @ 0x40000001 │ │ │ │ + adcseq lr, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #120, 10 @ 0x1e000000 │ │ │ │ + adceq r3, lr, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #192, 14 @ 0x3000000 │ │ │ │ + adceq r3, lr, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #32, 14 @ 0x800000 │ │ │ │ + adceq fp, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, pc, #96, 20 @ 0x60000 │ │ │ │ + adceq fp, pc, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r0, sl, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sp, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, sl, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r1, sl, #224, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r9, #32, 28 @ 0x200 │ │ │ │ + adcseq sl, r9, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0x400002bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #224 @ 0xe0 │ │ │ │ + adcseq fp, r9, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #88, 10 @ 0x16000000 │ │ │ │ + adcseq sl, fp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #176, 16 @ 0xb00000 │ │ │ │ + adcseq sl, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #184, 8 @ 0xb8000000 │ │ │ │ + adceq r9, ip, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, ip, #208, 16 @ 0xd00000 │ │ │ │ + adceq r9, ip, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #32, 16 @ 0x200000 │ │ │ │ + adcseq r4, fp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r4, fp, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #184, 4 @ 0x8000000b │ │ │ │ + adcseq pc, lr, #192, 4 │ │ │ │ andmi r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #32, 12 @ 0x2000000 │ │ │ │ + adcseq pc, lr, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #0, 10 │ │ │ │ + adceq r7, r9, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, r9, #168, 14 @ 0x2a00000 │ │ │ │ + adceq r7, r9, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #144, 14 @ 0x2400000 │ │ │ │ + adceq r9, r9, #152, 14 @ 0x2600000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #48, 20 @ 0x30000 │ │ │ │ + adceq r9, r9, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r9, ip, #144, 26 @ 0x2400 │ │ │ │ + addseq r9, ip, #152, 26 @ 0x2600 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq sl, ip, #40 @ 0x28 │ │ │ │ + addseq sl, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #248, 6 @ 0xe0000003 │ │ │ │ + adceq r8, r1, #0, 8 │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, r1, #120, 14 @ 0x1e00000 │ │ │ │ + adceq r8, r1, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #152, 22 @ 0x26000 │ │ │ │ + adceq r0, r9, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, r9, #232, 28 @ 0xe80 │ │ │ │ + adceq r0, r9, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #56, 28 @ 0x380 │ │ │ │ + adceq pc, r9, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #136, 2 @ 0x22 │ │ │ │ + adceq r0, sl, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #120, 4 @ 0x80000007 │ │ │ │ + adceq r6, r9, #128, 4 │ │ │ │ andmi r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, r9, #232, 10 @ 0x3a000000 │ │ │ │ + adceq r6, r9, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #104, 20 @ 0x68000 │ │ │ │ + adceq lr, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #216, 26 @ 0x3600 │ │ │ │ + adceq lr, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #200, 14 @ 0x3200000 │ │ │ │ + adceq fp, r8, #208, 14 @ 0x3400000 │ │ │ │ mulmi r0, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #104, 20 @ 0x68000 │ │ │ │ + adceq fp, r8, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r9, #24, 30 @ 0x60 │ │ │ │ + adceq fp, r9, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r1, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r9, #144, 2 @ 0x24 │ │ │ │ + adceq ip, r9, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #240 @ 0xf0 │ │ │ │ + adceq pc, r9, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ + adceq pc, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #184, 2 @ 0x2e │ │ │ │ + adceq r9, r9, #192, 2 @ 0x30 │ │ │ │ mulmi r0, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, r9, #80, 8 @ 0x50000000 │ │ │ │ + adceq r9, r9, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #56, 20 @ 0x38000 │ │ │ │ + adceq r2, r9, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r9, #176, 26 @ 0x2c00 │ │ │ │ + adceq r2, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, r9, #40, 28 @ 0x280 │ │ │ │ + adceq lr, r9, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r9, #160 @ 0xa0 │ │ │ │ + adceq pc, r9, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #176 @ 0xb0 │ │ │ │ + adceq r2, lr, #184 @ 0xb8 │ │ │ │ andmi r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #208, 6 @ 0x40000003 │ │ │ │ + adceq r2, lr, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #136, 26 @ 0x2200 │ │ │ │ + adcseq sp, pc, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sl, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, pc, #168 @ 0xa8 │ │ │ │ + adcseq lr, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-2896 @ 175e5c4 <__bss_end__@@Base+0x9017f8> │ │ │ │ andmi r0, r0, sp, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [pc], #-3744 @ 175e5d4 <__bss_end__@@Base+0x901808> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #216, 26 @ 0x3600 │ │ │ │ + adcseq fp, lr, #224, 26 @ 0x3800 │ │ │ │ mulmi r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #120 @ 0x78 │ │ │ │ + adcseq ip, lr, #128 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #104, 8 @ 0x68000000 │ │ │ │ + sbceq lr, r0, #112, 8 @ 0x70000000 │ │ │ │ mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #8, 14 @ 0x200000 │ │ │ │ + sbceq lr, r0, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r5, r8, #184, 20 @ 0xb8000 │ │ │ │ mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #80, 26 @ 0x1400 │ │ │ │ + adcseq r5, r8, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #80, 12 @ 0x5000000 │ │ │ │ + adcseq r0, pc, #88, 12 @ 0x5800000 │ │ │ │ mulmi r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r0, pc, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #0, 24 │ │ │ │ + adceq r7, lr, #8, 24 @ 0x800 │ │ │ │ mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #160, 28 @ 0xa00 │ │ │ │ + adceq r7, lr, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #208, 2 @ 0x34 │ │ │ │ + adcseq fp, r9, #216, 2 @ 0x36 │ │ │ │ mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ + adcseq fp, r9, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #64, 20 @ 0x40000 │ │ │ │ + adcseq r5, lr, #72, 20 @ 0x48000 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #56, 28 @ 0x380 │ │ │ │ + adcseq r5, lr, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #80, 2 │ │ │ │ + sbceq r4, r0, #88, 2 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #80, 10 @ 0x14000000 │ │ │ │ + sbceq r4, r0, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r2, r7, #40, 6 @ 0xa0000000 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r7, #32, 14 @ 0x800000 │ │ │ │ + adcseq r2, r7, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #80, 16 @ 0x500000 │ │ │ │ + adceq ip, r8, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r8, #112, 22 @ 0x1c000 │ │ │ │ + adceq ip, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #160, 24 @ 0xa000 │ │ │ │ + adcseq lr, r0, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, lr, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r0, #112 @ 0x70 │ │ │ │ + adcseq pc, r0, #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #32, 6 @ 0x80000000 │ │ │ │ + sbceq pc, r0, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, pc, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq pc, r0, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq pc, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq r8, r0, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, pc, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #240, 24 @ 0xf000 │ │ │ │ + sbceq r8, r0, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #80, 2 │ │ │ │ + adceq r1, lr, #88, 2 │ │ │ │ andmi r0, r0, r1, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #152, 8 @ 0x98000000 │ │ │ │ + adceq r1, lr, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #224, 6 @ 0x80000003 │ │ │ │ + sbceq fp, r0, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r1, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r0, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #80, 24 @ 0x5000 │ │ │ │ + sbceq r5, r4, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r4, fp, #0, 6 │ │ │ │ andmi r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, fp, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r4, fp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #176, 10 @ 0x2c000000 │ │ │ │ + addseq fp, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq fp, ip, #24, 16 @ 0x180000 │ │ │ │ + addseq fp, ip, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #56 @ 0x38 │ │ │ │ + adceq r2, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #184, 4 @ 0x8000000b │ │ │ │ + adceq r2, pc, #192, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #192, 2 @ 0x30 │ │ │ │ + adcseq r6, sp, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, sp, #56, 8 @ 0x38000000 │ │ │ │ + adcseq r6, sp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, pc, #208, 30 @ 0x340 │ │ │ │ + adcseq r6, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, pc, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r7, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, lr, #192, 8 @ 0xc0000000 │ │ │ │ + adceq sp, lr, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, pc, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, lr, #208, 16 @ 0xd00000 │ │ │ │ + adceq sp, lr, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #248, 22 @ 0x3e000 │ │ │ │ + adceq sl, lr, #0, 24 │ │ │ │ andmi r0, r0, r2, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, lr, #96, 30 @ 0x180 │ │ │ │ + adceq sl, lr, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r5, #8, 28 @ 0x80 │ │ │ │ + adcseq pc, r5, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r6, #32, 4 │ │ │ │ + adcseq r0, r6, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #192, 4 │ │ │ │ + adcseq r7, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r2, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r7, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #8, 14 @ 0x200000 │ │ │ │ + adcseq r8, lr, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #32, 22 @ 0x8000 │ │ │ │ + adcseq r8, lr, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #56, 26 @ 0xe00 │ │ │ │ + adcseq r9, lr, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, lr, #64 @ 0x40 │ │ │ │ + adcseq sl, lr, #72 @ 0x48 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #160, 28 @ 0xa00 │ │ │ │ + adcseq r3, sp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, lr, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #16, 4 │ │ │ │ + adcseq r4, sp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r1, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r5, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #216, 16 @ 0xd80000 │ │ │ │ + adceq r1, pc, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #112 @ 0x70 │ │ │ │ + adcseq r3, sp, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sp, #192, 4 │ │ │ │ + adcseq r3, sp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r6, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #0, 12 │ │ │ │ + adcseq r6, r8, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #200, 4 @ 0x8000000c │ │ │ │ + adceq fp, r2, #208, 4 │ │ │ │ andmi r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r2, #16, 10 @ 0x4000000 │ │ │ │ + adceq fp, r2, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #216, 22 @ 0x36000 │ │ │ │ + adceq fp, lr, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r2, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #240, 28 @ 0xf00 │ │ │ │ + adceq fp, lr, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #8, 30 │ │ │ │ + adcseq r2, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r1, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #16, 4 │ │ │ │ + adcseq r3, sl, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #248, 16 @ 0xf80000 │ │ │ │ + adcseq sl, r0, #0, 18 │ │ │ │ andmi r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #64, 22 @ 0x10000 │ │ │ │ + adcseq sl, r0, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r1, lr, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #136, 16 @ 0x880000 │ │ │ │ + adcseq r1, lr, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, lr, #88, 24 @ 0x5800 │ │ │ │ + adcseq lr, lr, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, lr, #224 @ 0xe0 │ │ │ │ + adcseq pc, lr, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #144, 20 @ 0x90000 │ │ │ │ + adcseq sp, r9, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r7, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r9, #200, 30 @ 0x320 │ │ │ │ + adcseq sp, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #120, 16 @ 0x780000 │ │ │ │ + adceq r5, sp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, fp, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #8, 24 @ 0x800 │ │ │ │ + adceq r5, sp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #200, 28 @ 0xc80 │ │ │ │ + adcseq r9, r8, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x400004ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #136, 6 @ 0x20000002 │ │ │ │ + adcseq sl, r8, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #224, 6 @ 0x80000003 │ │ │ │ + adcseq sl, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r2, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #104, 16 @ 0x680000 │ │ │ │ + adcseq sl, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #152, 14 @ 0x2600000 │ │ │ │ + adceq r6, pc, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #40, 22 @ 0xa000 │ │ │ │ + adceq r6, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #136, 30 @ 0x220 │ │ │ │ + adceq r4, sp, #144, 30 @ 0x240 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #104, 6 @ 0xa0000001 │ │ │ │ + adceq r5, sp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, lr, #136, 28 @ 0x880 │ │ │ │ + adcseq r5, lr, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #24, 2 │ │ │ │ + adcseq r6, lr, #32, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #208, 12 @ 0xd000000 │ │ │ │ + sbceq r7, r0, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, fp, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #96, 18 @ 0x180000 │ │ │ │ + sbceq r7, r0, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r6, r7, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, fp, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r6, r7, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #216, 6 @ 0x60000003 │ │ │ │ + addseq r8, r7, #224, 6 @ 0x80000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r8, r7, #240, 6 @ 0xc0000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r1, r8, #96, 10 @ 0x18000000 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r8, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r1, r8, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #128, 18 @ 0x200000 │ │ │ │ + adceq r3, r8, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0x400002bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r8, #64, 24 @ 0x4000 │ │ │ │ + adceq r3, r8, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #48, 10 @ 0xc000000 │ │ │ │ + adcseq sl, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, pc, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq sl, pc, #0, 20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r0, r7, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r7, #8, 22 @ 0x2000 │ │ │ │ + adcseq r0, r7, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #8, 2 │ │ │ │ + adcseq r0, pc, #16, 2 │ │ │ │ andmi r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, pc, #208, 10 @ 0x34000000 │ │ │ │ + adcseq r0, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #64, 2 │ │ │ │ + sbceq r0, r1, #72, 2 │ │ │ │ andmi r0, r0, sp, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r1, #80, 10 @ 0x14000000 │ │ │ │ + sbceq r0, r1, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #96, 14 @ 0x1800000 │ │ │ │ + sbceq lr, r0, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, pc, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r0, #112, 22 @ 0x1c000 │ │ │ │ + sbceq lr, r0, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r8, #184, 26 @ 0x2e00 │ │ │ │ + adcseq r5, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, pc, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #200, 2 @ 0x32 │ │ │ │ + adcseq r6, r8, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #8, 12 @ 0x800000 │ │ │ │ + adcseq r0, sp, #16, 12 @ 0x1000000 │ │ │ │ mulmi r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #168, 16 @ 0xa80000 │ │ │ │ + adcseq r0, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #104 @ 0x68 │ │ │ │ + adcseq r3, ip, #112 @ 0x70 │ │ │ │ mulmi r0, r5, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #0, 8 │ │ │ │ + adcseq r3, ip, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #128, 14 @ 0x2000000 │ │ │ │ + adcseq ip, sp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, lr, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq ip, sp, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq pc, fp, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #120, 16 @ 0x780000 │ │ │ │ + rsbseq pc, fp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #32, 6 @ 0x80000000 │ │ │ │ + adceq fp, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #208, 10 @ 0x34000000 │ │ │ │ + adceq fp, ip, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746566,41 +1746566,41 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [r5, #-216]! @ 0xffffff28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, r5, #168, 22 @ 0x2a000 │ │ │ │ + rsbpl r5, r5, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [r5, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, r5, #224, 22 @ 0x38000 │ │ │ │ + rsbpl r5, r5, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq lr, [r5, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, r5, #72, 24 @ 0x4800 │ │ │ │ + rsbpl r5, r5, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, lsr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #64, 6 │ │ │ │ + adcseq r5, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r5, fp, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746656,19 +1746656,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r7, fp, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, fp, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r7, fp, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r5, r8, asr pc │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746722,29 +1746722,29 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r5, #248 @ 0xf8 │ │ │ │ + rsbpl r6, r5, #0, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r5, #0, 2 │ │ │ │ + rsbpl r6, r5, #8, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #56, 30 @ 0xe0 │ │ │ │ + adcseq r4, sl, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #136, 30 @ 0x220 │ │ │ │ + adcseq r4, sl, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746792,19 +1746792,19 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #88, 4 @ 0x80000005 │ │ │ │ + adcseq sl, sl, #96, 4 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, sl, #168, 4 @ 0x8000000a │ │ │ │ + adcseq sl, sl, #176, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746858,25 +1746858,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r6, r5, #200, 8 @ 0xc8000000 │ │ │ │ + rsbpl r6, r5, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #96, 26 @ 0x1800 │ │ │ │ + adcseq r1, ip, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #176, 26 @ 0x2c00 │ │ │ │ + adcseq r1, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175f298 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746928,27 +1746928,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r4, ip, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, ip, #48, 16 @ 0x300000 │ │ │ │ + adcseq r4, ip, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq r5, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #96, 24 @ 0x6000 │ │ │ │ + sbceq r5, r4, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-56]! @ 0xffffffc8 @ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1746996,39 +1746996,39 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #128, 22 @ 0x20000 │ │ │ │ + adcseq r0, lr, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, lr, #72, 24 @ 0x4800 │ │ │ │ + adcseq r0, lr, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #112, 24 @ 0x7000 │ │ │ │ + sbceq r5, r4, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #120, 24 @ 0x7800 │ │ │ │ + sbceq r5, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #128, 24 @ 0x8000 │ │ │ │ + sbceq r5, r4, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #136, 24 @ 0x8800 │ │ │ │ + sbceq r5, r4, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #144, 24 @ 0x9000 │ │ │ │ + sbceq r5, r4, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r5, #-72]! @ 0xffffffb8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747036,47 +1747036,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #208, 26 @ 0x3400 │ │ │ │ + adceq r4, fp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #160, 28 @ 0xa00 │ │ │ │ + adceq r4, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #200, 26 @ 0x3200 │ │ │ │ + adceq pc, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #176, 28 @ 0xb00 │ │ │ │ + adceq pc, fp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #8, 30 │ │ │ │ + adceq pc, fp, #16, 30 @ 0x40 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #152 @ 0x98 │ │ │ │ + adceq r0, ip, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #152, 24 @ 0x9800 │ │ │ │ + sbceq r5, r4, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-88]! @ 0xffffffa8 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747100,19 +1747100,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #224, 12 @ 0xe000000 │ │ │ │ + adcseq pc, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #40 @ 0x28 │ │ │ │ + adcseq r0, r5, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3552 @ 0xfffff220 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1747132,19 +1747132,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-104]! @ 0xffffff98 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #0, 20 │ │ │ │ + sbceq sp, r0, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #96, 20 @ 0x60000 │ │ │ │ + sbceq sp, r0, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747152,19 +1747152,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #200, 26 @ 0x3200 │ │ │ │ + adcseq sl, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #72, 28 @ 0x480 │ │ │ │ + adcseq sl, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747180,79 +1747180,79 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #16, 10 @ 0x4000000 │ │ │ │ + adcseq lr, r8, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #96, 10 @ 0x18000000 │ │ │ │ + adcseq lr, r8, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #15 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r8, #200, 30 @ 0x320 │ │ │ │ + adcseq r3, r8, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r8, #40 @ 0x28 │ │ │ │ + adcseq r4, r8, #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r5, #-120]! @ 0xffffff88 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r2, sp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sp, #128, 24 @ 0x8000 │ │ │ │ + adcseq r2, sp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #80, 20 @ 0x50000 │ │ │ │ + adceq r4, sp, #88, 20 @ 0x58000 │ │ │ │ mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sp, #240, 20 @ 0xf0000 │ │ │ │ + adceq r4, sp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #56, 20 @ 0x38000 │ │ │ │ + adcseq r1, pc, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #152, 20 @ 0x98000 │ │ │ │ + adcseq r1, pc, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #80, 14 @ 0x1400000 │ │ │ │ + adcseq sl, r6, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ subsmi r1, r1, #160, 14 @ 0x2800000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r6, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq sl, r6, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ subsmi r1, r1, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ subsmi r1, r1, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747260,53 +1747260,53 @@ │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ subsmi r1, r1, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-136]! @ 0xffffff78 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ subsmi r1, r1, #176, 14 @ 0x2c00000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq lr, fp, #0, 16 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #72, 16 @ 0x480000 │ │ │ │ + adcseq lr, fp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #96, 24 @ 0x6000 │ │ │ │ + adcseq r2, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #184, 24 @ 0xb800 │ │ │ │ + adcseq r2, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq sp, lr, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, lr, #80, 12 @ 0x5000000 │ │ │ │ + adcseq sp, lr, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #100, 4 @ 0x40000006 │ │ │ │ + rsbpl r9, r5, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #124, 4 @ 0xc0000007 │ │ │ │ + rsbpl r9, r5, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ smlabbeq r7, r0, pc, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1747316,85 +1747316,85 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175f998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #56, 24 @ 0x3800 │ │ │ │ + adceq r2, ip, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #200, 24 @ 0xc800 │ │ │ │ + adceq r2, ip, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #12, 8 @ 0xc000000 │ │ │ │ + rsbpl r9, r5, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-152]! @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #36, 8 @ 0x24000000 │ │ │ │ + rsbpl r9, r5, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #60, 8 @ 0x3c000000 │ │ │ │ + rsbpl r9, r5, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq pc, [r5, #-152]! @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #84, 8 @ 0x54000000 │ │ │ │ + rsbpl r9, r5, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #108, 8 @ 0x6c000000 │ │ │ │ + rsbpl r9, r5, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r5, #-152]! @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #132, 8 @ 0x84000000 │ │ │ │ + rsbpl r9, r5, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #156, 8 @ 0x9c000000 │ │ │ │ + rsbpl r9, r5, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #180, 8 @ 0xb4000000 │ │ │ │ + rsbpl r9, r5, #188, 8 @ 0xbc000000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #40, 18 @ 0xa0000 │ │ │ │ + adceq r2, ip, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0x400002b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #224, 22 @ 0x38000 │ │ │ │ + adceq r2, ip, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #40, 16 @ 0x280000 │ │ │ │ + rsbpl r9, r5, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #64, 16 @ 0x400000 │ │ │ │ + rsbpl r9, r5, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #48, 6 @ 0xc0000000 │ │ │ │ + adceq r2, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #216, 6 @ 0x60000003 │ │ │ │ + adceq r2, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0175fa98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #208, 18 @ 0x340000 │ │ │ │ + rsbpl r9, r5, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-168]! @ 0xffffff58 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1747404,87 +1747404,87 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r5, #-168]! @ 0xffffff58 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #88, 16 @ 0x580000 │ │ │ │ + adceq r2, ip, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #216, 16 @ 0xd80000 │ │ │ │ + adceq r2, ip, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r9, r5, #128, 22 @ 0x20000 │ │ │ │ + rsbpl r9, r5, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #64, 20 @ 0x40000 │ │ │ │ + adceq r0, ip, #72, 20 @ 0x48000 │ │ │ │ mulmi r0, r5, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #216, 2 @ 0x36 │ │ │ │ + adceq r1, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #48, 4 │ │ │ │ + adceq r1, ip, #56, 4 @ 0x80000003 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, ip, #40, 8 @ 0x28000000 │ │ │ │ + adceq r1, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r5, r4, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r5, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #232, 24 @ 0xe800 │ │ │ │ + sbceq r5, r4, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #240, 24 @ 0xf000 │ │ │ │ + sbceq r5, r4, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747540,27 +1747540,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #0, 28 │ │ │ │ + sbceq r0, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq r0, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #0, 26 │ │ │ │ + sbceq r5, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #16, 26 @ 0x400 │ │ │ │ + sbceq r5, r4, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1747644,47 +1747644,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq pc, [r5, #-232]! @ 0xffffff18 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r7, r1, #208, 6 @ 0x40000003 │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #96, 8 @ 0x60000000 │ │ │ │ + adcseq r7, r1, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r7, r1, #184, 8 @ 0xb8000000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #128, 22 @ 0x20000 │ │ │ │ + adcseq r7, r1, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r5, #-232]! @ 0xffffff18 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #144, 4 │ │ │ │ + adceq r3, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #232, 4 @ 0x8000000e │ │ │ │ + adceq r3, pc, #240, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #0, 30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747720,19 +1747720,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmnpeq r5, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #56, 24 @ 0x3800 │ │ │ │ + adcseq fp, sp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, sp, #136, 24 @ 0x8800 │ │ │ │ + adcseq fp, sp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq pc, [r5, #-248]! @ 0xffffff08 @ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747740,51 +1747740,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #240, 2 @ 0x3c │ │ │ │ + adceq r3, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #64, 4 │ │ │ │ + adceq r3, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #32 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r6, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #8, 26 @ 0x200 │ │ │ │ + adceq pc, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, fp, #112, 26 @ 0x1c00 │ │ │ │ + adceq pc, fp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #16, 26 @ 0x400 │ │ │ │ + sbceq r5, r4, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #24, 26 @ 0x600 │ │ │ │ + sbceq r5, r4, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #1 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747816,19 +1747816,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sp, #88, 24 @ 0x5800 │ │ │ │ + adceq ip, sp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, sp, #96, 26 @ 0x1800 │ │ │ │ + adceq ip, sp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747840,19 +1747840,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #72, 24 @ 0x4800 │ │ │ │ + sbceq r5, r1, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r1, #200, 24 @ 0xc800 │ │ │ │ + sbceq r5, r1, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1747864,35 +1747864,35 @@ │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #48, 26 @ 0xc00 │ │ │ │ + sbceq r5, r4, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq r5, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq r5, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq r5, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq r5, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #80, 26 @ 0x1400 │ │ │ │ + sbceq r5, r4, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1747908,31 +1747908,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #88, 2 │ │ │ │ + adcseq r2, r3, #96, 2 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #40, 4 @ 0x80000002 │ │ │ │ + adcseq r2, r3, #48, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #88, 26 @ 0x1600 │ │ │ │ + sbceq r5, r4, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #136, 26 @ 0x2200 │ │ │ │ + sbceq r5, r4, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #160, 26 @ 0x2800 │ │ │ │ + sbceq r5, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1747944,47 +1747944,47 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #144, 30 @ 0x240 │ │ │ │ + sbceq r4, r0, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #16 │ │ │ │ + sbceq r5, r0, #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #232, 6 @ 0xa0000003 │ │ │ │ + adceq r8, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #152, 8 @ 0x98000000 │ │ │ │ + adceq r8, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #32 │ │ │ │ + adcseq r7, r7, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r7, #112 @ 0x70 │ │ │ │ + adcseq r7, r7, #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #152, 12 @ 0x9800000 │ │ │ │ + adceq r8, ip, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, ip, #8, 14 @ 0x200000 │ │ │ │ + adceq r8, ip, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748012,15 +1748012,15 @@ │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #216, 26 @ 0x3600 │ │ │ │ + sbceq r5, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748036,19 +1748036,19 @@ │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sp, #112, 26 @ 0x1c00 │ │ │ │ + rsbseq r6, sp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sp, #24, 28 @ 0x180 │ │ │ │ + rsbseq r6, sp, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748104,27 +1748104,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #136 @ 0x88 │ │ │ │ + adcseq r2, r3, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #0, 2 │ │ │ │ + adcseq r2, r3, #8, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #224, 26 @ 0x3800 │ │ │ │ + sbceq r5, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq r5, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748140,19 +1748140,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #144, 24 @ 0x9000 │ │ │ │ + adcseq r2, r3, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #8, 26 @ 0x200 │ │ │ │ + adcseq r2, r3, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r6, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748160,15 +1748160,15 @@ │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq r5, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748176,19 +1748176,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #200, 24 @ 0xc800 │ │ │ │ + adcseq r2, r4, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r4, #64, 26 @ 0x1000 │ │ │ │ + adcseq r2, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748196,43 +1748196,43 @@ │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #64, 2 │ │ │ │ + adcseq sp, r4, #72, 2 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #152, 2 @ 0x26 │ │ │ │ + adcseq sp, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #128 @ 0x80 │ │ │ │ + adcseq sp, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #240 @ 0xf0 │ │ │ │ + adcseq sp, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq r5, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r8, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #40, 28 @ 0x280 │ │ │ │ + sbceq r5, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748276,27 +1748276,27 @@ │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sp], #-3280 @ 0xfffff330 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #72 @ 0x48 │ │ │ │ + adcseq r1, r0, #80 @ 0x50 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #184 @ 0xb8 │ │ │ │ + adcseq r1, r0, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #16, 2 │ │ │ │ + adcseq r1, r0, #24, 2 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r0, #128, 2 │ │ │ │ + adcseq r1, r0, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748312,35 +1748312,35 @@ │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #40, 28 @ 0x280 │ │ │ │ + sbceq r5, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #48, 28 @ 0x300 │ │ │ │ + sbceq r5, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #48, 28 @ 0x300 │ │ │ │ + sbceq r5, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e80ca4 <__bss_end__@@Base+0x23ed8> │ │ │ │ andmi r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e811d4 <__bss_end__@@Base+0x24408> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #56, 28 @ 0x380 │ │ │ │ + sbceq r5, r4, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748380,19 +1748380,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #176, 4 │ │ │ │ + adceq r0, ip, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r9, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #0, 8 │ │ │ │ + adceq r0, ip, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748400,47 +1748400,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #56, 24 @ 0x3800 │ │ │ │ + adceq r4, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #112, 26 @ 0x1c00 │ │ │ │ + adceq r4, fp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01760a98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r0, [r6, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #200, 18 @ 0x320000 │ │ │ │ + adceq r4, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, fp, #56, 22 @ 0xe000 │ │ │ │ + adceq r4, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #128, 10 @ 0x20000000 │ │ │ │ + adceq r5, fp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #248, 10 @ 0x3e000000 │ │ │ │ + adceq r5, fp, #0, 12 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #64, 28 @ 0x400 │ │ │ │ + sbceq r5, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748460,171 +1748460,171 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #192, 30 @ 0x300 │ │ │ │ + adceq r8, sp, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #32 │ │ │ │ + adceq r9, sp, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #48 @ 0x30 │ │ │ │ + adceq r8, sp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r0, [r6, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #88 @ 0x58 │ │ │ │ + adceq r8, sp, #96 @ 0x60 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #240 @ 0xf0 │ │ │ │ + adceq r8, sp, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01760d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #80, 16 @ 0x500000 │ │ │ │ + adceq r8, sp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #216, 16 @ 0xd80000 │ │ │ │ + adceq r8, sp, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #40, 26 @ 0xa00 │ │ │ │ + adcseq ip, pc, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #80, 26 @ 0x1400 │ │ │ │ + adcseq ip, pc, #88, 26 @ 0x1600 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #72, 30 @ 0x120 │ │ │ │ + adcseq ip, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #72, 28 @ 0x480 │ │ │ │ + sbceq r5, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r8, r7, #128, 6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #136, 6 @ 0x20000002 │ │ │ │ + addseq r8, r7, #144, 6 @ 0x40000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #152, 6 @ 0x60000002 │ │ │ │ + addseq r8, r7, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #248, 26 @ 0x3e00 │ │ │ │ + adceq r9, sp, #0, 28 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, sp, #128, 28 @ 0x800 │ │ │ │ + adceq r9, sp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq r5, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #80, 4 │ │ │ │ + adceq sl, sp, #88, 4 @ 0x80000005 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #16, 6 @ 0x40000000 │ │ │ │ + adceq sl, sp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #240, 28 @ 0xf00 │ │ │ │ + sbceq r5, r4, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #208, 26 @ 0x3400 │ │ │ │ + adceq r7, sp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #192, 28 @ 0xc00 │ │ │ │ + adceq r7, sp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r5, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #48, 6 @ 0xc0000000 │ │ │ │ + addseq r8, r7, #56, 6 @ 0xe0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #64, 6 │ │ │ │ + addseq r8, r7, #72, 6 @ 0x20000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #80, 6 @ 0x40000001 │ │ │ │ + addseq r8, r7, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #200, 12 @ 0xc800000 │ │ │ │ + adceq fp, sp, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #64, 14 @ 0x1000000 │ │ │ │ + adceq fp, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #144, 30 @ 0x240 │ │ │ │ + sbceq r5, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #232, 4 @ 0x8000000e │ │ │ │ + addseq r8, r7, #240, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #248, 4 @ 0x8000000f │ │ │ │ + addseq r8, r7, #0, 6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #8, 6 @ 0x20000000 │ │ │ │ + addseq r8, r7, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #152, 28 @ 0x980 │ │ │ │ + adceq sl, sp, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #8, 30 │ │ │ │ + adceq sl, sp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r6, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #72, 2 │ │ │ │ + adceq r8, sp, #80, 2 │ │ │ │ andmi r0, r0, sp, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #24, 6 @ 0x60000000 │ │ │ │ + adceq r8, sp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1748644,19 +1748644,19 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ecbcf4 <__bss_end__@@Base+0x6ef28> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #56, 2 │ │ │ │ + adceq r3, sl, #64, 2 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #48, 6 @ 0xc0000000 │ │ │ │ + adceq r3, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748676,59 +1748676,59 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r0, [r6, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r5, r5, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #216, 28 @ 0xd80 │ │ │ │ + adcseq r5, r5, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #200, 28 @ 0xc80 │ │ │ │ + sbceq r7, r0, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #152, 30 @ 0x260 │ │ │ │ + sbceq r7, r0, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #160, 18 @ 0x280000 │ │ │ │ + sbceq r6, r0, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #112, 20 @ 0x70000 │ │ │ │ + sbceq r6, r0, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #64, 30 @ 0x100 │ │ │ │ + adcseq r5, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r5, r5, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #184, 30 @ 0x2e0 │ │ │ │ + sbceq r5, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748784,51 +1748784,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #232, 8 @ 0xe8000000 │ │ │ │ + adceq r5, pc, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #72, 10 @ 0x12000000 │ │ │ │ + adceq r5, pc, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #40, 8 @ 0x28000000 │ │ │ │ + adceq r5, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #152, 8 @ 0x98000000 │ │ │ │ + adceq r5, pc, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #200, 30 @ 0x320 │ │ │ │ + sbceq r5, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #208, 30 @ 0x340 │ │ │ │ + sbceq r5, r4, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #216, 30 @ 0x360 │ │ │ │ + sbceq r5, r4, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #224, 30 @ 0x380 │ │ │ │ + sbceq r5, r4, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r5, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748856,115 +1748856,115 @@ │ │ │ │ andmi r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r3, sl, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #208, 12 @ 0xd000000 │ │ │ │ + adcseq r3, sl, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #8, 30 │ │ │ │ + adceq r3, lr, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, lr, #96, 30 @ 0x180 │ │ │ │ + adceq r3, lr, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #240, 30 @ 0x3c0 │ │ │ │ + sbceq r5, r4, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r4, #248, 30 @ 0x3e0 │ │ │ │ + sbceq r6, r4, #0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01761298 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #104, 24 @ 0x6800 │ │ │ │ + adceq r6, sp, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #232, 24 @ 0xe800 │ │ │ │ + adceq r6, sp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #0 │ │ │ │ + sbceq r6, r4, #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #72, 12 @ 0x4800000 │ │ │ │ + adceq r5, pc, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #176, 12 @ 0xb000000 │ │ │ │ + adceq r5, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #184, 14 @ 0x2e00000 │ │ │ │ + adceq r6, sp, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #24, 16 @ 0x180000 │ │ │ │ + adceq r6, sp, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #136, 18 @ 0x220000 │ │ │ │ + adcseq sp, ip, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, ip, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq sp, ip, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #8 │ │ │ │ + sbceq r6, r4, #16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #48, 2 │ │ │ │ + adceq r7, sp, #56, 2 │ │ │ │ andmi r0, r0, r2, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #184, 2 @ 0x2e │ │ │ │ + adceq r7, sp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #192, 18 @ 0x300000 │ │ │ │ + adceq fp, lr, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, lr, #32, 20 @ 0x20000 │ │ │ │ + adceq fp, lr, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #112, 28 @ 0x700 │ │ │ │ + adcseq r6, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, ip, #0, 30 │ │ │ │ + adcseq r6, ip, #8, 30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1748984,19 +1748984,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r9, r5, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #0, 10 │ │ │ │ + adcseq r9, r5, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749072,47 +1749072,47 @@ │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e83284 <__bss_end__@@Base+0x264b8> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #16 │ │ │ │ + sbceq r6, r4, #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #32 │ │ │ │ + sbceq r6, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #88, 14 @ 0x1600000 │ │ │ │ + addseq r8, r2, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r2, #104, 16 @ 0x680000 │ │ │ │ + addseq r8, r2, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #0, 12 │ │ │ │ + adceq r7, ip, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #40, 14 @ 0xa00000 │ │ │ │ + adceq r7, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #64, 18 @ 0x100000 │ │ │ │ + adceq r6, sp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #160, 18 @ 0x280000 │ │ │ │ + adceq r6, sp, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e844c4 <__bss_end__@@Base+0x276f8> │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749148,19 +1749148,19 @@ │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9b854 <__bss_end__@@Base+0x3ea88> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #216, 14 @ 0x3600000 │ │ │ │ + adcseq r2, r3, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r3, #80, 16 @ 0x500000 │ │ │ │ + adcseq r2, r3, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e7f204 <__bss_end__@@Base+0x22438> │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749356,25 +1749356,25 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ + adceq r2, ip, #48, 8 @ 0x30000000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #32, 12 @ 0x2000000 │ │ │ │ + adceq r2, ip, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r8, r6, #64, 2 │ │ │ │ + rsbpl r8, r6, #72, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01761998 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1749392,35 +1749392,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #32, 26 @ 0x800 │ │ │ │ + adceq r2, ip, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0x400004b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #216, 2 @ 0x36 │ │ │ │ + adceq r3, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, sp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #40 @ 0x28 │ │ │ │ + sbceq r6, r4, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #48 @ 0x30 │ │ │ │ + sbceq r6, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749464,19 +1749464,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #40, 16 @ 0x280000 │ │ │ │ + addseq r4, lr, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, lr, #64, 18 @ 0x100000 │ │ │ │ + addseq r4, lr, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r2, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749488,19 +1749488,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #0, 12 │ │ │ │ + adcseq r2, fp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r2, fp, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [lr], #-3952 @ 0xfffff090 │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1749512,31 +1749512,31 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #40, 6 @ 0xa0000000 │ │ │ │ + sbceq r0, r4, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r0, r4, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq r0, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #128, 18 @ 0x200000 │ │ │ │ + adcseq r1, pc, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, pc, #232, 18 @ 0x3a0000 │ │ │ │ + adcseq r1, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r4, r1, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749548,135 +1749548,135 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #16, 16 @ 0x100000 │ │ │ │ + adcseq r4, r1, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, fp, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #144, 20 @ 0x90000 │ │ │ │ + adcseq r4, r1, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #64, 16 @ 0x400000 │ │ │ │ + adcseq r5, r5, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r1, [r6, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #200, 16 @ 0xc80000 │ │ │ │ + adcseq r5, r5, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r5, #112, 20 @ 0x70000 │ │ │ │ + adcseq r5, r5, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #56 @ 0x38 │ │ │ │ + sbceq r6, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #192, 30 @ 0x300 │ │ │ │ + adcseq r6, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #0 │ │ │ │ + adcseq r7, r8, #8 │ │ │ │ andmi r0, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r8, #96, 4 │ │ │ │ + adcseq r7, r8, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #88 @ 0x58 │ │ │ │ + sbceq r6, r4, #96 @ 0x60 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #120 @ 0x78 │ │ │ │ + sbceq r6, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #144 @ 0x90 │ │ │ │ + sbceq r6, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #168 @ 0xa8 │ │ │ │ + sbceq r6, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #64, 18 @ 0x100000 │ │ │ │ + adceq r1, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #160, 22 @ 0x28000 │ │ │ │ + adceq r1, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, fp, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #176, 30 @ 0x2c0 │ │ │ │ + adceq r1, pc, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #80, 2 │ │ │ │ + sbceq r6, r4, #88, 2 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #136, 2 @ 0x22 │ │ │ │ + sbceq r6, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #192, 2 @ 0x30 │ │ │ │ + sbceq r6, r4, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #200, 2 @ 0x32 │ │ │ │ + sbceq r6, r4, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #112, 4 │ │ │ │ + sbceq r6, r4, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #184, 4 @ 0x8000000b │ │ │ │ + sbceq r6, r4, #192, 4 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #72, 6 @ 0x20000001 │ │ │ │ + sbceq r6, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #144, 6 @ 0x40000002 │ │ │ │ + sbceq r6, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #192, 6 │ │ │ │ + sbceq r6, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r1, ip, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749700,183 +1749700,183 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r1, [r6, #-232]! @ 0xffffff18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r1, ip, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r7, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r1, ip, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #200, 6 @ 0x20000003 │ │ │ │ + sbceq r6, r4, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #232, 8 @ 0xe8000000 │ │ │ │ + adceq r1, lr, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #16, 10 @ 0x4000000 │ │ │ │ + adceq r1, lr, #24, 10 @ 0x6000000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, lr, #232, 10 @ 0x3a000000 │ │ │ │ + adceq r1, lr, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #48, 10 @ 0xc000000 │ │ │ │ + adcseq lr, fp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #128, 10 @ 0x20000000 │ │ │ │ + adcseq lr, fp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #136, 14 @ 0x2200000 │ │ │ │ + adcseq lr, fp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #128, 2 │ │ │ │ + adcseq fp, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r1, [r6, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #184, 2 @ 0x2e │ │ │ │ + adcseq fp, r8, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq fp, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #232, 26 @ 0x3a00 │ │ │ │ + adcseq sl, r8, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r8, #32, 28 @ 0x200 │ │ │ │ + adcseq sl, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r1, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r8, #40, 2 │ │ │ │ + adcseq fp, r8, #48, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r9, r0, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01762098 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #224, 22 @ 0x38000 │ │ │ │ + sbceq r9, r0, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #248, 24 @ 0xf800 │ │ │ │ + sbceq r9, r0, #0, 26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r2, r1, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r2, r1, #200, 12 @ 0xc800000 │ │ │ │ strhmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq r2, r1, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #216, 6 @ 0x60000003 │ │ │ │ + sbceq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r6, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq r4, r1, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r4, r1, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r1, #32, 28 @ 0x200 │ │ │ │ + adcseq r4, r1, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r4, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq r6, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r1, r0, pc, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #248, 24 @ 0xf800 │ │ │ │ + adcseq r5, r9, #0, 26 │ │ │ │ mulmi r0, r1, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r9, #144, 16 @ 0x900000 │ │ │ │ + adcseq r7, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r4, #48, 30 @ 0xc0 │ │ │ │ + sbceq r7, r4, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r4, #104, 30 @ 0x1a0 │ │ │ │ + sbceq r7, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #16 │ │ │ │ + sbceq r8, r4, #24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88 @ 0x58 │ │ │ │ + sbceq r8, r4, #96 @ 0x60 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232 @ 0xe8 │ │ │ │ + sbceq r8, r4, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #208, 8 @ 0xd0000000 │ │ │ │ + adcseq lr, r7, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749888,51 +1749888,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r6, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #240, 8 @ 0xf0000000 │ │ │ │ + adcseq lr, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r7, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r7, #8, 14 @ 0x200000 │ │ │ │ + adcseq lr, r7, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #168, 20 @ 0xa8000 │ │ │ │ + adceq r7, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #216, 20 @ 0xd8000 │ │ │ │ + adceq r7, pc, #224, 20 @ 0xe0000 │ │ │ │ strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, pc, #152, 22 @ 0x26000 │ │ │ │ + adceq r7, pc, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #8, 6 @ 0x20000000 │ │ │ │ + adcseq r2, sl, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r2, sl, #64, 6 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, sl, #0, 8 │ │ │ │ + adcseq r2, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r2, r1, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749944,23 +1749944,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #80, 10 @ 0x14000000 │ │ │ │ + adcseq r2, r1, #88, 10 @ 0x16000000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r2, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r3, r3, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749972,19 +1749972,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #192, 6 │ │ │ │ + adcseq r3, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #144, 10 @ 0x24000000 │ │ │ │ + adcseq r3, r3, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1749996,67 +1749996,67 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #248, 30 @ 0x3e0 │ │ │ │ + adcseq r7, r1, #0 │ │ │ │ andmi r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r7, r1, #16, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 2 │ │ │ │ + sbceq r8, r4, #56, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r9, r4, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #232, 12 @ 0xe800000 │ │ │ │ + adcseq r9, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #184, 16 @ 0xb80000 │ │ │ │ + adcseq r9, r4, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #80, 2 │ │ │ │ + sbceq r8, r4, #88, 2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #112, 2 │ │ │ │ + sbceq r8, r4, #120, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #120, 2 │ │ │ │ + sbceq r8, r4, #128, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #128, 2 │ │ │ │ + sbceq r8, r4, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #136, 2 @ 0x22 │ │ │ │ + sbceq r8, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 2 @ 0x26 │ │ │ │ + sbceq r8, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #160, 2 @ 0x28 │ │ │ │ + sbceq r8, r4, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #136, 30 @ 0x220 │ │ │ │ + adcseq r1, r1, #144, 30 @ 0x240 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1750072,43 +1750072,43 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #64 @ 0x40 │ │ │ │ + adcseq r2, r1, #72 @ 0x48 │ │ │ │ andmi r0, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq r2, r1, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 2 @ 0x2a │ │ │ │ + sbceq r8, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #200, 2 @ 0x32 │ │ │ │ + sbceq r8, r4, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 2 @ 0x36 │ │ │ │ + sbceq r8, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #224, 2 @ 0x38 │ │ │ │ + sbceq r8, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 4 @ 0x80000000 │ │ │ │ + sbceq r8, r4, #16, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r1, #56, 30 @ 0xe0 │ │ │ │ + adcseq r1, r1, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1750136,75 +1750136,75 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r2, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r1, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r2, r1, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sl, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #32 │ │ │ │ + adcseq r3, r1, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #168 @ 0xa8 │ │ │ │ + adcseq r9, r5, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #224 @ 0xe0 │ │ │ │ + adcseq r9, r5, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #176, 4 │ │ │ │ + adcseq r9, r5, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #152, 12 @ 0x9800000 │ │ │ │ + adcseq lr, sp, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #184, 12 @ 0xb800000 │ │ │ │ + adcseq lr, sp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #56, 14 @ 0xe00000 │ │ │ │ + adcseq lr, sp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #112, 18 @ 0x1c0000 │ │ │ │ + adceq r1, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #160, 18 @ 0x280000 │ │ │ │ + adceq r1, pc, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r3, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r1, pc, #72, 22 @ 0x12000 │ │ │ │ + adceq r1, pc, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #56, 4 @ 0x80000003 │ │ │ │ + sbceq r8, r4, #64, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r2, r5, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01762698 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1750224,23 +1750224,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r2, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #32, 18 @ 0x80000 │ │ │ │ + adcseq r2, r5, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #112, 24 @ 0x7000 │ │ │ │ + adcseq r5, r7, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1750248,63 +1750248,63 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #192, 24 @ 0xc000 │ │ │ │ + adcseq r5, r7, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #144, 28 @ 0x900 │ │ │ │ + adcseq r5, r7, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #208, 18 @ 0x340000 │ │ │ │ + adcseq sp, r8, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r6, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #8, 20 @ 0x8000 │ │ │ │ + adcseq sp, r8, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, pc, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #136, 22 @ 0x22000 │ │ │ │ + adcseq sp, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #64, 4 │ │ │ │ + sbceq r8, r4, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 4 @ 0x80000004 │ │ │ │ + sbceq r8, r4, #80, 4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #224, 4 │ │ │ │ + sbceq r9, r0, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #24, 6 @ 0x60000000 │ │ │ │ + sbceq r9, r0, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq r9, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750344,23 +1750344,23 @@ │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #96, 4 │ │ │ │ + sbceq r8, r4, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #192, 14 @ 0x3000000 │ │ │ │ + adcseq r6, r7, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, fp, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r7, #16, 18 @ 0x40000 │ │ │ │ + adcseq r6, r7, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750368,55 +1750368,55 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #216, 22 @ 0x36000 │ │ │ │ + adceq r6, pc, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #88, 26 @ 0x1600 │ │ │ │ + adceq r6, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r2, [r6, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #72, 8 @ 0x48000000 │ │ │ │ + adceq r0, sl, #80, 8 @ 0x50000000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #232, 8 @ 0xe8000000 │ │ │ │ + adceq r0, sl, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 4 @ 0x80000006 │ │ │ │ + sbceq r8, r4, #112, 4 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #16, 30 @ 0x40 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #240, 2 @ 0x3c │ │ │ │ + adceq r0, sl, #248, 2 @ 0x3e │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #144, 4 │ │ │ │ + adceq r0, sl, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 4 @ 0x80000009 │ │ │ │ + sbceq r8, r4, #160, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750424,67 +1750424,67 @@ │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #32, 24 @ 0x2000 │ │ │ │ + adceq r2, r8, #40, 24 @ 0x2800 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #184, 24 @ 0xb800 │ │ │ │ + adceq r2, r8, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #216, 12 @ 0xd800000 │ │ │ │ + adceq r0, sl, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sl, #128, 14 @ 0x2000000 │ │ │ │ + adceq r0, sl, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #72, 28 @ 0x480 │ │ │ │ + adceq sp, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #248, 28 @ 0xf80 │ │ │ │ + adceq sp, fp, #0, 30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #168, 20 @ 0xa8000 │ │ │ │ + adceq r2, r8, #176, 20 @ 0xb0000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #56, 22 @ 0xe000 │ │ │ │ + adceq r2, r8, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #64, 14 @ 0x1000000 │ │ │ │ + adcseq pc, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq pc, sp, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #56, 8 @ 0x38000000 │ │ │ │ + adcseq pc, fp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, fp, #136, 8 @ 0x88000000 │ │ │ │ + adcseq pc, fp, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #80, 2 │ │ │ │ + adcseq pc, r2, #88, 2 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r2, #160, 2 @ 0x28 │ │ │ │ + adcseq pc, r2, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750504,19 +1750504,19 @@ │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, sl, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #88, 24 @ 0x5800 │ │ │ │ + adceq r0, sp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, sp, #192, 24 @ 0xc000 │ │ │ │ + adceq r0, sp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r9, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750728,19 +1750728,19 @@ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #176, 14 @ 0x2c00000 │ │ │ │ + addseq r8, r7, #184, 14 @ 0x2e00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #192, 14 @ 0x3000000 │ │ │ │ + addseq r8, r7, #200, 14 @ 0x3200000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750832,19 +1750832,19 @@ │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9a904 <__bss_end__@@Base+0x3db38> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #136, 22 @ 0x22000 │ │ │ │ + adceq r2, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, r8, #208, 22 @ 0x34000 │ │ │ │ + adceq r2, r8, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1750896,19 +1750896,19 @@ │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #0, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r1, fp, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #128, 14 @ 0x2000000 │ │ │ │ + adcseq r1, fp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751056,27 +1751056,27 @@ │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e89724 <__bss_end__@@Base+0x2c958> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r9, lr, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, lr, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r9, lr, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #104, 20 @ 0x68000 │ │ │ │ + adcseq r5, r1, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r1, #16, 24 @ 0x1000 │ │ │ │ + adcseq r5, r1, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751100,63 +1751100,63 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r2, sl, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, sl, #56, 12 @ 0x3800000 │ │ │ │ + adceq r2, sl, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #232 @ 0xe8 │ │ │ │ + adcseq r6, r1, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r1, #96, 2 │ │ │ │ + adcseq r6, r1, #104, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #40, 10 @ 0xa000000 │ │ │ │ + adceq fp, r8, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, r8, #184, 10 @ 0x2e000000 │ │ │ │ + adceq fp, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #96, 26 @ 0x1800 │ │ │ │ + adceq r4, r9, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, r9, #8, 28 @ 0x80 │ │ │ │ + adceq r4, r9, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01763598 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751172,67 +1751172,67 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r3, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #16, 14 @ 0x400000 │ │ │ │ + addseq pc, lr, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, lr, #160, 14 @ 0x2800000 │ │ │ │ + addseq pc, lr, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbpl fp, r7, #236, 18 @ 0x3b0000 │ │ │ │ + rsbpl fp, r7, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbpl fp, r7, #240, 18 @ 0x3c0000 │ │ │ │ + rsbpl fp, r7, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r1, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #0, 10 │ │ │ │ + adcseq r1, ip, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #168, 30 @ 0x2a0 │ │ │ │ + addseq r5, r9, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r9, #248, 30 @ 0x3e0 │ │ │ │ + addseq r6, r9, #0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 4 @ 0x8000000a │ │ │ │ + sbceq r8, r4, #176, 4 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #112, 16 @ 0x700000 │ │ │ │ + adceq r6, sp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, sp, #240, 16 @ 0xf00000 │ │ │ │ + adceq r6, sp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751256,15 +1751256,15 @@ │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 4 │ │ │ │ + sbceq r8, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751272,19 +1751272,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #120, 24 @ 0x7800 │ │ │ │ + adceq r3, sl, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, sl, #8, 26 @ 0x200 │ │ │ │ + adceq r3, sl, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751292,15 +1751292,15 @@ │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 4 │ │ │ │ + sbceq r8, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r6, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751332,43 +1751332,43 @@ │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #112, 24 @ 0x7000 │ │ │ │ + adcseq r0, fp, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, fp, #248, 24 @ 0xf800 │ │ │ │ + adcseq r0, fp, #0, 26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #80, 2 │ │ │ │ + adcseq r0, ip, #88, 2 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #160, 2 @ 0x28 │ │ │ │ + adcseq r0, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r3, [r6, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #136, 28 @ 0x880 │ │ │ │ + adceq r4, sl, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #216, 28 @ 0xd80 │ │ │ │ + adceq r4, sl, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r3, [r6, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751376,59 +1751376,59 @@ │ │ │ │ andmi r0, r0, r3, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r5, r7, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r5, r7, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #112, 22 @ 0x1c000 │ │ │ │ + adcseq r5, r7, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e843a4 <__bss_end__@@Base+0x275d8> │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e846d4 <__bss_end__@@Base+0x27908> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #64, 8 @ 0x40000000 │ │ │ │ + adceq r2, pc, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, pc, #168, 12 @ 0xa800000 │ │ │ │ + adceq r2, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #248, 26 @ 0x3e00 │ │ │ │ + adceq r5, sp, #0, 28 │ │ │ │ andmi r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #40, 30 @ 0xa0 │ │ │ │ + adceq r5, sp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, r9, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751444,19 +1751444,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #104, 6 @ 0xa0000001 │ │ │ │ + adceq r4, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #200, 6 @ 0x20000003 │ │ │ │ + adceq r4, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r9, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751464,19 +1751464,19 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #40, 4 @ 0x80000002 │ │ │ │ + adceq r6, fp, #48, 4 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #152, 4 @ 0x80000009 │ │ │ │ + adceq r6, fp, #160, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751488,15 +1751488,15 @@ │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 4 @ 0x8000000d │ │ │ │ + sbceq r8, r4, #224, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751576,79 +1751576,79 @@ │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sp], #-1944 @ 0xfffff868 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #200, 20 @ 0xc8000 │ │ │ │ + adceq r7, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, ip, #40, 22 @ 0xa000 │ │ │ │ + adceq r7, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #16, 22 @ 0x4000 │ │ │ │ + adceq r8, sp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r8, sp, #112, 22 @ 0x1c000 │ │ │ │ + adceq r8, sp, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #24, 26 @ 0x600 │ │ │ │ + adceq r7, sp, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, sp, #120, 26 @ 0x1e00 │ │ │ │ + adceq r7, sp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9c634 <__bss_end__@@Base+0x3f868> │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e9c764 <__bss_end__@@Base+0x3f998> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #232, 2 @ 0x3a │ │ │ │ + adcseq sp, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #64, 4 │ │ │ │ + adcseq sp, r4, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #72 @ 0x48 │ │ │ │ + adceq fp, sp, #80 @ 0x50 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #104 @ 0x68 │ │ │ │ + adceq fp, sp, #112 @ 0x70 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, sp, #232 @ 0xe8 │ │ │ │ + adceq fp, sp, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #224, 4 │ │ │ │ + sbceq r8, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #32, 6 @ 0x80000000 │ │ │ │ + sbceq r8, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88, 6 @ 0x60000001 │ │ │ │ + sbceq r8, r4, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r8, r4, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751684,35 +1751684,35 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01763e98 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 6 @ 0x60000003 │ │ │ │ + sbceq r8, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r8, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r8, r4, #0, 8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #16, 8 @ 0x10000000 │ │ │ │ + sbceq r8, r4, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r0, #176, 8 @ 0xb0000000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751724,19 +1751724,19 @@ │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #80, 8 @ 0x50000000 │ │ │ │ + sbceq r8, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 8 @ 0xd0000000 │ │ │ │ + sbceq r8, r4, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, fp, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751772,35 +1751772,35 @@ │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [pc], #-4008 @ 1763f14 <__bss_end__@@Base+0x907148> @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #72, 18 @ 0x120000 │ │ │ │ + adcseq r4, r3, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r4, r3, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r3, #112, 20 @ 0x70000 │ │ │ │ + adcseq r4, r3, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq r8, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #24, 10 @ 0x6000000 │ │ │ │ + sbceq r8, r4, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1751876,39 +1751876,39 @@ │ │ │ │ andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #136, 10 @ 0x22000000 │ │ │ │ + sbceq r8, r4, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r8, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #160, 10 @ 0x28000000 │ │ │ │ + sbceq r8, r4, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #96 @ 0x60 │ │ │ │ + sbceq fp, r0, #104 @ 0x68 │ │ │ │ @ instruction: 0x400001bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #32, 4 │ │ │ │ + sbceq fp, r0, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #208, 20 @ 0xd0000 │ │ │ │ + addseq r0, r4, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #0, 24 │ │ │ │ + addseq r0, r4, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [pc], #-1304 @ 1764134 <__bss_end__@@Base+0x907368> │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1751924,63 +1751924,63 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01764198 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #104, 28 @ 0x680 │ │ │ │ + sbceq r6, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r6, r0, #48, 30 @ 0xc0 │ │ │ │ + sbceq r6, r0, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #224, 18 @ 0x380000 │ │ │ │ + adcseq fp, r5, #232, 18 @ 0x3a0000 │ │ │ │ strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #160, 20 @ 0xa0000 │ │ │ │ + adcseq fp, r5, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #248, 2 @ 0x3e │ │ │ │ + adcseq r7, ip, #0, 4 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r7, ip, #192, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e92564 <__bss_end__@@Base+0x35798> │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne e926f4 <__bss_end__@@Base+0x35928> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq r8, r4, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #224, 10 @ 0x38000000 │ │ │ │ + sbceq r8, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r8, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, pc, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1752000,27 +1752000,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #40, 10 @ 0xa000000 │ │ │ │ + adceq sl, sp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, sp, #112, 12 @ 0x7000000 │ │ │ │ + adceq sl, sp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #0 │ │ │ │ + adcseq fp, r5, #8 │ │ │ │ andmi r0, r0, sp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #32, 6 @ 0x80000000 │ │ │ │ + adcseq fp, r5, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1752032,679 +1752032,679 @@ │ │ │ │ andmi r0, r0, sl, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne cfefe4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #24, 14 @ 0x600000 │ │ │ │ + adceq r3, r1, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, r1, #0, 22 │ │ │ │ + adceq r3, r1, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #128, 12 @ 0x8000000 │ │ │ │ + sbceq r8, r4, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #160, 12 @ 0xa000000 │ │ │ │ + sbceq r8, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #176, 12 @ 0xb000000 │ │ │ │ + sbceq r8, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r8, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 14 @ 0x200000 │ │ │ │ + sbceq r8, r4, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #24, 14 @ 0x600000 │ │ │ │ + sbceq r8, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r8, r4, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #64, 14 @ 0x1000000 │ │ │ │ + sbceq r8, r4, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #80, 14 @ 0x1400000 │ │ │ │ + sbceq r8, r4, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 14 @ 0x1a00000 │ │ │ │ + sbceq r8, r4, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #144, 14 @ 0x2400000 │ │ │ │ + sbceq r8, r4, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 14 @ 0x2600000 │ │ │ │ + sbceq r8, r4, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq r8, r4, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq r8, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r8, r4, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq r8, r4, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 14 @ 0x3e00000 │ │ │ │ + sbceq r8, r4, #0, 16 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #32, 16 @ 0x200000 │ │ │ │ + sbceq r8, r4, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #56, 16 @ 0x380000 │ │ │ │ + sbceq r8, r4, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 16 @ 0x480000 │ │ │ │ + sbceq r8, r4, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 16 @ 0x480000 │ │ │ │ + sbceq r8, r4, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #96, 22 @ 0x18000 │ │ │ │ + adcseq r9, pc, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, lr, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, pc, #128, 30 @ 0x200 │ │ │ │ + adcseq r9, pc, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #80, 16 @ 0x500000 │ │ │ │ + sbceq r8, r4, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88, 16 @ 0x580000 │ │ │ │ + sbceq r8, r4, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88, 16 @ 0x580000 │ │ │ │ + sbceq r8, r4, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #96, 16 @ 0x600000 │ │ │ │ + sbceq r8, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 16 @ 0x680000 │ │ │ │ + sbceq r8, r4, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #112, 16 @ 0x700000 │ │ │ │ + sbceq r8, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #120, 16 @ 0x780000 │ │ │ │ + sbceq r8, r4, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #128, 16 @ 0x800000 │ │ │ │ + sbceq r8, r4, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #144, 16 @ 0x900000 │ │ │ │ + sbceq r8, r4, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 16 @ 0x980000 │ │ │ │ + sbceq r8, r4, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #144, 4 │ │ │ │ + adcseq sl, ip, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, ip, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq sl, ip, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r8, r4, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #96, 28 @ 0x600 │ │ │ │ + adceq sl, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #208, 28 @ 0xd00 │ │ │ │ + adceq sl, ip, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #176, 16 @ 0xb00000 │ │ │ │ + sbceq r8, r4, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #192, 16 @ 0xc00000 │ │ │ │ + sbceq r8, r4, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 16 @ 0xd80000 │ │ │ │ + sbceq r8, r4, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #16, 18 @ 0x40000 │ │ │ │ + sbceq r8, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #32, 18 @ 0x80000 │ │ │ │ + sbceq r8, r4, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 18 @ 0xc0000 │ │ │ │ + sbceq r8, r4, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #64, 18 @ 0x100000 │ │ │ │ + sbceq r8, r4, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #80, 18 @ 0x140000 │ │ │ │ + sbceq r8, r4, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq r8, r4, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #144, 18 @ 0x240000 │ │ │ │ + sbceq r8, r4, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 18 @ 0x260000 │ │ │ │ + sbceq r8, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r8, r4, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r8, r4, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 18 @ 0x340000 │ │ │ │ + sbceq r8, r4, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r8, r4, #0, 20 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r8, r4, #0, 20 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 20 @ 0x8000 │ │ │ │ + sbceq r8, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 20 @ 0x8000 │ │ │ │ + sbceq r8, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #32, 20 @ 0x20000 │ │ │ │ + sbceq r8, r4, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 20 @ 0x30000 │ │ │ │ + sbceq r8, r4, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #64, 20 @ 0x40000 │ │ │ │ + sbceq r8, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88, 20 @ 0x58000 │ │ │ │ + sbceq r8, r4, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #136, 20 @ 0x88000 │ │ │ │ + sbceq r8, r4, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #136, 20 @ 0x88000 │ │ │ │ + sbceq r8, r4, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 20 @ 0x98000 │ │ │ │ + sbceq r8, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 20 @ 0x98000 │ │ │ │ + sbceq r8, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, pc, #168, 22 @ 0x2a000 │ │ │ │ + adceq r5, pc, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x400004b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, pc, #96 @ 0x60 │ │ │ │ + adceq r6, pc, #104 @ 0x68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ + sbceq r8, r4, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #200, 20 @ 0xc8000 │ │ │ │ + sbceq r8, r4, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 20 @ 0xd8000 │ │ │ │ + sbceq r8, r4, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #224, 20 @ 0xe0000 │ │ │ │ + sbceq r8, r4, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232, 20 @ 0xe8000 │ │ │ │ + sbceq r8, r4, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 20 @ 0xf8000 │ │ │ │ + sbceq r8, r4, #0, 22 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #0, 22 │ │ │ │ + sbceq r8, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r6, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #168, 22 @ 0x2a000 │ │ │ │ + adcseq ip, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r8, #112, 28 @ 0x700 │ │ │ │ + adcseq ip, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 22 @ 0x2000 │ │ │ │ + sbceq r8, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #24, 22 @ 0x6000 │ │ │ │ + sbceq r8, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 22 @ 0xc000 │ │ │ │ + sbceq r8, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 22 @ 0x1a000 │ │ │ │ + sbceq r8, r4, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #120, 22 @ 0x1e000 │ │ │ │ + sbceq r8, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #128, 22 @ 0x20000 │ │ │ │ + sbceq r8, r4, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #144, 22 @ 0x24000 │ │ │ │ + sbceq r8, r4, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #160, 22 @ 0x28000 │ │ │ │ + sbceq r8, r4, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #184, 22 @ 0x2e000 │ │ │ │ + sbceq r8, r4, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 24 @ 0x800 │ │ │ │ + sbceq r8, r4, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #24, 24 @ 0x1800 │ │ │ │ + sbceq r8, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #32, 24 @ 0x2000 │ │ │ │ + sbceq r8, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 24 @ 0x3000 │ │ │ │ + sbceq r8, r4, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #64, 24 @ 0x4000 │ │ │ │ + sbceq r8, r4, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq r8, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq r8, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232, 24 @ 0xe800 │ │ │ │ + sbceq r8, r4, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #240, 24 @ 0xf000 │ │ │ │ + sbceq r8, r4, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #144 @ 0x90 │ │ │ │ + adcseq r3, fp, #152 @ 0x98 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, fp, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r3, fp, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #248, 24 @ 0xf800 │ │ │ │ + sbceq r8, r4, #0, 26 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq r8, r4, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq r8, r4, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #144, 26 @ 0x2400 │ │ │ │ + sbceq r8, r4, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #152, 22 @ 0x26000 │ │ │ │ + adcseq r6, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, fp, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #24, 30 @ 0x60 │ │ │ │ + adcseq r6, r8, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #152, 26 @ 0x2600 │ │ │ │ + sbceq r8, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #176, 26 @ 0x2c00 │ │ │ │ + sbceq r8, r4, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #208, 26 @ 0x3400 │ │ │ │ + sbceq r8, r4, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq r8, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 28 @ 0x480 │ │ │ │ + sbceq r8, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #104, 28 @ 0x680 │ │ │ │ + sbceq r8, r4, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #168, 28 @ 0xa80 │ │ │ │ + sbceq r8, r4, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #200, 28 @ 0xc80 │ │ │ │ + sbceq r8, r4, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #16, 30 @ 0x40 │ │ │ │ + sbceq r8, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #48, 30 @ 0xc0 │ │ │ │ + sbceq r8, r4, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq r8, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #136, 30 @ 0x220 │ │ │ │ + sbceq r8, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #200, 30 @ 0x320 │ │ │ │ + sbceq r8, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r4, #232, 30 @ 0x3a0 │ │ │ │ + sbceq r8, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #40 @ 0x28 │ │ │ │ + sbceq r9, r4, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #80 @ 0x50 │ │ │ │ + sbceq r9, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #152 @ 0x98 │ │ │ │ + sbceq r9, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #136, 14 @ 0x2200000 │ │ │ │ + sbceq fp, r0, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r0, #88, 22 @ 0x16000 │ │ │ │ + sbceq fp, r0, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200 @ 0xc8 │ │ │ │ + sbceq r9, r4, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #208 @ 0xd0 │ │ │ │ + sbceq r9, r4, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r4, [r6, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #88, 16 @ 0x580000 │ │ │ │ + adceq sp, fp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #224, 16 @ 0xe00000 │ │ │ │ + adceq sp, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #216 @ 0xd8 │ │ │ │ + sbceq r9, r4, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #224 @ 0xe0 │ │ │ │ + sbceq r9, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #232 @ 0xe8 │ │ │ │ + sbceq r9, r4, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #240 @ 0xf0 │ │ │ │ + sbceq r9, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01764d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #112, 8 @ 0x70000000 │ │ │ │ + adceq r3, pc, #120, 8 @ 0x78000000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #8, 10 @ 0x2000000 │ │ │ │ + adceq r3, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248 @ 0xf8 │ │ │ │ + sbceq r9, r4, #0, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 2 │ │ │ │ + sbceq r9, r4, #24, 2 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #64, 2 │ │ │ │ + sbceq r9, r4, #72, 2 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #136, 2 @ 0x22 │ │ │ │ + sbceq r9, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #216, 2 @ 0x36 │ │ │ │ + sbceq r9, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #48, 4 │ │ │ │ + sbceq r9, r4, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 4 @ 0x80000003 │ │ │ │ + sbceq r9, r4, #64, 4 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #128, 4 │ │ │ │ + sbceq r9, r4, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #160, 4 │ │ │ │ + sbceq r9, r4, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248, 4 @ 0x8000000f │ │ │ │ + sbceq r9, r4, #0, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 6 @ 0x20000000 │ │ │ │ + sbceq r9, r4, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 6 @ 0x80000000 │ │ │ │ + sbceq r9, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #48, 6 @ 0xc0000000 │ │ │ │ + sbceq r9, r4, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq r9, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #152, 6 @ 0x60000002 │ │ │ │ + sbceq r9, r4, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq r9, r4, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #184, 6 @ 0xe0000002 │ │ │ │ + sbceq r9, r4, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #192, 6 │ │ │ │ + sbceq r9, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #136, 4 @ 0x80000008 │ │ │ │ + sbceq r2, r0, #144, 4 │ │ │ │ andmi r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #48, 14 @ 0xc00000 │ │ │ │ + sbceq r2, r0, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200, 6 @ 0x20000003 │ │ │ │ + sbceq r9, r4, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #208, 6 @ 0x40000003 │ │ │ │ + sbceq r9, r4, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #224, 6 @ 0x80000003 │ │ │ │ + sbceq r9, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r9, r4, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq r9, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1752712,147 +1752712,147 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r0, #96, 30 @ 0x180 │ │ │ │ + adcseq sp, r0, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #72, 4 @ 0x80000004 │ │ │ │ + adcseq lr, r0, #80, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248, 6 @ 0xe0000003 │ │ │ │ + sbceq r9, r4, #0, 8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 8 @ 0x10000000 │ │ │ │ + sbceq r9, r4, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #80, 8 @ 0x50000000 │ │ │ │ + sbceq r9, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #128, 8 @ 0x80000000 │ │ │ │ + sbceq r9, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq r9, r4, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 10 @ 0x2000000 │ │ │ │ + sbceq r9, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r9, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #96, 10 @ 0x18000000 │ │ │ │ + sbceq r9, r4, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq r9, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #144, 10 @ 0x24000000 │ │ │ │ + sbceq r9, r4, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #152, 10 @ 0x26000000 │ │ │ │ + sbceq r9, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #0, 12 │ │ │ │ + sbceq r9, r4, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 12 @ 0x1000000 │ │ │ │ + sbceq r9, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #40, 12 @ 0x2800000 │ │ │ │ + sbceq r9, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #48, 12 @ 0x3000000 │ │ │ │ + sbceq r9, r4, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #64, 12 @ 0x4000000 │ │ │ │ + sbceq r9, r4, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq r9, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #120, 12 @ 0x7800000 │ │ │ │ + sbceq r9, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #168, 12 @ 0xa800000 │ │ │ │ + sbceq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #184, 12 @ 0xb800000 │ │ │ │ + sbceq r9, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200, 12 @ 0xc800000 │ │ │ │ + sbceq r9, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #136, 26 @ 0x2200 │ │ │ │ + sbceq r1, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r2, r0, #48, 4 │ │ │ │ + sbceq r2, r0, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #208, 12 @ 0xd000000 │ │ │ │ + sbceq r9, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #216, 12 @ 0xd800000 │ │ │ │ + sbceq r9, r4, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #224, 12 @ 0xe000000 │ │ │ │ + sbceq r9, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #232, 12 @ 0xe800000 │ │ │ │ + sbceq r9, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #240, 12 @ 0xf000000 │ │ │ │ + sbceq r9, r4, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248, 12 @ 0xf800000 │ │ │ │ + sbceq r9, r4, #0, 14 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 14 @ 0x200000 │ │ │ │ + sbceq r9, r4, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 14 @ 0x400000 │ │ │ │ + sbceq r9, r4, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #24, 14 @ 0x600000 │ │ │ │ + sbceq r9, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r4, [r6, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1752860,271 +1752860,271 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, sp, #248, 28 @ 0xf80 │ │ │ │ + adcseq lr, sp, #0, 30 │ │ │ │ andmi r0, r0, lr, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #56, 4 @ 0x80000003 │ │ │ │ + adcseq pc, sp, #64, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 14 @ 0x800000 │ │ │ │ + sbceq r9, r4, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 14 @ 0xe00000 │ │ │ │ + sbceq r9, r4, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq r9, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200, 14 @ 0x3200000 │ │ │ │ + sbceq r9, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 16 @ 0x100000 │ │ │ │ + sbceq r9, r4, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 16 @ 0x200000 │ │ │ │ + sbceq r9, r4, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 16 @ 0x380000 │ │ │ │ + sbceq r9, r4, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #128, 16 @ 0x800000 │ │ │ │ + sbceq r9, r4, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r9, r4, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #192, 16 @ 0xc00000 │ │ │ │ + sbceq r9, r4, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #208, 16 @ 0xd00000 │ │ │ │ + sbceq r9, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248, 16 @ 0xf80000 │ │ │ │ + sbceq r9, r4, #0, 18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 18 @ 0x40000 │ │ │ │ + sbceq r9, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 18 @ 0x80000 │ │ │ │ + sbceq r9, r4, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #88, 18 @ 0x160000 │ │ │ │ + sbceq r9, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #136, 18 @ 0x220000 │ │ │ │ + sbceq r9, r4, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #136, 18 @ 0x220000 │ │ │ │ + sbceq r9, r4, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #152, 18 @ 0x260000 │ │ │ │ + sbceq r9, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, fp, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r1, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r2, fp, #160, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #160, 18 @ 0x280000 │ │ │ │ + sbceq r9, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq r9, r4, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq r9, r4, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #192, 18 @ 0x300000 │ │ │ │ + sbceq r9, r4, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200, 18 @ 0x320000 │ │ │ │ + sbceq r9, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #208, 18 @ 0x340000 │ │ │ │ + sbceq r9, r4, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #216, 18 @ 0x360000 │ │ │ │ + sbceq r9, r4, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #232, 18 @ 0x3a0000 │ │ │ │ + sbceq r9, r4, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #240, 18 @ 0x3c0000 │ │ │ │ + sbceq r9, r4, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq r9, r4, #0, 20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #0, 20 │ │ │ │ + sbceq r9, r4, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 20 @ 0x8000 │ │ │ │ + sbceq r9, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #96, 2 │ │ │ │ + sbceq r8, r0, #104, 2 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r8, r0, #64, 10 @ 0x10000000 │ │ │ │ + sbceq r8, r0, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 20 @ 0x10000 │ │ │ │ + sbceq r9, r4, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 20 @ 0x38000 │ │ │ │ + sbceq r9, r4, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #104, 20 @ 0x68000 │ │ │ │ + sbceq r9, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #176, 20 @ 0xb0000 │ │ │ │ + sbceq r9, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #24, 22 @ 0x6000 │ │ │ │ + sbceq r9, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #88, 22 @ 0x16000 │ │ │ │ + sbceq r9, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #112, 22 @ 0x1c000 │ │ │ │ + sbceq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #176, 22 @ 0x2c000 │ │ │ │ + sbceq r9, r4, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #224, 22 @ 0x38000 │ │ │ │ + sbceq r9, r4, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 24 @ 0x2000 │ │ │ │ + sbceq r9, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #48, 24 @ 0x3000 │ │ │ │ + sbceq r9, r4, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #72, 24 @ 0x4800 │ │ │ │ + sbceq r9, r4, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq r9, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #120, 24 @ 0x7800 │ │ │ │ + sbceq r9, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #144, 24 @ 0x9000 │ │ │ │ + sbceq r9, r4, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #160, 24 @ 0xa000 │ │ │ │ + sbceq r9, r4, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq r9, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq r9, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq r9, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #24, 26 @ 0x600 │ │ │ │ + sbceq r9, r4, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #216, 18 @ 0x360000 │ │ │ │ + sbceq r4, r0, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, fp, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #40, 30 @ 0xa0 │ │ │ │ + sbceq r4, r0, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 26 @ 0x800 │ │ │ │ + sbceq r9, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #40, 26 @ 0xa00 │ │ │ │ + sbceq r9, r4, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq r9, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #64, 26 @ 0x1000 │ │ │ │ + sbceq r9, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #72, 26 @ 0x1200 │ │ │ │ + sbceq r9, r4, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1753132,159 +1753132,159 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #144, 16 @ 0x900000 │ │ │ │ + adcseq r3, r1, #152, 16 @ 0x980000 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #112, 24 @ 0x7000 │ │ │ │ + adcseq r3, r1, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #80, 26 @ 0x1400 │ │ │ │ + sbceq r9, r4, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #104, 26 @ 0x1a00 │ │ │ │ + sbceq r9, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #160, 26 @ 0x2800 │ │ │ │ + sbceq r9, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #200, 26 @ 0x3200 │ │ │ │ + sbceq r9, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #32, 28 @ 0x200 │ │ │ │ + sbceq r9, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #128, 28 @ 0x800 │ │ │ │ + sbceq r9, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #192, 28 @ 0xc00 │ │ │ │ + sbceq r9, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #232, 28 @ 0xe80 │ │ │ │ + sbceq r9, r4, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #16, 30 @ 0x40 │ │ │ │ + sbceq r9, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #56, 30 @ 0xe0 │ │ │ │ + sbceq r9, r4, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #96, 30 @ 0x180 │ │ │ │ + sbceq r9, r4, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #136, 30 @ 0x220 │ │ │ │ + sbceq r9, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r4, #152, 30 @ 0x260 │ │ │ │ + sbceq r9, r4, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #0 │ │ │ │ + sbceq sl, r4, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16 │ │ │ │ + sbceq sl, r4, #24 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #40 @ 0x28 │ │ │ │ + sbceq sl, r4, #48 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56 @ 0x38 │ │ │ │ + sbceq sl, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64 @ 0x40 │ │ │ │ + sbceq sl, r4, #72 @ 0x48 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120 @ 0x78 │ │ │ │ + sbceq sl, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #168 @ 0xa8 │ │ │ │ + sbceq sl, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #176 @ 0xb0 │ │ │ │ + sbceq sl, r4, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192 @ 0xc0 │ │ │ │ + sbceq sl, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r3, r0, #152, 22 @ 0x26000 │ │ │ │ + sbceq r3, r0, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, lr, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r4, r0, #248 @ 0xf8 │ │ │ │ + sbceq r4, r0, #0, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #200 @ 0xc8 │ │ │ │ + sbceq sl, r4, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #208 @ 0xd0 │ │ │ │ + sbceq sl, r4, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #216 @ 0xd8 │ │ │ │ + sbceq sl, r4, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224 @ 0xe0 │ │ │ │ + sbceq sl, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #232 @ 0xe8 │ │ │ │ + sbceq sl, r4, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #240 @ 0xf0 │ │ │ │ + sbceq sl, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 2 │ │ │ │ + sbceq sl, r4, #32, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 2 │ │ │ │ + sbceq sl, r4, #40, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 2 │ │ │ │ + sbceq sl, r4, #56, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 2 │ │ │ │ + sbceq sl, r4, #64, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 2 │ │ │ │ + sbceq sl, r4, #72, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r5, [r6, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1753292,199 +1753292,199 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #8, 24 @ 0x800 │ │ │ │ + adcseq pc, sp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, sp, #240, 30 @ 0x3c0 │ │ │ │ + adcseq pc, sp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 2 │ │ │ │ + sbceq sl, r4, #80, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 2 │ │ │ │ + sbceq sl, r4, #104, 2 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 2 @ 0x28 │ │ │ │ + sbceq sl, r4, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 2 @ 0x38 │ │ │ │ + sbceq sl, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 4 @ 0x80000003 │ │ │ │ + sbceq sl, r4, #64, 4 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 4 │ │ │ │ + sbceq sl, r4, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 4 │ │ │ │ + sbceq sl, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #240, 4 │ │ │ │ + sbceq sl, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 6 @ 0x20000000 │ │ │ │ + sbceq sl, r4, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16, 6 @ 0x40000000 │ │ │ │ + sbceq sl, r4, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 6 @ 0x80000000 │ │ │ │ + sbceq sl, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 6 @ 0xe0000000 │ │ │ │ + sbceq sl, r4, #64, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 6 │ │ │ │ + sbceq sl, r4, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #80, 6 @ 0x40000001 │ │ │ │ + sbceq sl, r4, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq sl, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq sl, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 6 │ │ │ │ + sbceq sl, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #208, 6 @ 0x40000003 │ │ │ │ + sbceq sl, r4, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq sl, r4, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #0, 8 │ │ │ │ + sbceq sl, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 8 @ 0x8000000 │ │ │ │ + sbceq sl, r4, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 8 @ 0x18000000 │ │ │ │ + sbceq sl, r4, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 8 @ 0x20000000 │ │ │ │ + sbceq sl, r4, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 8 @ 0x30000000 │ │ │ │ + sbceq sl, r4, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 8 @ 0x48000000 │ │ │ │ + sbceq sl, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 8 @ 0x60000000 │ │ │ │ + sbceq sl, r4, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #104, 8 @ 0x68000000 │ │ │ │ + sbceq sl, r4, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120, 8 @ 0x78000000 │ │ │ │ + sbceq sl, r4, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #128, 8 @ 0x80000000 │ │ │ │ + sbceq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq sl, r4, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 8 @ 0xe0000000 │ │ │ │ + sbceq sl, r4, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq sl, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #248, 8 @ 0xf8000000 │ │ │ │ + sbceq sl, r4, #0, 10 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, ip, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq pc, ip, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, pc, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sp, #32 │ │ │ │ + adcseq r0, sp, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #0, 10 │ │ │ │ + sbceq sl, r4, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 10 @ 0x2000000 │ │ │ │ + sbceq sl, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16, 10 @ 0x4000000 │ │ │ │ + sbceq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ + sbceq sl, r4, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 10 @ 0x8000000 │ │ │ │ + sbceq sl, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #40, 10 @ 0xa000000 │ │ │ │ + sbceq sl, r4, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 10 @ 0xc000000 │ │ │ │ + sbceq sl, r4, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 10 @ 0x10000000 │ │ │ │ + sbceq sl, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 10 @ 0x12000000 │ │ │ │ + sbceq sl, r4, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #80, 10 @ 0x14000000 │ │ │ │ + sbceq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r6, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1753492,127 +1753492,127 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #96, 10 @ 0x18000000 │ │ │ │ + adceq r3, pc, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r3, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, pc, #216, 18 @ 0x360000 │ │ │ │ + adceq r3, pc, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ + sbceq sl, r4, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #96, 14 @ 0x1800000 │ │ │ │ + adceq r5, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, sp, #216, 14 @ 0x3600000 │ │ │ │ + adceq r5, sp, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #248, 2 @ 0x3e │ │ │ │ + adcseq r4, r5, #0, 4 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r4, r5, #144, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #160, 10 @ 0x28000000 │ │ │ │ + adceq pc, sp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #32, 12 @ 0x2000000 │ │ │ │ + adceq pc, sp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 10 @ 0x18000000 │ │ │ │ + sbceq sl, r4, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq sl, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 10 @ 0x22000000 │ │ │ │ + sbceq sl, r4, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #144, 10 @ 0x24000000 │ │ │ │ + sbceq sl, r4, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #152, 10 @ 0x26000000 │ │ │ │ + sbceq sl, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 10 @ 0x28000000 │ │ │ │ + sbceq sl, r4, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #240, 10 @ 0x3c000000 │ │ │ │ + sbceq sl, r4, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 12 @ 0x800000 │ │ │ │ + sbceq sl, r4, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #136, 6 @ 0x20000002 │ │ │ │ + adceq pc, sp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #80, 10 @ 0x14000000 │ │ │ │ + adceq pc, sp, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16, 12 @ 0x1000000 │ │ │ │ + sbceq sl, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #72, 20 @ 0x48000 │ │ │ │ + adcseq lr, r0, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r9, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #56, 24 @ 0x3800 │ │ │ │ + adcseq lr, r0, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r1, lr, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, lr, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r1, lr, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r5, [r6, #-184]! @ 0xffffff48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1753624,291 +1753624,291 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #0 │ │ │ │ + adceq r5, fp, #8 │ │ │ │ andmi r0, r0, r1, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #40, 4 @ 0x80000002 │ │ │ │ + adceq r5, fp, #48, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 12 @ 0x1800000 │ │ │ │ + sbceq sl, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 12 @ 0x2000000 │ │ │ │ + sbceq sl, r4, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 12 @ 0x3800000 │ │ │ │ + sbceq sl, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq sl, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #104, 12 @ 0x6800000 │ │ │ │ + sbceq sl, r4, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 12 @ 0x7000000 │ │ │ │ + sbceq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120, 12 @ 0x7800000 │ │ │ │ + sbceq sl, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 12 @ 0x8800000 │ │ │ │ + sbceq sl, r4, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #144, 12 @ 0x9000000 │ │ │ │ + sbceq sl, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 12 @ 0xa000000 │ │ │ │ + sbceq sl, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #168, 12 @ 0xa800000 │ │ │ │ + sbceq sl, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #176, 12 @ 0xb000000 │ │ │ │ + sbceq sl, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #120, 14 @ 0x1e00000 │ │ │ │ + adceq r4, pc, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r6, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #208, 22 @ 0x34000 │ │ │ │ + adceq r4, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #184, 12 @ 0xb800000 │ │ │ │ + sbceq sl, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #200, 12 @ 0xc800000 │ │ │ │ + sbceq sl, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 12 @ 0xe000000 │ │ │ │ + sbceq sl, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 14 @ 0x600000 │ │ │ │ + sbceq sl, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #40, 14 @ 0xa00000 │ │ │ │ + sbceq sl, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 14 @ 0xe00000 │ │ │ │ + sbceq sl, r4, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 14 @ 0x1200000 │ │ │ │ + sbceq sl, r4, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ + sbceq sl, r4, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 14 @ 0x1c00000 │ │ │ │ + sbceq sl, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #152, 14 @ 0x2600000 │ │ │ │ + sbceq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 14 @ 0x2800000 │ │ │ │ + sbceq sl, r4, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #208, 14 @ 0x3400000 │ │ │ │ + adceq r7, lr, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, lr, #136, 20 @ 0x88000 │ │ │ │ + adceq r7, lr, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq sl, r4, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq sl, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 14 @ 0x3000000 │ │ │ │ + sbceq sl, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01765f98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #32, 4 │ │ │ │ + adcseq r6, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r8, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r6, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #200, 14 @ 0x3200000 │ │ │ │ + sbceq sl, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #208, 14 @ 0x3400000 │ │ │ │ + sbceq sl, r4, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #216, 14 @ 0x3600000 │ │ │ │ + sbceq sl, r4, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #0, 16 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sl, r4, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sl, r4, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 16 @ 0x400000 │ │ │ │ + sbceq sl, r4, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 16 @ 0x600000 │ │ │ │ + sbceq sl, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #128, 16 @ 0x800000 │ │ │ │ + sbceq sl, r4, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 16 @ 0xa00000 │ │ │ │ + sbceq sl, r4, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #176, 16 @ 0xb00000 │ │ │ │ + sbceq sl, r4, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 16 @ 0xc00000 │ │ │ │ + sbceq sl, r4, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 16 @ 0xe00000 │ │ │ │ + sbceq sl, r4, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 18 @ 0x60000 │ │ │ │ + sbceq sl, r4, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 18 @ 0x80000 │ │ │ │ + sbceq sl, r4, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #40, 18 @ 0xa0000 │ │ │ │ + sbceq sl, r4, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 18 @ 0x160000 │ │ │ │ + sbceq sl, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 18 @ 0x180000 │ │ │ │ + sbceq sl, r4, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, rrx │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #144, 4 │ │ │ │ + adcseq r4, r6, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r7, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #152, 26 @ 0x2600 │ │ │ │ + adcseq r4, r6, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r7, lr, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, lr, #112 @ 0x70 │ │ │ │ + adcseq r8, lr, #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #104, 18 @ 0x1a0000 │ │ │ │ + sbceq sl, r4, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq sl, r4, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq sl, r4, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 18 @ 0x220000 │ │ │ │ + sbceq sl, r4, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 18 @ 0x220000 │ │ │ │ + sbceq sl, r4, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 18 @ 0x280000 │ │ │ │ + sbceq sl, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 18 @ 0x300000 │ │ │ │ + sbceq sl, r4, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1753916,775 +1753916,775 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r4, sp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sp, #216, 28 @ 0xd80 │ │ │ │ + adcseq r4, sp, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #200, 18 @ 0x320000 │ │ │ │ + sbceq sl, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 18 @ 0x380000 │ │ │ │ + sbceq sl, r4, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq sl, r4, #0, 20 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 20 @ 0x18000 │ │ │ │ + sbceq sl, r4, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 20 @ 0x20000 │ │ │ │ + sbceq sl, r4, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 20 @ 0x30000 │ │ │ │ + sbceq sl, r4, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 20 @ 0x40000 │ │ │ │ + sbceq sl, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 20 @ 0x58000 │ │ │ │ + sbceq sl, r4, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #128, 20 @ 0x80000 │ │ │ │ + sbceq sl, r4, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 20 @ 0x88000 │ │ │ │ + sbceq sl, r4, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #152, 20 @ 0x98000 │ │ │ │ + sbceq sl, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #168, 20 @ 0xa8000 │ │ │ │ + sbceq sl, r4, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 20 @ 0xc0000 │ │ │ │ + sbceq sl, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #240, 20 @ 0xf0000 │ │ │ │ + sbceq sl, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #0, 22 │ │ │ │ + sbceq sl, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #24, 22 @ 0x6000 │ │ │ │ + sbceq sl, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r8, r8, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r1, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r8, #232 @ 0xe8 │ │ │ │ + adcseq r9, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 22 @ 0x8000 │ │ │ │ + sbceq sl, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 22 @ 0xc000 │ │ │ │ + sbceq sl, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 22 @ 0xe000 │ │ │ │ + sbceq sl, r4, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 22 @ 0x10000 │ │ │ │ + sbceq sl, r4, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 22 @ 0x12000 │ │ │ │ + sbceq sl, r4, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #80, 22 @ 0x14000 │ │ │ │ + sbceq sl, r4, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #80, 14 @ 0x1400000 │ │ │ │ + adcseq ip, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, pc, #0, 20 │ │ │ │ + adcseq ip, pc, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 22 @ 0x16000 │ │ │ │ + sbceq sl, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 22 @ 0x1c000 │ │ │ │ + sbceq sl, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 22 @ 0x22000 │ │ │ │ + sbceq sl, r4, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #152, 22 @ 0x26000 │ │ │ │ + sbceq sl, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 22 @ 0x28000 │ │ │ │ + sbceq sl, r4, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 22 @ 0x30000 │ │ │ │ + sbceq sl, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 22 @ 0x30000 │ │ │ │ + sbceq sl, r4, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #216, 22 @ 0x36000 │ │ │ │ + sbceq sl, r4, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 24 @ 0x2000 │ │ │ │ + sbceq sl, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #48, 24 @ 0x3000 │ │ │ │ + sbceq sl, r4, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq sl, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 24 @ 0x6000 │ │ │ │ + sbceq sl, r4, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 24 @ 0x6000 │ │ │ │ + sbceq sl, r4, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120, 24 @ 0x7800 │ │ │ │ + sbceq sl, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #200, 24 @ 0xc800 │ │ │ │ + sbceq sl, r4, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq sl, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 24 @ 0xe000 │ │ │ │ + sbceq sl, r4, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq sl, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq sl, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #32, 26 @ 0x800 │ │ │ │ + sbceq sl, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 26 @ 0x1800 │ │ │ │ + sbceq sl, r4, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #112, 26 @ 0x1c00 │ │ │ │ + sbceq sl, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #208, 20 @ 0xd0000 │ │ │ │ + adcseq r6, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, lr, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, fp, #96, 30 @ 0x180 │ │ │ │ + adcseq r6, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #240, 4 │ │ │ │ + adceq r6, fp, #248, 4 @ 0x8000000f │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #136, 6 @ 0x20000002 │ │ │ │ + adceq r6, fp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #120, 26 @ 0x1e00 │ │ │ │ + sbceq sl, r4, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #152, 26 @ 0x2600 │ │ │ │ + sbceq sl, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #168, 26 @ 0x2a00 │ │ │ │ + sbceq sl, r4, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #192, 26 @ 0x3000 │ │ │ │ + sbceq sl, r4, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #0, 28 │ │ │ │ + sbceq sl, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16, 28 @ 0x100 │ │ │ │ + sbceq sl, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #40, 28 @ 0x280 │ │ │ │ + sbceq sl, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #64, 28 @ 0x400 │ │ │ │ + sbceq sl, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #88, 28 @ 0x580 │ │ │ │ + sbceq sl, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq sl, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #144, 28 @ 0x900 │ │ │ │ + sbceq sl, r4, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #160, 28 @ 0xa00 │ │ │ │ + sbceq sl, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #184, 28 @ 0xb80 │ │ │ │ + sbceq sl, r4, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #224, 28 @ 0xe00 │ │ │ │ + sbceq sl, r4, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #232, 28 @ 0xe80 │ │ │ │ + sbceq sl, r4, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #248, 28 @ 0xf80 │ │ │ │ + sbceq sl, r4, #0, 30 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #16, 30 @ 0x40 │ │ │ │ + sbceq sl, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq sl, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #80, 30 @ 0x140 │ │ │ │ + sbceq sl, r4, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sl, r4, #96, 30 @ 0x180 │ │ │ │ + sbceq sl, r4, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40 @ 0x28 │ │ │ │ + sbceq fp, r4, #48 @ 0x30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56 @ 0x38 │ │ │ │ + sbceq fp, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #80 @ 0x50 │ │ │ │ + sbceq fp, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136 @ 0x88 │ │ │ │ + sbceq fp, r4, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #144 @ 0x90 │ │ │ │ + sbceq fp, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152 @ 0x98 │ │ │ │ + sbceq fp, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168 @ 0xa8 │ │ │ │ + sbceq fp, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192 @ 0xc0 │ │ │ │ + sbceq fp, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #240 @ 0xf0 │ │ │ │ + sbceq fp, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #248 @ 0xf8 │ │ │ │ + sbceq fp, r4, #0, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 2 │ │ │ │ + sbceq fp, r4, #8, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #48 @ 0x30 │ │ │ │ + adcseq fp, r0, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #168, 12 @ 0xa800000 │ │ │ │ + adcseq fp, r0, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #128, 16 @ 0x800000 │ │ │ │ + adcseq r3, r9, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r9, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r3, r9, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #8, 2 │ │ │ │ + sbceq fp, r4, #16, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #32, 2 │ │ │ │ + sbceq fp, r4, #40, 2 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #80, 2 │ │ │ │ + sbceq fp, r4, #88, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 2 │ │ │ │ + sbceq fp, r4, #104, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 2 │ │ │ │ + sbceq fp, r4, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 2 │ │ │ │ + sbceq fp, r4, #128, 2 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 2 @ 0x26 │ │ │ │ + sbceq fp, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 2 @ 0x26 │ │ │ │ + sbceq fp, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #176, 2 @ 0x2c │ │ │ │ + sbceq fp, r4, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 4 │ │ │ │ + sbceq fp, r4, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #16, 4 │ │ │ │ + sbceq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ + sbceq fp, r4, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 4 @ 0x80000002 │ │ │ │ + sbceq fp, r4, #48, 4 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 4 @ 0x80000004 │ │ │ │ + sbceq fp, r4, #80, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 4 @ 0x80000004 │ │ │ │ + sbceq fp, r4, #80, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 4 │ │ │ │ + sbceq fp, r4, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192, 4 │ │ │ │ + sbceq fp, r4, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #208, 4 │ │ │ │ + sbceq fp, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #184, 22 @ 0x2e000 │ │ │ │ + adcseq r2, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sp, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, pc, #8, 30 │ │ │ │ + adcseq r2, pc, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01766798 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r6, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #184, 24 @ 0xb800 │ │ │ │ + adceq r5, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #48, 26 @ 0xc00 │ │ │ │ + adceq r5, fp, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #216, 4 @ 0x8000000d │ │ │ │ + sbceq fp, r4, #224, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 4 @ 0x8000000e │ │ │ │ + sbceq fp, r4, #240, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #240, 4 │ │ │ │ + sbceq fp, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #40, 14 @ 0xa00000 │ │ │ │ + adceq pc, sp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #56, 20 @ 0x38000 │ │ │ │ + adceq pc, sp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 6 │ │ │ │ + sbceq fp, r4, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 6 @ 0x60000000 │ │ │ │ + sbceq fp, r4, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #64, 6 │ │ │ │ + sbceq fp, r4, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #80, 6 @ 0x40000001 │ │ │ │ + sbceq fp, r4, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 6 @ 0x60000001 │ │ │ │ + sbceq fp, r4, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq fp, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #144, 6 @ 0x40000002 │ │ │ │ + sbceq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #144, 6 @ 0x40000002 │ │ │ │ + sbceq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ + sbceq fp, r4, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq fp, r4, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ + sbceq fp, r4, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ + sbceq fp, r4, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 6 @ 0x80000003 │ │ │ │ + sbceq fp, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56, 8 @ 0x38000000 │ │ │ │ + sbceq fp, r4, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #80, 8 @ 0x50000000 │ │ │ │ + sbceq fp, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #160, 20 @ 0xa0000 │ │ │ │ + sbceq r1, r0, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r1, r0, #24, 26 @ 0x600 │ │ │ │ + sbceq r1, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 8 @ 0x58000000 │ │ │ │ + sbceq fp, r4, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 8 @ 0x70000000 │ │ │ │ + sbceq fp, r4, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 8 @ 0x98000000 │ │ │ │ + sbceq fp, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 8 @ 0x98000000 │ │ │ │ + sbceq fp, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #192, 6 │ │ │ │ + adcseq r8, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r8, pc, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #56, 28 @ 0x380 │ │ │ │ + adcseq lr, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, fp, #64, 30 @ 0x100 │ │ │ │ + adcseq lr, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #160, 8 @ 0xa0000000 │ │ │ │ + sbceq fp, r4, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r8, #176, 30 @ 0x2c0 │ │ │ │ + adcseq sp, r8, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #160, 2 @ 0x28 │ │ │ │ + adcseq lr, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq sl, fp, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, fp, #16, 20 @ 0x10000 │ │ │ │ + adcseq sl, fp, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq fp, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 8 @ 0xc8000000 │ │ │ │ + sbceq fp, r4, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq fp, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #240, 8 @ 0xf0000000 │ │ │ │ + sbceq fp, r4, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #16, 10 @ 0x4000000 │ │ │ │ + sbceq fp, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #32, 10 @ 0x8000000 │ │ │ │ + sbceq fp, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #136, 10 @ 0x22000000 │ │ │ │ + adceq sp, fp, #144, 10 @ 0x24000000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, fp, #104, 14 @ 0x1a00000 │ │ │ │ + adceq sp, fp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #152, 20 @ 0x98000 │ │ │ │ + adceq pc, sp, #160, 20 @ 0xa0000 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #56, 22 @ 0xe000 │ │ │ │ + adceq pc, sp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #64, 10 @ 0x10000000 │ │ │ │ + sbceq fp, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 10 @ 0x16000000 │ │ │ │ + sbceq fp, r4, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 10 @ 0x18000000 │ │ │ │ + sbceq fp, r4, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 10 @ 0x1a000000 │ │ │ │ + sbceq fp, r4, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq fp, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 10 @ 0x1e000000 │ │ │ │ + sbceq fp, r4, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 10 @ 0x26000000 │ │ │ │ + sbceq fp, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #184, 10 @ 0x2e000000 │ │ │ │ + sbceq fp, r4, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #208, 10 @ 0x34000000 │ │ │ │ + sbceq fp, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #208, 10 @ 0x34000000 │ │ │ │ + sbceq fp, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 10 @ 0x3a000000 │ │ │ │ + sbceq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01766b98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #200 @ 0xc8 │ │ │ │ + adcseq ip, lr, #208 @ 0xd0 │ │ │ │ mulmi r0, r3, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, lr, #96, 14 @ 0x1800000 │ │ │ │ + adcseq ip, lr, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, pc, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r3, pc, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #80, 20 @ 0x50000 │ │ │ │ + adcseq ip, r4, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ + adcseq ip, r4, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #8, 12 @ 0x800000 │ │ │ │ + sbceq fp, r4, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 12 @ 0x1800000 │ │ │ │ + sbceq fp, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #32, 12 @ 0x2000000 │ │ │ │ + sbceq fp, r4, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 12 @ 0x2800000 │ │ │ │ + sbceq fp, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #48, 12 @ 0x3000000 │ │ │ │ + sbceq fp, r4, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56, 12 @ 0x3800000 │ │ │ │ + sbceq fp, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #64, 12 @ 0x4000000 │ │ │ │ + sbceq fp, r4, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq fp, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01766c98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1754692,19 +1754692,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r6, [r6, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #16, 16 @ 0x100000 │ │ │ │ + adceq lr, sp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sl, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #144, 30 @ 0x240 │ │ │ │ + adceq lr, sp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1754716,1115 +1754716,1115 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr sp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #72, 24 @ 0x4800 │ │ │ │ + adcseq r3, r6, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #152, 28 @ 0x980 │ │ │ │ + adcseq r3, r6, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r6, [r6, #-216]! @ 0xffffff28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sl, ip, #48, 30 @ 0xc0 │ │ │ │ + adceq sl, ip, #56, 30 @ 0xe0 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, ip, #8, 4 @ 0x80000000 │ │ │ │ + adceq fp, ip, #16, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #80, 12 @ 0x5000000 │ │ │ │ + sbceq fp, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 12 @ 0x5800000 │ │ │ │ + sbceq fp, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r6, #240, 28 @ 0xf00 │ │ │ │ + adcseq r3, r6, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #160 @ 0xa0 │ │ │ │ + adcseq r4, r6, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 12 @ 0x6000000 │ │ │ │ + sbceq fp, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 12 @ 0x6000000 │ │ │ │ + sbceq fp, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 12 @ 0x6800000 │ │ │ │ + sbceq fp, r4, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 12 @ 0x7000000 │ │ │ │ + sbceq fp, r4, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #29 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #224, 18 @ 0x380000 │ │ │ │ + adceq r4, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #232, 22 @ 0x3a000 │ │ │ │ + adceq r4, ip, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 12 @ 0x7800000 │ │ │ │ + sbceq fp, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136, 12 @ 0x8800000 │ │ │ │ + sbceq fp, r4, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #128 @ 0x80 │ │ │ │ + adcseq r3, r1, #136 @ 0x88 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r1, #104, 2 │ │ │ │ + adcseq r3, r1, #112, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192, 12 @ 0xc000000 │ │ │ │ + sbceq fp, r4, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01766e98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r2, r5, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r5, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r2, r5, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 12 @ 0xc800000 │ │ │ │ + sbceq fp, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 12 @ 0xe000000 │ │ │ │ + sbceq fp, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 14 @ 0xa00000 │ │ │ │ + sbceq fp, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #48, 14 @ 0xc00000 │ │ │ │ + sbceq fp, r4, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 14 @ 0x1200000 │ │ │ │ + sbceq fp, r4, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 14 @ 0x1c00000 │ │ │ │ + sbceq fp, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 14 @ 0x1c00000 │ │ │ │ + sbceq fp, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 14 @ 0x2a00000 │ │ │ │ + sbceq fp, r4, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192, 14 @ 0x3000000 │ │ │ │ + sbceq fp, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192, 14 @ 0x3000000 │ │ │ │ + sbceq fp, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 14 @ 0x3200000 │ │ │ │ + sbceq fp, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 14 @ 0x3800000 │ │ │ │ + sbceq fp, r4, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 14 @ 0x3800000 │ │ │ │ + sbceq fp, r4, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 14 @ 0x3a00000 │ │ │ │ + sbceq fp, r4, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #184, 4 @ 0x8000000b │ │ │ │ + adcseq r4, sl, #192, 4 │ │ │ │ andmi r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r4, sl, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r4, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r4, #0, 16 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r4, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq fp, r4, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq fp, r4, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #216, 24 @ 0xd800 │ │ │ │ + adcseq r5, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, fp, #128, 28 @ 0x800 │ │ │ │ + adcseq r5, fp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 16 @ 0x180000 │ │ │ │ + sbceq fp, r4, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56, 16 @ 0x380000 │ │ │ │ + sbceq fp, r4, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 16 @ 0x480000 │ │ │ │ + sbceq fp, r4, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 16 @ 0x600000 │ │ │ │ + sbceq fp, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 16 @ 0xa80000 │ │ │ │ + sbceq fp, r4, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #184, 16 @ 0xb80000 │ │ │ │ + sbceq fp, r4, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 16 @ 0xe00000 │ │ │ │ + sbceq fp, r4, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #248, 16 @ 0xf80000 │ │ │ │ + sbceq fp, r4, #0, 18 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #16, 18 @ 0x40000 │ │ │ │ + sbceq fp, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #64, 18 @ 0x100000 │ │ │ │ + sbceq fp, r4, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 18 @ 0x120000 │ │ │ │ + sbceq fp, r4, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 18 @ 0x160000 │ │ │ │ + sbceq fp, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 18 @ 0x1c0000 │ │ │ │ + sbceq fp, r4, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 18 @ 0x260000 │ │ │ │ + sbceq fp, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #160, 18 @ 0x280000 │ │ │ │ + sbceq fp, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #176, 18 @ 0x2c0000 │ │ │ │ + sbceq fp, r4, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 18 @ 0x320000 │ │ │ │ + sbceq fp, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 20 │ │ │ │ + sbceq fp, r4, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #8, 20 @ 0x8000 │ │ │ │ + sbceq fp, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 20 @ 0x18000 │ │ │ │ + sbceq fp, r4, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 20 @ 0xe0000 │ │ │ │ + sbceq fp, r4, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #240, 20 @ 0xf0000 │ │ │ │ + sbceq fp, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 22 │ │ │ │ + sbceq fp, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 22 @ 0x6000 │ │ │ │ + sbceq fp, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 22 @ 0x16000 │ │ │ │ + sbceq fp, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 22 @ 0x18000 │ │ │ │ + sbceq fp, r4, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 22 @ 0x1a000 │ │ │ │ + sbceq fp, r4, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 22 @ 0x1e000 │ │ │ │ + sbceq fp, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #144, 22 @ 0x24000 │ │ │ │ + sbceq fp, r4, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 22 @ 0x32000 │ │ │ │ + sbceq fp, r4, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #208, 22 @ 0x34000 │ │ │ │ + sbceq fp, r4, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #216, 22 @ 0x36000 │ │ │ │ + sbceq fp, r4, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq fp, r0, #0, 16 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r0, #208, 28 @ 0xd00 │ │ │ │ + adcseq fp, r0, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #48, 24 @ 0x3000 │ │ │ │ + adcseq r5, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r9, #152, 24 @ 0x9800 │ │ │ │ + adcseq r5, r9, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 22 @ 0x38000 │ │ │ │ + sbceq fp, r4, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #248, 22 @ 0x3e000 │ │ │ │ + sbceq fp, r4, #0, 24 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #24, 24 @ 0x1800 │ │ │ │ + sbceq fp, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq fp, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq fp, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq fp, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq fp, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 24 @ 0x6800 │ │ │ │ + sbceq fp, r4, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #144, 24 @ 0x9000 │ │ │ │ + sbceq fp, r4, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #160, 24 @ 0xa000 │ │ │ │ + sbceq fp, r4, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 24 @ 0xa800 │ │ │ │ + sbceq fp, r4, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq fp, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq fp, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 24 @ 0xe000 │ │ │ │ + sbceq fp, r4, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 26 │ │ │ │ + sbceq fp, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 26 │ │ │ │ + sbceq fp, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #0, 14 │ │ │ │ + adcseq ip, r4, #8, 14 @ 0x200000 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r4, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq ip, r4, #0, 20 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq fp, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #32, 26 @ 0x800 │ │ │ │ + sbceq fp, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #48, 26 @ 0xc00 │ │ │ │ + sbceq fp, r4, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 26 @ 0x1200 │ │ │ │ + sbceq fp, r4, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136, 26 @ 0x2200 │ │ │ │ + sbceq fp, r4, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 26 @ 0x2600 │ │ │ │ + sbceq fp, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #168, 26 @ 0x2a00 │ │ │ │ + sbceq fp, r4, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #184, 26 @ 0x2e00 │ │ │ │ + sbceq fp, r4, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 26 @ 0x3200 │ │ │ │ + sbceq fp, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 26 @ 0x3800 │ │ │ │ + sbceq fp, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq fp, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #16, 28 @ 0x100 │ │ │ │ + sbceq fp, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #32, 28 @ 0x200 │ │ │ │ + sbceq fp, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #48, 28 @ 0x300 │ │ │ │ + sbceq fp, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 28 @ 0x480 │ │ │ │ + sbceq fp, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #96, 28 @ 0x600 │ │ │ │ + sbceq fp, r4, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 28 @ 0x700 │ │ │ │ + sbceq fp, r4, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 28 @ 0x780 │ │ │ │ + sbceq fp, r4, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq fp, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq fp, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 28 @ 0x980 │ │ │ │ + sbceq fp, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #152, 28 @ 0x980 │ │ │ │ + sbceq fp, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r0, ip, #184, 22 @ 0x2e000 │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, ip, #136, 30 @ 0x220 │ │ │ │ + adcseq r0, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #160, 28 @ 0xa00 │ │ │ │ + sbceq fp, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #176, 28 @ 0xb00 │ │ │ │ + sbceq fp, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #192, 28 @ 0xc00 │ │ │ │ + sbceq fp, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 28 @ 0xc80 │ │ │ │ + sbceq fp, r4, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #208, 28 @ 0xd00 │ │ │ │ + sbceq fp, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #232, 28 @ 0xe80 │ │ │ │ + sbceq fp, r4, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #0, 30 │ │ │ │ + sbceq fp, r4, #8, 30 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 30 @ 0xa0 │ │ │ │ + sbceq fp, r4, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #40, 30 @ 0xa0 │ │ │ │ + sbceq fp, r4, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq fp, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq fp, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 30 @ 0x1a0 │ │ │ │ + sbceq fp, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #200, 8 @ 0xc8000000 │ │ │ │ + adcseq r3, r5, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, fp, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r5, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r3, r5, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #104, 30 @ 0x1a0 │ │ │ │ + sbceq fp, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #112, 30 @ 0x1c0 │ │ │ │ + sbceq fp, r4, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #120, 30 @ 0x1e0 │ │ │ │ + sbceq fp, r4, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #128, 30 @ 0x200 │ │ │ │ + sbceq fp, r4, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #96, 26 @ 0x1800 │ │ │ │ + adcseq r7, lr, #104, 26 @ 0x1a00 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, lr, #56, 30 @ 0xe0 │ │ │ │ + adcseq r7, lr, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #136, 30 @ 0x220 │ │ │ │ + sbceq fp, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #224, 10 @ 0x38000000 │ │ │ │ + addseq r8, r7, #232, 10 @ 0x3a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r8, r7, #248, 10 @ 0x3e000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #0, 12 │ │ │ │ + addseq r8, r7, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #144 @ 0x90 │ │ │ │ + adceq r9, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r9, fp, #16, 2 │ │ │ │ + adceq r9, fp, #24, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #200, 30 @ 0x320 │ │ │ │ + sbceq fp, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #224, 30 @ 0x380 │ │ │ │ + sbceq fp, r4, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq fp, r4, #248, 30 @ 0x3e0 │ │ │ │ + sbceq ip, r4, #0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8 │ │ │ │ + sbceq ip, r4, #16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16 │ │ │ │ + sbceq ip, r4, #24 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48 @ 0x30 │ │ │ │ + sbceq ip, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48 @ 0x30 │ │ │ │ + sbceq ip, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #104 @ 0x68 │ │ │ │ + sbceq ip, r4, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112 @ 0x70 │ │ │ │ + sbceq ip, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #136 @ 0x88 │ │ │ │ + sbceq ip, r4, #144 @ 0x90 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #136 @ 0x88 │ │ │ │ + sbceq ip, r4, #144 @ 0x90 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192 @ 0xc0 │ │ │ │ + sbceq ip, r4, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #8, 14 @ 0x200000 │ │ │ │ + adcseq sp, r5, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r3, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r5, #96, 18 @ 0x180000 │ │ │ │ + adcseq sp, r5, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200 @ 0xc8 │ │ │ │ + sbceq ip, r4, #208 @ 0xd0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #232 @ 0xe8 │ │ │ │ + sbceq ip, r4, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 2 │ │ │ │ + sbceq ip, r4, #40, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 2 │ │ │ │ + sbceq ip, r4, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 2 │ │ │ │ + sbceq ip, r4, #64, 2 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 2 │ │ │ │ + sbceq ip, r4, #96, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 2 │ │ │ │ + sbceq ip, r4, #96, 2 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #0, 4 │ │ │ │ + sbceq ip, r4, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8, 4 @ 0x80000000 │ │ │ │ + sbceq ip, r4, #16, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 4 @ 0x80000002 │ │ │ │ + sbceq ip, r4, #48, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 4 @ 0x80000002 │ │ │ │ + sbceq ip, r4, #48, 4 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 4 │ │ │ │ + sbceq ip, r4, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200, 4 @ 0x8000000c │ │ │ │ + sbceq ip, r4, #208, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #232, 4 @ 0x8000000e │ │ │ │ + sbceq ip, r4, #240, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #232, 4 @ 0x8000000e │ │ │ │ + sbceq ip, r4, #240, 4 │ │ │ │ mulmi r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #136, 6 @ 0x20000002 │ │ │ │ + sbceq ip, r4, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r4, r6, #184, 30 @ 0x2e0 │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r6, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r5, r6, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r6, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, lr, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r6, lr, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #144, 6 @ 0x40000002 │ │ │ │ + sbceq ip, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq ip, r4, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 6 │ │ │ │ + sbceq ip, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #216, 6 @ 0x60000003 │ │ │ │ + sbceq ip, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #24, 8 @ 0x18000000 │ │ │ │ + sbceq ip, r4, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 8 @ 0x28000000 │ │ │ │ + sbceq ip, r4, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 8 @ 0x38000000 │ │ │ │ + sbceq ip, r4, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 8 @ 0x48000000 │ │ │ │ + sbceq ip, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 8 @ 0x58000000 │ │ │ │ + sbceq ip, r4, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 8 @ 0x70000000 │ │ │ │ + sbceq ip, r4, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #152, 8 @ 0x98000000 │ │ │ │ + sbceq ip, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 8 @ 0xa0000000 │ │ │ │ + sbceq ip, r4, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 8 @ 0xb0000000 │ │ │ │ + sbceq ip, r4, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 8 @ 0xc0000000 │ │ │ │ + sbceq ip, r4, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #216, 8 @ 0xd8000000 │ │ │ │ + sbceq ip, r4, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 10 @ 0x4000000 │ │ │ │ + sbceq ip, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #24, 10 @ 0x6000000 │ │ │ │ + sbceq ip, r4, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 10 @ 0x8000000 │ │ │ │ + sbceq ip, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #16, 6 @ 0x40000000 │ │ │ │ + sbceq sp, r0, #24, 6 @ 0x60000000 │ │ │ │ @ instruction: 0x400003b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r0, #200, 12 @ 0xc800000 │ │ │ │ + sbceq sp, r0, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 10 @ 0xa000000 │ │ │ │ + sbceq ip, r4, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 10 @ 0xc000000 │ │ │ │ + sbceq ip, r4, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r7, [r6, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #96, 20 @ 0x60000 │ │ │ │ + adcseq ip, sp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #16, 24 @ 0x1000 │ │ │ │ + adcseq ip, sp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 10 @ 0xe000000 │ │ │ │ + sbceq ip, r4, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #64, 10 @ 0x10000000 │ │ │ │ + sbceq ip, r4, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 10 @ 0x12000000 │ │ │ │ + sbceq ip, r4, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #80, 10 @ 0x14000000 │ │ │ │ + sbceq ip, r4, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #96, 4 │ │ │ │ + adcseq r2, r6, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r6, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r2, r6, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 10 @ 0x16000000 │ │ │ │ + sbceq ip, r4, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 10 @ 0x1c000000 │ │ │ │ + sbceq ip, r4, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #144, 10 @ 0x24000000 │ │ │ │ + sbceq ip, r4, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 10 @ 0x28000000 │ │ │ │ + sbceq ip, r4, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq ip, r4, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #216, 10 @ 0x36000000 │ │ │ │ + sbceq ip, r4, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #216, 10 @ 0x36000000 │ │ │ │ + sbceq ip, r4, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #224, 10 @ 0x38000000 │ │ │ │ + sbceq ip, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 12 @ 0x1000000 │ │ │ │ + sbceq ip, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 12 @ 0x1000000 │ │ │ │ + sbceq ip, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #24, 12 @ 0x1800000 │ │ │ │ + sbceq ip, r4, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq ip, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 12 @ 0x4800000 │ │ │ │ + sbceq ip, r4, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #80, 24 @ 0x5000 │ │ │ │ + adcseq r2, fp, #88, 24 @ 0x5800 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #80, 28 @ 0x500 │ │ │ │ + adcseq r2, fp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #80, 12 @ 0x5000000 │ │ │ │ + sbceq ip, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 12 @ 0x5800000 │ │ │ │ + sbceq ip, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #96, 12 @ 0x6000000 │ │ │ │ + sbceq ip, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #104, 12 @ 0x6800000 │ │ │ │ + sbceq ip, r4, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #120, 12 @ 0x7800000 │ │ │ │ + sbceq ip, r4, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #136, 12 @ 0x8800000 │ │ │ │ + sbceq ip, r4, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #216 @ 0xd8 │ │ │ │ + adcseq r0, r3, #224 @ 0xe0 │ │ │ │ andmi r0, r0, fp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r0, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #144, 12 @ 0x9000000 │ │ │ │ + sbceq ip, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #168, 12 @ 0xa800000 │ │ │ │ + sbceq ip, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 12 @ 0xc000000 │ │ │ │ + sbceq ip, r4, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #232, 12 @ 0xe800000 │ │ │ │ + sbceq ip, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #232, 12 @ 0xe800000 │ │ │ │ + sbceq ip, r4, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8, 14 @ 0x200000 │ │ │ │ + sbceq ip, r4, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8, 14 @ 0x200000 │ │ │ │ + sbceq ip, r4, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 14 @ 0xe00000 │ │ │ │ + sbceq ip, r4, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 14 @ 0xe00000 │ │ │ │ + sbceq ip, r4, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #96, 14 @ 0x1800000 │ │ │ │ + sbceq ip, r4, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #96, 14 @ 0x1800000 │ │ │ │ + sbceq ip, r4, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #120, 14 @ 0x1e00000 │ │ │ │ + sbceq ip, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq ip, r4, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 14 @ 0x2c00000 │ │ │ │ + sbceq ip, r4, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #144, 24 @ 0x9000 │ │ │ │ + adcseq r0, sl, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r9, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, sl, #0, 30 │ │ │ │ + adcseq r0, sl, #8, 30 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #40, 8 @ 0x28000000 │ │ │ │ + adcseq sl, r7, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r7, #168, 8 @ 0xa8000000 │ │ │ │ + adcseq sl, r7, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #240, 26 @ 0x3c00 │ │ │ │ + adcseq r4, r6, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r6, #16, 30 @ 0x40 │ │ │ │ + adcseq r4, r6, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r3, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r3, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq ip, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 14 @ 0x3000000 │ │ │ │ + sbceq ip, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r3, sl, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, sl, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r3, sl, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1755832,331 +1755832,331 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #16, 24 @ 0x1000 │ │ │ │ + adceq r2, lr, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, pc, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #192, 26 @ 0x3000 │ │ │ │ + adceq r2, lr, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, ip, #248, 28 @ 0xf80 │ │ │ │ + adcseq r2, ip, #0, 30 │ │ │ │ andmi r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, ip, #0 │ │ │ │ + adcseq r3, ip, #8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200, 14 @ 0x3200000 │ │ │ │ + sbceq ip, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #216, 14 @ 0x3600000 │ │ │ │ + sbceq ip, r4, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #240, 14 @ 0x3c00000 │ │ │ │ + sbceq ip, r4, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 16 @ 0x200000 │ │ │ │ + sbceq ip, r4, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 16 @ 0x300000 │ │ │ │ + sbceq ip, r4, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 16 @ 0x380000 │ │ │ │ + sbceq ip, r4, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 16 @ 0x480000 │ │ │ │ + sbceq ip, r4, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 16 @ 0x580000 │ │ │ │ + sbceq ip, r4, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 16 @ 0x700000 │ │ │ │ + sbceq ip, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #144, 16 @ 0x900000 │ │ │ │ + sbceq ip, r4, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #152, 16 @ 0x980000 │ │ │ │ + sbceq ip, r4, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #168, 16 @ 0xa80000 │ │ │ │ + sbceq ip, r4, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #184, 16 @ 0xb80000 │ │ │ │ + sbceq ip, r4, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #208, 16 @ 0xd00000 │ │ │ │ + sbceq ip, r4, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #240, 16 @ 0xf00000 │ │ │ │ + sbceq ip, r4, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 18 @ 0x40000 │ │ │ │ + sbceq ip, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 18 @ 0xa0000 │ │ │ │ + sbceq ip, r4, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 18 @ 0xc0000 │ │ │ │ + sbceq ip, r4, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #0, 14 │ │ │ │ + adcseq sp, pc, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, pc, #104, 20 @ 0x68000 │ │ │ │ + adcseq sp, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 18 @ 0xe0000 │ │ │ │ + sbceq ip, r4, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #64, 18 @ 0x100000 │ │ │ │ + sbceq ip, r4, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 18 @ 0x120000 │ │ │ │ + sbceq ip, r4, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #80, 18 @ 0x140000 │ │ │ │ + sbceq ip, r4, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 18 @ 0x160000 │ │ │ │ + sbceq ip, r4, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #24, 16 @ 0x180000 │ │ │ │ + adcseq lr, r0, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r0, #192, 18 @ 0x300000 │ │ │ │ + adcseq lr, r0, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #96, 18 @ 0x180000 │ │ │ │ + sbceq ip, r4, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #120, 18 @ 0x1e0000 │ │ │ │ + sbceq ip, r4, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 18 @ 0x280000 │ │ │ │ + sbceq ip, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 18 @ 0x280000 │ │ │ │ + sbceq ip, r4, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #168, 16 @ 0xa80000 │ │ │ │ + sbceq r9, r0, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r9, r0, #32, 20 @ 0x20000 │ │ │ │ + sbceq r9, r0, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #168, 18 @ 0x2a0000 │ │ │ │ + sbceq ip, r4, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200, 18 @ 0x320000 │ │ │ │ + sbceq ip, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #224, 18 @ 0x380000 │ │ │ │ + sbceq ip, r4, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 20 @ 0x20000 │ │ │ │ + sbceq ip, r4, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 20 @ 0x30000 │ │ │ │ + sbceq ip, r4, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #64, 20 @ 0x40000 │ │ │ │ + sbceq ip, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #80, 20 @ 0x50000 │ │ │ │ + sbceq ip, r4, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #104, 20 @ 0x68000 │ │ │ │ + sbceq ip, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #152, 20 @ 0x98000 │ │ │ │ + sbceq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ + sbceq ip, r4, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 20 @ 0xb0000 │ │ │ │ + sbceq ip, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200, 20 @ 0xc8000 │ │ │ │ + sbceq ip, r4, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #240, 20 @ 0xf0000 │ │ │ │ + sbceq ip, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #248, 20 @ 0xf8000 │ │ │ │ + sbceq ip, r4, #0, 22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8, 22 @ 0x2000 │ │ │ │ + sbceq ip, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 22 @ 0x8000 │ │ │ │ + sbceq ip, r4, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 22 @ 0x16000 │ │ │ │ + sbceq ip, r4, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #96, 22 @ 0x18000 │ │ │ │ + sbceq ip, r4, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 22 @ 0x1c000 │ │ │ │ + sbceq ip, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq ip, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 24 @ 0x4800 │ │ │ │ + sbceq ip, r4, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq ip, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 24 @ 0x7000 │ │ │ │ + sbceq ip, r4, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #168, 24 @ 0xa800 │ │ │ │ + sbceq ip, r4, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #176, 24 @ 0xb000 │ │ │ │ + sbceq ip, r4, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #184, 24 @ 0xb800 │ │ │ │ + sbceq ip, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #200, 24 @ 0xc800 │ │ │ │ + sbceq ip, r4, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #224, 24 @ 0xe000 │ │ │ │ + sbceq ip, r4, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 26 @ 0x400 │ │ │ │ + sbceq ip, r4, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #24, 26 @ 0x600 │ │ │ │ + sbceq ip, r4, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #32, 26 @ 0x800 │ │ │ │ + sbceq ip, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #48 @ 0x30 │ │ │ │ + adcseq r9, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r4, #88, 12 @ 0x5800000 │ │ │ │ + adcseq r9, r4, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #32, 6 @ 0x80000000 │ │ │ │ + adcseq r2, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, fp, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r2, fp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 26 @ 0xa00 │ │ │ │ + sbceq ip, r4, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #48, 26 @ 0xc00 │ │ │ │ + sbceq ip, r4, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #56, 26 @ 0xe00 │ │ │ │ + sbceq ip, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #64, 26 @ 0x1000 │ │ │ │ + sbceq ip, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #80, 26 @ 0x1400 │ │ │ │ + sbceq ip, r4, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #104, 26 @ 0x1a00 │ │ │ │ + sbceq ip, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #112, 26 @ 0x1c00 │ │ │ │ + sbceq ip, r4, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01768398 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756172,71 +1756172,71 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #168 @ 0xa8 │ │ │ │ + adcseq r8, r0, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r8, r0, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #112, 12 @ 0x7000000 │ │ │ │ + adceq pc, sp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, sp, #208, 12 @ 0xd000000 │ │ │ │ + adceq pc, sp, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #120, 26 @ 0x1e00 │ │ │ │ + sbceq ip, r4, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #200, 22 @ 0x32000 │ │ │ │ + adcseq r5, r7, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r7, #32, 24 @ 0x2000 │ │ │ │ + adcseq r5, r7, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #144, 26 @ 0x2400 │ │ │ │ + sbceq ip, r4, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #64, 14 @ 0x1000000 │ │ │ │ + adceq lr, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, sp, #176, 14 @ 0x2c00000 │ │ │ │ + adceq lr, sp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r5, fp, #40, 30 @ 0xa0 │ │ │ │ + adceq r5, fp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r6, fp, #208, 2 @ 0x34 │ │ │ │ + adceq r6, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #160, 26 @ 0x2800 │ │ │ │ + sbceq ip, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 26 @ 0x3000 │ │ │ │ + sbceq ip, r4, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #224, 26 @ 0x3800 │ │ │ │ + sbceq ip, r4, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-72]! @ 0xffffffb8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756244,55 +1756244,55 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #144, 30 @ 0x240 │ │ │ │ + adcseq ip, r6, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sl, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r6, #240, 4 │ │ │ │ + adcseq sp, r6, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #0, 28 │ │ │ │ + sbceq ip, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #128 @ 0x80 │ │ │ │ + adcseq r0, r5, #136 @ 0x88 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r5, #112, 4 │ │ │ │ + adcseq r0, r5, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #160, 26 @ 0x2800 │ │ │ │ + adcseq ip, r6, #168, 26 @ 0x2a00 │ │ │ │ mulmi r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r6, #56, 30 @ 0xe0 │ │ │ │ + adcseq ip, r6, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756332,19 +1756332,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #8, 26 @ 0x200 │ │ │ │ + adceq r3, ip, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #24, 6 @ 0x60000000 │ │ │ │ + adceq r4, ip, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #13 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756354,15 +1756354,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r6, #-104]! @ 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #244, 6 @ 0xd0000003 │ │ │ │ + rsbpl r5, sl, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #13 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-104]! @ 0xffffff98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1756380,83 +1756380,83 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #240 @ 0xf0 │ │ │ │ + adceq r0, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #88, 4 @ 0x80000005 │ │ │ │ + adceq r0, ip, #96, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #160, 12 @ 0xa000000 │ │ │ │ + rsbpl r5, sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #80, 14 @ 0x1400000 │ │ │ │ + rsbpl r5, sl, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #88, 14 @ 0x1600000 │ │ │ │ + rsbpl r5, sl, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #96, 14 @ 0x1800000 │ │ │ │ + rsbpl r5, sl, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #104, 14 @ 0x1a00000 │ │ │ │ + rsbpl r5, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01768798 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #144, 14 @ 0x2400000 │ │ │ │ + rsbpl r5, sl, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #152, 14 @ 0x2600000 │ │ │ │ + rsbpl r5, sl, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #160, 14 @ 0x2800000 │ │ │ │ + rsbpl r5, sl, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #168, 14 @ 0x2a00000 │ │ │ │ + rsbpl r5, sl, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #176, 14 @ 0x2c00000 │ │ │ │ + rsbpl r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ + rsbpl r5, sl, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #192, 14 @ 0x3000000 │ │ │ │ + rsbpl r5, sl, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl r5, sl, #216, 14 @ 0x3600000 │ │ │ │ + rsbpl r5, sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #80, 8 @ 0x50000000 │ │ │ │ + adceq r0, ip, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r9, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r0, ip, #224, 18 @ 0x380000 │ │ │ │ + adceq r0, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756464,59 +1756464,59 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #104, 16 @ 0x680000 │ │ │ │ + adceq r3, ip, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #176, 24 @ 0xb000 │ │ │ │ + adceq r3, ip, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #48, 14 @ 0xc00000 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq ip, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 28 @ 0x100 │ │ │ │ + sbceq ip, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #120, 22 @ 0x1e000 │ │ │ │ + adcseq r7, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r7, sl, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #184, 20 @ 0xb8000 │ │ │ │ + adceq pc, r3, #192, 20 @ 0xc0000 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, r3, #152, 22 @ 0x26000 │ │ │ │ + adceq pc, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, fp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1756544,59 +1756544,59 @@ │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #24, 28 @ 0x180 │ │ │ │ + sbceq ip, r4, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #40, 28 @ 0x280 │ │ │ │ + sbceq ip, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #72, 28 @ 0x480 │ │ │ │ + sbceq ip, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #88, 28 @ 0x580 │ │ │ │ + sbceq ip, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq ip, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #192, 28 @ 0xc00 │ │ │ │ + sbceq ip, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #248, 28 @ 0xf80 │ │ │ │ + sbceq ip, r4, #0, 30 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #16, 30 @ 0x40 │ │ │ │ + sbceq ip, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq ip, r4, #184, 30 @ 0x2e0 │ │ │ │ + sbceq ip, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0 │ │ │ │ + sbceq sp, r4, #8 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144 @ 0x90 │ │ │ │ + sbceq sp, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #216 @ 0xd8 │ │ │ │ + sbceq sp, r4, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #192 @ 0xc0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756624,23 +1756624,23 @@ │ │ │ │ andmi r0, r0, r9, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224 @ 0xe0 │ │ │ │ + sbceq sp, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232 @ 0xe8 │ │ │ │ + sbceq sp, r4, #240 @ 0xf0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #248 @ 0xf8 │ │ │ │ + sbceq sp, r4, #0, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756648,47 +1756648,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r5, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, ip, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r5, ip, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #72, 20 @ 0x48000 │ │ │ │ + adceq r7, fp, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0x400002b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r7, fp, #0, 26 │ │ │ │ + adceq r7, fp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d97af4 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne d97da4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 2 │ │ │ │ + sbceq sp, r4, #32, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #40, 2 │ │ │ │ + sbceq sp, r4, #48, 2 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 2 │ │ │ │ + sbceq sp, r4, #80, 2 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756704,59 +1756704,59 @@ │ │ │ │ andmi r0, r0, lr, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #16, 18 @ 0x40000 │ │ │ │ + adcseq sp, sp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, sp, #72, 20 @ 0x48000 │ │ │ │ + adcseq sp, sp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #192, 22 @ 0x30000 │ │ │ │ + adcseq r8, pc, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, pc, #48, 24 @ 0x3000 │ │ │ │ + adcseq r8, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r8, [r6, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #24, 8 @ 0x18000000 │ │ │ │ + adceq r4, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, fp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #136, 8 @ 0x88000000 │ │ │ │ + adceq r4, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #240 @ 0xf0 │ │ │ │ + adcseq r1, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, ip, #80, 2 │ │ │ │ + adcseq r1, ip, #88, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r8, [r6, #-200]! @ 0xffffff38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1756784,23 +1756784,23 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #96, 14 @ 0x1800000 │ │ │ │ + adceq r3, ip, #104, 14 @ 0x1a00000 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #16, 16 @ 0x100000 │ │ │ │ + adceq r3, ip, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 2 │ │ │ │ + sbceq sp, r4, #88, 2 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #160, 20 @ 0xa0000 │ │ │ │ mulmi r0, lr, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1756824,323 +1756824,323 @@ │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r3, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #192, 2 @ 0x30 │ │ │ │ + sbceq sp, r4, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #208, 2 @ 0x34 │ │ │ │ + sbceq sp, r4, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r4, r9, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r9, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq r4, r9, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-232]! @ 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbpl sl, sl, #64, 14 @ 0x1000000 │ │ │ │ + rsbpl sl, sl, #72, 14 @ 0x1200000 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r4, #104, 22 @ 0x1a000 │ │ │ │ + adcseq sp, r4, #112, 22 @ 0x1c000 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r4, #72, 8 @ 0x48000000 │ │ │ │ + adcseq lr, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 2 @ 0x3a │ │ │ │ + sbceq sp, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #16, 4 │ │ │ │ + sbceq sp, r4, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 4 │ │ │ │ + sbceq sp, r4, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #208, 2 @ 0x34 │ │ │ │ + adceq ip, ip, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #120, 16 @ 0x780000 │ │ │ │ + adceq ip, ip, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 4 @ 0x80000003 │ │ │ │ + sbceq sp, r4, #64, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl pc │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #168, 2 @ 0x2a │ │ │ │ + adcseq r6, r0, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #80, 4 │ │ │ │ + adcseq r6, r0, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #64, 4 │ │ │ │ + sbceq sp, r4, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r8, [r6, #-248]! @ 0xffffff08 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #40, 8 @ 0x28000000 │ │ │ │ + adcseq r1, r3, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r1, r3, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #32, 28 @ 0x200 │ │ │ │ + adceq r2, lr, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #104, 28 @ 0x680 │ │ │ │ + adceq r2, lr, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #112, 4 │ │ │ │ + sbceq sp, r4, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #88, 10 @ 0x16000000 │ │ │ │ + adceq lr, fp, #96, 10 @ 0x18000000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, fp, #56, 20 @ 0x38000 │ │ │ │ + adceq lr, fp, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #168, 4 @ 0x8000000a │ │ │ │ + sbceq sp, r4, #176, 4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r1, r3, #224, 4 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #200, 6 @ 0x20000003 │ │ │ │ + adcseq r1, r3, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #192, 28 @ 0xc00 │ │ │ │ + adceq r2, lr, #200, 28 @ 0xc80 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, lr, #120, 30 @ 0x1e0 │ │ │ │ + adceq r2, lr, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #208, 4 │ │ │ │ + sbceq sp, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #136, 20 @ 0x88000 │ │ │ │ + adceq r4, sl, #144, 20 @ 0x90000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, sl, #96, 22 @ 0x18000 │ │ │ │ + adceq r4, sl, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #240, 4 │ │ │ │ + sbceq sp, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 6 @ 0x60000000 │ │ │ │ + sbceq sp, r4, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 6 @ 0xe0000000 │ │ │ │ + sbceq sp, r4, #64, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r6, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #80, 2 │ │ │ │ + adcseq r7, r6, #88, 2 │ │ │ │ andmi r0, r0, lr, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r6, #64, 6 │ │ │ │ + adcseq r7, r6, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #248, 26 @ 0x3e00 │ │ │ │ + sbceq r7, r0, #0, 28 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r7, r0, #104, 28 @ 0x680 │ │ │ │ + sbceq r7, r0, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #64, 6 │ │ │ │ + sbceq sp, r4, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 6 @ 0x20000001 │ │ │ │ + sbceq sp, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 6 @ 0x20000001 │ │ │ │ + sbceq sp, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #88, 6 @ 0x60000001 │ │ │ │ + sbceq sp, r4, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #96, 6 @ 0x80000001 │ │ │ │ + sbceq sp, r4, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 6 @ 0xa0000001 │ │ │ │ + sbceq sp, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #112, 6 @ 0xc0000001 │ │ │ │ + sbceq sp, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #120, 6 @ 0xe0000001 │ │ │ │ + sbceq sp, r4, #128, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #128, 6 │ │ │ │ + sbceq sp, r4, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144, 6 @ 0x40000002 │ │ │ │ + sbceq sp, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 6 @ 0x60000002 │ │ │ │ + sbceq sp, r4, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #160, 6 @ 0x80000002 │ │ │ │ + sbceq sp, r4, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #168, 6 @ 0xa0000002 │ │ │ │ + sbceq sp, r4, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #176, 6 @ 0xc0000002 │ │ │ │ + sbceq sp, r4, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #192, 6 │ │ │ │ + sbceq sp, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #208, 6 @ 0x40000003 │ │ │ │ + sbceq sp, r4, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224, 6 @ 0x80000003 │ │ │ │ + sbceq sp, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #240, 6 @ 0xc0000003 │ │ │ │ + sbceq sp, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 8 │ │ │ │ + sbceq sp, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 8 @ 0x8000000 │ │ │ │ + sbceq sp, r4, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 8 @ 0x18000000 │ │ │ │ + sbceq sp, r4, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 8 @ 0x20000000 │ │ │ │ + sbceq sp, r4, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #40, 8 @ 0x28000000 │ │ │ │ + sbceq sp, r4, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #48, 8 @ 0x30000000 │ │ │ │ + sbceq sp, r4, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 8 @ 0x38000000 │ │ │ │ + sbceq sp, r4, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 8 @ 0x48000000 │ │ │ │ + sbceq sp, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 8 @ 0x50000000 │ │ │ │ + sbceq sp, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 8 @ 0x50000000 │ │ │ │ + sbceq sp, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #88, 8 @ 0x58000000 │ │ │ │ + sbceq sp, r4, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #96, 8 @ 0x60000000 │ │ │ │ + sbceq sp, r4, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 8 @ 0x68000000 │ │ │ │ + sbceq sp, r4, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757172,43 +1757172,43 @@ │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #112, 8 @ 0x70000000 │ │ │ │ + sbceq sp, r4, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #128, 8 @ 0x80000000 │ │ │ │ + sbceq sp, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 8 @ 0xe8000000 │ │ │ │ + sbceq sp, r4, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0x400003b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r4, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #40, 10 @ 0xa000000 │ │ │ │ + sbceq sp, r4, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #96, 10 @ 0x18000000 │ │ │ │ + sbceq sp, r4, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #160, 10 @ 0x28000000 │ │ │ │ + sbceq sp, r4, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757244,27 +1757244,27 @@ │ │ │ │ andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #192, 10 @ 0x30000000 │ │ │ │ + sbceq sp, r4, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 12 @ 0x5000000 │ │ │ │ + sbceq sp, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144, 12 @ 0x9000000 │ │ │ │ + sbceq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ + sbceq sp, r4, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757288,19 +1757288,19 @@ │ │ │ │ andmi r0, r0, r1, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #224 @ 0xe0 │ │ │ │ + adcseq r9, sp, #232 @ 0xe8 │ │ │ │ strhmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #152, 2 @ 0x26 │ │ │ │ + adcseq r9, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1757308,19 +1757308,19 @@ │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #160, 12 @ 0xa000000 │ │ │ │ + sbceq sp, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #168, 12 @ 0xa800000 │ │ │ │ + sbceq sp, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757336,27 +1757336,27 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #64, 30 @ 0x100 │ │ │ │ + adcseq r8, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, fp, #160, 30 @ 0x280 │ │ │ │ + adcseq r8, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #80, 14 @ 0x1400000 │ │ │ │ + adceq r2, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r2, ip, #0, 16 │ │ │ │ + adceq r2, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757384,19 +1757384,19 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #13 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #40, 4 @ 0x80000002 │ │ │ │ + adceq r3, ip, #48, 4 │ │ │ │ andmi r0, r0, r3, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #80, 6 @ 0x40000001 │ │ │ │ + adceq r3, ip, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r6, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757420,35 +1757420,35 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #168, 6 @ 0xa0000002 │ │ │ │ + adceq r3, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #40, 8 @ 0x28000000 │ │ │ │ + adceq r3, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq r9, [r6, #-120]! @ 0xffffff88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #128, 8 @ 0x80000000 │ │ │ │ + adceq r3, ip, #136, 8 @ 0x88000000 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #64, 10 @ 0x10000000 │ │ │ │ + adceq r3, ip, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757456,47 +1757456,47 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #17 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ + adceq r3, ip, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r3, ip, #8, 14 @ 0x200000 │ │ │ │ + adceq r3, ip, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq sp, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224, 14 @ 0x3800000 │ │ │ │ + sbceq sp, r4, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r4, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 16 @ 0x200000 │ │ │ │ + sbceq sp, r4, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 16 @ 0xe80000 │ │ │ │ + sbceq sp, r4, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 18 @ 0x140000 │ │ │ │ + sbceq sp, r4, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1757516,63 +1757516,63 @@ │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ blne ed4054 <__bss_end__@@Base+0x77288> │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144, 18 @ 0x240000 │ │ │ │ + sbceq sp, r4, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsheq r9, [r6, #-136]! @ 0xffffff78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #192, 6 │ │ │ │ + addseq pc, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #48, 12 @ 0x3000000 │ │ │ │ + addseq pc, r3, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #184, 18 @ 0x2e0000 │ │ │ │ + sbceq sp, r4, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #18 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #48, 22 @ 0xc000 │ │ │ │ + addseq r1, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r4, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ + addseq r2, r4, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #200, 16 @ 0xc80000 │ │ │ │ + addseq r1, r4, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #216, 20 @ 0xd8000 │ │ │ │ + addseq r1, r4, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1757596,99 +1757596,99 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr sl │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq lr, r3, #160, 30 @ 0x280 │ │ │ │ + addseq lr, r3, #168, 30 @ 0x2a0 │ │ │ │ strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #96 @ 0x60 │ │ │ │ + addseq pc, r3, #104 @ 0x68 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r4, #40, 24 @ 0x2800 │ │ │ │ + addseq r4, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r4, #128, 26 @ 0x2000 │ │ │ │ + addseq r4, r4, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r7, r5, #16, 30 @ 0x40 │ │ │ │ + addseq r7, r5, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #80, 6 @ 0x40000001 │ │ │ │ + addseq r8, r5, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r6, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #72, 6 @ 0x20000001 │ │ │ │ + addseq r3, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r1, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r4, r4, #208, 22 @ 0x34000 │ │ │ │ + addseq r4, r4, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #240, 2 @ 0x3c │ │ │ │ + addseq r3, r4, #248, 2 @ 0x3e │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #240, 4 │ │ │ │ + addseq r3, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #40, 30 @ 0xa0 │ │ │ │ + addseq r2, r4, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r3, r4, #136, 2 @ 0x22 │ │ │ │ + addseq r3, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224, 18 @ 0x380000 │ │ │ │ + sbceq sp, r4, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #104, 4 @ 0x80000006 │ │ │ │ + addseq r1, r4, #112, 4 │ │ │ │ andmi r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r1, r4, #112, 16 @ 0x700000 │ │ │ │ + addseq r1, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #64, 24 @ 0x4000 │ │ │ │ + adcseq r7, sl, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, sl, #192, 24 @ 0xc000 │ │ │ │ + adcseq r7, sl, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #248, 18 @ 0x3e0000 │ │ │ │ + sbceq sp, r4, #0, 20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #23 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757708,67 +1757708,67 @@ │ │ │ │ andmi r0, r0, sp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 20 │ │ │ │ + sbceq sp, r4, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #168, 6 @ 0xa0000002 │ │ │ │ + addseq r8, r5, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r5, #192, 18 @ 0x300000 │ │ │ │ + addseq r8, r5, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #216, 4 @ 0x8000000d │ │ │ │ + addseq pc, r3, #224, 4 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #96, 6 @ 0x80000001 │ │ │ │ + addseq pc, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #40, 12 @ 0x2800000 │ │ │ │ + addseq r0, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #16, 18 @ 0x40000 │ │ │ │ + addseq r0, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r0, r4, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #120, 20 @ 0x78000 │ │ │ │ + addseq r0, r4, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq r9, [r6, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #224, 8 @ 0xe0000000 │ │ │ │ + addseq r2, r4, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #200, 14 @ 0x3200000 │ │ │ │ + addseq r2, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, pc, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1757776,51 +1757776,51 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #40, 16 @ 0x280000 │ │ │ │ + addseq r2, r4, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r2, r4, #208, 28 @ 0xd00 │ │ │ │ + addseq r2, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #144, 12 @ 0x9000000 │ │ │ │ + addseq pc, r3, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #24, 20 @ 0x18000 │ │ │ │ + addseq pc, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r5, #128, 30 @ 0x200 │ │ │ │ + addseq r5, r5, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r6, r5, #48, 2 │ │ │ │ + addseq r6, r5, #56, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r4, sl, #56, 14 @ 0xe00000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, sl, #8, 16 @ 0x80000 │ │ │ │ + adcseq r4, sl, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 22 @ 0x2000 │ │ │ │ + sbceq sp, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01769d98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1757828,135 +1757828,135 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #8, 4 @ 0x80000000 │ │ │ │ + addseq r0, r4, #16, 4 │ │ │ │ andmi r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #208, 10 @ 0x34000000 │ │ │ │ + addseq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq ip, r7, #120, 18 @ 0x1e0000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #80, 26 @ 0x1400 │ │ │ │ + adcseq ip, r7, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #56, 20 @ 0x38000 │ │ │ │ + adcseq r9, r5, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r7, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #128, 22 @ 0x20000 │ │ │ │ + adcseq r9, r5, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #192 @ 0xc0 │ │ │ │ + addseq pc, r3, #200 @ 0xc8 │ │ │ │ @ instruction: 0x400001bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #128, 4 │ │ │ │ + addseq pc, r3, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #31 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r7, #168, 26 @ 0x2a00 │ │ │ │ + adcseq ip, r7, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, pc, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sp, r7, #40, 4 @ 0x80000002 │ │ │ │ + adcseq sp, r7, #48, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #224, 22 @ 0x38000 │ │ │ │ + adcseq r9, r5, #232, 22 @ 0x3a000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r5, #192, 26 @ 0x3000 │ │ │ │ + adcseq r9, r5, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #16, 22 @ 0x4000 │ │ │ │ + sbceq sp, r4, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sp, #112, 28 @ 0x700 │ │ │ │ + rsbseq r6, sp, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #96, 4 │ │ │ │ + rsbseq r7, sp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #240 @ 0xf0 │ │ │ │ + addseq r5, r4, #248 @ 0xf8 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r5, r4, #136, 2 @ 0x22 │ │ │ │ + addseq r5, r4, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 22 @ 0xe000 │ │ │ │ + sbceq sp, r4, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #120, 22 @ 0x1e000 │ │ │ │ + sbceq sp, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #232, 2 @ 0x3a │ │ │ │ + adceq r4, pc, #240, 2 @ 0x3c │ │ │ │ mulmi r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, pc, #136, 6 @ 0x20000002 │ │ │ │ + adceq r4, pc, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #152, 26 @ 0x2600 │ │ │ │ + adcseq r8, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, ip, #16, 28 @ 0x100 │ │ │ │ + adcseq r8, ip, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #176, 26 @ 0x2c00 │ │ │ │ + adcseq ip, sp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, sp, #128, 28 @ 0x800 │ │ │ │ + adcseq ip, sp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #128, 22 @ 0x20000 │ │ │ │ + sbceq sp, r4, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #240 @ 0xf0 │ │ │ │ + adcseq r7, r3, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r7, r3, #16, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1757964,71 +1757964,71 @@ │ │ │ │ andmi r0, r0, r9, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq fp, lr, #128, 6 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, lr, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq fp, lr, #0, 8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r0, r3, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r0, r3, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r1, r3, #152 @ 0x98 │ │ │ │ + adcseq r1, r3, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #112, 20 @ 0x70000 │ │ │ │ + addseq pc, r3, #120, 20 @ 0x78000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq pc, r3, #80, 24 @ 0x5000 │ │ │ │ + addseq pc, r3, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #160, 4 │ │ │ │ + adceq ip, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #72, 6 @ 0x20000001 │ │ │ │ + adceq ip, r0, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 22 @ 0x26000 │ │ │ │ + sbceq sp, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #160, 6 @ 0x80000002 │ │ │ │ + adceq ip, r0, #168, 6 @ 0xa0000002 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, r0, #160, 10 @ 0x28000000 │ │ │ │ + adceq ip, r0, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #8 │ │ │ │ + adceq fp, fp, #16 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq fp, fp, #8, 6 @ 0x20000000 │ │ │ │ + adceq fp, fp, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r6, #-8]! │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1758052,239 +1758052,239 @@ │ │ │ │ andmi r0, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, lr, #72, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #216, 22 @ 0x36000 │ │ │ │ + sbceq sp, r4, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #32 │ │ │ │ + adceq ip, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq ip, ip, #120, 2 │ │ │ │ + adceq ip, ip, #128, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r6, #-24]! @ 0xffffffe8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #192, 18 @ 0x300000 │ │ │ │ + adceq sp, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, lr, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq sp, pc, #0, 24 │ │ │ │ + adceq sp, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 24 │ │ │ │ + sbceq sp, r4, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #16, 28 @ 0x100 │ │ │ │ + adcseq ip, r5, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #224, 30 @ 0x380 │ │ │ │ + adcseq ip, r5, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 24 @ 0x800 │ │ │ │ + sbceq sp, r4, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #16, 24 @ 0x1000 │ │ │ │ + sbceq sp, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 24 @ 0x1800 │ │ │ │ + sbceq sp, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 24 @ 0x2000 │ │ │ │ + sbceq sp, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #40, 24 @ 0x2800 │ │ │ │ + sbceq sp, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 24 @ 0x3800 │ │ │ │ + sbceq sp, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq sl, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #120, 8 @ 0x78000000 │ │ │ │ + adcseq ip, r5, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, fp, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq ip, r5, #184, 26 @ 0x2e00 │ │ │ │ + adcseq ip, r5, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #128, 6 │ │ │ │ + adcseq r6, r0, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r6, r0, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #0, 14 │ │ │ │ + adcseq r3, r4, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r4, #200, 14 @ 0x3200000 │ │ │ │ + adcseq r3, r4, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #0, 2 │ │ │ │ + adcseq r5, r0, #8, 2 │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r5, r0, #64, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #5 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #144, 4 │ │ │ │ + adcseq r5, r0, #152, 4 @ 0x80000009 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r0, #104, 8 @ 0x68000000 │ │ │ │ + adcseq r5, r0, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 24 @ 0x4800 │ │ │ │ + sbceq sp, r4, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 24 @ 0x5000 │ │ │ │ + sbceq sp, r4, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #0, 12 │ │ │ │ + adceq lr, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r7, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq lr, pc, #40, 22 @ 0xa000 │ │ │ │ + adceq lr, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #88, 24 @ 0x5800 │ │ │ │ + adcseq r7, r1, #96, 24 @ 0x6000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r1, #48, 26 @ 0xc00 │ │ │ │ + adcseq r7, r1, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #80, 24 @ 0x5000 │ │ │ │ + sbceq sp, r4, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #88, 24 @ 0x5800 │ │ │ │ + sbceq sp, r4, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #96, 24 @ 0x6000 │ │ │ │ + sbceq sp, r4, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 24 @ 0x6800 │ │ │ │ + sbceq sp, r4, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #120, 24 @ 0x7800 │ │ │ │ + sbceq sp, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #128, 24 @ 0x8000 │ │ │ │ + sbceq sp, r4, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #136, 24 @ 0x8800 │ │ │ │ + sbceq sp, r4, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144, 24 @ 0x9000 │ │ │ │ + sbceq sp, r4, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #160, 24 @ 0xa000 │ │ │ │ + sbceq sp, r4, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #176, 24 @ 0xb000 │ │ │ │ + sbceq sp, r4, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #184, 24 @ 0xb800 │ │ │ │ + sbceq sp, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #200, 24 @ 0xc800 │ │ │ │ + sbceq sp, r4, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #216, 24 @ 0xd800 │ │ │ │ + sbceq sp, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 26 │ │ │ │ + sbceq sp, r4, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r6, r0, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r0, #64, 26 @ 0x1000 │ │ │ │ + adcseq r6, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 26 @ 0x200 │ │ │ │ + sbceq sp, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1758308,23 +1758308,23 @@ │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #16, 26 @ 0x400 │ │ │ │ + sbceq sp, r4, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 26 @ 0x600 │ │ │ │ + sbceq sp, r4, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 26 @ 0x800 │ │ │ │ + sbceq sp, r4, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #11 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ @@ -1758332,47 +1758332,47 @@ │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #64, 26 @ 0x1000 │ │ │ │ + sbceq sp, r4, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #96, 26 @ 0x1800 │ │ │ │ + sbceq sp, r4, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #208 @ 0xd0 │ │ │ │ + adcseq r7, r3, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #48, 6 @ 0xc0000000 │ │ │ │ + adcseq r7, r3, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, lr, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r3, #0, 14 │ │ │ │ + adcseq r7, r3, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #72, 20 @ 0x48000 │ │ │ │ + adcseq r8, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r8, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r8, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 26 @ 0x1a00 │ │ │ │ + sbceq sp, r4, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1758380,67 +1758380,67 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r6, #-104]! @ 0xffffff98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #240, 2 @ 0x3c │ │ │ │ + adcseq pc, r4, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, pc, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r4, #112, 12 @ 0x7000000 │ │ │ │ + adcseq pc, r4, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #144, 26 @ 0x2400 │ │ │ │ + sbceq sp, r4, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #240 @ 0xf0 │ │ │ │ + adcseq r7, r0, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, r0, #120, 2 │ │ │ │ + adcseq r7, r0, #128, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 26 @ 0x2600 │ │ │ │ + sbceq sp, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr r7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #216, 8 @ 0xd8000000 │ │ │ │ + adceq r4, ip, #224, 8 @ 0xe0000000 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq r4, ip, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r4, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #176, 26 @ 0x2c00 │ │ │ │ + sbceq sp, r4, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #184, 26 @ 0x2e00 │ │ │ │ + sbceq sp, r4, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #200, 26 @ 0x3200 │ │ │ │ + sbceq sp, r4, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 26 @ 0x3a00 │ │ │ │ + sbceq sp, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #248, 26 @ 0x3e00 │ │ │ │ + sbceq sp, r4, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1758456,151 +1758456,151 @@ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #15 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r2, r0, #152, 14 @ 0x2600000 │ │ │ │ strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #80, 16 @ 0x500000 │ │ │ │ + adcseq r2, r0, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq r2, r0, #176, 10 @ 0x2c000000 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r2, r0, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r6, #-152]! @ 0xffffff68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r5, r4, #24, 24 @ 0x1800 │ │ │ │ + adcseq r5, r4, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sl, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #120 @ 0x78 │ │ │ │ + adcseq r6, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 28 │ │ │ │ + sbceq sp, r4, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 28 @ 0x80 │ │ │ │ + sbceq sp, r4, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #88, 16 @ 0x580000 │ │ │ │ + addseq r8, r7, #96, 16 @ 0x600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r2, r0, #36864 @ 0x9000 │ │ │ │ - addseq r8, r7, #104, 16 @ 0x680000 │ │ │ │ + addseq r8, r7, #112, 16 @ 0x700000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #120, 16 @ 0x780000 │ │ │ │ + addseq r8, r7, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - addseq r8, r7, #128, 16 @ 0x800000 │ │ │ │ + addseq r8, r7, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #144, 26 @ 0x2400 │ │ │ │ + adcseq fp, r5, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #24, 30 @ 0x60 │ │ │ │ + adcseq fp, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #16, 28 @ 0x100 │ │ │ │ + sbceq sp, r4, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r8, r0, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #176, 22 @ 0x2c000 │ │ │ │ + adcseq r8, r0, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 28 @ 0x480 │ │ │ │ + sbceq sp, r4, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #88, 28 @ 0x580 │ │ │ │ + sbceq sp, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 28 @ 0x680 │ │ │ │ + sbceq sp, r4, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #128, 28 @ 0x800 │ │ │ │ + sbceq sp, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #136, 28 @ 0x880 │ │ │ │ + sbceq sp, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r4, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r4, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ sbceq sp, r4, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r2, r0, #16384 @ 0x4000 │ │ │ │ + sbceq sp, r4, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #200, 28 @ 0xc80 │ │ │ │ + sbceq sp, r4, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #208, 28 @ 0xd00 │ │ │ │ + sbceq sp, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224, 28 @ 0xe00 │ │ │ │ + sbceq sp, r4, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 28 @ 0xe80 │ │ │ │ + sbceq sp, r4, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #240, 28 @ 0xf00 │ │ │ │ + sbceq sp, r4, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #248, 28 @ 0xf80 │ │ │ │ + sbceq sp, r4, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #0, 30 │ │ │ │ + sbceq sp, r4, #8, 30 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #19 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1758612,183 +1758612,183 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #144, 6 @ 0x40000002 │ │ │ │ + adceq pc, lr, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r2, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, lr, #88, 20 @ 0x58000 │ │ │ │ + adceq pc, lr, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #184, 2 @ 0x2e │ │ │ │ + adcseq pc, r8, #192, 2 @ 0x30 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #80, 4 │ │ │ │ + adcseq pc, r8, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #40, 30 @ 0xa0 │ │ │ │ + adcseq lr, r8, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, fp, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #88, 2 │ │ │ │ + adcseq pc, r8, #96, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #72, 22 @ 0x12000 │ │ │ │ + adcseq lr, r8, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #24, 24 @ 0x1800 │ │ │ │ + adcseq lr, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 30 │ │ │ │ + sbceq sp, r4, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r6, #-168]! @ 0xffffff58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #120, 24 @ 0x7800 │ │ │ │ + adcseq lr, r8, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq lr, r8, #200, 28 @ 0xc80 │ │ │ │ + adcseq lr, r8, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr #21 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl fp │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #208 @ 0xd0 │ │ │ │ + adcseq r6, r4, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r6, r4, #40, 6 @ 0xa0000000 │ │ │ │ + adcseq r6, r4, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #72, 22 @ 0x12000 │ │ │ │ + adcseq fp, r5, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq fp, r5, #40, 26 @ 0xa00 │ │ │ │ + adcseq fp, r5, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0176ab98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #200, 10 @ 0x32000000 │ │ │ │ + adcseq pc, r8, #208, 10 @ 0x34000000 │ │ │ │ mulmi r0, sp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq pc, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #168, 4 @ 0x8000000a │ │ │ │ + adcseq pc, r8, #176, 4 │ │ │ │ andmi r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq pc, r8, #112, 10 @ 0x1c000000 │ │ │ │ + adcseq pc, r8, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #8, 30 │ │ │ │ + sbceq sp, r4, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 30 @ 0x60 │ │ │ │ + sbceq sp, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #32, 20 @ 0x20000 │ │ │ │ + adcseq r3, r3, #40, 20 @ 0x28000 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r3, #248, 24 @ 0xf800 │ │ │ │ + adcseq r3, r3, #0, 26 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #240, 2 @ 0x3c │ │ │ │ + adcseq sl, r5, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r5, #216, 4 @ 0x8000000d │ │ │ │ + adcseq sl, r5, #224, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #24, 30 @ 0x60 │ │ │ │ + sbceq sp, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #32, 30 @ 0x80 │ │ │ │ + sbceq sp, r4, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, asr ip │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r8, r1, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r1, #24, 8 @ 0x18000000 │ │ │ │ + adcseq r8, r1, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #40, 30 @ 0xa0 │ │ │ │ + sbceq sp, r4, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #25 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #48, 30 @ 0xc0 │ │ │ │ + sbceq sp, r4, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq sl, [r6, #-200]! @ 0xffffff38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1758800,211 +1758800,211 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #26 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r2, r0, #168, 16 @ 0xa80000 │ │ │ │ + adcseq r2, r0, #176, 16 @ 0xb00000 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r3, r0, #160, 10 @ 0x28000000 │ │ │ │ + adcseq r3, r0, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #192, 18 @ 0x300000 │ │ │ │ + sbceq r5, r0, #200, 18 @ 0x320000 │ │ │ │ strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq r5, r0, #128, 20 @ 0x80000 │ │ │ │ + sbceq r5, r0, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #56, 30 @ 0xe0 │ │ │ │ + sbceq sp, r4, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #64, 30 @ 0x100 │ │ │ │ + sbceq sp, r4, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #72, 30 @ 0x120 │ │ │ │ + sbceq sp, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #88, 30 @ 0x160 │ │ │ │ + sbceq sp, r4, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, lsr #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r8, r0, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #104, 20 @ 0x68000 │ │ │ │ + adcseq r8, r0, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #104, 30 @ 0x1a0 │ │ │ │ + sbceq sp, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8, ror #27 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r0, #152, 20 @ 0x98000 │ │ │ │ + adcseq r9, r0, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sp, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #248 @ 0xf8 │ │ │ │ + adcseq sl, r0, #0, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #120, 30 @ 0x1e0 │ │ │ │ + sbceq sp, r4, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmneq r6, r8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #32, 24 @ 0x2000 │ │ │ │ + adcseq r8, r0, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, ip, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, r0, #64, 20 @ 0x40000 │ │ │ │ + adcseq r9, r0, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r8, r0, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r8, r0, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r8, r0, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #136, 30 @ 0x220 │ │ │ │ + sbceq sp, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #152, 30 @ 0x260 │ │ │ │ + sbceq sp, r4, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #240, 2 @ 0x3c │ │ │ │ + adceq pc, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, lr, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #224, 12 @ 0xe000000 │ │ │ │ + adceq pc, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #80, 2 │ │ │ │ + adcseq sl, r0, #88, 2 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq sl, r0, #32, 4 │ │ │ │ + adcseq sl, r0, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #240, 2 @ 0x3c │ │ │ │ + adcseq r9, sp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r9, sp, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r9, sp, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #168, 30 @ 0x2a0 │ │ │ │ + sbceq sp, r4, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #200, 30 @ 0x320 │ │ │ │ + sbceq sp, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #56, 14 @ 0xe00000 │ │ │ │ + adceq pc, pc, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0x400001bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adceq pc, pc, #248, 16 @ 0xf80000 │ │ │ │ + adceq pc, pc, #0, 18 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r4, r5, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r4, r5, #200, 24 @ 0xc800 │ │ │ │ + adcseq r4, r5, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #208, 30 @ 0x340 │ │ │ │ + sbceq sp, r4, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #224, 30 @ 0x380 │ │ │ │ + sbceq sp, r4, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #232, 30 @ 0x3a0 │ │ │ │ + sbceq sp, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #8 │ │ │ │ + adcseq r7, ip, #16 │ │ │ │ mulmi r0, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - adcseq r7, ip, #160, 2 @ 0x28 │ │ │ │ + adcseq r7, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq sp, r4, #248, 30 @ 0x3e0 │ │ │ │ + sbceq lr, r4, #0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r4, #16 │ │ │ │ + sbceq lr, r4, #24 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r2, r0, #16384 @ 0x4000 │ │ │ │ - sbceq lr, r4, #24 � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes